CN102687445A - 前向纠错编、解码方法、装置及系统 - Google Patents

前向纠错编、解码方法、装置及系统 Download PDF

Info

Publication number
CN102687445A
CN102687445A CN2011800043228A CN201180004322A CN102687445A CN 102687445 A CN102687445 A CN 102687445A CN 2011800043228 A CN2011800043228 A CN 2011800043228A CN 201180004322 A CN201180004322 A CN 201180004322A CN 102687445 A CN102687445 A CN 102687445A
Authority
CN
China
Prior art keywords
code
ldpc
frame
corresponding relation
check matrix
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011800043228A
Other languages
English (en)
Other versions
CN102687445B (zh
Inventor
常德远
喻凡
肖治宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN102687445A publication Critical patent/CN102687445A/zh
Application granted granted Critical
Publication of CN102687445B publication Critical patent/CN102687445B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/033Theoretical methods to calculate these checking codes
    • H03M13/036Heuristic code construction methods, i.e. code construction or code search based on using trial-and-error
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/1154Low-density parity-check convolutional codes [LDPC-CC]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/33Synchronisation based on error coding or decoding
    • H03M13/333Synchronisation on a multi-bit block basis, e.g. frame synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques

Abstract

本发明公开了一种前向纠错编、解码方法、装置及系统,属于通信领域。方法包括:根据传输系统性能、复杂度及码字同步对齐方式确定时变周期LDPC卷积码的校验矩阵参数,并根据确定的校验矩阵参数构造QC-LDPC校验矩阵,并根据QC-LDPC校验矩阵得到时变周期LDPC卷积码的校验矩阵HC;将待编码数据按照HC的要求进行分块,并根据HC对每个分块数据进行编码,得到多个LDPC卷积码码字;将多个LDPC卷积码码字添加在数据帧中发送。本发明通过采用具有QC-LDPC结构的时变周期LDPC卷积码进行前向纠错,由于QC-LDPC的校验特性可降低校验的复杂度,且LDPC卷积码的性能优于LDPC分组码,而时变LDPC卷积码的性能又优于时不变LDPC卷积码,因此,可以适用于高速光传输系统,满足高增益性能和高吞吐量的要求。

Description

前向纠错编、解码方法、装置及系统
技术领域
本发明涉及通信领域,特别涉及一种前向纠错编、解码方法、装置及系统。
背景技术
随着高速光传输系统的发展,对FEC(Forward Error Correction,前向纠错)技术提出了更高的要求。LDPC(Low Density Parity Check,低密度奇偶校验)码作为一类具有可逼近香农限的增益特性的FEC码字,成为了FEC技术中普遍应用的一种编解码方式。
在采用LDPC码实现FEC时,现有技术一采用LDPC分组码来对抗高速相干光传输系统中的噪声;现有技术二则使用时不变LDPC卷积码作为FEC纠错方式;现有技术三采用时变周期LDPC卷积码来对无线LAN(Local Area Network,无线局域网)中的数据进行FEC保护。
在实现本发明的过程中,发明人发现现有技术至少存在以下缺点:
现有技术一采用的LDPC分组码需要很长的码长才能获得满意的性能,而实现很长的LDPC分组码的复杂度会很高;现有技术二采用的时不变LDPC卷积码的性能会稍差,而且纠后出现错误平层风险很高,同时,其校验矩阵结构难以实现高并行度译码,吞吐量低,不适用光传输;现有技术三通过截止将LDPC卷积码当作分组码来用,这种方式一是降低了传输效率,二是不适合在光传输系统中使用,同时,其校验矩阵难以实现高吞吐量。
发明内容
为了提供一种既适用于高速光传输系统,又可满足高增益性能和高吞吐量的要求的FEC方式,本发明实施例提供了一种前向纠错编、解码方法、装置及系统。所述技术方案如下:
一方面,提供了一种前向纠错编码方法,所述方法包括:
根据传输系统性能、复杂度及码字同步对齐方式确定时变周期低密度奇偶校验LDPC卷积码的校验矩阵参数;
根据确定的所述校验矩阵参数构造准循环低密度奇偶校验QC-LDPC校验矩阵,并根据所述QC-LDPC校验矩阵得到时变周期LDPC卷积码的校验矩阵HC
将待编码数据按照所述HC的要求进行分块,并根据所述HC对每个分块数据进行编码,得到多个LDPC卷积码码字;
将所述多个LDPC卷积码码字添加在数据帧中发送。
另一方面,还提供了另一种前向纠错解码方法,所述方法包括:
接收包含多个低密度奇偶校验LDPC卷积码码字的数据帧,所述多个LDPC卷积码码字根据时变周期LDPC卷积码的校验矩阵HC编码得到,所述HC根据准循环低密度奇偶校验QC-LDPC校验矩阵得到;
获取编码得到所述多个LDPC卷积码码字时使用的所述HC,并确定所述多个LDPC卷积码码字与所述HC的对应关系,根据所述对应关系对所述多个LDPC卷积码码字进行解码。
再一方面,提供了一种前向纠错编码装置,所述装置包括:
确定模块,用于根据传输系统性能、复杂度及码字同步对齐方式确定时变周期低密度奇偶校验LDPC卷积码的校验矩阵参数;
构造模块,用于根据所述确定模块确定的所述校验矩阵参数构造准循环低密度奇偶校验QC-LDPC校验矩阵,并根据所述QC-LDPC校验矩阵得到时变周期LDPC卷积码的校验矩阵HC
编码模块,用于将待编码数据按照所述构造模块得到的HC的要求进行分块,并根据所述HC对每个分块数据进行编码,得到多个LDPC卷积码码字;
发送模块,用于将所述编码模块编码得到的多个LDPC卷积码码字添加在数据帧中发送。
又一方面,还提供了另一种前向纠错解码装置,所述装置包括:
接收模块,用于接收包含多个低密度奇偶校验LDPC卷积码码字的数据帧,所述多个LDPC卷积码码字根据时变周期LDPC卷积码的校验矩阵HC编码得到,所述HC根据准循环低密度奇偶校验QC-LDPC校验矩阵得到;
获取模块,用于获取编码得到所述多个LDPC卷积码码字时使用的所述HC
确定模块,用于确定所述接收模块接收到的数据帧中的多个LDPC卷积码码字与所述获取模块获取到的HC的对应关系;
解码模块,用于根据所述确定模块确定的对应关系对所述多个LDPC卷积码码字进行解码。
还提供了一种前向纠错系统,所述系统包括:前向纠错编码装置和前向纠错解码装置;
所述前向纠错编码装置如上述前向纠错编码装置;
所述前向纠错解码装置如上述前向纠错解码装置。
本发明实施例提供的技术方案的有益效果是:
由于QC-LDPC的校验矩阵由循环移位矩阵组成,而循环移位的校验特性又可大大降低校验的实现复杂度,且LDPC卷积码的性能优于LDPC分组码,而时变LDPC卷积码的性能又优于时不变LDPC卷积码,因此,通过采用具有QC-LDPC结构的时变周期LDPC卷积码进行前向纠错,不仅可以适用于高速光传输系统,还可满足高增益性能和高吞吐量的要求。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供的一种前向纠错编码方法流程图;
图2是本发明实施例一提供的码字与校验矩阵HC的对应关系示意图;
图3是本发明实施例一提供的QC-LDPC分组码矩阵示意图;
图4是本发明实施例一提供的一种时变周期LDPC卷积码的校验矩阵HC示意图;
图5是本发明实施例一提供的另一种时变周期LDPC卷积码的校验矩阵HC示意图;
图6是本发明实施例一提供的数据帧结构示意图;
图7是本发明实施例一提供的数据流结构示意图;
图8是本发明实施例一提供的另一种数据流结构示意图;
图9是本发明实施例二提供的一种前向纠错解码方法流程图;
图10是本发明实施例三提供的光传输系统结构示意图;
图11是本发明实施例三提供的一种前向纠错解码方法流程图;
图12是本发明实施例三提供的码字与校验矩阵HC的对应关系示意图;
图13是本发明实施例四提供的光传输系统结构示意图;
图14是本发明实施例四提供的一种前向纠错解码方法流程图;
图15是本发明实施例四提供的码字与校验矩阵HC的对应关系示意图;
图16是本发明实施例五提供的光传输系统结构示意图;
图17是本发明实施例五提供的一种前向纠错解码方法流程图;
图18是本发明实施例五提供的码字与校验矩阵HC的对应关系示意图;
图19是本发明实施例六提供的光传输系统结构示意图;
图20是本发明实施例六提供的一种前向纠错解码方法流程图;
图21是本发明实施例六提供的码字与校验矩阵HC的对应关系示意图;
图22是本发明实施例七提供的一种前向纠错编码装置的结构示意图;
图23是本发明实施例七提供的确定模块的结构示意图;
图24是本发明实施例七提供的构造模块的结构示意图;
图25是本发明实施例七提供的另一种前向纠错编码装置的结构示意图;
图26是本发明实施例八提供的一种前向纠错解码装置的结构示意图;
图27是本发明实施例八提供的确定模块结构示意图;
图28是本发明实施例八提供的另一种确定模块结构示意图;
图29是本发明实施例九提供的一种前向纠错系统的结构示意图;
图30是本发明实施例九提供的光传输系统结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
实施例一
本实施例提供了一种前向纠错编码方法,为了适用于高速光传输系统,且满足高增益性能及高吞吐量的要求,本实施例提供的方法在编码过程中采用了时变周期LDPC卷积码,并在其校验矩阵HC中引入了QC-LDPC校验矩阵的结构特征。为了便于说明,本实施例以光传输系统中的发送端发送编码后的数据为例,对本实施例提供的前向纠错编码方法进行举例说明。参见图1,本实施例提供的方法流程具体如下:
101:根据传输系统性能、复杂度及码字同步对齐方式确定时变周期LDPC卷积码的校验矩阵参数,根据确定的校验矩阵参数构造QC-LDPC校验矩阵,并根据QC-LDPC校验矩阵得到时变周期LDPC卷积码的校验矩阵HC
针对该步骤,本实施例不对构造校验矩阵HC的实现方式进行限定,在对其构造方式进行具体描述之前,本实施例先以图2所示的码字与校验矩阵HC的对应关系为例,对HC进行详细说明。如图2所示,HC的周期是T(即每隔T层的子矩阵就重复),每层子矩阵是由MS个P*C的矩阵块Hi_j组成,Hi_j是由若干个循环移位矩阵构成的。换句话说,周期是T的校验矩阵HC,每层的子矩阵都是一个QC-LDPC分组码的校验矩阵。每层的QC-LDPC校验矩阵形式的子矩阵,设其列重是k,行重是λ。可以看出,在矩阵HC中,共有MS*T个Hi_j矩阵块,因此,如果要构造HC,关键是确定每一个Hi_j。
为了实现简单,一般取k=1,即P*C的Hi_j是由C/P个P*P的单位循环移位矩阵组成的,因此,C需为P的整数倍。在图2中,MS=5,T=4,MS和T不相等。也就是说,本实施例编码后的LDPC卷积码码字Ci,依次和它前后相邻或按一定规律间隔的(MS-1)个码字,组合起来构成MS个QC-LDPC分组码码字;这MS个QC-LDPC分组码码字分别满足HC中的一层校验关系。举例:如图2中,设当前码字为C2,它和前面的码字C3,C4,C5,C6组合起来构成一个QC-LDPC分组码码字,满足HC的H1层QC-LDPC校验矩阵;同时,(C3,C4,C5,C6,C7)也组合成一个QC-LDPC分组码码字,满足H2层的QC-LDPC校验关系;同样的,(C4,C5,C6,C7,C8)也是一个QC-LDPC分组码码字,满足下一层QC-LDPC校验关系;依次类推,T个时刻后(T=4为例),(C6,C7,C8,C9,C10)满足的校验关系又是H1这一层。
针对图2所示的码字与校验矩阵HC的对应关系,对于时变周期LDPC卷积码,R(Rate,码率)和相关参数的关系为:R=(C-P)/C=(λ-MS*k)/λ,C为编码产生的码字长度,当前时刻输入的(C-P)个bit(比特),与前面的(MS-1)个码字组合起来形成信息位,利用当前对应的T层矩阵中的某一层矩阵编码产生P个bit的校验位。P bit的校验位和(C-P)bit的信息位组合成一个长度为C的码字块进行发送。MS个长度为C的码字块组合起来共同满足一层的QC-LDPC形式的校验关系,所以称该时变周期LDPC卷积码的约束长度(constraint length)为C*MS
综上所述,根据传输系统性能、复杂度及码字同步对齐方式确定时变周期LDPC卷积码的校验矩阵参数时,该校验矩阵参数包括但不限于码率R、时变周期T、HC中每个T内的子矩阵个数MS,以及校验位长度P,这些参数的具体确定方式可通过如下步骤得到:
1.11、根据传输系统性能及复杂度确定R、T和MS
1.12、根据码字同步对齐方式确定每个码字块的长度C;
1.13、根据R和C确定校验位长度P。
确定上述校验矩阵参数之后,根据确定的校验矩阵参数可通过如下步骤构造QC-LDPC校验矩阵,并根据QC-LDPC校验矩阵得到HC
1.21、根据T、MS、C和P构造预设围长的QC-LDPC校验矩阵;
1.22、将QC-LDPC校验矩阵按列分割成MS个子矩阵,按行分割成T个子矩阵,得到MS*T个子矩阵;
1.23、将MS*T个子矩阵按预设顺序填充到每个周期的MS*T个位置中,得到HC
由于T=MS=4可以保证在实现100G吞吐量的同时,有低于1e-15的错误平层(errorfloor),因此,本实施例以T=MS=4为例,对构造HC的过程进行举例说明。
首先,本实施例不对确定R、T和MS的方式进行限定,实际应用中,可结合具体的传输系统性能及复杂度确定;对于校验矩阵参数中的另外一个参数C,其可通过码字同步对齐方式来确定,具体可详见后续步骤103中添加标识信号方式的描述,此处先暂不赘述;在确定每个码字块的长度C之后,根据R、C和P间的关系,确定参数P。其中,R、C和P之间的关系如上述分析,为:R=(C-P)/C=(λ-MS*k)/λ。
其次,由于构造HC共需要MS*T个大小为P*C的矩阵块,因此,本实施例采取了通过随机构造法构造一个girth(围长)>6的QC-LDPC校验矩阵Hb的方式,该Hb具体可如图3所示。当然,构造预设围长的QC-LDPC校验矩阵时,除了采用随机构造法,还可以采用几何构造法、代数构造法等其他通用的构造法,本实施例不对构造预设围长的QC-LDPC校验矩阵的方式进行限定,此处仅以采取通过随机构造法构造一个girth(围长)>6的QC-LDPC校验矩阵Hb为例。得到图3所示的QC-LDPC校验矩阵Hb之后,沿着循环移位阵的边界,按列向分割为MS个子矩阵,按行向分割为T个子矩阵,由此,Hb共可以提供MS*T个子矩阵。
最后,将MS*T个分割好的小矩阵块,按照一定的顺序填充(也可以随机填充)到时变周期LDPC卷积码的校验矩阵HC的每个周期的MS*T个位置中。如图4所示,利用现有的16个小矩阵块构成HC,T=MS=4;对于T和MS不等同的情况,其构造方式相同,如图5所示,当T=4,MS=7时,在特定的位置填入全零矩阵,即图5中的第1列第3、4、6行,第2列第4、6、7行,第3列第5、7、8行,第4列第6、8、9行,第5列第7、9、10行,第6列第8、10、11行,第7列第9、11、12行,第8列第10、12、13行,第9列第11、13、14行对应的位置均填入全零矩阵,仍然可以通过使用16个小矩阵块填充构成HC
102:将待编码数据按照HC的要求进行分块,并根据HC对每个分块数据进行编码,得到多个LDPC卷积码码字;
其中,本实施例不对具体的待编码数据进行限定,在光传输系统中,待编码数据可以为OTU(Optical channel Transport Unit,光通道传送单元)Framer(OTU成帧模块)输出的数据,在确定HC之后,根据HC对每个分块数据进行编码的方式可参考现有的LDPC编码方式,本实施例对此不作具体限定。
103:将多个LDPC卷积码码字添加在数据帧中发送。
针对该步骤,本实施例不对将多个LDPC卷积码码字添加在数据帧中的方式进行限定。由于是通过光传输系统发送编码数据,因此,本实施例提供的方法同样支持对编码数据进行交织,并通过高阶调制器调制等操作。由于LDPC卷积码的时变周期性,接收端接收到编码数据后,可根据时变周期LDPC卷积码本身所满足的校验关系确定多个LDPC码码字与HC的对应关系,从而根据该对应关系进行判决,进而实现解码。当然,如果在发送编码数据时,采用了交织和调制等操作,则在接收端同样需要先对接收到的数据进行解调制和解交织。
优选地,为了便于后续接收端确定多个LDPC码码字与HC的对应关系,即确定码字同步对齐方式,以正确解码,本实施例提供的方法在将多个LDPC卷积码码字添加在数据帧中发送之前,还包括:
在数据帧中添加标识信号,该标识信号用于标识多个LDPC卷积码码字与HC的对应关系,使接收端根据标识信号识别多个LDPC卷积码码字与HC的对应关系,并根据HC对多个LDCP卷积码码字进行译码。
其中,本实施例不对多个LDPC卷积码码字与HC的对应关系进行具体限定,可以包括但不限于数据帧中码字起始位置、对应HC矩阵的层数以及编码数据流的路数等。对于添加标识信号的方式,本实施例同样不做具体限定,包括但不限于如下三种方式:
第一种方式:将数据帧的帧头FAS(Frame Alignment Signal,帧同步信号)作为标识信号添加在数据帧中;
针对该种方式,由于OTU-4的帧头FAS是每帧一块,所以为了利用FAS作为标识信号,本实施例提供的方法需要在一个OTU-4帧中放T的整数个LDPC卷积码码字,如图6所示。图6中,左侧较宽的方格C1至C32为OUT-4净荷数据,对应码字的信息位,而右侧较窄的方格为LDPC码的校验位。
另外,由于OTU帧的大小是确定的,也就是说FAS的位置间隔是确定的,因此,针对利用OTU帧头FAS进行码字同步的方式,C的值由OTU帧的大小决定。
第二种方式:将传输数据帧时使用的训练序列作为标识信号添加在数据帧中;
针对该种利用相干光传输系统中的Equalizer(数字均衡器)模块所使用的训练序列(Training Squence)作为标识信号的实现方式,设使用训练序列进行均衡的数据流结构如图7所示,TS为主动训练序列,黑色的块表示被动训练序列,两个主动训练序列间的间隔为一个训练序列周期,每一个训练序列周期的数据块DATA长2528bit。在每个周期内,去掉训练周期的数据bit总计有2528bit,也就是说,每个训练序列周期的数据块中数据长2528bit,其中不包含训练序列TS。
由于Equalizer是独立于FEC的模块,它所用的训练序列周期是早已设计好的,因此,针对使用训练序列作为标识信号进行码字同步的方式,C的大小取决于TS的间隔周期,C的值与TS周期之间的关系可以是正有理数倍数关系(比如整数倍或者分数倍)。
第三种方式:在数据帧中码字起始位置插入码字与HC的对应关系标识,将插入的对应关系标识作为添加的标识信号。
针对该种方式,在LDPC卷积码编码后,在每间隔C*T的码字起始位置插入额外的bit进行对应关系的标识,即在满足相同Hc层校验关系的码字前面加入标识ID,从而使接收端通过检测标识信号来确定码字块的起始位,以及校验矩阵Hc的对应层,该种方式对应的数据流结构如图8所示。该种码字同步对齐方式,C的大小可以由系统的复杂度及性能来灵活决定。
该种方式与不添加标识信号的方式之间的类似之处在于,对LDPC卷积码校验矩阵Hc,标识信号都不会产生约束条件。不添加标识信号的方式是直接利用LDPC卷积码的校验关系进行盲同步,而该方式是在LDPC卷积码编码之后,才在相应码字起始位置插入标识信号。
需要说明的是,在根据本实施例提供的方法进行前向纠错时,无需每次都要构造Hc,也就是说,在第一次执行上述步骤101得到Hc之后,如果下次再进行前向纠错,可直接使用已经构造好的Hc来进行编码,从而提高编码效率。
本实施例提供的方法,通过采用具有QC-LDPC结构的时变周期LDPC卷积码进行前向纠错,由于QC-LDPC的校验矩阵由循环移位矩阵组成,而循环移位的校验特性又可大大降低校验的实现复杂度,且LDPC卷积码的性能优于LDPC分组码,而时变LDPC卷积码的性能又优于时不变LDPC卷积码,因此,本实施例提供的方法不仅可以适用于高速光传输系统,还可满足高增益性能和高吞吐量的要求。
实施例二
针对经上述实施例一提供的前向纠错编码方法进行编码的数据,本实施例提供了一种前向纠错解码方法,该方法通过确定编码后的数据中的多个LDPC卷积码码字与HC的对应关系(即码字同步对齐方式),并根据确定的对应关系对其进行解码,从而以光传输系统中的接收端接收编码后的数据的角度,描述了前向纠错解码方法。参见图9,本实施例提供的方法流程具体如下:
901:接收包含多个LDPC卷积码码字的数据帧,多个LDPC卷积码码字根据时变周期LDPC卷积码的校验矩阵HC编码得到,HC根据QC-LDPC校验矩阵得到;
902:获取编码得到多个LDPC卷积码码字时使用的HC,并确定多个LDPC卷积码码字与HC的对应关系,根据该对应关系对多个LDPC卷积码码字进行解码。
其中,HC是在编码之前通过如下方式得到:
根据传输系统性能及复杂度确定R、T和MS,R为码率,T为时变周期,MS为HC中每个T内的子矩阵个数;
根据码字同步对齐方式确定每个码字块的长度C,并根据R和C确定校验位长度P;
根据T、MS、C和P构造预设围长的准循环QC-LDPC校验矩阵;
将QC-LDPC校验矩阵按列分割成MS个子矩阵,按行分割成T个子矩阵,得到MS*T个子矩阵;
将MS*T个子矩阵按预设顺序填充到每个周期的MS*T个位置中,得到HC
需要说明的是,根据上述步骤获取HC的过程,可参见上述实施例一中构造HC的描述,此处不再赘述。
进一步地,确定多个LDPC卷积码码字与HC的对应关系,包括:
对多个LDPC卷积码码字进行移位,每移位一次计算一次伴随式S=r*Hc t,直至满足校验关系的个数最多时,得到多个LDPC卷积码码字与HC的对应关系,r为包含多个LDPC卷积码码字的码流。
优选地,数据帧中添加了用于标识多个LDPC卷积码码字与HC的对应关系的标识信号;
确定多个LDPC卷积码码字与HC的对应关系,包括:
识别数据帧中添加的标识信号,根据标识信号确定多个LDPC卷积码码字与HC的对应关系。
具体地,标识信号为数据帧的帧头FAS,识别数据帧中添加的标识信号,根据标识信号确定多个LDPC卷积码码字与HC的对应关系,包括:
识别数据帧的帧头FAS,根据数据帧的帧头FAS确定多个LDPC卷积码码字与HC的对应关系;
或者,
标识信号为传输数据帧时使用的训练序列,识别数据帧中添加的标识信号,根据标识信号确定多个LDPC卷积码码字与HC的对应关系,包括:
识别传输数据帧时使用的训练序列,根据训练序列识别多个LDPC卷积码码字与HC的对应关系;
或者,
标识信号为在数据帧中码字起始位置插入的码字与HC的对应关系标识,识别数据帧中添加的标识信号,根据标识信号确定多个LDPC卷积码码字与HC的对应关系,包括:
识别码字与HC的对应关系标识,根据对应关系标识确定多个LDPC卷积码码字与HC的对应关系。
本实施例提供的方法,通过确定编码数据中码字与校验矩阵的对应关系,并根据确定的对应关系对接收到的编码数据进行解码,不仅可以适用于高速光传输系统,还可满足高增益性能和高吞吐量的要求。
为了更加清楚地阐述上述实施例二提供的前向纠错解码方法,接下来,结合上述实施例二的内容,以如下实施例三至实施例六为例,对实施例二提供的前向纠错解码方法进行详细的举例说明,详见如下实施例三至实施例六:
实施例三
针对上述实施例一提供的方法未添加标识信号的情况,结合上述实施例二中的内容,本实施例提供了一种前向纠错解码方法,该方法通过利用时变周期LDPC卷积码本身所满足的校验关系,确定码字同步对齐方式,以实现对接收到的编码数据进行解码,该种情况下的光传输系统结构如图10所示,从OTU成帧模块输出的数据经过LDPC-CC(ConvolutionalCode,卷积码)编码模块编码、交织器交织和光调制器调制后,传输进入DWDM(DenseWavelength Division Multiplexing,密集型光波复用)光纤传输网络。参见图11,本实施例提供的方法流程具体如下:
1101:接收包含多个LDPC卷积码码字的数据帧,多个LDPC卷积码码字根据时变周期LDPC卷积码的校验矩阵HC编码得到,HC根据QC-LDPC校验矩阵得到;
其中,本实施例不对接收到的具体数据帧的内容进行限定,该数据帧中的LDPC卷积码码字可通过上述实施例一中的方法编码得到,即根据时变周期LDPC卷积码的校验矩阵HC编码得到,而HC则又是根据QC-LDPC校验矩阵得到,构造HC的过程详见上述实施例一的描述。
1102:获取编码得到多个LDPC卷积码码字时使用的HC,并对多个LDPC卷积码码字进行移位,每移位一次计算一次伴随式S=r*Hc t,直至满足校验关系的个数最多时,得到多个LDPC卷积码码字与HC的对应关系,r为包含多个LDPC卷积码码字的码流;
针对该步骤,由于完全利用码字自身信息,不需要额外的标识信号,因此,LDPC卷积码的约束长度C*MS也就不由标识功能所决定。获取到的HC为上述实施例一中编码时所采用的HC,HC是在编码之前构造得到的,其具体构造方式可参照上述实施例一中的相关描述,此处暂不赘述。设接收到的数据流为r=(C1,C2,C3,……),对接收到的数据流r进行bit移位,如图12所示,共移动0到(c*T-1)bit,每移1bit就计算一次伴随式s=r*Hc t,当满足校验关系的个数最多时,即伴随式s中的0的个数最多,表明码字数据流和Hc的校验层关系已完全对应,对应之结果如图12黑色箭头下方的码字流所示。
1103:根据得到的多个LDPC卷积码码字与HC的对应关系,对多个LDPC卷积码码字进行解码。
具体地,本实施例不对具体的解码过程进行限定,实际应用中,在上述步骤1102确定多个LDPC卷积码码字与HC的对应关系之后,该步骤即可根据得到的多个LDPC卷积码码字与HC的对应关系,将前后码字组成约束码字的长度,然后按照对应的HC层数的校验关系进行软判决解码,例如,如图12所示,(C8,C7,C6,C5)*HC4=0,(C9,C8,C7,C6)*HC3=0,(C10,C9,C8,C7)*HC2=0,(C11,C10,C9,C8)*HC1=0。进一步地,结合图10所示的光传输系统结构示意图,作为光传输系统中接收编码数据的接收端,对接收到的编码数据进行解码之前,还包括对接收到的数据进行模数转换,数字均衡,解交织等过程,解码之后,还可以将解码后的数据输出给OTU解帧模块。
本实施例提供的方法,通过利用时变周期LDPC卷积码本身所满足的校验关系,确定码字与校验矩阵的对应关系,并根据确定的对应关系对接收到的编码数据进行解码,不仅可以适用于高速光传输系统,还可满足高增益性能及高吞吐量的要求。
实施例四
针对上述实施例一提供的方法将数据帧的帧头FAS作为标识信号添加在数据帧中的情况,结合上述实施例二中的内容,本实施例提供了一种前向纠错解码方法,该方法通过识别数据帧的帧头FAS来确定码字与校验矩阵HC的对应关系,即码字对齐方式,以实现对接收到的编码数据进行解码,该种情况下的光传输系统结构如图13所示,标识信号添加在OTUFramer中,数据经过编码、交织以及光调制后,传输进入DWDM光纤传输网络中。参见图14,本实施例提供的方法流程具体如下:
1401:接收包含多个LDPC卷积码码字的数据帧,多个LDPC卷积码码字根据时变周期LDPC卷积码的校验矩阵HC编码得到,HC根据QC-LDPC校验矩阵得到,数据帧中添加了用于标识多个LDPC卷积码码字与HC的对应关系的数据帧的帧头FAS;
具体地,本实施例不对接收到的具体数据帧的内容进行限定,该数据帧中的LDPC卷积码码字可通过上述实施例一中的方法编码得到,即根据时变周期LDPC卷积码的校验矩阵HC编码得到,而HC则又是根据QC-LDPC校验矩阵得到,构造HC的过程详见上述实施例一的描述。由于LDPC卷积码的时变周期性,接收到的数据帧中添加了用于标识多个LDPC卷积码码字与HC的对应关系的数据帧的帧头FAS,后续步骤通过对该数据帧的帧头FAS的识别,来实现解码。
1402:获取编码得到多个LDPC卷积码码字时使用的HC,并识别数据帧的帧头FAS,根据数据帧的帧头FAS确定多个LDPC卷积码码字与HC的对应关系;
针对该步骤,本实施例不对识别数据帧的帧头FAS的方式进行限定,结合图6所示的数据帧结构,由于上述实施例一在添加标识信号时,在一个OTU-4帧中放T的整数个LDPC卷积码码字,根据标识信号的约束,并结合复杂度等其他因素,选取LDPC卷积码的约束长度C*T=18360,即C=4590。选取开销为20%,则求得C/P=6;P=765,从而可构造得到周期是4的时变LDPC卷积码校验矩阵HC
编码时的校验关系如图15所示,接收到数据流r时,通过识别出包含OTU帧头FAS的码字C1,可以知道C1和前面的三个码字C0,C-1,C-2组合起来满足Hc3的校验。后续码字和Hc的校验层数对应关系也就顺序对应获得。
1403:根据确定的多个LDPC卷积码码字与HC的对应关系,对多个LDPC卷积码码字进行解码。
具体地,本实施例不对具体的解码过程进行限定,实际应用中,在上述步骤1402确定多个LDPC卷积码码字与HC的对应关系之后,该步骤即可根据得到的多个LDPC卷积码码字与HC的对应关系,将前后码字组成约束码字的长度,然后按照对应的HC层数的校验关系进行软判决解码,例如,如图15所示,(C8,C7,C6,C5)*HC4=0,(C9,C8,C7,C6)*HC3=0,(C10,C9,C8,C7)*HC2=0,(C11,C10,C9,C8)*HC1=0。进一步地,结合图13所示的传输系统结构示意图,作为光传输系统中接收编码数据的接收端,对接收到的编码数据进行解码之前,还包括模数转换,数字均衡以及解交织的过程,并在解码之后,还可以将解码后的数据输出给OTU解帧模块。
本实施例提供的方法,通过识别数据帧的帧头FAS来确定码字与校验矩阵HC的对应关系,以实现对接收到的编码数据进行解码,不仅可以适用于高速光传输系统,还可满足高增益性能及高吞吐量的要求。
实施例五
针对上述实施例一提供的方法将传输数据帧时使用的训练序列作为标识信号添加在数据帧中的情况,结合上述实施例二中的内容,本实施例提供了一种前向纠错解码方法,该方法通过识别数据帧中添加的传输数据帧时使用的训练序列来确定码字与校验矩阵HC的对应关系,以实现对接收到的编码数据进行解码,该种情况下的光传输系统结构如图16所示,从OTU成帧模块输出的数据经过编码、交织、TS加载及调制后,传输进入DWDM光纤传输网络。其中,训练序列采用PDM-QPSK(Polarization Division Multiplexed QPSK,偏振复用QPSK调制格式),x偏振支路和y偏振支路分别采用训练序列TSx、TSy。标识ID信号的加载功能融合在插入训练序列的模块中。参见图17,本实施例提供的方法流程具体如下:
1701:接收包含多个LDPC卷积码码字的数据帧,多个LDPC卷积码码字根据时变周期LDPC卷积码的校验矩阵HC编码得到,HC根据QC-LDPC校验矩阵得到,数据帧中添加了用于标识多个LDPC卷积码码字与HC的对应关系的训练序列,该训练序列为传输数据帧时使用的训练序列;
具体地,本实施例不对接收到的具体数据帧的内容进行限定,该数据帧中的LDPC卷积码码字可通过上述实施例一中的方法编码得到,即根据时变周期LDPC卷积码的校验矩阵HC编码得到,而HC则又是根据QC-LDPC校验矩阵得到,构造HC的过程详见上述实施例一的描述。由于LDPC卷积码的时变周期性,接收到的数据帧中添加了用于标识多个LDPC卷积码码字与HC的对应关系的训练序列,如图7所示,该训练序列为传输数据帧时使用的训练序列,从而后续步骤通过对该训练序列的识别,来实现解码。
1702:获取编码得到多个LDPC卷积码码字时使用的HC,并识别传输数据帧时使用的训练序列,根据该训练序列确定多个LDPC卷积码码字与HC的对应关系;
针对该步骤,结合上述实施例一中添加训练序列的描述,在参数T=MS=4,C/P=6确定的情况下,为保证C能被6整除,兼顾性能与复杂度因素,可选取C=2532来构造校验矩阵HC,其构造过程同上述实施例一中对HC构造过程的描述。P=C/6=422,首先构造一个24*4个小矩阵组成的QC-LDPC分组码校验矩阵Hb,每个小矩阵是422*422的单位循环矩阵;然后沿Hb的小矩阵边界进行分割、移位、拉伸,形成阶梯形式的LDPC卷积码校验矩阵Hc,码字和Hc的对应关系如图18所示。
如果收发端没有使用交织器,则XI路的训练序列周期内放置对应Hc4层的码,如C4码,它和前面的C3,C2,C1组合起来满足Hc4层的校验关系;XQ路放对应Hc3层的码;依此类推,如下面表1中虚箭头所示对应关系,接收端根据训练序列的位置确定码字起始位置,同时按照XI、XQ、YI、YQ分别对应不同层的码字,组合起来即可解码。如果收发端使用交织器,则在检测到训练序列位置后,还需要结合交织关系来确定Hc每一层所对应的码字块位置,即先解交织再确定码字块位置,从而完成标识信号的检测,对应关系如下面表1中的虚框所示:
表1
Figure BDA0000156825280000131
1703:根据确定的多个LDPC卷积码码字与HC的对应关系,对多个LDPC卷积码码字进行解码。
具体地,本实施例不对具体的解码过程进行限定,实际应用中,在上述步骤1402确定多个LDPC卷积码码字与Hc的对应关系之后,该步骤即可根据得到的多个LDPC卷积码码字与HC的对应关系,将前后码字组成约束码字的长度,然后按照对应的HC层数的校验关系进行软判决解码,例如,如图18所示,(C8,C7,C6,C5)*HC4=0,(C9,C8,C7,C6)*HC3=0,(C10,C9,C8,C7)*HC2=0,(C11,C10,C9,C8)*HC1=0。进一步地,结合图16所示的光传输系统结构示意图,作为光传输系统中接收编码数据的接收端,对接收到的编码数据进行解码之前,还包括模数转换、数字均衡以及解交织的过程,解码之后,还可以将解码后的数据输出给OTU解帧模块。
本实施例提供的方法,通过识别数据帧中添加的传输数据帧时使用的训练序列来确定码字与校验矩阵HC的对应关系,以实现对接收到的编码数据进行解码,不仅可以适用于高速光传输系统,还可满足高增益性能和高吞吐量的要求。
实施例六
针对上述实施例一提供的方法在数据帧码字起始位置插入码字与HC的对应关系标识的情况,结合上述实施例二中的内容,本实施例提供了一种前向纠错解码方法,该方法通过识别数据帧中插入的码字与HC的对应关系标识来确定码字与校验矩阵HC的对应关系,以实现对接收到的编码数据进行解码,该种情况下的光传输系统结构如图19所示,从OTU成帧模块输出的数据经过编码、标识信号加载、交织以及光调制后,传输进入DWDM光纤传输网络。参见图20,本实施例提供的前向纠错解码方法流程具体如下:
2001:接收包含多个LDPC卷积码码字的数据帧,多个LDPC卷积码码字根据时变周期LDPC卷积码的校验矩阵HC编码得到,HC根据QC-LDPC校验矩阵得到,其中,数据帧码字起始位置插入了码字与HC的对应关系标识;
具体地,本实施例不对接收到的具体数据帧的内容进行限定,该数据帧中的LDPC卷积码码字可通过上述实施例一中的方法编码得到,即根据时变周期LDPC卷积码的校验矩阵HC编码得到,而HC则又是根据QC-LDPC校验矩阵得到,构造HC的过程详见上述实施例一的描述。由于LDPC卷积码的时变周期性,接收到的数据帧中,在数据帧码字起始位置插入了码字与HC的对应关系标识,如图8所示,后续步骤通过对该对应关系标识的识别,来实现解码。
2002:获取编码得到多个LDPC卷积码码字时使用的HC,并识别码字与HC的对应关系标识,根据该对应关系标识确定多个LDPC卷积码码字与HC的对应关系;
针对该步骤,本实施例不对识别码字与Hc的对应关系标识的方式进行限定,在根据对应关系标识确定多个LDPC卷积码码字与HC的对应关系时,同样是在根据实现复杂度等因素确定C之后,通过对所得到的一个Girth>6的QC-LDPC分组码校验矩阵Hb进行沿每层矩阵的边界分割,再移位、拉伸得到HC,码字与Hc之间校验对应关系如图21所示。
2003:根据确定的多个LDPC卷积码码字与HC的对应关系,对多个LDPC卷积码码字进行解码。
具体地,本实施例不对具体的解码过程进行限定,实际应用中,在上述步骤2002确定多个LDPC卷积码码字与HC的对应关系之后,该步骤即可根据得到的多个LDPC卷积码码字与HC的对应关系,将前后码字组成约束码字的长度,然后按照对应的HC层数的校验关系进行软判决解码,例如,如图21所示,(C8,C7,C6,C5)*HC4=0,(C9,C8,C7,C6)*HC3=0,(C10,C9,C8,C7)*HC2=0,(C11,C10,C9,C8)*HC1=0。进一步地,结合图19所示的光传输系统结构示意图,作为光传输系统中接收编码数据的接收端,对接收到的编码数据进行解码之前,还包括模数转换、数字均衡和解交织过程,解码之后,还可以将解码后的数据输出给OTU解帧模块。
本实施例提供的方法,通过识别数据帧中插入的码字与HC的对应关系标识来确定码字与校验矩阵HC的对应关系,以实现对接收到的编码数据进行解码,不仅可以适用于高速光传输系统,还可满足高增益性能及高吞吐量的要求。
实施例七
本实施例提供了一种前向纠错编码装置,该装置用于执行上述实施例一提供的前向纠错编码方法,参见图22,该装置包括:
确定模块2201,用于根据传输系统性能、复杂度及码字同步对齐方式确定时变周期LDPC卷积码的校验矩阵参数;
构造模块2202,用于根据确定模块2201确定的校验矩阵参数构造QC-LDPC校验矩阵,并根据QC-LDPC校验矩阵得到时变周期LDPC卷积码的校验矩阵HC
编码模块2203,用于将待编码数据按照构造模块2202得到的HC的要求进行分块,并根据HC对每个分块数据进行编码,得到多个LDPC卷积码码字;
发送模块2204,用于将编码模块2203编码得到的多个LDPC卷积码码字添加在数据帧中发送。
需要说明的是,在根据本实施例提供的装置进行前向纠错编码时,无需每次都需要通过确定模块2201和构造模块2202来构造Hc,也就是说,在第一次通过确定模块2201和构造模块2202得到Hc之后,如果下次再进行前向纠错,可直接使用已经构造好的Hc来进行编码,从而提高编码效率。另外,编码模块2203和发送模块2204还可置于光传输系统的发送端。
进一步地,参见图23,确定模块2201,具体包括:
第一确定单元2201a,用于根据传输系统性能及复杂度确定R、T和MS,R为码率,T为时变周期,MS为HC中每个T内的子矩阵个数;
第二确定单元2201b,用于根据码字同步对齐方式确定每个码字块的长度C;
第三确定单元2201c,用于根据第一确定单元2201a确定的R和第二确定单元2201b确定的C确定校验位长度P;
参见图24,构造模块2202,具体包括:
构造单元2202a,用于根据确定模块2201确定的T、MS、C和P构造预设围长的准循环QC-LDPC校验矩阵;
分割单元2202b,用于将构造单元2202a构造的QC-LDPC校验矩阵按列分割成MS个子矩阵,按行分割成T个子矩阵,得到MS*T个子矩阵;
填充单元2202c,用于将分割单元2202b分割的MS*T个子矩阵按预设顺序填充到每个周期的MS*T个位置中,得到HC
关于确定模块2201确定校验矩阵参数和构造模块2202得到HC的具体过程详见上述实施例一中步骤101的相关描述,此处不再赘述。
优选地,为了使编码数据的接收端能够明确码字与校验矩阵的对应关系,从而进行正确解码,参见图25,该装置还包括:
添加模块2205,用于在发送模块2204发送的数据帧中添加标识信号,标识信号用于标识多个LDPC卷积码码字与HC的对应关系,使接收端根据标识信号识别多个LDPC卷积码码字与HC的对应关系,并根据HC对多个LDCP卷积码码字进行译码。
进一步地,添加模块2205,具体用于将数据帧的帧头FAS作为标识信号添加在数据帧中;或者,将传输数据帧时使用的训练序列作为标识信号添加在数据帧中;或者,在数据帧中码字起始位置插入码字与HC的对应关系标识,将插入的对应关系标识作为添加的标识信号。
其中,添加模块2205添加标识信号的具体方式详见上述实施例一中步骤101的相关描述,此处不再赘述。
由于QC-LDPC的校验矩阵由循环移位矩阵组成,而循环移位的校验特性又可大大降低校验的实现复杂度,且LDPC卷积码的性能优于LDPC分组码,而时变LDPC卷积码的性能又优于时不变LDPC卷积码,因此,本实施例提供的装置,通过采用具有QC-LDPC结构的时变周期LDPC卷积码进行前向纠错,不仅可以适用于高速光传输系统,还可满足高增益性能及高吞吐量的要求。
实施例八
本实施例提供了一种前向纠错解码装置,该装置用于执行上述实施例二至实施例六提供的前向纠错解码方法,可置于光传输系统中的接收端,参见图26,该装置包括:
接收模块2601,用于接收包含多个LDPC卷积码码字的数据帧,多个LDPC卷积码码字根据校验矩阵HC编码得到;
获取模块2602,用于获取编码得到多个LDPC卷积码码字时使用的HC
确定模块2603,用于确定接收模块2601接收到的数据帧中的多个LDPC卷积码码字与获取模块2602获取到的HC的对应关系;
解码模块2604,用于根据确定模块2603确定的对应关系对多个LDPC卷积码码字进行解码。
进一步地,获取模块2602获取到的HC是在编码之前通过如下方式得到:
根据传输系统性能及复杂度确定R、T和MS,R为码率,T为时变周期,MS为HC中每个T内的子矩阵个数;
根据码字同步对齐方式确定每个码字块的长度C,并根据R和C确定校验位长度P;
根据T、MS、C和P构造预设围长的准循环QC-LDPC校验矩阵;
将QC-LDPC校验矩阵按列分割成MS个子矩阵,按行分割成T个子矩阵,得到MS*T个子矩阵;
将MS*T个子矩阵按预设顺序填充到每个周期的MS*T个位置中,得到HC
参见图27,确定模块2603,包括:
移位单元2603a,用于对多个LDPC卷积码码字进行移位;
计算单元2603b,用于移位单元2603a每移位一次计算一次伴随式S=r*Hc t,直至满足校验关系的个数最多时,得到多个LDPC卷积码码字与HC的对应关系,r为包含多个LDPC卷积码码字的码流。
针对图27所示的确定模块2603,其确定码字与校验矩阵对应关系的具体过程详见上述实施例三中步骤1102的相关描述,此处不再赘述。
可选地,接收模块2601接收到的数据帧中添加了标识信号,标识信号用于多个LDPC卷积码码字与HC的对应关系;
参见图28,确定模块2603,包括:
识别单元2603c,用于识别接收模块2601接收到的数据帧中添加的标识信号;
确定单元2603d,用于根据识别单元2603c识别出的标识信号确定多个LDPC卷积码码字与HC的对应关系。
进一步地,标识信号为数据帧的帧头FAS,识别单元2603c,用于识别数据帧的帧头FAS;确定单元2603d,用于根据识别单元2603c识别出的数据帧的帧头FAS确定多个LDPC卷积码码字与HC的对应关系;具体过程详见上述实施例四中步骤1402的相关描述,此处不再赘述。
或者,
标识信号为传输数据帧时使用的训练序列,识别单元2603c,用于识别传输数据帧时使用的训练序列;确定单元2603d,用于根据识别单元2603c识别出的训练序列识别多个LDPC卷积码码字与HC的对应关系;具体过程详见上述实施例五中步骤1702的相关描述,此处不再赘述。
或者,
标识信号为在数据帧中码字起始位置插入的码字与HC的对应关系标识,识别单元2603c,用于识别码字与HC的对应关系标识;确定单元2603d,用于根据识别单元2603c识别出的对应关系标识确定多个LDPC卷积码码字与HC的对应关系;具体过程详见上述实施例六中步骤2002的相关描述,此处不再赘述。
本实施例提供的装置,通过确定编码数据中码字与校验矩阵的对应关系,并根据确定的对应关系对接收到的编码数据进行解码,不仅可以适用于高速光传输系统,还可满足高增益性能及高吞吐量的要求。
实施例九
本实施例提供了一种前向纠错系统,参见图29,该系统包括:前向纠错编码装置2901和前向纠错解码装置2902;
其中,前向纠错编码装置2901如上述实施例七提供的前向纠错编码装置;
前向纠错解码装置2902如上述实施例八提供的前向纠错解码装置。
进一步地,前向纠错编码装置2901和前向纠错解码装置2902为一个或多个。
当前向纠错编码装置2901和前向纠错解码装置2902的个数为多个时,该前向纠错系统可应用于光传输系统,该光传输系统结构可如图30所示,其中,LDPC-CC编码器及标识加载模块所实现的功能等同于前向纠错编码装置2901所实现的功能,标识信号确定模块及LDPC-CC解码器所实现的功能等同于前向纠错解码装置2902所实现的功能。每一路的LDPC卷积码校验矩阵都是通过上述实施例一至实施例六提供的方法,基于QC-LDPC的校验矩阵构造。标识信号可以通过综合前面实施例一中的四种方式得到。比如当n=4,有4路编/解码器时,可将XI、XQ、YI、YQ四路信号分别进行LDPC卷积码编/解码,具体标识方法如下:1.码字块起始位置——利用均衡所使用的训练序列进行标识;2.码字和Hc的校验层数对应关系——增加额外的独立bit序列来标识;3.对应编/解码器序号——XI、XQ、YI、YQ四路分别对应四路编/解码器序号。
本实施例提供的系统,通过采用具有QC-LDPC结构的时变周期LDPC卷积码进行前向纠错,由于QC-LDPC的校验矩阵由循环移位矩阵组成,而循环移位的校验特性又可大大降低校验的实现复杂度,且LDPC卷积码的性能优于LDPC分组码,而时变LDPC卷积码的性能又优于时不变LDPC卷积码,因此,不仅可以适用于高速光传输系统,还可满足高增益性能及高吞吐量的要求。
需要说明的是:上述实施例提供的前向纠错编、解码方法、装置及系统除了可以应用于高速光传输系统外,还可以用于其它既要求FEC性能,又要求高吞吐量,同时还限制FEC实现复杂度的系统中,本实施例不对具体的应用场景进行限定。另外,上述实施例提供的前向纠错编码装置在进行前向纠错编码时,前向纠错解码装置在进行前向纠错解码时,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。另外,上述实施例提供的前向纠错编、解码装置、前向纠错系统与对应的前向纠错编、解码方法实施例属于同一构思,其具体实现过程详见方法实施例,这里不再赘述。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
本发明实施例中的部分步骤,可以利用软件实现,相应的软件程序可以存储在可读取的存储介质中,如光盘或硬盘等。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (19)

1.一种前向纠错编码方法,其特征在于,所述方法包括:
根据传输系统性能、复杂度及码字同步对齐方式确定时变周期低密度奇偶校验LDPC卷积码的校验矩阵参数;
根据确定的所述校验矩阵参数构造准循环低密度奇偶校验QC-LDPC校验矩阵,并根据所述QC-LDPC校验矩阵得到时变周期LDPC卷积码的校验矩阵HC
将待编码数据按照所述HC的要求进行分块,并根据所述HC对每个分块数据进行编码,得到多个LDPC卷积码码字;
将所述多个LDPC卷积码码字添加在数据帧中发送。
2.根据权利要求1所述的方法,其特征在于,所述根据传输系统性能、复杂度及码字同步对齐方式确定时变周期低密度奇偶校验LDPC卷积码的校验矩阵参数,具体包括:
根据传输系统性能及复杂度确定R、T和MS,所述R为码率,所述T为时变周期,所述MS为所述HC中每个T内的子矩阵个数;
根据码字同步对齐方式确定每个码字块的长度C,并根据所述R和C确定校验位长度P;
所述根据确定的所述校验矩阵参数构造准循环低密度奇偶校验QC-LDPC校验矩阵,并根据所述QC-LDPC校验矩阵得到时变周期LDPC卷积码的校验矩阵HC,具体包括:
根据所述T、MS、C和P构造预设围长的准循环QC-LDPC校验矩阵;
将所述QC-LDPC校验矩阵按列分割成MS个子矩阵,按行分割成T个子矩阵,得到MS*T个子矩阵;
将所述MS*T个子矩阵按预设顺序填充到每个周期的MS*T个位置中,得到所述HC
3.根据权利要求1所述的方法,其特征在于,所述将所述多个LDPC卷积码码字添加在数据帧中发送之前,还包括:
在所述数据帧中添加标识信号,所述标识信号用于标识所述多个LDPC卷积码码字与所述HC的对应关系,使接收端根据所述标识信号识别所述多个LDPC卷积码码字与所述HC的对应关系,并根据所述HC对所述多个LDCP卷积码码字进行解码。
4.根据权利要求3所述的方法,其特征在于,所述在所述数据帧中添加标识信号,具体包括:
将所述数据帧的帧头FAS作为标识信号添加在所述数据帧中;
或者,将传输所述数据帧时使用的训练序列作为所述标识信号添加在所述数据帧中;
或者,在所述数据帧中码字起始位置插入码字与所述HC的对应关系标识,将插入的所述对应关系标识作为添加的标识信号。
5.一种前向纠错解码方法,其特征在于,所述方法包括:
接收包含多个低密度奇偶校验LDPC卷积码码字的数据帧,所述多个LDPC卷积码码字根据时变周期LDPC卷积码的校验矩阵HC编码得到,所述HC根据准循环低密度奇偶校验QC-LDPC校验矩阵得到;
获取编码得到所述多个LDPC卷积码码字时使用的所述HC,并确定所述多个LDPC卷积码码字与所述HC的对应关系,根据所述对应关系对所述多个LDPC卷积码码字进行解码。
6.根据权利要求5所述的方法,其特征在于,所述HC通过如下方式确定:
根据传输系统性能及复杂度确定R、T和MS,所述R为码率,所述T为时变周期,所述MS为所述HC中每个T内的子矩阵个数;
根据码字同步对齐方式确定每个码字块的长度C,并根据所述R和C确定校验位长度P;
根据所述T、MS、C和P构造预设围长的准循环QC-LDPC校验矩阵;
将所述QC-LDPC校验矩阵按列分割成MS个子矩阵,按行分割成T个子矩阵,得到MS*T个子矩阵;
将所述MS*T个子矩阵按预设顺序填充到每个周期的MS*T个位置中,得到所述HC
7.根据权利要求5所述的方法,其特征在于,所述确定所述多个LDPC卷积码码字与所述HC的对应关系,包括:
对所述多个LDPC卷积码码字进行移位,每移位一次计算一次伴随式S=r*Hc t,直至满足校验关系的个数最多时,得到所述多个LDPC卷积码码字与所述HC的对应关系,所述r为包含所述多个LDPC卷积码码字的码流。
8.根据权利要求5所述的方法,其特征在于,所述数据帧中添加了标识信号,所述标识信号用于标识所述多个LDPC卷积码码字与所述HC的对应关系;
所述确定所述多个LDPC卷积码码字与所述HC的对应关系,包括:
识别所述数据帧中添加的标识信号,根据所述标识信号确定所述多个LDPC卷积码码字与所述HC的对应关系。
9.根据权利要求8所述的方法,其特征在于,所述标识信号为所述数据帧的帧头FAS,所述识别所述数据帧中添加的标识信号,根据所述标识信号确定所述多个LDPC卷积码码字与所述HC的对应关系,包括:
识别所述数据帧的帧头FAS,根据所述数据帧的帧头FAS确定所述多个LDPC卷积码码字与所述HC的对应关系;
或者,
所述标识信号为传输所述数据帧时使用的训练序列,所述识别所述数据帧中添加的标识信号,根据所述标识信号确定所述多个LDPC卷积码码字与所述HC的对应关系,包括:
识别所述传输所述数据帧时使用的训练序列,根据所述训练序列识别所述多个LDPC卷积码码字与所述HC的对应关系;
或者,
所述标识信号为在所述数据帧中码字起始位置插入的码字与所述HC的对应关系标识,所述识别所述数据帧中添加的标识信号,根据所述标识信号确定所述多个LDPC卷积码码字与所述HC的对应关系,包括:
识别所述码字与所述HC的对应关系标识,根据所述对应关系标识确定所述多个LDPC卷积码码字与所述HC的对应关系。
10.一种前向纠错编码装置,其特征在于,所述装置包括:
确定模块,用于根据传输系统性能、复杂度及码字同步对齐方式确定时变周期低密度奇偶校验LDPC卷积码的校验矩阵参数;
构造模块,用于根据所述确定模块确定的所述校验矩阵参数构造准循环低密度奇偶校验QC-LDPC校验矩阵,并根据所述QC-LDPC校验矩阵得到时变周期LDPC卷积码的校验矩阵HC
编码模块,用于将待编码数据按照所述构造模块得到的HC的要求进行分块,并根据所述HC对每个分块数据进行编码,得到多个LDPC卷积码码字;
发送模块,用于将所述编码模块编码得到的多个LDPC卷积码码字添加在数据帧中发送。
11.根据权利要求10所述的装置,其特征在于,所述确定模块,具体包括:
第一确定单元,用于根据传输系统性能及复杂度确定R、T和MS,所述R为码率,所述T为时变周期,所述MS为所述HC中每个T内的子矩阵个数;
第二确定单元,用于根据码字同步对齐方式确定每个码字块的长度C;
第三确定单元,用于根据所述第一确定单元确定的R和所述第二确定单元确定的C确定校验位长度P;
所述构造模块,具体包括:
构造单元,用于根据所述确定模块确定的T、MS、C和P构造预设围长的准循环QC-LDPC校验矩阵;
分割单元,用于将所述构造单元构造的QC-LDPC校验矩阵按列分割成MS个子矩阵,按行分割成T个子矩阵,得到MS*T个子矩阵;
填充单元,用于将所述分割单元分割的MS*T个子矩阵按预设顺序填充到每个周期的MS*T个位置中,得到所述HC
12.根据权利要求10所述的装置,其特征在于,所述装置还包括:
添加模块,用于在所述发送模块发送的数据帧中添加标识信号,所述标识信号用于标识所述多个LDPC卷积码码字与所述HC的对应关系,使接收端根据所述标识信号识别所述多个LDPC卷积码码字与所述HC的对应关系,并根据所述HC对所述多个LDCP卷积码码字进行解码。
13.根据权利要求12所述的装置,其特征在于,所述添加模块,具体用于将所述数据帧的帧头FAS作为标识信号添加在所述数据帧中;或者,将传输所述数据帧时使用的训练序列作为所述标识信号添加在所述数据帧中;或者,在所述数据帧中码字起始位置插入码字与所述HC的对应关系标识,将插入的所述对应关系标识作为添加的标识信号。
14.一种前向纠错解码装置,其特征在于,所述装置包括:
接收模块,用于接收包含多个低密度奇偶校验LDPC卷积码码字的数据帧,所述多个LDPC卷积码码字根据时变周期LDPC卷积码的校验矩阵HC编码得到,所述HC根据准循环低密度奇偶校验QC-LDPC校验矩阵得到;
获取模块,用于获取编码得到所述多个LDPC卷积码码字时使用的所述HC
确定模块,用于确定所述接收模块接收到的数据帧中的多个LDPC卷积码码字与所述获取模块获取到的HC的对应关系;
解码模块,用于根据所述确定模块确定的对应关系对所述多个LDPC卷积码码字进行解码。
15.根据权利要求14所述的装置,其特征在于,所述确定模块,包括:
移位单元,用于对所述多个LDPC卷积码码字进行移位;
计算单元,用于所述移位单元每移位一次计算一次伴随式S=r*Hc t,直至满足校验关系的个数最多时,得到所述多个LDPC卷积码码字与所述HC的对应关系,所述r为包含所述多个LDPC卷积码码字的码流。
16.根据权利要求14所述的装置,其特征在于,所述接收模块接收到的数据帧中添加了标识信号,所述标识信号用于标识所述数据帧中码字起始位置、对应所述HC矩阵的层数以及编码数据流的路数;
所述确定模块,包括:
识别单元,用于识别所述接收模块接收到的数据帧中添加的标识信号;
确定单元,用于根据所述识别单元识别出的标识信号确定所述多个LDPC卷积码码字与所述HC的对应关系。
17.根据权利要求16所述的装置,其特征在于,所述标识信号为所述数据帧的帧头FAS,所述识别单元,用于识别所述数据帧的帧头FAS;所述确定单元,用于根据所述识别单元识别出的数据帧的帧头FAS确定所述多个LDPC卷积码码字与所述HC的对应关系;
或者,
所述标识信号为传输所述数据帧时使用的训练序列,所述识别单元,用于识别所述传输所述数据帧时使用的训练序列;所述确定单元,用于根据所述识别单元识别出的训练序列识别所述多个LDPC卷积码码字与所述HC的对应关系;
或者,
所述标识信号为在所述数据帧中码字起始位置插入的码字与所述HC的对应关系标识,所述识别单元,用于识别所述码字与所述HC的对应关系标识;所述确定单元,用于根据所述识别单元识别出的对应关系标识确定所述多个LDPC卷积码码字与所述HC的对应关系。
18.一种前向纠错系统,其特征在于,所述系统包括:前向纠错编码装置和前向纠错解码装置;
所述前向纠错编码装置如所述权利要求10至13中任一权利要求所述的前向纠错编码装置;
所述前向纠错解码装置如所述权利要求14至17中任一权利要求所述的前向纠错解码装置。
19.根据权利要求18所述的系统,其特征在于,所述前向纠错编码装置和所述前向纠错解码装置为一至多个。
CN201180004322.8A 2011-12-30 2011-12-30 前向纠错编、解码方法、装置及系统 Active CN102687445B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2011/085017 WO2013097174A1 (zh) 2011-12-30 2011-12-30 前向纠错编、解码方法、装置及系统

Publications (2)

Publication Number Publication Date
CN102687445A true CN102687445A (zh) 2012-09-19
CN102687445B CN102687445B (zh) 2015-01-21

Family

ID=46817252

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201180004322.8A Active CN102687445B (zh) 2011-12-30 2011-12-30 前向纠错编、解码方法、装置及系统

Country Status (4)

Country Link
US (1) US10523238B2 (zh)
EP (1) EP2790327B1 (zh)
CN (1) CN102687445B (zh)
WO (1) WO2013097174A1 (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102916774A (zh) * 2012-10-12 2013-02-06 大连理工大学 一种容误码的ldpc码编码码长和码率的识别方法
EP3001570A4 (en) * 2013-07-01 2016-08-10 Huawei Tech Co Ltd METHOD FOR PERFORMING TURBOENT COMPENSATION AND TURBOENT CERVER AND SYSTEM
CN106130565A (zh) * 2016-06-16 2016-11-16 华南师范大学 一种由rc‑ldpc分组码获得rc‑ldpc卷积码的方法
WO2017084024A1 (zh) * 2015-11-17 2017-05-26 华为技术有限公司 低密度奇偶校验码的译码方法和译码器
CN106911337A (zh) * 2017-01-23 2017-06-30 北京联想核芯科技有限公司 数据处理方法、装置和解码器
CN109981117A (zh) * 2019-03-18 2019-07-05 北京无极芯动科技有限公司 一种四模前向纠错码处理器
WO2019134655A1 (zh) * 2018-01-05 2019-07-11 中兴通讯股份有限公司 一种ldpc编码的方法、装置及数据发送的方法、装置
CN110830048A (zh) * 2019-11-14 2020-02-21 天津大学 基于奇偶校验矩阵分解构造全分集ldpc码的纠错方法
CN111106838A (zh) * 2019-12-31 2020-05-05 华中科技大学 一种通信同步方法、装置及系统
CN114900716A (zh) * 2022-05-11 2022-08-12 中国电信股份有限公司 云视频数据的传输方法、云平台、云终端及介质
WO2023116245A1 (zh) * 2021-12-22 2023-06-29 华为技术有限公司 发送方法、接收方法、装置、系统、设备及存储介质

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10256902B2 (en) 2015-11-13 2019-04-09 Hewlett Packard Enterprise Development Lp Detecting errors in optical messages
US10181898B2 (en) 2016-04-27 2019-01-15 Hewlett Packard Enterprise Development Lp Optical memory gates
CN107888198B (zh) 2016-09-30 2023-05-26 中兴通讯股份有限公司 准循环ldpc编译码方法、装置及ldpc编译码器
CN109951250B (zh) * 2017-12-21 2021-01-08 华为技术有限公司 通信信号的ldpc编码方法和装置
CN110730006B (zh) * 2019-10-25 2023-06-16 华南理工大学 一种用于mcu的ldpc码纠错方法及纠错模块
CN114079535B (zh) * 2020-08-20 2023-02-17 腾讯科技(深圳)有限公司 转码方法、装置、介质和电子设备

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1960188A (zh) * 2006-04-29 2007-05-09 北京泰美世纪科技有限公司 构造低密度奇偶校验码的方法、译码方法及其传输系统
KR20080052832A (ko) * 2006-12-08 2008-06-12 한국전자통신연구원 준순환 저밀도 패리티 검사 부호화 방법 및 장치
CN101431337A (zh) * 2007-11-09 2009-05-13 松下电器产业株式会社 提高编码并行度实现降低编码时延的方法
JP2009246927A (ja) * 2008-02-08 2009-10-22 Panasonic Corp 符号化方法、符号化器、復号器
US20100153819A1 (en) * 2008-12-12 2010-06-17 Yeong-Luh Ueng Decoding Method and System for Low-Density Parity Check Code
CN102057579A (zh) * 2008-07-09 2011-05-11 松下电器产业株式会社 编码器、解码器及编码方法
CN102075198A (zh) * 2011-01-11 2011-05-25 上海交通大学 准循环低密度奇偶校验卷积码编译码系统及其编译码方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5354979B2 (ja) 2007-07-12 2013-11-27 パナソニック株式会社 低密度パリティ検査畳み込み符号(ldpc−cc)符号化器及びldpc−cc復号器
JP4823176B2 (ja) 2007-08-31 2011-11-24 パナソニック株式会社 復号方法及び復号装置
JP5203717B2 (ja) 2007-12-19 2013-06-05 パナソニック株式会社 符号器、復号器、符号化方法、及び、復号方法
US8185796B2 (en) 2008-08-20 2012-05-22 Nec Laboratories America, Inc. Mitigation of fiber nonlinearities in multilevel coded-modulation schemes
US8359500B2 (en) * 2009-07-01 2013-01-22 Infinera Corporation Method and system for control of communication equipment based on a bit error rate derived from a frame alignment signal
EP2471183A1 (en) * 2009-08-27 2012-07-04 Indian Space Research Organisation Method of communicating signal data in gnss using ldpc convolution codes and a system thereof
US8595588B2 (en) * 2009-11-13 2013-11-26 Panasonic Corporation Encoding method, decoding method, coder and decoder
TWI487290B (zh) * 2011-03-29 2015-06-01 Mstar Semiconductor Inc 用於準循環低密度奇偶校驗碼之再定址解碼器與解碼方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1960188A (zh) * 2006-04-29 2007-05-09 北京泰美世纪科技有限公司 构造低密度奇偶校验码的方法、译码方法及其传输系统
KR20080052832A (ko) * 2006-12-08 2008-06-12 한국전자통신연구원 준순환 저밀도 패리티 검사 부호화 방법 및 장치
CN101431337A (zh) * 2007-11-09 2009-05-13 松下电器产业株式会社 提高编码并行度实现降低编码时延的方法
JP2009246927A (ja) * 2008-02-08 2009-10-22 Panasonic Corp 符号化方法、符号化器、復号器
CN102057579A (zh) * 2008-07-09 2011-05-11 松下电器产业株式会社 编码器、解码器及编码方法
US20100153819A1 (en) * 2008-12-12 2010-06-17 Yeong-Luh Ueng Decoding Method and System for Low-Density Parity Check Code
CN102075198A (zh) * 2011-01-11 2011-05-25 上海交通大学 准循环低密度奇偶校验卷积码编译码系统及其编译码方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
张仲明: "高速数传中LDPC码关键技术研究", 《国防科学技术大学研究生院博士学位论文》 *
睦惠巧: "基于校验矩阵的卷积码识别和码字同步", 《无线电通信技术》 *

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102916774B (zh) * 2012-10-12 2014-11-12 大连理工大学 一种容误码的ldpc码编码码长和码率的识别方法
CN102916774A (zh) * 2012-10-12 2013-02-06 大连理工大学 一种容误码的ldpc码编码码长和码率的识别方法
EP3001570A4 (en) * 2013-07-01 2016-08-10 Huawei Tech Co Ltd METHOD FOR PERFORMING TURBOENT COMPENSATION AND TURBOENT CERVER AND SYSTEM
US10574263B2 (en) 2013-07-01 2020-02-25 Huawei Technologies Co., Ltd. Method for implementing turbo equalization compensation, turbo equalizer and system
US10484009B2 (en) 2015-11-17 2019-11-19 Huawei Technologies Co., Ltd. Decoding method and decoder for low-density parity-check code
WO2017084024A1 (zh) * 2015-11-17 2017-05-26 华为技术有限公司 低密度奇偶校验码的译码方法和译码器
CN106130565A (zh) * 2016-06-16 2016-11-16 华南师范大学 一种由rc‑ldpc分组码获得rc‑ldpc卷积码的方法
CN106130565B (zh) * 2016-06-16 2019-12-31 华南师范大学 一种由rc-ldpc分组码获得rc-ldpc卷积码的方法
CN106911337A (zh) * 2017-01-23 2017-06-30 北京联想核芯科技有限公司 数据处理方法、装置和解码器
CN110011755A (zh) * 2018-01-05 2019-07-12 中兴通讯股份有限公司 一种ldpc编码的方法、装置及数据发送的方法、装置
WO2019134655A1 (zh) * 2018-01-05 2019-07-11 中兴通讯股份有限公司 一种ldpc编码的方法、装置及数据发送的方法、装置
CN110011755B (zh) * 2018-01-05 2021-10-19 中兴通讯股份有限公司 一种ldpc编码的方法、装置及数据发送的方法、装置
CN109981117A (zh) * 2019-03-18 2019-07-05 北京无极芯动科技有限公司 一种四模前向纠错码处理器
CN109981117B (zh) * 2019-03-18 2023-07-04 北京无极芯动科技有限公司 一种四模前向纠错码处理器
CN110830048A (zh) * 2019-11-14 2020-02-21 天津大学 基于奇偶校验矩阵分解构造全分集ldpc码的纠错方法
CN111106838A (zh) * 2019-12-31 2020-05-05 华中科技大学 一种通信同步方法、装置及系统
CN111106838B (zh) * 2019-12-31 2021-08-31 华中科技大学 一种通信同步方法、装置及系统
WO2023116245A1 (zh) * 2021-12-22 2023-06-29 华为技术有限公司 发送方法、接收方法、装置、系统、设备及存储介质
CN114900716A (zh) * 2022-05-11 2022-08-12 中国电信股份有限公司 云视频数据的传输方法、云平台、云终端及介质
CN114900716B (zh) * 2022-05-11 2023-09-26 中国电信股份有限公司 云视频数据的传输方法、云平台、云终端及介质

Also Published As

Publication number Publication date
US10523238B2 (en) 2019-12-31
CN102687445B (zh) 2015-01-21
US20140317477A1 (en) 2014-10-23
EP2790327A4 (en) 2014-12-24
EP2790327A1 (en) 2014-10-15
WO2013097174A1 (zh) 2013-07-04
EP2790327B1 (en) 2016-08-24

Similar Documents

Publication Publication Date Title
CN102687445B (zh) 前向纠错编、解码方法、装置及系统
CN101453297B (zh) 低密度生成矩阵码的编码方法和装置、及译码方法和装置
CN107370489B (zh) 结构化ldpc码的数据处理方法及装置
KR100834650B1 (ko) 통신 시스템에서 신호 송수신 장치 및 방법
US20200366317A1 (en) Method and apparatus for decoding data in communication or broadcasting system
US11201695B2 (en) Forward error correction with compression coding
KR20080104376A (ko) 통신 장치, 복호 장치, 정보 전송 방법 및 복호 방법
CN101667887A (zh) 编码方法及其装置、解码方法及其装置
CN103069728A (zh) 用于在通信网络中进行中继的方法和装置
KR20120091001A (ko) Ldpc 컨벌루션 코드를 사용하여 gnss 신호 데이터를 통신하는 방법 및 그 시스템
CN102075198A (zh) 准循环低密度奇偶校验卷积码编译码系统及其编译码方法
US20090077448A1 (en) Forward error correction codec
CN101834672A (zh) 一种双码分层空时编码系统和基于该编码的光通信方法
US7937642B2 (en) Apparatus and method for receiving signal in a communication system
US20070271496A1 (en) 3-Stripes Gilbert Ldpc Codes
CN103078716A (zh) 基于分布式3-D Turbo码的中继传输方法
KR20070076473A (ko) 통신 시스템에서 신호 송수신 장치 및 방법
US20210152186A1 (en) Data interleaving device and method in wireless communication system using polar code
CN102571104B (zh) Ra码的分布式编译码方法
US20230318901A1 (en) Data sending method and terminal, data receiving method and terminal, and system, device and readable storage medium
CN100461116C (zh) 用于在块相干通信系统中的交织的方法和设备
CN105556852A (zh) 用于共享公共硬件资源的不同的低密度奇偶校验(ldpc)码的低密度奇偶校验编码
CN108599775B (zh) 一种混合校验ldpc码的构造方法
KR101411720B1 (ko) 엘디피시 부호의 패리티 체크 행렬을 이용해 서로 다른 여러 개의 복호기를 만드는 엘디피시 부호의 복호 방법 및 이를 포함하는 엘디피시 부호 시스템
US20140115417A1 (en) Encoding method for quasi-periodic fading channel

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant