CN102668111A - 光电转换装置和其制造方法 - Google Patents

光电转换装置和其制造方法 Download PDF

Info

Publication number
CN102668111A
CN102668111A CN2010800568363A CN201080056836A CN102668111A CN 102668111 A CN102668111 A CN 102668111A CN 2010800568363 A CN2010800568363 A CN 2010800568363A CN 201080056836 A CN201080056836 A CN 201080056836A CN 102668111 A CN102668111 A CN 102668111A
Authority
CN
China
Prior art keywords
type layer
layer
type
photoelectric conversion
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2010800568363A
Other languages
English (en)
Inventor
村田和哉
松本光弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Publication of CN102668111A publication Critical patent/CN102668111A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier
    • H01L31/072Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN heterojunction type
    • H01L31/0745Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN heterojunction type comprising a AIVBIV heterojunction, e.g. Si/Ge, SiGe/Si or Si/SiC solar cells
    • H01L31/0747Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN heterojunction type comprising a AIVBIV heterojunction, e.g. Si/Ge, SiGe/Si or Si/SiC solar cells comprising a heterojunction of crystalline and amorphous materials, e.g. heterojunction with intrinsic thin layer or HIT® solar cells; solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier
    • H01L31/075Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PIN type
    • H01L31/077Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PIN type the devices comprising monocrystalline or polycrystalline materials
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Sustainable Energy (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Photovoltaic Devices (AREA)

Abstract

使光电转换装置中的光电转换效率提高。一种光电转换装置,包括光电转换单元,该光电转换单元层叠有含p型掺杂剂的p型层(40)、作为成为发电层的微晶硅层的i型层(42)和包含n型掺杂剂的n型层(44),其中,p型层(40)具有第一p型层(40a)和第二p型层(40b)的层叠结构,上述第一p型层(40a)是微晶硅层,上述第二p型层(40b)配置在微晶硅p型层(40a)与i型层(42)之间,并且包括非晶硅p型层和非晶碳化硅p型层中的至少一个。第二p型层(40b)在i型层(42)一侧具备氧化层。

Description

光电转换装置和其制造方法
技术领域
本发明涉及光电转换装置和其制造方法。
背景技术
已知有使用多晶、微晶或非晶硅的太阳电池。特别是,具有层叠有微晶或非晶硅的薄膜的结构的光电转换装置,从资源消费的观点、降低成本的观点和高效化的观点受到了关注。
一般而言,光电转换装置是在表面为绝缘性的基板上顺序层叠第一电极、1个以上的半导体薄膜光电转换单元和第二电极而形成的。各光电转换单元构成为从光入射侧起层叠有p型层、i型层和n型层。作为提高光电转换装置的变换效率的方法,已知有在光入射方向层叠两种以上的光电转换单元的方法。在光电转换装置的光入射侧配置包括带隙(band gap)宽的光电转换层的第一光电转换单元,之后配置包括与第一光电转换单元相比带隙窄的光电转换层的第二光电转换单元。由此,能够遍及射光的宽的波长范围进行光电转换,能够实现作为装置整体的变换效率的提高。例如,已知将非晶硅(a-Si)光电转换单元作为顶部单元、将微晶(μc-Si)光电转换单元作为底部单元的结构。其中,在透光性基板上按顺序层叠非晶硅、微晶硅,使光从基板面入射的结构受到了关注,在大面积模块中集成型结构简单,并且能够减少在透光性基板中不参与光电转换的区域面积。
此外,公开了通过使包括杂质的微晶硅类薄膜和包括杂质的非晶硅类薄膜层叠,减少发电层的晶界和晶内缺陷,提高光电转换效率的技术。特别是,公开了在与光入射相反一侧的背面电极上层叠p型微晶硅类薄膜和p型非晶硅类薄膜,和公开了能够使用非晶硅和/或非晶碳化硅作为该p型非晶硅类薄膜(例如参照专利文献1)。
现有技术文献
专利文献
专利文献1:日本特开平10-294482号公报
发明内容
发明要解决的课题
在顺序层叠有使用非晶硅作为发电层的发电单元(顶部单元)和使用微晶硅作为发电层的发电单元(底部单元)、并且使非晶硅层一侧配置在光入射侧的光电转换装置中,以往使用将顶部单元的n型层作为微晶硅层、并且在其上以相接的方式设置有p型微晶硅层(或p型微晶碳化硅层)、进而以与p型层相接的方式设置有微晶硅发电层的结构。但是,在该结构中,会产生当使顶部单元的n型微晶硅层和底部单元的p型微晶硅层的膜质(结晶率、掺杂率)变化时,微晶硅发电层的结晶性也变化而偏离最佳膜质的问题。因为不能够在各层中单独将膜质调整为最佳,所以导出层叠有两种以上的光电转换单元的光电转换装置的最佳形成条件非常困难。此外,由于底部单元的微晶硅层的各层的形成条件非常严格(临界,critical),所以在制造装置维护后或一定处理片数的处理后需要进行形成条件的再次调整,但该再次调整也会产生相同的问题,并且存在大量生产的情况下生产量大幅降低的问题。
将使p型微晶硅层和p型非晶硅层层叠的结构配置在与光入射侧相反一侧的情况下,接合特性几乎不会受到p型微晶硅层与微晶硅发电层的界面层的结晶性的影响。但是,当将上述层叠结构配置在光入射侧时,接合特性受到p型微晶硅层与发电层的界面层的结晶性的较大影响,界面层的结晶率较低时,会妨碍光电转换效率的提高。于是,即使当在p型层使p型微晶硅层与p型非晶硅层层叠、并且将该结构配置在光入射侧的情况下,也需要不使i型层的界面附近的结晶率降低的技术。
用于解决课题的方法
本发明的一个方面,是一种光电转换装置,其包括光电转换单元,该光电转换单元层叠有包含p型掺杂剂的p型层、作为成为发电层的微晶硅层的i型层和包含n型掺杂剂的n型层,p型层具有第一p型层和第二p型层的层叠结构,上述第一p型层是微晶硅层,上述第二p型层配置在微晶硅p型层与i型层之间,并且包括非晶硅p型层和非晶碳化硅p型层的至少一个。
本发明的另一个方面,是一种光电转换装置的制造方法,上述光电转换装置包括光电转换单元,上述光电转换单元层叠有包含p型掺杂剂的p型层、作为成为发电层的微晶硅层的i型层和包含n型掺杂剂的n型层,上述光电转换装置的制造方法包括:作为p型层,形成作为微晶硅层的第一p型层,在微晶硅p型层和i型层之间形成包括非晶硅p型层和非晶碳化硅p型层的至少一个的第二p型层的工序;和将第二p型层的i型层一侧氧化的工序。
发明效果
根据本发明,能够提高光电转换装置中的光电转换效率,并且能够提高光电转换装置的生产效率。
附图说明
图1是表示本发明的实施方式中的光电转换装置的结构的图。
图2是表示本发明的实施方式中的光电转换装置的μc-Si单元的结构的图。
图3是表示本发明的实施方式中的光电转换装置的μc-Si单元的结构的图。
图4是表示本发明的实施例6中的光电转换装置的光电转换效率相对于第二p型层的膜厚的关系的图。
图5是表示本发明的实施例7中的光电转换装置的光电转换效率相对于缓冲层的膜厚的关系的图。
图6是表示本发明的实施例8中的光电转换装置的光电转换效率相对于缓冲层成膜时的氢/硅烷稀释比的关系的图。
具体实施方式
图1是表示本发明的实施方式中的光电转换装置100的结构的截面图。本实施方式中的光电转换装置100,具有以透明绝缘基板10为光入射侧,从光入射侧起层叠有透明导电膜12、作为顶部单元具有宽的带隙的非晶硅(a-Si)(光电转换)单元102、中间层14、作为底部单元比a-Si单元102带隙窄的微晶硅(μc-Si)(光电转换)单元104、第一背面电极层16、第二背面电极层18、填充材料20和保护膜22的结构。
以下,说明本发明的实施方式中的光电转换装置100的结构和制造方法。
透明绝缘基板10,例如能够应用玻璃基板、塑料基板等至少在可见光波长区域具有透过性的材料。在透明绝缘基板10上形成有透明导电膜12。透明导电膜12优选使用在氧化锡(SnO2)、氧化锌(ZnO)、铟锡氧化物(ITO)等中掺杂有锡(Sn)、锑(Sb)、氟(F)、铝(Al)等的透明导电性氧化物(TCO)中至少一种或者将多种组合使用。特别是氧化锌(ZnO)由于透光性高、电阻率低、耐等离子体特性优良而优选使用。透明导电膜12例如能够通过溅射等而形成。优选透明导电膜12的膜厚为0.5μm以上5μm以下的范围。此外,优选在透明导电膜12的表面设置具有锁光效果的凹凸。
在透明导电膜12上,按照顺序层叠p型层、i型层、n型层的硅类薄膜而形成a-Si单元102。a-Si单元102能够通过将混合气体等离子体化来进行成膜的等离子体CVD而形成,上述混合气体混合了硅烷(SiH4)、乙硅烷(Si2H6)、二氯硅烷(SiH2Cl2)等含硅气体、甲烷(CH4)等含碳气体、乙硼烷(B2H6)等含有p型掺杂剂的气体、磷化氢(PH3)等含有n型掺杂剂的气体以及氢(H2)等稀释气体。
等离子体CVD,例如优选使用13.56MHz的RF等离子体CVD。RF等离子体CVD能够为平行平板型。可以构成为在平行平板型的电极中未配置透明绝缘基板10的一侧设置有用于供给原料的混合气体的气体喷淋孔。优选等离子体的输入电力密度是5mW/cm2以上100mW/cm2以下。
一般而言,p型层、i型层、n型层在分别不同的成膜室中成膜。成膜室能够通过真空泵真空排气,内置有用于RF等离子体CVD的电极。此外,附设有透明绝缘基板10的搬运装置、用于RF等离子体CVD的电源和匹配装置和气体供给用的配管等。
在透明导电膜12上形成有p型层。p型层为掺杂了p型掺杂剂(硼等)的、膜厚10nm以上100nm以下的p型非晶硅层(p型a-Si:H)或p型非晶碳化硅(p型a-SiC:H)。p型层的膜质,能够通过调整含硅气体、含碳气体、含有p型掺杂剂的气体以及稀释气体的混合比、压强和等离子体产生用高频功率而变化。例如,优选p型层是将高浓度地掺杂了硼的高吸收非晶碳化硅层(p1层)和硼的浓度比高吸收非晶碳化硅层低的低吸收非晶碳化硅层(p2层)层叠而成的结构。此时,优选利用在基板温度为180℃、反应压强为80Pa的原料气体供给下以电力密度11mW/cm2供给电力的RF等离子体CVD进行成膜。在高吸收非晶碳化硅层(p1层)的成膜时,优选原料气体分别以40sccm、80sccm、400sccm和12sccm(1%稀释)供给硅烷(SiH4)、甲烷(CH4)、氢(H2)和乙硼烷(B2H6)。在低吸收非晶碳化硅层(p2层)成膜时,优选原料气体分别以40sccm、80sccm、400sccm和1sccm(1%稀释)供给硅烷(SiH4)、甲烷(CH4)、氢(H2)和乙硼烷(B2H6)。优选高吸收非晶碳化硅层(p1层)和低吸收非晶碳化硅层(p2层)的膜厚分别是7nm和3nm。i型层是在p型层上形成的未掺杂的膜厚50nm以上500nm以下的非晶硅膜。i型层的膜质能够通过调整含硅气体和稀释气体的混合比、压强以及等离子体产生用高频功率而变化。此外,i型层为a-Si单元102的发电层。例如,优选i型层是层叠有作为非晶碳化硅层的顶部单元缓冲层和作为非晶硅层的通常的i型层的结构。此时,优选顶部单元缓冲层利用在基板温度为180℃、反应压强为80Pa的原料气体供给下以电力密度11mW/cm2供给电力的RF等离子体CVD进行成膜。在顶部单元缓冲层成膜时,优选原料气体分别以20sccm、10sccm和2000sccm供给硅烷(SiH4)、甲烷(CH4)和氢(H2)。优选顶部单元缓冲层的膜厚为10nm。优选作为非晶硅层的通常的i型层,利用在基板温度为180℃、反应压强为100Pa的原料气体供给下以电力密度11mW/cm2供给电力的RF等离子体CVD进行成膜。在通常的i型层的成膜时,优选原料气体分别以300和1000sccm供给硅烷(SiH4)和氢(H2)。优选通常的i型层的膜厚为300nm。n型层是在i型层上形成的掺杂了n型掺杂剂(磷等)的膜厚10nm以上100nm以下的n型非晶硅层(n型a-Si:H)或n型微晶硅层(n型μc-Si:H)。n型层的膜质能够通过调整含硅气体、含碳气体、含有n型掺杂剂的气体以及稀释气体的混合比、压强和等离子体产生用高频功率而变化。例如,优选n型层利用在基板温度为180℃、反应压强为200Pa的原料气体供给下以电力密度110mW/cm2供给电力的RF等离子体CVD进行成膜。在n型层成膜时,优选原料气体分别以10sccm、2000sccm和5sccm(1%稀释)供给硅烷(SiH4)、氢(H2)和磷化氢(PH3)。优选n型层的膜厚是20nm。
在a-Si单元102上形成中间层14。优选中间层14使用氧化锌(ZnO)、氧化硅(SiOx)等透明导电性氧化物(TCO)。特别优选使用掺杂有镁Mg的氧化锌(ZnO)和/或氧化硅(SiOx)。中间层14例如能够通过溅射等而形成。优选中间层14的膜厚为10nm以上200nm以下的范围。此外,也可以不设置中间层14。
在中间层14上,如图2的放大截面图所示,形成顺序层叠有p型层40、i型层42、n型层44的μc-Si单元104。μc-Si单元104能够通过将混合气体等离子体化进行成膜的等离子体CVD而形成,上述混合气体混合了硅烷(SiH4)、乙硅烷(Si2H6)、二氯硅烷(SiH2Cl2)等含硅气体、甲烷(CH4)等含碳气体、乙硼烷(B2H6)等含有p型掺杂剂的气体、磷化氢(PH3)等含有n型掺杂剂的气体以及氢(H2)等稀释气体。
等离子体CVD,与a-Si单元102同样地,例如,优选应用13.56MHz的RF等离子体CVD。RF等离子体CVD能够为平行平板型。可以构成为在平行平板型的电极中未配置透明绝缘基板10的一侧设置有用于供给原料的混合气体的气体喷淋孔。优选等离子体的输入电力密度是5mW/cm2以上100mW/cm2以下。
p型层40形成于中间层14或a-Si单元102的n型层上。在本实施方式中,至少将作为微晶硅层的第一p型层40a和作为非晶层的第二p型层40b这两层层叠而构成。优选非晶层是非晶硅层(a-Si)或非晶碳化硅层(a-SiC)。
优选第一p型层40a膜厚是5nm以上50nm以下。此外,在使第二p型层40b为a-Si层的情况下,优选膜厚是1nm以上4.5nm以下。使第二p型层40b为a-SiC层的情况下,优选膜厚是1nm以上4.5nm以下。
第一p型层40a和第二p型层40b的膜质能够通过调整含硅气体、含碳气体、含有p型掺杂剂的气体和稀释气体的混合比、压强以及等离子体产生用高频功率而变化。
之后,进行将第二p型层40b氧化的处理。例如,优选形成第二p型层40b后,从成膜线的真空层取出透明绝缘基板10,暴露在大气中进行氧化。优选氧化进行到在二次离子质谱分析(SIMS)中检测出1×1020/cm3以上1×1022/cm3以下的氧原子浓度的程度。具体而言,优选用CAMECA公司制造的SIMS分析装置(IMF-4F),在真空度1×10-7Torr以下对一次离子种Cs+用加速电压14.5kV和一次离子电流15nA照射进行时能够检测出1×1020/cm3以上1×1022/cm3以下的氧原子浓度。
这样,在形成第二p型层40b后通过进行氧化处理,将第二p型层40b的表面层氧化,降低与在第二p型层40b上形成的i型层42的界面上的界面能级(缺陷能级),提高光电转换装置100的输出电压。
此外,将p型层40b暴露在大气中进行氧化处理的方法,在作为顶部单元的a-Si单元102的形成装置每1台能够一次处理的片数多、作为底部单元的μc-Si单元104的形成装置每1台一次处理的片数少的情况下特别有效。即,这是因:利用a-Si单元102的形成装置形成a-Si单元和p型层40b后,通过从a-Si单元102的形成装置暂时取出暴露在大气中,能够将导入μc-Si单元104的形成装置之前的时间利用为生产节拍(tact time)的调整时间。此外,通过用一次能够处理的片数多的a-Si单元102的形成装置形成较多的层,无需增加μc-Si单元104的形成装置就能够提高形成装置的运转效率。
此外,使p型层40b的膜厚不到1nm时不能充分获得设置p型层40b带来的效果,大于4.5nm时p型层40的串联电阻增大,可能导致短路电流和填充因数(fill factor)的降低。
进而,通过应用a-SiC层作为p型层40b,与应用a-Si层相比能够进行宽带隙化。由此,能够使光电变化装置100的开放电压更高,并且还能够降低p型层40中的光吸收的损失,因而也提高了短路电流。
在p型层40上形成i型层42。i型层42是在p型层40上形成的基本未掺杂的膜厚0.5μm以上5μm以下的微晶硅膜。i型层42是作为μc-Si单元104的发电层的层。
在本实施方式中,优选i型层42具有以与p型层40接触的方式形成缓冲层42a、并且在缓冲层42a上形成有主发电层42b的结构。缓冲层42a在比主发电层42b的成膜条件结晶率高的成膜条件下成膜。即,在玻璃基板等上作为单膜成膜时,缓冲层42a在比主发电层42b结晶率高的成膜条件下形成。其中,缓冲层42a也可以是添加有p型掺杂剂的p型层。
具体而言,缓冲层42a优选利用以压强200Pa导入氢(H2)/硅烷(SiH4)稀释比为130以上800以下的混合气体、并且13.56MHz的RF等离子体成膜法形成。此外,优选成膜时的基板温度为80℃以上250℃以下,优选对于等离子体的输入电力为30mW/cm2以上1000mW/cm2以下。优选主发电层42b利用以压强600Pa导入氢(H2)/硅烷(SiH4)稀释比为30以上200以下的混合气体、并且13.56MHz的RF等离子体成膜法形成。此外,优选成膜时的基板温度是80℃以上250℃以下,优选对于等离子体的输入电力是30mW/cm2以上3000mW/cm2以下。其中,还可以使用27MHz等的VHF等离子体进行成膜。
通过设置缓冲层42a,i型层42的p型层40界面附近的结晶率提高,作为μc-Si单元104的发电层的i型层42整体的结晶率也有所提高,能够提高光电转换装置100的光电转换效率。
优选缓冲层42a的膜厚是8nm以上100nm以下。膜厚不到8nm则插入了缓冲层42a的效果不充分,大于100nm时可能导致填充因数FF等光电转换特性的降低。
进而,如图3的放大截面图所示,优选在作为微晶硅层的缓冲层42a以外,还在p型层40与缓冲层42a之间设置作为非晶硅层的缓冲层42c。缓冲层42c在一般的非晶硅层的成膜条件下形成即可,例如,优选利用以压强100Pa导入氢(H2)/硅烷(SiH4)稀释比为10以下的混合气体、并且13.56MHz的RF等离子体成膜法形成。此外,优选成膜时的基板温度是80℃以上250℃以下,对于等离子体的输入电力是5mW/cm2以上100mW/cm2以下。优选缓冲层42c的膜厚是1nm以上5nm以下。
通过在p型层40与缓冲层42a之间设置作为非晶硅层的缓冲层42c作为基底,能够不受到p型层40的影响而提高缓冲层42a的结晶率。由此,能够降低μc-Si单元104的串联电阻,提高短路电流。
但是,使p型层40为2层的结构以及在i型层42设置缓冲层42a和42c的结构,至少应用一个即可。当然,通过同时应用两者的结构,能够获得双方的作用/效果。
n型层44形成于i型层42上。n型层44是掺杂有n型掺杂剂(磷等)的膜厚5nm以上50nm以下的n型微晶硅层(n型μc-Si:H)。但是,μc-Si单元104不限于此,只要是使用以下说明的i型微晶硅层(i型μc-Si:H)作为发电层的即可。
在μc-Si单元104上形成反射性金属与透明导电性氧化物(TCO)的层叠结构作为第一背面电极层16、第二背面电极层18。使用氧化锡(SnO2)、氧化锌(ZnO)、铟锡氧化物(ITO)等透明导电性氧化物(TCO)作为第一背面电极层16。TCO例如能够通过溅射等形成。此外,能够使用银(Ag)、铝(Al)等金属作为第二背面电极层18。优选第一背面电极层16和第二背面电极层18合计为1μm程度的膜厚。优选在第一背面电极层16和第二背面电极层18的至少一个上设置用于提高锁光效果的凹凸。
进而,通过填充材料20将第二背面电极层18的表面用保护膜22覆盖。能够使填充材料20和保护膜22采用EVA、聚酰亚胺等树脂材料。由此,能够防止水分侵入光电转换装置100的发电层。
其中,使用YAG激光(基波波长1064nm,2倍波波长532nm),进行透明导电膜12、a-Si单元102、中间层14、μc-Si单元104、第一背面电极层16、第二背面电极层18的分离加工,由此成为将多个单元串联连接的结构。
<实施例>
以下,表示本发明的实施例和比较例。
(比较例1)
使用33cm×43cm方形、4mm厚的玻璃基板作为透明绝缘基板10。在透明绝缘基板10上,通过热CVD形成表面具有凹凸形状的600nm厚的SnO2作为透明导电膜12。之后,对透明导电膜12用YAG激光进行图案化(patterning)为长方形。YAG激光使用波长1064nm、能量密度13J/cm2、脉冲频率3kHz的激光。
接着,顺序层叠a-Si单元102的p型层、i型层和n型层。a-Si单元102的p型层、i型层和n型层,在表1所示的成膜条件下形成。之后,将透明绝缘基板10从成膜室取出到大气中,将a-Si单元102的n型层暴露在大气中而被氧化。其中,在以下说明中乙硼烷(B2H6)和磷化氢(PH3)表示为以氢为基础的1%浓度的气体的流量。
【表1】
接着,在a-Si单元102的n型层上形成μc-Si单元104。μc-Si单元104的p型层40、i型层42和n型层44,在表2所示的成膜条件下形成。
【表2】
Figure BDA00001765761800102
Figure BDA00001765761800111
之后,对距离透明导电膜12的图案形成位置横向50μm的位置照射YAG激光,使a-Si单元102和μc-Si单元104进行图案化为长方形。YAG激光使用能量密度0.7J/cm2、脉冲频率3kHz的激光。
接着,通过溅射形成ZnO膜作为第一背面电极层16,通过溅射形成Ag电极作为第二背面电极层18。之后,对距离a-Si单元102和μc-Si单元104的图案形成位置横向50μm的位置照射YAG激光,使第一背面电极层16、第二背面电极层18图案化为长方形。YAG激光使用能量密度0.7J/cm2、脉冲频率4kHz的激光。
(比较例2)
在透明绝缘基板10上与比较例1同样地形成透明导电膜12,用YAG激光图案形成为长方形。接着,顺次层叠有a-Si单元102的p型层、i型层和n型层。a-Si单元102的p型层、i型层和n型层在表3所示的成膜条件下形成。之后,不将透明绝缘基板10从成膜室取出到大气中,在表3所示的条件下,使μc-Si单元104的p型层40形成为单层。
【表3】
Figure BDA00001765761800112
Figure BDA00001765761800121
接着,将透明绝缘基板10从成膜室取出到大气中,使形成为单层的μc-Si单元104的p型层40暴露在大气而被氧化。而后,在氧化后的μc-Si单元104的p型层40上形成μc-Si单元104。μc-Si单元104的i型层42和n型层44,在表4所示的成膜条件下形成。
【表4】
Figure BDA00001765761800122
之后,与比较例1同样地进行第一背面电极层16、第二背面电极层18的形成和图案形成。
(实施例1)
在透明绝缘基板10上与比较例1同样地形成透明导电膜12,用YAG激光图案形成为长方形。接着,顺序层叠有a-Si单元102的p型层、i型层和n型层。a-Si单元102的p型层、i型层和n型层在表5所示的成膜条件下形成。之后,不将透明绝缘基板10从成膜室取出到大气中,在表5所示的条件下,形成μc-Si单元104的第一p型层40a和第二p型层40b。
【表5】
Figure BDA00001765761800131
接着,将透明绝缘基板10从成膜室取出到大气中,将μc-Si单元104的第二p型层40b暴露在大气中而被氧化。而后,在氧化后的第二p型层40b上形成μc-Si单元104。μc-Si单元104的i型层42和n型层44,与比较例2同样地在表4所示的成膜条件下形成。之后,与比较例1同样地,进行第一背面电极层16、第二背面电极层18的形成和图案形成。
(实施例2)
在透明绝缘基板10上与实施例1同样地形成有透明导电膜12、a-Si单元102的p型层、i型层和n型层以及μc-Si单元104的第一p型层40a和第二p型层40b。接着,将透明绝缘基板10从成膜室取出到大气中,将μc-Si单元104的第二p型层40b暴露在大气中而被氧化。
接着,在氧化后的第二p型层40b上形成μc-Si单元104。将μc-Si单元104的缓冲层42a和主发电层42b层叠形成i型层42,在i型层42上形成有n型层44。i型层42和n型层44在表6所示的成膜条件下形成。之后,与比较例1同样地进行第一背面电极层16、第二背面电极层18的形成和图案形成。
【表6】
Figure BDA00001765761800141
(实施例3)
在透明绝缘基板10上与实施例1同样地形成有透明导电膜12以及a-Si单元102的p型层、i型层和n型层。进而,如表7所示,形成有μc-Si单元104的第一p型层40a和第二p型层40b。此处,使第二p型层40b为非晶碳化硅层。接着,将透明绝缘基板10从成膜室取出到大气中,将μc-Si单元104的第二p型层40b暴露在大气中而被氧化。
【表7】
接着,在氧化后的第二p型层40b上形成μc-Si单元104。μc-Si单元104与实施例2同样地在表6的成膜条件下形成有i型层42和n型层44。之后,与比较例1同样地,进行第一背面电极层16、第二背面电极层18的形成和图案形成。
(实施例4)
在透明绝缘基板10上与实施例3同样地形成有透明导电膜12、a-Si单元102的p型层、i型层和n型层以及μc-Si单元104的第一p型层40a和第二p型层40b。接着,将透明绝缘基板10从成膜室取出到大气中,将μc-Si单元104的第二p型层40b暴露在大气中而被氧化。
接着,在氧化后的第二p型层40b上形成μc-Si单元104。将μc-Si单元104的缓冲层42a、缓冲层42c和主发电层42b层叠形成i型层42,在i型层42上形成n型层44。i型层42和n型层44在表8所示的成膜条件下形成。之后,与比较例1同样地进行第一背面电极层16、第二背面电极层18的形成和图案形成。
【表8】
Figure BDA00001765761800161
(实施例5)
在透明绝缘基板10上与实施例3同样地形成有透明导电膜12、a-Si单元102的p型层、i型层和n型层以及μc-Si单元104的第一p型层40a和第二p型层40b。接着,将透明绝缘基板10从成膜室取出到大气中,将μc-Si单元104的第二p型层40b暴露在大气中而被氧化。
接着,在氧化后的第二p型层40b上形成μc-Si单元104。μc-Si单元104在表9所示的成膜条件下,在第二p型层40b上层叠缓冲层42a和主发电层42b形成i型层42,在i型层42上形成n型层44。此处,对缓冲层42a添加作为p型掺杂剂的硼形成p型层。之后,与比较例1同样地,进行第一背面电极层16、第二背面电极层18的形成和图案形成。
【表9】
(实施例6)
在实施例3中调查第二p型层40b的膜厚依赖性作为实施例6。除了不设置第二p型层40b的情况之外,还测定使第二p型层40b的膜厚从1nm至10nm变化的情况下的光电转换效率。
(实施例7)
在实施例3中调查缓冲层42a的膜厚依赖性作为实施例6。除了不设置缓冲层42a的情况之外,还测定使缓冲层42a的膜厚变化至30nm的情况下的光电转换效率。
(实施例8)
在实施例3中调查缓冲层42a形成时的氢(H2)/硅烷(SiH4)稀释比依赖性作为实施例8。氢(H2)/硅烷(SiH4)稀释比在50~400的范围内变化。
(比较例3)
在透明绝缘基板10上与比较例1同样地形成透明导电膜12,用YAG激光图案形成为长方形。接着,不形成a-Si单元102,在表2所示的成膜条件下形成μc-Si单元104的p型层40、i型层42和n型层44。之后,与比较例1同样地,进行第一背面电极层16、第二背面电极层18的形成和图案形成。
(实施例9)
在透明绝缘基板10上与比较例1同样地形成透明导电膜12,用YAG激光图案形成为长方形。接着,不形成a-Si单元102,在表7所示的成膜条件下形成第一p型层40a和第二p型层40b,将第二p型层40b暴露在大气中而氧化后,在表6所示的成膜条件下形成μc-Si单元104的i型层42和n型层44。之后,与比较例1同样地,进行第一背面电极层16、第二背面电极层18的形成和图案形成。
(实施例10)
在透明绝缘基板10上与比较例1同样地形成透明导电膜12,用YAG激光图案形成为长方形。接着,与比较例1同样地形成a-Si单元102。之后,取出到大气后,如表10所示,形成μc-Si单元104的p型半导体层。p型层,在形成p型晶体硅半导体层后,形成p型的非晶碳化硅半导体层。接着形成i型的微晶硅层(缓冲层)、i型的微晶硅层和n型晶体硅层。之后,与比较例1同样地进行第一背面电极层16、第二背面电极层18的形成和图案形成。
【表10】
表11中,表示了对于比较例1和2以及实施例1~5的光电转换装置测定了开放电压Voc、短路电流密度Jsc、填充因数FF以及光电转换效率η的结果。表11中,将比较例1的测定结果作为1,将比较例2和实施例1~5的测定结果规范化表示。
【表11】
Figure BDA00001765761800191
在实施例1中,对于比较例1和2虽然短路电流密度Jsc和填充因数FF降低,但是开放电压Voc上升了1%,获得了插入了第二p型层40b的效果。此外,在实施例2中,通过在μc-Si单元104的i型层42插入缓冲层42a,除了开放电压Voc的提高,还能够抑制填充因数FF的降低,光电转换效率η相对于比较例1提高了5%。此外,在实施例3中,与实施例2相比开放电压Voc和短路电流密度Jsc增加,光电转换效率η与比较例1相比提高了7%。此外,在实施例4中,与实施例3相比短路电流密度Jsc增加,光电转换效率η相对于比较例1提高了10%。此外,在实施例5中,相对于比较例1,开放电压Voc和短路电流密度Jsc增加,光电转换效率η相对于比较例1提高了5%。
此外,实施例6中的第二p型层40b的膜厚依赖性,如图4所示,膜厚在1nm以上4.5nm以下的范围中光电转换效率η成为最大值的90%以上,作为光电转换效率表示出了较高的值。膜厚大于4.5nm时,光电转换装置的串联电阻值增大,特性降低。
此外,实施例7中缓冲层42a的膜厚依赖性,如图5所示,膜厚是30nm时光电转换效率η成为最大,膜厚在10nm以上50nm以下的范围中表示出了较高的值。此外,膜厚在8nm以上100nm以下的范围中,光电转换效率η维持最大值的90%以上,获得了充分的特性提高。
此外,实施例8中的缓冲层42a形成时的氢(H2)/硅烷(SiH4)稀释比依赖性,如图6所示,稀释比为250倍附近,则光电转换效率η成为最大。此外,稀释比为130倍以上,则光电转换效率η维持最大值的90%程度以上,获得了充分的特性提高。另一方面,稀释比大于800倍时,根据缓冲层42a的膜厚与生产的节拍时间的关系不能获得充分的成膜速度,所以优选稀释比是800倍以下。
此外,表12中表示了对于比较例3和实施例9的光电转换装置,测定了开放电压Voc、短路电流密度Jsc、填充因数FF和光电转换效率η的结果。在表11中,将比较例3的测定结果作为1,将实施例9的测定结果规范化表示。
【表12】
Figure BDA00001765761800201
在实施例9中,与比较例3相比开放电压Voc和短路电流密度Jsc增加,并且光电转换效率η相对于比较例3提高了6%。这样,本发明不仅在a-Si单元102与μc-Si单元104的串联型的光电转换装置中有效,在仅由μc-Si单元104构成的单体型的光电转换装置中也是有效的。
在实施例10中,与比较例1相比开放电压Voc和短路电流密度Jsc增加,光电转换效率η相对于比较例1相对提高了3%。这样,在形成a-Si单元102后将其暴露在大气中,形成p型晶体硅半导体层作为μc-Si单元104的p型层后,形成p型的非晶碳化硅半导体层,接着形成i型的微晶硅层(缓冲层),在上述这种情况下本发明也是有效的。
【表13】
Figure BDA00001765761800202
Figure BDA00001765761800211
符号说明
10透明绝缘基板,12透明导电膜,14中间层,16第一背面电极层,18第二背面电极层,20填充材料,22保护膜,40p型层,40a第一p型层,40b第二p型层,42i型层,42a缓冲层,42b主发电层,44n型层,100光电转换装置,102非晶硅光电转换单元(a-Si单元),104微晶硅光电转换单元(μc-Si单元)

Claims (12)

1.一种光电转换装置,其特征在于:
包括光电转换单元,该光电转换单元层叠有包含p型掺杂剂的p型层、作为成为发电层的微晶硅层的i型层和包含n型掺杂剂的n型层,
所述p型层具有第一p型层和第二p型层的层叠结构,所述第一p型层是微晶硅层,所述第二p型层配置在所述微晶硅p型层与所述i型层之间,并且包括非晶硅p型层和非晶碳化硅p型层中的至少一个。
2.如权利要求1所述的光电转换装置,其特征在于:
所述第二p型层在所述i型层一侧具备氧化层。
3.如权利要求1或2所述的光电转换装置,其特征在于:
在所述第二p型层与所述i型层之间具备缓冲层,所述缓冲层包括在比所述i型层结晶性高的条件下成膜的微晶硅层。
4.如权利要求1或2所述的光电转换装置,其特征在于:
在所述第二p型层与所述i型层之间具备缓冲层,所述缓冲层包括非晶硅层和在比所述i型层结晶性高的条件下成膜的微晶硅层的层叠结构。
5.如权利要求1~4中任意一项所述的光电转换装置,其特征在于:
所述第二p型层的膜厚是1nm以上4.5nm以下。
6.如权利要求3所述的光电转换装置,其特征在于:
所述缓冲层的膜厚是8nm以上100nm以下。
7.如权利要求1所述的光电转换装置,其特征在于:
在所述i型层的光入射侧层叠有成为发电层的非晶硅层。
8.一种光电转换装置的制造方法,其特征在于:
所述光电转换装置包括光电转换单元,所述光电转换单元层叠有包含p型掺杂剂的p型层、作为成为发电层的微晶硅层的i型层和包含n型掺杂剂的n型层,
所述光电转换装置的制造方法包括:
作为所述p型层,形成作为微晶硅层的第一p型层,在所述微晶硅p型层与所述i型层之间形成包括非晶硅p型层和非晶碳化硅p型层中的至少一个的第二p型层的工序;和
将所述第二p型层的所述i型层一侧氧化的工序。
9.如权利要求8所述的光电转换装置的制造方法,其特征在于:
将所述第二p型层的所述i型层一侧氧化的工序,是在形成所述p型层之后将所述p型层暴露在大气的工序。
10.如权利要求8或9所述的光电转换装置的制造方法,其特征在于:
包括在所述第二p型层与所述i型层之间形成缓冲层的工序,所述缓冲层包括在比所述i型层结晶性高的条件下成膜的微晶硅层。
11.如权利要求8或9所述的光电转换装置的制造方法,其特征在于:
包括在所述第二p型层与所述i型层之间形成缓冲层的工序,所述缓冲层包括非晶硅层和在比所述i型层结晶性高的条件下成膜的微晶硅层的层叠结构。
12.如权利要求8所述的光电转换装置的制造方法,其特征在于:
包括在所述i型层的光入射侧层叠有第二i型层的光电转换单元,所述第二i型层是成为发电层的非晶硅层,
还具备在形成所述第一p型层和所述第二p型层的工序之前形成所述第二i型层的工序,
在形成所述第二i型层的工序与形成所述第一p型层和所述第二p型层的工序之间,不包括将已形成的层暴露在大气的工序。
CN2010800568363A 2009-12-15 2010-12-13 光电转换装置和其制造方法 Pending CN102668111A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009-283877 2009-12-15
JP2009283877A JP4940290B2 (ja) 2009-12-15 2009-12-15 光電変換装置及びその製造方法
PCT/JP2010/072346 WO2011074523A1 (ja) 2009-12-15 2010-12-13 光電変換装置及びその製造方法

Publications (1)

Publication Number Publication Date
CN102668111A true CN102668111A (zh) 2012-09-12

Family

ID=44167275

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010800568363A Pending CN102668111A (zh) 2009-12-15 2010-12-13 光电转换装置和其制造方法

Country Status (4)

Country Link
US (1) US8575472B2 (zh)
JP (1) JP4940290B2 (zh)
CN (1) CN102668111A (zh)
WO (1) WO2011074523A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102931270A (zh) * 2012-11-19 2013-02-13 深圳市创益科技发展有限公司 一种弱光型非晶硅太阳能电池及其制造方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5927027B2 (ja) * 2011-10-05 2016-05-25 株式会社半導体エネルギー研究所 光電変換装置
WO2013065538A1 (ja) * 2011-11-03 2013-05-10 三洋電機株式会社 光電変換装置
KR101918737B1 (ko) * 2012-03-19 2019-02-08 엘지전자 주식회사 태양 전지
JP6083539B2 (ja) * 2012-06-29 2017-02-22 パナソニックIpマネジメント株式会社 太陽電池
KR101979843B1 (ko) * 2013-03-13 2019-05-17 엘지전자 주식회사 태양전지
JP5892113B2 (ja) * 2013-06-26 2016-03-23 株式会社ダイフク 物品保管設備
JP6350979B2 (ja) * 2013-09-04 2018-07-04 パナソニックIpマネジメント株式会社 太陽電池
WO2017057646A1 (ja) * 2015-09-30 2017-04-06 株式会社カネカ 多接合型光電変換装置および光電変換モジュール

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003158276A (ja) * 2001-11-21 2003-05-30 Mitsubishi Heavy Ind Ltd 微結晶シリコン太陽電池及びその製造方法
US20050205127A1 (en) * 2004-01-09 2005-09-22 Mitsubishi Heavy Industries Ltd. Photovoltaic device
CN101295746A (zh) * 2008-04-15 2008-10-29 福建钧石能源有限公司 薄膜太阳能电池及其制造方法
CN101471387A (zh) * 2007-12-27 2009-07-01 财团法人工业技术研究院 光电转换元件的p型掺杂层及其制造方法
EP2099076A1 (en) * 2006-12-25 2009-09-09 Sharp Kabushiki Kaisha Photoelectric converter and method for fabricating the same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4033517B2 (ja) 1997-04-17 2008-01-16 株式会社カネカ シリコン系薄膜光電変換装置
JP2000077694A (ja) * 1998-06-16 2000-03-14 Canon Inc 光起電力素子および太陽電池モジュ―ル
JP4158267B2 (ja) * 1999-03-15 2008-10-01 富士電機ホールディングス株式会社 非単結晶太陽電池
JP2003188400A (ja) * 2001-12-20 2003-07-04 Mitsubishi Heavy Ind Ltd 結晶性SiC膜の製造方法、結晶性SiC膜及び太陽電池
JP3978121B2 (ja) * 2002-11-27 2007-09-19 三菱重工業株式会社 薄膜太陽電池の製造方法
JP2004335823A (ja) * 2003-05-09 2004-11-25 Canon Inc 光起電力素子及び光起電力素子の形成方法
US7671271B2 (en) * 2006-03-08 2010-03-02 National Science And Technology Dev. Agency Thin film solar cell and its fabrication process
JP2008283075A (ja) * 2007-05-11 2008-11-20 Kaneka Corp 光電変換装置の製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003158276A (ja) * 2001-11-21 2003-05-30 Mitsubishi Heavy Ind Ltd 微結晶シリコン太陽電池及びその製造方法
US20050205127A1 (en) * 2004-01-09 2005-09-22 Mitsubishi Heavy Industries Ltd. Photovoltaic device
EP2099076A1 (en) * 2006-12-25 2009-09-09 Sharp Kabushiki Kaisha Photoelectric converter and method for fabricating the same
CN101471387A (zh) * 2007-12-27 2009-07-01 财团法人工业技术研究院 光电转换元件的p型掺杂层及其制造方法
CN101295746A (zh) * 2008-04-15 2008-10-29 福建钧石能源有限公司 薄膜太阳能电池及其制造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102931270A (zh) * 2012-11-19 2013-02-13 深圳市创益科技发展有限公司 一种弱光型非晶硅太阳能电池及其制造方法
CN102931270B (zh) * 2012-11-19 2015-09-02 深圳市创益科技发展有限公司 一种弱光型非晶硅太阳能电池及其制造方法

Also Published As

Publication number Publication date
JP4940290B2 (ja) 2012-05-30
WO2011074523A1 (ja) 2011-06-23
US8575472B2 (en) 2013-11-05
US20120266948A1 (en) 2012-10-25
JP2011129561A (ja) 2011-06-30

Similar Documents

Publication Publication Date Title
CN102668111A (zh) 光电转换装置和其制造方法
WO2011065343A1 (ja) 光電変換装置及びその製造方法
WO2013002102A1 (ja) 光電変換装置
CN109638094A (zh) 高效异质结电池本征非晶硅钝化层结构及其制备方法
AU2011219223A1 (en) Thin-film photoelectric conversion device and method for production thereof
JP4904311B2 (ja) 薄膜光電変換装置用透明導電膜付き基板の製造方法
WO2010023991A1 (ja) 光電変換装置の製造方法、光電変換装置、及び光電変換装置の製造システム
JPWO2005109526A1 (ja) 薄膜光電変換装置
US8652871B2 (en) Method for depositing an amorphous silicon film for photovoltaic devices with reduced light-induced degradation for improved stabilized performance
KR100906748B1 (ko) 태양 전지 및 이의 제조 방법
CN102725856A (zh) 光电转换装置
WO2008059857A1 (fr) Dispositif de conversion photoélectrique en film mince
US20150075598A1 (en) Selective self-aligned plating of heterojunction solar cells
JP4712127B2 (ja) 太陽電池の製造方法及び製造装置
US20100326507A1 (en) Solar cell and manufacturing method thereof
TWI447919B (zh) 具有異質接面之矽基太陽能電池及其製程方法
WO2009127714A2 (en) Photovoltaic device and method of manufacturing a photovoltaic device
US20130291933A1 (en) SiOx n-LAYER FOR MICROCRYSTALLINE PIN JUNCTION
JP2011014618A (ja) 太陽電池及びその製造方法
US20130160848A1 (en) Photoelectric conversion device
WO2011105166A1 (ja) 光電変換モジュール及びその製造方法
JP5373045B2 (ja) 光電変換装置
TWI466306B (zh) 具有高透光率之可撓式太陽能電池結構及其製備方法
JP2010283162A (ja) 太陽電池及びその製造方法
JP2011018884A (ja) 光起電力装置及びその製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20120912