CN102629584A - 一种阵列基板及其制造方法和显示器件 - Google Patents
一种阵列基板及其制造方法和显示器件 Download PDFInfo
- Publication number
- CN102629584A CN102629584A CN2011103622614A CN201110362261A CN102629584A CN 102629584 A CN102629584 A CN 102629584A CN 2011103622614 A CN2011103622614 A CN 2011103622614A CN 201110362261 A CN201110362261 A CN 201110362261A CN 102629584 A CN102629584 A CN 102629584A
- Authority
- CN
- China
- Prior art keywords
- electrode
- photoresist
- source
- array base
- semiconductor layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Thin Film Transistor (AREA)
- Liquid Crystal (AREA)
Abstract
本发明实施例提供一种阵列基板及其制造方法和显示器件,涉及显示技术领域。该阵列基板制造方法为:通过第一次构图工艺在基板上形成包括栅电极和栅线的图形;通过第二次构图工艺形成包括数据线、源电极、漏电极、像素电极和沟道区域的图形;通过第三次构图工艺形成公共电极的图形。减少了构图工艺处理次数,从而简化了制造流程,降低了制造成本。本发明实施例用于ADS型阵列基板制造。
Description
技术领域
本发明涉及液晶显示器的制造显示技术领域,尤其涉及一种阵列基板及其制造方法和显示器件。
背景技术
薄膜晶体管液晶显示器(Thin Film Transistor Liquid CrystalDisplay,简称TFT-LCD)具有体积小、功耗低、无辐射等特点,在当前的平板显示器市场占了主导地位。
ADSDS(ADvanced Super Dimension Switch),简称ADS,即高级超维场转换技术,通过同一平面内狭缝电极边缘所产生的电场以及狭缝电极层与板状电极层间产生的电场形成多维电场,使液晶盒内狭缝电极间、电极正上方所有取向液晶分子都能够产生旋转,从而提高了液晶工作效率并增大了透光效率。高级超维场转换技术可以提高TFT-LCD产品的画面品质,具有高分辨率、高透过率、低功耗、宽视角、高开口率、低色差、无挤压水波纹(push Mura)等优点。
目前,ADS型薄膜液晶显示器阵列基板的制造是通过一组构图工艺形成薄膜图形来完成,一次构图工艺形成一层薄膜图形。图1为现有ADS型薄膜液晶显示器阵列基板的结构示意图。现有技术采用的五次构图工艺来形成阵列基板,其具体的制造工艺过程为:首先通过第一次构图工艺形成公共电极10;通过第二次构图工艺形成栅电极2:然后连续沉积栅绝缘层、半导体层、掺杂半导体层和源漏金属层,采用灰色调或半色调掩模板通过第三次构图工艺形成数据线、栅绝缘层3、半导体层4、掺杂半导体层5、源电极6′a、漏电极6′b和TFT沟道图形;接着沉积钝化层9,通过第四次构图工艺在钝化层上形成过孔;最后沉积透明导电层,通过第五次构图工艺形成像素电极6。每次构图工艺均需要把掩模板的图形转移到薄膜图形上,而每一层薄膜图形都需要精确地罩在另一层薄膜图形上。因此,在现有的薄膜晶体管阵列基板制作过程中,需要的掩模板的数量多,这样导致生产时间长,生产效率低,生产成本高,而且这种ADS型薄膜液晶显示器阵列基板像素电极和公共电极之间隔着栅绝缘层、有源层、源漏金属层以及钝化层,导致像素电极和公共电极之间距离较大,以至于驱动电压值较大。
发明内容
本发明的实施例提供一种阵列基板及其制造方法和显示器件,有效减少了利用掩膜板曝光的次数,从而提高了生产效率,降低了生产成本,且减小了像素电极和公共电极之间的距离,降低了驱动电压。
为达到上述目的,本发明的实施例采用如下技术方案:
本发明实施例提供一种阵列基板的制造方法,包括:
在基板上形成栅金属薄膜,通过第一次构图工艺形成包括栅线和栅电极的图形;
在所述栅线和栅电极的图形上依次形成栅绝缘层、半导体层、掺杂半导体层、第一透明导电薄膜和源漏金属薄膜,利用半色调掩模板或灰色调掩模板通过第二次构图工艺形成包括数据线、源电极、漏电极、沟道区域和像素电极的图形;
在所述数据线、源电极、漏电极、沟道区域和像素电极的图形上依次形成钝化层和第二透明导电薄膜,通过第三次构图工艺形成公共电极的图形。
进一步地,所述利用半色调掩模板或灰色调掩模板通过第二次构图工艺形成包括数据线、源电极、漏电极、沟道区域和像素电极的图形,包括:
在所述源漏金属薄膜上涂布光刻胶;
利用半色调掩膜板或灰色调掩膜板对所述光刻胶进行曝光,显影后形成光刻胶完全保留区域、光刻胶部分保留区、光刻胶半保留区域和光刻胶完全去除区域;其中,所述光刻胶完全保留区域对应源电极区域、漏电极区域和数据线区域,所述部分保留区域对应于像素电极区域,所述光刻胶半保留区域对应沟道区域;
利用刻蚀工艺去除掉所述光刻胶完全去除区域的源漏金属薄膜、透明导电薄膜、掺杂半导体层和半导体层,暴露出该区域的栅绝缘层;
利用等离子体灰化工艺去除掉所述光刻胶半保留区域的光刻胶,暴露出该区域的源漏金属薄膜;
利用刻蚀工艺对光刻胶半保留区域的源漏金属薄膜、透明导电薄膜和掺杂半导体层进行刻蚀,暴露出半导体层,在该区域形成TFT沟道区域图形;
利用等离子体灰化工艺去除掉所述光刻胶部分保留区域的光刻胶,暴露出该区域的源漏金属薄膜;
利用刻蚀工艺对光刻胶部分保留区域的源漏金属薄膜进行刻蚀,漏出第一透明导电薄膜,在该区域形成像素电极;
通过剥离工艺剥离所述光刻胶完全保留区域的光刻胶,形成包括数据线、源电极和漏电极的图形。
进一步地,所述在基板上形成栅金属薄膜为使用磁控溅射法沉积,所述通过第一次构图工艺形成包括栅线和栅电极的图形为使用普通掩模板进行构图处理。
进一步地,所述形成钝化层,包括采用化学气相沉积法形成,其中,钝化层为氧化物、氮化物或氧氮化合物,反应气体为SiH4、NH3、N2的混合气体或SiH2Cl2、NH3、N2的混合气体。
本发明实施例提供一种阵列基板,包括:
在透明所述基板上从下至上依次铺设设置的栅线和栅电极、栅绝缘层、半导体层、掺杂半导体层、第一透明导电薄膜,所述第一透明导电薄膜形成和像素电极,其中栅线和栅电极同层设置;
形成在所述像素电极所在层之上形成的数据线、源电极和漏电极,所述源电极和漏电极被沟道区域隔开,所述掺杂半导体层在沟道区域断开;
形成在所述源电极、漏电极以及像素电极之上的钝化层;
形成在所述钝化层上的公共电极。
进一步地,所述像素电极延伸至所述漏电极下方并与其搭接。
进一步地,所述源电极下方保留有像素电极材料或者不保留像素电极材料。
进一步地,所述公共电极为狭缝状,所述像素电极为板状。
进一步地,所述公共电极的材料为氧化铟锡(ITO)或氧化铟锌(IZO)。
本发明实施例还提供一种显示器件,包括上述的阵列基板。
本发明的实施例提供一种阵列基板及其制造方法和显示器件,通过使用半色调掩摸或灰色调掩摸工艺,有效减少了利用掩膜板曝光的次数,缩短了生产时间,从而提高了生产效率,降低了生产成本,且减小了像素电极和公共电极之间的距离,降低了驱动电压。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术ADS型阵列基板的结构示意图;
图2为本发明实施例提供的制造ADS型阵列基板的流程图一;
图3A为本发明实施例提供的制造ADS型阵列基板的第一示意图;
图3B为本发明实施例提供的制造ADS型阵列基板的第二示意图;
图3C为本发明实施例提供的制造ADS型阵列基板的第三示意图;
图3D为本发明实施例提供的制造ADS型阵列基板的第四示意图;
图3E为本发明实施例提供的制造ADS型阵列基板的第五示意图;
图3F为本发明实施例提供的制造ADS型阵列基板的第六示意图;
图3G为本发明实施例提供的制造ADS型阵列基板的第七示意图;
图3H为本发明实施例提供的制造ADS型阵列基板的第八示意图;
图3I为本发明实施例提供的制造ADS型阵列基板的第九示意图;
图3J为本发明实施例提供的制造ADS型阵列基板的第十示意图;
图3K为本发明实施例提供的制造ADS型阵列基板的第十一示意图;
图3L为本发明实施例提供的制造ADS型阵列基板的第十二示意图;
图4A为本发明实施例提供的制造ADS型阵列基板的流程图二;
图4B为本发明实施例提供的制造ADS型阵列基板的第十三示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一
本发明实施例提供的阵列基板的制造方法,以利用灰色调掩模板制造阵列基板为例进行说明。
下面参照图2、图3A~3L对本发明实施例一提供的利用灰色调掩模板的TFT阵列基板的制造方法进行说明。
S201、通过第一次构图工艺在基板上形成栅电极和栅线的图形。
如图3A所示,采用磁控溅射或其他成膜方法在基板1上(玻璃基板或石英基板)上沉积一层厚度为的栅金属薄膜,栅金属薄膜的材料可以使用钼、铝、铝镍合金、钼钨合金、铬或铜等金属,也可使用上述几种材料薄膜的组合。使用普通掩模板通过第一次构图工艺对栅金属薄膜进行构图,在基板上形成栅线和栅电极2的图形。
S202、依次沉积栅绝缘层、半导体层、掺杂半导体层、透明导电薄膜和源漏金属薄膜。
形成包括栅线和栅电极的图形之后,如图3B所示,首先采用化学气相沉积(PECVD)或其他成膜方法,依次沉积厚度为 的栅绝缘层3、半导体层4、和掺杂半导体层(欧姆接触层)5,其中半导体层4和掺杂半导体层5组成有源层,厚度为然后在掺杂半导体层5上,采用磁控溅射或其他成膜方法,沉积厚度为的透明导电薄膜6,最后采用磁控溅射或其他成膜方法沉积厚度为的源漏金属层7。如图3B所示,栅绝缘层可以选用氧化物、氮化物或氧氮化合物,对应的反应气体可以为SiH4、NH3、N2的混合气体或SiH2Cl2、NH3、N2的混合气体,半导体层4为非晶硅薄膜,对应的反应气体可以是SiH4、N2的混合气体或SiH2Cl2、N2的混合气体。透明导电薄膜6的材料可以是氧化铟锡(ITO)、氧化铟锌(IZO)或其他透明电极材料,源漏金属薄膜7的材料可以使用钼、铝、铝镍合金、钼钨合金、铬或铜等金属,也可使用上述几种材料薄膜的组合。
S203、通过第二次构图工艺形成包括数据线、源电极、漏电极、像素电极和沟道区域的图形。
如图3C所示,首先,在源漏金属薄膜7上涂覆一层光刻胶8。
而后,利用灰色调掩模板对光刻胶8进行曝光,灰色调掩膜板是通过光栅效应,使曝光在不同区域透过光的强度不同,而使光刻胶进行选择性曝光、显影。在灰色调掩膜板11中,包括不透明区域A、部分透明区域B、半透明区域C和透明区域D。
光刻胶8曝光、显影后的状态如图3D所示,未曝光区域的光刻胶厚度没有变化,光刻胶最厚,为光刻胶完全保留区域A1,部分曝光区域的光刻胶厚度少量减小,为光刻胶部分保留区域B1,半曝光区域的光刻胶厚度减少一半左右,为光刻胶半保留区域C1,完全曝光区域的光刻胶被完全去除,为光刻胶完全去除区域D1。
其中,光刻胶完全保留区域A1对应灰色调掩膜板11的不透明区域A,光刻胶部分保留区域B1对应灰色调掩膜板11的部分透明区域B,光刻胶的半保留区域C1对应灰色调掩膜板11的半透明区域C,光刻胶完全去除区域D1对应灰色调掩膜板11的透明区域D。
而后,如图3E所示,通过刻蚀工艺对光刻胶完全去除区域D1的源漏金属薄膜7、透明导电薄膜6、掺杂半导体层5和半导体层4进行刻蚀,暴露出该区域的栅绝缘层3。
如图3F所示,利用等离子体灰化工艺,完全去除光刻胶半保留区域C1的光刻胶,暴露出该区域的源漏金属薄膜7。
如图3G所示,通过刻蚀工艺对光刻胶半保留区域C1的源漏金属薄膜7、透明导电薄膜6和掺杂半导体层5进行刻蚀,完全刻蚀掉该区域的源漏金属薄膜7、透明导电薄膜6和掺杂半导体层5,暴露出半导体层4,在该区域形成TFT沟道区域图形。
如图3H所示,通过等离子体灰化工艺,完全去除光刻胶部分保留区域B1的光刻胶,暴露出该区域的源漏金属薄膜7。
如图3I所示,通过刻蚀工艺对光刻胶部分保留区域B1的源漏金属薄膜7进行刻蚀,完全刻蚀掉该区域的源漏金属薄膜7,漏出透明导电薄膜6,在该区域形成像素电极。
而后,如图3J所示,剥离剩余的光刻胶,形成数据线、像素电极6a、源电极7a、漏电极7b、TFT沟道区域。
S204、通过第三次构图工艺形成公共电极的图形。
首先,如3K所示,在已形成的数据线、像素电极6a、源电极7a、漏电极7b、TFT沟道区域的图形上,采用化学气相沉积(PECVD)或其他成膜方法,沉积厚度为的钝化层9,钝化层可以选用氧化物、氮化物或氧氮化合物,对应的反应气体可以为SiH4、NH3、N2的混合气体或SiH2Cl2、NH3、N2的混合气体。然后采用磁控溅射或其他成膜方法,沉积厚度为的透明导电薄膜10,材料可以是氧化铟锡(ITO)、氧化铟锌(IZO)或其他透明电极材料。
而后,如图3L所示,使用普通掩模板通过第三次构图工艺对透明导电薄膜进行构图,形成公共电极10的图形。
本发明实施例提供的一种阵列基板的制造方法,首先通过第一次构图工艺形成栅线和栅电极图形,然后采用灰色调掩模板通过第二次构图工艺形成包括数据线、源电极、漏电极、沟道区域和像素电极的图形,最后通过第三次构图工艺形成公共电极。与现有ADS型TFT阵列基板的制造方法相比较,有效地减少了曝光次数,缩短了生产时间,从而提高了生产效率,降低了生产升本,且减小了像素电极和公共电极之间的距离,降低了驱动电压。
实施例二
本发明实施例提供的阵列基板的制造方法,以利用半色调掩模板制造TFT阵列基板为例进行说明。
如图4A所示,本实施例二与实施例一相比,除使用半色调掩模板进行构图工艺的步骤(S403)与实施例一使用灰色调掩模板进行构图工艺的步骤(S203)有所不同之外,其余步骤与实施例一完全相同,具体可参照实施例一,在此不再赘述。
包括:
S401、通过第一次构图工艺在基板上形成包括栅电极和栅线的图形。
S402、依次沉积栅绝缘层、半导体层、掺杂半导体层、透明导电薄膜和源漏金属薄膜。
S403、通过第二次构图工艺形成包括数据线、源电极、漏电极、像素电极和沟道区域的图形。
如图4B所示,首先,在源漏金属薄膜7上涂覆一层光刻胶8。
而后,利用半色调掩模板对光刻胶8进行曝光,半色调掩膜板是通过使曝光在不同区域透过光的强度不同,而使光刻胶进行选择性曝光、显影。在半色调掩膜板20中,包括不透明区域A、部分透明区域B、半透明区域C和透明区域D。
光刻胶8曝光、显影后的状态如图3D所示(由于与实施例一的图3D相同,参照实施例一的相关附图即可),未曝光区域的光刻胶厚度没有变化,光刻胶最厚,为光刻胶完全保留区域A1,部分曝光区域的光刻胶厚度少量减小,为光刻胶部分保留区域B1,半曝光区域的光刻胶厚度减少一半左右,为光刻胶半保留区域C1,完全曝光区域的光刻胶被完全去除,为光刻胶完全去除区域D1。
其中,光刻胶完全保留区域A1对应半色调掩膜板20的不透明区域A,光刻胶部分保留区域B1对应半色调掩膜板20的部分透明区域B,光刻胶的半保留区域C1对应半色调掩膜板20的半透明区域C,光刻胶完全去除区域D1对应半色调掩膜板20的透明区域D。
而后,如图3E所示(由于与实施例一的图3E相同,参照实施例一的相关附图即可),通过刻蚀工艺对光刻胶完全去除区域D1的源漏金属薄膜7、透明导电薄膜6、掺杂半导体层5和半导体层4进行刻蚀,暴露出该区域的栅绝缘层3。
如图3F所示(由于与实施例一的图3F相同,参照实施例一的相关附图即可),利用等离子体灰化工艺,完全去除光刻胶半保留区域C1的光刻胶,暴露出该区域的源漏金属薄膜7。
如图3G所示(由于与实施例一的图3G相同,参照实施例一的相关附图即可),通过刻蚀工艺对光刻胶半保留区域C1的源漏金属薄膜7、透明导电薄膜6和掺杂半导体层5进行刻蚀,完全刻蚀掉该区域的源漏金属薄膜7、透明导电薄膜6和掺杂半导体层5,暴露出半导体层4,在该区域形成TFT沟道区域图形。
如图3H所示(由于与实施例一的图3H相同,参照实施例一的相关附图即可),通过等离子体灰化工艺,完全去除光刻胶部分保留区域B1的光刻胶,暴露出该区域的源漏金属薄膜7。
如图3I所示(由于与实施例一的图3I相同,参照实施例一的相关附图即可),通过刻蚀工艺对光刻胶部分保留区域B1的源漏金属薄膜7进行刻蚀,完全刻蚀掉该区域的源漏金属薄膜7,漏出透明导电薄膜6,在该区域形成像素电极6a。
而后,如图3J所示(由于与实施例一的图3J相同,参照实施例一的相关附图即可),剥离剩余的光刻胶,形成数据线、像素电极6a、源电极7a、漏电极7b、TFT沟道区域。
S404、通过第三次构图工艺形成公共电极的图形。
本发明实施例提供的一种阵列基板的制造方法,首先通过第一次构图工艺形成栅线和栅电极图形,然后采用半色调掩模板通过第二次构图工艺形成包括数据线、源电极、漏电极、沟道区域和像素电极的图形,最后通过第三次构图工艺形成公共电极。与现有ADS型TFT阵列基板制造方法相比较,有效地减少了曝光次数,缩短了生产时间,从而提高了生产效率,降低了生产升本,且减小了像素电极和公共电极之间的距离,降低了驱动电压。
实施例三
本发明实施例提供的一种阵列基板,包括:
如图3L所示,在透明所述基板上从下至上依次设置的栅线和栅电极2、栅绝缘层3、半导体层4、掺杂半导体层5和像素电极6a,其中栅线和栅电极同层设置;
形成在所述像素电极所在层之上形成的数据线、源电极7a和漏电极7b,所述源电极7a和漏电极7b被沟道区域隔开,所述掺杂半导体层在沟道区域断开;
形成在所述源电极7a、漏电极7b以及像素电极6a之上的钝化层9;
形成在所述钝化层上的公共电极10。
进一步地,如图3L所示,像素电极延伸至漏电极下方并与其搭接。当然,像素电极也可与漏电极通过其他方式连接,比如通过过孔等。
进一步地,所述源电极下方保留有像素电极材料,如图3L所示;此时在源电极下方保留部分像素电极材料,比较利于工艺上的实现。当然,也可在源电极下方不保留像素电极材料,此时由于源电极直接与掺杂半导体接触,可以提高TFT的开关特性。
本实施中,可以为公共电极为狭缝状,像素电极为板状,如图3L所示。也可以为二者均为狭缝状,或者公共电极为板状,狭缝电极为狭缝状。
其中,像素电极和公共电极的材料可以为氧化铟锡(ITO)或氧化铟锌(IZO)。
本发明实施例提供的阵列基板,可以采用上述阵列基板的制造方法实现。与现有ADS型TFT阵列基板相比较,该结构减小了像素电极和公共电极之间的距离,降低了驱动电压。
实施例四
本发明实施例提供一种显示器件,使用了上述的阵列基板。其中,所述显示器件,包括:液晶面板、OLED面板、电子纸面板、电视机、手机、平板电脑等。
本发明实施例提供的阵列基板,使用了上述的阵列基板。与现有ADS型TFT阵列基板相比较,该结构减小了像素电极和公共电极之间的距离,降低了驱动电压。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (10)
1.一种阵列基板的制造方法,其特征在于,包括:
在基板上形成栅金属薄膜,通过第一次构图工艺形成包括栅线和栅电极的图形;
在所述栅线和栅电极的图形上依次形成栅绝缘层、半导体层、掺杂半导体层、第一透明导电薄膜和源漏金属薄膜,利用半色调掩模板或灰色调掩模板通过第二次构图工艺形成包括数据线、源电极、漏电极、沟道区域和像素电极的图形;
在所述数据线、源电极、漏电极、沟道区域和像素电极的图形上依次形成钝化层和第二透明导电薄膜,通过第三次构图工艺形成公共电极的图形。
2.根据权利要求1所述的阵列基板的制造方法,其特征在于,所述利用半色调掩模板或灰色调掩模板通过第二次构图工艺形成包括数据线、源电极、漏电极、沟道区域和像素电极的图形,包括:
在所述源漏金属薄膜上涂布光刻胶;
利用半色调掩膜板或灰色调掩膜板对所述光刻胶进行曝光,显影后形成光刻胶完全保留区域、光刻胶部分保留区、光刻胶半保留区域和光刻胶完全去除区域;其中,所述光刻胶完全保留区域对应源电极区域、漏电极区域和数据线区域,所述部分保留区域对应于像素电极区域,所述光刻胶半保留区域对应沟道区域;
利用刻蚀工艺去除掉所述光刻胶完全去除区域的源漏金属薄膜、透明导电薄膜、掺杂半导体层和半导体层,暴露出该区域的栅绝缘层;
利用等离子体灰化工艺去除掉所述光刻胶半保留区域的光刻胶,暴露出该区域的源漏金属薄膜;
利用刻蚀工艺对光刻胶半保留区域的源漏金属薄膜、透明导电薄膜和掺杂半导体层进行刻蚀,暴露出半导体层,在该区域形成TFT沟道区域图形;
利用等离子体灰化工艺去除掉所述光刻胶部分保留区域的光刻胶,暴露出该区域的源漏金属薄膜;
利用刻蚀工艺对光刻胶部分保留区域的源漏金属薄膜进行刻蚀,漏出第一透明导电薄膜,在该区域形成像素电极;
通过剥离工艺剥离所述光刻胶完全保留区域的光刻胶,形成包括数据线、源电极和漏电极的图形。
3.根据权利要求1或2所述的阵列基板的制造方法,其特征在于,所述在基板上形成栅金属薄膜为使用磁控溅射法沉积,所述通过第一次构图工艺形成包括栅线和栅电极的图形为使用普通掩模板进行构图处理。
4.根据权利要求1或2所述的阵列基板的制造方法,其特征在于,所述形成钝化层,包括采用化学气相沉积法形成,其中,钝化层为氧化物、氮化物或氧氮化合物,反应气体为SiH4、NH3、N2的混合气体或SiH2Cl2、NH3、N2的混合气体。
5.一种阵列基板,其特征在于,包括:
在所述基板上从下至上依次设置的栅线和栅电极、栅绝缘层、半导体层、掺杂半导体层和像素电极,其中栅线和栅电极同层设置;
形成在所述像素电极所在层之上的数据线、源电极和漏电极,所述源电极和漏电极被沟道区域隔开,所述掺杂半导体层在沟道区域断开;
形成在所述源电极、漏电极以及像素电极之上的钝化层;
形成在所述钝化层上的公共电极。
6.根据权利要求5所述的阵列基板,其特征在于,所述像素电极延伸至所述漏电极下方并与其搭接。
7.根据权利要求5或6所述的阵列基板,其特征在于,所述源电极下方保留有像素电极材料或者不保留像素电极材料。
8.根据权利要求5或6所述的阵列基板,其特征在于,所述公共电极为狭缝状,所述像素电极为板状。
9.根据权利要求5或6所述的阵列基板,其特征在于,所述公共电极的材料为氧化铟锡(ITO)或氧化铟锌(IZO)。
10.一种显示器件,其特征在于,包括如权利要求5~9任一项所述的阵列基板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110362261.4A CN102629584B (zh) | 2011-11-15 | 2011-11-15 | 一种阵列基板及其制造方法和显示器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110362261.4A CN102629584B (zh) | 2011-11-15 | 2011-11-15 | 一种阵列基板及其制造方法和显示器件 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102629584A true CN102629584A (zh) | 2012-08-08 |
CN102629584B CN102629584B (zh) | 2015-03-25 |
Family
ID=46587812
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110362261.4A Active CN102629584B (zh) | 2011-11-15 | 2011-11-15 | 一种阵列基板及其制造方法和显示器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102629584B (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102881688A (zh) * | 2012-09-19 | 2013-01-16 | 北京京东方光电科技有限公司 | 一种阵列基板、显示面板及阵列基板的制造方法 |
WO2014121562A1 (zh) * | 2013-02-06 | 2014-08-14 | 京东方科技集团股份有限公司 | Tn型阵列基板及其制作方法、显示装置 |
WO2014187080A1 (zh) * | 2013-05-22 | 2014-11-27 | 京东方科技集团股份有限公司 | 阵列基板、其制造方法及显示装置 |
CN104253053A (zh) * | 2013-06-25 | 2014-12-31 | 台湾积体电路制造股份有限公司 | 具有与凹槽相对准的焊料区的封装件 |
CN104538412A (zh) * | 2015-01-26 | 2015-04-22 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
WO2016145822A1 (zh) * | 2015-03-16 | 2016-09-22 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法 |
CN106876405A (zh) * | 2015-12-11 | 2017-06-20 | 三星显示有限公司 | 液晶显示器及其制造方法 |
CN107093583A (zh) * | 2017-05-03 | 2017-08-25 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示装置 |
CN107871753A (zh) * | 2017-11-08 | 2018-04-03 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及其制备方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6653028B2 (en) * | 2000-05-31 | 2003-11-25 | Boe-Hydis Technology Co., Ltd. | Photo mask for fabricating a thin film transistor liquid crystal display |
US7663724B2 (en) * | 2007-02-05 | 2010-02-16 | Hydis Technologies Co., Ltd. | Fringe field switching mode liquid crystal display device |
CN101656232A (zh) * | 2008-08-19 | 2010-02-24 | 北京京东方光电科技有限公司 | 薄膜晶体管阵列基板制造方法 |
-
2011
- 2011-11-15 CN CN201110362261.4A patent/CN102629584B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6653028B2 (en) * | 2000-05-31 | 2003-11-25 | Boe-Hydis Technology Co., Ltd. | Photo mask for fabricating a thin film transistor liquid crystal display |
US7663724B2 (en) * | 2007-02-05 | 2010-02-16 | Hydis Technologies Co., Ltd. | Fringe field switching mode liquid crystal display device |
CN101656232A (zh) * | 2008-08-19 | 2010-02-24 | 北京京东方光电科技有限公司 | 薄膜晶体管阵列基板制造方法 |
Cited By (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102881688B (zh) * | 2012-09-19 | 2015-04-15 | 北京京东方光电科技有限公司 | 一种阵列基板、显示面板及阵列基板的制造方法 |
CN102881688A (zh) * | 2012-09-19 | 2013-01-16 | 北京京东方光电科技有限公司 | 一种阵列基板、显示面板及阵列基板的制造方法 |
WO2014121562A1 (zh) * | 2013-02-06 | 2014-08-14 | 京东方科技集团股份有限公司 | Tn型阵列基板及其制作方法、显示装置 |
US20150155305A1 (en) * | 2013-02-06 | 2015-06-04 | Boe Technology Group Co., Ltd. | Tn-type array substrate and fabrication method thereof, and display device |
US9620535B2 (en) | 2013-02-06 | 2017-04-11 | Boe Technology Group Co., Ltd. | TN-type array substrate and fabrication method thereof, and display device |
WO2014187080A1 (zh) * | 2013-05-22 | 2014-11-27 | 京东方科技集团股份有限公司 | 阵列基板、其制造方法及显示装置 |
US9947630B2 (en) | 2013-06-25 | 2018-04-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package with solder regions aligned to recesses |
CN104253053A (zh) * | 2013-06-25 | 2014-12-31 | 台湾积体电路制造股份有限公司 | 具有与凹槽相对准的焊料区的封装件 |
US10879198B2 (en) | 2013-06-25 | 2020-12-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package with solder regions aligned to recesses |
CN110010544A (zh) * | 2013-06-25 | 2019-07-12 | 台湾积体电路制造股份有限公司 | 具有与凹槽相对准的焊料区的封装件 |
US10262958B2 (en) | 2013-06-25 | 2019-04-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package with solder regions aligned to recesses |
CN104538412A (zh) * | 2015-01-26 | 2015-04-22 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
US9837477B2 (en) | 2015-03-16 | 2017-12-05 | Boe Technology Group Co., Ltd. | Array substrate and method of manufacturing the same |
WO2016145822A1 (zh) * | 2015-03-16 | 2016-09-22 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法 |
CN106876405A (zh) * | 2015-12-11 | 2017-06-20 | 三星显示有限公司 | 液晶显示器及其制造方法 |
CN106876405B (zh) * | 2015-12-11 | 2022-03-04 | 三星显示有限公司 | 液晶显示器及其制造方法 |
WO2018201770A1 (zh) * | 2017-05-03 | 2018-11-08 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、显示装置 |
CN107093583A (zh) * | 2017-05-03 | 2017-08-25 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示装置 |
US10504945B2 (en) | 2017-05-03 | 2019-12-10 | Boe Technology Group Co., Ltd. | Array substrate and method for manufacturing the same, display apparatus |
CN107871753A (zh) * | 2017-11-08 | 2018-04-03 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及其制备方法 |
CN107871753B (zh) * | 2017-11-08 | 2020-11-06 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及其制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN102629584B (zh) | 2015-03-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102629584B (zh) | 一种阵列基板及其制造方法和显示器件 | |
CN102645803B (zh) | 像素单元,阵列基板、液晶面板、显示装置及其制造方法 | |
CN102955312B (zh) | 一种阵列基板及其制作方法、显示装置 | |
US8842231B2 (en) | Array substrate and manufacturing method thereof | |
CN102148196B (zh) | Tft-lcd阵列基板及其制造方法 | |
CN102723269B (zh) | 阵列基板及其制作方法、显示装置 | |
CN102881688B (zh) | 一种阵列基板、显示面板及阵列基板的制造方法 | |
CN101807583B (zh) | Tft-lcd阵列基板及其制造方法 | |
CN103236440B (zh) | 薄膜晶体管、阵列基板及其制造方法、显示装置 | |
CN102890378B (zh) | 一种阵列基板及其制造方法 | |
CN102156368A (zh) | 薄膜晶体管液晶显示阵列基板及其制造方法 | |
CN102629577A (zh) | 一种tft阵列基板及其制造方法和显示装置 | |
CN102629046A (zh) | 阵列基板及其制造方法、液晶显示器件 | |
CN202473925U (zh) | 一种顶栅型tft阵列基板及显示装置 | |
CN101825815A (zh) | Tft-lcd阵列基板及其制造方法 | |
CN102903675A (zh) | 一种tft阵列基板、制作方法及显示装置 | |
CN102709234A (zh) | 薄膜晶体管阵列基板及其制造方法和电子器件 | |
CN101807584B (zh) | Tft-lcd阵列基板及其制造方法 | |
CN102569185A (zh) | 阵列基板及其制造方法和液晶显示器 | |
CN103022056A (zh) | 一种阵列基板及制备方法、显示装置 | |
CN101799603B (zh) | Tft-lcd阵列基板及其制造方法 | |
CN104505372A (zh) | 金属氧化物薄膜晶体管阵列基板的制作方法 | |
CN102683341B (zh) | 一种tft阵列基板及其制造方法和液晶显示器 | |
CN101840117A (zh) | Tft-lcd阵列基板及其制造方法 | |
CN103456747A (zh) | 阵列基板及其制作方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |