CN102522376A - 微电子封装及其散热方法 - Google Patents

微电子封装及其散热方法 Download PDF

Info

Publication number
CN102522376A
CN102522376A CN2011104345229A CN201110434522A CN102522376A CN 102522376 A CN102522376 A CN 102522376A CN 2011104345229 A CN2011104345229 A CN 2011104345229A CN 201110434522 A CN201110434522 A CN 201110434522A CN 102522376 A CN102522376 A CN 102522376A
Authority
CN
China
Prior art keywords
semiconductor chip
molding material
heat
pin
microelectronics packaging
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2011104345229A
Other languages
English (en)
Inventor
蒋航
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Monolithic Power Systems Co Ltd
Original Assignee
Chengdu Monolithic Power Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=46233303&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN102522376(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Chengdu Monolithic Power Systems Co Ltd filed Critical Chengdu Monolithic Power Systems Co Ltd
Publication of CN102522376A publication Critical patent/CN102522376A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4334Auxiliary members in encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49572Lead-frames or other flat leads consisting of thin flexible metallic tape with or without a film carrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/4826Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13062Junction field-effect transistor [JFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Abstract

本发明公开了一种微电子封装及其散热方法。该微电子封装包括:半导体芯片,具有第一表面以及与第一表面相对的第二表面,其中在第一表面设置有键合点;引线框架,靠近半导体芯片,具有引脚;电耦接组件,耦接于半导体芯片的键合点与引线框架的引脚之间;以及塑型材料,具有第一表面以及与第一表面相对的第二表面,该塑型材料至少部分地封入半导体芯片、引线框架和电耦接组件;其中至少部分半导体芯片的第二表面通过塑型材料的第二表面暴露出来。

Description

微电子封装及其散热方法
技术领域
本发明提供了一种微电子封装,具体涉及一种微电子封装及其散热方法。
背景技术
常见的半导体芯片或裸片常常被封入一个封装体中保护起来,以防因外部环境的影响而损坏。封装体还包括引脚和允许被封入芯片电耦接至另外部分(例如印制线路板PCB)的其他连接点。图1所示为现有的微电子封装100的剖视图。该微电子封装100采用芯片上引线封装结构,包括半导体芯片104、引线框架101和塑型材料110。半导体芯片104通过芯片粘着剂105粘附于引线框架101的引脚102上。键合线108把半导体芯片104的部分或全部焊点106与引线框架101的引脚102电连接在一起。彼此连接的半导体芯片104和引线框架101被封入塑型材料110内。
通常,各种微电子封装都要考虑如何将半导体芯片长期工作时聚集的热量散出的问题,不同的封装结构和材料会产生不同的散热效果。图1所示的微电子封装100采用芯片上引线封装结构,具有导热功能的芯片粘着剂105可以提供足够的散热路径将半导体芯片104产生的热量经引脚102传导到塑型材料110的外部。但是,如果微电子封装100采用其他类型的封装结构,如倒装芯片,半导体芯片104只能通过附着于引脚102上的焊料球或者焊料凸块(未画出)来进行散热。这样的封装结构缺乏足够的散热路径来耗散半导体芯片104产生的热量。
发明内容
本发明要解决的技术问题是提供一种具有增强散热功能的微电子封装及其制作方法。
根据本发明一实施例的微电子封装,包括半导体芯片,具有第一表面以及与第一表面相对的第二表面,其中在第一表面设置有键合点;引线框架,靠近半导体芯片,具有引脚;电耦接组件,耦接于半导体芯片的键合点与引线框架的引脚之间;以及塑型材料,具有第一表面以及与第一表面相对的第二表面,该塑型材料至少部分地封入半导体芯片、引线框架和电耦接组件;其中至少部分半导体芯片的第二表面通过塑型材料的第二表面暴露出来。
根据本发明一实施例的微电子封装散热方法,包括:经第一散热路径传导半导体芯片产生的第一部分热量,所述第一散热路径包括通过电耦接组件耦接至键合点的引脚,该键合点位于半导体芯片的第一表面;以及经第二散热路径传导半导体芯片产生的第二部分热量,所述第二散热路径包括制作于半导体芯片第二表面的热传导层,该热传导层与承载基板的散热焊盘直接接触。
附图说明
为了更好的理解本发明,将根据以下附图对本发明进行详细描述:
图1是现有的微电子封装100的剖视图;
图2是根据本发明一实施例的微电子封装200的剖视图;
图3A~3F是根据本发明一实施例的半导体芯片和引线框架在封装过程中的部分剖视图;
图4是根据本发明另一实施例的微电子封装的剖视图;
图5是根据本发明又一实施例的微电子封装的剖视图。
具体实施方式
下面参照附图描述本发明的实施例。封装有半导体芯片的封装体称为微电子封装,通常微电子封装在对半导体芯片电气性能造成最小化影响的同时对内部芯片和相关的元器件提供保护、供电、冷却,并提供与外部的电气和机械联系。典型的微电子封装包括微电子电路或元器件、薄膜记录头、数据存储单元、微流体装置和形成于微电子基板上的其它元件。微电子基板可包括半导体基片(如掺杂有硅或者砷化镓的晶圆)、绝缘片(如多种陶瓷基片)、或者导电片(如金属或者金属合金)。本文所称“半导体芯片”包括各种场合下使用的产品,包括如单个集成电路的芯片、成像芯片、感应芯片以及任何其它具有半导体特性的芯片。
本发明的实施例中,描述了很多关于半导体芯片的细节。本领域技术人员将理解,没有这些具体细节,本发明同样可以实施。本领域技术人员还应理解,尽管本发明中的详细描述与特定实施例相结合,但本发明仍有许多其他实施方式,在实际执行时可能有些变化,但仍然包含在本发明主旨范围内,因此,本发明旨在包括所有落入本发明和所述权利要求范围及主旨内的替代例、改进例和变化例等。
图2是根据本发明一实施例的微电子封装200的剖视图。该微电子封装200包括引线框架201、半导体芯片204、电耦接组件208和塑型材料210。其中引线框架201靠近半导体芯片204,半导体芯片204通过电耦接组件208耦接至引线框架201,塑型材料210至少部分地封入引线框架210、半导体芯片204和电耦接组件208。在一些实施例中,微电子封装200还包括转接板(interposer)、散热片和/或其他适合的元器件。
引线框架201包括多个引脚(lead finger)202。如图2所示,每个引脚202包括两部分,即封入塑型材料210内的第一部分202a和暴露于塑型材料210外部的第二部分202b。其中,引脚202的第一部分202a与相应的电耦接组件208耦接在一起,引脚202的第二部分202b用作与外部器件进行电气或机械联系的接口。在图2所示实施例中,引线框架201包括两个引脚202。在其它实施例中,引线框架201可包括任意数目的引脚、芯片焊盘(die paddles)和/或其他适合的部件。
半导体芯片204可包括各种集成电路器件。在一个实施例中,半导体芯片204包括多个金属氧化物半导体场效应晶体管(MOSFET)、结型场效应晶体管(JFET)、绝缘栅双极型晶体管(IGBT)、电容和/或其他元器件。在其它实施例中,半导体芯片204可包括任何其他可用的电气或者机械零件。
如图2所示,半导体芯片204具有第一表面204a以及与第一表面204a相对的第二表面204b。在半导体芯片204的第一表面204a设置有多个键合点206。每个键合点206与相应的电耦接组件208耦接在一起,而电耦接组件208与相应的引脚202顺序耦接。在一个实施例中,电耦接组件208包括附着于键合点206的焊料球。此处所称“焊料”是指熔点在90℃~450℃范围内的一种易熔金属合金。这种焊料可以是铜、锡、铅、银、锌和/或其他适用金属中至少几种金属的合金。在其它实施例中,电耦接组件208包括焊料凸块、金凸块、铜柱凸块和/或其他导电部件。
塑型材料210包括环氧树脂和/或其他热固性聚合物。如图2所示,塑型材料210具有第一表面210a以及与第一表面210a相对的第二表面210b。其中第一表面210a靠近引线框架201,第二表面210b靠近半导体芯片204的第二表面204b,至少部分半导体芯片204的第二表面204b通过塑型材料210的第二表面210b暴露出来。在一个实施例中,塑型材料210的第二表面210b与半导体芯片204第二表面204b是共平面的。在另一个实施例中,塑型材料210具有从其第二表面210b向半导体芯片204延伸的开口,至少部分半导体芯片204的第二表面204b通过塑型材料204的开口暴露出来。在又一个实施例中,塑型材料210具有从其第二表面210b向半导体芯片204延伸的多个开口,部分半导体芯片204的第二表面204b通过塑型材料210的多个开口暴露出来。
在一个实施例中,微电子封装200进一步包括制作于半导体芯片204第二表面204b的热传导层214,至少部分热传导层214代替半导体芯片204的第二表面204b从塑型材料210的第二表面210b露出。在进一步的实施例中,微电子封装200还包括阻隔层212,阻隔层212位于半导体芯片204的第二表面204b和热传导层214之间。在另一实施例中,省去热传导层214,仅在半导体芯片204的第二表面204b形成阻隔层212。
在一些实施例中,阻隔层212包括二氧化硅(SiO2)、氮化硅(Si3O4)和/或其他适合的绝缘材料。在其它实施例中,阻隔层212包括钨(W)、钽(Ta)、铼(Re)、氧化钽(Ta2O5)和/或其他适合的难熔材料及其氧化物。在进一步的实施例中,阻隔层212由前述多种材料均匀混合和/或分层叠加而成。
一般地,热传导层214包括可导热并且可软焊的的材料。这里所称的“可软焊”是指该材料在回流焊中可被迅速地附着上焊料。在一个实施例中,热传导层214包括钛、镍、银三金属的合金。在另一个实施例中,热传导层214包括铜、铝、银和/或其他在回流焊中可附着焊料的金属。在又一个实施例中,热传导层214包括热传导率高于0.5W/(m·k)的金属、金属合金和/或其他适用材料的混合物。
图2所示的实施例中,塑型材料210具有从其第二表面210b向半导体芯片204延伸的开口211,热传导层214通过开口211暴露出来。在一个实施例中,塑型材料210的第二表面210b与热传导层214是共平面的,这样整个热传导层214都通过开口211暴露出来。在其他实施例中,塑型材料210的开口211还有其他结构,将在图4和图5中给出具体说明。在这些实施例中,至少部分热传导层214通过塑型材料210的第二表面210b暴露出来。
与现有的微电子封装相比,微电子封装200具有更好的散热性能。在一些实际应用中,微电子封装200附着于承载基板220(如图2中的虚线所示)上。在一个实施例中,承载基板220包括印制线路板,该印制线路板包括散热焊盘224和多个接触焊盘222。位于半导体芯片204第二表面204b上的热传导层214通过焊锡膏、环氧树脂和/或其他适用的导热胶(未画出)直接接触散热焊盘224。引脚202的第二部分202b通过焊锡膏或者其他可用的导电物质(未画出)接触相应的接触焊盘222。在其它实施例中,承载基板220包括陶瓷基片和/或其他可用的基片。在进一步的实施例中,承载基板220还包括金属层、散热片和/或其他可用的部件。
在实际应用中,功率和/或数据信号从承载基板220经过接触焊盘222和引脚202被提供给半导体芯片204,然后半导体芯片204根据所提供的功率和/或数据信号执行一些预设的功能,如功率切换、信号处理等。在执行这些功能时,半导体芯片204就会产生热量。现有的微电子封装中,半导体芯片204产生的热量只能通过电耦接组件208、第一部分引脚202a和第二部分引脚202b传递到塑型材料210外部,这一散热路径称为第一散热路径。图2所示的微电子封装200中,除了第一散热路径外,半导体芯片204产生的热量还可通过第二散热路径来耗散:即半导体芯片产生的热量还可通过半导体芯片204的第二表面204b、阻隔层212以及接触承载基板220上散热焊盘224的热传导层214来耗散。这样,微电子封装200具有比现有的微电子封装更有效地散热效果。
图3A~3F是根据本发明一实施例的半导体芯片204和引线框架201在封装过程中的部分剖视图。如图3A所示,该封装过程的第一步包括采用背面研磨技术和/或其他技术来形成具有所需厚度的半导体芯片204。在一个实施例中,半导体芯片204的所需厚度与下列参数有关:(1)微电子封装200下半个体区的厚度(如图2所示的H);(2)电耦接组件208的支座高度。在其它实施例中,半导体芯片204的所需厚度由其他的参数决定。然后,该封装过程的第二步包括在半导体芯片204的第二表面204b制作阻隔层212。制作工艺可采用包括化学气相淀积(Chemical Vapor Deposition,CVD)工艺、原子层淀积(Atomic LayerDeposition,ALD)工艺和/或其他合适的淀积工艺。
图3B给出了进一步的淀积步骤,该步骤将热传导层214形成于阻隔层212的表面。在一个实施例中,热传导层214包括钛、镍、银三金属的合金,可通过CVD、ALD、溅镀、电淀积和/或其他适用的技术来制作。在其它实施例中,热传导层214可以通过丝网印制、胶粘和/或其他工艺与阻隔层212键合。
配置有阻隔层212和热传导层214的半导体芯片204被翻转,然后通过点焊、局部回流焊、电镀焊料凸块成型、焊球滴和/或其他可用的附着工艺将电耦接组件208附着于半导体芯片204的键合点206。然后,如图3C所示,半导体芯片204再次被翻转,并通过电耦接组件208附着于引线框架201上,如图3C中箭头217的方向所示。接着,半导体芯片204与引线框架201可通过回流焊(例如在回流焊炉中,未画出),以进一步稳固两者间的附着关系。
如图3D所示,该工艺的另一个步骤包括将引线框架201和半导体芯片204封入图2所示的塑型材料210中。塑型材料210通过模具240来制作,模具240包括位于引脚202上方的第一部分240a和位于引脚202下方的第二部分240b。半导体芯片204与引线框架201一起被置于模具240的内部空腔241内。在一个实施例中,热传导层214与模具240的空腔底面242平齐。在另一个实施例中,在模具240的下表面242上和热传导层214之间有缓冲材料,例如橡胶片(未画出)。缓冲材料至少有助于降低后面制作塑型材料210时半导体芯片204破裂和/或注入的塑形材料210掩蔽热传导层214的风险。在其它实施例中,热传导层214凹进内部空腔241的底面242,或者具有其他可用的结构。然后,将塑型材料210注入模具240的内部空腔241内并使之固化以封入引线框架201和半导体芯片204。
在一个实施例中,该封装过程还包括一些额外的后续处理步骤。例如,去除毛边的步骤,包括去除微电子封装200的底面和/或引脚202周围溢出的塑型材料。在其它实施例中,后续处理步骤还包括电镀引脚、截脚与整形、切割成单颗封装和/或其它可用的步骤。
参见图3A-3D,热传导层214淀积于阻隔层212之上。在其它实施例中,可采用其他原理将热传导层214制作或固定于半导体芯片204上。如图3E所示,在一个实施例中,如图3E所示,热传导层214包括经固-固结合或者粘着剂附着于阻隔层212上的热传导箔片216(铜箔或铝箔)。在另一个实施例中,如图3F所示,热传导层214包括构件230,其中构件230包括导热层232和粘结层234。在封装过程中,可在塑型材料210注入前或注入后将构件230附着于半导体芯片204的第二表面204b。
虽然在图2所示的实施例中,塑型材料210的第二表面与热传导层214是共平面的,在其它实施例中,塑型材料210可能凹陷入塑形材料210中。图4是根据本发明另一实施例的微电子封装的剖视图。其中塑形材料210具有从其第二表面210b向半导体芯片204延伸的开口231,热传导层214凹入塑型材料的开口231中,几乎整个热传导层214从开口231暴露出来。
在一个实施例中,可采用适当的模具(未画出)在封装过程中制作开口231。在另一个实施例中,可先使塑型材料210封入整个半导体芯片204,然后移除塑型材料210的一部分来制作开口231。在其他实施例中,可采用任何适用的技术来制作开口231。
在一个实施例中,将半导体芯片204安装至承载基板220时,可在开口231内填充焊料膏和/或可用的热传导材料。在另一个实施例中,在开口231内设置导热垫片,该导热垫片与热传导层214相接触。
图5是根据本发明又一实施例的微电子封装的剖视图。如图5所示,塑型材料210包括多个开口213,通过每个开口213露出热传导层214的一部分。可采用激光烧蚀、蚀刻和/或其他可用的技术来制作开口213。在安装至承载基板220之前,可在每个开口213中填充焊料膏250和/或其他可用的热传导材料。
本发明的一实施例还提供了一种微电子封装的散热方法,包括:经第一散热路径传导半导体芯片产生的第一部分热量,该第一散热路径包括通过电耦接组件耦接至键合点的引脚,其中该键合点位于半导体芯片的第一表面;以及经第二散热路径传导半导体芯片产生的第二部分热量,该第二散热路径包括制作于半导体芯片第二表面的热传导层,其中该热传导层与承载基板的散热焊盘直接接触。在一个实施例中,该热传导层包括钛、镍、银三金属的合金。
在一个实施例中,微电子封装进一步包括塑型材料,该塑形材料具有第一表面以及与第一表面相对的第二表面,至少部分地封入半导体芯片、引线框架和电耦接组件。前述引脚包括通过电耦接组件耦接至半导体芯片键合点的第一部分引脚和暴露于塑型材料外部的第二部分引脚。其中传导第一部分热量的步骤包括经电耦接组件、第一部分引脚和第二部分引脚将第一部分热量传导到塑型材料的外部。
在一个实施例中,塑型材料还具有从其第二表面向半导体芯片延伸的开口,其中传导第二部分热量的步骤包括经半导体芯片的第二表面和形成于半导体芯片第二表面的热传导层,通过塑型材料的开口将第二部分热量传导至塑型材料的外部。
上述本发明的说明书和实施仅仅以示例性的方式对本发明进行了说明,这些实施例不是完全详尽的,并不用于限定本发明的范围。对于公开的实施例进行变化和修改都是可能的,其他可行的选择性实施例和对实施例中元件的等同变化可以被本技术领域的普通技术人员所了解。本发明所公开的实施例的其他变化和修改并不超出本发明的精神和保护范围。

Claims (15)

1.一种微电子封装,包括:
半导体芯片,具有第一表面以及与第一表面相对的第二表面,其中在第一表面设置有键合点;
引线框架,靠近半导体芯片,具有引脚;
电耦接组件,耦接于半导体芯片的键合点与引线框架的引脚之间;以及
塑型材料,具有第一表面以及与第一表面相对的第二表面,该塑型材料至少部分地封入半导体芯片、引线框架和电耦接组件;
其中至少部分半导体芯片的第二表面通过塑型材料的第二表面暴露出来。
2.如权利要求1所述的微电子封装,其中所述塑型材料具有从其第二表面向半导体芯片延伸的开口,至少部分半导体芯片的第二表面通过塑型材料的开口暴露出来。
3.如权利要求1所述的微电子封装,其中所述塑型材料具有从其第二表面向半导体芯片延伸的多个开口,部分半导体芯片的第二表面通过塑型材料的多个开口暴露出来。
4.如权利要求1所述的微电子封装,其中所述塑型材料的第二表面与半导体芯片的第二表面共平面。
5.如权利要求1所述的微电子封装,进一步包括制作于半导体芯片第二表面的热传导层,至少部分热传导层代替半导体芯片的第二表面从塑型材料的第二表面露出。
6.如权利要求5所述的微电子封装,进一步包括位于所述半导体芯片第二表面和热传导层之间的阻隔层。
7.如权利要求5所述的微电子封装,其中所述塑型材料的第二表面与热传导层共平面。
8.如权利要求5所述的微电子封装,其中所述塑型材料具有从其第二表面向半导体芯片延伸的开口,所述热传导层凹入塑型材料的开口中。
9.如权利要求5所述的微电子封装,其中所述塑型材料具有从其第二表面向半导体芯片延伸的开口,至少部分热传导层通过塑型材料的开口暴露出来。
10.如权利要求5所述的微电子封装,其中所述热传导层包括钛、镍、银三金属的合金。
11.如权利要求1所述的微电子封装,其中所述引脚包括第一部分引脚和第二部分引脚,第一部分引脚通过电耦接组件耦接至半导体芯片的键合点,第二部分引脚暴露于塑型材料的外部。
12.一种微电子封装的散热方法,包括:
经第一散热路径传导半导体芯片产生的第一部分热量,所述第一散热路径包括通过电耦接组件耦接至键合点的引脚,该键合点位于半导体芯片的第一表面;以及
经第二散热路径传导半导体芯片产生的第二部分热量,所述第二散热路径包括制作于半导体芯片第二表面的热传导层,该热传导层与承载基板的散热焊盘直接接触。
13.如权利要求12所述的散热方法,其中微电子封装进一步包括:
塑型材料,具有第一表面以及与第一表面相对的第二表面,至少部分地封入半导体芯片、引线框架和电耦接组件;其中
所述引脚包括通过电耦接组件耦接至半导体芯片键合点的第一部分引脚和暴露于塑型材料外部的第二部分引脚;其中
传导第一部分热量的步骤包括经电耦接组件、第一部分引脚和第二部分引脚将第一部分热量传导到塑型材料的外部。
14.如权利要求13所述的散热方法,其中塑型材料具有从其第二表面向半导体芯片延伸的开口,其中传导第二部分热量的步骤包括经半导体芯片的第二表面和形成于半导体芯片第二表面的热传导层,通过塑型材料的开口将第二部分热量传导至塑型材料的外部。
15.如权利要求12所述的散热方法,其中所述热传导层包括钛、镍、银三金属的合金。
CN2011104345229A 2010-12-16 2011-12-15 微电子封装及其散热方法 Pending CN102522376A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/970,729 US8283758B2 (en) 2010-12-16 2010-12-16 Microelectronic packages with enhanced heat dissipation and methods of manufacturing
US12/970,729 2010-12-16

Publications (1)

Publication Number Publication Date
CN102522376A true CN102522376A (zh) 2012-06-27

Family

ID=46233303

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201120538085.0U Expired - Fee Related CN202352647U (zh) 2010-12-16 2011-12-15 一种微电子封装
CN2011104345229A Pending CN102522376A (zh) 2010-12-16 2011-12-15 微电子封装及其散热方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201120538085.0U Expired - Fee Related CN202352647U (zh) 2010-12-16 2011-12-15 一种微电子封装

Country Status (3)

Country Link
US (1) US8283758B2 (zh)
CN (2) CN202352647U (zh)
TW (1) TWI485817B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103247542A (zh) * 2012-08-10 2013-08-14 福建闽航电子有限公司 一种集成电路陶瓷封装外壳引出端的制作方法及专用引线框架
CN104103609A (zh) * 2013-04-04 2014-10-15 英飞凌科技奥地利有限公司 封装及其制造方法
CN104411619A (zh) * 2012-07-06 2015-03-11 德克萨斯仪器股份有限公司 传感器mems器件悬臂封装
CN105097727A (zh) * 2015-06-23 2015-11-25 苏州日月新半导体有限公司 半导体封装结构及其封装方法
CN108352364A (zh) * 2015-09-01 2018-07-31 马科技术解决方案控股公司 空气腔封装
CN109411440A (zh) * 2018-12-11 2019-03-01 杰群电子科技(东莞)有限公司 一种功率模块和功率模块加工方法
CN110767616A (zh) * 2019-10-30 2020-02-07 太极半导体(苏州)有限公司 一种分拣倒装芯片的封盖高导热封装结构及其封装工艺

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8629539B2 (en) 2012-01-16 2014-01-14 Allegro Microsystems, Llc Methods and apparatus for magnetic sensor having non-conductive die paddle
US10234513B2 (en) 2012-03-20 2019-03-19 Allegro Microsystems, Llc Magnetic field sensor integrated circuit with integral ferromagnetic material
US9666788B2 (en) 2012-03-20 2017-05-30 Allegro Microsystems, Llc Integrated circuit package having a split lead frame
US9812588B2 (en) 2012-03-20 2017-11-07 Allegro Microsystems, Llc Magnetic field sensor integrated circuit with integral ferromagnetic material
CN103035604B (zh) 2012-12-17 2014-07-16 矽力杰半导体技术(杭州)有限公司 一种倒装芯片封装结构及其制作工艺
US9076783B2 (en) * 2013-03-22 2015-07-07 Freescale Semiconductor, Inc. Methods and systems for selectively forming metal layers on lead frames after die attachment
CN103400819B (zh) 2013-08-14 2017-07-07 矽力杰半导体技术(杭州)有限公司 一种引线框架及其制备方法和应用其的封装结构
US9678109B2 (en) * 2014-01-09 2017-06-13 Taiwan Semiconductor Manufacturing Co., Ltd. Probe card
US10892210B2 (en) * 2016-10-03 2021-01-12 Delta Electronics, Inc. Package structures
US10679929B2 (en) 2017-07-28 2020-06-09 Advanced Semiconductor Engineering Korea, Inc. Semiconductor package device and method of manufacturing the same
US10991644B2 (en) 2019-08-22 2021-04-27 Allegro Microsystems, Llc Integrated circuit package having a low profile
CN114615790A (zh) * 2020-12-09 2022-06-10 深南电路股份有限公司 耦合器及电子设备
US20230059142A1 (en) * 2021-08-17 2023-02-23 Texas Instruments Incorporated Flip chip packaged devices with thermal interposer

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1127429A (zh) * 1994-08-30 1996-07-24 株式会社日立制作所 半导体装置
US6208513B1 (en) * 1995-01-17 2001-03-27 Compaq Computer Corporation Independently mounted cooling fins for a low-stress semiconductor package
US20090115035A1 (en) * 2007-11-06 2009-05-07 National Semiconductor Corporation Integrated circuit package
US20100252918A1 (en) * 2009-04-06 2010-10-07 Jiang Hunt H Multi-die package with improved heat dissipation

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004030075A1 (ja) * 2002-09-26 2004-04-08 Renesas Technology Corp. 半導体装置の製造方法
TWI287275B (en) * 2005-07-19 2007-09-21 Siliconware Precision Industries Co Ltd Semiconductor package without chip carrier and fabrication method thereof
US7619303B2 (en) * 2007-12-20 2009-11-17 National Semiconductor Corporation Integrated circuit package

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1127429A (zh) * 1994-08-30 1996-07-24 株式会社日立制作所 半导体装置
US6208513B1 (en) * 1995-01-17 2001-03-27 Compaq Computer Corporation Independently mounted cooling fins for a low-stress semiconductor package
US20090115035A1 (en) * 2007-11-06 2009-05-07 National Semiconductor Corporation Integrated circuit package
US20100252918A1 (en) * 2009-04-06 2010-10-07 Jiang Hunt H Multi-die package with improved heat dissipation

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104411619A (zh) * 2012-07-06 2015-03-11 德克萨斯仪器股份有限公司 传感器mems器件悬臂封装
CN103247542A (zh) * 2012-08-10 2013-08-14 福建闽航电子有限公司 一种集成电路陶瓷封装外壳引出端的制作方法及专用引线框架
CN103247542B (zh) * 2012-08-10 2015-09-09 福建闽航电子有限公司 一种集成电路陶瓷封装外壳引出端的制作方法及专用引线框架
CN104103609A (zh) * 2013-04-04 2014-10-15 英飞凌科技奥地利有限公司 封装及其制造方法
US9961798B2 (en) 2013-04-04 2018-05-01 Infineon Technologies Austria Ag Package and a method of manufacturing the same
CN105097727A (zh) * 2015-06-23 2015-11-25 苏州日月新半导体有限公司 半导体封装结构及其封装方法
CN108352364A (zh) * 2015-09-01 2018-07-31 马科技术解决方案控股公司 空气腔封装
CN108352364B (zh) * 2015-09-01 2021-07-13 马科技术解决方案控股公司 空气腔封装
CN109411440A (zh) * 2018-12-11 2019-03-01 杰群电子科技(东莞)有限公司 一种功率模块和功率模块加工方法
CN110767616A (zh) * 2019-10-30 2020-02-07 太极半导体(苏州)有限公司 一种分拣倒装芯片的封盖高导热封装结构及其封装工艺

Also Published As

Publication number Publication date
TW201240031A (en) 2012-10-01
US20120153446A1 (en) 2012-06-21
TWI485817B (zh) 2015-05-21
US8283758B2 (en) 2012-10-09
CN202352647U (zh) 2012-07-25

Similar Documents

Publication Publication Date Title
CN202352647U (zh) 一种微电子封装
US7541681B2 (en) Interconnection structure, electronic component and method of manufacturing the same
JP5442368B2 (ja) 直付リード線を備えるicチップパッケージ
US7863098B2 (en) Flip chip package with advanced electrical and thermal properties for high current designs
US7291869B2 (en) Electronic module with stacked semiconductors
US7061080B2 (en) Power module package having improved heat dissipating capability
US7663212B2 (en) Electronic component having exposed surfaces
KR100867575B1 (ko) 열방출 능력이 개선된 전력용 모듈 패키지 및 그 제조 방법
JP4614586B2 (ja) 混成集積回路装置の製造方法
US8163601B2 (en) Chip-exposed semiconductor device and its packaging method
TWI520280B (zh) 改善半導體封裝之散熱的系統和方法
US7221055B2 (en) System and method for die attach using a backside heat spreader
KR101519062B1 (ko) 반도체 소자 패키지
US20120319275A1 (en) Semiconductor device with heat spreader
JP2009537990A (ja) 折曲ヒートシンクを有するフリップチップmlp
JP2982126B2 (ja) 半導体装置およびその製造方法
US20120168919A1 (en) Semiconductor package and method of fabricating the same
US20100252918A1 (en) Multi-die package with improved heat dissipation
WO2006020822A2 (en) Integrated circuit chip packaging assembly
WO2008059301A1 (en) An electronic component and method for its production
CN103972199B (zh) 线键合方法和结构
JP3685659B2 (ja) 半導体装置の製造方法
JP2008135735A (ja) 回路装置
CN113451244A (zh) 双面散热的mosfet封装结构及其制造方法
US8618653B2 (en) Integrated circuit package system with wafer scale heat slug

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20120627