CN102511159A - 图像处理装置及其控制方法 - Google Patents

图像处理装置及其控制方法 Download PDF

Info

Publication number
CN102511159A
CN102511159A CN2010800417221A CN201080041722A CN102511159A CN 102511159 A CN102511159 A CN 102511159A CN 2010800417221 A CN2010800417221 A CN 2010800417221A CN 201080041722 A CN201080041722 A CN 201080041722A CN 102511159 A CN102511159 A CN 102511159A
Authority
CN
China
Prior art keywords
view data
processing unit
signal
graphics processing
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010800417221A
Other languages
English (en)
Other versions
CN102511159B (zh
Inventor
立川知弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Publication of CN102511159A publication Critical patent/CN102511159A/zh
Application granted granted Critical
Publication of CN102511159B publication Critical patent/CN102511159B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/024Details of scanning heads ; Means for illuminating the original
    • H04N1/028Details of scanning heads ; Means for illuminating the original for picture information pick-up
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/32Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
    • H04N1/32561Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using a programmed control device, e.g. a microprocessor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/00912Arrangements for controlling a still picture apparatus or components thereof not otherwise provided for
    • H04N1/00931Synchronising different operations or sub-apparatus, e.g. controlling on-times taking into account different warm-up times
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2201/00Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
    • H04N2201/0077Types of the still picture apparatus
    • H04N2201/0091Digital copier; digital 'photocopier'

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Facsimiles In General (AREA)
  • Facsimile Heads (AREA)

Abstract

在具有用于按第一时钟信号操作的第一图像处理单元和按具有比第一频率高的第二频率的第二时钟信号操作的第二图像处理单元的图像处理装置中,如果图像数据从第一图像处理单元供给第二图像处理单元,则当图像数据的行内图像数据正被发送并且存在图像数据中的将被处理的像素数据时,第二时钟信号被供给第二图像处理单元。如果行内图像数据正被发送并且不存在图像数据中的将被处理的像素数据,则没有时钟信号被供给第二图像处理单元。

Description

图像处理装置及其控制方法
技术领域
本发明涉及通过使图像数据信号与离散的有效像素信号和连续的有效像素信号同步来交换图像数据的接口技术。
背景技术
存在这样的接口,其使用同步时钟、指示图像数据中的有效像素的定时的有效像素信号和图像数据来发送和接收图像数据。以下描述具有这样的接口的图像处理装置彼此连接的示例。例如,在第一图像处理装置(其在离散的定时输出每行的有效像素信号)连接到第二图像处理装置(其对于每行需要连续的有效像素信号)、并且当有效像素信号失效(not asserted)时识别为行间隔、并且图像数据从第一图像处理装置发送到第二图像处理装置的情况下,需要在它们之间提供用于存储单行图像数据的行缓冲器。具体地讲,行缓冲器存储根据离散的有效像素信号从第一图像处理装置输出的单行图像数据。存储的单行图像数据然后与连续的有效像素信号一起被供给第二图像处理装置。这样的使用行缓冲器的常规方法需要用于存储单行图像数据的行缓冲器,因此,面对增加成本的挑战。
同时,日本专利公开No.2003-087639提出了这样一种技术,即,当图像处理装置被连接时,使用通过执行延迟的有效像素信号和原始的有效像素信号的逻辑OR而获得的信号作为时钟门控(clockgate),从而降低当图像数据无效时的时间段期间的功耗。
以下描述当使用日本专利公开No.2003-087639中所公开的技术来连接前述第一图像处理装置和第二图像处理装置时所面对的挑战。
图1是示出日本专利公开No.2003-087639中所述的方法应用于下述情况的示例的示图,所述情况即,四个时钟(四个周期)对于输出离散的有效像素信号的第一图像处理装置中的后续图像处理是必要的。
时钟信号100总是作为同步时钟输出。标号101表示有效像素信号,其在图像数据中的有效像素的定时为高电平。标号102表示通过将有效像素信号101延迟四个时钟周期而获得的延迟的有效像素信号,这对于图像处理是必要的。门信号103通过执行有效像素信号101和延迟的有效像素信号102的逻辑OR而产生。标号104表示通过用门信号103对时钟信号100进行门控而获得的时钟信号。标号105表示通过门控时钟信号104被指示为有效的图像数据。后一图像处理装置使用门控时钟信号104作为时钟来处理图像数据105中的有效像素信号101有效的部分。
后一图像处理装置可在如以上在日本专利公开No.2003-087639中所述那样获得的门控时钟信号104的前沿110处获得有效图像数据105,在前沿110,有效像素信号101有效。然而,无效的图像数据在前沿111处输入,这是因为有效像素信号101无效。另外,虽然在每行的后端需要四个时钟周期,但是门控时钟信号104在行的后端具有少于四个的周期。也就是说,在定时112时的第四个周期时间,不需要第四个时钟。这显示了下述问题,即,在前沿111处产生额外的时钟边沿,并且在定时112没有产生时钟。换句话讲,所面对的挑战是,日本专利公开No.2003-087639中所公开的方法不能按原样应用于以下情况,即,输出离散的有效像素信号的图像处理装置与需要连续的有效像素信号的图像处理装置连接。
发明内容
本发明的一方面是消除常规技术的上述问题。
本发明的特征是提供一种图像处理装置和提供其中的控制方法,所述图像处理装置使用时钟信号和有效像素信号,以使得能够将离散的有效像素信号供给需要连续的有效像素信号的图像处理单元,并且消除对于按照惯例需要的、用于一行的行缓冲器的需要。
根据本发明的一方面,提供一种图像处理装置,所述图像处理装置包括第一图像处理部件和第二图像处理部件,所述第一图像处理部件用于按具有第一频率的第一时钟信号操作,所述第二图像处理部件用于按具有比第一频率高的第二频率的第二时钟信号操作,所述装置包括:控制部件,其用于在图像数据从所述第一图像处理部件供给所述第二图像处理部件的情况下,执行控制以使得如果所述图像数据的行内图像数据正被发送并且存在所述图像数据中的将被处理的像素数据,则所述第二时钟信号被供给所述第二图像处理部件,如果所述图像数据的行内图像数据正被发送并且不存在所述图像数据中的将被处理的像素数据,则没有时钟信号被供给所述第二图像处理部件,并且无论是否存在所述图像数据中的将被处理的像素数据,如果所述图像数据的行内图像数据没有正被发送,则所述第二时钟信号被供给所述第二图像处理部件。
根据本发明的另一方面,提供一种用于控制图像处理装置的方法,所述图像处理装置包括第一图像处理单元和第二图像处理单元,所述第一图像处理单元按具有第一频率的第一时钟信号操作,所述第二图像处理单元按具有比第一频率高的第二频率的第二时钟信号操作,所述方法包括:控制步骤,当图像数据从所述第一图像处理单元输入到所述第二图像处理单元时,所述控制步骤执行控制以使得如果所述图像数据的行内图像数据正被发送并且存在所述图像数据中的将被处理的像素数据,则所述第二时钟信号被供给所述第二图像处理单元,如果所述图像数据的行内图像数据正被发送并且不存在所述图像数据中的将被处理的像素数据,则没有时钟信号被供给所述第二图像处理单元,并且无论是否存在所述图像数据中的将被处理的像素数据,如果所述图像数据的行内图像数据没有正被发送,则所述第二时钟信号被供给所述第二图像处理单元。
从以下参照附图对示例性实施例的描述,本发明的进一步的特征和方面将变得明白。
附图说明
并入本说明书并构成本说明的一部分的附图示出本发明的实施例,并与描述一起用于说明本发明的原理。
图1是示出当应用常规技术时所面对的挑战的定时图。
图2是描述根据本发明实施例的复印机的构造的框图。
图3是描述根据本发明实施例的图像处理单元的构造的框图。
图4是描述由根据本发明实施例的复印机执行的复印操作的流程图。
图5是描述图像读取器和读取器侧图像处理单元的输出信号波形的示图。
图6是描述打印侧图像处理单元和打印单元的输入接口波形的示图。
图7是描述根据第一实施例的时钟门控单元的构造的框图。
图8是描述由根据第一实施例的时钟门控单元执行的处理的流程图。
图9是描述由行内信号产生电路执行的用于产生行内信号的处理的流程图。
图10是描述用于产生用于连续的有效像素信号的时钟的处理的流程图。
图11是描述根据第一实施例的门控时钟信号的产生的定时图。
图12是描述根据第一实施例的时钟门控电路的示例的框图。
图13是描述根据第二实施例的时钟门控单元的构造的框图。
图14是描述根据第二实施例的用于产生用于连续的有效像素信号的时钟的处理的流程图。
图15是描述根据第二实施例的用于产生门控时钟的方法的定时图。
图16是描述根据第二实施例的时钟门控电路的示例的框图。
具体实施方式
现在将在下文中参照附图对本发明的实施例进行详细描述。要理解,以下实施例并非意图限制本发明的权利要求,并且对于根据本发明的解决所述问题的手段,并非所有根据以下实施例描述的方面的组合都是必定需要的。
图2是描述根据本发明实施例的复印机200的构造的框图。
CPU 201根据存储在存储器(RAM)203中的程序来控制整个复印机200的操作。用户接口(UI)单元208根据用户操作向CPU201通知用户操作所指示的内容。此外,UI单元208包括向用户显示消息、警告等的显示单元。图像读取器204是扫描仪,其例如读取纸张形式的原稿以获得指示原稿的图像的图像数据。图像处理单元205对由图像读取器204获得的图像数据执行图像处理。打印单元206包括打印机引擎,并在纸张介质上打印基于图像数据的图像,所述图像数据经过由图像处理单元205执行的图像处理。时钟(CLK)发生器207产生时钟(CLK)信号,并将该时钟信号供给图像读取器204、图像处理单元205和打印单元206。系统总线202提供CPU 201、UI单元208、存储器203和图像处理单元205之间的连接。注意,在从由CPU 201执行的程序所安装于的HDD(未显示)执行这些程序时,这些程序被加载到存储器203中,然后在CPU 201的控制下被执行。
图3是描述根据本实施例的图像处理单元205的构造的框图,与以上在图2中所述的部分共同的部分用相同的标号表示。
标号307、308和310表示从时钟发生器207分别供给图像读取器204、图像处理单元205和打印单元206的时钟信号。图像处理单元205包括读取器侧图像处理单元(第一图像处理单元)301和302、打印侧图像处理单元(第二图像处理单元)304和305、以及CLK门控单元303。图像数据信号313是从读取器侧图像处理单元302输出的图像数据,有效像素信号311从读取器侧图像处理单元302输出。门控时钟信号312是用于操作打印侧图像处理单元304和305的时钟信号。CLK门控单元303输出通过用有效像素信号311对时钟信号308进行门控而获得的门控时钟信号312。
图4是描述由根据本实施例的复印机执行的复印处理的流程图。
首先,在步骤S101中,CPU 201等待用户通过按下UI单元208上的复印按钮来输入开始复印处理的指令。当接收到开始复印的指令时,所述处理进入步骤S102,在步骤S102中,图像处理单元205的CLK门控单元303开始时钟信号308的门控处理。在步骤S103中,对读取器侧图像处理单元301和302以及打印侧图像处理单元304和305设置图像处理的内容。接着,所述处理进入步骤S104,在步骤S104中,打印单元206开始为打印处理做准备,以使得当图像数据输入时能够执行打印处理。所述处理然后进入步骤S105,在步骤S105中,图像读取器204开始用于读取原稿的处理,读取的图像数据通过图像处理单元205输入到打印单元206中。所述处理然后进入步骤S106,并等待由打印单元206执行的打印处理的完成,或者等待用户通过按下UI单元208上的打印取消按钮来输入结束所述处理的指令。如果在步骤S106中确定要结束所述处理,则所述处理进入步骤S107,在步骤S107中,确定用户是否已通过按下UI单元208上的断电按钮来发出断电指令,如果没有断电指令,则所述处理返回到步骤S101,并重复前述处理。
以下描述输出离散的有效像素信号的图像处理单元与输入连续的有效像素信号的图像处理单元之间的连接,该连接是本实施例的特征。有效像素信号指示将被处理的像素数据存在于图像数据中的定时、或者图像数据中的将被处理的像素数据。
图5是描述根据本实施例的图像读取器204以及读取器侧图像处理单元301和302的输出信号波形的示图。
标号500表示从图像读取器204输出的信号的波形,标号501表示从读取器侧图像处理单元301输出的信号的波形,标号502表示从读取器侧图像处理单元302输出的信号的波形。
图像读取器204检测原稿的图像的浓度,打印单元206使用根据该浓度的图案打印图像。因此,供给图像读取器204的时钟信号307的频率低于供给打印单元206的时钟信号310的频率。另外,由于图像处理单元205将图像数据输出到打印单元206,所以供给图像处理单元205的时钟信号308的频率与供给打印单元206的时钟信号310的频率相同。因此,在读取器侧图像处理单元301中,与低频时钟信号307同步输出的图像信号与高频时钟信号308同步输入。为了这样做,在高频时钟信号的指定时间段对来自图像读取器204的输出信号进行采样,并在501所指示的定时输出该输出信号。由于该频率差异,从读取器侧图像处理单元301输出的有效像素信号在离散的定时取有效值。此外,如502所指示的、读取器侧图像处理单元302的输出信号波形所示,有效像素信号根据图像处理的内容可以是连续信号或离散信号。也就是说,可以说,读取器侧图像处理单元301和302是输出离散的有效像素信号的图像处理单元。
图6是描述打印侧图像处理单元304和305以及打印单元206的输入接口波形的示图。
标号600表示输入到打印侧图像处理单元304中的信号的波形,标号601表示输入到打印侧图像处理单元305中的信号的波形,标号602表示输入到打印单元206中的信号的波形。打印单元206需要连续地逐行地输入图像数据,因此,如602所指示的,需要逐行地输入具有连续波形的图像数据。换句话讲,要求输入连续的有效像素信号。为了将连续的有效像素信号输入到打印单元206中,如600和601所指示的,到打印侧图像处理单元304和305的输入也需要是连续的有效像素信号。也就是说,从读取器侧图像处理单元302输出的离散的有效像素信号必须被供给具有连续的有效像素信号的打印侧图像处理单元304。
通常不可能直接将如图5中的502所指示的来自读取器侧图像处理单元302的离散的有效像素信号直接输入到打印侧图像处理单元304,该打印侧图像处理单元304期望如600所指示的连续的有效像素信号的输入。因此,CLK门控单元303用于在离散的有效像素信号311生效(assert)时产生门控时钟信号312。然后,该门控时钟信号312被供给打印侧图像处理单元304,并用作图像处理单元304的操作时钟。在有效像素信号311失效时,门控时钟信号312不被供给打印侧图像处理单元304,以使得打印侧图像处理单元304的操作停止。从而,有效像素信号311在打印侧图像处理单元304侧看似连续。这样,有效像素信号311和图像数据信号313直接从读取器侧图像处理单元302输入到打印侧图像处理单元304中。如上所述,为了将输出离散的有效像素信号的读取器侧图像处理单元302和接收连续的有效像素信号的输入的打印侧图像处理单元304连接,根据本实施例的CLK门控单元303是必要的。以下描述产生打印侧图像处理单元304和305的操作时钟的CLK门控单元303。
第一实施例
以下对根据本发明的第一实施例的CLK门控单元303进行描述。
图7是描述根据第一实施例的CLK门控单元303的构造的框图,与前述附图中的部分共同的部分用相同的标号表示。
行内信号产生电路710包括:有效像素计数器713,对有效像素信号311生效期间的有效像素的数量进行计数;行长度寄存器711,在其中,预先设置每行的有效像素的数量;和控制电路714。控制电路714将有效像素计数器713的计数值与行长度寄存器711中设置的每行有效像素数量进行比较,如果确定计数值小于或等于每行有效像素数量,则输出行内信号703。行内信号703是指示行内图像数据的发送的定时的信号,当计数值小于或等于每行有效像素数量时为高电平。时钟(CLK)门控电路712通过用有效像素信号311和行内信号703对时钟信号308进行门控来产生门控时钟信号312。
图8是描述根据本实施例的用于控制CLK门控单元303的接口的处理的流程图。
首先,用于产生行内信号703的处理在步骤S200中开始。稍后将参照图9的流程图对步骤S200的处理进行详细描述。接着,所述处理进入步骤S201,在步骤S201中,开始产生用于连续的有效像素信号的门控时钟信号312的处理。稍后将参照图10的流程图对步骤S201的处理进行描述。
图9是描述由行内信号产生电路710执行的用于产生行内信号703的处理的流程图。
首先,在步骤S300中,在行长度寄存器711中设置每行有效像素数量。接着,所述处理进入步骤S301,在步骤S301中,将有效像素计数器713初始化为“0”。然后,所述处理进入步骤S302,在步骤S302中,确定有效像素是否已输入。有效像素是否已输入是通过有效像素信号311是否有效(高电平)来确定的。如果有效像素信号311无效,即,有效像素不是高电平,则重复步骤S302的处理,并且当有效像素信号311变为高电平时,所述处理进入步骤S303。在步骤S303中,确定有效像素计数器713的计数值是否是“0”。如果有效像素计数器713的计数值是“0”,则所述处理进入步骤S304,在步骤S304中,由于像素是行中的第一个有效像素,所以将行内信号703设置为高电平,并且所述处理进入步骤S305。另一方面,如果在S303中有效像素计数器713的计数值不是“0”,则由于行内信号703已经是高电平,所以所述处理进入步骤S305。在步骤S305中,将有效像素计数器713加1。所述处理然后进入步骤S306,在步骤S306中,确定有效像素计数器713的计数值是否达到在步骤S300中设置的行长度寄存器711的值(每行有效像素数量),即,计数值是否达到每行有效像素数量。如果在步骤S306中确定为否,则所述处理进入步骤S302,如果计数值达到每行有效像素数量,则所述处理进入步骤S307。在步骤S307中,由于单行像素信号的处理已完成,所以将行内信号703设置为低电平。然后,所述处理进入步骤S308,在步骤S308中,确定下一行是否存在,即,单页图像处理是否已完成,如果所述处理还未完成,则所述处理进入步骤S301。另一方面,如果确定所述处理已完成,则所述处理结束。
上述处理使得能够产生行内信号703,其在图像数据的行期间变为高电平,并在图像数据的行之间变为低电平。
图10是描述图8中的S201的处理的流程图,该处理用于产生用于连续的有效像素信号的时钟。
首先,在步骤S400中确定行内信号703是否是高电平,即,行内图像数据是否正被发送。如果行内图像数据正被发送,则所述处理进入步骤S401,如果行内图像数据没有正被发送,则所述处理进入步骤S404,在步骤S404中,按原样输出时钟信号308的时钟脉冲。在步骤S401中,基于有效像素信号311确定像素是否是有效像素。这里,如果像素被确定为是有效像素,则所述处理进入步骤S402,在步骤S402中,时钟信号308的时钟脉冲在没有被门控的情况下被输出为门控时钟信号312。另一方面,如果在步骤S401中像素被确定为不是有效像素,则所述处理进入步骤S403,在步骤S403中,不输出门控时钟信号312。在执行步骤S402、S403或S404的处理之后,所述处理进入步骤S405,在步骤S405中,确定像素是否是行中的最后像素,如果它不是行中的最后像素,则所述处理重复从步骤S400开始的处理。如果在步骤S405中像素被确定为最后像素,则所述处理结束。
以下参照图11的定时图描述根据第一实施例的用于产生门控时钟信号312的方法。在图11中,与前述图中的部分共同的部分用相同的标号表示,并且省略其描述。
时钟信号308是输出离散的有效像素信号的读取器侧图像处理单元302的时钟信号。有效像素信号311从读取器侧图像处理单元302输出。行内信号703从行内信号产生电路710输出。信号1101是通过执行对行内信号703的逻辑反相而获得的信号与有效像素信号311的逻辑OR而获得的。如此获得的信号1101用作输入信号,在时钟信号308的每一个后沿处保持信号1101的状态的信号是门控信号1102。执行门控信号1102和时钟信号308的逻辑AND获得门控时钟信号312。
在如此获得的门控时钟信号312用作操作时钟并且有效像素信号311和图像数据信号313输入到打印侧图像处理单元304的情况下,在门控时钟信号312的前沿1110处接收初始图像数据。在前沿1110之后,时钟312被掩蔽,接着在前沿1111处上升。实际上,虽然有效像素信号311一度变为低电平,但是在有效像素信号311的低电平期间时钟信号308被门控(不输出)。从而,在前沿1110处接收的有效像素信号311和在前沿1111处接收的有效像素信号311在打印侧图像处理单元304侧看似连续。类似地,在行内图像数据发送期间,由于时钟信号308在有效像素信号311的低电平期间被门控(不输出),所以有效像素信号311可在行中表现为连续。
另外,在行内图像数据发送期间,由于时钟信号308按原样被输出为门控时钟信号312,而没有被有效像素信号311门控,所以打印侧图像处理单元304可根据时钟信号312(308)执行内部处理和行间处理。
图12是描述根据第一实施例的CLK门控电路712的示例的框图,与前述图中的部分共同的部分用相同的标号表示。
首先,通过执行通过用反相器121使行内信号703反相而获得的信号和有效像素信号311的逻辑OR,在逻辑OR门122处获得信号126(对应于图11中的信号1101)。使用通过用反相器123使时钟信号308反相获得的时钟来接收信号126的输入的触发器124的输出是信号127(对应于图11中的信号1102)。在逻辑AND门125处执行作为门控信号的信号127和时钟信号308的逻辑AND。如此获得的时钟信号是将供给打印侧图像处理单元304和305的门控时钟信号312。
如上所述,第一实施例使得与离散的有效像素信号同步输出的图像数据能够被供给与连续的有效像素信号同步地接收并处理图像数据的图像处理单元,从而使得能够发送图像数据和执行该图像数据的处理。
另外,时钟信号在图像数据的行间期间也被供给接收器侧图像处理单元,这消除了下述问题,即,由于缺少在每行的后端产生的时钟,而导致图像处理单元不能在图像数据的行间期间执行处理。
第二实施例
接下来,将描述根据本发明的第二实施例的时钟门控单元303a。注意,根据第二实施例的复印机具有与以上在第一实施例中描述的构造类似的构造。以下描述时钟门控单元303a的构造与以上第一实施例中所述的构造的不同之处。在第二实施例中,对打印侧图像处理单元304和305在行之间需要五个时钟(五个周期)的情况进行描述。
首先,描述根据第二实施例的CLK门控电路303a的构造。
图13是描述根据第二实施例的CLK门控单元303a的构造的框图,与前述图中的部分共同的部分用相同的标号表示。
行内信号703是由行内信号产生电路710产生的、指示“行中”的信号。行内信号产生电路710与图7中的电路相同。行间时钟计数器132是对行之间的时钟的数量进行计数的计数器。控制电路133确定行间时钟计数器132的计数值是否达到打印侧图像处理单元304所需的行之间的时钟数量,并产生行间门控信号134。行间门控信号发生器135包括行间时钟计数器132和控制电路133,并产生行间门控信号134。CLK门控电路136接收有效像素信号311、行内信号703、行间门控信号134和时钟信号308,并产生门控时钟信号312。
接下来,对以下示例进行描述,即,基于行内信号703和有效像素信号311,在图像数据的行内期间对时钟信号308进行门控,而在图像数据的行间期间不对时钟信号308进行门控的情况下以等于所需的时钟周期的数量的次数输出时钟信号308。
图14是描述根据第二实施例的图8中的S201的处理的流程图,该处理用于产生用于连续的有效像素信号的时钟。
首先,在步骤S500中确定行内信号703是否指示行内图像数据。如果确定行内图像数据正被发送,则所述处理进入步骤S501,在步骤S501中,将行间时钟计数器132设置为初始值“1”。接着,所述处理进入步骤S502,在步骤S502中,确定是否已输出有效像素信号311。如果在步骤S502中确定有效像素信号311已输出,则所述处理进入步骤S503,在步骤S503中,时钟信号308的时钟脉冲在没有被门控的情况下被输出为门控时钟信号312。另一方面,如果在步骤S502中确定没有输出有效像素信号311,则所述处理进入步骤S504,在步骤S504中,不输出门控时钟信号312。
另一方面,如果在步骤S500中确定行内图像数据没有正被发送,则所述处理进入步骤S505,在步骤S505中,执行行间处理。在步骤S505中,确定行间时钟计数器132的计数值是否达到所需的时钟的数量(在第二实施例中,五个时钟)。时钟数量是预先设置在寄存器(未显示)等中的设置值。如果行间时钟计数器132的计数值还没有达到所需的时钟数量,则所述处理进入步骤S506,在步骤S506中,将行间时钟计数器132加1。所述处理然后进入步骤S507,在步骤S507中,输出门控时钟信号312的时钟脉冲。另一方面,如果在步骤S505中行间时钟计数器132的计数值已达到所需的时钟数量,则所述处理进入步骤S509,在步骤S509中,不输出门控时钟信号312。在执行步骤S503、S504、S507或步骤S509之后,所述处理进入步骤S510,在步骤S510中,确定像素是否是行中的最后像素。如果像素被确定为不是最后像素,则所述处理返回到步骤S500,并重复前述处理。如果在步骤S510中像素被确定为是最后像素,则所述处理结束。
接下来,将参照图15的定时图对根据第二实施例的用于产生门控时钟信号的方法进行描述。
时钟信号308被供给输出离散的有效像素信号的读取器侧图像处理单元302。有效像素信号311从读取器侧图像处理单元302输出。图像数据信号313从读取器侧图像处理单元302输出。行间门控信号134是这样的信号,当指示“行中”的行内信号703是高电平时该行间门控信号134使在时钟信号308的每一个后沿处保持有效像素信号311的状态。在行内信号703的低电平(指示“行外”)期间,如1501所指示的,行间门控信号134以如所需的时钟数量那么多的次数(在第二实施例中,五个时钟)变为高电平,其后变为低电平。执行如此获得的行间门控信号134和时钟信号308的逻辑AND获得门控时钟信号312。
通过使用如此获得的门控时钟信号312作为操作时钟,有效像素信号311和图像数据信号313被输入到打印侧图像处理单元304中。这使得在行内图像数据发送期间有效像素信号311能够看似连续。在图像数据的行间期间,打印侧图像处理单元304仅以行之间所需的时钟数量那么多的次数(图15中的1501所指示的五个时钟)输出门控时钟信号312,其后不输出门控时钟信号312。
这使得打印侧图像处理单元304可执行行内图像数据处理和行间图像数据处理这二者。
图16是描述根据第二实施例的CLK门控电路136的示例的框图。注意,图16中的与前述图中的部分共同的部分用相同的标号表示。
首先,在逻辑AND门161处通过执行行内信号703与有效像素信号311的逻辑AND获得的信号以及行间门控信号134被输入到逻辑OR门162中。逻辑OR门162然后输出信号163。该信号163是通过执行图15中的有效像素信号311和行间门信号134的逻辑OR而获得的信号。然后,触发器165使用通过用反相器164使时钟信号308的逻辑反相而获得的信号作为输入时钟,来接收信号163,并输出信号166(对应于图15中的行间门控信号134)。该信号166是通过将信号163延迟时钟信号308的脉冲宽度而获得的。然后,信号166和时钟信号308的逻辑AND由逻辑AND门167执行,结果被输出为门控时钟信号312。该门控时钟信号312在图15的定时图所指示的时间输出。
如上所述,除了上述第一实施例的效果之外,第二实施例还具有下述效果,即,限定将从每行的后端输出的时钟信号的数量,并输出与所限定的时钟数量相同的时钟数量。
本发明的方面还可通过读出并执行记录在存储设备上的程序以执行上述实施例的功能的系统或装置的计算机(诸如CPU或MPU的设备)和通过下述方法来实现,所述方法的步骤由系统或装置的计算机通过例如读出并执行记录在存储设备上的程序以执行上述实施例的功能来执行。为了这个目的,通过网络或者从用作存储设备的各种类型的记录介质(例如,计算机可读介质)将所述程序提供给所述计算机。
尽管已参照示例性实施例对本发明进行了描述,但是应该理解本发明不限于所公开的示例性实施例。应该给予以下权利要求的范围以最广泛的解释,以涵盖所有这样的修改以及等同的结构和功能。
本申请要求2009年9月24日提交的日本专利申请No.2009-219762的优先权,该日本专利申请的全部内容通过引用并入本文。

Claims (5)

1.一种图像处理装置,所述图像处理装置包括第一图像处理部件和第二图像处理部件,所述第一图像处理部件用于按具有第一频率的第一时钟信号操作,所述第二图像处理部件用于按具有比第一频率高的第二频率的第二时钟信号操作,所述装置包括:
控制部件,其用于在图像数据从所述第一图像处理部件供给所述第二图像处理部件的情况下,执行控制以使得如果所述图像数据的行内图像数据正被发送并且存在所述图像数据中的将被处理的像素数据,则所述第二时钟信号被供给所述第二图像处理部件,如果所述图像数据的行内图像数据正被发送并且不存在所述图像数据中的将被处理的像素数据,则没有时钟信号被供给所述第二图像处理部件,并且无论是否存在所述图像数据中的将被处理的像素数据,如果所述图像数据的行内图像数据没有正被发送,则所述第二时钟信号被供给所述第二图像处理部件。
2.根据权利要求1所述的图像处理装置,其中,在从每行图像数据中的初始像素数据被输入时到该行中的最后像素数据被输入时的时间段期间,所述控制部件确定所述图像数据的行内图像数据正被发送。
3.根据权利要求1或2所述的图像处理装置,其中,在从每行图像数据中的最后像素数据被输入时到后一行中的初始像素数据被输入时的时间段期间,所述控制部件确定所述图像数据的行内图像数据没有正被发送。
4.一种用于控制图像处理装置的方法,所述图像处理装置包括第一图像处理单元和第二图像处理单元,所述第一图像处理单元按具有第一频率的第一时钟信号操作,所述第二图像处理单元按具有比第一频率高的第二频率的第二时钟信号操作,所述方法包括:
控制步骤,当图像数据从所述第一图像处理单元输入到所述第二图像处理单元时,所述控制步骤执行控制以使得如果所述图像数据的行内图像数据正被发送并且存在所述图像数据中的将被处理的像素数据,则所述第二时钟信号被供给所述第二图像处理单元,如果所述图像数据的行内图像数据正被发送并且不存在所述图像数据中的将被处理的像素数据,则没有时钟信号被供给所述第二图像处理单元,并且无论是否存在所述图像数据中的将被处理的像素数据,如果所述图像数据的行内图像数据没有正被发送,则所述第二时钟信号被供给所述第二图像处理单元。
5.一种存储用于使图像处理装置执行控制步骤的程序的非短暂计算机可读存储介质,
所述图像处理装置包括第一图像处理单元和第二图像处理单元,所述第一图像处理单元按具有第一频率的第一时钟信号操作,所述第二图像处理单元按具有比第一频率高的第二频率的第二时钟信号操作,
所述控制步骤是下述步骤,即,当图像数据从所述第一图像处理单元输入到所述第二图像处理单元时,执行控制以使得如果所述图像数据的行内图像数据正被发送并且存在所述图像数据中的将被处理的像素数据,则所述第二时钟信号被供给所述第二图像处理单元,如果所述图像数据的行内图像数据正被发送并且不存在所述图像数据中的将被处理的像素数据,则没有时钟信号被供给所述第二图像处理单元,并且无论是否存在所述图像数据中的将被处理的像素数据,如果所述图像数据的行内图像数据没有正被发送,则所述第二时钟信号被供给所述第二图像处理单元。
CN201080041722.1A 2009-09-24 2010-07-23 图像处理装置及其控制方法 Active CN102511159B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009219762A JP5171770B2 (ja) 2009-09-24 2009-09-24 画像処理装置及びその制御方法
JP2009-219762 2009-09-24
PCT/JP2010/062966 WO2011036945A1 (en) 2009-09-24 2010-07-23 Image processing apparatus and control method therein

Publications (2)

Publication Number Publication Date
CN102511159A true CN102511159A (zh) 2012-06-20
CN102511159B CN102511159B (zh) 2014-05-07

Family

ID=43795707

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201080041722.1A Active CN102511159B (zh) 2009-09-24 2010-07-23 图像处理装置及其控制方法

Country Status (5)

Country Link
US (1) US8526023B2 (zh)
JP (1) JP5171770B2 (zh)
KR (1) KR101383969B1 (zh)
CN (1) CN102511159B (zh)
WO (1) WO2011036945A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5842881B2 (ja) * 2013-08-20 2016-01-13 コニカミノルタ株式会社 画像形成装置
JP7011373B2 (ja) * 2018-07-11 2022-01-26 キヤノン株式会社 複合機及びその制御方法、並びにプログラム

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003087639A (ja) * 2001-09-11 2003-03-20 Nec Corp 画像処理集積回路
US20070211290A1 (en) * 2001-09-28 2007-09-13 Canon Kabushiki Kaisha Printer control apparatus and method of controlling the same, printer and method of controlling the same, reader and method of controlling the same, and image forming system
CN101266772A (zh) * 2007-03-14 2008-09-17 佳能株式会社 显示控制设备以及显示控制设备的设置方法和程序
JP2009075973A (ja) * 2007-09-21 2009-04-09 Canon Inc 電子機器及び当該電子機器の電力制御方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63296559A (ja) * 1987-05-28 1988-12-02 Ricoh Co Ltd レ−ザ−プリンタ−同期装置
JPH11127316A (ja) * 1997-10-22 1999-05-11 Konica Corp 画像形成方法及び画像形成装置
US7128270B2 (en) * 1999-09-17 2006-10-31 Silverbrook Research Pty Ltd Scanning device for coded data
KR20080027083A (ko) * 2006-09-22 2008-03-26 삼성전자주식회사 아날로그/디지털 변환장치
JP2008262024A (ja) 2007-04-12 2008-10-30 Victor Co Of Japan Ltd 画像処理装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003087639A (ja) * 2001-09-11 2003-03-20 Nec Corp 画像処理集積回路
US20070211290A1 (en) * 2001-09-28 2007-09-13 Canon Kabushiki Kaisha Printer control apparatus and method of controlling the same, printer and method of controlling the same, reader and method of controlling the same, and image forming system
CN101266772A (zh) * 2007-03-14 2008-09-17 佳能株式会社 显示控制设备以及显示控制设备的设置方法和程序
JP2009075973A (ja) * 2007-09-21 2009-04-09 Canon Inc 電子機器及び当該電子機器の電力制御方法

Also Published As

Publication number Publication date
WO2011036945A1 (en) 2011-03-31
CN102511159B (zh) 2014-05-07
KR20120062872A (ko) 2012-06-14
KR101383969B1 (ko) 2014-04-10
JP2011071656A (ja) 2011-04-07
US20110261384A1 (en) 2011-10-27
US8526023B2 (en) 2013-09-03
JP5171770B2 (ja) 2013-03-27

Similar Documents

Publication Publication Date Title
TW475319B (en) Gated clock tree synthesis method
US6064492A (en) Image data interface between digital front end and printer
US7664219B2 (en) Flip-flop and shift register
CN102511159A (zh) 图像处理装置及其控制方法
EP1058180A2 (en) Control circuit having clock control unit
JPH08251398A (ja) 高アドレス能力印刷機の像信号を変調する方法及び装置
US5430554A (en) Video interface system sending image data together with clock signal received from image forming apparatus
KR100297983B1 (ko) 인쇄데이터포맷 변환장치
US6801332B1 (en) Composite apparatus and printer sharing method
JP5867022B2 (ja) プリンタ
KR100186226B1 (ko) 화상형성장치의 흰선 표현력 개선회로
JP7087509B2 (ja) 情報処理装置及び回路装置
JPH07162404A (ja) 同期制御装置
JP5717421B2 (ja) サーマルヘッド、及びサーマルプリンタ
JP2013226765A (ja) 画像記録装置
JP2790304B2 (ja) プリンタの印字制御装置
JP2014179677A (ja) メモリアクセス制御装置、画像形成装置及びメモリアクセス制御方法
JPH09254440A (ja) 電子写真プリンタ
JPH1115782A (ja) インタフェース制御装置、記録装置、情報処理システムおよび方法
JPH08130621A (ja) 記録制御装置
JP2004042538A (ja) 印刷装置
JP2000174972A (ja) 印刷デ―タフォ―マット変換装置
JP2000174944A (ja) 画像データ転送方法
JPH0564907A (ja) 通電時間制御方式及び通電時間制御回路
JP2002103696A (ja) プリンタ装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant