CN102427043B - 一种改善pmos器件载流子迁移率的方法 - Google Patents

一种改善pmos器件载流子迁移率的方法 Download PDF

Info

Publication number
CN102427043B
CN102427043B CN201110222150.3A CN201110222150A CN102427043B CN 102427043 B CN102427043 B CN 102427043B CN 201110222150 A CN201110222150 A CN 201110222150A CN 102427043 B CN102427043 B CN 102427043B
Authority
CN
China
Prior art keywords
carrier mobility
nitrogen
oxide layer
substrate
pmos device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110222150.3A
Other languages
English (en)
Other versions
CN102427043A (zh
Inventor
谢欣云
陈玉文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huali Microelectronics Corp
Original Assignee
Shanghai Huali Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huali Microelectronics Corp filed Critical Shanghai Huali Microelectronics Corp
Priority to CN201110222150.3A priority Critical patent/CN102427043B/zh
Publication of CN102427043A publication Critical patent/CN102427043A/zh
Application granted granted Critical
Publication of CN102427043B publication Critical patent/CN102427043B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明涉及半导体制造领域,尤其涉及一种改善PMOS器件载流子迁移率的方法。本发明公开了一种改善PMOS器件载流子迁移率的方法,通过在栅氧制备过程中,根据最后所需栅氧电性厚度目标,通过优化硅基氧化物的氧化时间来控制氧化层厚度,再通过调节去耦等离子氮化工艺的时间或功率,以及精确优化快速氮化退火工艺的时间,使得在基底氧化物层中的氮远离其与硅衬底接触面,以提高空穴的迁移率,从而改善PMOS晶体管的性能。

Description

一种改善PMOS器件载流子迁移率的方法
技术领域
本发明涉及半导体制造领域,尤其涉及一种改善PMOS器件载流子迁移率的方法。
背景技术
在半导体制造领域,提高金属氧化物半导体场效应晶体管(Metal-Oxide -Semiconductor Field Effect Transistor,简称MOSFET)载流子迁移率一直是热门主题;现今,业界通常在制程中通过引入应力工程或采用不同半导体材料沟道等方法来改善N沟道场效应晶体管(Negative Channel Metal-Oxide -Semiconductor ,简称PMOS)载流子(电子)的迁移率,但这些方法大大提高了制程的复杂程度。
发明内容
本发明公开了一种改善PMOS器件载流子迁移率的方法,其中,包括以下步骤:
步骤S1:在一硅衬底上生长基底氧化物层后,采用去耦等离子氮化工艺,氮化该基底氧化物层;
步骤S2:采用快速氮化退火工艺修复去耦等离子氮化工艺时的等离子损伤及氮气泡沫调剖工艺,淀积多晶硅栅;
其中,修复后的氧化物层中的氮远离其与硅衬底的接触面上。
上述的改善PMOS器件载流子迁移率的方法,其中,采用快速加热氧化工艺或原位水气生成工艺,在硅衬底上生长基底氧化物层。
上述的改善PMOS器件载流子迁移率的方法,其中,基底氧化物层的厚度为10-15A。
上述的改善PMOS器件载流子迁移率的方法,其中,氮化基底氧化物层的氮的剂量为2E15atom/cm2-5E15atom/cm2
上述的改善PMOS器件载流子迁移率的方法,其中,去耦等离子氮化工艺采用软等离子进行氮化工艺。
上述的改善PMOS器件载流子迁移率的方法,其中,快速氮化退火工艺的温度为1000-1100℃。
上述的改善PMOS器件载流子迁移率的方法,其中,快速氮化退火工艺的退火时间为10-50秒。
上述的改善PMOS器件载流子迁移率的方法,其中,基底氧化物层的材质为二氧化硅。
综上所述,由于采用了上述技术方案,本发明提出一种改善PMOS器件载流子迁移率的方法,通过在栅氧制备过程中,根据最后所需栅氧电性厚度目标,通过优化硅基氧化物的氧化时间来控制氧化层厚度,再通过调节去耦等离子氮化(Decouple Plasma Nitridation,简称DPN)工艺的时间或功率,以及精确优化快速氮化退火(Post Nitridation Anneal ,简称PNA)工艺的时间,使得在基底氧化物层中的氮远离其与硅衬底接触面,以提高空穴的迁移率,从而改善PMOS晶体管的性能。
附图说明
图1-3是本发明改善PMOS器件载流子迁移率的方法的流程示意图;
图4是改善前基底氧化物物层中氮的分布示意图;
图5是本发明改善PMOS器件载流子迁移率的方法改善后氮的分布示意图。
具体实施方式
下面结合附图对本发明的具体实施方式作进一步的说明:
如图1-3所示,一种改善PMOS器件载流子迁移率的方法,首先,在硅衬底1上采用快速加热氧化(Rapid Thermal Oxidation)或原位水气生成(In Situ Steam Generation,简称ISSG)工艺,生长覆盖硅衬底1的基底氧化物层2,该基底氧化物层2的材质为二氧化硅(SiO2);根据最后所需栅氧电性厚度目标,通过优化基底氧化物层2的氧化时间来控制基底氧化物层2的厚度;其中,基底氧化物层2的厚度在7-15A。
其次,采用软等离子进行去耦等离子氮化(Decoupled Plasma Nitridation,简称DPN)工艺3,利用剂量为2E15atom/cm2-8E15atom/cm2的氮(nitrogen)将基底氧化物层2氮化为氮硅氧化物(SiON)层4。
之后,在温度为1000-1100℃的环境下,进行快速氮化退火(Post Nitridation Anneal ,简称PNA)工艺5,其退火时间为30-100秒,以修复去耦等离子氮化工艺3时的等离子损伤(plasma damage),并进行氮气泡沫调剖(Nitrogen profile control)工艺后,淀积多晶硅栅(Poly deposition)7覆盖修复后的氮硅氧化物层6;其中,通过调节去耦等离子氮化工艺3的时间或功率,以及精确优化氮化退火工艺5的时间,使得在基底氧化物层2与硅衬底1接触面上具有少量的氮。
图4是改善前基底氧化物物层中氮的分布示意图;图5是本发明改善PMOS器件载流子迁移率的方法改善后氮的分布示意图。如图4-5所示,当进行DPN工艺后,氮硅氧化物层4中的氮(N)临近其与硅衬底1的接触面;继续进行PNA工艺后,被修复的氮硅氧化物层4中的氮(N)远离其与硅衬底1的接触面,由于二氧化硅中的氮远离其与硅衬底1的接触面能有效的提高空穴的迁移率,所以可以改善PMOS晶体管的性能。
综上所述,由于采用了上述技术方案,本发明提出一种改善PMOS器件载流子迁移率的方法,通过优化二氧化硅(SiO2)与硅衬底(Si-substrate)的接触面可以有效的提高载流子迁移率,即通过在栅氧制备过程中,根据最后所需栅氧电性厚度目标,通过优化硅基氧化物的氧化时间来控制氧化层厚度,再通过调节去耦等离子氮化(Decouple Plasma Nitridation,简称DPN)工艺的时间或功率,以及精确优化快速氮化退火(Post Nitridation Anneal ,简称PNA)工艺的时间,使得在基底氧化物层中的氮远离其与硅衬底接触面,以提高其空穴的迁移率,从而改善PMOS晶体管的性能。
以上对本发明的具体实施例进行了详细描述,但其只是作为范例,本发明并不限制于以上描述的具体实施例。对于本领域技术人员而言,任何对本发明进行的等同修改和替代也都在本发明的范畴之中。因此,在不脱离本发明的精神和范围下所作的均等变换和修改,都应涵盖在本发明的范围内。

Claims (3)

1.一种改善PMOS器件载流子迁移率的方法,其特征在于,包括以下步骤:
步骤S1:在一硅衬底上生长基底氧化物层后,采用去耦等离子氮化工艺,氮化该基底氧化物层;
步骤S2:采用快速氮化退火工艺修复去耦等离子氮化工艺时的等离子损伤及氮气泡沫调剖工艺,淀积多晶硅栅;
氮化基底氧化物层的氮的剂量为2E15atom/cm2-5E15atom/cm2
去耦等离子氮化工艺采用软等离子进行氮化工艺;
其中,修复后的氧化物层中的氮远离其与硅衬底的接触面上,采用快速加热氧化工艺或原位水气生成工艺,在硅衬底上生长基底氧化物层,基底氧化物层的厚度为10-15A,快速氮化退火工艺的时间为30-50秒。
2.根据权利要求1所述的改善PMOS器件载流子迁移率的方法,其特征在于,快速氮化退火工艺的温度为1000-1100℃。
3.根据权利要求1所述的改善PMOS器件载流子迁移率的方法,其特征在于,基底氧化物层的材质为二氧化硅。
CN201110222150.3A 2011-08-04 2011-08-04 一种改善pmos器件载流子迁移率的方法 Active CN102427043B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110222150.3A CN102427043B (zh) 2011-08-04 2011-08-04 一种改善pmos器件载流子迁移率的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110222150.3A CN102427043B (zh) 2011-08-04 2011-08-04 一种改善pmos器件载流子迁移率的方法

Publications (2)

Publication Number Publication Date
CN102427043A CN102427043A (zh) 2012-04-25
CN102427043B true CN102427043B (zh) 2015-06-17

Family

ID=45961008

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110222150.3A Active CN102427043B (zh) 2011-08-04 2011-08-04 一种改善pmos器件载流子迁移率的方法

Country Status (1)

Country Link
CN (1) CN102427043B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103887337A (zh) * 2012-12-21 2014-06-25 联华电子股份有限公司 半导体结构及其制作工艺
CN103887161A (zh) * 2014-03-20 2014-06-25 上海华力微电子有限公司 一种抑制掺杂原子在栅介质中扩散的方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1632922A (zh) * 2004-12-23 2005-06-29 上海华虹(集团)有限公司 一种新的超薄含氮栅介质制备方法
CN1645593A (zh) * 2004-01-22 2005-07-27 国际商业机器公司 栅极氧化物的选择性渗氮
CN101188212A (zh) * 2006-11-15 2008-05-28 株式会社瑞萨科技 半导体装置的制造方法
CN101577225A (zh) * 2008-05-09 2009-11-11 茂德科技股份有限公司 形成氮化硅层于栅极氧化物膜上的制备方法
CN101620995A (zh) * 2008-06-30 2010-01-06 中芯国际集成电路制造(北京)有限公司 栅极介质层及其制造方法、半导体器件及其制造方法
CN101728269A (zh) * 2008-10-21 2010-06-09 中芯国际集成电路制造(北京)有限公司 Pmos晶体管的制造方法及pmos晶体管
CN102054776A (zh) * 2009-10-28 2011-05-11 中芯国际集成电路制造(上海)有限公司 应力记忆作用半导体器件的制造方法
CN102122614A (zh) * 2010-01-08 2011-07-13 中芯国际集成电路制造(上海)有限公司 一种氮氧化硅栅氧化层制造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101740365A (zh) * 2008-11-17 2010-06-16 中芯国际集成电路制造(上海)有限公司 制造半导体器件的方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1645593A (zh) * 2004-01-22 2005-07-27 国际商业机器公司 栅极氧化物的选择性渗氮
CN1632922A (zh) * 2004-12-23 2005-06-29 上海华虹(集团)有限公司 一种新的超薄含氮栅介质制备方法
CN101188212A (zh) * 2006-11-15 2008-05-28 株式会社瑞萨科技 半导体装置的制造方法
CN101577225A (zh) * 2008-05-09 2009-11-11 茂德科技股份有限公司 形成氮化硅层于栅极氧化物膜上的制备方法
CN101620995A (zh) * 2008-06-30 2010-01-06 中芯国际集成电路制造(北京)有限公司 栅极介质层及其制造方法、半导体器件及其制造方法
CN101728269A (zh) * 2008-10-21 2010-06-09 中芯国际集成电路制造(北京)有限公司 Pmos晶体管的制造方法及pmos晶体管
CN102054776A (zh) * 2009-10-28 2011-05-11 中芯国际集成电路制造(上海)有限公司 应力记忆作用半导体器件的制造方法
CN102122614A (zh) * 2010-01-08 2011-07-13 中芯国际集成电路制造(上海)有限公司 一种氮氧化硅栅氧化层制造方法

Also Published As

Publication number Publication date
CN102427043A (zh) 2012-04-25

Similar Documents

Publication Publication Date Title
CN103069552B (zh) 包括具有在其侧壁上增强的氮浓度的SiON栅电介质的MOS晶体管
CN101290886B (zh) 栅极介质层及栅极的制造方法
CN101740365A (zh) 制造半导体器件的方法
US7018888B2 (en) Method for manufacturing improved sidewall structures for use in semiconductor devices
CN104821276A (zh) Mos晶体管的制作方法
CN103855035A (zh) 一种制备栅介质层的设备
CN102427043B (zh) 一种改善pmos器件载流子迁移率的方法
CN101120437B (zh) 电介质膜及其形成方法
CN105226022A (zh) 半导体结构的形成方法
CN102487003B (zh) 辅助侧墙的形成方法
TW200504821A (en) Thin film transistor and its manufacturing method
CN102427042B (zh) 一种改善nmos器件载流子迁移率的方法
US20090246371A1 (en) Method of forming thin layers by a thermally activated process using a temperature gradient across the substrate
CN101783298B (zh) 抑制高k栅介质/金属栅结构界面层生长的方法
CN104051506B (zh) 氟掺杂信道硅锗层
CN103943479A (zh) 栅氧化层的制备方法
CN102867755A (zh) 一种形成具有低gidl电流的nmos器件的方法
CN110364436B (zh) 半导体器件及其形成方法
US8741784B2 (en) Process for fabricating semiconductor device and method of fabricating metal oxide semiconductor device
TW202129061A (zh) 環繞式閘極輸入/輸出工程
US7026226B1 (en) Method of hydrogenating a poly-silicon layer
Tu et al. Improvement of electrical characteristics for fluorine-ion-implanted poly-Si TFTs using ELC
TW202032658A (zh) 形成含矽層的方法
JP3578345B2 (ja) 半導体装置の製造方法および半導体装置
CN104201109B (zh) 一种用于制备等离子氮化栅极介质层的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant