CN101840919B - Vts绝缘栅极双极晶体管 - Google Patents

Vts绝缘栅极双极晶体管 Download PDF

Info

Publication number
CN101840919B
CN101840919B CN2009102619161A CN200910261916A CN101840919B CN 101840919 B CN101840919 B CN 101840919B CN 2009102619161 A CN2009102619161 A CN 2009102619161A CN 200910261916 A CN200910261916 A CN 200910261916A CN 101840919 B CN101840919 B CN 101840919B
Authority
CN
China
Prior art keywords
area
power transistor
transistor device
field plate
resilient coating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2009102619161A
Other languages
English (en)
Other versions
CN101840919A (zh
Inventor
维杰伊·帕塔萨拉蒂
苏吉特·巴纳吉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Power Integrations Inc
Original Assignee
Power Integrations Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Power Integrations Inc filed Critical Power Integrations Inc
Publication of CN101840919A publication Critical patent/CN101840919A/zh
Application granted granted Critical
Publication of CN101840919B publication Critical patent/CN101840919B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • H01L29/66348Vertical insulated gate bipolar transistors with a recessed gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明涉及VTS绝缘栅极双极晶体管。在一种实施例中,功率晶体管器件包括衬底,衬底与下方的缓冲层形成PN结。该功率晶体管器件还包括第一区域、与缓冲层的顶面相邻的漂移区域、以及体区域。体区域将第一区域与漂移区域分开。第一和第二电介质区域与漂移区域的相反的横向侧壁分别相邻。这些电介质区域沿垂直方向从紧挨着体区域下方处至少延伸到缓冲层中。第一和第二场板分别布置在第一和第二电介质区域中。对正向导通进行控制的沟槽栅极布置在与体区域相邻并与体区域绝缘的电介质区域上方。

Description

VTS绝缘栅极双极晶体管
技术领域
本发明涉及功率半导体器件结构和用于制造高压晶体管的工艺。
背景技术
高压场效应晶体管(HVFET)以及高压功率半导体器件的其他变种是半导体领域公知的。许多HVFET使用了这样的器件结构:该结构包括轻度掺杂的、延伸的漏极区域,当器件处于“关断”状态时,该区域支撑或阻断所施加的高压(例如几百伏特)。由于高电阻的外延层,工作于高电压(例如500-700V或更高)的普通MOSFET功率器件的“导通”状态漏极-源极电阻(RDS(ON))通常很大,在高漏极电流的情况下尤其如此。例如,在传统的功率MOSFET中,轻度掺杂的延伸的漏极区域(也称为漂移区)通常涉及晶体管总的导通状态电阻的95%。
为了对抗传导损耗问题,已经提出了各种替换性的设计结构。例如,在垂直薄硅(VTS)MOSFET中,通过在薄的硅层中采用分级掺杂分布来降低传导损耗,所述薄的硅层被位置相邻的厚氧化物中嵌入的场板(fieldplate)耗尽。但是,VTS结构的一个问题是由于大的场板(耦合到源极端子)对硅柱(耦合到漏极端子)的重叠造成较大的输出电容(Coss)。这种较大的输出电容限制了器件的高频开关性能。传统的VTS MOSFET结构的另一个缺点是需要经过漂移区域沿垂直方向的线性分级的掺杂分布,这常常难以控制并且制造成本很高。
在称为CoolMOSTM概念的另一种途径中,通过交替的N-和P-降低表面场(RESURF)层来减小传导损耗。在CoolMOS TM器件中,只通过多数(majority)载流子来提供电导性,即,没有双极电流(少数载流子)的贡献。由于CoolMOSTM高压功率MOSFET设计不包括大的沟槽场板结构,所以它还因较低的Coss而有利。不过,在某些应用中,CoolMOSTM设计仍然会有高到不可接受的传导性损耗。
绝缘栅极双极晶体管(即IGBT)是少数载流子功率半导体器件,它通过在单一的器件结构中由FET控制输入和双极功率开关晶体管相结合而实现了较低的传导损耗。但IGBT设计的主要缺点是,由于外延漂移区域中堆积的少数载流子造成的特征“尾电流”,开关频率通常被限制在60kHz或更低。换言之,在更高频率(100kHz或更高)下由较差的开关性能造成的开关损耗仍然是个问题。针对改善IGBT设计的开关速度而进行的尝试包括使用超薄晶片(~75μm或更小)的非穿通结构。但是超薄晶片工艺带来了显著的成本增加,并增加了制造工艺的复杂性。
附图说明
根据下文的详细说明以及附图会更完整地理解本发明,但是不应认为本发明局限于所示的具体实施例,它们仅仅是用于说明和理解。
图1图示了垂直薄硅(VTS)绝缘栅极双极晶体管(IGBT)结构的示例性侧面剖视图。
图2A图示了制造处理中,在P+衬底上形成N-掺杂的外延层的初始步骤之后,VTS IGBT结构的示例性侧面剖视图。
图2B图示了在垂直深沟槽刻蚀之后,图2A的示例性器件结构。
图2C图示了在形成填充深垂直沟槽的电介质区域和场板之后,图2B的示例性器件结构。
图2D图示了在对硅衬底的顶面进行掩膜并对下方的电介质区域进行第一刻蚀之后,图2C的示例性器件结构。
图2E图示了在形成栅极沟槽的第二电介质刻蚀之后,图2D的示例性器件结构。
图2F图示了在栅极沟槽中形成沟槽栅极之后,图2E的示例性器件结构。
具体实施方式
下面的说明中阐述了具体细节(例如材料类型、尺寸、结构特征、工艺步骤等)以提供对于本发明的完整理解。但是,本领域技术人员理解,实施本发明并不一定需要这些具体细节。应当明白,附图中的要素是代表性的,并且为了清楚起见并未按比例绘制。
图1图示了VTS IGBT 10的一种示例性侧面剖视图,IGBT 10具有的结构包括P+掺杂的硅衬底11上形成的、N-型硅的多个隔离开的延伸漏极区域13。在图1的示例中,由重度掺杂的N+缓冲层12将延伸漏极区域13从P+衬底11分开。在一种实施例中,延伸漏极区域13是外延层的一部分,所述外延层从N+缓冲层12延伸到硅晶片的顶面。衬底11受到重度掺杂,以使其对于经过漏电极漏洞的电流造成的电阻尽可能小,所述漏电极在完工的器件中位于衬底11底部。
VTS IGBT 10还包括P-主体区域14。在每个P-主体区域14上方的晶片外延层的顶面处,一对N+掺杂的源极区域15a和15b在横向上由P-型区域16分开。由图可见,每个P-主体区域14布置在延伸漏极区域13中相应的一者正上方并在垂直方向上将该延伸漏极区域与N+源极区域15a、15b以及P-型区域16分开。图1的器件结构还包括沟槽栅极结构,该沟槽栅极结构具有栅极17(例如由多晶硅组成)和栅极绝缘层28,栅极绝缘层28使栅极17与相邻的侧壁P-主体区域14绝缘。栅极绝缘层28可以包括热生长的二氧化硅或其他合适的电介质绝缘材料。在制造完工的器件中,向栅极17施加合适的电压电位造成沿P-主体区域14的垂直侧壁部分形成导电沟道,使得电流可以经过半导体材料垂直流动,即从P+衬底11向上经过缓冲层12和延伸漏极区域13,经过垂直地形成的传导沟道,到达布置了源极区域15的、硅晶片的顶面。
在另一种实施例中,不是在半导体柱的横向宽度方向上将P+区域16布置在N+源极区域15a、15b之间(如图1所示),而是可以在每个柱的横向长度(即从附图的纸面进出)上将N+源极区域15和P+区域交替地形成在各个柱的顶部。换言之,根据取截面的位置,像图1所示那样给出的剖视图将具有在柱17的整个横向宽度上延伸的N+源极区域15或P+区域16。在这样的实施例中,每个N+源极区域15在(沿柱的横向长度的)两侧由P+区域16接合。类似地,每个P+区域16在(沿柱的横向长度的)两侧由N+源极区域15接合。
本领域技术人员可以理解,P+衬底11还用作垂直PNP双极结晶体管的P+发射极层。用基本术语来表示的话,VTS IGBT 10包括由上述沟槽栅极MOSFET结构控制的半导体器件,所述半导体器件具有由交替的PNPN导电类型(P+衬底11-N+缓冲层12和N-延伸漏极层13-P-主体区域14-N+源极区域15)构成的四个层。本领域技术人员还可以理解,将N+缓冲层12包括在内有利地在高压阻断期间防止了漂移区域13中形成的关断状态耗尽层到达P+发射极(衬底)层11。
在图1的示例性器件结构中,延伸漏极区域13、P-主体14、源极区域15a、15b和P+区域16共同构成了硅材料的平台(mesa)或柱(在本申请中这两个术语是同义的)。
下文将结合图2A-图2F说明,这些柱是通过选择性地除去各个柱或平台的相反侧的半导体材料区域,而由垂直沟槽限定的。每个柱的高度和宽度,以及相邻的垂直沟槽之间的间距,可以由器件的击穿电压要求来确定。在各种实施例中,这些柱具有约30μm至120μm厚的范围内的垂直高度(厚度)。例如,在大约1mm×1mm尺寸的管芯上形成的VTS IGBT可以具有约60μm的垂直厚度。作为另一个示例,约2mm-4mm的管芯上形成的晶体管结构在每一侧可以具有约30μm厚的柱结构。在某些实施例中,每个柱的横向宽度可以在能够可靠制造的范围内尽可能地窄(例如约0.4μm至0.8μm宽),以实现非常高的击穿电压(例如600-800V)。
相邻的一对柱(包括N-延伸漏极区域13)被示出为在横向上由深沟槽电介质区域19分开。电介质区域19可以包括二氧化硅、氮化硅或其他合适的电介质材料。在形成深沟槽之后,可以用各种公知的方法形成电介质区域19,这些方法包括热生长和化学气相沉积。在图1的示例中,每个电介质区域19从栅极17正下方向下延伸到N+缓冲层12。换言之,在所示的实施例中,电介质区域19大体上垂直地经过漂移区域13的整个垂直厚度延伸。
另一种实施例中,电介质区域19可以从紧接着栅极17的下方垂直向下大体上穿过漂移区域13的整个厚度延伸,但是停止在除了N+缓冲层12的地方。
每个电介质区域19中布置有场板18,场板18与N+缓冲层12、P+衬底以及相邻的半导体柱完全绝缘。用来形成场板18的导电材料可以包括重度掺杂的多晶硅、金属(或金属合金)、硅化物或其他合适的导电材料。在完工的器件结构中,场板18在正常情况下作为电容器板,这些板可以在VTS IGBT处于关断状态时(即当漏极升高的高压电位时)用来将电荷的延伸漏极区域耗尽。场板部件可以连接到该图的纸面以外某个位置处的场板电极。
在一种实施例中,将各个场板19与每个相邻的柱(延伸漏极区域13)的侧壁分开的电介质(氧化物)区域19的横向厚度约为4μm。场板19可以在能够可靠地制造的情况下被制造得尽可能窄,因为场板部件占据了硅面积而对器件的传导性或击穿电压特性没有直接贡献。在一种实施例中,场板18的宽度约为0.5μm-3.0μm。
本领域技术人员可以理解,在正向(导通状态)传导过程中,通过将少数载流子(空穴)从双极器件的P+发射极层11注入到漂移区域13中,N-漂移区域13的电阻被大大降低。当使VTS IGBT在导通和关断之间开关时,这些注入的少数载流子通常需要时间来进入和离开(复合)漂移区域13。在图1所示的示例性器件结构中,少数载流子的复合(也称为“寿命限制(lifetime killing)”)是通过沿着大侧壁区域产生的众多界面阱来完成的,所述侧壁区域是由N-漂移区域13与电介质(例如氧化物)区域19的界面形成的。例如,当器件从导通状态(正向传导)向关断状态(阻断电压)切换时,沿N-漂移区域13的侧壁区域的界面阱有效地帮助迅速从漂移区域13清除少数载流子,从而改善了器件的高速开关性能。在关断过程中,耦合为接地的场板18的存在还有助于将漂移区域13中存在的少数载流子吸引到位置沿侧壁区域的界面阱。
在图1的示例中,场板19可以耦合到最低芯片电位,例如接地。源极也可以联到场板(处于最低芯片电位),或者源极区域也可以留在浮动状况。换言之,图1的实施例不限于源极跟随器配置。所示的VTS IGBT器件结构可以被实现为四端器件,其中,漏极(发射极)、源极(集电极)、场板和绝缘栅极部件各自连接到分别的电路端子。在另一种实施例中,场板和绝缘栅极部件可以连接在一起。
在关断状态下,高电压(例如600V-800V,或更高)分别被施加到各个漏极(发射极)11和源极(集电极)15区域两端。随着电压增大,漂移区域13相反两侧场板区域18的存在将使N型漂移区域耗尽自由载流子。漂移区域13的掺杂分布可以被调节成使得造成的电场沿着从漏极到源极的路径大致恒定。在一种实施例中,使外延层12的掺杂浓度线性地渐变,以产生表现出大体上均匀的电场分布的延伸漏极区域。例如,掺杂浓度可以是在N+缓冲层12附近最高、在P-体区域14附近最低、并在二者之间线性地渐变。在其他实施例中,漂移区域13中的掺杂分布梯度随着漂移区域的垂直深度变化而变化(即不同的斜率)。换言之,掺杂分布梯度可以在离漂移区域13的底部最近处最陡峭,并在P-体区域14附近最浅。
图2A-图2F分别是图示了在示例性制造处理中处于不同阶段的示例性VTS IGBT结构的侧面剖视图。由这些附图所示的制造处理可以用来形成图1的器件。该处理开始于图2A,该附图图示了制造处理中,在P+硅衬底11上方形成N-掺杂的层12、13的初始步骤之后,VTS IGBT结构的示例性侧面剖视图。在一种实施例中,N+缓冲层12具有10-15μm厚范围内的垂直厚度。N+层11受到重度掺杂,以使其对向漏极(发射极)电极经过的电流的电阻尽可能小,所述漏极(发射极)电极在完工的器件中位于衬底的底部。N+缓冲层12的重度掺杂还防止了在反向偏压阻断过程中对P+衬底11的穿通。层12的掺杂可以随着层的形成而同时执行。N-外延层13的掺杂也可以随着层的形成而同时执行。
在形成了层12和13之后,对半导体晶片的顶面进行合适的掩膜,然后将深垂直沟槽22刻蚀到N-外延层13中。图2B图示了制造处理中在垂直沟槽刻蚀之后,VTS IGBT的示例性侧面剖视图,所述垂直沟槽刻蚀形成了由深沟槽22分隔开的、N-掺杂的半导体材料的硅柱或平台。每个柱的高度和宽度,以及相邻的垂直沟槽22之间的间距,可以由器件的击穿电压需求来确定。如前所述,这些分隔开的外延材料13的柱最终形成成品深沟槽IGBT器件结构的N-型外延漏极或漂移区域。
应当明白,在各种实施例中,每个柱可以在(进出纸面的)正交方向上延伸很大的横向距离。在某些实施例中,由每个柱形成的N-型漂移区域的横向宽度可以在能够可靠地制造的程度内尽可能地窄,以实现很高的击穿电压(例如600-800V)。
此外,还应当明白,尽管图1的示例图示的截面图具有半导体材料的三个柱,该半导体材料包括三个分隔开的N-漂移区域,但是应当明白,在制造完工的器件中,相同的器件结构可以在整个半导体管芯的两个横向方向上被重复或复制多次。其他实施例可以视情况包括更多的或更少的半导体区域。例如,某些替换实施例可以包括掺杂分布从顶部向底部变化的漂移区域。其他实施例可以在形成分隔开的柱的半导体材料(例如N-漂移区域)的横向宽度上包括多个陡峭的(即阶跃式)变化。例如,漂移区域13可以在硅晶片的顶面附近被制造得更宽,并在离N+缓冲层12最近处被制造得更宽。
图2C图示了在形成填充了深垂直沟槽的电介质区域和场板之后,图2B的示例性器件结构。这些步骤可以以各种不同的工艺顺序来执行。在一种实施例中,首先在N型外延柱13的侧壁上形成电介质层19,并在沟槽的底部覆盖N+缓冲层12。在此之后,用多晶硅或其他合适的导电材料对沟槽的剩余部分随后进行填充以形成场板18。电介质层优选地包括二氧化硅,但也可以使用氮化硅或其他合适的电介质材料。在这种示例中,氧化物区域19覆盖了由一个深沟槽22分开的一对相邻柱13的相对的侧壁。侧壁氧化物区域19覆盖了每个相应沟槽中N型外延区域(柱)13的暴露部分。氧化物区域19可以用各种公知的方法形成,包括热生长和化学气相沉积。
或者,可以用电介质材料(例如氧化物)完全填充每个沟槽22,随后通过掩膜和刻蚀步骤来使沟槽开口,然后由形成场板18的导电材料填充该沟槽。
如图2C所示,电介质区域19覆盖了每个外延层柱的侧壁。场板18和电介质区域19完全填充了每个沟槽22。场板18从晶片的顶面沿着N-外延层13的整个高度向下延伸。在形成了区域19之后,可以用传统技术(例如化学机械抛光)对硅衬底的顶面进行平面化。
图2D图示了在对硅衬底的顶面进行掩膜之后,图2C的示例性器件结构。在这种示例中,掩膜层25包括光刻胶的层,该层具有以氧化物区域19的上方为中心的经显影的开口24。注意,外延区域13的每个柱正上方的掩膜层21那部分延伸(即重叠)到超过柱的侧壁部分的边缘一段短的距离。这具有留下侧壁氧化物的薄层覆盖氧化物区域19的第一和第二侧壁部分的效果。即,每个开口24的最接近每个N-外延柱13的边缘与侧壁不一致;而是有意地使开口24偏离,从而使每个开口24的最近边缘与相应的柱侧壁离开小的距离。在一种实施例中,重叠距离大约为0.2μm至0.5μm。
通过除去开口24正下方的范围中的区域19的电介质材料,由第一电介质刻蚀形成栅极沟槽26。在一种实施例中,第一电介质刻蚀是大体上各向异性的等离子体刻蚀。第一电介质刻蚀被向下执行到所需的深度(即目标深度),在一种实施例中该深度约为3μm深。例如可以将C4F8/CO/Ar/O2气体的混合物用于等离子体刻蚀。注意,第一刻蚀的各向异性的性质在栅极沟槽中产生了大体上垂直的侧壁轮廓,该轮廓不延伸或穿透到各个柱13的侧壁。换言之,掩膜层25的重叠距离使得经过开口24的各向异性刻蚀不会攻击N-外延柱13的侧壁;相反,包括氧化物区域19的一部分电介质材料在第一电介质刻蚀之后仍然覆盖柱13的侧壁范围。
图2E图示了在除去栅极沟槽中覆盖N-外延柱13的侧壁的氧化物之后,图2D的示例性器件结构。可以经过掩膜层25的开口24执行第二电介质刻蚀,以完全除去N-外延柱的侧壁上剩余的氧化物。在一种实施例中,第二电介质刻蚀是湿法刻蚀(例如使用经缓冲的HF),其具有大体上各向同性的性质。结果,一对栅极沟槽开口27使沿柱或平台的侧壁的外延硅材料暴露出来。
在所示的实施例中,第二电介质刻蚀具有高的选择性,这意味着它以比刻蚀硅快得多的速率刻蚀电介质材料。利用这样的处理,每个侧壁的硅表面不被破坏,从而能够在侧壁表面上随后生长高质量的栅极氧化物。另外,由于第二电介质刻蚀的大体上各向同性的性质,栅极沟槽在垂直和横向的方向上以相似的速率受到刻蚀。但是,由于第二电介质刻蚀被用来除去硅平台侧壁上剩余的几十微米的二氧化硅,所以对于沟槽栅极开口27的长细比的总体影响相对较小。在一种实施例中,每个栅极沟槽开口27的横向宽度约为1.5μm宽,最终深度约为3.5μm。
图2F图示了在除去掩膜层25、形成高质量的薄的(例如
Figure G2009102619161D00091
)栅极氧化物层28并随后对栅极沟槽进行填充之后,图2E的示例性器件结构,所述栅极氧化物层28覆盖了N-外延柱13的暴露侧壁部分。在一种实施例中,栅极氧化物层28是热生长的,具有100至1000A范围的厚度。在形成栅极氧化物28之前除去掩膜层25。每个栅极沟槽的剩余部分被填充有掺杂多晶硅或其他合适的材料,其在完工的VTS IGBT器件结构中形成栅极部件17。在一种实施例中,每个栅极部件17具有约1.5μm的横向宽度和约3.5μm的深度。
本领域技术人员可以理解,掩膜层的重叠距离应当足够大,使得即使在最差的掩膜失准误差场合的情况下,所获得的掩膜层25相对于每个N-外延柱13的重叠情况仍然会防止等离子体刻蚀沿相反的柱侧壁中任一者攻击硅材料。类似地,掩膜层25的重叠距离应当不会大到使得在最差的掩膜失准误差情况下不能通过合理的第二电介质刻蚀除去任一侧壁19上剩余的氧化物。例如,如果重叠距离发生得太大,则将覆盖了N型外延柱13的侧壁部分的氧化物除去所需的第二电介质刻蚀可能造成栅极部件17与场板18之间(即将其分开)的剩余氧化物过度变薄,可能造成这些元件之间的隔离不充分。
可以在沟槽栅极结构已经完工之后,在每个N-漂移区域13的顶部附近形成N+源极(集电极)区域15a和15b以及P-主体区域14。源极区域15和P-主体区域14各自可以用普通的沉积、扩散和/或注入工艺技术形成。在形成N+源极区域15之后,可以通过用传统制造方法形成源极(集电极)、漏极(发射极)、场板和MOSFET栅电极来完成晶体管器件,这些电极电连接到器件的各个区域/材料(为了清楚起见,图中未示出)。
尽管已经结合具体器件类型对上述实施例进行了说明,但是本领域技术人员可以理解,在本发明的范围内可以有各种变更和替换形式。例如,尽管已经说明了各种VTS IGBT,但是所示的方法、布局和结构同样可以应用到其他结构和器件类型,包括肖特基、二极管、MOS和双极结构。因此,说明书和附图应当认为是示例性的而不是限制性的。

Claims (27)

1.一种功率晶体管器件,包括:
第一导电类型的衬底;
第二导电类型的缓冲层,所述第二导电类型与所述第一导电类型相反,所述缓冲层布置在所述衬底的顶部,所述衬底与所述缓冲层之间形成第一PN结;
半导体材料的多个柱,每个柱包括:
所述第二导电类型的第一区域;
所述第一导电类型的体区域,所述体区域与所述第一区域相邻;
所述第二导电类型的漂移区域,其从所述体区域向所述缓冲层沿垂直方向延伸,所述体区域与所述漂移区域之间形成第二PN结;
所述柱的相邻对沿横向由电介质区域分开,所述电介质区域从至少刚刚接近所述第二PN结并处于所述第二PN结下方的地方沿垂直方向向下至少延伸到所述缓冲层中,电介质层与所述柱的相邻对的各个漂移区域形成侧壁界面;
场板部件,布置在所述电介质层内,所述场板部件具有沿所述垂直方向延伸的长度,所述场板部件由导电材料形成,所述场板部件与所述漂移区域和所述缓冲层完全绝缘;
沟槽栅极,其布置在所述电介质区域中与所述体区域相邻,所述栅极与所述体区域和所述场板部件绝缘;
其中,当所述功率晶体管器件处于导通状态时,所述第一PN结和所述第二PN结作为双极晶体管工作,其中所述衬底包括发射极,所述第一区域包括集电极,所述沟槽栅极用作对所述发射极与所述集电极之间的正向导通进行控制的场效应晶体管(FET)的控制输入端;当所述功率晶体管处于关断状态时,所述第一PN结受到反向偏压。
2.根据权利要求1所述的功率晶体管器件,其中,所述场板部件从与所述第一区域的顶面相邻处向下延伸到与所述缓冲层的顶面大体相邻。
3.根据权利要求1所述的功率晶体管器件,还包括栅极,所述栅极布置在所述第一电介质区域和所述第二电介质区域内与所述体区域相邻处,所述栅极与所述体区域、第一场板和第二场板绝缘。
4.根据权利要求1所述的功率晶体管器件,其中,所述漂移区域沿所述垂直方向具有线性地渐变的掺杂分布。
5.根据权利要求1所述的功率晶体管器件,其中,所述第一导电类型为p型,所述第二导电类型为n型。
6.根据权利要求1所述的功率晶体管器件,其中,所述场板部件包括重度掺杂的多晶硅。
7.根据权利要求1所述的功率晶体管器件,其中,所述电介质区域包括二氧化硅。
8.根据权利要求1所述的功率晶体管器件,其中,所述电介质区域沿所述垂直方向向下延伸到所述缓冲层中。
9.根据权利要求1至8中任一项所述的功率晶体管器件,其中,所述场板部件耦合到所述最低芯片电位。
10.根据权利要求1至8中任一项所述的功率晶体管器件,其中,所述场板部件耦合到地。
11.一种制造于半导体管芯上的功率晶体管器件,包括:
第一导电类型的衬底,其布置在所述半导体管芯的底部;
第二导电类型的缓冲层,所述第二导电类型与所述第一导电类型相反,所述缓冲层与所述衬底的顶面相邻以在其间形成PN结;
所述第二导电类型的第一区域,布置在所述半导体管芯的顶面处或顶面附近,所述第一区域包括场效应晶体管(FET)的源极区域,所述场效应晶体管在所述功率晶体管器件处于导通状态时对所述衬底与所述第一区域之间沿垂直方向的正向导通进行控制,所述第一区域还包括双极晶体管的集电极而所述衬底还包括发射极,当在所述导通状态工作时所述双极晶体管沿所述垂直方向传导电流;
所述第一导电类型的第二区域,与所述第一区域相邻地布置在所述顶面处或所述顶面附近,所述第二区域包括所述双极晶体管的集电极;
所述第一导电类型的体区域,所述体区域与所述第一区域和所述第二区域二者的底面相邻;
所述第二导电类型的漂移区域,其从所述缓冲层的顶面沿垂直方向向所述体区域的底面延伸;
第一电介质区域和第二电介质区域,其与所述漂移区域的相对的横向侧壁部分分别相邻,这些电介质区域从紧接着所述体区域下方处沿所述垂直方向向下至少延伸到所述缓冲层中;
栅极,其布置成与所述体区域相邻并与所述体区域绝缘,所述栅极从所述第一区域的底面沿所述垂直方向向下至少延伸到所述体区域的底面;以及
第一场板和第二场板,分别布置在所述第一电介质区域和所述第二电介质区域内,所述第一场板和所述第二场板各自从紧挨着所述栅极最下部分上方处沿所述垂直方向向下延伸到所述缓冲层的顶面附近,所述第一场板和所述第二场板与所述漂移区域和所述缓冲层完全绝缘。
12.根据权利要求11所述的功率晶体管器件,其中,所述漂移区域沿所述垂直方向具有线性地渐变的掺杂分布。
13.根据权利要求11所述的功率晶体管器件,其中,所述第一导电类型为p型,所述第二导电类型为n型。
14.根据权利要求11所述的功率晶体管器件,其中,所述第一场板和所述第二场板包括多晶硅。
15.根据权利要求11所述的功率晶体管器件,其中,所述第一电介质区域和所述第二电介质区域包括二氧化硅。
16.根据权利要求11所述的功率晶体管器件,其中,所述缓冲层具有的掺杂浓度高到足以在所述功率晶体管器件处于关断状态时防止穿通到所述衬底。
17.根据权利要求11所述的功率晶体管器件,其中,所述漂移区域具有的横向宽度在所述缓冲层与所述体区域之间沿所述垂直方向大体上恒定。
18.根据权利要求11所述的功率晶体管器件,其中,所述第一电介质区域和所述第二电介质区域在所述垂直方向上延伸到所述衬底中。
19.一种制造在半导体管芯上的功率晶体管器件,包括:
第一导电类型的衬底,所述衬底包括双极晶体管的发射极;
第二导电类型的缓冲层,所述第二导电类型与所述第一导电类型相反,所述缓冲层布置在所述衬底的顶面上;
半导体材料的多个柱,每个柱沿垂直方向延伸并具有第一侧壁和第二侧壁,每个柱包括:
所述第二导电类型的第一区域,布置在所述半导体管芯的顶面处或顶面附近,所述第一区域包括场效应晶体管(FET)的源极;
所述第一导电类型的第二区域,与所述第一区域相邻地布置在所述顶面处或所述顶面附近,所述第二区域包括所述双极晶体管的集电极;
所述第二导电类型的漂移区域;和
所述第一导电类型的体区域,所述体区域垂直地把所述第一区域和所述第二区域从所述漂移区域分开;
第一电介质区域和第二电介质区域,其布置在每个所述柱的相反两侧,所述第一电介质区域和所述第二电介质区域大体上覆盖第一横向侧壁和第二横向侧壁,从而产生与所述漂移区域相邻的界面阱,所述第一电介质区域和所述第二电介质区域沿所述垂直方向延伸到所述缓冲层中;
第一场板和第二场板,其分别布置在所述第一电介质区域和所述第二电介质区域中;
绝缘栅极,其包括所述场效应晶体管的栅极,布置成与所述体区域相邻并与所述体区域绝缘,当所述功率晶体管器件以导通状态工作时,向所述绝缘栅极施加电压电位造成电流流经所述第一区域与所述衬底之间,当所述功率晶体管器件以关断状态工作时,所述漂移区域被夹断。
20.根据权利要求19所述的功率晶体管器件,其中,所述第一场板和所述第二场板与所述漂移区域和所述缓冲层完全绝缘。
21.根据权利要求19所述的功率晶体管器件,还包括第一共用电极,共用于所述场效应晶体管的漏极和所述双极晶体管的所述发射极,所述第一共用电极布置在所述衬底的底部。
22.根据权利要求21所述的功率晶体管器件,其中,所述漂移区域包括所述场效应晶体管的漏极区域。
23.根据权利要求19所述的功率晶体管器件,其中,在所述功率晶体管器件从导通状态向关断状态切换的过程中,所述界面阱起作用以帮助除去所述漂移区域中的少数载流子。
24.根据权利要求19所述的功率晶体管器件,其中,所述缓冲层具有的掺杂浓度高到足以在所述功率晶体管器件以关断状态工作时防止穿通到所述衬底。
25.根据权利要求19所述的功率晶体管器件,其中,所述漂移区域具有的横向宽度在所述缓冲层与所述体区域之间沿所述垂直方向大体上恒定。
26.根据权利要求19所述的功率晶体管器件,其中,所述第一电介质区域和所述第二电介质区域不延伸到所述衬底中。
27.根据权利要求19所述的功率晶体管器件,其中,所述第一电介质区域和所述第二电介质区域延伸到所述衬底中。
CN2009102619161A 2008-12-23 2009-12-21 Vts绝缘栅极双极晶体管 Expired - Fee Related CN101840919B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/317,294 2008-12-23
US12/317,294 US8093621B2 (en) 2008-12-23 2008-12-23 VTS insulated gate bipolar transistor

Publications (2)

Publication Number Publication Date
CN101840919A CN101840919A (zh) 2010-09-22
CN101840919B true CN101840919B (zh) 2013-08-07

Family

ID=42027891

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009102619161A Expired - Fee Related CN101840919B (zh) 2008-12-23 2009-12-21 Vts绝缘栅极双极晶体管

Country Status (4)

Country Link
US (2) US8093621B2 (zh)
EP (3) EP2482323A3 (zh)
JP (1) JP2010153864A (zh)
CN (1) CN101840919B (zh)

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7871882B2 (en) 2008-12-20 2011-01-18 Power Integrations, Inc. Method of fabricating a deep trench insulated gate bipolar transistor
US20100155831A1 (en) * 2008-12-20 2010-06-24 Power Integrations, Inc. Deep trench insulated gate bipolar transistor
US8115457B2 (en) 2009-07-31 2012-02-14 Power Integrations, Inc. Method and apparatus for implementing a power converter input terminal voltage discharge circuit
US8207577B2 (en) * 2009-09-29 2012-06-26 Power Integrations, Inc. High-voltage transistor structure with reduced gate capacitance
WO2011111500A1 (ja) * 2010-03-09 2011-09-15 富士電機システムズ株式会社 半導体装置
US8525260B2 (en) * 2010-03-19 2013-09-03 Monolithic Power Systems, Inc. Super junction device with deep trench and implant
US9048104B2 (en) * 2010-07-12 2015-06-02 Microchip Technology Inc. Multi-chip package module and a doped polysilicon trench for isolation and connection
JP5631752B2 (ja) 2011-01-12 2014-11-26 株式会社 日立パワーデバイス 半導体装置および電力変換装置
JP5627494B2 (ja) * 2011-02-09 2014-11-19 株式会社東芝 半導体装置およびその製造方法
JP2013115225A (ja) * 2011-11-29 2013-06-10 Toshiba Corp 電力用半導体装置およびその製造方法
US9443972B2 (en) * 2011-11-30 2016-09-13 Infineon Technologies Austria Ag Semiconductor device with field electrode
CN103390650B (zh) * 2012-05-04 2017-08-08 朱江 一种具有无源金属肖特基半导体装置及其制备方法
US8921934B2 (en) 2012-07-11 2014-12-30 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET with trench field plate
CN104241341A (zh) * 2012-07-27 2014-12-24 俞国庆 一种高频低功耗的功率mos场效应管器件
JP5802636B2 (ja) 2012-09-18 2015-10-28 株式会社東芝 半導体装置およびその製造方法
JP2014120656A (ja) * 2012-12-18 2014-06-30 Toshiba Corp 半導体装置
KR20150011185A (ko) 2013-07-22 2015-01-30 삼성전자주식회사 반도체 장치 및 그 제조 방법
US9111766B2 (en) 2013-09-24 2015-08-18 Infineon Technologies Austria Ag Transistor device with a field electrode
JP6566512B2 (ja) 2014-04-15 2019-08-28 ローム株式会社 半導体装置および半導体装置の製造方法
US9570577B2 (en) * 2014-05-12 2017-02-14 Infineon Technologies Ag Semiconductor device and insulated gate bipolar transistor with source zones formed in semiconductor mesas
US9231091B2 (en) * 2014-05-12 2016-01-05 Infineon Technologies Ag Semiconductor device and reverse conducting insulated gate bipolar transistor with isolated source zones
JP6385755B2 (ja) * 2014-08-08 2018-09-05 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US9324823B2 (en) 2014-08-15 2016-04-26 Infineon Technologies Austria Ag Semiconductor device having a tapered gate structure and method
DE102014113189B4 (de) * 2014-09-12 2023-04-20 Infineon Technologies Austria Ag Halbleitervorrichtungen mit Feldelektrodenstrukturen, Gatestrukturen und Hilfsdiodenstrukturen
US9722036B2 (en) * 2014-09-17 2017-08-01 Infineon Technologies Austria Ag Semiconductor device with field electrode structure
DE102014113375A1 (de) * 2014-09-17 2016-03-17 Infineon Technologies Austria Ag Halbleitervorrichtung mit feldeffektstruktur
CN106796951B (zh) * 2014-10-13 2020-08-18 理想能量有限公司 双基极双向双极晶体管两个相对表面上的场板:器件、方法和系统
GB2534800B (en) * 2014-10-20 2017-01-18 Ideal Power Inc Bidirectional power switching with bipolar conduction and with two control terminals gated by two merged transistors
US9478639B2 (en) 2015-02-27 2016-10-25 Infineon Technologies Austria Ag Electrode-aligned selective epitaxy method for vertical power devices
DE102015103211B4 (de) * 2015-03-05 2018-05-30 Infineon Technologies Austria Ag Verfahren zum herstellen einer halbleitervorrichtung mit ersten und zweiten feldelektrodenstrukturen
CN104716192B (zh) * 2015-03-31 2017-09-05 无锡新洁能股份有限公司 利用电荷耦合实现耐压的功率mos器件及其制备方法
CN105428241B (zh) * 2015-12-25 2018-04-17 上海华虹宏力半导体制造有限公司 具有屏蔽栅的沟槽栅功率器件的制造方法
JP6622611B2 (ja) * 2016-02-10 2019-12-18 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
WO2017168733A1 (ja) * 2016-03-31 2017-10-05 新電元工業株式会社 半導体装置の製造方法及び半導体装置
WO2017168734A1 (ja) * 2016-03-31 2017-10-05 新電元工業株式会社 半導体装置の製造方法及び半導体装置
CN105789291B (zh) * 2016-04-26 2018-06-19 电子科技大学 一种双分裂沟槽栅电荷存储型igbt及其制造方法
CN105742346B (zh) * 2016-04-26 2018-06-01 电子科技大学 双分裂沟槽栅电荷存储型rc-igbt及其制造方法
CN105870180B (zh) * 2016-04-26 2018-08-24 电子科技大学 双分裂沟槽栅电荷存储型rc-igbt及其制造方法
JP6909666B2 (ja) * 2017-07-27 2021-07-28 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
CN107425052A (zh) * 2017-07-28 2017-12-01 电子科技大学 一种横向高压器件
US10600897B2 (en) * 2017-11-08 2020-03-24 Fuji Electric Co., Ltd. Semiconductor device
JP2019096840A (ja) * 2017-11-28 2019-06-20 新電元工業株式会社 Mosfet及び電力変換回路
KR102246501B1 (ko) * 2017-12-29 2021-04-30 수 조우 오리엔탈 세미컨덕터 콤퍼니 리미티드 반도체 전력 소자
CN110620147B (zh) * 2018-09-14 2023-05-23 电子科技大学 超高速大电流纵向绝缘栅双极型晶体管
US11355585B2 (en) * 2019-10-01 2022-06-07 Analog Devices International Unlimited Company Bipolar junction transistor, and a method of forming a charge control structure for a bipolar junction transistor
US11404540B2 (en) 2019-10-01 2022-08-02 Analog Devices International Unlimited Company Bipolar junction transistor, and a method of forming a collector for a bipolar junction transistor
CN113690294A (zh) * 2020-05-18 2021-11-23 华润微电子(重庆)有限公司 Igbt器件及其制备方法
CN111785642B (zh) * 2020-08-26 2023-03-21 上海华虹宏力半导体制造有限公司 一种半导体器件的制造方法
CN112271134B (zh) * 2020-10-20 2021-10-22 苏州东微半导体股份有限公司 半导体功率器件的制造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1306905A3 (en) * 2001-10-29 2008-06-04 Power Integrations, Inc. Lateral power MOSFET

Family Cites Families (59)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4769685A (en) 1986-10-27 1988-09-06 General Motors Corporation Recessed-gate junction-MOS field effect transistor
US20020074585A1 (en) 1988-05-17 2002-06-20 Advanced Power Technology, Inc., Delaware Corporation Self-aligned power MOSFET with enhanced base region
US5008794A (en) 1989-12-21 1991-04-16 Power Integrations, Inc. Regulated flyback converter with spike suppressing coupled inductors
JP2635828B2 (ja) 1991-01-09 1997-07-30 株式会社東芝 半導体装置
US5072268A (en) 1991-03-12 1991-12-10 Power Integrations, Inc. MOS gated bipolar transistor
US5164891A (en) 1991-08-21 1992-11-17 Power Integrations, Inc. Low noise voltage regulator and method using a gated single ended oscillator
US5258636A (en) 1991-12-12 1993-11-02 Power Integrations, Inc. Narrow radius tips for high voltage semiconductor devices with interdigitated source and drain electrodes
US5285367A (en) 1992-02-07 1994-02-08 Power Integrations, Inc. Linear load circuit to control switching power supplies under minimum load conditions
US5323044A (en) 1992-10-02 1994-06-21 Power Integrations, Inc. Bi-directional MOSFET switch
US5274259A (en) 1993-02-01 1993-12-28 Power Integrations, Inc. High voltage transistor
US5313082A (en) 1993-02-16 1994-05-17 Power Integrations, Inc. High voltage MOS transistor with a low on-resistance
US6207994B1 (en) 1996-11-05 2001-03-27 Power Integrations, Inc. High-voltage transistor with multi-layer conduction region
US6800903B2 (en) 1996-11-05 2004-10-05 Power Integrations, Inc. High-voltage transistor with multi-layer conduction region
US6168983B1 (en) 1996-11-05 2001-01-02 Power Integrations, Inc. Method of making a high-voltage transistor with multiple lateral conduction layers
DE19854915C2 (de) * 1998-11-27 2002-09-05 Infineon Technologies Ag MOS-Feldeffekttransistor mit Hilfselektrode
DE19905421B4 (de) 1999-02-10 2005-07-28 Semikron Elektronik Gmbh Leistungshalbleiterbauelement mit reduzierter Millerkapazität
US6084277A (en) 1999-02-18 2000-07-04 Power Integrations, Inc. Lateral power MOSFET with improved gate design
JP2000349288A (ja) 1999-06-09 2000-12-15 Fuji Electric Co Ltd 縦型mosfet
JP3704007B2 (ja) 1999-09-14 2005-10-05 株式会社東芝 半導体装置及びその製造方法
US6509220B2 (en) 2000-11-27 2003-01-21 Power Integrations, Inc. Method of fabricating a high-voltage transistor
US6468847B1 (en) 2000-11-27 2002-10-22 Power Integrations, Inc. Method of fabricating a high-voltage transistor
US6768171B2 (en) 2000-11-27 2004-07-27 Power Integrations, Inc. High-voltage transistor with JFET conduction channels
EP2463912B1 (en) * 2001-01-19 2015-07-08 Mitsubishi Denki Kabushiki Kaisha Semiconductor device
US6424007B1 (en) 2001-01-24 2002-07-23 Power Integrations, Inc. High-voltage transistor with buried conduction layer
US6677641B2 (en) 2001-10-17 2004-01-13 Fairchild Semiconductor Corporation Semiconductor structure with improved smaller forward voltage loss and higher blocking capability
JP2002305304A (ja) 2001-04-05 2002-10-18 Toshiba Corp 電力用半導体装置
US6657256B2 (en) 2001-05-22 2003-12-02 General Semiconductor, Inc. Trench DMOS transistor having a zener diode for protection from electro-static discharge
US7786533B2 (en) 2001-09-07 2010-08-31 Power Integrations, Inc. High-voltage vertical transistor with edge termination structure
US6635544B2 (en) 2001-09-07 2003-10-21 Power Intergrations, Inc. Method of fabricating a high-voltage transistor with a multi-layered extended drain structure
US6683344B2 (en) 2001-09-07 2004-01-27 Ixys Corporation Rugged and fast power MOSFET and IGBT
US6573558B2 (en) 2001-09-07 2003-06-03 Power Integrations, Inc. High-voltage vertical transistor with a multi-layered extended drain structure
US7221011B2 (en) 2001-09-07 2007-05-22 Power Integrations, Inc. High-voltage vertical transistor with a multi-gradient drain doping profile
US6555873B2 (en) 2001-09-07 2003-04-29 Power Integrations, Inc. High-voltage lateral transistor with a multi-layered extended drain structure
US6552597B1 (en) 2001-11-02 2003-04-22 Power Integrations, Inc. Integrated circuit with closely coupled high voltage output and offline transistor pair
US6777747B2 (en) 2002-01-18 2004-08-17 Fairchild Semiconductor Corporation Thick buffer region design to improve IGBT self-clamped inductive switching (SCIS) energy density and device manufacturability
JP4009825B2 (ja) 2002-02-20 2007-11-21 サンケン電気株式会社 絶縁ゲート型トランジスタ
US6583663B1 (en) 2002-04-22 2003-06-24 Power Integrations, Inc. Power integrated circuit with distributed gate driver
US7652326B2 (en) 2003-05-20 2010-01-26 Fairchild Semiconductor Corporation Power semiconductor devices and methods of manufacture
US6865093B2 (en) 2003-05-27 2005-03-08 Power Integrations, Inc. Electronic circuit control element with tap element
EP1536480A1 (en) * 2003-11-28 2005-06-01 STMicroelectronics S.r.l. Semiconductor power device with insulated gate, trenchgate structure and corresponding manufacturing method
JP2005340626A (ja) 2004-05-28 2005-12-08 Toshiba Corp 半導体装置
US7135748B2 (en) 2004-10-26 2006-11-14 Power Integrations, Inc. Integrated circuit with multi-length output transistor segment
US20060086974A1 (en) 2004-10-26 2006-04-27 Power Integrations, Inc. Integrated circuit with multi-length power transistor segments
US7436039B2 (en) 2005-01-06 2008-10-14 Velox Semiconductor Corporation Gallium nitride semiconductor device
JP2007081168A (ja) * 2005-09-14 2007-03-29 Toshiba Corp 半導体装置及びその製造方法
JP4817827B2 (ja) 2005-12-09 2011-11-16 株式会社東芝 半導体装置
DE102006004405B4 (de) 2006-01-31 2015-05-13 Infineon Technologies Austria Ag Leistungshalbleiterbauelemente mit einer Driftstrecke und einer hochdielektrischen Kompensationszone und Verfahren zur Herstellung einer Kompensationszone
DE102006025218B4 (de) 2006-05-29 2009-02-19 Infineon Technologies Austria Ag Leistungshalbleiterbauelement mit Ladungskompensationsstruktur und Verfahren zur Herstellung desselben
US7381618B2 (en) 2006-10-03 2008-06-03 Power Integrations, Inc. Gate etch process for a high-voltage FET
JP5479915B2 (ja) 2007-01-09 2014-04-23 マックスパワー・セミコンダクター・インコーポレイテッド 半導体装置
US8653583B2 (en) * 2007-02-16 2014-02-18 Power Integrations, Inc. Sensing FET integrated with a high-voltage transistor
US7859037B2 (en) 2007-02-16 2010-12-28 Power Integrations, Inc. Checkerboarded high-voltage vertical transistor layout
US7557406B2 (en) 2007-02-16 2009-07-07 Power Integrations, Inc. Segmented pillar layout for a high-voltage vertical transistor
US7468536B2 (en) 2007-02-16 2008-12-23 Power Integrations, Inc. Gate metal routing for transistor with checkerboarded layout
US7595523B2 (en) 2007-02-16 2009-09-29 Power Integrations, Inc. Gate pullback at ends of high-voltage vertical transistor structure
US7875962B2 (en) 2007-10-15 2011-01-25 Power Integrations, Inc. Package for a power semiconductor device
US7964912B2 (en) 2008-09-18 2011-06-21 Power Integrations, Inc. High-voltage vertical transistor with a varied width silicon pillar
US7871882B2 (en) 2008-12-20 2011-01-18 Power Integrations, Inc. Method of fabricating a deep trench insulated gate bipolar transistor
US7893754B1 (en) 2009-10-02 2011-02-22 Power Integrations, Inc. Temperature independent reference circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1306905A3 (en) * 2001-10-29 2008-06-04 Power Integrations, Inc. Lateral power MOSFET

Also Published As

Publication number Publication date
EP2482322A3 (en) 2013-01-02
US20100155773A1 (en) 2010-06-24
EP2482322A2 (en) 2012-08-01
EP2482323A3 (en) 2012-12-12
EP2482323A2 (en) 2012-08-01
EP2202800A1 (en) 2010-06-30
US8093621B2 (en) 2012-01-10
JP2010153864A (ja) 2010-07-08
US20120061720A1 (en) 2012-03-15
US8399907B2 (en) 2013-03-19
CN101840919A (zh) 2010-09-22

Similar Documents

Publication Publication Date Title
CN101840919B (zh) Vts绝缘栅极双极晶体管
CN101789396B (zh) 制造深沟槽绝缘栅极双极晶体管的方法
CN101789431A (zh) 深沟槽绝缘栅极双极晶体管
KR101552022B1 (ko) 반도체 장치 및 반도체 장치를 제조하는 방법
US5648283A (en) High density power device fabrication process using undercut oxide sidewalls
US7608510B2 (en) Alignment of trench for MOS
US20220320295A1 (en) Sic mosfet structures with asymmetric trench oxide
US20120261746A1 (en) Double-Trench Vertical Devices and Methods with Self-Alignment Between Gate and Body Contact
US8680608B2 (en) Power semiconductor device with a low on resistence
KR100656239B1 (ko) 선택적 에피택셜 성장에 의해 형성된 트렌치 벽을 갖는 트렌치-게이트 파워 디바이스
US20220320322A1 (en) Igbt with a variation of trench oxide thickness regions
CN103295888A (zh) 半导体装置及其制造方法
KR101653456B1 (ko) 반도체 디바이스 및 반도체 디바이스를 제작하기 위한 방법
CN105826196A (zh) 沟槽型超结功率器件及其制作方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130807

Termination date: 20211221