CN101599490A - 双极性装置 - Google Patents
双极性装置 Download PDFInfo
- Publication number
- CN101599490A CN101599490A CNA2009101423549A CN200910142354A CN101599490A CN 101599490 A CN101599490 A CN 101599490A CN A2009101423549 A CNA2009101423549 A CN A2009101423549A CN 200910142354 A CN200910142354 A CN 200910142354A CN 101599490 A CN101599490 A CN 101599490A
- Authority
- CN
- China
- Prior art keywords
- utmost point
- base stage
- emitter
- collection utmost
- bipolar device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 31
- 238000000926 separation method Methods 0.000 claims abstract description 10
- 230000000295 complement effect Effects 0.000 claims abstract description 7
- 229910044991 metal oxide Inorganic materials 0.000 claims abstract description 6
- 150000004706 metal oxides Chemical class 0.000 claims abstract description 6
- 239000003550 marker Substances 0.000 claims description 47
- 239000000758 substrate Substances 0.000 claims description 21
- 229910021332 silicide Inorganic materials 0.000 claims description 11
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 11
- 238000000034 method Methods 0.000 claims description 10
- 230000004888 barrier function Effects 0.000 claims description 8
- 230000015572 biosynthetic process Effects 0.000 claims description 3
- 238000009413 insulation Methods 0.000 abstract description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 25
- 229910052710 silicon Inorganic materials 0.000 description 25
- 239000010703 silicon Substances 0.000 description 25
- 150000001875 compounds Chemical class 0.000 description 22
- 239000013078 crystal Substances 0.000 description 22
- 238000002955 isolation Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 108010004350 tyrosine-rich amelogenin polypeptide Proteins 0.000 description 3
- 239000002800 charge carrier Substances 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/73—Bipolar junction transistors
- H01L29/735—Lateral transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0684—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
- H01L29/0692—Surface layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0821—Collector regions of bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8248—Combination of bipolar and field-effect technology
- H01L21/8249—Bipolar and MOS technology
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Bipolar Transistors (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Bipolar Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
本发明提供一种双极性装置,包括一射极形成在半导体基底中;一集极在半导体基底中与射极侧向的分隔;栅极终端形成在半导体基底上,用以定义射极与集极间的距离;以及外质基极形成在半导体基底上,与射极或集极具有预设距离,其中外质基极、射极、集极以及栅极终端均设置在主动区中,通过在半导体基底中的围绕的绝缘层结构来定义主动区。本发明所述双极性装置,具有改善过的效能、相容于互补金属氧化半导体技术、简洁的布局、步骤的简化、以及额外增加一终端,用以调整本身。
Description
(本申请是申请日为2006年3月7日、申请号为200610056842.4、发明名称为“双极性装置”的申请的分案申请。)
技术领域
本发明是有关于一种互补金属氧化半导体(ComplementaryMetal Oxide Semiconductor;CMOS),特别是有关于一种具有改良性能以及利用标准互补金属氧化半导体制程的双极性装置。
背景技术
由于互补金属氧化半导体(Complementary Metal OxideSemiconductor;以下简称CMOS)具有低功率损耗以及高噪声容忍度,因此经常被设计成输入/输出(I/O)装置以及电路,用以承受高电压信号。在传统的半导体制程中,在制造这些输入/输出装置以及电路时,需增加额外的遮罩(mask)。
为简化半导体制程,已知的做法是使用双极性装置(例如双极性晶体管)来作为输入/输出装置。双极性装置能够承受较高的电压,并较容易相容于传统的CMOS制程技术中另外,在模拟电路中,双极性装置比CMOS具有更多的优点。因此较佳的做法是将双极性装置连同CMOS装置一起应用在某些电路中,用以达到较佳的效能,而又不会额外增加成本。
图1及图2显示已知PNP双极性晶体管的剖面图。PNP双极性晶体管10可相容于CMOS制程技术。区域硅氧化(LOCalOxidation of Silicon;以下简称LOCOS)绝缘层11设置半导体基底中,并在N阱15之上,其分隔主动区12-14。在主动区12及13中,掺杂P型杂质,用以分别形成射极(emitter)16及集极(collector)17。在射极16及集极17的间绝缘层11中,可定义出本质基极18,其是在N阱15之中。外质基极(extrinsic base)19透过N阱15电性连接至本质基极18。外质基极19是掺杂N型的杂质,以改善其导电性。当施加正确的偏压至射极16、集极17以及外质基极19时,则将会增加在射极16以及集极17之间流动的载流子。PNP双极性晶体管10的效能是取决于本质基极18宽度以及本质基极18与外质基极19的相隔距离。由于已知的电流增益β太小(其约在4-10),故无法实际应用PNP双极性晶体管10。另外,若使用浅沟绝缘层(Shallow Trench Isolation;以下简称STI)来隔离LOCOS绝缘层时,则几乎没有载流子在集极与射极间流动,因而降低双极性晶体管的效能。
为改善效能,使用相容于CMOS技术的双极性装置是必需的。若一基极的宽度是由一复晶硅栅极(poly gate)所决定,而不是由STI或是LOCOS的间隔所决定时,则可得到大的电流增益。在目前的技术中,恰好是深次微米(deep submicron)技术。若集极与外质基极之间并没有STI时,则在集极与外质基极之间流动的电流是没有任何阻碍的。
发明内容
本发明揭露一种双极性装置。一射极形成在半导体基底中。一集极在半导体基底中与射极侧向的分隔。一栅极终端形成在半导体基底上,用以定义射极与集极间的距离。一外质基极形成在半导体基底上,与射极或集极具有预设距离,其中外质基极、射极、集极、以及栅极终端均设置在主动区中,通过在半导体基底中的围绕的绝缘层结构来定义主动区。
本发明所述的双极性装置,该双极性装置包括一本质基极,形成在该半导体基底中,在该栅极终端之下,以及在该射极与该集极之间。
本发明所述的双极性装置,该外质基极透过该半导体基底耦接该本质基极。
本发明所述的双极性装置,该预设距离的宽度足以避免该外质基极的空乏区与该集极的空乏区相互重叠。
本发明所述的双极性装置,更包括一分隔区,设置在该半导体基底之上,以及在该外质基极与该集极之间,用以分隔该集极与该外质基极。
本发明所述的双极性装置,该分隔区是为一阻碍层,用以阻碍硅化物的形成。
本发明所述的双极性装置,该分隔区是为一虚栅极。
本发明所述的双极性装置,该绝缘层结构是为区域硅氧化层结构、或是浅沟绝缘层结构。
本发明所述的双极性装置,该围绕的绝缘层结构是为N阱。
本发明还提供一种双极性装置,形成在一基底的一主动区之中,该双极性装置,包括:一第一射极,形成在该基底之中;一第一集极,形成在该半导体基底中,并与该第一射极侧向的分隔;一第一栅极终端,设置在一第一间隔之上,该第一间隔是在该第一射极与该第一集极之间;一第一本质基极,定义在该第一栅极终端之下,并与该第一射极与该第一集极形成一第一双极性结;一第二射极,形成在该基底之中;一第二集极,形成在该半导体基底中,并与该第二射极侧向的分隔;一第二栅极终端,设置在一第二间隔之上,该第二间隔是在该第二射极与该第二集极之间;一第二本质基极,定义在该第二栅极终端之下,并与该第二射极与该第二集极形成一第二双极性结;以及一共外质基极,用以调整并分隔该第一及第二集极,并且透过该基底耦接该第一及第二本质基极。
本发明所述的双极性装置,更包括一第一分隔区以及一第二分隔区,该第一分隔区用以分隔该第一集极与共外质基极,该第二分隔区用以分隔该第二集极与共外质基极。
本发明所述的双极性装置,该第一分隔区以及第二分隔区均为一阻碍层,用以阻碍硅化物的形成。
本发明所述的双极性装置,该第一分隔区以及第二分隔区均为一虚栅极。
本发明又提供一种双极性装置,利用一互补金属氧化半导体制程而形成在一基底的一主动区,该双极性装置,包括:一共射极;一第一集极,形成在该半导体基底中,并与该共射极侧向的分隔;一第一栅极终端,设置在一第一间隔之上,该第一间隔在该共射极与该第一集极之间;一第一本质基极,定义在该第一栅极终端之下,并与该共射极以及该第一集极形成一第一双极性结;一第一外质基极,用以调整并分隔该第一集极,并且透过该基底耦接该第一本质基极;一第二集极,形成在该半导体基底中,并与该共射极侧向的分隔;一第二栅极终端,设置在一第二间隔之上,该第二间隔在该共射极与该第二集极之间;一第二本质基极,定义在该第二栅极终端之下,并与该共射极以及该第二集极形成一第二双极性结;以及一第二外质基极,用以调整并分隔该第二集极,并且透过该基底耦接该第二本质基极。
本发明所述的双极性装置,更包括一第一分隔区以及一第二分隔区,该第一分隔区用以分隔该第一集极与该第一外质基极,该第二分隔区用以分隔该第二集极与该第二外质基极。
本发明提供一种双极性装置,其优点在于具有改善过的效能、相容于CMOS技术、简洁的布局、步骤的简化、以及额外增加一终端,用以调整本身。
附图说明
图1显示已知双极性晶体管的剖面图;
图2显示如图1所示的已知侧向双极性晶体管的俯视图;
图3A显示本发明的双极性装置的一实施剖面图;
图3B显示本发明的双极性装置的另一实施剖面图;
图4显示如图3A所示的双极性装置的俯视图;
图5显示本发明的双极性装置的另一可能实施剖面图;
图6显示如图5所示的双极性装置的俯视图;
图7至图12显示本发明的双极性装置的另一实施例的俯视图。
具体实施方式
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下:
本发明可降低侧向双极性晶体管的基极宽度及阻抗。为了使电流不会被隔离层所阻隔,本发明将基极与集极设置在相同的主动区。另外,本发明的基极及集极并不会在PN结处产生电容。在今天的自行对准硅化物(self aligned silicide;salicide)制程中,需避免形成在表面的集极与外质基极,透过硅化物而相互短路。本发明所揭露的侧向双极性装置可平衡基极与集极的相对位置,用以改善其效能。
图3A、图3B以及图4是本发明的侧向双极性装置的实施例。图3A为PMOS PNP型态,而图3B为NMOS NPN双极性装置,其中,相同的元件将以相同的符号表示。在图3A中,通过STI 31所围绕的区域,可定义出形成在N阱36之上的主动区32,其包括射极33、集极34、以及外质基极35。外质基极35形成于基底之上,并与射极33或是与集极34之间具有一预设距离。本质基极37被定义在栅极38之下,以及在射极33与集极34之间。本质基极37透过外质基极35与N阱36接收外部偏压。栅极38具有栅极氧化层382,用以分隔复晶硅栅极381与N阱36。栅极38是作为一额外的终端(terminal),用以接收一控制电压。该控制电压能够调整本质基极37的电压电平。本实施例可应用在许多电路中,例如在电压控制振荡器(Voltage Controlled Oscillator;VCO)电路。事实上,这个双极性装置的射极、本质基极以及集极分别与PMOS的源极、栅极以及漏极共有。
外质基极35与集极34均位于相同的主动区域32,因此,没有任何绝缘层(例如,LOCOS以及STI)来阻碍电流在它们之间流动,便可有效地降低基极的阻抗,并改善双极性装置30的效能。
如上所述,若外质基极35与集极34太接近时,则在它们之间的容值将增加,因而影响它们的PN结。当外质基极35与集极34具有足够的距离时,则可避免增加它们之间的容值。外质基极35与集极34之间的距离应足以避免本身的空乏区相互重叠。外质基极35与集极34之间的距离至少需0.2um~0.3um。集极与外质基极亦需被分隔开来,用以防止上方的硅化物将它们短路在一起。因此将分隔区39设置在N阱36的上方,用以定义出外质基极35与集极34之间的距离。分隔区39可以为一反抗保护氧化层(ResistProtection Oxide;以下简称RPO),或是为一虚栅极(dummygate)。RPO是为一遮罩物,用以预防硅化物形成在复晶硅栅极(poly gate)或是在主动区的上方。虚栅极的结构与已知的栅极结构相同,但不具有已知栅极的功能,例如导通或是截止沟道。在本实施例中,分隔区39是为RPO,其宽度足以避免外质基极35与集极34的空乏区相互重叠,并且可破坏形成在外质基极35与集极34之间的硅化物。
图4是为图3A的布局俯视图。图3B相似于图3A,不同之处在于,图3B是显示NMOS NPN双极性装置。图3B以P型基底36’取代图3A中的N阱36。有基极的P区被N阱311所围绕,并且在N阱311的表面。N阱311内建在P型基底中,其中,N阱311耦接到在P型基底之下的深N阱(deep N well;未图示)。图3B的NPN双极性装置与图3A中的PNP双极性装置一样,主动区亦被STI 31’所围绕。
图5及图6显示本发明的侧向双极性装置的另一实施例。双极性装置40具有P型的射极41、P型的集极42、N型的本质基极43、以及N型的外质基极44。射极41、集极42、本质基极43以及外质基极44均形成在主动区46之中。围绕的STI 47用以定义出主动区46。控制栅极48定义本质基极43的宽度。本质基极43设置在N阱45之中,并在射极41及集极42之间。栅极氧化层482分隔复晶硅栅极481与N阱45。本质基极43可能透过外质基极44及N阱45而接收一外部偏压。
虚复晶硅栅极(dummy poly gate)49定义外质基极44与集极42之间的一距离。如上所述,该距离应足以避免外质基极44与集极42的空乏区相互重叠。虚复晶硅栅极49亦预防任何硅化物形成在外质基极44与集极42之间的距离上。与图3B一样,本领域技术人员可利用上述的说明,将PNP双极性装置替换成NPN双极性装置。
上述的双极性装置均可适用于CMOS技术。分隔区可利用一般的制程所制成,用以形成一栅极或自行对准硅化物(salicide),而不需额外增加遮罩的次数。由于上述的双极性装置可比已知的CMOS装置操作在较高的电压电平,故本发明可作为高电压容忍输入/输出装置。由于已知的输入/输出装置是利用CMOS,因而需要额外增加制造的步骤。由于本发明的双极性装置使用较少的遮罩程序,故若将本发明的双极性装置作为输入/输出装置时,则可简化制造的步骤。
本发明的双极性装置亦解决沟道的漏电流及栅极氧化层击穿的问题。反观已知的做法,当集成电路的栅极宽度变窄时,便会增加MOS装置的沟道漏电流以及栅极氧化层击穿的问题。当已知的MOS装置与本发明的双极性装置需消耗相同的待机电流时,则在装置的体积以及成本的考量下,本发明的双极性装置比已知的MOS更为适合。
另外,为代替已知三终端(terminal)双极性装置,复多硅栅极作为本发明的双极性装置的额外增加的终端。由于栅极的电压电平可以被调整,故在射极、集极以及基极流动的电流亦可被调整。合并MOS装置与双极性装置便可形成四终端(terminal)装置。通过控制栅极电压,便可改善双极性装置的效能。若本发明的双极性装置被设计成某些电路(例如VCO电路)时,则可利用该电路中的固定节点提供控制电压。
图7至图12是为本发明的双极性装置的其它实施例,其中,分隔区可具有许多种形状,但其功能仍然在于分隔基极与集极。分隔区可为RPO或是虚栅极,以下将简单叙述分隔区的实施例。
图7显示本发明的双极性装置的一实施例的俯视图。双极性装置50形成于N阱51之上。复晶硅栅极52分隔射极53及集极54。本质基极(未显示)在复晶硅栅极52之下,并且位于射极53及集极54之间。分隔区55分隔集极54以及外质基极56,并具有一凹形(saddle shape),因此,外质基底56的边缘部分562较中间部分564更接近复晶硅栅极52。分隔区55通过中间的一个或更多的集极接触窗(contact)58以及两端的外质基极接触窗59来减小凹形的宽度。
图8显示本发明的双极性装置的另一实施例。双极性装置60大致上相似于图7所示的双极性装置,不同处在于双极性装置60的分隔区61的形状不同于分隔区55。外质基极62的中间部分622比边缘部分624更接近复晶硅栅极63。分隔区61通过中间的外质基极接触窗64以及两端的集极接触窗66来减小凹形的宽度。
图9显示本发明的双极性装置的另一实施例,其中,两个双极性装置被整合在同一个装置中。双极性装置70具有第一双极性装置71以及第二双极性装置72。第一复晶硅栅极711分隔第一射极712与第一集极713。第二复晶硅栅极721分隔第二射极722与第二集极723。第一双极性装置71以及第二双极性装置72共享同一个外质基极73。外质基极73是由第一分隔区714以及第二分隔区724所定义。外质基极73的中间部分732较边缘部分734更接近第一复晶硅栅极711以及第二复晶硅栅极721。由于本实施例的第一双极性装置71以及第二双极性装置72共享同一个外质基极73,故可使双极性装置70更简洁。分隔区的凹形容许更较好的集极接触窗与基极接触窗的排列。此可称为双基极结构,其可降低基极的阻抗以及增加射极的效能。
图10显示本发明的双极性装置80的另一实施例。复晶硅栅极81、82以及分隔区83、84定义出第一射极85、第二射极86、第一集极87、第二集极88以及共享的外质基极89。双极性装置80不同于图9的双极性装置的地方在于,共享的外质基底89的边缘部分892较中间部分894更接近复晶硅栅极81、82,故外质基极接触窗与集极接触窗可分别被设置在两端与中间。本实施例的优点在于可降低基极的阻抗,改善射极的效能,并具有简洁的结构。
图11显示上述两个双极性装置的示意图,其中,两个双极性装置被整合在射极对射极(emitter to emitter)、或是同一射极结构中。复晶硅栅极91、92以及分隔区93、94定义第一外质基极95、第二外质基极96、第一集极97、第二集极98以及共享的射极99。外质基极95、96的边缘部分952、962分别较中间部分954、964更接近复晶硅栅极91、92。
图12显示本发明的双极性装置的另一实施例,其中,双极性装置100大体上相似于图11所示的双极性装置,不同之处在于,外质基极101、102的中间部分1010、1020分别较边缘部分1012、1022更接近复晶硅栅极103、104。图11、图12所示的双极性装置均可降低基极的阻抗、改善射极效能、以及具有简洁的结构。
上述的实施例是使用PNP双极性装置来说明本发明,同样地亦可改变成NPN双极性装置,其亦具有相同的优点,例如相容于CMOS技术、改善装置的效能、简化制程、简洁的结构、以及增加调整终端。
虽然本发明已通过较佳实施例说明如上,但该较佳实施例并非用以限定本发明。本领域的技术人员,在不脱离本发明的精神和范围内,应有能力对该较佳实施例做出各种更改和补充,因此本发明的保护范围以权利要求书的范围为准。
附图中符号的简单说明如下:
10:PNP双极性晶体管
11:绝缘层
12~14、32、46:主动区
15、36、311、45、51:N阱
16、33、41、53、99:射极
17、34、42、54:集极
18、37、43:本质基极
19、35、44、56、62、73、89、101、102:外质基极
30、40、50、60、70、80、100:双极性装置
31、31’、47:STI
38:栅极
381、481、52、63、81、82、91、92、103、104:复晶硅栅极
382、482:栅极氧化层
39、55、61、83、84、93、94:分隔区
36’:P型基底
48:控制栅极
562、624、734、892、952、962、1012、1022:边缘部分
564、622、732、894、954、964、1010、1020:中间部分
58、66:集极接触窗
59、64:外质基极接触窗
71:第一双极性装置
72:第二双极性装置
711:第一复晶硅栅极
712、85:第一射极
713、87、97:第一集极
714:第一分隔区
721:第二复晶硅栅极
722、86:第二射极
723、88、98:第二集极
724:第二分隔区
95:第一外质基极
96:第二外质基极。
Claims (6)
1.一种双极性装置,其特征在于,形成在一基底的一主动区之中,该双极性装置,包括:
一第一射极,形成在该基底之中;
一第一集极,形成在该半导体基底中,并与该第一射极侧向的分隔;
一第一栅极终端,设置在一第一间隔之上,该第一间隔是在该第一射极与该第一集极之间;
一第一本质基极,定义在该第一栅极终端之下,并与该第一射极与该第一集极形成一第一双极性结;
一第二射极,形成在该基底之中;
一第二集极,形成在该半导体基底中,并与该第二射极侧向的分隔;
一第二栅极终端,设置在一第二间隔之上,该第二间隔是在该第二射极与该第二集极之间;
一第二本质基极,定义在该第二栅极终端之下,并与该第二射极与该第二集极形成一第二双极性结;以及
一共外质基极,用以调整并分隔该第一及第二集极,并且透过该基底耦接该第一及第二本质基极。
2.根据权利要求1所述的双极性装置,其特征在于,更包括一第一分隔区以及一第二分隔区,该第一分隔区用以分隔该第一集极与共外质基极,该第二分隔区用以分隔该第二集极与共外质基极。
3.根据权利要求2所述的双极性装置,其特征在于,该第一分隔区以及第二分隔区均为一阻碍层,用以阻碍硅化物的形成。
4.根据权利要求2所述的双极性装置,其特征在于,该第一分隔区以及第二分隔区均为一虚栅极。
5.一种双极性装置,其特征在于,利用一互补金属氧化半导体制程而形成在一基底的一主动区,该双极性装置,包括:
一共射极;
一第一集极,形成在该半导体基底中,并与该共射极侧向的分隔;
一第一栅极终端,设置在一第一间隔之上,该第一间隔在该共射极与该第一集极之间;
一第一本质基极,定义在该第一栅极终端之下,并与该共射极以及该第一集极形成一第一双极性结;
一第一外质基极,用以调整并分隔该第一集极,并且透过该基底耦接该第一本质基极;
一第二集极,形成在该半导体基底中,并与该共射极侧向的分隔;
一第二栅极终端,设置在一第二间隔之上,该第二间隔在该共射极与该第二集极之间;
一第二本质基极,定义在该第二栅极终端之下,并与该共射极以及该第二集极形成一第二双极性结;以及
一第二外质基极,用以调整并分隔该第二集极,并且透过该基底耦接该第二本质基极。
6.根据权利要求5所述的双极性装置,其特征在于,更包括一第一分隔区以及一第二分隔区,该第一分隔区用以分隔该第一集极与该第一外质基极,该第二分隔区用以分隔该第二集极与该第二外质基极。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/075,141 US7723803B2 (en) | 2005-03-07 | 2005-03-07 | Bipolar device compatible with CMOS process technology |
US11/075,141 | 2005-03-07 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2006100568424A Division CN1838431A (zh) | 2005-03-07 | 2006-03-07 | 双极性装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101599490A true CN101599490A (zh) | 2009-12-09 |
CN101599490B CN101599490B (zh) | 2012-03-21 |
Family
ID=36943340
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2006100568424A Pending CN1838431A (zh) | 2005-03-07 | 2006-03-07 | 双极性装置 |
CN2009101423549A Expired - Fee Related CN101599490B (zh) | 2005-03-07 | 2006-03-07 | 双极性装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2006100568424A Pending CN1838431A (zh) | 2005-03-07 | 2006-03-07 | 双极性装置 |
Country Status (4)
Country | Link |
---|---|
US (3) | US7723803B2 (zh) |
JP (1) | JP4847163B2 (zh) |
CN (2) | CN1838431A (zh) |
TW (1) | TWI358124B (zh) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8089129B2 (en) * | 2002-08-14 | 2012-01-03 | Advanced Analogic Technologies, Inc. | Isolated CMOS transistors |
US8324713B2 (en) * | 2005-10-31 | 2012-12-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Profile design for lateral-vertical bipolar junction transistor |
US8115280B2 (en) * | 2005-10-31 | 2012-02-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Four-terminal gate-controlled LVBJTs |
US8674454B2 (en) | 2009-02-20 | 2014-03-18 | Mediatek Inc. | Lateral bipolar junction transistor |
US20100213507A1 (en) * | 2009-02-20 | 2010-08-26 | Ching-Chung Ko | Lateral bipolar junction transistor |
US8415764B2 (en) * | 2009-06-02 | 2013-04-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | High-voltage BJT formed using CMOS HV processes |
CN101930983A (zh) * | 2009-06-17 | 2010-12-29 | 台湾积体电路制造股份有限公司 | 集成电路结构 |
US7968971B2 (en) * | 2009-06-22 | 2011-06-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Thin-body bipolar device |
US8450672B2 (en) * | 2009-06-30 | 2013-05-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | CMOS image sensors formed of logic bipolar transistors |
JP5480380B2 (ja) * | 2010-06-24 | 2014-04-23 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の製造方法 |
US8916446B2 (en) | 2011-11-11 | 2014-12-23 | International Business Machines Corporation | Bipolar junction transistor with multiple emitter fingers |
US8921194B2 (en) | 2011-11-11 | 2014-12-30 | International Business Machines Corporation | PNP bipolar junction transistor fabrication using selective epitaxy |
US9269609B2 (en) | 2012-06-01 | 2016-02-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor isolation structure with air gaps in deep trenches |
CN104157684B (zh) * | 2014-08-25 | 2017-02-08 | 株洲南车时代电气股份有限公司 | 一种沟槽栅igbt芯片 |
CN108807515B (zh) * | 2017-05-05 | 2022-07-05 | 联华电子股份有限公司 | 双极性晶体管 |
US10600894B2 (en) * | 2018-07-03 | 2020-03-24 | Qualcomm Incorporated | Bipolar junction transistor and method of fabricating the same |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4016594A (en) * | 1971-06-08 | 1977-04-05 | U.S. Philips Corporation | Semiconductor device and method of manufacturing the device |
US4120707A (en) * | 1977-03-30 | 1978-10-17 | Harris Corporation | Process of fabricating junction isolated IGFET and bipolar transistor integrated circuit by diffusion |
US4996626A (en) * | 1988-10-14 | 1991-02-26 | National Semiconductor Corp. | Resistorless electrostatic discharge protection device for high speed integrated circuits |
JPH02294063A (ja) | 1989-05-08 | 1990-12-05 | Nec Ic Microcomput Syst Ltd | 半導体集積回路 |
JP2720574B2 (ja) * | 1990-05-11 | 1998-03-04 | 富士電機株式会社 | デュアルゲート型絶縁ゲートバイポーラトランジスタ |
JPH04225238A (ja) | 1990-12-26 | 1992-08-14 | Sony Corp | ラテラルトランジスタ及びそれを用いたカレントミラー回路 |
US5376816A (en) * | 1992-06-24 | 1994-12-27 | Nec Corporation | Bi-cmos integrated circuit device having buried region use in common for bipolar and mos transistors |
US5416031A (en) * | 1992-09-30 | 1995-05-16 | Sony Corporation | Method of producing Bi-CMOS transistors |
JPH06120431A (ja) | 1992-09-30 | 1994-04-28 | Sony Corp | バイポーラトランジスタ及び半導体装置の製造方法 |
JP3246807B2 (ja) * | 1993-07-07 | 2002-01-15 | 株式会社東芝 | 半導体集積回路装置 |
GB9321819D0 (en) * | 1993-10-22 | 1993-12-15 | Zetex Plc | Mos/bipolar device |
US5717241A (en) | 1993-12-09 | 1998-02-10 | Northern Telecom Limited | Gate controlled lateral bipolar junction transistor |
JP2654540B2 (ja) * | 1994-06-21 | 1997-09-17 | 日本電気株式会社 | 半導体装置の製造方法 |
EP0697739B1 (en) * | 1994-08-02 | 2001-10-31 | STMicroelectronics S.r.l. | Insulated gate bipolar transistor |
US5614424A (en) * | 1996-01-16 | 1997-03-25 | Taiwan Semiconductor Manufacturing Company Ltd. | Method for fabricating an accumulated-base bipolar junction transistor |
JPH09213708A (ja) | 1996-01-30 | 1997-08-15 | Nec Yamagata Ltd | ラテラル・バイポーラトランジスタおよびその製造方法 |
US5843814A (en) * | 1996-02-15 | 1998-12-01 | Micron Technology, Inc. | Method of forming BiCMOS circuitry |
US6093613A (en) * | 1998-02-09 | 2000-07-25 | Chartered Semiconductor Manufacturing, Ltd | Method for making high gain lateral PNP and NPN bipolar transistor compatible with CMOS for making BICMOS circuits |
US5994177A (en) * | 1999-02-05 | 1999-11-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dynamic threshold MOSFET using accumulated base BJT level shifter for low voltage sub-quarter micron transistor |
US6429491B1 (en) * | 1999-10-20 | 2002-08-06 | Transmeta Corporation | Electrostatic discharge protection for MOSFETs |
US6399990B1 (en) * | 2000-03-21 | 2002-06-04 | International Business Machines Corporation | Isolated well ESD device |
TW447129B (en) * | 2000-06-30 | 2001-07-21 | United Microelectronics Corp | Array type SOI transistor layout |
US6455902B1 (en) * | 2000-12-06 | 2002-09-24 | International Business Machines Corporation | BiCMOS ESD circuit with subcollector/trench-isolated body mosfet for mixed signal analog/digital RF applications |
JP2002305304A (ja) * | 2001-04-05 | 2002-10-18 | Toshiba Corp | 電力用半導体装置 |
TW536802B (en) * | 2002-04-22 | 2003-06-11 | United Microelectronics Corp | Structure and fabrication method of electrostatic discharge protection circuit |
JP2004311684A (ja) * | 2003-04-07 | 2004-11-04 | Sanyo Electric Co Ltd | 半導体装置 |
WO2007142622A1 (en) * | 2006-06-02 | 2007-12-13 | Agere Systems Inc. | Bipolar junction transistor with a reduced collector- substrate capacitance |
-
2005
- 2005-03-07 US US11/075,141 patent/US7723803B2/en not_active Expired - Fee Related
-
2006
- 2006-03-07 JP JP2006061615A patent/JP4847163B2/ja active Active
- 2006-03-07 CN CNA2006100568424A patent/CN1838431A/zh active Pending
- 2006-03-07 CN CN2009101423549A patent/CN101599490B/zh not_active Expired - Fee Related
- 2006-03-07 TW TW095107533A patent/TWI358124B/zh not_active IP Right Cessation
-
2010
- 2010-04-01 US US12/752,431 patent/US8049284B2/en active Active
-
2011
- 2011-09-16 US US13/234,184 patent/US8445970B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN1838431A (zh) | 2006-09-27 |
TWI358124B (en) | 2012-02-11 |
TW200633187A (en) | 2006-09-16 |
US7723803B2 (en) | 2010-05-25 |
JP2006253686A (ja) | 2006-09-21 |
US20120007191A1 (en) | 2012-01-12 |
US20060197185A1 (en) | 2006-09-07 |
US8445970B2 (en) | 2013-05-21 |
CN101599490B (zh) | 2012-03-21 |
US8049284B2 (en) | 2011-11-01 |
JP4847163B2 (ja) | 2011-12-28 |
US20100187637A1 (en) | 2010-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101599490B (zh) | 双极性装置 | |
KR101174764B1 (ko) | 씨모스 제조기술에 기반한 바이폴라 접합 트랜지스터 | |
US10128227B2 (en) | ESD protection device and method for manufacturing the same | |
US7476593B2 (en) | Semiconductor device and method of forming the same | |
US7242071B1 (en) | Semiconductor structure | |
US8482081B2 (en) | Semiconductor apparatus and manufacturing method thereof | |
US7145206B2 (en) | MOS field effect transistor with reduced parasitic substrate conduction | |
US20070241421A1 (en) | Semiconductor structure and method of manufacture | |
JP2007294973A (ja) | 半導体集積回路 | |
US10177045B2 (en) | Bulk CMOS RF switch with reduced parasitic capacitance | |
KR20020052953A (ko) | 반도체 집적 회로 장치 및 그 제조 방법 | |
US6376870B1 (en) | Low voltage transistors with increased breakdown voltage to substrate | |
KR100711172B1 (ko) | 반도체 장치 | |
CN109830527A (zh) | 半导体结构及其制造方法与半导体器件 | |
CN111987044B (zh) | 半导体器件的制造方法及半导体器件 | |
JP2004266275A (ja) | 縦形バイポーラトランジスタ及びその製造方法 | |
US6445057B1 (en) | Semiconductor device having a trimming circuit for suppressing leakage current | |
CN100547805C (zh) | 互补式金氧半图像传感器的浮动节点结构及其制造方法 | |
US20040120085A1 (en) | Semiconductor device with surge protection circuit | |
US20050224917A1 (en) | Junction diode | |
JP4940511B2 (ja) | 半導体装置およびその製造方法 | |
CN116936569A (zh) | 双极晶体管及半导体装置 | |
CN115172360A (zh) | 新型静电保护器件结构 | |
CN114843340A (zh) | 横向双极型半导体器件 | |
KR19990085651A (ko) | 반도체장치에서의 하나의 셀로 제조된 출력 증폭기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120321 |