CN115172360A - 新型静电保护器件结构 - Google Patents
新型静电保护器件结构 Download PDFInfo
- Publication number
- CN115172360A CN115172360A CN202210677902.3A CN202210677902A CN115172360A CN 115172360 A CN115172360 A CN 115172360A CN 202210677902 A CN202210677902 A CN 202210677902A CN 115172360 A CN115172360 A CN 115172360A
- Authority
- CN
- China
- Prior art keywords
- protection device
- device structure
- electrostatic protection
- region
- drain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000009792 diffusion process Methods 0.000 claims abstract description 26
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 17
- 229920005591 polysilicon Polymers 0.000 claims abstract description 17
- 238000002955 isolation Methods 0.000 claims abstract description 12
- 239000000758 substrate Substances 0.000 claims abstract description 7
- 125000006850 spacer group Chemical group 0.000 claims abstract description 3
- 230000003071 parasitic effect Effects 0.000 claims description 14
- 238000007667 floating Methods 0.000 claims description 2
- 239000004065 semiconductor Substances 0.000 abstract description 12
- 238000005516 engineering process Methods 0.000 abstract description 3
- 230000015556 catabolic process Effects 0.000 description 6
- 239000012535 impurity Substances 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000737 periodic effect Effects 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- 229910052787 antimony Inorganic materials 0.000 description 1
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0259—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本申请涉及半导体集成电路技术领域,具体涉及静电保护器件结构。新型静电保护器件结构包括:第一导电类型衬底,所述第一导电类型衬底的上层形成第一导电类型阱区;在所述第一导电类型阱区中,沿横向间隔排布的源极区和漏极区,所述源极区和漏极区均为第二导电类型;所有所述漏极区相连引出所述静电保护器件结构的静电输入端,各个所述源极区分别引出所述静电保护器件结构的静电输出端;插入所述漏极区中的第一导电类型扩散区,所述第一导电类型扩散区的周围形成多晶硅隔离结构;多晶硅栅,所述多晶硅栅位于间隔相邻的所述源极区和所述漏极区之间的间隔区上。本申请可以解决相关技术中的静电保护器件结构开启电压较高,静电保护能力较低的问题。
Description
技术领域
本申请涉及半导体集成电路技术领域,具体涉及一种静电保护器件结构。
背景技术
目前流行的工艺技术使用CMOS(互补金属氧化物半导体,Complementary Metal-Oxide-Semiconductor Transistor)作为静电放电(ESD,ElectroStatic Discharge)保护器件。
相关技术中的静电保护器件结构包括间隔排布的源极区和漏极区,当静电发生时,间隔相邻的源极区和漏极区导通形成泄放通道,静电电荷经过该泄放通道泄放。但是该泄放通道的形成需要较高的开启电压,不利于该静电保护器件的静电保护能力。
发明内容
本申请提供了一种静电保护器件结构,可以解决相关技术中的静电保护器件结构开启电压较高,静电保护能力较低的问题。
为了解决背景技术中所述的技术问题,本申请提供一种新型静电保护器件结构,其特征在于,所述新型静电保护器件结构包括
第一导电类型衬底,所述第一导电类型衬底的上层形成第一导电类型阱区;
在所述第一导电类型阱区中,沿横向间隔排布的源极区和漏极区,所述源极区和漏极区均为第二导电类型;所有所述漏极区相连引出所述静电保护器件结构的静电输入端,各个所述源极区分别引出所述静电保护器件结构的静电输出端;
插入所述漏极区中的第一导电类型扩散区,所述第一导电类型扩散区的周围形成多晶硅隔离结构;
多晶硅栅,所述多晶硅栅位于间隔相邻的所述源极区和所述漏极区之间的间隔区上。
可选地,所述多晶硅隔离结构与所述第一导电类型扩散区相连。
可选地,所述多晶硅隔离结构浮空。
可选地,所述静电保护器件结构的最外侧为源极区。
可选地,一个所述漏极区中形成多个第一导电类型扩散区,多个所述第一导电类型扩散区相间隔。
可选地,所述漏极区上形成接触孔,通过所述接触孔将所述漏极区引出。
可选地,间隔相邻的所述漏极区和所述源极区,以及位于间隔相邻的所述漏极区和所述源极区之间的第一导电类型阱区共同形成一个寄生三极管。
可选地,在有静电电荷由所述漏极区进入所述静电保护器件结构中时,所述漏极区与所述第一导电类型扩散区之间的PN结先被击穿。
可选地,所述静电输出端接地。
本申请技术方案,至少包括如下优点:使得在有静电电荷由漏极进入该静电保护器件结构中时,该静电保护器件结构中的寄生三极管造成间隔相邻的漏极区和源极区230之间导通形成导电沟道。并由于在漏极区中插入形成P型扩散区,进而导致寄生三极管的击穿位置首先并不是位于导电沟道附近的漏极区与P型阱区之间的N结中,而是导致漏极区与P型扩散区之间的PN结先被击穿,由于漏极区与P型扩散区之间的结击穿电压更低,从而在其击穿后,静电电荷仍会经过上述导电沟通流向源极区,并从源极区流出,以实现触发寄生三极管开启泄流。从而本申请能够在不改变静电保护器件结构所占面积的基础上,可以有效地降低了静电防护的开启电压,又提高其静电保护能力,也可以用于正常的电流输出电路使用。
附图说明
为了更清楚地说明本申请具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出了本申请一实施例提供静电保护器件结构剖视结构示意图;
图2示出了本申请一实施例提供静电保护器件结构俯视结构示意图。
具体实施方式
下面将结合附图,对本申请中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在不做出创造性劳动的前提下所获得的所有其它实施例,都属于本申请保护的范围。
在本申请的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电气连接;可以是直接相连,也可以通过中间媒介间接相连,还可以是两个元件内部的连通,可以是无线连接,也可以是有线连接。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
此外,下面所描述的本申请不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
本申请中的半导体导电类型包括相反的第一导电类型和第二导电类型,即当第一导电类型为N型时,该第二导电类型为P型;当第一导电类型为P型时,该第二导电类型为N型。
N型半导体和P型半导体,是根据向半导体中掺入的类型不同的杂质而产生。其中,向半导体中掺入位于元素周期表第V族中的某种元素,例如砷或锑等施主杂质,即可以得到N型半导体;向半导体中掺入位于元素周期表中第Ⅲ族中的一种元素,例如硼或铟等受主杂质,就可以得到P型半导体。
该N型半导体和P型半导体的导电性能是不同的。
图1示出了本申请一实施例提供静电保护器件结构剖视结构示意图,图2示出了本申请一实施例提供静电保护器件结构俯视结构示意图。
下面以第一导电类型为P型,第二导电类型为N型为例描述该静电保护器件结构。从图1和图2中可以看出,该静电保护器件结构包括:P型衬底210、P型阱区220、源极区230、漏极区240和多晶硅栅250。
所述P型衬底210的上层形成所述P型阱区220。
在该P型阱区220中,形成沿着横向间隔呈指状排布的源极区230和漏极区240,其中横向方向为图1中的X向。所述源极区230和漏极区240均为N型。
从图1中可以看出,该静电保护器件结构为横向对称结构,其漏极区240有两个,该两个漏极区240相连引出所述静电保护器件结构的静电输入端,各个所述源极区230分别引出所述静电保护器件结构的静电输出端,所述静电输出端接地。
从图1和图2中还可以看出,漏极区240中形成P型扩散区241,该P型扩散区241从漏极区240的上表面向下延伸,该P型扩散区241的周围形成多晶硅隔离结构260。为了更好地降低漏电流,该多晶硅隔离结构260可以与所述P型扩散区241相连,另外该多晶硅隔离结构260也可以浮空。该多晶硅隔离结构260位于P型扩散区241与漏极区240的交界位置处,避免在该P型扩散区241与漏极区240的交界位置处形成金属硅化物。为了降低寄生电阻,可以在除了该多晶硅隔离结构260所在位置以外的其他有源区上形成金属硅化物。
该多晶硅栅250位于间隔相邻的所述源极区230和所述漏极区240之间的间隔区上。
在该静电保护器件结构中,间隔相邻的漏极区240和源极区230,以及位于该间隔相邻的漏极区240和源极区230之间的P型阱区220共同形成一个寄生三极管。且该漏极区240作为该寄生三极管的集电极,源极区230作为该寄生三极管的发射极,位于该间隔相邻的漏极区240和源极区230之间的P型阱区220作为该寄生三极管的基极。
本实施例中形成如图1所示四个寄生三极管。
本实施例,使得在有静电电荷由漏极进入该静电保护器件结构中时,该静电保护器件结构中的寄生三极管造成间隔相邻的漏极区240和源极区230之间导通形成导电沟道。并由于在漏极区240中插入形成P型扩散区241,进而导致寄生三极管的击穿位置首先并不是位于导电沟道附近的漏极区240与P型阱区220之间的PN结中,而是导致漏极区240与P型扩散区241之间的PN结先被击穿,由于漏极区240与P型扩散区241之间的结击穿电压更低,从而在其击穿后,静电电荷仍会经过上述导电沟通流向源极区230,并从源极区230流出,以实现触发寄生三极管开启泄流。从而本申请能够在不改变静电保护器件结构所占面积的基础上,可以有效地降低了静电防护的开启电压,又提高其静电保护能力,也可以用于正常的电流输出电路使用。
继续参照图1和图2,本实施例中,该静电保护器件结构的最外侧为源极区230,其余源极区230和漏极区240间隔相邻,且交替排布。
可选地,一个漏极区240中可以形成多个P型阱区220,所形成的多个P型阱区22相间隔。
参照图2,该漏极区240上形成接触孔,能够通过所述接触孔将所述漏极区240引出。
显然,上述实施例仅仅是为清楚地说明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本申请创造的保护范围之中。
Claims (9)
1.一种新型静电保护器件结构,其特征在于,所述新型静电保护器件结构包括
第一导电类型衬底,所述第一导电类型衬底的上层形成第一导电类型阱区;
在所述第一导电类型阱区中,沿横向间隔排布的源极区和漏极区,所述源极区和漏极区均为第二导电类型;所有所述漏极区相连引出所述静电保护器件结构的静电输入端,各个所述源极区分别引出所述静电保护器件结构的静电输出端;
插入所述漏极区中的第一导电类型扩散区,所述第一导电类型扩散区的周围形成多晶硅隔离结构;
多晶硅栅,所述多晶硅栅位于间隔相邻的所述源极区和所述漏极区之间的间隔区上。
2.如权利要求1所述的新型静电保护器件结构,其特征在于,所述多晶硅隔离结构与所述第一导电类型扩散区相连。
3.如权利要求1所述的新型静电保护器件结构,其特征在于,所述多晶硅隔离结构浮空。
4.如权利要求1所述的新型静电保护器件结构,其特征在于,所述静电保护器件结构的最外侧为源极区。
5.如权利要求1所述的静电保护器件结构,其特征在于,一个所述漏极区中形成多个第一导电类型扩散区,多个所述第一导电类型扩散区相间隔。
6.如权利要求1所述的静电保护器件结构,其特征在于,所述漏极区上形成接触孔,通过所述接触孔将所述漏极区引出。
7.如权利要求1所述的静电保护器件结构,其特征在于,间隔相邻的所述漏极区和所述源极区,以及位于间隔相邻的所述漏极区和所述源极区之间的第一导电类型阱区共同形成一个寄生三极管。
8.如权利要求1所述的静电保护器件结构,其特征在于,在有静电电荷由所述漏极区进入所述静电保护器件结构中时,所述漏极区与所述第一导电类型扩散区之间的PN结先被击穿。
9.如权利要求1所述的静电保护器件结构,其特征在于,所述静电输出端接地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210677902.3A CN115172360A (zh) | 2022-06-15 | 2022-06-15 | 新型静电保护器件结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210677902.3A CN115172360A (zh) | 2022-06-15 | 2022-06-15 | 新型静电保护器件结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115172360A true CN115172360A (zh) | 2022-10-11 |
Family
ID=83486101
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210677902.3A Pending CN115172360A (zh) | 2022-06-15 | 2022-06-15 | 新型静电保护器件结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115172360A (zh) |
-
2022
- 2022-06-15 CN CN202210677902.3A patent/CN115172360A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7902600B2 (en) | Metal oxide semiconductor device | |
KR101710599B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US6707104B2 (en) | Lateral high-breakdown-voltage transistor | |
US9082620B1 (en) | Semiconductor device | |
US20100078724A1 (en) | Transistor-type protection device, semiconductor integrated circuit, and manufacturing method of the same | |
US20080246080A1 (en) | Shallow trench isolation (STI) based laterally diffused metal oxide semiconductor (LDMOS) | |
CN101339947A (zh) | 半导体器件 | |
CN101150146A (zh) | 半导体器件及其制造方法 | |
US9570630B2 (en) | Schottky diode structure | |
US20100295125A1 (en) | Split gate oxides for a laterally diffused metal oxide semiconductor (LDMOS) | |
US9123807B2 (en) | Reduction of parasitic capacitance in a semiconductor device | |
CN1838431A (zh) | 双极性装置 | |
CN102054865A (zh) | 用作静电保护结构的mos晶体管及其制造方法 | |
US9876006B2 (en) | Semiconductor device for electrostatic discharge protection | |
CN115172360A (zh) | 新型静电保护器件结构 | |
KR101442252B1 (ko) | 반도체 장치 | |
CN115172361A (zh) | 静电保护器件结构 | |
KR102374129B1 (ko) | 부트스트랩 다이오드를 포함하는 고전압 반도체 소자 | |
TWI716994B (zh) | 低觸發電壓靜電放電防護元件 | |
JP5463698B2 (ja) | 半導体素子、半導体装置および半導体素子の製造方法 | |
CN113611744B (zh) | 适用soi型的静电保护mos结构 | |
CN115579359A (zh) | 用于静电防护的ggnmos结构 | |
US20240162218A1 (en) | Electrostatic discharge protection device and method of fabricating the same | |
CN116169137A (zh) | Esd器件 | |
CN118471972A (zh) | 静电放电保护组件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |