CN101499439B - 半导体装置的制造方法 - Google Patents
半导体装置的制造方法 Download PDFInfo
- Publication number
- CN101499439B CN101499439B CN2009100048546A CN200910004854A CN101499439B CN 101499439 B CN101499439 B CN 101499439B CN 2009100048546 A CN2009100048546 A CN 2009100048546A CN 200910004854 A CN200910004854 A CN 200910004854A CN 101499439 B CN101499439 B CN 101499439B
- Authority
- CN
- China
- Prior art keywords
- film
- interface
- semiconductor device
- accurate position
- defective
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 56
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 35
- 239000000758 substrate Substances 0.000 claims abstract description 34
- 239000012535 impurity Substances 0.000 claims abstract description 20
- 230000002950 deficient Effects 0.000 claims description 30
- 230000005669 field effect Effects 0.000 claims description 28
- 229910021332 silicide Inorganic materials 0.000 claims description 21
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 21
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 16
- 229910052710 silicon Inorganic materials 0.000 claims description 16
- 239000010703 silicon Substances 0.000 claims description 16
- 238000002347 injection Methods 0.000 claims description 10
- 239000007924 injection Substances 0.000 claims description 10
- 230000005764 inhibitory process Effects 0.000 claims description 9
- 230000004888 barrier function Effects 0.000 claims description 7
- 238000005530 etching Methods 0.000 claims description 7
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 6
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 6
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 5
- 230000000116 mitigating effect Effects 0.000 claims description 5
- 230000000630 rising effect Effects 0.000 claims description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 5
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 4
- 230000015572 biosynthetic process Effects 0.000 claims description 4
- 229910000765 intermetallic Inorganic materials 0.000 claims description 4
- 229910052760 oxygen Inorganic materials 0.000 claims description 4
- 239000001301 oxygen Substances 0.000 claims description 4
- 239000002184 metal Substances 0.000 claims 2
- 230000007547 defect Effects 0.000 abstract description 6
- 230000001629 suppression Effects 0.000 abstract description 5
- 238000002513 implantation Methods 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 38
- 150000004767 nitrides Chemical class 0.000 description 21
- 238000000034 method Methods 0.000 description 10
- 150000002500 ions Chemical class 0.000 description 8
- 230000033228 biological regulation Effects 0.000 description 7
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- 229910004298 SiO 2 Inorganic materials 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 3
- 208000005189 Embolism Diseases 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 235000017166 Bambusa arundinacea Nutrition 0.000 description 1
- 235000017491 Bambusa tulda Nutrition 0.000 description 1
- 241001330002 Bambuseae Species 0.000 description 1
- 235000015334 Phyllostachys viridis Nutrition 0.000 description 1
- 238000010521 absorption reaction Methods 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 239000011425 bamboo Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- WPOOICLZIIBUBM-UHFFFAOYSA-H iron;iron(3+);methyl-dioxido-oxo-$l^{5}-arsane Chemical compound [Fe].[Fe+3].[Fe+3].C[As]([O-])([O-])=O.C[As]([O-])([O-])=O.C[As]([O-])([O-])=O WPOOICLZIIBUBM-UHFFFAOYSA-H 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000000178 monomer Substances 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26506—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
- H01L21/26513—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
- H01L21/2652—Through-implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8248—Combination of bipolar and field-effect technology
- H01L21/8249—Bipolar and MOS technology
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0611—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
- H01L27/0617—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
- H01L27/0623—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66575—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
- H01L29/6659—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7833—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Ceramic Engineering (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Bipolar Transistors (AREA)
- Bipolar Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本发明提供一种半导体装置的制造方法,其具备:第一工序,在半导体衬底上形成抑制杂质注入引起的缺陷增加的缺陷抑制膜;第二工序,通过从缺陷抑制膜上注入杂质而在半导体衬底表面形成元件活性区域;第三工序,除去缺陷抑制膜;第四工序,将抑制元件活性区域的界面准位上升的界面准位抑制膜形成于元件活性区域上。
Description
技术领域
本发明涉及半导体装置的制造方法。
背景技术
以往已知有半导体装置的制造方法。
在(日本国)特开平5-6961号公报公开有在同一衬底上形成有双极晶体管和场效应晶体管的半导体装置(BiCMOS晶体管)的制造方法。该现有的半导体装置(BiCMOS晶体管)的制造方法,在双极晶体管的制造工序中,在进行了形成基极区域的工序之后,再进行在基极区域的表面上形成氧化膜的工序。然后,进行在氧化膜的表面上形成氮化膜的工序。此外,在该现有的半导体装置(BiCMOS晶体管)的制造方法中,在形成场效应晶体管的源极及漏极的工序时,以氧化膜为保护膜进行离子注入。
发明内容
本发明的第一方面提供一种半导体装置的制造方法,包括:第一工序,所述第一工序在半导体衬底上形成抑制因杂质的注入而引起的缺陷增加的缺陷抑制膜;第二工序,所述第二工序通过从所述缺陷抑制膜上注入所述杂质而在所述半导体衬底表面形成元件活性区域;第三工序,所述第三工序除去所述缺陷抑制膜;以及第四工序,所述第四工序在所述元件活性区域上形成抑制所述元件活性区域的界面准位上升的界面准位抑制膜,缺陷抑制膜比界面准位抑制膜更能够抑制缺陷的增加,界面准位抑制膜比缺陷抑制膜更能够抑制界面准位的上升。
本发明的第二方面提供一种半导体装置的制造方法,包括:第一工序,所述第一工序在硅衬底上形成包括抑制因杂质的注入而引起的缺陷增加的硅氮化膜的缺陷抑制膜;第二工序,所述第二工序通过从缺陷抑制膜上注入所述杂质,在硅衬底表面形成元件活性区域;第三工序,所述第三工序将缺陷抑制膜除去;以及第四工序,所述第四工序在元件活性区域上形成包括抑制元件活性区域的界面准位上升的硅氧化膜的界面准位抑制膜。
附图说明
图1是表示本发明一实施方式的半导体装置结构的剖面图;
图2是说明本发明一实施方式的半导体装置制造工艺的剖面图;
图3是说明本发明一实施方式的半导体装置制造工艺的剖面图;
图4是说明本发明一实施方式的半导体装置制造工艺的剖面图;
图5是说明本发明一实施方式的半导体装置制造工艺的剖面图;
图6是说明本发明一实施方式的半导体装置制造工艺的剖面图;
图7是说明本发明一实施方式的半导体装置制造工艺的剖面图。
具体实施方式
下面,参照附图说明本发明的实施方式。
首先,参照图1说明本发明一实施方式的半导体装置100的结构。此外,本实施方式的半导体装置100作为在同一衬底上形成场效应晶体管和双极晶体管的BiCMOS晶体管构成。
本发明一实施方式中的半导体装置100,如图1所示,在p型硅衬底1的表面形成有n型外延层2。外延层2的表面包括形成有场效应晶体管10的区域A和形成有双极晶体管20的区域B。此外,在区域A及区域B之间形成有用于将区域A和区域B分离的元件分隔绝缘区域3。由此,半导体装置100作为在同一半导体衬底(在本实施方式中为p型硅衬底1及外延层2)上形成有场效应晶体管10及npn型双极晶体管20的BiCMOS晶体管构成。此外,p型硅衬底1及外延层2分别是本发明中的“半导体衬底”之一例。此外,场效应晶体管10及双极晶体管20分别是本发明中的“场效应晶体管”及“接合型晶体管”之一例。
作为场效应晶体管10的结构,在区域A,在外延层2的表面形成有n阱层11。而且,在n阱层11的表面隔开规定的间隔形成有p型源极区域12及p型漏极区域13。此外,源极区域12及漏极区域13分别是本发明中的“元件活性区域”之一例。此外,源极区域12及漏极区域13分别具有LDD(Lightly Doped Drain)结构。具体而言,源极区域12包括高浓度的p+型源极区域12a及低浓度的p型源极区域12b。同样,漏极区域13也包括高浓度的p+型漏极区域13a及低浓度的p型漏极区域13b。此外,在n阱层11的表面上的被源极区域12及漏极区域13所夹的位置形成有栅极绝缘膜14。在栅极绝缘膜14的表面上形成有栅电极15。此外,在栅极绝缘膜14及栅电极15的侧面上形成有侧壁16。
作为npn型双极晶体管20的结构,在区域B在外延层2的表面形成有p阱层21。在p阱层21的表面形成有n型发射极层22及p型基极层23。此外,在外延层2的表面与p阱层21隔开规定的间隔形成有n型集电极层24。此外,发射极层22、基极层23及集电极层24分别是本发明中的“元件活性区域”之一例。
在此,本实施方式中,在场效应晶体管10的p型源极区域12b、p型漏极区域13b及栅电极15的表面;和双极晶体管20的发射极层22、基极层23及集电极层24的各表面的规定区域分别形成有硅化物膜4。此外,硅化物膜4具有作为电极部的功能。此外,硅化物膜4是本发明中的“金属化合物膜”之一例。
此外,本实施方式中,在双极晶体管20的表面上,按照覆盖形成有硅化物膜4的区域以外区域的方式形成有由SiO2构成的第一氧化膜5。此外,以覆盖双极晶体管20的硅化物膜4的表面及第一氧化膜5的表面的方式形成有由SiO2构成的第二氧化膜6。此外,该第二氧化膜6按照还覆盖场效应晶体管10的表面的方式形成。而且,在区域A及区域B以覆盖所形成的第二氧化膜6表面的方式形成有由SiN构成的氮化膜7。此外,第一氧化膜5、第二氧化膜6及氮化膜7分别是本发明中的“界面准位抑制膜(界面准位抑制膜)”、“应力缓和膜”及“防湿膜”之一例。
下面,参照图1~图7说明本发明一实施方式的半导体装置100的制造工艺。
首先,如图2所示,在p型硅衬底1的表面上利用外延生长法形成n型外延层2。然后,在外延层2的规定区域利用LOCOS(local oxidation ofsilicon)法或者STI(shallow trench isolation)法等形成元件分离绝缘区域3。而且,利用热氧化法在外延层2的表面上形成SiO2膜。然后,在区域A,通过对外延层2离子注入n型杂质而形成n阱层11。在使用CVD法形成多晶硅膜之后,利用光刻技术及蚀刻技术形成栅电极15。此外,同样利用CVD法及蚀刻法在栅电极15的侧面上形成侧壁16。此外,在区域B,通过将p型杂质离子注入到外延层2而形成p阱层21。之后,除去用上述的热氧化法形成的SiO2膜的一部分,形成栅极氧化膜14。
然后,在区域A及区域B,利用CVD法形成由SiN构成的氮化膜30。此外,氮化膜30是本发明中的“缺陷抑制膜”之一例。而且,在区域A,通过在p型杂质的离子注入之后进行RTA(Rapid Thermal Anneal)而形成p+型源极区域12a、p型源极区域12b、p+型漏极区域13a及p型漏极区域13b。此外,在区域B,通过在将n型杂质及p型杂质分别离子注入到p阱层21的规定区域之后进行RTA,由此形成发射极层22及基极层23。此外,同样,通过在将n型杂质离子注入到外延层2之后进行RTA,由此形成集电极层24。此外,氮化膜30具有作为离子注入时用于抑制衬底表面的缺陷增加的缺陷抑制膜的功能。具体而言,这种情况的缺陷是指离子注入时因注入其它杂质而引起的电阻的增加。如以往那样,在使用氧化膜的情况下,氧化膜中所包含的氧被注入衬底而使电阻增加。通过如本申请那样使用氮化膜,可以抑制向衬底注入其它杂质。
然后,如图3所示,在利用湿式蚀刻技术将氮化膜30(参照图3)除去之后,如图4所示,利用CVD法堆积由SiO2构成的第一氧化膜5。然后,为了使对于双极晶体管20的第一氧化膜5的界面准位恢复而在氧气环境下进行退火工序。
然后,如图5所示,在区域B的规定区域形成抗蚀剂膜31之后,对第一氧化膜5进行蚀刻,形成开口。然后,将形成了开口的第一氧化膜5作为块掩模使用,进行硅化物工序(サリサイド工程)。由此,如图6所示,在区域A,在p型源极区域12b及p型漏极区域13b的表面形成硅化物膜4。此外,同样,在区域B,在发射极层22、基极层23及集电极层24的各表面的规定区域形成硅化物膜4。然后,如图7所示,利用CVD法形成由SiO2构成的第二氧化膜6。之后,如图1所示,使用CVD法形成由SiN构成的氮化膜7。然后,通过经由接触孔(未图示)在p型源极区域12b上、p型漏极区域13b上、栅电极15上、发射极层22上、集电极层23上及集电极层24上的各硅化物膜4上形成栓塞(未图示),而形成半导体装置100。此外,也可以在形成栓塞的层的上层进一步形成(第二)防湿膜。如上所述,在区域A形成如下状态,即,以与场效应晶体管10的表面相接的方式形成第二氧化膜6,并且在第二氧化膜6的表面上形成有氮化膜7。此外,在区域B形成如下状态,即,以与双极晶体管20的表面相接的方式形成第一氧化膜5,并且在第一氧化膜5的表面上形成有第二氧化膜6。即,在区域B,氧化膜形成为由双层结构构成。而且,在区域A及区域B成为在第二氧化膜6的表面上形成有氮化膜7的状态。
在本实施方式中,双极晶体管20和由SiN构成的氮化膜7之间形成由SiO2构成的第一氧化膜5。由此,与直接将氮化膜7形成于双极晶体管20的表面上的情况相比较,可以减小双极晶体管20(特别是形成有发射极层22、集电极层23及集电极层24的区域)的表面所产生缺陷的密度(界面准位密度)。因此,可以抑制双极晶体管20的高速响应性(高频特性)的下降。
此外,在本实施方式中,通过在衬底表面形成第一氧化膜5,可以抑制双极晶体管20的界面准位密度的增加,并且,可以在硅化物工序将第一氧化膜5做成块膜。由此,可以抑制工序数的增加。
此外,在本实施方式中,在区域B为了形成硅化物膜4而通过蚀刻使第一氧化膜5的一部分形成开口时,在区域A将形成于场效应晶体管10的表面上的第一氧化膜5同时除去。另一方面,在区域A的场效应晶体管10的表面上也形成有以覆盖设置于区域B的开口部分的硅化物膜4的方式所形成的第二氧化膜6。由此,由于在第二氧化膜6上形成氮化膜7,因此,可以抑制场效应晶体管10的表面与氮化膜7直接接触。其结果,因为可以减小场效应晶体管10的表面所产生的缺陷密度,因此,可以抑制场效应晶体管10的高速响应性(高频特性)的降低。此外,在抑制高速响应性的降低的同时,可以利用氮化膜7来抑制场效应晶体管10的吸水性。
此外,在本实施方式中,由于可以将在区域B为了覆盖硅化物膜4而形成的第二氧化膜6作为在区域A的对于场效应晶体管10的氮化膜7的保护膜,因而可以使工序简化。
此外,以覆盖双极晶体管20的发射极层22上、基极层23上及集电极层24上的硅化物膜4的表面上的方式也形成第二氧化膜6。由此,使得第二氧化膜6能够缓和由于在形成于发射极层22上、基极层23上及集电极层24上的硅化物膜4上直接形成氮化膜而产生的压力(应力)。这是因为,与氮化膜对于硅化物膜的应力相比,氧化膜对于硅化物膜的应力要小。
此外,所说明的实施方式应理解为在所有方面只是例示而不是限制本发明。本发明的范围不是上述的实施方式的说明,而是由技术方案的范围指明,还包含在与技术方案的范围同等的意思及范围内的所有的变更。
例如,在上述实施方式中,作为包含双极晶体管的半导体装置之一例,公示了应用BiCMOS晶体管的情况,但本发明不限于此,在双极晶体管单体中也可以应用。
此外,在上述实施方式中,以将形成于半导体装置表面上的氧化膜做成包括第一氧化膜及第二氧化膜的双层结构为例进行了例示,但本发明不限于此,也可以是只包括第一氧化膜的单层结构。该情况下,在上述的半导体装置的制造工艺中,在进行了用于形成硅化物膜4的硅化物工序之后,利用CVD法等来形成氮化膜7。由此,就成为以与形成于区域B的双极晶体管的表面相接的方式形成第一氧化膜,并且在第一氧化膜的表面上形成有氮化膜的状态。
此外,在上述实施方式中,以在p型硅衬底上形成n型外延层为例进行了例示,但本发明不限于此,也可以在n型硅衬底上形成p型外延层。
此外,在上述实施方式中,以将本发明应用于包括双极晶体管和场效应晶体管(CMOS晶体管)的BiCMOS晶体管为例进行了例示,但是,双极晶体管无论是npn型及pnp型中的哪一种都可以应用本发明。此外,场效应晶体管无论是NMOS晶体管及PMOS晶体管中的哪一种都可以应用本发明。
本申请基于2008年2月1日提出的名称为半导体装置的制造方法、发明人为岛田聪、武田安弘和大竹诚治的日本专利申请JP2008-022366号主张优先权,本说明书以上述申请内容作为参考引用。
Claims (15)
1.一种半导体装置的制造方法,包括:
第一工序,所述第一工序在形成有栅电极的半导体衬底上形成抑制因杂质的注入而引起的缺陷增加的缺陷抑制膜;
第二工序,所述第二工序通过从所述缺陷抑制膜上注入所述杂质而在所述半导体衬底表面形成元件活性区域;
第三工序,所述第三工序除去所述缺陷抑制膜;以及
第四工序,所述第四工序在所述元件活性区域上形成抑制所述元件活性区域的界面准位上升的界面准位抑制膜,
所述缺陷抑制膜与所述界面准位抑制膜相比能够抑制所述缺陷的增加,
所述界面准位抑制膜与所述缺陷抑制膜相比能够抑制所述界面准位的上升,并且
所述第四工序包括通过将氧化膜堆积于所述半导体衬底上,然后在氧气环境下对所述氧化膜进行退火而形成所述界面准位抑制膜的工序。
2.如权利要求1所述的半导体装置的制造方法,其中,还包括:
第五工序,所述第五工序将所述元件活性区域上的所述界面准位抑制膜的一部分形成开口;
第六工序,所述第六工序通过对所述形成开口的所述元件活性区域的所述半导体衬底表面进行金属化而形成金属化合物膜;
第七工序,所述第七工序在所述金属化合物膜上形成应力缓和膜;以及
第八工序,所述第八工序在所述界面准位抑制膜上形成防湿膜。
3.如权利要求2所述的半导体装置的制造方法,其中,
所述应力缓和膜形成为与所述界面准位抑制膜和所述防湿膜相接。
4.如权利要求1所述的半导体装置的制造方法,其中,
在所述半导体衬底形成有接合型晶体管和场效应晶体管,
所述第二工序包括:
注入用于形成所述场效应晶体管的源极区域及漏极区域的杂质的工序;以及
注入用于形成所述接合型晶体管的发射极区域及集电极区域和基极区域中的任一区域的杂质的工序。
5.如权利要求1所述的半导体装置的制造方法,其中,
所述第一工序包括通过将硅氮化膜堆积于所述半导体衬底上而形成所述缺陷抑制膜的工序。
6.如权利要求1所述的半导体装置的制造方法,其中,
所述第三工序包括利用湿式蚀刻除去形成于所述半导体衬底上的所述缺陷抑制膜的工序。
7.如权利要求2所述的半导体装置的制造方法,其中,
在所述半导体衬底上形成有接合型晶体管和场效应晶体管,
所述第五工序包括将形成于所述半导体衬底上的界面准位抑制膜中所述接合型晶体管的元件活性区域上的一部分形成开口、并且将形成于所述场效应晶体管表面上的部分除去的工序。
8.如权利要求2所述的半导体装置的制造方法,其中,
所述第七工序包括通过将硅氧化膜堆积于所述金属化合物膜的表面上及所述界面准位抑制膜的表面上而形成所述应力缓和膜的工序。
9.如权利要求2所述的半导体装置的制造方法,其中,
所述第八工序包括通过将硅氮化膜堆积于所述应力缓和膜的表面上而形成所述防湿膜的工序。
10.一种半导体装置的制造方法,包括:
第一工序,所述第一工序在形成有栅电极的硅衬底上形成缺陷抑制膜,所述缺陷抑制膜包括抑制因杂质的注入而引起的缺陷增加的硅氮化膜;
第二工序,所述第二工序通过从所述缺陷抑制膜上注入所述杂质而在所述硅衬底表面形成元件活性区域;
第三工序,所述第三工序将所述缺陷抑制膜除去;以及
第四工序,所述第四工序在所述元件活性区域上形成包括抑制所述元件活性区域的界面准位上升的硅氧化膜的界面准位抑制膜,
所述第四工序包括通过将硅氧化膜堆积于所述硅衬底上,然后在氧气环境下对所述硅氧化膜进行退火而形成所述界面准位抑制膜的工序。
11.如权利要求10所述的半导体装置的制造方法,其中,还包括:
第五工序,所述第五工序将所述元件活性区域上的所述界面准位抑制膜的一部分形成开口;
第六工序,所述第六工序通过对所述形成开口的所述元件活性区域的所述硅衬底表面进行硅化物化而形成金属硅化物膜;
第七工序,所述第七工序在所述金属硅化物膜上形成包括硅氧化膜的应力缓和膜;以及
第八工序,所述第八工序在所述界面准位抑制膜上形成包括硅氮化膜的防湿膜。
12.如权利要求11所述的半导体装置的制造方法,其中,
所述应力缓和膜形成为与所述界面准位抑制膜和所述防湿膜相接。
13.如权利要求10所述的半导体装置的制造方法,其中,
在所述硅衬底上形成有接合型晶体管和场效应晶体管,
所述第二工序包括:
注入用于形成所述场效应晶体管的源极区域及漏极区域的杂质的工序;以及
注入用于形成所述接合型晶体管的发射极区域及集电极区域和基极区域中的任一区域的杂质的工序。
14.如权利要求10所述的半导体装置的制造方法,其中,
所述第三工序包括利用湿式蚀刻除去形成于所述硅衬底上的所述缺陷抑制膜的工序。
15.如权利要求11所述的半导体装置的制造方法,其中,
在所述硅衬底上形成有接合型晶体管和场效应晶体管,
所述第五工序包括将形成于所述硅衬底上的界面准位抑制膜中的所述接合型晶体管的元件活性区域上的一部分形成开口、并且将形成于所述场效应晶体管表面上的部分除去的工序。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008022366A JP5283916B2 (ja) | 2008-02-01 | 2008-02-01 | 半導体装置の製造方法 |
JP2008-022366 | 2008-02-01 | ||
JP2008022366 | 2008-02-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101499439A CN101499439A (zh) | 2009-08-05 |
CN101499439B true CN101499439B (zh) | 2012-05-16 |
Family
ID=40932091
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009100048546A Expired - Fee Related CN101499439B (zh) | 2008-02-01 | 2009-01-21 | 半导体装置的制造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8110463B2 (zh) |
JP (1) | JP5283916B2 (zh) |
CN (1) | CN101499439B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5563340B2 (ja) * | 2010-03-17 | 2014-07-30 | 旭化成エレクトロニクス株式会社 | 半導体装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5196356A (en) * | 1991-11-14 | 1993-03-23 | Samsung Electronics Co., Ltd. | Method for manufacturing BICMOS devices |
US6180442B1 (en) * | 1996-11-19 | 2001-01-30 | Sgs-Thomson Microelectronics S.A. | Bipolar transistor with an inhomogeneous emitter in a BICMOS integrated circuit method |
US20020055220A1 (en) * | 2000-11-03 | 2002-05-09 | Anders Soderbarg | Integration of high voltage self-aligned MOS components |
US20070090485A1 (en) * | 2005-10-21 | 2007-04-26 | Fujitsu Limited | Semiconductor device and method of manufacturing the same |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04216634A (ja) * | 1990-12-14 | 1992-08-06 | Sharp Corp | 半導体装置の製造方法 |
JPH056961A (ja) | 1991-06-26 | 1993-01-14 | Olympus Optical Co Ltd | 半導体装置の製造方法 |
JP3240823B2 (ja) | 1994-04-27 | 2001-12-25 | ソニー株式会社 | BiCMOS型半導体装置の製造方法 |
US5525529A (en) * | 1994-11-16 | 1996-06-11 | Texas Instruments Incorporated | Method for reducing dopant diffusion |
JPH08339970A (ja) * | 1995-04-14 | 1996-12-24 | Sharp Corp | 半導体装置及びその製造方法 |
US6420273B1 (en) * | 1997-06-30 | 2002-07-16 | Koninklijke Philips Electronics N.V. | Self-aligned etch-stop layer formation for semiconductor devices |
JP2000353670A (ja) * | 1999-06-10 | 2000-12-19 | Nec Corp | 半導体装置の製造方法 |
JP3953706B2 (ja) * | 2000-04-21 | 2007-08-08 | 松下電器産業株式会社 | 不揮発性半導体記憶装置の製造方法 |
JP2003234423A (ja) * | 2002-02-07 | 2003-08-22 | Sony Corp | 半導体装置及びその製造方法 |
JP3732472B2 (ja) * | 2002-10-07 | 2006-01-05 | 沖電気工業株式会社 | Mosトランジスタの製造方法 |
US7402480B2 (en) * | 2004-07-01 | 2008-07-22 | Linear Technology Corporation | Method of fabricating a semiconductor device with multiple gate oxide thicknesses |
JP3971442B2 (ja) | 2006-07-20 | 2007-09-05 | 株式会社東芝 | 半導体装置の製造方法 |
-
2008
- 2008-02-01 JP JP2008022366A patent/JP5283916B2/ja active Active
-
2009
- 2009-01-21 CN CN2009100048546A patent/CN101499439B/zh not_active Expired - Fee Related
- 2009-01-30 US US12/363,553 patent/US8110463B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5196356A (en) * | 1991-11-14 | 1993-03-23 | Samsung Electronics Co., Ltd. | Method for manufacturing BICMOS devices |
US6180442B1 (en) * | 1996-11-19 | 2001-01-30 | Sgs-Thomson Microelectronics S.A. | Bipolar transistor with an inhomogeneous emitter in a BICMOS integrated circuit method |
US20020055220A1 (en) * | 2000-11-03 | 2002-05-09 | Anders Soderbarg | Integration of high voltage self-aligned MOS components |
US20070090485A1 (en) * | 2005-10-21 | 2007-04-26 | Fujitsu Limited | Semiconductor device and method of manufacturing the same |
Also Published As
Publication number | Publication date |
---|---|
US20090197378A1 (en) | 2009-08-06 |
JP2009182289A (ja) | 2009-08-13 |
JP5283916B2 (ja) | 2013-09-04 |
CN101499439A (zh) | 2009-08-05 |
US8110463B2 (en) | 2012-02-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7989297B2 (en) | Asymmetric epitaxy and application thereof | |
KR20000076854A (ko) | 반도체 장치의 제조방법 | |
US6518134B2 (en) | Method for fabricating a semiconductor device with an air tunnel formed in the lower part of a transistor channel | |
CN100547793C (zh) | 双栅cmos半导体器件及其制造方法 | |
US11107689B2 (en) | Method for fabricating semiconductor device | |
KR100380278B1 (ko) | 반도체장치 및 그 제조방법 | |
CN101499439B (zh) | 半导体装置的制造方法 | |
JP4559938B2 (ja) | 半導体装置の製造方法 | |
JPH09190983A (ja) | 半導体装置の製造方法 | |
CN103377940B (zh) | 一种用于sram的p型传输栅极晶体管及其制作方法 | |
KR101088712B1 (ko) | 반도체 소자의 제조방법 | |
US9412869B2 (en) | MOSFET with source side only stress | |
CN102915971A (zh) | 一种半导体器件的制造方法 | |
US11569093B2 (en) | Method for making MOSFET and MOSFET | |
KR19980081779A (ko) | Mos 트랜지스터와 그 제조 방법 | |
JPH05136403A (ja) | Mos型半導体装置の製造方法 | |
KR100611785B1 (ko) | 소오스 드레인에 접하는 도핑된 실리콘막을 구비하는반도체 소자의 제조 방법 | |
KR100611786B1 (ko) | Mos 트랜지스터 제조 방법 | |
JP2003347422A (ja) | 半導体装置の製造方法 | |
KR101133530B1 (ko) | 반도체 소자 제조방법 | |
US7494879B2 (en) | Method for forming a gate insulating layer of a semiconductor device | |
KR20060005556A (ko) | 집적 반도체 소자 제조 방법 | |
KR0137816B1 (ko) | 반도체 소자의 mosfet 제조방법 | |
KR100943133B1 (ko) | 반도체 소자의 트랜지스터 및 그 형성 방법 | |
KR20050081105A (ko) | 듀얼 게이트 cmos 트랜지스터 소자의 폴리실리콘게이트 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120516 Termination date: 20220121 |
|
CF01 | Termination of patent right due to non-payment of annual fee |