CN101479747A - 包括半导体器件的纸及其制造方法 - Google Patents

包括半导体器件的纸及其制造方法 Download PDF

Info

Publication number
CN101479747A
CN101479747A CNA2007800234591A CN200780023459A CN101479747A CN 101479747 A CN101479747 A CN 101479747A CN A2007800234591 A CNA2007800234591 A CN A2007800234591A CN 200780023459 A CN200780023459 A CN 200780023459A CN 101479747 A CN101479747 A CN 101479747A
Authority
CN
China
Prior art keywords
semiconductor devices
paper
circuit
sealant
element layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007800234591A
Other languages
English (en)
Other versions
CN101479747B (zh
Inventor
道前芳隆
青山智幸
高桥秀和
山田大干
荻田香
楠本直人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN101479747A publication Critical patent/CN101479747A/zh
Application granted granted Critical
Publication of CN101479747B publication Critical patent/CN101479747B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • DTEXTILES; PAPER
    • D21PAPER-MAKING; PRODUCTION OF CELLULOSE
    • D21HPULP COMPOSITIONS; PREPARATION THEREOF NOT COVERED BY SUBCLASSES D21C OR D21D; IMPREGNATING OR COATING OF PAPER; TREATMENT OF FINISHED PAPER NOT COVERED BY CLASS B31 OR SUBCLASS D21G; PAPER NOT OTHERWISE PROVIDED FOR
    • D21H21/00Non-fibrous material added to the pulp, characterised by its function, form or properties; Paper-impregnating or coating material, characterised by its function, form or properties
    • D21H21/14Non-fibrous material added to the pulp, characterised by its function, form or properties; Paper-impregnating or coating material, characterised by its function, form or properties characterised by function or properties in or on the paper
    • D21H21/40Agents facilitating proof of genuineness or preventing fraudulent alteration, e.g. for security paper
    • D21H21/44Latent security elements, i.e. detectable or becoming apparent only by use of special verification or tampering devices or methods
    • D21H21/48Elements suited for physical verification, e.g. by irradiation
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B29/00Layered products comprising a layer of paper or cardboard
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49855Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/13Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body combined with thin-film or thick-film passive components
    • DTEXTILES; PAPER
    • D21PAPER-MAKING; PRODUCTION OF CELLULOSE
    • D21HPULP COMPOSITIONS; PREPARATION THEREOF NOT COVERED BY SUBCLASSES D21C OR D21D; IMPREGNATING OR COATING OF PAPER; TREATMENT OF FINISHED PAPER NOT COVERED BY CLASS B31 OR SUBCLASS D21G; PAPER NOT OTHERWISE PROVIDED FOR
    • D21H27/00Special paper not otherwise provided for, e.g. made by multi-step processes
    • D21H27/30Multi-ply
    • D21H27/32Multi-ply with materials applied between the sheets
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • H01L27/1266Multistep manufacturing methods with a particular formation, treatment or coating of the substrate the substrate on which the devices are formed not being the final device substrate, e.g. using a temporary substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Abstract

实现嵌有能无线通信的半导体器件的纸,其包括该半导体器件的部分的不均匀性不突出,且该纸是薄的,具有小于或等于130μm的厚度。半导体器件设置有电路部分和天线,且该电路部分包括薄膜晶体管。电路部分和天线与在制造期间所用的衬底分离,并介于柔性基片和密封层之间并被保护。该半导体器件可弯曲,且该半导体器件自身的厚度小于或等于30μm。该半导体器件在造纸工艺中被嵌入纸内。

Description

包括半导体器件的纸及其制造方法
技术领域
本发明涉及包括半导体器件的纸及纸的制造方法。
背景技术
近年来,个体识别技术已获得许多关注。例如,有一种被用于生产和管理的技术,其中诸如个体对象的历史之类的信息通过给予对象ID(个体识别号)来阐明。首先,可在不接触的情况下传输和接收数据的半导体器件的开发已在推进。诸如RFID(射频标识)标签(也称为ID标签、IC标签、IC芯片、RF(射频)标签、无线标签、电子标签或无线芯片)等之类的半导体器件正开始被引入公司、市场等。
更进一步地,已提出将IC芯片嵌入纸,且因为接合IC是容易的,所以存在在造纸工艺中将IC芯片嵌入纸的需求。例如,在专利文献1:日本公开专利申请No.2002-298118中提及了使用圆网造纸机(cylinder papermachine)在纸层之间嵌入IC芯片。此外,在专利文献2:日本公开专利申请No.2001-230269中,通过将IC芯片浸入溶解于水的纸的原料中,然后在用辊子施加压力的同时使纸的原料干燥来制造嵌有IC芯片的纸。
在专利文献1中,IC芯片被简单地嵌入多层纸中,而没有考虑嵌有IC芯片的部分的平坦度或柔性。在专利文献2中,因为使用从硅晶片中切出的IC芯片,所以嵌有IC芯片的部分的柔性被降低。
发明的公开内容
考虑到前述内容,在提供嵌有半导体器件的纸时,本发明的一个目的是防止纸的原始质量的劣化。更进一步地,另一目的是在具有130μm或更小的厚度的薄纸中嵌入半导体器件,而不降低表面的平滑度。
为解决前述问题,本发明的特征是在纸中嵌入半导体器件,该半导体器件是通过使用薄膜晶体管形成电路、使该使用薄膜晶体管的电路从制造期间使用的衬底上剥离,以及将其转移到另一柔性衬底来形成的。通过具有这样结构的半导体器件,获得柔性。
此外,本发明的另一特征是在纸中嵌入在保证造纸时所必要的强度和耐水性的同时不丧失薄度和柔性的半导体器件。以下对具体情况进行描述。
在根据本发明的纸中,嵌入的半导体器件包括柔性基片和在该柔性基片上的叠层体。在叠层体中,具有包括薄膜晶体管的电路和连接到该电路的天线的元件层、以及用于密封该元件层的表面的密封层被堆叠起来。通过将元件层夹在柔性基片和密封层之间,在保证造纸或使用纸时所需的强度和耐水性的同时,半导体器件可被制成较薄,如30μm或更薄。
更进一步地,叠层体的侧面由在制造电路或天线时形成的绝缘膜的叠层膜、以及密封层形成。即叠层膜保护叠层体的侧面上的电路和天线。叠层体的侧面的这种结构可通过一起切割元件层和密封层形成。
在实现本发明时,优选纸是多层纸。因此,本发明包括一种纸的制造方法,且具体结构如下。
在纸的制造方法中,半导体器件被设置在第一湿纸幅上,第二湿纸幅被层叠在第一湿纸幅和半导体器件上,第一和第二湿纸幅被施压,第一和第二湿纸幅被烘干,且第一和第二湿纸幅在形状可改变的物体与第一和第二湿纸幅之一的一个表面接触时被施压。对于施压装置,可选择一对平板、一对辊子等。形状可改变的物体可被固定到诸如平板、辊子等之类的施压装置,或者不这样。
注意,本说明书中的半导体器件一般指的是可通过利用半导体特性起作用的器件。
注意,在本说明书中,“连接的”指的是电连接。因此,在由本发明公开的结构中,除了预定连接关系,使电连接成为可能的另一元件(比如开关、晶体管、电容器、线圈、电阻、二极管等)可被放置在它们之间。
通过实现本发明,因为机械强度和耐水性可为柔性半导体器件所保证,所以半导体器件可在造纸工艺中被嵌入纸中。通过在造纸工艺期间嵌入半导体器件,在不损坏纸的情况下将半导体器件取出是极其困难的;因此,根据本发明的纸具有防伪功能。因此,通过给予半导体器件RFID功能,电子ID信息(个体标识信息)可被记录在纸中;结果,半导体器件可被应用到护照、纸币、证券、收款收据、票、公文、合同文件、各种具有高度机密信息的文件(例如规范文件、名单、账簿、设计图等)、以及各种防伪是必要的纸介质。
此外,因为半导体器件具有柔性性质,且半导体器件周围的部分具有较高的柔性,所以通过实现本发明对纸的原始功能和使用几乎没有限制。更进一步地,可能使纸的厚度是130μm或更薄。勿庸赘言,本发明的实现不限于薄纸。例如,本发明可应用于诸如照片用喷墨印刷纸或证件用纸之类的具有200μm或更大厚度的厚纸片。
此外,通过实现本发明的纸的制造方法,两层纸之一的表面可形成为平坦的,而不显示由半导体器件引起的不均匀性。这是因为在使叠层湿纸幅的一个表面与刚体接触且使另一表面与形状可改变的物体接触时叠层湿纸幅被施压。
附图简述
在附图中:
图1A到1C分别是描述嵌有半导体器件的本发明的纸的图示;
图2是嵌入本发明的纸的半导体器件的截面示意图;
图3是示出半导体器件的外部结构的图示;
图4A到4F分别是描述一种半导体器件的制造方法的截面图;
图5A到5D分别是描述一种半导体器件的制造方法的截面图;
图6A和6B分别是示出嵌入本发明的纸的半导体器件的另一结构示例的截面图;
图7A到7C分别是示出天线的结构示例的示图;
图8A到8D分别是描述一种在纸中嵌入半导体器件的方法的截面图;
图9是嵌入本发明的纸的半导体器件的电路框图;
图10是设置有密码功能的半导体器件的电路框图;
图11A到11E分别是示出本发明的纸的用途示例的示图;
图12A和12B分别是描述实施例1的多层纸的制造方法的截面图。
图13是示出嵌入本发明的纸的半导体器件的截面结构的示例(实施例2)的图示;
图14A到14D是用于描述半导体器件的制造工艺(实施例2)的截面图;
图15A到15D是用于描述制造工艺(实施例2)的截面图;
图16A到16C是用于描述制造工艺(实施例2)的截面图;
图17A到17C是用于描述制造工艺(实施例2)的截面图;
图18A和18B是用于描述制造工艺(实施例2)的截面图;
图19A和19B是用于描述制造工艺(实施例2)的截面图;以及
图20A和20B是用于描述制造工艺(实施例2)的截面图。
实现本发明的最佳模式
实施方式
以下将参考附图描述本发明的实施方式和实施例。然而,本发明可以许多不同方式实现,且本领域技术人员容易理解在此公开的方式可以各种方式修改而不背离本发明的精神和范围。因此,本发明不应被解释为限制于以下将给出的各实施方式和实施例的描述。
<嵌有半导体器件的纸的结构>
首先,描述了嵌有半导体器件的纸的结构。在此说明书中,作为半导体器件,包括无线通信装置并设置有RFID功能的半导体器件被作为示例并描述。
图1A是嵌有半导体器件的纸的示意性外部视图,而图1B是沿虚线a-b的图1A的示图的示意性截面图。图1C示出半导体器件的示意性俯视图结构。如图1A所示,半导体器件1嵌在纸2中。该半导体器件1包括用于执行无线通信的电路。半导体器件1可被制成起RF标签作用。
如图1C所示,半导体器件1包括用于接收和传输信号的天线11、以及其中集成有诸如分析由天线11接收的信号的电路以及从所接收的信号生成电源的电路之类各种电路的电路部分12。如图1B所示,电路部分12的底部(底面)由柔性基片13支承,而其上表面由密封层14和天线11一起密封。
<半导体器件1的结构>
参考图2到图5D描述半导体器件1的结构和制造方法。图2是半导体器件1的示意性截面图,而图3是描述半导体器件1的外观结构的示图。图4A到5D是示出半导体器件1的制造方法的截面图。
在半导体器件1中,其中电路部分12和连接到电路部分12的天线11堆叠的元件层21、以及密封元件层21的表面的密封层14在柔性基片13上堆叠。即,元件层21具有被柔性基片13和密封层14夹在中间的结构。
在电路部分12中,集成有分别使用薄膜晶体管(以下称为“TFT”)的电路。在图2中,为方便起见,电路部分12通过两个顶栅薄膜晶体管的截面图来示出。堆叠在柔性基片13上的元件层21和密封层14的堆叠层结构(以下称为“叠层体22”)是从在制造期间使用的衬底转移到柔性基片13的结构。
元件层21通过薄膜晶体管的制造工艺制造。元件层21的侧面由包括在制造天线11和电路部分12时形成的绝缘膜23到26的叠层膜制成。如图3所示,在元件层21中,天线11的底部(为方便起见,在元件层21形成时伸到更低侧的表面被称为底部)和电路部分12受柔性基片13保护,上表面由密封层14密封,且侧面由包括绝缘膜23到26的叠层膜覆盖。通过具有这种叠层结构的半导体器件1,半导体器件1在保证强度和耐水性的同时是薄且柔性的。以下参考图4A到5D的截面图描述半导体器件1的制造方法。
<半导体器件1的制造方法>
制备用于制造元件层21的衬底31。对于衬底31,选择具有制造薄膜晶体管时必须的刚性和足够耐受加工温度的耐热性的衬底。例如,作为衬底31,可使用玻璃衬底、石英衬底、硅衬底、金属衬底或不锈钢衬底。
剥离层32在衬底31的表面上形成。剥离层32是为使叠层体22从衬底31剥离而形成的层。形成薄膜晶体管的基底绝缘膜的绝缘膜23在剥离层32的表面上形成。绝缘膜23可使用从氧化硅、氮化硅、氮氧化硅(SiOxNy)、类金刚石碳、氮化铝(AlN)等之类中选出的材料形成为单层膜或多层膜,以防止污染电路部分12。这种膜可通过CVD法或溅射法形成(参见图4A)。
半导体膜33在绝缘膜23上形成,且形成覆盖半导体膜33的绝缘膜24(参见图4B)。半导体膜33是其中形成有TFT的沟道形成区和杂质区的半导体层。在此实施方式中,因为TFT具有顶栅结构,所以绝缘膜24起栅极绝缘膜的作用。绝缘膜24可以是氧化硅或氮氧化硅(SiOxNy)的单层膜或它们的多层膜,且厚度在大于等于10nm且小于等于60nm的范围内。这些绝缘膜可通过CVD法或溅射法形成。
半导体膜33可由硅、锗、或硅和锗的化合物(硅-锗)形成。优选结晶半导体膜被用作半导体膜33以形成具有高场效应迁移率的TFT。为了形成结晶半导体膜,可形成非晶半导体膜,然后该非晶半导体膜可用光能或热能结晶。
例如,非晶硅膜可通过使用用氢稀释的硅烷(SiH4)源气的CVD法来形成。它还可通过使用包括硅的靶的溅射方法形成。非晶锗膜可通过使用用氢稀释的锗烷(GeH4)源气的CVD法、或通过使用包括锗的靶的溅射法来形成。此外,非晶硅锗膜可通过使用以预定比率混合的且用氢稀释的硅烷(SiH4)气体和锗烷(GeH4)气体的源气的CVD法、或通过使用硅和锗两种类型的靶的溅射方法形成。
在通过CVD法形成膜时,氦气、氟气、或氩(Ar)、氪(Kr)、氖(Ne)等稀有气体可代替氢气被添加到源气。此外,Si2H6、SiH2Cl2、SiHCl3、SiCl4、SiF4等可代替硅烷(SiH4)气体被用作源气。更进一步地,通过使用任何上述源气的等离子体CVD法,结晶半导体膜可在绝缘膜23上形成。
作为一种使非晶半导体膜结晶化的方法,可给出用激光辐射的方法、用红外辐射或类似的辐射的方法、在电炉中加热的方法、添加促进半导体结晶化的元素且然后为结晶化加热的方法或类似方法。
作为用于结晶化的激光束,可使用来自连续波激光器(CW激光器)或脉冲振荡激光器(脉冲激光器)的激光束。作为利于结晶化的气体激光器,给出Ar激光器、Kr激光器、受激准分子激光器等。作为固态激光器,给出玻璃激光器;红宝石激光器;翠绿宝石激光器;钛:兰宝石激光器;使用YAG、YVO4、YAlO3、GdVO4、镁橄榄石(Mg2SiO4)、或包含掺杂物(例如Nd、Yb、Cr、Ti、Ho、Er、Tm或Ta)的类似物等的晶体作为介质的激光器等。
非晶半导体可通过不仅用由这些激光器发射的光束的基波,还可以用其二次到四次谐波的辐照来结晶化。例如,可使用Nd:YVO4激光器(基波1064nm)的二次谐波(532nm)或三次谐波(355nm)。激光器的能量密度需要在大于等于0.01MW/平方厘米且小于等于100MW/平方厘米的范围内,优选在大于等于0.1MW/平方厘米且小于等于10MW/平方厘米的范围内。扫描速度可以在大于等于10厘米/秒且小于等于200厘米/秒的范围内。
使用前述YAG或类似物的晶体作为介质的固态激光器、氩离子激光器、以及钛:兰宝石激光器可连续地振荡。通过Q开关操作、锁模等,在10MHz或更高重复率上的脉冲振荡也是可能的。当激光束在10MHz或更高的重复率振荡时,在半导体膜由激光束熔化且然后再次硬化时,该半导体膜受后续脉冲辐射。与使用具有低重复率的脉冲激光器时相反,通过扫描激光束,由激光束辐射引起的固液界面可被连续地移动;从而可获得沿扫描方向生长较长的晶粒。
更进一步地,代替激光器,通过将灯作为光源使用红外光、可见光、或紫外光的辐射,非晶半导体膜也可被结晶化。在此情况下,可使用红外光、可见光和紫外光或其组合。在此情况下,作为灯,通常使用卤素灯、金属卤化物灯、氙弧灯、碳弧灯、高压钠灯、或高压汞灯。灯的光照时间为大于等于1且小于等于60秒,优选大于等于30且小于等于60秒,且用灯的光辐射被执行大于等于1小于等于10次,优选执行大于等于2且小于等于6次。灯的光发射强度根据非晶半导体的材料、膜厚等适当设置,例如半导体膜在大于等于600℃且小于等于1000℃的加热温度下被即时加热。
使用促进非晶半导体膜的结晶化的元素的一种结晶化方法对使非晶硅膜结晶有利。通过将促进结晶化的元素引入非晶硅膜、然后使该非晶硅膜受到激光束辐射或500℃~600℃的热处理,可获得在晶界具有高连续性晶粒的晶体硅。作为促进硅结晶化的元素,可使用从铁(Fe)、镍(Ni)、钴(Co)、钌(Ru)、铑(Rh)、钯(Pd)、锇(Os)、铱(Ir)、铂(Pt)、铜(Cu)和金(Au)中选出的一种或多种元素。
对将这些元素引入非晶硅膜的方法没有特别限制,只要它是可使元素存在于非晶硅膜的表面或非晶硅膜的内部的技术即可。例如,可使用溅射法、CVD法、等离子体处理法(例如等离子体CVD法)、吸附法、或涂敷金属盐溶液的方法。在这些方法之中,使用溶液的方法是便利的,且调整要被引入非晶硅膜的元素的浓度是容易的。在涂敷溶液时,非晶硅膜的表面的浸润性被优选改进,以使溶液能涂在非晶硅膜的整个表面上。为改进浸润性,在非晶硅膜的表面上形成具有10nm或更小的膜厚的极薄氧化物膜是合乎需要的。为形成极薄的氧化物膜,可执行在氧气氛中的UV光辐射、根据热氧化方法的处理、使用过氧化氢的处理、使用含羟基的臭氧水的处理等。
因为用于结晶化的元素劣化诸如TFT之类的元件的特性,所以被引入的元素在结晶化之后被合乎需要地从硅膜中去除。以下描述其方法。
首先,通过用含臭氧的水溶液(通称为臭氧水)处理结晶硅膜的表面,包括氧化物膜(称为化学氧化物)的阻挡层以大于等于1nm且小于等于10nm的膜厚在结晶半导体膜上形成。该阻挡层在只有吸杂层(getting layer)于稍后步骤中被选择性去除时起蚀刻终止层作用。
接着,含稀有气体元素的吸杂层在阻挡层上作为吸杂地点形成。在此,含稀有气体元素的半导体膜通过CVD法或溅射法形成为吸杂层。在吸杂层形成时,溅射的条件被适当地调整,以使稀有气体元素被添加到吸杂层。作为稀有气体元素,可使用从氦(He)、氖(Ne)、氩(Ar)、氪(Kr)和氙(Xe)中选出的一种或多种。注意在吸杂时因为金属元素(例如镍)趋于移动到具有高氧浓度的区,所以吸杂层的氧浓度合乎需要地例如是5×1018m-3或更大。
随后,晶体硅膜、阻挡层、和吸杂层进行热处理(例如加热处理或用诸如激光束之类的强光的辐射处理等)以执行所引入元素(例如镍)的吸杂,元素从晶体硅膜中被去除,且晶体硅膜中元素的浓度被降低。
如图4C所示,第一导电层34在绝缘膜24上形成。在此,只有TFT的栅电极在图中被示为第一导电层34。此外,杂质被添加到半导体膜33以形成起源极区或漏极区作用的n型或p型杂质区35。杂质的添加可在形成第一导电层34之前或之后完成。替换地,它可既在形成第一导电层34之前又可在其之后完成。通过所形成的杂质区35,沟道形成区36也在半导体膜33中形成。
形成第一导电层34的导电膜可以是单层导电膜或多层导电膜。对于导电膜,例如可使用包括含有从钽(Ta)、钨(W)、钛(Ti)、钼(Mo)、铝(Al)、铜(Cu)和铬(Cr)中选出的元素的金属的膜;包括组合这些元素的合金的膜;或包括该元素的氮化物的膜。此外,可使用通过添加磷等作为掺杂剂而获得导电性的锗、硅、硅和锗的化合物或类似物。例如,第一导电层34可由包括第一层中的氮化钽(TaN)和第二层中的钨(W)的多层膜形成。这些导电膜可通过溅射法、蒸镀法、CVD法等形成。
如图4D所示,绝缘膜25在衬底31的整个表面上形成。第二导电层37在绝缘膜25上形成。绝缘膜25是使第一导电层34与第二导电层37分离的夹层膜。作为绝缘膜25,可使用氧化硅、氮化硅、氧氮化硅(SiOxNy)等的无机绝缘膜。此外,可使用聚酰亚胺、丙烯酸等的有机树脂膜或含硅氧烷的膜。有机树脂可以是光敏或非光敏的。绝缘膜25可以是这些绝缘材料的单层结构或其多层结构。例如,第一层是含氮化硅的无机绝缘膜,而第二层是聚酰亚胺等的有机树脂膜。注意,硅氧烷是具有包括硅(Si)和氧(O)之间的键合的骨架结构的材料,且有机基团(例如烷基或芳(族)烃)可被用作替代物。更进一步地,含氟基团可被包括在替代物中。
如图4D所示,第二导电层37形成电路部分12的布线、电极等。在此,只有连接到TFT的布线以及用于使天线11与电路部分12连接的端子部分在图中示出。此外,在形成第二导电层37之前,接触孔在绝缘膜24和25中形成以使第二导电层37与第一导电层34以及更低层中的半导体膜33连接。
第二导电层37可以是单层导电膜或多层导电膜。例如包括含有从钽(Ta)、钨(W)、钛(Ti)、钼(Mo)、铝(Al)、铜(Cu)和铬(Cr)中选出的元素的金属的膜;包括组合这些元素的合金的膜;或包括该元素的氮化物的膜可被用作导电膜。
如图4E所示,绝缘膜26被形成以将天线11堆叠在电路部分12上。绝缘膜26优选形成为平坦膜,且平坦表面可通过消除由电路部分12引起的不均匀性来形成。因此,优选使用含硅氧烷的膜,或聚酰亚胺、丙烯酸等的有机树脂膜,其可通过涂敷或印刷材料且然后固化此材料来形成。此外,代替单层结构,绝缘膜26可具有多层结构,其中有机树脂膜或类似物作为上层而氧化硅、氮化硅、氧氮化硅(SiOxNy)或类似物的无机绝缘膜作为下层。
因此,电路部分12形成于元件层21中。注意,在电路部分12中,电阻器、电容器等与TFT同时制造。电路部分12的厚度可形成为较薄,约3μm~5μm。注意,电路部分12中的TFT的结构不限于图4E中的结构。例如,电路部分12中的TFT可具有对一个半导体层设置多个栅极的多栅极结构。此外,类似低浓度杂质区的高电阻区可与半导体层中的沟道形成区相邻地形成。更进一步地,该结构可以是底栅结构而不是顶栅结构。
如图4F所示,天线11在绝缘膜26上形成。天线11可通过一种通过溅射法或蒸镀法形成导电膜且然后通过蚀刻将该导电膜加工成所需形状的方法、或通过一种诸如丝网印刷法或液滴放电法之类的不使用蚀刻的方法形成。更薄的天线11可通过前面的方法制造。对于天线11,可使用铜、银、金、铝、钛等。制造方法不受特别限制,且可使用溅射法、丝网印刷法、液滴放电法等。
在形成天线11之后,如图4F所示,密封层14形成用于密封元件层21的表面。密封层14被形成以在之后所述的剥离步骤中抑制对元件层的损伤,并在造纸工艺中保护元件层。对于密封层14,优选选择其形成方法较为便利的材料。作为伸到所有这些要求的材料,树脂被优选用来形成密封层14。作为用作密封层14的树脂,例如诸如热固树脂、或光固化树脂(UV固化树脂、可见光固化树脂)之类的树脂是优选的,且环氧树脂可被用作树脂材料。
通过将环氧树脂用作密封层14,密封层14的表面的平坦性被改进,对元件层21的损伤可被抑制,且该元件层可在稍后的剥离步骤或造纸步骤中被保护免于灰尘等。
因此,完成了使用衬底31制造叠层体22。注意,虽然在附图中只示出一个天线11和一个电路部分12,但是实际上许多天线11和电路部分12在衬底31上同时制造。
然后,叠层体22被转移到柔性基片13上,半导体器件1完成。参考图5A~5D描述以下步骤。
首先,如图5A所示,形成开口部分40以使叠层体22与衬底31分离。开口部分40被形成为伸到剥离层32或穿透剥离层32。作为开口部分40的形成方法,可采用其中用切片机、线状锯等物理切割叠层体22的方法;其中通过使用激光束辐射的激光消融切割叠层体22的方法;或其中通过蚀刻形成开口部分40的方法。在这些方法中,通过激光消融的切割方法是优选的,因为相比其他方法其对天线11和电路部分12损伤较小。
此外,通过形成开口部分40,形成叠层体22的侧面(侧面的结构参考图3)。如图3所示,叠层体22的侧面由在制造元件层21时形成的绝缘膜23~26的叠层膜、以及密封层14构成。此外,因为叠层体22与密封层14一起被切割,所以由绝缘膜23~26构成的叠层膜的侧面可形成为与密封层14的侧面对准。
接着,如图5B所示,支承基片41被附连到密封层14的上表面。支承基片41是用于支承叠层体22直到叠层体22被转移到柔性基片13的基片。因此,可容易地从叠层体22去除的基片被选择用于支承基片41。例如,对于支承基片41,可使用具有其中粘附性在正常状态下是强的、而在施加热或用光辐射时变弱的特性的基片。例如,可使用通过加热其粘附性变弱的热剥离带、通过紫外线辐射其粘附性变弱的UV剥离带等。替换地,可使用在正常状态下具有弱粘附性的弱粘附带等。
然后,剥离层32内部的或者剥离层32和与其接触的层之间的界面处的分子的键合力被削弱。因此,通过将力施加到支承基片41,叠层体22可与衬底31分离。
作为削弱剥离层32内部的分子的键合力等的方法,有一种预先在剥离层32内形成元素的键合力较弱的部分的方法、或者一种形成剥离层32且然后处理它以使分子的键合力变弱的方法。
在前一种方法中,金属层(Ti、Al、Ta、W、Mo、Cu、Cr、Nd、Fe、Ni、Co、Ru、Rh、Pd、Os、Ir)被形成为剥离层,然后金属层的氧化物层被堆叠到其上。结果,可形成原子的键合力较弱的部分。
氧化物层可通过氧化金属层的表面形成。例如,通过执行热氧化处理,氧等离子体处理、使用诸如臭氧水之类的具有强氧化力的溶液的氧化处理等,可形成氧化物层。更进一步地,金属层的表面还可通过在金属层的表面上形成诸如氧化硅或氧氮化硅之类的含氧的绝缘膜来氧化。
作为在形成剥离层32之后削弱分子的键合力的后一方法,有使用激光束辐射的方法。例如,含氢的非晶硅被用作剥离层32。通过用激光束辐照非晶硅,空隙因为所含氢被释放而形成,这可削弱剥离层32。
此外,可采用其中剥离层32进行湿法刻蚀或干法刻蚀的方法。在此情况下,剥离层32可由诸如W、Mo、Nb或Ti之类的金属;其合金;其金属化合物(例如氧化物或氮化物);硅等形成。更进一步地,含卤素的氟化物的气体或液体可被用作蚀刻剂。例如,给出三氟化氯(ClF3)、三氯化氮(Nf3)、三氟化溴(BrF3)、以及氟化氢(HF)。注意,在附连支承基片41之前在剥离层32上执行蚀刻处理。
更进一步地,通过形成如图5A所示的开口部分40,密封层(树脂层)14的收缩力被施加到剥离层32,这可促进剥离层32和绝缘膜23之间的界面上或剥离层32内部的剥离。
由硅晶片制成的IC芯片通过在硅晶片上形成多个集成电路、切割硅晶片以形成多个IC芯片、然后用模制剂密封各个IC芯片形成。另一方面,在本发明中,叠层体22在其被切割成各个射频标签之前用密封层14密封。这是因为密封层14在划分叠层体22时起保护层的作用,并且因为触发通过一起切割元件层21和密封层14来形成以从衬底31剥离叠层体22。以此方式一起划分元件层21和密封层14是本发明的关键点之一。
叠层体22的侧面的结构是这种工艺的结果,且叠层体22的侧面是在切割密封层14和元件层21时形成的表面,且该表面形成为使元件层21的侧面和密封层14的侧面相互对准。此外,作为形成开口部分40的结果,叠层体22的侧面由在制造天线11和电路部分12时形成的绝缘膜23~26的叠层膜、以及密封层14形成。通过这些叠层膜,天线11和电路部分12被保护免受震动和湿气。
如图5C所示,通过使衬底31与叠层体22分离,形成被划分以使各个半导体器件1相互分离的叠层体22。随后,如图5D所示,柔性基片13被固定到衬底31从中剥离的叠层体22的底部(元件层21的底部)。柔性基片13具有基膜和粘附层的叠层结构。基膜由树脂材料(诸如聚酯、聚丙烯、聚氯乙烯、聚苯乙烯、聚丙烯腈、聚对苯二甲酸乙二醇酯或聚酰胺)制成。对于有粘附性的合成树脂膜,可使用丙烯酸(类)树脂、环氧树脂、醋酸乙烯树脂、乙烯共聚物树脂、聚氨基甲酸酯树脂等。在这些中,优先选择热塑树脂、固化树脂、或通过UV光或可见光辐射固化的光固化树脂。
最后,支承基片41被剥离叠层体22。因此,完成了图2和3中所示的半导体器件1。如图3所示,半导体器件1的上表面受密封层14的保护。通过提供密封层14,由柔性基片13提供的保护不是必须的,因为它与底部在一起。因此,半导体器件1容易制薄。密封层14的厚度被制成使其比天线11的厚度至少约厚20%~30%。密封层14具有足以保护天线11和电路部分12的机械强度,并且保证半导体器件1的上表面的平滑度。
更进一步地,半导体器件1的底部被柔性基片13覆盖。柔性基片13具有平滑从中去除在制造叠层体22时使用的衬底31的平滑叠层体22的表面的功能。对于柔性基片13,可使用具有2μm或更大厚度的基膜的薄基片,带有基膜的柔性基片13的总厚度(基膜和粘附层的总厚度)小于或等于20μm。
注意,可用二氧化硅(硅石)粉末涂覆柔性基片13的基膜的表面。通过用二氧化硅粉末涂覆表面,即使在高温和高湿环境中也可维持防水性质。此外,可用诸如铟锡氧化物之类的导电材料涂覆基膜的表面。通过该涂覆材料,可防止基膜上的电荷积累,且电路部分12可被保护免于静电。更进一步地,可用主要含碳的材料(例如类金刚石碳)涂覆表面。通过涂覆强度被增大,这可抑制半导体器件的劣化或毁坏。
叠层体22的侧面由包括在制造叠层体22时形成的绝缘膜23~26的叠层膜、以及密封层14的叠层膜形成。即通过用柔性基片13、绝缘膜23~26、密封层14构成半导体器件1的表面,可保证造纸工艺中半导体器件1必需的机械强度和耐水性,并且将半导体器件1做薄,如小于或等于30μm。在本发明人的研究中,已成功使用包括薄膜晶体管的电路制造具有30μm或更小厚度的柔性半导体器件1。
注意,半导体器件1的机械强度和耐水性可通过将另一柔性基片13附连到密封层14的上表面改进。图6A和6B是示出这种结构的示例的半导体器件1的截面图。如图6A所示,以与将柔性基片13附连到元件层21的底部类似的方式,柔性基片13A被设置在密封层14的上表面。此外,如图6B所示,不但叠层体22的下表面和上表面而且叠层体22的侧面都可使用一对柔性基片13B和13C被密封。
以与柔性基片13类似的方式,对于柔性基片13A、13B、13C中的每一个,可使用具有2μm或更大厚度的基膜的薄基片,带有该基膜的柔性基片的总厚度(基膜和粘附层的总厚度)小于或等于20μm。通过选择具有这样厚度的柔性基片,即使在使用两个柔性基片时,半导体器件1的厚度可被制成50μm或更小,或甚至更薄,如40μm以内或更小。
注意,图1A到1C中所示的半导体器件1的天线11是螺旋形结构的天线,但是可使用其他结构的天线。例如,可使用如图7A所示的诸如偶极天线的线性形状的天线11A。此外,如图7B所示,可使用是平面矩形固体的天线11B(诸如贴片天线之类)。更进一步地,可使用如图7C所示的带状形状的天线11C。根据半导体器件1的通信范围等适当选择天线的长度、形状、大小等。
<纸的制造方法>
其次,参考图8A~8D所示的截面图描述一种将半导体器件1嵌入纸的方法。此实施例的纸被形成为多层纸,且半导体器件1被嵌入在纸层和纸层之间。
首先,制备溶解于水的纸浆的纸材料。该纸材料被均匀搅和、然后被排出以形成湿纸幅51(参见图8A)。
为改进夹层强度,诸如酯化的磷酸盐浆粉之类的浆粉;阳离子聚丙烯酰胺等被喷洒在湿纸幅51的一个表面。随后,半导体器件1被放置在用作为夹层增强剂的浆粉等喷洒过的表面上(参见图8B)。注意,虽然在图8A~8D中,示出其中一个半导体器件1被嵌入在一片纸中的示例,但是多个半导体器件1可被嵌在一片纸中。
分开制备的湿纸幅52被放置在湿纸幅51上,并且湿纸幅51和52被一起施压并相互附连。半导体器件1的表面是亲水的,以使半导体器件1装在湿纸幅51和52之间是合乎需要的。因此,优选密封层14的表面进行等离子体处理、电晕处理等,以使该表面被修改成具有亲水性质或改进亲水性质。可在切割叠层体22之前或之后执行密封层14的表面的处理。
通过在湿纸幅51和52被一起施压之后对它们进行干燥,形成其中半导体器件1被嵌在纸层53和纸层54之间的纸2。注意,因为半导体器件1的天线11和电路部分12的导电层分别由具有高反射率的材料制成,所以在纸2的颜色为白色的或在纸2较薄时,会注意到被嵌入的半导体器件1是突出的。为使半导体器件1不突出,天线11的表面或导电层的表面被做成不均匀的。由于天线11的表面或导电层的表面的不均匀性,光在表面上被不规则地反射,且表面似白色且混浊的;因此,预期半导体器件1不突出的效果。例如,在铝被加热时,其表面变得不均匀。
注意虽然在图8A~8D中,纸2是具有两层的多层纸,但纸2可以是具有三个或更多个层的多层纸。对于在纸中嵌入半导体器件1的方法,优选采用制造多层纸的方法。这是因为控制半导体器件1被嵌入的位置是容易的。例如,在根据专利文献2的半导体器件1被浸在溶解于水的纸原料的方法中,在厚度方向上控制位置是困难的,且为了在厚度方向上控制位置,有必要平衡半导体器件1的比重和纸的秤量,这使得在各类纸中嵌入射频标签变得困难。另一方面,在多层造纸中,不存在在厚度方向上控制位置的问题。
<半导体器件1的电路结构示例1>
其次,描述半导体器件1的电路结构示例。图9示出半导体器件1的电路框图。
图9中的半导体器件1符合国际标准化组织的ISO15693的规范,且它是邻近型、并具有13.56MHz的通信信号频率。此外,接收只响应数据读取指令,传输中的数据传输速率约为13kHz,且曼彻斯特码被用作数据编码格式。
半导体器件1的电路部分12被粗略地分成电源部分60和信号处理部分61。电源部分60包括整流电路62和存储电容器63。整流电路62对由天线11接收的载波整流并生成直流电压。存储电容器63平滑由整流电路62生成的直流电压。在电源部分60中生成的直流电压被作为电源电压提供给信号处理部分61的各个电路。
信号处理部分61包括解调电路64、时钟发生/校正电路65、识别/确定电路66、存储控制器67、掩模型只读存储器(ROM)68、编码电路69、以及调制电路70。
解调电路64是解调由天线11接收的信号的电路。在解调电路64中被解调的所接收信号被输入到时钟发生/校正电路65以及识别/确认电路66。
时钟发生/校正电路65生成运行信号处理部分61所必需的时钟信号,并且还具有校正时钟信号的功能。例如,时钟发生/校正电路65包括压控振荡电路(以下称为“VCO电路”),并将来自VCO电路的输出转变成反馈信号,与所提供信号做相位比较,并通过负反馈调整输出信号,以使反馈信号和被输入信号分别处在某个相位。
识别/确定电路66识别并确定指令代码。被识别/确定电路66识别并确定的指令代码是帧结尾(EOF)信号、帧起始(SOF)信号、标记、命令代码、掩码长度、掩码值等。此外,识别/确定电路66具有标识传输误差的循环冗余码校验(CRC)功能。
存储控制器67基于由识别/确定电路66处理的信号从掩模型ROM68读取数据。此外,ID等被存储在掩模型ROM68内。通过安装掩模型ROM68,半导体器件1被形成为专用于读取,以使复制或伪造变得不可能。具有防伪效果的纸可通过将专用于读取的半导体器件1嵌入纸中来提供。
编码电路69对由存储控制器67从掩模型ROM68中读取的数据进行编码。经编码的数据在调制电路70中被调制。在调制电路70中被调制的数据从天线11作为载波传输。
<半导体器件1的电路结构示例2>
描述半导体器件1的不同电路结构示例。在此,描述设置有密码功能的半导体器件1的电路结构示例。图10是半导体器件1的电路框图。
半导体器件1包括天线11和电路部分12。此电路部分12被主要分成运算电路80和模拟部分81。运算电路80包括CPU82、ROM83、RAM84和控制器85。此外,控制器85包括CPU接口(以下称为CPUIF)76、控制寄存器77、代码提取电路78和编码电路79。
模拟部分81包括天线11、谐振电路88、电源电路89、复位电路90、时钟发生电路91、解调电路92、调制电路93和电源管理电路94。
在接收信号96被天线11接收后,接收信号96由解调电路92解调。此外,在发送信号97被调制电路93调制后,发送信号97由天线11发送。
在半导体器件1被置于由通信信号形成的磁场中时,感应电动势由天线11和谐振电路88生成。感应电动势被电源电路89的电容器存储,且该电容器还稳定感应电动势的电势。然后,感应电动势被作为电源电压提供给电路部分12的各个电路。
复位电路90生成整个半导体器件1的初始复位信号。例如,复位电路90生成在电源电压增大之后升高的信号作为复位信号。
时钟发生电路91根据由电源管理电路94生成的控制信号改变时钟信号的频率和占空比。解调电路92从ASK法的接收信号96的振幅的波动中检测表示“0”或“1”的接收数据98。解调电路92可由例如低通滤波器构成。
调制电路93是调制发送数据99的电路。调制电路93通过使发送数据99的振幅波动将发送数据99转变成ASK法的发送信号。例如,在发送数据99是“0”时,通过改变谐振电路88的谐振点来改变振幅。
电源管理电路94监控由电源电路89提供给运算电路80的电源电压或运算电路80中的电流消耗,并在时钟发生电路91中生成控制信号用于改变时钟信号的频率和占空比。
其次,通过描述半导体器件1的运行描述运算电路80的结构。
包含密文数据96a的接收信号96从读取器/写入器发送。在由天线11接收的接收信号96在解调电路92中被解调后,接收信号96在代码提取电路78内被分解成控制命令、密文数据等,且然后被存储在控制寄存器77中。控制命令是例如指定唯一ID号、运行的中断、解密等的指定半导体器件1的响应的数据。在此,控制命令是解密命令。
然后,在运算电路80中,CPU 82根据存储在ROM 83中的密码解密程序使用预先存储在ROM 83中的密钥83a解密(解码)密文。被解码的密文(经解码文本)被存储在控制寄存器77中。此时,RAM 84被用作数据存储区。CPU 82经由CPUIF 76访问ROM 83、RAM 84和控制寄存器77。CPUIF 76具有根据由CPU 82请求的地址生成到ROM 83、RAM 84和控制寄存器77中任一个的访问信号的功能。
最后,发送数据99从编码电路79中的解码文本中生成,发送数据99在调制电路93中被调制,且包含经解码文本数据97a的发送信号97从天线11发送到读取器/写入器。
虽然由软件进行处理的方法被描述成运算电路80的运算方法,但最适合的运算方法可根据目的选择,且运算电路80可基于该方法形成。例如,作为运算方法,通过硬件的运算处理方法和既通过硬件又通过软件的运算处理方法可被认为是替换方法。
由软件进行处理的方法是其中运算电路80如图10所示地由CPU和大规模存储器构成、且程序由CPU执行的方法。在由硬件进行处理的方法中,运算电路80可由专用电路构成。在既由硬件又由软件进行处理的方法中,运算电路80可由专用电路、CPU、存储器构成,且运算过程的一部分可在专用电路中完成而运算过程的其它部分可通过在CPU中执行程序来完成。
防止数据泄漏给第三方的效果可通过加密发送和接收数据来对图10的半导体器件1改进。此外,通过包括CPU,半导体器件1可通过改变例如在CPU中执行的程序来变成多功能。
<嵌有半导体器件的纸的用途示例>
本发明的嵌有半导体器件的纸可被用作各种纸介质。特别地,通过使用其中如果企图从纸中取出射频标签,则其证据被留在纸上的特性,本发明的纸可用作各种必需防伪的纸介质。纸介质例如是纸币、户口簿、居留证件、护照、执照、身份证、会员证、手写鉴定意见、患者登记卡、通行证、期票、支票、运货证、货单、仓库凭单、股票、债券、礼券、票、典契等。
此外,通过实现本发明,优质纸、喷墨印刷用纸等可起防伪用纸的作用。例如,本发明的纸可被应用于诸如合同和规范文件之类的机密信息被写入其中的各种文件。
此外,通过实现本发明,许多信息、比在纸介质上视觉所示信息更多的信息可被保存在纸介质中。因此,通过将本发明的纸应用于产品标签等,可实现产品管理的电子系统或防止产品偷窃。以下参考图11A~11E描述根据本发明的纸的各用途示例。
图11A是使用本发明的嵌有半导体器件1的纸的无记名债券111的示例。无记名债券111包括邮票、诸如门票之类的票、礼券、购书券、文具券、酒券、米券、各种礼品券、各种服务券等,但是当然无记名债券111不限于此。此外,图11B是使用本发明的嵌有半导体器件1的纸的证书112的示例(例如居住证或户口簿)。
图11C是将本发明的纸用作标签的示例。标签(ID贴纸)114由在标签基片(单独纸)113上嵌有半导体器件1的纸形成。标签114被储存在盒子115内。在标签114上,印刷有关于产品或服务的信息(诸如产品名称、品牌、商标、商标所有人、销售方或制造商)。此外,因为产品唯一的ID号(或产品分类)被存储在半导体器件1内,所以可容易地发现诸如商标权或专利权之类的知识产权的伪造、侵犯以及诸如不公平竞争之类的非法活动。半导体器件1可被输入大量无法全部被写在容器上或产品的标签上的信息,诸如产品的生产地区、销售地区、质量、原料、效果、用途、数量、形状、价格、生产方法、使用方法、生产时间、使用时间、产品有效期、使用手册、以及与产品有关的知识产权信息。因此,交易者或消费者可使用简单的读取器访问这些信息。更进一步地,信息可在生产者侧上被容易地重写、擦除等,但不能在交易者或消费者侧上被重写、擦除等。
图11D示出由嵌有半导体器件1的纸形成的标签116。通过用嵌有半导体器件1的纸制造标签,可相比使用塑料框架的常规ID标签更便宜地制造标签。此外,如果产品使用纸,则通过使用本发明的纸可整体形成产品和ID标签。这样的示例在图11E中示出。图11E示出使用本发明的纸作为封面的书117,且半导体器件1被嵌入封面。
通过将使用本发明的纸的标签114或标签116附连到产品,或通过使用本发明的纸制造产品,产品管理会变得容易。例如,在产品被偷走后,可通过跟随产品路线快速发现犯罪者。在此方式中,通过针对ID标签使用本发明的纸,产品原料的历史管理、生产地区、制造和加工、配销、销售等、以及跟踪调查会成为可能。即产品变成可跟踪。此外,通过本发明,可以比从前低的价格引入产品的跟踪管理系统。
[实施例1]
在此实施例中,制造其中半导体器件被嵌入两层纸之间的纸。在此实施例中,制造其半导体器件和纸的厚度相互不同的三种类型的纸。三种类型的纸将被称为纸A、纸B和纸C。参考图12A和12B描述此实施例的多层纸的制造方法。
<纸A的制造>
制备湿纸幅125和126,以使下层和上层纸层分别具有28g/m2的基本重量。在作为下层的湿纸幅125的上表面上分散酯化的醋酸盐浆粉后,具有50μm厚度的半导体器件1被置于下层湿纸幅125的上表面上,且作为上层的湿纸幅126被叠层在下层湿纸幅125上。叠层湿纸幅125和126被置于压机的载物台(由钢制成)128上。使用置于湿纸幅126的上表面上的滤纸127,湿纸幅125和湿纸幅126被放置于压机的载物台128与压板(由钢制成)129之间,然后被施压(参见图12A)。施压时间为两分钟且压力为20.6kPa。受压湿纸幅125和126在烘干机中在100℃被烘干100秒,制造出由纸层130和纸层131制成的多层纸132(参见图12B)。
纸A的不包括半导体器件1的部分的厚度t1是100μm,而包括半导体器件1的部分的厚度t2是125μm。厚度t2和t1的差异是25μm。在纸A中,其上没有放置滤纸127的纸层130的表面被形成为没有不均匀性的平坦表面。纸层131的表面被形成为具有高度平滑度的表面,且半导体器件1上的部分的不均匀性只能通过人的指尖略有感觉。
<纸B的制造>
纸的基本重量是30g/m2,而半导体器件1的厚度是26μm。用于制造纸132的其他条件与纸A的条件类似。在与纸A的类似方式中,其上没有放置滤纸127的纸层130的表面没有显示出不均匀性且是平坦的,纸层131的表面被形成为具有高度平滑性的表面,该表面上由半导体1引起的不均匀性只能通过人的指尖略有感觉。
纸B被制成厚于纸A,因为基本重量大于纸A的基本重量。在纸B中,不包括半导体器件1的部分的厚度t1是110μm,包括半导体器件1的部分的厚度t2是129μm,且厚度t2和t1的差异是19μm。因为纸B中的半导体器件1的厚度比纸A中的更薄而纸B的厚度更厚,所以厚度t2和t1之间的差异能比纸A的做得更小。
<纸C的制造>
纸C是比较示例,且除半导体器件1的厚度是135μm之外,该纸被在与纸A的条件相同的条件下形成。在纸C中,不包括半导体器件1的部分的厚度t1是100μm,包括半导体器件1的部分的厚度t2是210μm,且厚度t2和t1的差异是110μm。在纸C的情况下,因为嵌入比纸层130和131(每层约为50μm)厚的半导体器件1,所以存在所引起的厚度与半导体器件1的厚度大致相同的凸出;然而,其上没有放置滤纸127的纸层130的表面上不存在由半导体器件1引起的不均匀性。
作为造纸A~C的结果,获得以下发现(1)~(3)。
(1)在施压步骤中,使用诸如钢之类的形状不改变的钢体向相互附连的两层湿纸幅的一个表面直接施压,并且用类似的刚体向另一表面施压,其间插入形状可改变的软物(在此实施例中是滤纸),可防止由射频标签引起的不均匀性在刚体直接施压的表面上出现。注意,只要在形状可改变的软物可根据湿纸幅被施压时由射频标签引起的湿纸幅的表面的不均匀性改变其形状,其就是可接受的。
在实现本发明时,可使纸幅的一个表面在施压步骤中与在形状不改变的物体接触,可使另一表面与形状可改变的物体接触,且可用一对平板或一对辊子向湿纸幅施压。形状可改变的物体可被固定到平板或辊子之一,或者不这样。
(2)在具有两层的多层纸的情况下,如同纸A和纸B一样,通过嵌入厚度与所制纸的厚度t1的1/2厚度大致相同或更薄的、即约纸层的一个层厚度的RF标签,出现另一表面(用介于其间的软物施压的表面)的不均匀性可以最小化。如果表面上略有不均匀是个问题,则至少一个纸层可被叠层在此表面上以去除不均匀性。
(3)通过此实施例,发现在多层纸中可嵌入较薄的、如130μm或更薄的射频标签,而不损失表面的平滑度。如同纸B一样,可使纸的厚度与110μm一样薄或更薄。此外,发现可制造较薄的、如100μm或类似纸A更薄的多层纸。
[实施例2]
在此实施例中,描述具有30μm或更小厚度的半导体器件301的制造方法。图13是此实施例的半导体器件301的示意性截面图。注意,此实施例的半导体器件301的上表面结构与图1C的半导体器件1的类似,且半导体器件301由天线311和电路部分312构成。注意,在图13中,作为截面结构的一个示例,只有p沟道型TFT、n沟道型TFT、电容器、以及到天线311的连接部分被示为电路部分312。
在元件层321中,其中集成有各自包括诸如TFT之类的电子元件的电路的电路部分312和天线311被堆叠。元件层321的侧面由稍后描述的在制造元件层321时形成的绝缘膜的叠层膜制成。此外,柔性基片313被附连到元件层321的底部。柔性基片313具有粘附层313a和基膜313b的叠层结构,并且基膜313b用粘附层313a附连到元件层321。元件层321的上表面用密封层314密封。在柔性基片313上,设置有包括元件层321和密封层314的叠层体322。
以下参考图13到20B的截面图描述半导体器件301的制造方法。
为形成叠层体322,制备玻璃衬底400。首先,剥离层在玻璃衬底400上形成。使用SiH4和N2O作为源气、使用等离子体CVD装置在玻璃衬底400上形成厚度为100nm的氧氮化硅膜401。然后,使用溅射装置形成厚度为30nm的钨膜402。然后,使用溅射装置形成厚度为200nm的氧化硅膜403(参见图14A)。
通过形成氧化硅膜403,钨膜402的表面被氧化,且与钨具有弱的分子键合的氧化钨在钨膜402的表面上形成。使用这种具有弱键合的部分,叠层体322与玻璃衬底400分离。因为钨膜402对玻璃衬底400具有差的粘附性,所以形成氧氮化硅膜401以在制造叠层体322的同时维持钨膜402的粘附性。注意,氧化硅膜403还可使用CVD装置形成。
如图14B所示,两层绝缘膜在氧化硅膜403上形成。对于第一层,使用SiH4、N2O、NH3和H2作为源气、使用等离子体CVD装置形成厚度为50nm的氧氮化硅膜404。氧氮化硅膜404的阻挡层性质被改进,从而氮的化合物比率变成40%或更大。对于第二层,使用SiH4和N2O作为源气、使用等离子体CVD装置形成厚度为100nm的氧氮化硅膜405。因为使由晶体硅制成的TFT等的半导体层与氧氮化硅膜405紧密接触,所以使氧氮化硅膜405中的氮的构成比率小于或等于0.5%,从而不发生与半导体层的界面状态。
使用SiH4和H2作为源气、使用等离子体CVD装置在氧氮化硅膜405的表面上形成厚度为66nm的非晶硅膜。非晶硅膜受YVO4激光器(532nm波长)的二次谐波辐射并结晶化以形成晶体硅膜406(参见图14C)。
在形成晶体硅膜406后,在离子掺杂装置中使用用氢稀释的乙硼烷(B2H6)作为掺杂气体将硼添加到整个晶体硅膜406。因为通过结晶化非晶硅获得的晶体硅具有悬空键,所以它不是理想的本征硅,并显示出弱的n型导电率。因此,添加极其少量的p型杂质具有使晶体硅膜406成为本征硅的效果。此工艺可按需执行。
通过光刻步骤在晶体硅膜406上形成抗蚀膜,并使用该抗蚀膜作为掩模用SiF6和O2气体蚀刻晶体硅膜406,形成具有预定形状的半导体层407~409,如图14D所示。半导体层407和408分别是其中形成有TFT的沟道形成区、源极区和漏极区的半导体层。半导体层409形成MIS型电容器的电极。
如图15A所示,抗蚀膜R31通过光刻步骤形成,以使n沟道TFT的阈值电压不变成负电压。使用抗蚀膜R31作为掩模,极小量的硼被添加到n沟道TFT的半导体层408。掺杂完成后该抗蚀模R31被去除。
如图15B所示,使用SiH4和N2O作为源气、使用等离子体CVD装置在整个玻璃衬底400上形成厚度为20nm的氧氮化硅膜410。氧氮化硅膜410是TFT的栅极绝缘膜和电容器的电介质。
抗蚀膜R32通过光刻步骤形成。使用用氢稀释的三氢化磷(PH3)作为掺杂气体,用磷对电容器的半导体层409进行掺杂,并且使用离子掺杂装置在整个半导体层409上形成n型杂质区412(参见图15C)。在掺杂步骤完成时,抗蚀膜R32被去除。
接着,用于形成TFT的栅电极的导电层在氧氮化硅膜410上形成(参见图15D)。形成厚度为30nm的氮化钨(TaN)膜和厚度为370nm的钨(W)膜的叠层膜。氮化物膜和钨膜各自通过溅射装置形成。通过光刻步骤形成抗蚀膜,并且使用蚀刻装置蚀刻前述叠层膜以形成第一导电层413~415。第一导电层413和414各自形成TFT的栅电极或栅极布线,而第一导电层415形成电容器的一个电极。
作为蚀刻装置,使用感应耦合的等离子体蚀刻装置。作为蚀刻剂,Cl2、SF6和O2的混合气体被首先用于蚀刻钨膜,且然后被引入处理腔的蚀刻剂被改成仅为Cl2气体,且氮化钨膜被蚀刻。
如图16A所示,抗蚀膜R33通过光刻步骤形成。通过离子掺杂装置使用用氢稀释的三氢化磷(PH3)作为掺杂气体将磷添加到半导体层408和409。使用第一导电层414作为掩模,n型低浓度杂质区416和417以自对准方式在半导体层408中形成。类似地,使用第一导电层415作为掩模,n型低浓度杂质区418和419以自对准方式在半导体层409中形成。此步骤是用于在n沟道TFT中形成LDD区的步骤。这样做是为了使n型低浓度杂质区416和417中的n型杂质被包含在大于或等于1×1016原子/立方厘米且小于或等于5×1018原子/立方厘米的范围内。
如图16B所示,抗蚀膜R34通过光刻步骤形成。使用用氢稀释的乙硼烷(B2H6)作为掺杂气体在掺杂装置中将硼添加到p沟道TFT的半导体层407中。P型高浓度杂质区407a和407b以自对准方式使用第一导电层413作为掩模在半导体层407中形成。此外,由第一导电层413覆盖的区域以自对准方式形成为沟道形成区407c。掺杂完成后抗蚀模R34被去除。
如图16C所示,绝缘层423~425分别在第一导电层413~415附近形成。绝缘层423~425被称为侧壁。首先,使用SiH4和N2O作为源气、使用等离子体CVD装置形成厚度为100nm的氧氮化硅膜。接着,使用SiH4和N2O作为源气、使用LPCVD装置形成厚度为200nm的氧化硅膜。然后,通过光刻步骤形成抗蚀膜。使用此抗蚀模,首先上层氧化硅膜进行缓冲氢氟酸的湿法刻蚀。随后,抗蚀膜被去除,并且通过对下层氧氮化硅膜进行干法刻蚀,形成绝缘层423~425。使用此序列步骤,氧氮化硅膜410被蚀刻,且只有第一导电层413~415下面的各部分和绝缘层423~425被留下。
如图17A所示,抗蚀膜R35通过光刻步骤形成。使用离子掺杂装置,使用用氢稀释的三氢化磷(PH3)作为掺杂气体将n型杂质被添加到n沟道TFT的半导体层408以及电容器的半导体层409,从而形成n型高浓度杂质区。在半导体层408中,使用第一导电层414和绝缘层424作为掩模,n型高浓度杂质区408a和408b以自对准方式形成,且与第一导电层414重叠的区以自对准方式被设置成沟道形成区408c。此外,在各个n型低浓度杂质区416和417中的与绝缘层424重叠的区域被按现状地设置成n型低浓度杂质区408e和408d。
以与半导体层408类似的方式,n型高浓度杂质区409a和409b、沟道形成区409c、以及n型低浓度杂质区409e和409d在半导体层409中形成。
抗蚀膜R35被去除,且使用等离子体CVD装置形成厚度为50nm的氧氮化硅膜426,如图17B所示。作为氧氮化硅膜426的源气,使用SiH4和N2O。在形成氧氮化硅膜426后,在氮气氛中在550℃进行热处理,以激活添加到半导体层407~409的n型杂质和p型杂质。此时,半导体层407~409中的悬空键由氧氮化硅膜426中所含的氢端接。
如图17C所示,形成具有两层结构的氧氮化硅膜427。使用等离子体CVD装置,用SiH4和N2O作为源气,形成下层以具有100nm的厚度。使用等离子体CVD装置,用SiH4、N2O、NH3和H2作为源气,形成上层以具有600nm的厚度。
通过光刻步骤和干法刻蚀步骤在氧氮化硅膜427和氧氮化硅膜426中形成接触孔。接着,具有四层结构的导电膜在氧氮化硅427上形成。从底部起,钛(Ti)层、氮化钛(TiN)层、纯铝层以及氮化钛(TiN)层按此顺序分别以60nm、40nm、500nm和100nm的厚度堆叠。使用溅射装置形成各层。导电膜通过光刻步骤和干法刻蚀步骤被处理成预定形状以形成第二导电层428~433,如图17C所示。
N型高浓度杂质区409a和409b通过第二导电层432连接。形成具有包括沟道形成区409c、氧氮化硅膜410和第一导电层414的叠层结构的MIS型电容器。第二导电层433形成天线311与其连接的端子。
如图18A所示,形成聚酰亚胺435。在此,使用光敏聚酰亚胺。使用旋涂器涂敷聚酰亚胺以具有1.5μm厚度。通过显影使用光刻步骤曝光的聚酰亚胺,形成其中形成有接触孔的聚酰亚胺435。在显影后,烘培聚酰亚胺。
使用溅射装置在聚酰亚胺435上形成厚度为100nm的钛膜。钛膜通过光刻步骤和干法刻蚀步骤被处理成预定形状以形成第三导电层436,如图18A所示。作为形成第三导电层436的导电膜,使用溅射装置形成厚度为100nm的钛膜。第三导电层436是用于使天线311连接到电路部分312的端子(第二导电层433)的凸块。通过以上步骤,形成电路部分312。
如图18B所示,形成聚酰亚胺437。在此,类似于聚酰亚胺435,使用光敏聚酰亚胺通过类似方法形成其中形成有开口部分的聚酰亚胺437。开口部分在其中形成有天线311的区中形成。
如图18B所示,形成天线311。使用蒸镀装置,使用金属掩模蒸镀铝以具有5μm厚度,并且形成具有预定形状的天线311。通过上述步骤,在玻璃衬底400上形成元件层321。
随后,形成用于密封元件层321的表面的密封层314。通过印刷方法涂敷热固环氧树脂以形成厚度为约15μm的密封层314,然后烘培该热固环氧树脂。通过上述步骤,制造出叠层体322。然后,叠层体322被切割以使各个半导体器件301相互分离,并且被切割的叠层体322被转移到单独的柔性基片313。
如图19A所示,堆叠在元件层321中的绝缘膜与密封层314一起通过激光器光辐射去除以形成伸到钨膜402的开口部分439,且叠层体322被划分以使各个半导体器件301相互分离。在此步骤中,叠层体322的侧面由密封层314以及包括在元件层321中的绝缘膜的叠层膜形成,且侧面可以是密封层314以及绝缘膜的叠层膜相互对准的表面。注意,虽然形成了开口部分439以伸到玻璃衬底400,但是只要开口部分439至少伸到钨膜402就是可接受的。
然后,其粘附性通过UV光辐射变弱的UV玻璃带440被固定到密封层314,如图19B所示。注意,开口部分439的形成成为叠层体322开始从开口部分439的端部、在钨膜402与其上所形成的氧化钨之间界面处剥落的触发。这被认为是因为通过将树脂(环氧树脂)用作密封层314,在开口部分439形成时密封层314略有收缩,这施加了力,且具有弱键合的钨膜402剥离。更进一步地,力被施加到UV剥离带440以将叠层体322剥离玻璃衬底400(参见图20A)。
如图20B所示,柔性基片313被附连到叠层体322的钨膜402从其处剥落的底部(氧化硅膜403的下表面)。在柔性基片313中,厚度为2μm的热固环氧树脂被用作粘附层313a,且由PET制成的基片被用作基膜313b。
在柔性基片313被附连后,用UV光辐射UV剥离带440,UV剥离带440从密封层314剥落。通过上述步骤,完成图13所示的半导体器件301。
此实施例的半导体器件301的厚度如下。柔性基片313具有6μm的厚度,元件层321的其中形成有电路部分312的部分(从氧化硅膜403的下表面到聚酰亚胺435的上表面)具有约3μm的厚度。此外,天线311具有5μm的厚度,且密封天线311的密封层314具有15μm的厚度。因此,通过此实施例,半导体器件301的厚度可被做成30μm或更小,且可薄至约25μm。在此实施例中,虽然密封层314的厚度是15μm,但是密封层314可被减薄到比5μm厚约20%到30%的厚度,该厚度是天线311的厚度(6μm或更大且6.5μm或更小)。
此申请是基于2006年6月26日向日本专利局提交的日本专利申请S/N.2006-175678,其整个内容通过引用结合于此。

Claims (25)

1.一种包括半导体器件的纸,所述半导体器件包括:
柔性基片;以及
在所述柔性基片上的叠层体,所述叠层体包括具有包括薄膜晶体管的电路和电连接到所述电路的天线的元件层、以及用于密封所述元件层的上表面的密封层,
其中所述半导体器件的厚度小于或等于30μm。
2.如权利要求1所述的包括半导体器件的纸,其特征在于,所述密封层是树脂层。
3.如权利要求1所述的包括半导体器件的纸,其特征在于,所述薄膜晶体管的沟道形成区由结晶半导体制成。
4.一种包括半导体器件的纸,所述半导体器件包括:
柔性基片;以及
在所述柔性基片上的叠层体,所述叠层体包括具有包括薄膜晶体管的电路和电连接到所述电路的天线的元件层、以及用于密封所述元件层的上表面的密封层,
其中所述叠层体的侧表面由所述密封层和在制造所述电路和所述天线时形成的绝缘膜的叠层膜形成。
5.如权利要求4所述的包括半导体器件的纸,其特征在于,所述密封层是树脂层。
6.如权利要求4所述的包括半导体器件的纸,其特征在于,所述薄膜晶体管的沟道形成区由结晶半导体制成。
7.一种包括半导体器件的纸,所述半导体器件包括:
柔性基片;以及
在所述柔性基片上的叠层体,所述叠层体包括具有包括薄膜晶体管的电路和电连接到所述电路的天线的元件层、以及用于密封所述元件层的上表面的密封层,
其中所述元件层的侧表面由在制造所述电路和所述天线时形成的绝缘膜的叠层膜制成;并且
其中所述叠层体的侧表面在一起切割所述元件层和所述密封层以使各个半导体器件相互分离时形成。
8.如权利要求7所述的包括半导体器件的纸,其特征在于,所述密封层是树脂层。
9.如权利要求7所述的包括半导体器件的纸,其特征在于,所述薄膜晶体管的沟道形成区由结晶半导体制成。
10.一种包括半导体器件的纸,所述半导体包括:
柔性基片;
在所述柔性基片上的元件层,具有包括薄膜晶体管的电路和电连接到所述电路的天线;以及
堆叠在所述元件层上并密封所述元件层的上表面的密封层,
其中所述元件层的侧表面由在制造所述电路和所述天线时形成的绝缘膜的叠层膜形成,且与所述密封层的侧表面对准。
11.如权利要求10所述的包括半导体器件的纸,其特征在于,所述密封层是树脂层。
12.如权利要求10所述的包括半导体器件的纸,其特征在于,所述薄膜晶体管的沟道形成区由结晶半导体制成。
13.一种包括半导体器件的多层纸,其特征在于,
所述半导体器件被嵌在纸层和纸层之间;并且
所述半导体器件包括:
柔性基片;以及
在所述柔性基片上的叠层体,所述叠层体包括具有包括薄膜晶体管的电路和电连接到所述电路的天线的元件层、以及用于密封所述元件层的上表面的密封层,
其中所述半导体器件的厚度小于或等于30μm。
14.如权利要求13所述的包括半导体器件的多层纸,其特征在于,所述密封层是树脂层。
15.如权利要求13所述的包括半导体器件的多层纸,其特征在于,所述薄膜晶体管的沟道形成区由结晶半导体制成。
16.一种包括半导体器件的多层纸,其特征在于,
所述半导体器件被嵌在纸层和纸层之间;并且
所述半导体器件包括:
柔性基片;以及
在所述柔性基片上的叠层体,所述叠层体包括具有包括薄膜晶体管的电路和电连接到所述电路的天线的元件层、以及用于密封所述元件层的上表面的密封层,
其中所述叠层体的侧表面由所述密封层和在制造所述电路和所述天线时形成的绝缘膜的叠层膜制成。
17.如权利要求16所述的包括半导体器件的多层纸,其特征在于,所述密封层是树脂层。
18.如权利要求16所述的包括半导体器件的多层纸,其特征在于,所述薄膜晶体管的沟道形成区由结晶半导体制成。
19.一种包括半导体器件的多层纸,其特征在于,
所述半导体器件被嵌在纸层和纸层之间;并且
所述半导体器件包括:
柔性基片;以及
在所述柔性基片上的叠层体,所述叠层体包括具有包括薄膜晶体管的电路和电连接到所述电路的天线的元件层、以及用于密封所述元件层的上表面的密封层,
其中所述元件层的侧表面由在制造所述电路和所述天线时形成的绝缘膜的叠层膜制成;并且
其中所述叠层体的侧表面在一起切割所述元件层和所述密封层以使各个半导体器件相互分离时形成。
20.如权利要求19所述的包括半导体器件的多层纸,其特征在于,所述密封层是树脂层。
21.如权利要求19所述的包括半导体器件的多层纸,其特征在于,所述薄膜晶体管的沟道形成区由结晶半导体制成。
22.一种包括半导体器件的多层纸,其特征在于,
所述半导体器件被嵌在纸层和纸层之间;并且
所述半导体器件包括:
柔性基片;
在所述柔性基片上的元件层,所述元件层具有包括薄膜晶体管的电路和电连接到所述电路的天线;以及
堆叠在所述元件层上并密封所述元件层的上表面的密封层,
其中所述元件层的侧表面由在制造所述电路和所述天线时形成的绝缘膜的叠层膜形成,且与所述密封层的侧表面对准。
23.如权利要求22所述的包括半导体器件的多层纸,其特征在于,所述密封层是树脂层。
24.如权利要求22所述的包括半导体器件的多层纸,其特征在于,所述薄膜晶体管的沟道形成区由结晶半导体制成。
25.一种制造包括半导体器件的纸的方法,包括以下步骤:
在第一湿纸幅上提供半导体器件;
在所述第一湿纸幅和所述半导体器件上叠层第二湿纸幅;
向所述第一和第二湿纸幅施压;以及
烘干所述第一和第二湿纸幅,
其中在向所述湿纸幅施压时在形状上可改变的物体与所述第一和第二湿纸幅之一的一个表面接触。
CN2007800234591A 2006-06-26 2007-06-19 包括半导体器件的纸及其制造方法 Active CN101479747B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2006175678 2006-06-26
JP175678/2006 2006-06-26
PCT/JP2007/062654 WO2008001703A1 (en) 2006-06-26 2007-06-19 Paper including semiconductor device and manufacturing method thereof

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN2011100717133A Division CN102156901B (zh) 2006-06-26 2007-06-19 包括半导体器件的纸及具有该纸的物品

Publications (2)

Publication Number Publication Date
CN101479747A true CN101479747A (zh) 2009-07-08
CN101479747B CN101479747B (zh) 2011-05-18

Family

ID=38845468

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2011100717133A Active CN102156901B (zh) 2006-06-26 2007-06-19 包括半导体器件的纸及具有该纸的物品
CN2007800234591A Active CN101479747B (zh) 2006-06-26 2007-06-19 包括半导体器件的纸及其制造方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN2011100717133A Active CN102156901B (zh) 2006-06-26 2007-06-19 包括半导体器件的纸及具有该纸的物品

Country Status (6)

Country Link
US (3) US7667310B2 (zh)
EP (1) EP2038818B1 (zh)
KR (1) KR101350207B1 (zh)
CN (2) CN102156901B (zh)
TW (1) TWI487068B (zh)
WO (1) WO2008001703A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102576653A (zh) * 2009-08-20 2012-07-11 财团法人生产技术研究奖励会 半导体基板、半导体层的制造方法、半导体基板的制造方法、半导体元件、发光元件、显示面板、电子元件、太阳能电池元件及电子设备

Families Citing this family (56)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006324568A (ja) * 2005-05-20 2006-11-30 Matsushita Electric Ind Co Ltd 多層モジュールとその製造方法
US20070183184A1 (en) * 2006-02-03 2007-08-09 Semiconductor Energy Laboratory Ltd. Apparatus and method for manufacturing semiconductor device
JP5204959B2 (ja) * 2006-06-26 2013-06-05 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101350207B1 (ko) * 2006-06-26 2014-01-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치를 포함하는 용지 및 그 제조 방법
EP1895450B1 (en) * 2006-08-31 2014-03-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and power receiving device
EP1970951A3 (en) * 2007-03-13 2009-05-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
EP2372756A1 (en) * 2007-03-13 2011-10-05 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device and manufacturing method thereof
EP1976001A3 (en) * 2007-03-26 2012-08-22 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
EP1976000A3 (en) * 2007-03-26 2009-05-13 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP5222628B2 (ja) * 2007-05-31 2013-06-26 株式会社半導体エネルギー研究所 半導体装置
EP2001047A1 (en) * 2007-06-07 2008-12-10 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device
EP2019425A1 (en) 2007-07-27 2009-01-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP5248240B2 (ja) 2007-08-30 2013-07-31 株式会社半導体エネルギー研究所 半導体装置
TWM336510U (en) * 2007-09-04 2008-07-11 Genesys Logic Inc Non-volatile memory storage device
CN101803008B (zh) * 2007-09-07 2012-11-28 株式会社半导体能源研究所 半导体装置及其制造方法
JP2009087928A (ja) * 2007-09-13 2009-04-23 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP5301299B2 (ja) * 2008-01-31 2013-09-25 株式会社半導体エネルギー研究所 半導体装置
JP2009205669A (ja) * 2008-01-31 2009-09-10 Semiconductor Energy Lab Co Ltd 半導体装置
US20090239459A1 (en) * 2008-03-19 2009-09-24 Cummins-Allison Corp. Self Service Coin Processing Machines With EPOS Terminal And Method For Automated Payout Utilizing Same
WO2009131132A1 (en) 2008-04-25 2009-10-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101582503B1 (ko) * 2008-05-12 2016-01-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
US8188924B2 (en) * 2008-05-22 2012-05-29 Philtech Inc. RF powder and method for manufacturing the same
US8154456B2 (en) 2008-05-22 2012-04-10 Philtech Inc. RF powder-containing base
CN102037556B (zh) * 2008-05-23 2016-02-10 株式会社半导体能源研究所 半导体器件
WO2009142310A1 (en) * 2008-05-23 2009-11-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP5248412B2 (ja) * 2008-06-06 2013-07-31 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8053253B2 (en) 2008-06-06 2011-11-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP5473413B2 (ja) 2008-06-20 2014-04-16 株式会社半導体エネルギー研究所 配線基板の作製方法、アンテナの作製方法及び半導体装置の作製方法
JP2010041045A (ja) * 2008-07-09 2010-02-18 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
KR101588576B1 (ko) * 2008-07-10 2016-01-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 전자 기기
TWI475282B (zh) * 2008-07-10 2015-03-01 Semiconductor Energy Lab 液晶顯示裝置和其製造方法
JP5216716B2 (ja) 2008-08-20 2013-06-19 株式会社半導体エネルギー研究所 発光装置及びその作製方法
WO2010032602A1 (en) 2008-09-18 2010-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN102160179B (zh) 2008-09-19 2014-05-14 株式会社半导体能源研究所 半导体装置及其制造方法
WO2010035627A1 (en) 2008-09-25 2010-04-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101611643B1 (ko) * 2008-10-01 2016-04-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5583951B2 (ja) * 2008-11-11 2014-09-03 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5470054B2 (ja) 2009-01-22 2014-04-16 株式会社半導体エネルギー研究所 半導体装置
US8877648B2 (en) * 2009-03-26 2014-11-04 Semprius, Inc. Methods of forming printable integrated circuit devices by selective etching to suspend the devices from a handling substrate and devices formed thereby
WO2010140522A1 (en) * 2009-06-05 2010-12-09 Semiconductor Energy Laboratory Co., Ltd. Photoelectric conversion device and manufacturing method thereof
WO2010140539A1 (en) * 2009-06-05 2010-12-09 Semiconductor Energy Laboratory Co., Ltd. Photoelectric conversion device and method for manufacturing the same
KR101677076B1 (ko) * 2009-06-05 2016-11-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 광전 변환 디바이스 및 그 제조 방법
TWI517268B (zh) * 2009-08-07 2016-01-11 半導體能源研究所股份有限公司 端子構造的製造方法和電子裝置的製造方法
KR102480780B1 (ko) 2009-09-16 2022-12-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 이의 제조 방법
JP5719560B2 (ja) * 2009-10-21 2015-05-20 株式会社半導体エネルギー研究所 端子構造の作製方法
KR200460396Y1 (ko) * 2011-01-06 2012-05-24 주식회사 유진프린팅 금속판 부착용 알에프아이디 라벨용지
CN103597589B (zh) * 2011-04-11 2017-02-15 北达科他州立大学研究基金会 分立元件的选择性激光辅助的转移
JP2015011746A (ja) 2013-06-28 2015-01-19 株式会社東芝 パターン形成方法、それを用いた磁気記録媒体の製造方法、磁気記録媒体、及びスタンパーの製造方法
SG2013055355A (en) * 2013-07-19 2015-02-27 Kok Ann Wong Land title deed
US11600421B2 (en) 2017-04-14 2023-03-07 The Diller Corporation Laminate with induction coils
US11605487B2 (en) 2017-04-14 2023-03-14 The Diller Corporation Laminate with induction coils and charging station device comprising same
US10440828B2 (en) * 2017-04-14 2019-10-08 The Diller Corporation Integrated electrical component within laminate
US10228123B2 (en) 2017-04-14 2019-03-12 The Diller Corporation Electroluminescent element within laminate
EP3405011A1 (en) * 2017-05-16 2018-11-21 Arjo Wiggins Fine Papers Limited Paper-in-resin electronics - process for producing it and application in manufactured products
WO2020081779A1 (en) * 2018-10-18 2020-04-23 The Diller Corporation Laminate comprising a wireless communication circuit
CN112434771B (zh) * 2019-11-05 2023-08-18 友达光电股份有限公司 可挠式无线通信芯片及无线通信标签

Family Cites Families (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US787965A (en) * 1905-01-09 1905-04-25 Int Harvester Co Wagon-brake.
US5599046A (en) * 1994-06-22 1997-02-04 Scientific Games Inc. Lottery ticket structure with circuit elements
CN1495523A (zh) 1996-08-27 2004-05-12 ������������ʽ���� 转移方法和有源矩阵基板的制造方法
US20050280155A1 (en) 2004-06-21 2005-12-22 Sang-Yun Lee Semiconductor bonding and layer transfer method
NL1008929C2 (nl) * 1998-04-20 1999-10-21 Vhp Ugchelen Bv Uit papier vervaardigd substraat voorzien van een geïntegreerde schakeling.
CA2338661A1 (en) * 1998-07-27 2000-02-10 Siemens Aktiengesellschaft Security paper, method and device for checking the authenticity of documents recorded thereon
JP4350253B2 (ja) 2000-02-18 2009-10-21 株式会社日立製作所 電子回路チップ内蔵物の製造方法
US6478229B1 (en) 2000-03-14 2002-11-12 Harvey Epstein Packaging tape with radio frequency identification technology
JP2002298118A (ja) 2001-04-02 2002-10-11 Dainippon Printing Co Ltd 非接触方式のタグ部材が漉き込まれてなる用紙
JP3925101B2 (ja) * 2001-04-19 2007-06-06 特種製紙株式会社 偽造防止用シート状物の製造方法
US7204425B2 (en) 2002-03-18 2007-04-17 Precision Dynamics Corporation Enhanced identification appliance
JP2004102353A (ja) 2002-09-04 2004-04-02 Hitachi Ltd 紙の製造方法及び無線タグの製造方法
JPWO2004044063A1 (ja) 2002-11-13 2006-03-09 電気化学工業株式会社 紫外線硬化型帯電防止性ハードコート樹脂組成物
US8999736B2 (en) 2003-07-04 2015-04-07 Epistar Corporation Optoelectronic system
US7566001B2 (en) 2003-08-29 2009-07-28 Semiconductor Energy Laboratory Co., Ltd. IC card
US7566010B2 (en) 2003-12-26 2009-07-28 Semiconductor Energy Laboratory Co., Ltd. Securities, chip mounting product, and manufacturing method thereof
US7975926B2 (en) 2003-12-26 2011-07-12 Semiconductor Energy Laboratory Co., Ltd. Paper money, coin, valuable instrument, certificates, tag, label, card, packing containers, documents, respectively installed with integrated circuit
US7508305B2 (en) 2003-12-26 2009-03-24 Semiconductor Energy Laboratory Co., Ltd. Packing material, tag, certificate, paper money, and securities
WO2005071608A1 (en) 2004-01-23 2005-08-04 Semiconductor Energy Laboratory Co., Ltd. Id label, id card, and id tag
TWI457835B (zh) 2004-02-04 2014-10-21 Semiconductor Energy Lab 攜帶薄膜積體電路的物品
JP4567988B2 (ja) 2004-02-05 2010-10-27 株式会社日立製作所 紙状rfidタグおよびその製造方法
DE102004018081A1 (de) * 2004-04-08 2005-10-27 Giesecke & Devrient Gmbh Sicherheitspapier
KR101187403B1 (ko) 2004-06-02 2012-10-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 제조방법
JP4579586B2 (ja) 2004-06-11 2010-11-10 北越紀州製紙株式会社 非接触型icタグが漉き込まれた用紙の製造方法
US20080062451A1 (en) 2004-06-14 2008-03-13 Semiconductor Energy Copy Machine with Copy Control Function, Scanner and Facsimile, and Piece of Paper and Film each Installed with Semiconductor Device
JP5041681B2 (ja) * 2004-06-29 2012-10-03 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7452786B2 (en) * 2004-06-29 2008-11-18 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing thin film integrated circuit, and element substrate
JP4749062B2 (ja) 2004-07-16 2011-08-17 株式会社半導体エネルギー研究所 薄膜集積回路を封止する装置及びicチップの作製方法
US7591863B2 (en) 2004-07-16 2009-09-22 Semiconductor Energy Laboratory Co., Ltd. Laminating system, IC sheet, roll of IC sheet, and method for manufacturing IC chip
US7259106B2 (en) 2004-09-10 2007-08-21 Versatilis Llc Method of making a microelectronic and/or optoelectronic circuitry sheet
JP4563122B2 (ja) 2004-09-14 2010-10-13 株式会社中戸研究所 バリア性積層フィルム及びその製造方法
JP5072210B2 (ja) 2004-10-05 2012-11-14 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4799130B2 (ja) 2004-11-09 2011-10-26 株式会社半導体エネルギー研究所 Icチップおよびicチップの作製方法
EP1810333B1 (en) 2004-11-09 2013-04-10 Semiconductor Energy Laboratory Co., Ltd. Ic chip and manufacturing method of the ic chip
KR101169262B1 (ko) 2004-12-03 2012-08-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US7482248B2 (en) 2004-12-03 2009-01-27 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
KR100574521B1 (ko) 2004-12-14 2006-04-27 삼성전자주식회사 화상형성장치
US7449372B2 (en) 2004-12-17 2008-11-11 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of substrate having conductive layer and manufacturing method of semiconductor device
FR2881252A1 (fr) * 2005-01-24 2006-07-28 Ask Sa Dispositif d'idenfication radiofrequence resistant aux milieux et son procede de fabrication
JP4811561B2 (ja) 2005-04-19 2011-11-09 大日本印刷株式会社 無効化可能非接触icタグ
US7466233B2 (en) * 2005-05-04 2008-12-16 Adalis Corporation Substrates including tape and radio frequency identification devices, and methods and apparatus for making the same
US7566971B2 (en) 2005-05-27 2009-07-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7297613B1 (en) 2005-06-09 2007-11-20 The United States Of America As Represented By The National Security Agency Method of fabricating and integrating high quality decoupling capacitors
US7727859B2 (en) 2005-06-30 2010-06-01 Semiconductor Energy Laboratory Co., Ltd Semiconductor device and manufacturing method thereof
US7166520B1 (en) 2005-08-08 2007-01-23 Silicon Genesis Corporation Thin handle substrate method and structure for fabricating devices using one or more films provided by a layer transfer process
US20070083381A1 (en) * 2005-10-12 2007-04-12 David Farrell Method and system for creating receipt on paper with embedded RFID tags therein
KR101350207B1 (ko) * 2006-06-26 2014-01-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치를 포함하는 용지 및 그 제조 방법
JP5204959B2 (ja) 2006-06-26 2013-06-05 株式会社半導体エネルギー研究所 半導体装置の作製方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102576653A (zh) * 2009-08-20 2012-07-11 财团法人生产技术研究奖励会 半导体基板、半导体层的制造方法、半导体基板的制造方法、半导体元件、发光元件、显示面板、电子元件、太阳能电池元件及电子设备
CN102576653B (zh) * 2009-08-20 2015-04-29 财团法人生产技术研究奖励会 半导体基板、半导体层的制造方法、半导体基板的制造方法、半导体元件、发光元件、显示面板、电子元件、太阳能电池元件及电子设备

Also Published As

Publication number Publication date
KR20090033872A (ko) 2009-04-06
US20080012126A1 (en) 2008-01-17
CN102156901B (zh) 2013-05-08
EP2038818A1 (en) 2009-03-25
US20110101366A1 (en) 2011-05-05
TWI487068B (zh) 2015-06-01
CN102156901A (zh) 2011-08-17
CN101479747B (zh) 2011-05-18
US20100126681A1 (en) 2010-05-27
KR101350207B1 (ko) 2014-01-13
WO2008001703A1 (en) 2008-01-03
US7879654B2 (en) 2011-02-01
EP2038818B1 (en) 2014-10-15
US7667310B2 (en) 2010-02-23
US8278663B2 (en) 2012-10-02
EP2038818A4 (en) 2009-11-25
TW200822289A (en) 2008-05-16

Similar Documents

Publication Publication Date Title
CN101479747B (zh) 包括半导体器件的纸及其制造方法
US7994617B2 (en) Semiconductor device
US7968427B2 (en) Manufacturing method of semiconductor device
CN101452962B (zh) 半导体装置
US20060270175A1 (en) Method for manufacturing antenna and method for manufacturing semiconductor device
CN100573569C (zh) 半导体装置
JP4836465B2 (ja) 薄膜集積回路の作製方法及び薄膜集積回路用素子基板
KR101447020B1 (ko) 반도체장치 및 그 제작 방법
KR20080044763A (ko) 반도체 장치 및 반도체 장치의 제조방법
JP5089033B2 (ja) 半導体装置の作製方法
JP5094232B2 (ja) 半導体装置を内包する用紙およびその作製方法
US8009050B2 (en) Wireless system, semiconductor device, and communication device
JP5030470B2 (ja) 半導体装置の作製方法
US20080186182A1 (en) Wireless system, semiconductor device, and communication device
JP4908936B2 (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant