CN101375261A - 错误控制装置 - Google Patents
错误控制装置 Download PDFInfo
- Publication number
- CN101375261A CN101375261A CNA2006800529803A CN200680052980A CN101375261A CN 101375261 A CN101375261 A CN 101375261A CN A2006800529803 A CNA2006800529803 A CN A2006800529803A CN 200680052980 A CN200680052980 A CN 200680052980A CN 101375261 A CN101375261 A CN 101375261A
- Authority
- CN
- China
- Prior art keywords
- grouping
- error control
- message processing
- control apparatus
- mistake
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 claims description 37
- 238000004321 preservation Methods 0.000 claims description 5
- 238000000034 method Methods 0.000 claims 4
- 238000013316 zoning Methods 0.000 claims 2
- 230000005540 biological transmission Effects 0.000 abstract description 27
- 230000000295 complement effect Effects 0.000 abstract 7
- 230000009471 action Effects 0.000 description 16
- 238000001514 detection method Methods 0.000 description 11
- 238000005192 partition Methods 0.000 description 5
- 238000009792 diffusion process Methods 0.000 description 4
- 230000008676 import Effects 0.000 description 4
- 230000003750 conditioning effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 230000010365 information processing Effects 0.000 description 2
- 238000007689 inspection Methods 0.000 description 2
- 238000011835 investigation Methods 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 230000004087 circulation Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000008439 repair process Effects 0.000 description 1
- 238000000638 solvent extraction Methods 0.000 description 1
- GOLXNESZZPUPJE-UHFFFAOYSA-N spiromesifen Chemical compound CC1=CC(C)=CC(C)=C1C(C(O1)=O)=C(OC(=O)CC(C)(C)C)C11CCCC1 GOLXNESZZPUPJE-UHFFFAOYSA-N 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0045—Arrangements at the receiver end
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0072—Error control for data other than payload data, e.g. control data
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L2001/0092—Error control systems characterised by the topology of the transmission link
- H04L2001/0097—Relays
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Quality & Reliability (AREA)
- Software Systems (AREA)
- Multi Processors (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
本发明提供错误控制装置。在纵横模块(2)上连接着多个系统板模块(1)。错误检测部(11)检测从对应的系统板模块(1)接收的分组的错误。传输控制部(13)在通过错误检测部(11)检测到错误时,发布插补数据生成请求。分组插补部(12)接收插补数据生成请求后,生成插补数据。选择电路(14)接收到错误分组时,输出将包括错误因素的数据单元替换为插补数据的插补分组。
Description
技术领域
本发明涉及一种使多个信息处理模块互相连接的互相连接装置,尤其涉及对在该互相连接装置中检测的错误进行控制的技术。
背景技术
以往,已经公知将多个信息处理模块互相连接来实现大规模服务器系统的结构。在此,各个信息处理模块分别具有CPU和存储器,可以进行对应所提供的程序的信息处理。并且,通过增加互相连接的信息处理模块的个数,可以扩展服务器系统。
多个信息处理模块通过作为互相连接装置的纵横模块(crossbarmodule)互相连接。纵横模块在信息处理模块之间中继/传输信息(此处为存储了信息的分组)。
在上述结构的服务器系统中,在从有故障的信息处理模块发送了分组的情况下,或者信息处理模块与纵横模块之间的总线断线的情况下等,将导致不正确或不合适的分组(以下称为错误分组)输入纵横模块。但是,以往的许多纵横模块不具有处理错误分组的功能。因此,错误分组的影响有可能使纵横模块内的电路单元和/或其他信息处理模块不能继续以后的动作。该情况时,需要暂且停止整个服务器系统(或服务器系统内的许多电路单元),在调查和修理故障部位后再次启动。
在纵横模块内设置检测错误分组的功能的结构也已被公知。在该系统中,在检测到错误分组时,通过软件处理使发送了该错误分组的信息处理模块停止动作。但是,在该结构中,错误分组自身不会被废弃而被转发出去,因此有可能导致错误扩散。并且,在使发送了该错误分组的信息处理模块停止动作的期间,也有可能继续发送错误分组。
另外,近来的许多大规模服务器系统导入了分区(Partitioning)功能,将CPU和存储器等计算机资源划分为多个组(以下称为分区),使它们作为虚拟的独立的多个计算机动作。并且,该分区功能例如通过将多个信息处理模块分为组来实现。但是,在现有技术中,错误分组的影响越过分区而扩散,有可能使整个服务器系统(或者服务器系统内的许多电路单元)停止。该情况时,长时间地妨碍服务器系统的稳定运行。
发明内容
本发明的目的在于,在具有多个信息处理模块的信息处理系统中,尽可能地减小所发生的错误的影响波及的范围。
本发明的错误控制装置设于使多个信息处理模块互相连接的互相连接装置上,该错误控制装置具有:错误检测单元,其用于检测输入分组的错误;插补数据生成单元,其对应于在所述分组中检测到错误的位置,生成插补数据;以及输出单元,其输出将被检测到所述错误的数据单元及其后续的数据单元替换为所述插补数据的插补分组。
根据上述错误控制装置,不会向互相连接装置内的电路单元和接收方信息处理模块转发错误分组。此时,转发将包含错误因素的数据替换为插补数据的插补分组来取代错误分组。因此,可以将错误对互相连接装置内的电路单元和接收方信息处理模块的影响抑制在最小限度。
本发明的其他方式的错误控制装置设于使多个信息处理模块互相连接的互相连接装置上,该错误控制装置具有:保存单元,其用于临时保存输入分组;错误检测单元,其检测所述分组的错误;以及输出单元,其仅在所述分组的总范围内均未检测到错误时,才从所述保存单元读出分组并将其输出给接收方信息处理模块。
根据上述错误控制装置,能够可靠避免向互相连接装置内的电路单元和接收方信息处理模块转发错误分组。
附图说明
图1是表示具有本发明的实施方式的错误检测装置的信息处理装置的结构的图。
图2是分区表的实施例。
图3是说明插补动作的图。
图4是选择电路的实施例。
具体实施方式
图1是表示具有本发明的实施方式的错误检测装置的信息处理装置的结构的图。另外,在以下的说明中,信息处理装置指根据来自未图示的客户端的请求执行对应的信息处理的服务器系统100。
服务器系统100具有多个系统板模块(SB)1、纵横模块(XB)2、和系统控制部3。
各个系统板模块1分别是具有CPU、存储器、发送I/F部、接收I/F部的信息处理模块。在该实施例中,服务器系统100具有N+1个系统板模块(#0~#N)。另外,在图1中,为了便于阅读附图,省略了CPU和存储器等,只记载了各个系统板模块1的发送I/F部和接收I/F部。并且,各个系统板模块1可以向所期望的一个或多个接收方系统板模块发送分组。
纵横模块2连接多个系统板模块1,提供在它们之间转发分组的功能。纵横模块2具有用于提供该功能的多个接收部(#0~#N)10和多个发送部(#0~#N)20。各个接收部10分别连接唯一对应的系统板模块1的发送I/F部,且各个发送部20分别连接唯一对应的系统板模块1的接收I/F部。并且,接收部10把从系统板模块1的发送I/F部接收的分组转发给对应于其接收方的一个或多个发送部20。根据这种结构,可以实现系统板模块1之间的分组转发。
系统控制部3控制服务器系统100的总体动作。并且,系统控制部3执行作为本发明的错误控制的相关动作之一的退缩控制。即,系统控制部3在通过后面叙述的错误检测部11检测到错误分组时,可以向发送了该错误分组的系统板模块1发送退缩指示。该情况时,接收到退缩指示的系统板模块1停止发送全部或一部分分组,直到接收到退缩解除指示。
上述结构的服务器系统100提供分区功能。在该实施例中,系统板模块(#0、#1)属于分区A,系统板模块(#2~#N)属于分区B。分区根据图2所示的分区表定义。该分区表由系统控制部3管理,并且发布给各个接收部10。各个接收部10按照所发布的分区表,进行用于检查分组的接收方的硬件电路(例如寄存器)的设定。并且,各个接收部10利用该硬件电路禁止不同分区之间的分组转发。另外,在图1中,连接接收部10和发送部20之间的实线表示允许分组的传输的总线,虚线表示根据分区功能被禁止分组的传输的总线。根据这种功能,属于各个分区的系统板模块可以作为互相独立的计算机动作。
通过纵横模块2转发的分组基本上如图3所示构成为包括标头(HD)和数据单元(D0~D7)。在此,数据单元的个数没有特别限定。并且,也可以转发不包括数据单元的分组。
标头中存储有接收方信息、类型信息、循环数信息等。接收方信息用于识别分组的接收方系统板模块。类型信息表示分组类别。在系统板模块之间转发的分组包括向根据接收方信息指定的一个系统板模块转发的点对点分组(Peer-to-Peer Packet)、和向分区内的全部系统板模块转发的广播分组(broadcast Packet)。从CPU向存储器的数据传输基本上使用点对点分组。并且,在用于调查CPU的缓存状态的地址调查中使用广播分组。循环数信息存储有用于计算传输数据单元所需要的循环数的循环数信息等。在此,在用于传输分组的总线的宽度固定的情况下,循环数信息利用表示数据单元的个数的信息实现。例如,在图3所示的示例中,循环数信息被设定为“8”。另外,标头被附加了纠错码(ECC:ErrorCorrecting Code)。
各个数据单元的数据存储区域的大小基本上彼此相同。并且,各个数据单元分别被附加了纠错码。
下面说明本发明涉及的错误控制动作。另外,错误控制主要在各个接收部10中执行。
各个接收部10分别具有错误检测部11、分组插补部12和传输控制部13。并且,从对应的系统板模块1接收的分组被并行提供给错误检测部11、分组插补部12和传输控制部13。另外,接收部10基本上利用硬件电路实现。其中,接收部10的一部分功能也可以利用软件实现。
错误检测部11判定接收分组是否包含错误因素(即,是否是错误分组)。另外,错误分组包括标头或数据被破坏的分组、不正确或不合适的分组等。且错误分组例如在系统板模块1有故障时、系统板模块1和纵横模块2之间的总线断线时等产生。并且,错误检测部11监视下述错误(1)~(4),在检测到错误时,将该情况通知给系统控制部3和传输控制部13。
(1)检查ECC错误。检查ECC错误是分别针对标头和各数据单元进行的。另外,在可以利用ECC纠正错误时,不一定需要将该错误通知给系统控制部3和传输控制部13。
(2)检查分组的接收方是否合适。具体地讲,例如检查分组的发送方系统板模块和接收方系统板模块是否属于相同分区。并且,在发送方系统板模块和接收方系统板模块属于不同分区时,判定为产生了接收方错误。另外,接收方错误的检查基本上是针对点对点分组执行的。
(3)检查超时错误。即,错误检测部11在检测到接收分组的标头的定时启动定时器。并且,错误检测部11通过分析接收分组的标头,识别该分组的数据单元的循环数。在每当接收数据单元时将定时器初始化,当在预定时间内不能接收后续的数据单元时,判定为产生了超时错误。
(4)在接收分组的格式与标准格式不同时、以及包含不应该接收的数据时等,判定为产生了不正确命令错误。另外,所说“不应该接收的数据”例如在根据规格等规定对分组内的预定区域设定预定的值时,相应于该区域被写入了不同的值的情况。
分组插补部12分析接收分组的标头,检测该分组的数据单元的循环数。所检测的循环数如图3所示针对循环计数器设定。在该实施例中,对循环计数器设定“8”。循环计数器在每当接收后续的数据单元时减1。此时,在通过错误检测部11检测到错误时,分组插补部12从传输控制部13接收插补数据生成请求。分组插补部12在接收到该请求的定时读出循环计数器的计数值,生成数量与该计数值相同的插补数据单元。在该实施例中,在数据单元D4中检测到错误时,循环计数器的计数值为“4”。因此,生成4个插补数据单元P1~P4。另外,在循环计数器减少到“0”时,不能生成插补数据单元。
插补数据单元的数据长度与从系统板模块1发送的分组中存储的数据单元的数据长度相同。在此,在各个分组中存储的各个数据单元的数据长度恒定,各个插补数据单元的数据长度也恒定。并且,各个插补数据单元的数据列的内容没有特别限定,例如是表示插补数据的预先确定的数据模式。并且,分组插补部12输出插补数据单元和对应于该插补数据单元的纠错码。另外,也可以导入预先在保存电路中保存1组插补数据单元和对应的纠错码的结构。该情况时,分组插补部12在被提供了插补数据生成请求时,从该保存电路重复读出必要次数的这些请求并输出。
传输控制部13在错误检测部11中检测到错误时,向分组插补部12发送上述的插补数据生成请求。并且,传输控制部13具有图4所示的选择电路14。选择电路14的第1输入端子被输入接收分组,在第2输入端子上连接着分组插补部12。开关SW1按照表示错误检测部11的检测结果的错误检测信号,选择第1或第2输入端子。在该实施例中,在没有检测到错误的期间,选择第1输入端子,接收分组数据被导入开关SW2。另一方面,在检测到错误时,选择第2输入端子,通过分组插补部12生成的插补数据被导入开关SW2。并且,开关SW2按照存储在接收分组的标头中的接收方信息,选择输出端子。另外,在接收到广播分组时,开关SW2按照从该分组的标头检测到的类型信息,向同一分区内的全部系统板模块1导入分组数据。
在图3所示的示例中,在数据单元D4中检测到错误。该情况时,选择电路14在检测错误之前选择输出接收分组。即,输出标头和数据单元D0~D3。然后,接收到在数据单元D4中检测到错误的通知后,传输控制部13生成插补数据生成请求并发送给分组插补部12。此时,分组插补部12的循环计数器为“4”。因此,分组插补部12生成4个插补数据单元P1~P4,发送给传输控制部13。并且,选择电路14控制开关SW1,选择输出插补数据单元P1~P4来取代数据单元D4~D8。即,传输控制部13输出由标头、数据单元D0~D3和插补数据单元P1~P4构成的插补分组。此时,数据单元D4~D8被废弃,实现总线堵塞动作。
这样,实施方式的错误控制装置在检测到错误分组时,输出把包括错误因素的数据单元及其后续的数据单元替换为插补数据单元的插补分组。在此,插补数据单元不包括错误因素。因此,连接于接收部10的后级的发送部20和接收方系统板模块1可以继续通常动作或正常动作,错误的影响不会扩散。
例如,发送部20和接收方系统板模块1具有检查超时错误的功能。并且,接收部10可以在接收到某个分组的标头后的预定时间内接收数据单元D0~D3,但不能接收数据单元D4~D7。即,在接收部10中检测到超时错误。该情况时,在以往的纵横模块中,接收部10向发送部20和接收方系统板模块1只转发标头和数据单元D0~D3。因此,在发送部20和接收方系统板模块1中也同样产生超时错误。即,错误的影响扩散。对此,具有实施方式的错误控制装置的纵横模块2,在上述情况下,在标头和数据单元D0~D3之后,向发送部20和接收方系统板模块1转发插补数据单元P1~P4。因此,在发送部20和接收方系统板模块1中不会产生超时错误。并且,插补数据单元P1~P4分别被附加了对应的纠错码,所以在发送部20和接收方系统板模块1中也不会产生ECC错误。即,可以避免错误的扩散。
作为其他示例,在接收部10中检测到接收方错误。该情况时,错误检测部11使用错误检测信号通知选择电路14发生了接收方错误。此时,选择电路14马上堵塞开关SW2。因此,可以避免包括错误的接收方信息的分组被按照该接收方信息转发给错误的接收方。即,至少在某个分区中发生的错误的影响不会波及到其他分区。
在图1所示的结构中,例如在系统板模块(#0)出现故障时,在包括该系统板模块(#0)的分区A中基本上无法继续动作。这样,属于分区A的计算机资源(主要是软件资源)被初始化。但是,在其他分区中不会受到在分区A发生的错误的影响,可以继续动作。并且,在分区A中,也可以只再次启动除出现故障的系统板模块(#0)之外的其他系统板模块,再次开始动作。
另外,选择电路14的开关SW2先检测到错误后,也可以在完成检修作业之前的期间,停止所有的分组输出,或者只允许特定类型的分组的输出。在此,特定类型的分组例如指维护用的分组,可以根据存储在标头中的类型信息识别。
这样,如果导入实施方式的错误控制装置,则可以将错误的影响范围抑制在最小限度。结果,不停止整个系统(尤其其他分区的动作)即可实现稳定运行。因此,可以提供可信度较高的大规模服务器系统。
另外,在上述实施例中,表示在系统板模块之间传输分组的结构,但本发明不限于此。即,本发明也可以广泛适用于在系统板模块之间传输数据的结构。
<其他实施方式>
传输控制部13接收到分组的标头时,不需等待该分组的最终数据单元,即可顺序地向对应的发送部20输出所接收的数据单元。对此,其他实施方式的错误控制装置的传输控制部13具有分组保存部15,其保存该分组直到接收到最终数据单元。并且,传输控制部13在该分组的全部循环中没有检测到错误时,向对应的发送部10输出该分组。在导入该结构时,循环数较长的分组的传输效率降低,但是可以避免由错误分组引起的无用的通信和无用的动作。并且,能够可靠地避免错误的扩散。
也可以在纵横模块20的各个发送部20中设置错误通知功能。错误通知功能包括向发生了故障的系统板模块1通知在纵横模块20中检测到错误的情况的动作。错误的通知可以使用分组,也可以使用专用线路。接收到错误通知的系统板模块1例如停止以后的分组发送。
Claims (9)
1.一种错误控制装置,该错误控制装置设于使多个信息处理模块互相连接的互相连接装置上,
该错误控制装置具有:
错误检测单元,其检测输入分组的错误;
插补数据生成单元,其对应于在所述分组中检测到错误的位置,生成插补数据;以及
输出单元,其输出将被检测到所述错误的数据单元及其后续的数据单元替换为所述插补数据的插补分组。
2.根据权利要求1所述的错误控制装置,其特征在于,所述输入分组具有表示存储在该分组内的数据单元的个数的信息,
所述插补数据生成单元对通过所述错误检测单元检测到错误的数据单元以后的数据单元的个数进行计数,生成其个数与该个数相应的插补数据。
3.根据权利要求1所述的错误控制装置,其特征在于,所述输入分组构成为包括被附加了纠错码的数据单元,
所述插补数据生成单元生成被附加了纠错码的插补数据。
4.根据权利要求1所述的错误控制装置,其特征在于,该错误控制装置还具有废弃单元,该废弃单元在从所述多个信息处理模块中的第1信息处理模块发送的分组中检测到错误后,废弃从该第1信息处理模块接收的所有分组。
5.根据权利要求1所述的错误控制装置,其特征在于,该错误控制装置还具有废弃单元,该废弃单元在从所述多个信息处理模块中的第1信息处理模块发送的分组中检测到错误后,废弃从该第1信息处理模块接收的分组中的预定类别分组以外的分组。
6.根据权利要求1所述的错误控制装置,其特征在于,该错误控制装置还具有通知单元,该通知单元在从所述多个信息处理模块中的第1信息处理模块发送的分组中检测到错误时,将发生错误的情况通知给该第1信息处理模块。
7.根据权利要求1所述的错误控制装置,其特征在于,该错误控制装置还具有分区单元,该分区单元将所述多个信息处理模块划分为两个以上的组,
所述错误检测单元在从属于第1组的信息处理模块发送的分组的接收方包括属于第2组的信息处理模块时,判定为发生了错误。
8.一种错误控制装置,该错误控制装置设于使多个信息处理模块互相连接的互相连接装置上,
该错误控制装置具有:
保存单元,其临时保存输入分组;
错误检测单元,其检测所述分组的错误;以及
输出单元,其仅在所述分组的总范围内均未检测到错误时,才从所述保存单元读出分组并将其输出给接收方信息处理模块。
9.一种错误控制方法,该错误控制方法用于在使多个信息处理模块互相连接的互相连接装置中控制错误,
该错误控制方法的特征在于,该错误控制方法执行如下处理:
监视输入分组的错误;
对应于在所述分组中检测到错误的位置,生成插补数据;以及
输出将被检测到所述错误的数据单元及其后续的数据单元替换为所述插补数据的插补分组。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2006/303451 WO2007096987A1 (ja) | 2006-02-24 | 2006-02-24 | エラー制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101375261A true CN101375261A (zh) | 2009-02-25 |
Family
ID=38437048
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2006800529803A Pending CN101375261A (zh) | 2006-02-24 | 2006-02-24 | 错误控制装置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8264948B2 (zh) |
EP (1) | EP1988469B1 (zh) |
JP (1) | JPWO2007096987A1 (zh) |
KR (1) | KR100995621B1 (zh) |
CN (1) | CN101375261A (zh) |
WO (1) | WO2007096987A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105009006A (zh) * | 2013-03-06 | 2015-10-28 | 三菱电机株式会社 | 可编程控制器、可编程控制器系统及执行错误信息生成方法 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5535471B2 (ja) * | 2008-12-05 | 2014-07-02 | エヌイーシーコンピュータテクノ株式会社 | マルチパーティション・コンピュータシステム、障害処理方法及びそのプログラム |
US10002638B2 (en) * | 2014-09-30 | 2018-06-19 | Viacom International Inc. | System and method for time delayed playback |
Family Cites Families (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5210751A (en) * | 1989-09-19 | 1993-05-11 | Nippon Telegraph And Telephone Corporation | Signal transmission system capable of performing re-transmission control in units of slots |
US5161156A (en) * | 1990-02-02 | 1992-11-03 | International Business Machines Corporation | Multiprocessing packet switching connection system having provision for error correction and recovery |
US6233702B1 (en) * | 1992-12-17 | 2001-05-15 | Compaq Computer Corporation | Self-checked, lock step processor pairs |
JPH07264214A (ja) * | 1994-02-07 | 1995-10-13 | Fujitsu Ltd | インターフェース装置 |
US6334219B1 (en) * | 1994-09-26 | 2001-12-25 | Adc Telecommunications Inc. | Channel selection for a hybrid fiber coax network |
US5671226A (en) * | 1995-02-09 | 1997-09-23 | Mitsubishi Denki Kabushiki Kaisha | Multimedia information processing system |
JPH09231187A (ja) * | 1996-02-22 | 1997-09-05 | Hitachi Ltd | 並列計算機のデータ転送方法 |
JP3862330B2 (ja) * | 1996-05-22 | 2006-12-27 | 富士通株式会社 | 半導体記憶装置 |
JPH11168502A (ja) | 1997-12-04 | 1999-06-22 | Nec Kofu Ltd | 通信障害処理装置及び方法 |
KR20000018869A (ko) * | 1998-09-03 | 2000-04-06 | 서평원 | 교환기에서 프로세서간의 통신 시스템 및 방법 |
JP3411234B2 (ja) * | 1999-04-26 | 2003-05-26 | 沖電気工業株式会社 | 符号化情報受信復号装置 |
JP3434735B2 (ja) * | 1999-06-23 | 2003-08-11 | エヌイーシーコンピュータテクノ株式会社 | 情報処理システム及びそれに用いる障害処理方式 |
JP3527873B2 (ja) * | 1999-09-03 | 2004-05-17 | 松下電器産業株式会社 | 誤り訂正装置 |
US6262594B1 (en) * | 1999-11-05 | 2001-07-17 | Ati International, Srl | Apparatus and method for configurable use of groups of pads of a system on chip |
US7106742B1 (en) * | 2000-01-13 | 2006-09-12 | Mercury Computer Systems, Inc. | Method and system for link fabric error detection and message flow control |
JP4010438B2 (ja) | 2000-03-03 | 2007-11-21 | 富士通株式会社 | 計算機システムのパケット送受信方法、装置及びパケット送受信プログラム |
US6957273B2 (en) | 2000-03-03 | 2005-10-18 | Fujitsu Limited | Packet transmitting/receiving method and apparatus for computer system |
TW468158B (en) | 2000-06-16 | 2001-12-11 | Ali Corp | Disc decoding method and system |
WO2002051069A2 (en) * | 2000-12-18 | 2002-06-27 | Redwave Networks, Inc. | Network node with multi-medium interfaces |
JP3960061B2 (ja) * | 2002-01-31 | 2007-08-15 | ソニー株式会社 | データ記録媒体、データ記録方法および装置、データ再生方法および装置、データ送信方法およびデータ受信方法 |
JP2003283539A (ja) * | 2002-03-20 | 2003-10-03 | Canon Inc | 通信ネットワーク、端末インタフェース装置、ノード装置、伝送制御方法、記憶媒体、及びプログラム |
US7246303B2 (en) * | 2002-03-25 | 2007-07-17 | Intel Corporation | Error detection and recovery of data in striped channels |
JP2004013723A (ja) | 2002-06-10 | 2004-01-15 | Nec Computertechno Ltd | 共有メモリを使ったクラスタ構成を採用した情報処理システムの障害処理装置と方法 |
JP2004030815A (ja) * | 2002-06-27 | 2004-01-29 | Ricoh Co Ltd | プログラム、記録媒体、情報処理システム及びコピープロテクト方法 |
US7315542B2 (en) * | 2002-09-30 | 2008-01-01 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Handling and discarding packets in a switching subnetwork |
US8233392B2 (en) * | 2003-07-29 | 2012-07-31 | Citrix Systems, Inc. | Transaction boundary detection for reduction in timeout penalties |
JP4491290B2 (ja) * | 2004-06-29 | 2010-06-30 | 日本電気通信システム株式会社 | パケットエラー監視型mpegデコーダ、mpeg映像伝送システム及びmpeg映像伝送方法 |
JP3961517B2 (ja) | 2004-07-14 | 2007-08-22 | エヌイーシーコンピュータテクノ株式会社 | システム、クロスバ装置及びそれらに用いる障害通知方法 |
KR100604909B1 (ko) * | 2004-10-11 | 2006-07-28 | 삼성전자주식회사 | 가변적인 반복 에러 정정 횟수를 갖는 디지털 신호 처리방법 |
JP4391954B2 (ja) * | 2005-02-18 | 2009-12-24 | 富士通株式会社 | ファイル制御システムおよびファイル制御装置 |
JP4603494B2 (ja) * | 2006-02-14 | 2010-12-22 | 富士通株式会社 | 伝送装置および学習情報保全方法 |
JP4984774B2 (ja) * | 2006-09-15 | 2012-07-25 | 富士通株式会社 | Rfタグリーダ及び再送制御方法 |
JPWO2008050456A1 (ja) * | 2006-10-27 | 2010-02-25 | 富士通株式会社 | コンピュータシステム、データ中継装置およびコンピュータシステム制御方法 |
EP2157741B1 (en) * | 2007-05-11 | 2017-03-29 | Fujitsu Limited | Method of controlling header compression in wireless communication, and wireless station and transmitting device |
-
2006
- 2006-02-24 KR KR1020087020491A patent/KR100995621B1/ko not_active IP Right Cessation
- 2006-02-24 EP EP06714590A patent/EP1988469B1/en not_active Ceased
- 2006-02-24 JP JP2008501543A patent/JPWO2007096987A1/ja active Pending
- 2006-02-24 WO PCT/JP2006/303451 patent/WO2007096987A1/ja active Application Filing
- 2006-02-24 CN CNA2006800529803A patent/CN101375261A/zh active Pending
-
2008
- 2008-08-22 US US12/196,984 patent/US8264948B2/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105009006A (zh) * | 2013-03-06 | 2015-10-28 | 三菱电机株式会社 | 可编程控制器、可编程控制器系统及执行错误信息生成方法 |
CN105009006B (zh) * | 2013-03-06 | 2017-04-05 | 三菱电机株式会社 | 可编程控制器、可编程控制器系统及执行错误信息生成方法 |
Also Published As
Publication number | Publication date |
---|---|
US20080310297A1 (en) | 2008-12-18 |
JPWO2007096987A1 (ja) | 2009-07-09 |
KR20080087174A (ko) | 2008-09-30 |
US8264948B2 (en) | 2012-09-11 |
EP1988469A4 (en) | 2009-09-02 |
KR100995621B1 (ko) | 2010-11-22 |
EP1988469B1 (en) | 2012-07-04 |
EP1988469A1 (en) | 2008-11-05 |
WO2007096987A1 (ja) | 2007-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7848232B2 (en) | Time division multiplexed communication bus and related methods | |
US10541917B2 (en) | Method and system for data aggregation in an industrial communication protocol | |
US20090055564A1 (en) | Method for data transmission | |
CN101127243A (zh) | 存储器控制器和存储器控制方法 | |
EP2985937A1 (en) | Transmission control checking for interconnect circuitry | |
CN101656595B (zh) | 传输系统、设备和方法 | |
CN102571492A (zh) | 检测路由设备故障的方法和装置 | |
CN110580235A (zh) | 一种sas扩展器通信方法及装置 | |
CN101375261A (zh) | 错误控制装置 | |
JP4034572B2 (ja) | 遠隔割り込み信号の処理方法、システムおよびネットワークインターフェースシステム | |
CN109189699B (zh) | 多路服务器通信方法、系统、中间控制器及可读存储介质 | |
CN1893336B (zh) | 接收装置以及通信系统 | |
CN1124549C (zh) | 在多个控制器之间进行分组数据通信的装置和方法 | |
CN102377504B (zh) | 数据传输检测装置、数据传输检测方法及其电子装置 | |
JP4284339B2 (ja) | 受信装置,受信方法及び通信システム | |
CN112860488B (zh) | 对象的恢复方法和装置、电子设备和存储介质 | |
CN112346922B (zh) | 服务器装置及其通讯协议方法 | |
CN107819618A (zh) | 一种小卫星表决式通信异常诊断方法 | |
CN102307139A (zh) | 一种pos芯片配置的自适应的方法及装置 | |
WO2022247422A1 (zh) | 资源队列管理接口的验证方法、电子设备、存储介质 | |
CN109936518B (zh) | 交换芯片通道故障的检测方法和分布式机架交换机 | |
CN115376604A (zh) | 一种集成电路的外围线路测试方法及装置 | |
US10372361B2 (en) | Data storage device including multiple memory modules and circuitry to manage communication among the multiple memory modules | |
CN117827504A (zh) | 一种故障处理方法及装置 | |
CN117675654A (zh) | 设备拨测方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Open date: 20090225 |