CN101189798A - 时钟脉冲发生电路及音频系统 - Google Patents

时钟脉冲发生电路及音频系统 Download PDF

Info

Publication number
CN101189798A
CN101189798A CNA2006800138833A CN200680013883A CN101189798A CN 101189798 A CN101189798 A CN 101189798A CN A2006800138833 A CNA2006800138833 A CN A2006800138833A CN 200680013883 A CN200680013883 A CN 200680013883A CN 101189798 A CN101189798 A CN 101189798A
Authority
CN
China
Prior art keywords
frequency
signal
clock
circuit
clock pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2006800138833A
Other languages
English (en)
Inventor
宫城弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NIIGATO PRECISION CO Ltd
NSC Co Ltd
Ricoh Co Ltd
Original Assignee
NIIGATO PRECISION CO Ltd
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NIIGATO PRECISION CO Ltd, Ricoh Co Ltd filed Critical NIIGATO PRECISION CO Ltd
Publication of CN101189798A publication Critical patent/CN101189798A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明的目的在于提供一种能够简化结构的时钟脉冲发生电路及音频系统。时钟脉冲发生电路300设有:用具有32.768kHz共振频率的晶体振子10产生基准频率信号的振荡器12;与由振荡器12产生的基准频率信号同步而产生具有基准频率信号的M倍频率的信号的PLL电路;通过将由PLL电路产生的信号以分频比N1分频,产生具有32kHz频率的第1时钟脉冲信号CLK1的第1分频器30;通过将由PLL电路产生的信号以分频比N2分频,产生具有38kHz频率的第2时钟脉冲信号CLK2的第2分频器32;以及通过将由PLL电路产生的信号以分频比N3分频,产生具有48kHz频率的第3时钟脉冲信号CLK3的第3分频器34。

Description

时钟脉冲发生电路及音频系统
技术领域
0001
本发明涉及产生多个频率的时钟脉冲信号的时钟脉冲发生电路及音频系统。
背景技术
0002
最近,通过数字处理实现的各种音频装置已实用化,但往往是按各自的规格决定使用的取样频率,所以每个音频装置需要不同频率的时钟脉冲信号。另外,因为将从这些音频装置输出的音频信号发送,从外部的FM接收机的扬声器输出,所以具有发射器功能的音频装置也已实用化(例如,参照专利文献1)。
专利文献1:特开2002-260324号公报(第3-6页、图1-6)
发明内容
0003
然而,使用FM发射器,将对应于上述专利文献1等中公开的各种取样频率的音频信号发送时,需要分别对应于多个取样频率及FM发射器的调制动作所需的各自频率的时钟脉冲信号。例如,需要32kHz及48kHz的时钟脉冲信号用于DVD及MP3(MPEG Audio Layer-3),需要38kHz的时钟脉冲信号用于FM立体声调制处理的副载波。一直以来,需要具备不同的时钟脉冲发生电路用于多个时钟脉冲信号,因此存在结构复杂的问题。
0004
本发明鉴于这一点而提出,其目的在于提供一种能够简化结构的时钟脉冲发生电路及音频系统。
0005
为了解决上述课题,本发明的时钟脉冲发生电路包括:使用具有32.768kHz共振频率的晶体振子而产生基准频率信号的振荡器;与由振荡器产生的基准频率信号同步,同时产生具有基准频率信号的M倍频率的信号的锁相环电路;通过将由锁相环电路产生的信号按分频比N1分频,产生具有32kHz的整数倍频率的第1时钟脉冲信号的第1分频器;通过将由锁相环电路产生的信号按分频比N2分频,产生具有38kHz的整数倍频率的第2时钟脉冲信号的第2分频器;以及通过将由锁相环电路产生的信号按分频比N3分频,产生具有48kHz的整数倍频率的第3时钟脉冲信号的第3分频器。从而,能够在使用1个锁相环(PLL)电路的共同时钟脉冲发生电路上,产生用于处理数字音频中通用的取样频率为32kHz和48kHz的音频数据所需的2种时钟脉冲信号以及立体声调制处理所需的38kHz的时钟脉冲信号,可简化结构。另外,32.768kHz的晶体振子是用于产生时钟脉冲的基准频率,市场上价格低廉且货源充沛,因此采用此晶体振子可降低成本。
0006
另外,上述的基准频率信号具有32.768kHz的(1/N4)倍频率时,第1分频器的分频比N1最好设定在由(32.768×M)/(32×N4)决定的值或者将该值再除以2的幂的值。具体地说,通过进行这种分频比的设定,产生具有32kHz或该频率的2的乘幂倍的时钟脉冲信号。
0007
另外,上述的基准频率信号具有32.768kHz的(1/N4)倍频率时,第2分频器的分频比N2最好设定为由(32.768×M)/(38×N4)决定的值或者将该值再除以2的幂的值。具体地说,通过进行这种分频比的设定,产生具有38kHz或该频率2的乘幂倍的时钟脉冲信号。
0008
另外,上述的基准频率信号在具有32.768kHz的(1/N4)倍频率时,第3分频器的分频比N3最好设定为由(32.768×M)/(48×N4)决定的值或者将该值再除以2的幂的值。具体地说,通过进行这种分频比的设定,产生具有48kHz或该频率的2的乘幂倍的时钟脉冲信号。
0009
另外,上述N1、N2、N3、N4、M最好是整数值。从而,能够简化分频器的结构。
0010
另外,本发明的音频系统设有:上述的时钟脉冲发生电路;用时钟脉冲发生电路产生的第1和第3时钟脉冲信号中的至少一方进行音频数据的再生动作的音频处理部;以及被输入由音频处理部再生的音频数据,并将用时钟脉冲发生电路产生的第2时钟脉冲信号对已输入的音频数据作了FM立体声调制处理及FM调制处理的信号发送的FM发射器。从而,能够用共同时钟脉冲发生电路,产生输入音频处理部的32kHz及48kHz这2种时钟脉冲信号以及输入FM发射器的38kHz的时钟脉冲信号,所以可简化整个音频系统的装置结构。
附图说明
0011
图1是一实施例的音频系统的结构图。
图2是时钟脉冲发生电路的详细结构图。
标记说明
0012
10晶体振子
12振荡器(OSC)
14、26、30、32、34分频器
20相位比较器(PD)
22低通滤波器(LPF)
24电压控制型振荡器(VCO)
100音频处理部
200FM发射器
210立体声调制部
300时钟脉冲发生电路
具体实施方式
0013
下面参照附图,详细地说明采用本发明的一实施例的音频系统。图1是一实施例的音频系统的结构图。如图1所示,本实施例的音频系统包含音频处理部100、FM发射器200及时钟脉冲发生电路300而构成。在半导体衬底上用CMOS工艺或者MOS工艺,将音频处理部100、FM发射器200、时钟脉冲发生电路300的几乎所有结构(不能通过这些工艺形成的晶体振子10(以后说明)及驱动结构等除外)作为1个芯片部件而形成。通过采用这些工艺,能够实现在半导体衬底上形成的1个芯片部件以及整个音频系统的小型化与低功耗化。
0014
音频处理部100进行分别对应于多个取样频率的数字音频的再生处理。例如,音频处理部100选择性地进行从DVD驱动器(未图示)输入的取样频率32kHz的音频数据的再生动作以及以MP3形式记录的取样频率32kHz或48kHz的音频数据的再生动作。这些再生动作所需的32kHz及48kHz的时钟脉冲信号都从时钟脉冲发生电路300输入。
0015
FM发射器200对通过音频处理部100的再生动作产生的音频数据进行FM立体声调制处理及FM调制处理,并从天线220发送经FM调制的信号。此信号由外部的FM接收机接收,从FM接收机的扬声器输出对应于从音频处理部100输出的音频数据的声音。FM发射器200设有进行FM立体声调制处理的立体声调制部210。立体声调制部210对从音频处理部100输入的L/R用的音频数据进行与38kHz的副载波同步的立体声调制处理,产生立体声复合数据(合成数据),此处理所需的38kHz的时钟脉冲信号从时钟脉冲发生电路300输入。
0016
时钟脉冲发生电路300使用32.768kHz的晶体振子,产生具有32kHz频率的第1时钟脉冲信号CLK1、具有38kHz频率的第2时钟脉冲信号CLK2以及具有48kHz频率的时钟脉冲信号CLK3。
0017
图2是时钟脉冲发生电路300的详细结构图。如图2所示,时钟脉冲发生电路300设有晶体振子10、振荡器(OSC)12、分频器14、26、30、32、34、相位比较器(PD)20、低通滤波器(LPF)22及电压控制型振荡器(VCO)24。
0018
晶体振子10具有32.768kHz共振频率。晶体振子10已大量用于时钟,能够廉价地得到。振荡器12将晶体振子10用于共振电路的一部分,进行32.768kHz的振荡动作,并输出振荡信号。此振荡信号经分频比4(=N4)的分频器14进行4分频,作为8.192kHz的基准频率信号fr,输入相位比较器20的一个输入端。
0019
相位比较器20将该基准频率信号fr与输入另一输入端的分频器26的输出信号进行相位比较,并输出基于相位差的信号。低通滤波器22使相位比较器20的输出信号平滑,产生加到电压控制型振荡器24的控制电压。电压控制型振荡器24根据与由低通滤波器22施加的控制电压相应的频率,进行振荡动作。此振荡信号经分频比为7125(=M)的分频器26进行7125分频,该分频后的信号被输入相位比较器20的另一输入端。
0020
由上述相位比较器20、低通滤波器22、电压控制型振荡器24及分频器26,构成锁相环(PLL)电路,与8.192kHz的基准频率信号同步,并且通过PLL电路,产生、输出具有该基准频率信号的7125倍频率(58.368MHz)的信号。
0021
分频器30的分频比设定为1824(=N1),产生将PLL电路的输出信号1824分频的时钟脉冲信号CLK1,并输出。因为PLL电路的输出信号的频率是58.368MHz,所以通过将它1824分频,产生32kHz的时钟脉冲信号CLK1。
0022
同样地,分频器32的分频比设定为1536(=N2),产生将PLL电路的输出信号1536分频的时钟脉冲信号CLK2,并输出。因为PLL电路的输出信号的频率是58.368MHz,所以通过将它进行1536分频,产生38kHz的时钟脉冲信号CLK2。
0023
另外,分频器34的分频比设定为1216(=N3),产生将PLL电路的输出信号1216分频的时钟脉冲信号CLK3,并输出。因为PLL电路的输出信号的频率是58.368MHz,所以通过将它进行1216分频,产生48kHz的时钟脉冲信号CLK3。
0024
这样,在本实施例的时钟脉冲发生电路300中,使用1个PLL电路,能够产生用于处理数字音频中通用的取样频率为32kHz及48kHz的音频数据所需的2种时钟脉冲信号CLK1、CLK3以及立体声调制处理所需的38kHz的时钟脉冲信号CLK2,可简化时钟脉冲发生电路300及使用它的音频系统的结构。另外,32.768kHz的晶体振子10是用于产生时钟脉冲的基准频率,在市场上价格低廉,所以通过使用晶体振子10,可降低成本。
0025
具体地说,分频器30的分频比N1设定为由(32.768×M)/(32×N4)决定的值。在上述例中M=7125,N4=4,N1=1824。通过设定这种分频比N1,可用32.768kHz的晶体振子10产生32kHz的时钟脉冲信号CLK1。或者,该分频比N1也可以是将由(32.768×M)/(32×N4)决定的值再除以2的幂乘数(2、4、8...、2n(=2n(n是0以上的整数)的值。在这种情况下,产生频率为2的幂乘数与32kHz之乘积的时钟脉冲信号CLK1′,而通过将时钟脉冲信号CLK1′分频,能够易于产生32kHz的时钟脉冲信号CLK1。另外,通过将分频比N1设定为由(32.768×M)/(32×N4)决定的值除以4所得到的值,也可直接地产生与MP3等中使用的128kHz的取样频率一致的时钟脉冲信号。
0026
同样地,分频器32的分频比N2设定为由(32.768×M)/(38×N4)决定的值。在上述例中M=7125,N4=4,N2=1536。通过设定这种分频比N2,可用32.768kHz的晶体振子10产生38kHz的时钟脉冲信号CLK2。或者,该分频比N2也可以将由(32.768×M)/(38×N4)决定的值再除以2的幂乘数(2、4、8...、2n)的值。在这种情况下,产生其频率为在38kHz上乘以2的幂乘数的时钟脉冲信号CLK2′,但通过将该时钟脉冲信号CLK2′分频,就可容易地产生38kHz的时钟脉冲信号CLK2。
0027
另外,分频器34的分频比N3设定为由(32.768×M)/(48×N4)决定的值。在上述例中M=7125,N4=4,N3=1216。通过设定这种分频比N3,可用32.768kHz的晶体振子10产生48kHz的时钟脉冲信号CLK3。或者,分频比N3也可以是由(32.768×M)/(48×N4)决定的值再除以2的幂乘数(2、4、8...、2n)的值。在这种情况下,产生其频率为在48kHz上乘以2的幂乘数的时钟脉冲信号CLK3′,但通过将时钟脉冲信号CLK3′分频,就可容易地产生48kHz的时钟脉冲信号CLK3。另外,通过将分频比N3设定为将由(32.768×M)/(48×N4)决定的值除以2所得到的值,也可直接地产生与MP3等中使用的96kHz的取样频率一致的时钟脉冲信号。
0028
另外,通过将上述分频器14的分频比N4、分频器26的分频比M、分频器30的分频比N1、分频器32的分频比N2、分频器34的分频比N3分别设定为整数值,可简化各分频器的结构,进一步简化时钟脉冲发生电路300及使用它的音频系统的结构。
0029
再有,本发明不限定于上述实施例,在本发明宗旨的范围内可实施各种变形。在上述实施例中是通过分频器14,将振荡器12的振荡信号输入相位比较器20,但也可以省略分频器14,将振荡器12的振荡信号作为基准频率信号直接输入到相位比较器20。
产业上的可利用性
0030
根据本发明,通过采用1个锁相环(PLL)电路的共同时钟脉冲发生电路,能够产生在数字音频中通用的取样频率32kHz及48kHz的音频数据处理所需的2种时钟脉冲信号,以及立体声调制处理所需的38kHz的时钟脉冲信号,可简化结构。另外,将32.768kHz的晶体振子用于产生时钟脉冲的基准频率,由于该晶体振子在市场上价格低廉且供应充沛,所以可通过使用此晶体振子来降低成本。

Claims (7)

1.一种时钟脉冲发生电路,其特征在于设有:
用具有32.768kHz共振频率的晶体振子产生基准频率信号的振荡器;
与由所述振荡器产生的基准频率信号同步,并产生具有所述基准频率信号的M倍频率的信号的锁相环电路;
通过将所述锁相环电路产生的信号以分频比N1分频,产生具有32kHz的整数倍频率的第1时钟脉冲信号的第1分频器;
通过将所述锁相环电路产生的信号以分频比N2分频,产生具有38kHz的整数倍频率的第2时钟脉冲信号的第2分频器;以及
通过将所述锁相环电路产生的信号以分频比N3分频,产生具有48kHz的整数倍频率的第3时钟脉冲信号的第3分频器。
2.如权利要求1所述的时钟脉冲发生电路,其特征在于:
所述基准频率信号在具有32.768kHz的(1/N4)倍频率时,第1分频器的分频比N1设定为由(32.768×M)/(32×N4)决定的值,或是将该值再除以2n(n为0以上的整数)的值。
3.如权利要求1所述的时钟脉冲发生电路,其特征在于:
所述基准频率信号在具有32.768kHz的(1/N4)倍频率时,第2分频器的分频比N2设定为由(32.768×M)/(38×N4)决定的值,或是将该值再除以2n(n是0以上的整数)的值。
4.如权利要求1所述的时钟脉冲发生电路,其特征在于:
所述基准频率信号在具有32.768kHz的(1/N4)倍频率时,第3分频器的分频比N3设定为由(32.768×M)/(48×N4)决定的值,或是将该值再除以2n(n是0以上的整数)的值。
5.如权利要求1所述的时钟脉冲发生电路,其特征在于:
所述N1、N2、N3、N4、M均为整数值。
6.一种音频系统,其特征在于设有:
权利要求1所述的时钟脉冲发生电路;
用由所述时钟脉冲发生电路产生的所述第1和第3时钟脉冲信号中的至少一方进行音频数据的再生动作的音频处理部;以及
被输入由所述音频处理部再生的音频数据,并发送用由所述时针脉冲发生电路产生的所述第2时钟脉冲信号对已输入的音频数据作了FM立体声调制处理、FM调制处理的信号的FM发射器。
7.如权利要求6所述的音频系统,其特征在于:
用CMOS工艺或MOS工艺在半导体衬底上形成与所述时钟脉冲发生电路、所述音频处理部及所述FM发射器对应的结构。
CNA2006800138833A 2005-04-25 2006-03-08 时钟脉冲发生电路及音频系统 Pending CN101189798A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP125875/2005 2005-04-25
JP2005125875 2005-04-25

Publications (1)

Publication Number Publication Date
CN101189798A true CN101189798A (zh) 2008-05-28

Family

ID=37214572

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2006800138833A Pending CN101189798A (zh) 2005-04-25 2006-03-08 时钟脉冲发生电路及音频系统

Country Status (6)

Country Link
US (1) US20090225990A1 (zh)
EP (1) EP1876712A1 (zh)
JP (1) JPWO2006114941A1 (zh)
CN (1) CN101189798A (zh)
TW (1) TW200642288A (zh)
WO (1) WO2006114941A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4300372B1 (ja) * 2008-02-27 2009-07-22 オンキヨー株式会社 オーディオ装置、スイッチング電源及びスイッチング制御方法
US8525498B2 (en) * 2008-07-31 2013-09-03 Monolithic Power Systems, Inc. Average input current limit method and apparatus thereof
JP5172872B2 (ja) * 2010-01-28 2013-03-27 日本電信電話株式会社 クロック・データリカバリ回路
TWI599889B (zh) * 2017-03-14 2017-09-21 芯籟半導體股份有限公司 自動產生時脈的通用序列匯流排控制器及其使用方法
CN115250397A (zh) * 2021-04-28 2022-10-28 华为技术有限公司 Tws耳机和tws耳机的播放方法及装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6292062B1 (en) * 2000-02-10 2001-09-18 Silicon Wave, Inc. Method and apparatus for implementing a high-precision interval timer utilizing multiple oscillators including a non-optimal oscillator
JP2002100997A (ja) * 2000-09-25 2002-04-05 Toshiba Corp Fmトランスミッタ及び当該fmトランスミッタを備えたコンピュータシステム
JP2004056717A (ja) * 2002-07-24 2004-02-19 Renesas Technology Corp 半導体装置、システムボードおよび多相クロック発生回路

Also Published As

Publication number Publication date
EP1876712A1 (en) 2008-01-09
TW200642288A (en) 2006-12-01
JPWO2006114941A1 (ja) 2008-12-18
WO2006114941A1 (ja) 2006-11-02
US20090225990A1 (en) 2009-09-10

Similar Documents

Publication Publication Date Title
CN104067520B (zh) 时钟发生器
CN101189798A (zh) 时钟脉冲发生电路及音频系统
JP2007096694A (ja) Fmトランスミッタ
US20140072077A1 (en) Transmitter
CN107634757A (zh) 在锁相环路中使用参考时钟抖动来降低突波
US7656968B2 (en) Radio receiver, system on a chip integrated circuit and methods for use therewith
CN102324932A (zh) 射频合成器和收发机
JPH08317001A (ja) ディジタル変復調回路
US8130871B2 (en) Integrated circuit having radio receiver and methods for use therewith
WO2012173573A1 (en) Frequency shift keying transmitter
US20070132615A1 (en) Sample rate converter with selectable sampling rate and timing reference
TW396680B (en) Radio receiver
US20090028346A1 (en) FM stereo transmitter and a digitized frequency modulation stereo multiplexing circuit thereof
JP4076558B2 (ja) Am/fmラジオ受信機およびこれに用いる局部発振回路
JP2007221558A (ja) Fm送信機およびこれを用いた小型電子機器
US10334363B2 (en) Audio signal processing circuit and electronic apparatus including the same
US8150349B2 (en) Apparatus and method for audio conversion
EP1022856A3 (en) Transmitting and receiving apparatus capable of the suppression of the microphonic noise in digital transmission system
JP2006262521A (ja) Fmステレオ送信用回路
JP4892466B2 (ja) アナログデジタル回路
JP2565592B2 (ja) 移動通信端末装置
CN100412747C (zh) 一种数字音频i2s接口时钟提供方法
JP2006081227A5 (zh)
JP2005102321A (ja) Fmステレオ送信機
JP3860204B2 (ja) Fmステレオ送信用回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20080528