CN100527607C - 差分放大器 - Google Patents

差分放大器 Download PDF

Info

Publication number
CN100527607C
CN100527607C CNB2004100695971A CN200410069597A CN100527607C CN 100527607 C CN100527607 C CN 100527607C CN B2004100695971 A CNB2004100695971 A CN B2004100695971A CN 200410069597 A CN200410069597 A CN 200410069597A CN 100527607 C CN100527607 C CN 100527607C
Authority
CN
China
Prior art keywords
differential amplifier
circuit
source
output
amplifier circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004100695971A
Other languages
English (en)
Other versions
CN1578124A (zh
Inventor
木村博
古谷荣树
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1578124A publication Critical patent/CN1578124A/zh
Application granted granted Critical
Publication of CN100527607C publication Critical patent/CN100527607C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • H03F3/3001Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
    • H03F3/301CMOS common drain output SEPP amplifiers
    • H03F3/3011CMOS common drain output SEPP amplifiers with asymmetrical driving of the end stage
    • H03F3/3013CMOS common drain output SEPP amplifiers with asymmetrical driving of the end stage using a common drain driving stage, i.e. follower stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本发明的差分放大器在差分放大器电路和输出级放大器电路之外还包括用于缓冲差分放大器电路第一输出信号的第一源跟随器,用于缓冲差分放大器电路第一输出信号的第二源跟随器,以及源极接地放大器电路,其源极连接到第二源跟随器的输出端并由差分放大器电路的第二输出信号驱动,其中输出级放大器电路中的第一极性晶体管由第一源跟随器电路的输出信号驱动,以及第二极性晶体管由源极接地放大器电路的输出信号驱动。

Description

差分放大器
技术领域
本发明涉及用于放大和传输模拟信号的差分放大器,以及在其中安装有差分放大器的测试电路。
背景技术
通常,双极性晶体管或BiCMOS晶体管用于差分放大器。近年来,随着对系统化芯片(system-on-chip)结构和减小功耗需求的增加,CMOS已经被广泛使用。CMOS结构的差分放大器需要满足对如低失真和高速运算的需求。
图14示出了一个能进行A类输出具有CMOS结构的常规差分放大器的例子。该差分放大器具有两级结构,其中输出级放大器电路A2连接到输入级差分放大器电路A1用于输出信号DiffOUT的端子。差分放大器电路A1包括:恒流源E1;输入晶体管Tr1,其中正侧输入信号INP施加到其栅极;输入晶体管Tr2,其中负侧输入信号INM施加到其栅极;以及作为负载电阻的晶体管Tr3和Tr4。放大器电路A2由恒流源E2、起放大作用的晶体管Tr5和相位补偿电容C1组成,并且产生并输出输出信号OUT。
在差分放大器中,当电阻负载被连接到放大器电路A2的输出端时,与晶体管Tr5相关的电流减小,导致信号在低速传输。造成差分放大器的响应(response)易于摆动。
当连接电阻负载时,内部附加地安装有源跟随器电路或源极接地放大器电路的能AB类输出的差分放大器被普遍使用,其例子在图15中被示出。在第一源跟随器电路A4中,差分放大器电路A1的输出信号DiffOUT施加到起放大作用的晶体管Tr6的栅极,其中其源极连接到恒流源E3。并且,在放大器电路A3中,反极性晶体管(antipolar transistor)Tr7连接到晶体管Tr8。来自第一源跟随器电路A4的正侧输出信号OUTP施加到上侧晶体管Tr7的栅极。晶体管Tr7和Tr8的漏极彼此连接,其漏极连接点用作输出端。
在上述结构中,信号被传输到晶体管Tr7和Tr8。因此,一个晶体管响应恶化,另一晶体管的响应度可以被保持。从而,该到放大器电路A3输出端的电阻负载的连接,不会恶化差分放大器的响应度。
在图16中,还增加了源极接地放大器电路A5。在其中所示的电路中,假如放大器电路A3具有推挽式结构并由此来增加输出信号的振幅,波形失真可以得到控制。
但是,由于AB类差分放大器的级数大于A类差分放大器,因此AB类差分放大器不适于高速运算。当增加输出级晶体管Tr7和Tr8的尺寸来提高差分放大器的性能时,输出信号DiffOUT将过载,从而导致运算速度降低。在图16所示的情况下,晶体管Tr7和Tr8分别具有不同的驱动信号,这容易导致输出信号波形的恶化。
发明内容
根据本发明的差分放大器包括:
输入级差分放大器电路,具有第一、第二输入端和第一、第二输出端;
第一源跟随器电路,具有第一极性晶体管,其中差分放大器电路的第一输出端连接到栅极;
第二源跟随器电路,具有第一极性晶体管,其中差分放大器电路的第一输出端连接到栅极;
源极接地放大器电路,具有第一极性晶体管,其中第二源跟随器电路的输出端连接到源极,差分放大器电路的第二输出端连接到栅极,负载电阻连接到漏极;以及
输出级放大器电路,包括第一极性晶体管,其中第一源跟随器电路的输出端连接到栅极,以及第二极性晶体管,其中源极接地放大器电路的输出端串联地连接到栅极。
根据上述结构,输出级放大器电路中的第一极性晶体管的驱动信号被第一源跟随器电路缓冲,第二极性晶体管的驱动信号被第二源跟随器电路和源极接地放大器电路缓冲。总之,两个驱动信号都被缓冲。因此,当两个晶体管的尺寸都增加以便提高其性能时,差分放大器提供的频带不减窄。而且,因为驱动信号都产生自输入级差分放大器电路的信号,因此可以防止输出级放大器电路输出信号波形恶化。
在具有上述结构的差分放大器中,优选的差分放大器电路包括:
恒流源;
第一极性第一输入晶体管,其源极连接到恒流源,第一输入端连接到栅极;
第一极性第二输入晶体管,其源极连接到恒流源,第二输入端连接到栅极;
第一负载电阻,连接到第一输入晶体管的漏极;以及
第二负载电阻,连接到第二输入晶体管的漏极。
配置差分放大器电路的另一种优选方式为:在第一输入晶体管的源极和恒流源之间,以及在第二输入晶体管的源极和恒流源之间分别插入线性电阻。根据上述结构,采用线性电阻的源极负反馈电路连接到由第一和第二输入晶体管构成的差分对。从而增强了差分对的线性度,并且波形可以得到进一步改进。
作为使用线性电阻的源极负反馈电路的不同模式,可以采用以下结构。
该差分放大器电路包括:
第一恒流源;
第二恒流源;
第一极性第一输入晶体管,其源极连接到第一恒流源,第一输入端连接到栅极;
第一极性第二输入晶体管,其源极连接到第二恒流源,第二输入端连接到栅极;
第一负载电阻,连接到第一输入晶体管的漏极;
第二负载电阻,连接到第二输入晶体管的漏极;以及
线性电阻,插入在第一输入晶体管的源极和第二输入晶体管的源极之间。在上述结构中,与之前的情况一样,使用线性电阻的源极负反馈电路连接到差分对。从而可以增强差分对的线性度,并且波形可以进一步改进。
在第一和第二输入晶体管的源极之间插入的线性电阻可以由两个晶体管的并联连接单元构成,并联连接单元的栅极分别连接到第一和第二输入端。在这种结构中,没有必要使用高精度的电阻元件。
进而,在上述结构中,差分放大器电路中的各个第一和第二负载电阻可以由晶体管的二极管连接器(diode connector)构成。该结构消除了由第一和第二输入晶体管构成的差分对的非线性特性。以此方式,可以增强差分对的线性度,并且波形可以进一步改进。而且,没有必要在差分放大器外部提供共模(common mode)反馈电路。
在上述结构中,在差分放大器电路中,子负载电阻可以分别并联连接到第一和第二负载电阻。这种布置减小了流过负载电阻的电流,由此提高了输入晶体管的差分增益,因此允许在低压下驱动。子负载电阻可以由晶体管的二极管连接器构成。
构成第一和第二负载电阻的二极管连接器的一种可能结构为:其中一个二极管的栅极连接到另一个二极管的漏极,一个二极管的漏极连接到另一个二极管的栅极的第一和第二负载电阻。依据该结构,可以防止差分放大器电路的开路增益(open gain)减小。
而且,对于源极接地放大器电路,其中的负载电阻可以由第二极性晶体管的二极管连接器构成。
控制波形失真的另一可能结构是在第二源跟随器电路中第一极性晶体管的源极和恒流源之间,以及在源极接地放大器电路中的第一极性晶体管的源极和恒流源之间分别插入线性电阻。这种结构同样可以增强差分对的线性度,并控制波形失真。而且,没有必要考虑差分放大器电路的开路增益的减小。
另一可能结构是在第二源跟随器电路中的第一极性晶体管和恒流源彼此连接的连接点,以及在源极接地放大器电路中的第一极性晶体管的源极和恒流源彼此连接的连接点之间插入线性电阻。线性电阻由晶体管的并联连接单元构成,其中栅极分别连接到差分放大器电路的第一和第二输出端。该结构也增强差分对的线性度,并控制波形失真。而且,没为必要考虑差分放大器电路的开路增益的减小,以及提供高精度的电阻元件。
一种LSI测试电路引入以上述方式配置的差分放大器作为用于测试用途的输入放大器或输出放大器是有利的。就LSI而言,执行LSI测试,没有任何对信号振幅和信号频带限制,而且可以减小用于形成输入信号的输入缓冲。
通过如下优选实施例的详细描述,该描述参考相应的附图可以被更好地理解,本发明的对象及其优点将更加明显。
附图说明
图1为说明本发明实施例1的差分放大器结构的电路图。
图2为说明本发明实施例2的差分放大器结构的例子1的电路图。
图3为说明本发明实施例2的差分放大器结构的例子2的电路图。
图4为说明本发明实施例2的差分放大器结构的例子3的电路图。
图5为说明本发明实施例2的差分放大器结构的例子4的电路图。
图6为说明本发明实施例2的差分放大器结构的例子5的电路图。
图7为说明本发明实施例2的差分放大器结构的例子6的电路图。
图8为说明本发明实施例3的差分放大器结构的例子1的电路图。
图9为说明本发明实施例3的差分放大器结构的例子2的电路图。
图10为说明本发明实施例4的差分放大器结构的电路图。
图11为说明本发明实施例5的差分放大器结构的电路图。
图12为说明本发明实施例6的差分放大器结构的电路图。
图13为说明本发明实施例7的ADC(A/D电路)的测试电路结构的框图。
图14为说明常规技术能A类输出的差分放大器结构的电路图。
图15为说明常规技术能AB类输出的差分放大器结构的电路图。
图16为说明另一常规技术的差分放大器结构的电路图。
图17为说明常规ADC的测试电路结构的框图。
在所有这些附图中,相同的元件由相同的标记表示。
具体实施方式
下面,参考附图对本发明差分放大器的优选实施例进行描述。在说明书中,MOS晶体管的第一极性由P沟道表示,MOS晶体管的第二极性由N沟道表示。
实施例1
如图1所示,实施例1的差分放大器包括:输入级差分放大器电路A1、第一源跟随器电路A4、第二源跟随器电路A6、源极接地放大器电路A7以及输出级放大器电路A3组成。
在差分放大器电路A1中,正侧输入信号INP施加到P沟道输入晶体管Tr1的栅极,其中源极连接到恒流源E1,作为负载电阻的N沟道晶体管Tr3的漏极连接到其漏极。负侧输入信号INM施加到P沟道输入晶体管Tr2的栅极,其中源极连接到恒流源E1,作为负载电阻的N沟道晶体管Tr4的漏极连接到其漏极。晶体管Tr3和Tr4的源极接地,其基极偏置。
在第一源跟随器电路A4中,差分放大器电路A1的第一输出信号DiffOUTP施加到起放大作用的P沟道晶体管Tr6的栅极,其源极连接到恒流源E3,漏极接地。
在第二源跟随器电路A6中,差分放大器电路A1的第一输出信号DiffOUTP施加到起放大作用的P沟道晶体管Tr9的栅极,其源极连接到恒流源E4,漏极接地。
在源极接地放大器电路A7中,差分放大器电路A1的第二输出信号DiffOUTM施加到起放大作用的P沟道晶体管Tr10的栅极,第二源跟随器电路A6的输出信号OUTM’施加到其源极。晶体管Tr10的漏极连接到作为负载电阻的N沟道晶体管Tr11的漏极。晶体管Tr11具有与输出级放大器电路A3中的晶体管Tr8相同的极性。晶体管Tr11具有二极管结构,其中源极接地,其栅极和漏极彼此连接。
在输出级放大器电路A3中,P沟道晶体管Tr7的源极连接到高电位侧电源,来自第一源跟随器电路A4的驱动信号OUTP施加到P沟道晶体管Tr7的栅极,P沟道晶体管Tr7的漏极连接到N沟道晶体管Tr8的漏极。来自源极接地放大器电路A7的驱动信号OUTM施加到晶体管Tr8的栅极,晶体管Tr8的源极接地。输出信号OUT从漏极晶体管Tr7和Tr8的漏极彼此连接的漏极连接点输出。该连接点通过相位补偿电容C1连接到差分放大器电路A1的第一输出信号DiffOUTP的端子。
在所述配置的差分放大器中,输出级晶体管Tr7和Tr8的驱动信号OUTP和OUTM都被缓冲。因此,当晶体管Tr7和Tr8的尺寸增加来提高其性能时,不减窄由差分放大器表示的频带。
输出级晶体管Tr7的驱动信号OUTP是源于在第一源跟随器电路A4中缓冲第一输出信号DiffOUTP的信号。与此相反,输出级晶体管Tr8的驱动信号OUTM是源于在源极接地放大器电路A7中由信号OUTM’和第二输出信号DiffOUTM之间的差值产生的信号,信号OUTM’是在第二源跟随器电路A6中缓冲的输出信号DiffOUTP,第二输出信号DiffOUTM是输出信号DiffOUTP的反转信号。为了使之不同,输出级放大器电路A3的两个驱动信号OUTP和OUTM都是由差分放大器电路A1的信号产生的。结果,可以防止放大器电路A3的输出信号OUT的波形恶化。
实施例2
在本发明的实施例2中,与实施例1相比可以更有效地控制波形失真,以下是具体例子描述。
参见图2所示的差分放大器,在差分放大器电路A1中,插入了线性电阻R1来连接输入晶体管Tr1的源极和恒流源E1,插入了线性电阻R2来连接输入晶体管Tr2的源极和恒流源E1。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
线性电阻R1和R2的插入增强了差分对(Tr1和Tr2)的线性度,与图1的结构相比进一步改进了波形。
参见图3所示的差分放大器,在第二源跟随器电路A6中,插入了线性电阻R3来连接晶体管Tr9的源极和恒流源E4,以及在源极接地放大器电路A7中,插入了线性电阻R4来连接晶体管Tr10源极和恒流源E4。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
线性电阻R3和R4的插入增强了差分对(Tr9和Tr10)的线性度,且与图2的结构相比其优点在于差分放大器电路A1中的开路增益的减小可以忽略。
参见图4所示的差分放大器,在差分放大器电路A1中,其中恒流源E1被分为恒流源E1a和恒流源E1b,输入晶体管Tr1的源极连接到恒流源E1a,输入晶体管Tr2的源极连接到恒流源E1b,并且插入了线性电阻R5来连接输入晶体管Tr1和Tr2的源极。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
根据上述结构,增强了差分对(Tr1和Tr2)的线性度,而且与图2的结构相比可以提供更宽范围的输入电压。
参见图5所示的差分放大器电路,在差分放大器电路A1中,连接至输入晶体管Tr1和Tr2源极的线性电阻以不同于图4中线性电阻R5的方式配置。更具体地,构成线性电阻R6的相互连接的晶体管Tr12和Tr13具有与并联的输入晶体管Tr1和Tr2相同的极性。而且,晶体管Tr12的栅极连接到输入晶体管Tr1的栅极,晶体管Tr13的栅极连接到输入晶体管Tr2的栅极。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
上述结构可以达到与图4的结构相似的效果,并且消除了图4的结构对高精度电阻元件的需要。
在图6所示的差分放大器的情况下,恒流源E4被分为恒流源E4a和恒流源E4b,晶体管Tr9的源极连接到恒流源E4a,晶体管Tr10的源极连接到恒流源E4b。并且,提供了线性电阻R7来连接第二源跟随器电路A6中晶体管Tr9的源极和源极接地放大器电路A7中晶体管Tr10的源极。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
根据上述结构,差分对(Tr9和Tr10)的线性度得到了提高,而且与图3结构相比可以提供更宽范围的输入电压。
在图7所示的差分放大器的情况下,连接至第二源跟随器电路A6中晶体管Tr9源极和源极接地放大器电路A7中晶体管Tr10源极的线性电阻以不同于图6中线性电阻R7的方式配置。更具体地,构成线性电阻R8的相互连接的晶体管Tr14和Tr15具有与并联的晶体管Tr9和Tr10相同的极性。而且,晶体管Tr14的栅极连接到输入晶体管Tr9的栅极,以及晶体管Tr15的栅极连接到晶体管Tr10的栅极。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
上述结构可以达到与图6的结构相似的效果,并且消除了图6的结构对高精度电阻元件的需要。
另外,图2至图7的结构可以相互组合,成为可能的结构。
实施例3
与实施例1相比本发明的实施例3能更有效地控制波形失真。
参见图8所示的差分放大器,在差分放大器电路A1中,作为负载电阻的晶体管Tr3’和Tr4’具有与输入晶体管Tr1和Tr2相同的极性,并且通过各自栅极和漏极(接地)彼此连接而具有二极管结构。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
根据上述结构,差分对(Tr1和Tr2)的非线性被差分对(Tr3’和Tr4’)的非线性消除了。以此方式,可以提高差分对的线性度,并由此进一步改进波形。而且,不必在差分放大器外部提供通常所必须提供的共模反馈电路。
图8的结构是基于图1的结构,图8所述的技术被应用在图2至7所示的任意差分放大器中也是可能的。
实施例4
本发明的实施例4用比实施例1更低的电压实现操作。
参见图9中所示的差分放大器,在差分放大器电路A1中,晶体管Tr16和Tr17具有二极管结构,其中彼此分别连接的栅极和漏极连接至作为负载电阻的晶体管Tr3和Tr4的漏极。晶体管Tr16和Tr17用作电流流过晶体管Tr3和Tr4的旁路。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
根据上述结构,负载电阻部分的阻抗值减小了。因此尽管电源电压更低,恒流源E1的电流可以得到保证,差分放大器电路A1的差分增益得到增加。结果,可以用更低的电压驱动差分放大器。
图10所示的差分放大器是由图9的结构进一步配置构成,晶体管Tr3的栅极连接到晶体管Tr4的漏极,晶体管Tr4的栅极连接到晶体管Tr3的漏极的。
上述结构可以实现与图9所示结构相似的效果,并且与图9的结构相比进一步防止差分放大器电路A1的开路增益减小。
图9和10的结构是基于图1的结构,图9和10描述的技术被应用在图2至8所示的任意差分放大器中也是可能的。
实施例5
根据本发明的实施例5,差分放大器的频带得到改进。
在图11所示的差分放大器中,插入作为零点补偿电路的零点补偿电阻R9来连接输出级放大器电路A3中的相位补偿电容C1和差分放大器电路A1中第一输出信号DiffOUTP的端子。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
根据上述结构,由于相位补偿电容C1执行的相位补偿通过零点补偿电阻R9被再次与原点位置分离,零点显得靠近原点位置(home position)。从而改进了频带。
图11的结构是基于图1的结构,图11描述的技术被应用在图2至10所示的任意差分放大器中也是可能的。
实施例6
本发明的实施例6涉及阻抗匹配的改进。
在图12所示的差分放大器中,输出级放大器电路A3连接至具有能够恒定输出其自身提供阻抗(例如,50Ω)的输出阻抗调整电阻R10的I/O元件A8。这里的其它元件与图1中的元件相同,在本实施例中不再描述。
根据上述结构,当差分放大器被用作驱动放大器时,它更易于执行阻抗匹配,从而便于传输通路的设计。
图12的结构是基于图1的结构,图12描述的技术被应用在图2至11所示的任意差分放大器中也是可能的。
另外,在实施例1至6中,第一极性由P沟道表示,第二极性由N沟道表示。相反,第一极性也可以由N沟道表示,第二极性也可以由P沟道表示,无论哪种情况都可以实现相似的效果。
实施例7
如所述的,本发明的差分放大器起到了减轻关于信号的振幅和频带限制的效果。据此,如图13所示,将至此所述任意实施例的差分放大器100引入内部安装有多通道ADC(A/D转换器)11和12的LSI 200的输入。参考标记15、16和17分别是选择器、输入端以及输出端。
图17是一个比较的例子,该例子中,在用于形成输入信号的输入缓冲器300从外部连接到LSI 200,模拟开关13和14在内部连接到LSI 200的ADC 11和12。
在测试多通道ADC特性的过程中,从LSI测试器输入的测试信号在扩展频带时受到振幅限制。因此,提供具有放大功能的输入缓冲器是必要的,然而在扩展测试信号的频带过程中开关13和14的导通电阻(ON-resistance)便成为不利因素。
与此相反,基于图13的结构,ADC能够在任何信号振幅和频带的限制下被测试。另一个优点是可以消除输入缓冲器的外部连接,由此减小测试成本。该技术对于具有视频信号频带级的嵌入ADC的LSI是有利的。
该技术不仅适用于对多通道ADC的测试,而且对于多通道DAC(D/A转换器)、差分ADC以及DAC的测试具有同样的效果。
本发明并不局限于上面所述实施例,在其技术思想范围内的各种改变都是可以实现的。

Claims (22)

1、一种差分放大器,包括:
输入级差分放大器电路,具有第一、第二输入端和第一、第二输出端;
第一源跟随器电路,具有第一极性晶体管,其中差分放大器电路的所述第一输出端连接到栅极;
第二源跟随器电路,具有第一极性晶体管,其中差分放大器电路的所述第一输出端连接到栅极;
源极接地放大器电路,具有第一极性晶体管,其中第二源跟随器电路的输出端连接到源极,差分放大器电路的所述第二输出端连接到栅极,负载电阻连接到漏极;以及
输出级放大器电路,包括第一极性晶体管,其中第一源跟随器电路的输出端连接到栅极,以及第二极性晶体管,其中源极接地放大器电路的输出端串联连接到栅极,其中从一漏极连接点输出输出信号,所述第一极性晶体管的漏极和所述第二极性晶体管的漏极在该漏极连接点彼此连接。
2、如权利要求1所述的差分放大器,其中
所述差分放大器电路包括:
恒流源;
第一极性第一输入晶体管,其中源极连接到恒流源,所述第一输入端连接到栅极;
第一极性第二输入晶体管,其中源极连接到恒流源,所述第二输入端连接到栅极;
第一负载电阻,连接到第一输入晶体管的漏极;以及
第二负载电阻,连接到第二输入晶体管的漏极。
3、如权利要求2所述的差分放大器,其中
在差分放大器电路中的所述第一输入晶体管的源极和恒流源之间,以及在所述第二输入晶体管的源极和恒流源之间分别插入线性电阻。
4、如权利要求1所述的差分放大器,其中
所述差分放大器电路包括:
第一恒流源;
第二恒流源;
第一极性第一输入晶体管,其中源极连接到第一恒流源,所述第一输入端连接到栅极;
第一极性第二输入晶体管,其中源极连接到第二恒流源,所述第二输入端连接到栅极;
第一负载电阻,连接到第一输入晶体管的漏极;
第二负载电阻,连接到第二输入晶体管的漏极;以及
线性电阻,插入在第一输入晶体管的源极和第二输入晶体管的源极之间。
5、如权利要求4所述的差分放大器,其中
在差分放大器电路中的第一和第二输入晶体管的源极之间插入的所述线性电阻由两个晶体管的并联连接单元构成,并联连接单元的栅极分别连接到所述第一和第二输入端。
6、如权利要求2或4所述的差分放大器,其中
差分放大器电路中的所述第一和第二负载电阻由晶体管的二极管连接器构成。
7、如权利要求2或4所述的差分放大器,其中
在差分放大器电路中,子负载电阻分别并联地连接到所述第一和第二负载电阻。
8、如权利要求7所述的差分放大器,其中
差分放大器电路中的每个所述子负载电阻由晶体管的二极管连接器构成。
9、如权利要求6所述的差分放大器,其中
在构成差分放大器电路中的第一和第二负载电阻的所述二极管连接器中,其中一个二极管连接器的栅极连接到另一个二极管连接器的漏极,一个二极管连接器的漏极连接到另一个二极管连接器的栅极。
10、如权利要求1所述的差分放大器,其中
源极接地放大器电路中的所述负载电阻由第二极性晶体管的二极管连接器构成。
11、如权利要求1所述的差分放大器,其中
在第二源跟随器电路中第一极性晶体管的源极和恒流源之间,以及源极接地放大器电路中第一极性晶体管的源极和恒流源之间分别插入线性电阻。
12、如权利要求1所述的差分放大器,其中
在第二源跟随器电路中第一极性晶体管的源极和恒流源彼此连接的连接点,及源极接地放大器电路中第一极性晶体管的源极和另一恒流源彼此连接的连接点之间插入线性电阻,该线性电阻由晶体管的并联连接单元构成,其栅极分别连接到差分放大器电路的第一和第二输出端。
13、如权利要求1所述的差分放大器,其中
在输出级放大器电路的输出端和差分放大器电路的第一输出端之间插入零点补偿电路。
14、如权利要求1所述的差分放大器,其中
用于调整输出阻抗的电阻元件被连接到输出级放大器电路的输出端。
15、一种LSI测试电路,引入权利要求1至5中任意一项所述的差分放大器作为用于测试用途的输入放大器。
16、一种LSI测试电路,引入权利要求6所述的差分放大器作为用于测试用途的输入放大器。
17、一种LSI测试电路,引入权利要求7所述的差分放大器作为用于测试用途的输入放大器。
18、一种LSI测试电路,引入权利要求8至14的任意一项所述的差分放大器作为用于测试用途的输入放大器。
19、一种LSI测试电路,引入权利要求1至5的任意一项所述的差分放大器作为用于测试用途的输出放大器。
20、一种LSI测试电路,引入权利要求6所述的差分放大器作为用于测试用途的输出放大器。
21、一种LSI测试电路,引入权利要求7所述的差分放大器作为用于测试用途的输出放大器。
22、一种LSI测试电路,引入权利要求8至14的任意一项所述的差分放大器作为用于测试用途的输出放大器。
CNB2004100695971A 2003-07-25 2004-07-23 差分放大器 Expired - Fee Related CN100527607C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003279707A JP2005045702A (ja) 2003-07-25 2003-07-25 差動増幅回路および差動増幅回路を搭載したテスト回路
JP2003279707 2003-07-25

Publications (2)

Publication Number Publication Date
CN1578124A CN1578124A (zh) 2005-02-09
CN100527607C true CN100527607C (zh) 2009-08-12

Family

ID=33487723

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100695971A Expired - Fee Related CN100527607C (zh) 2003-07-25 2004-07-23 差分放大器

Country Status (4)

Country Link
US (1) US7061320B2 (zh)
EP (1) EP1501188A1 (zh)
JP (1) JP2005045702A (zh)
CN (1) CN100527607C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105007052A (zh) * 2015-06-12 2015-10-28 长沙景嘉微电子股份有限公司 一种高增益甲乙类运算放大器电路

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4789136B2 (ja) * 2005-04-07 2011-10-12 ルネサスエレクトロニクス株式会社 演算増幅器
JP4481314B2 (ja) * 2005-05-26 2010-06-16 ザインエレクトロニクス株式会社 信号変換回路
EP1863171A1 (en) * 2006-05-31 2007-12-05 STMicroelectronics S.r.l. Operational amplifier of class AB
US20080043782A1 (en) * 2006-08-15 2008-02-21 Maurizio Skerlj Method and apparatus for checking the position of a receive window
JP2011050040A (ja) * 2009-07-31 2011-03-10 Renesas Electronics Corp 演算増幅器及びそれを用いた半導体装置
JP5355366B2 (ja) 2009-12-02 2013-11-27 株式会社東芝 差動増幅回路および無線受信機
US8085091B2 (en) * 2010-01-27 2011-12-27 Honeywell International Inc. Gain control amplifier
CN102226820B (zh) * 2011-03-30 2013-01-09 四川和芯微电子股份有限公司 中间电压检测电路
US8890611B2 (en) 2012-02-08 2014-11-18 Mediatek Inc. Operational amplifier circuits
EP2725709B1 (fr) * 2012-10-26 2015-06-17 EM Microelectronic-Marin SA Circuit électronique pour la commande automatique du gain à double pente d'un amplificateur
JP6660733B2 (ja) * 2015-12-25 2020-03-11 Simplex Quantum株式会社 増幅器
CN111434033B (zh) * 2017-12-15 2022-04-05 华为技术有限公司 一种用于光通信设备中的放大器及其方法
TWI739215B (zh) 2019-11-21 2021-09-11 立積電子股份有限公司 放大裝置以及電壓電流轉換裝置
CN115696689B (zh) * 2022-11-17 2023-11-21 中船重工安谱(湖北)仪器有限公司 荧光聚合物探测仪光源驱动系统及方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5934706A (ja) * 1982-08-20 1984-02-25 Toshiba Corp 電力増幅回路
JP2543872B2 (ja) * 1986-08-13 1996-10-16 株式会社東芝 増幅回路
JP2559032B2 (ja) * 1986-09-13 1996-11-27 富士通株式会社 差動増幅回路
JPS63228805A (ja) * 1987-03-18 1988-09-22 Hitachi Ltd 信号処理回路
US5039953A (en) * 1990-05-18 1991-08-13 Hewlett-Packard Company Class AB CMOS output amplifier
US5053718A (en) 1990-07-03 1991-10-01 Burr-Brown Corporation Feedback control reducing signal distortion produced by differential amplifier stage
JPH05167362A (ja) * 1991-12-12 1993-07-02 Oki Electric Ind Co Ltd 演算増幅器
US5422529A (en) * 1993-12-10 1995-06-06 Rambus, Inc. Differential charge pump circuit with high differential and low common mode impedance
US5530444A (en) * 1995-01-05 1996-06-25 Analog Devices, Inc. Differential amplifiers which can form a residue amplifier in sub-ranging A/D converters
US5783970A (en) * 1995-07-24 1998-07-21 Mitek Corporation Driver for N-channel VFET output stage of power amplifier
JP3360501B2 (ja) * 1995-09-20 2002-12-24 三菱電機株式会社 増幅回路及び携帯電話用半導体集積回路装置
JP3709246B2 (ja) 1996-08-27 2005-10-26 株式会社日立製作所 半導体集積回路
US6384685B1 (en) * 2001-06-28 2002-05-07 Sunplus Technology Co., Ltd. Complementary metal oxide semiconductor class AB amplifier
JP2003060934A (ja) * 2001-08-13 2003-02-28 Canon Inc 増幅器の駆動制御装置及びこれを備えた信号処理システム
US6414552B1 (en) * 2001-11-16 2002-07-02 Dialog Semiconductor Gmbh Operational transconductance amplifier with a non-linear current mirror for improved slew rate

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105007052A (zh) * 2015-06-12 2015-10-28 长沙景嘉微电子股份有限公司 一种高增益甲乙类运算放大器电路
CN105007052B (zh) * 2015-06-12 2017-12-15 长沙景嘉微电子股份有限公司 一种高增益甲乙类运算放大器电路

Also Published As

Publication number Publication date
US7061320B2 (en) 2006-06-13
CN1578124A (zh) 2005-02-09
EP1501188A1 (en) 2005-01-26
US20050017808A1 (en) 2005-01-27
JP2005045702A (ja) 2005-02-17

Similar Documents

Publication Publication Date Title
CN100527607C (zh) 差分放大器
US6281753B1 (en) MOSFET single-pair differential amplifier having an adaptive biasing scheme for rail-to-rail input capability
US8040187B2 (en) Semiconductor integrated circuit device
US20060220741A1 (en) CMOS class AB folded cascode operational amplifier for high-speed applications
US6181204B1 (en) Linear and multi-sinh transconductance circuits
US7868695B2 (en) Differential amplifier
US5162753A (en) Amplifier arrangement for use as a line driver
WO2000019604A1 (en) Linear transconductance circuits having class ab amplifiers parallel coupled with concave compensation circuits
JP2007129512A (ja) パワーアンプおよびそのアイドリング電流設定回路
US3986134A (en) Push-pull amplifier circuitry
US3987369A (en) Direct-coupled FET amplifier
CN201781460U (zh) 高增益高速轨对轨输入和输出运算放大器及偏置电路
US7535300B2 (en) Operational amplifier
CN101202537B (zh) 低功率可变增益放大器
US9985589B2 (en) System and method for improving total harmonic distortion of an amplifier
US6958650B1 (en) Push-pull buffer/amplifier
TWI806543B (zh) 放大器及其共模電壓的控制方法
JP3501769B2 (ja) 差動電圧/電流変換回路
JPH03154508A (ja) 増幅器回路
JP4461480B2 (ja) 増幅器
CN108923762A (zh) 一种低工作电压的全差分运算放大器
CN113422585A (zh) 一种高动态输入范围仪表放大器
GB2504662A (en) A low-noise amplifier with programmable gain and constant input impedance
JPH07235843A (ja) 負荷駆動回路
EP3329589A1 (en) Boosting amplifier gain without clipping signal envelope

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090812

Termination date: 20100723