CN100421173C - 存储电路、半导体装置以及电子设备 - Google Patents

存储电路、半导体装置以及电子设备 Download PDF

Info

Publication number
CN100421173C
CN100421173C CNB2004101036488A CN200410103648A CN100421173C CN 100421173 C CN100421173 C CN 100421173C CN B2004101036488 A CNB2004101036488 A CN B2004101036488A CN 200410103648 A CN200410103648 A CN 200410103648A CN 100421173 C CN100421173 C CN 100421173C
Authority
CN
China
Prior art keywords
ferroelectric condenser
ferroelectric
condenser
logic
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004101036488A
Other languages
English (en)
Other versions
CN1637934A (zh
Inventor
小出泰纪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN1637934A publication Critical patent/CN1637934A/zh
Application granted granted Critical
Publication of CN100421173C publication Critical patent/CN100421173C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C14/00Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down
    • G11C14/0054Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a SRAM cell
    • G11C14/0072Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a SRAM cell and the nonvolatile element is a ferroelectric element
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16LPIPES; JOINTS OR FITTINGS FOR PIPES; SUPPORTS FOR PIPES, CABLES OR PROTECTIVE TUBING; MEANS FOR THERMAL INSULATION IN GENERAL
    • F16L11/00Hoses, i.e. flexible pipes
    • F16L11/04Hoses, i.e. flexible pipes made of rubber or flexible plastics
    • F16L11/045Hoses, i.e. flexible pipes made of rubber or flexible plastics with four or more layers without reinforcement
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60KARRANGEMENT OR MOUNTING OF PROPULSION UNITS OR OF TRANSMISSIONS IN VEHICLES; ARRANGEMENT OR MOUNTING OF PLURAL DIVERSE PRIME-MOVERS IN VEHICLES; AUXILIARY DRIVES FOR VEHICLES; INSTRUMENTATION OR DASHBOARDS FOR VEHICLES; ARRANGEMENTS IN CONNECTION WITH COOLING, AIR INTAKE, GAS EXHAUST OR FUEL SUPPLY OF PROPULSION UNITS IN VEHICLES
    • B60K20/00Arrangement or mounting of change-speed gearing control devices in vehicles
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16LPIPES; JOINTS OR FITTINGS FOR PIPES; SUPPORTS FOR PIPES, CABLES OR PROTECTIVE TUBING; MEANS FOR THERMAL INSULATION IN GENERAL
    • F16L1/00Laying or reclaiming pipes; Repairing or joining pipes on or under water
    • F16L1/024Laying or reclaiming pipes on land, e.g. above the ground
    • F16L1/06Accessories therefor, e.g. anchors
    • F16L1/065Accessories therefor, e.g. anchors fixed on or to vehicles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C14/00Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Combustion & Propulsion (AREA)
  • Transportation (AREA)
  • Static Random-Access Memory (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

本发明提供一种主要在程序电路等使用的存储电路,可以简单、稳定地读取存储数据。所述存储电路包括:具有一端及另一端的第一铁电电容器和第二铁电电容器、电连接于第一铁电电容器的一端以及第二铁电电容器的另一端的第一连接部、电连接于第一铁电电容器的另一端以及第二铁电电容器的一端的第二连接部、使第一铁电电容器的一端和第二铁电电容器的一端之间产生规定的电位差的电位差提供部。优选电位差提供部包括具有第一端以及第二端的触发器。

Description

存储电路、半导体装置以及电子设备
技术领域
本发明涉及一种存储电路、半导体装置以及电子设备。尤其涉及一种能够简单读取存储数据的存储电路、包括该存储电路的半导体装置及电子设备、以及驱动方法。
背景技术
作为现有的存储单元,在日本专利特开昭64-66899号公报(专利文献1)中已有披露。在专利文献1中披露的存储单元包括具有两个内部节点的静态单元和具有两个铁电电容器的非易失性部分。并且,通过在铁电电容器上提供该铁电电容器接受极化翻转的电压,使一个内部节点的电压稍高于另一个内部节点的电压。由此,从非易失性部分向静态单元传输数据。
发明内容
但是,在上述专利文献1中所披露的现有存储单元中,当将数据从非易失性部分向静态单元传输时,需要对位线进行预充电,并向铁电电容器提供电压,因而产生了动作变复杂的问题。此外,在上述专利文献1中所披露的现有存储单元中,虽然一个内部节点的电压高于另一个内部节点的电压,但由于其差不大,所以一旦组成静态单元的晶体管的阈值电压出现制造偏差,也会发生静态单元误动作的问题。
因此,本发明的目的在于提供一种能解决上述问题的存储电路、半导体装置以及电子设备。该目的可通过权利要求中的独立权利要求的技术特征的组合而实现。从属权利要求规定了对本发明更有利的具体实施例。
为达到上述目的,根据本发明的第一方面,提供了一种存储电路,其特征在于包括具有一端以及另一端的第一铁电电容器以及第二铁电电容器;电连接于所述第一铁电电容器的所述一端以及所述第二铁电电容器的所述另一端的第一连接部;电连接于所述第一铁电电容器的所述另一端以及所述第二铁电电容器的所述一端的第二连接部;在所述第一铁电电容器的所述一端和所述第二铁电电容器的所述一端之间提供规定电位差的电位差提供部。
根据该构成,也能使第一铁电电容器的一端和另一端之间,以及第二铁电电容器的一端和另一端之间产生规定电位差。而且,第一铁电电容器的电压方向与第二铁电电容器的电压方向互不相同。因此,根据该构成,能够以极简单的结构,使第一铁电电容器以及第二铁电电容器稳定地存储不同的数据。
此外,优选的是所述电位差提供部包括具有第一端及第二端的触发器,其通过所述触发器在所述第一端和所述第二端之间设定所述规定的电位差,从而在所述第一铁电电容器的所述一端和所述第二铁电电容器的所述一端之间提供所述规定的电位差。
根据该构成,通过使触发器的第一端或者第二端的至少一方变成规定电位,从而在第一端和第二端之间产生规定电位差。因此,根据相关构成,不但能够稳定地将不同的数据存储在第一铁电电容器以及第二铁电电容器中,而且还能够容易地替换该存储数据。
另外,优选所述第一连接部包括第一开关,将该第一开关设置在所述第一铁电电容器的所述一端和所述第二铁电电容器的所述另一端之间,所述第二连接部包括第二开关,将该第二开关设置在所述第一铁电电容器的所述另一端和所述第二铁电电容器的所述一端之间。
在相关构成中,能够将第一铁电电容器的一端和第二铁电电容器的另一端,以及第一铁电电容器的另一端和第二铁电电容器的一端电切断。因此,例如能够读取已写入第一铁电电容器以及第二铁电电容器中的规定数据。
此外,优选通过所述电位差提供部在所述第一铁电电容器的所述一端和所述第二铁电电容器的所述一端之间提供规定的电位差,从而将数据写入所述第一铁电电容器以及所述第二铁电电容器中,该存储电路进一步包括读取部,该读取部基于所述第一铁电电容器以及所述第二铁电电容器的电容读取已写入所述第一铁电电容器以及所述第二铁电电容器中的数据;控制部,当所述电位差提供部将所述数据写入所述第一铁电电容器以及所述第二铁电电容器时,该控制部使所述第一开关以及所述第二开关导通,当所述读取部读取已写入所述第一铁电电容器以及所述第二铁电电容器中的所述数据时,其使所述第一开关以及所述第二开关为非导通。
而且,优选还包括放电部,其使所述第一铁电电容器的所述另一端以及所述第二铁电电容器的所述另一端的电位大致相同。在相关构成中,能够使第一铁电电容器的一端和另一端,且所述第二铁电电容器的一端和另一端之间的电位差大致为0。因此,可以抑制第一铁电电容器以及第二铁电电容器的劣化。
根据本发明的第二方面,提供一种特征在于包括上述存储电路的半导体装置。在此,所谓的半导体装置是由包括本发明的存储电路的半导体构成的普通装置。虽然对其构成无特别限定,但是,例如涵盖所有需要配置含有上述存储电路的存储装置的所有装置,所述存储装置包括:铁电存储器装置、DRAM、闪存存储器等存储装置等。
根据本发明的第三方面,提供一种特征在于包含上述半导体装置的电子设备,在此,所谓的电子设备是指包含根据本发明的半导体装置的且能实现指定功能的普通设备。虽然对其构成无特别限定,但是,例如,包括必须配备诸如包括上述半导体装置的计算机通用装置、便携电话、PHS、PDA、电子记事本、IC卡等存储装置的所有装置。
附图说明
图1是作为根据本发明一个实施例的半导体装置的铁电存储装置500的结构示意图。
图2是程序电路100的第一实施方式示意图。
图3为第一实施方式的程序电路100的工作时序图。
图4为第一铁电电容器122以及第二铁电电容器124的磁滞特性示意图。
图5为程序电路100的第二实施方式的示意图。
图6为第二实施方式的程序电路100的工作时序图。
图7为程序电路100的第三实施方式示意图。
图8为第三实施方式的程序电路100的工作时序图。
图9是作为包括本发明半导体装置的电子设备一例的个人计算机1000的构成立体图。
具体实施方式
以下参照附图,对本发明的优选实施方式进行详细说明。以下阐述的实施方式,并非不正当限定权利要求范围所记载的本发明的内容,本实施方式中描述的构成也未必全部都作为本发明的解决手段加以采用。
图1是表示铁电存储装置500结构的示意图,该铁电存储装置500为本发明一实施方式所涉及的半导体装置的一个例子,包括:存储单元阵列510、列译码器520、行译码器530、控制部540、冗余单元阵列550以及冗余电路600。
存储单元阵列510包括多个以阵列状配置的铁电电容器。各铁电电容器由字线WL1~WLm(m为2或大于2的整数)和位线BL1~BLn(n为大于等于2的整数)当中的任意位线BL以及字线WL控制。具体而言,通过控制位线BL以及字线WL的电位,读取写入该铁电电容器中的数据,并且向该铁电电容器中写入数据。
控制部540对铁电存储装置500进行总控制。具体而言,控制部540从铁电电容器中读取数据,向铁电电容器中写入数据,分别将行地址信号以及列地址信号提供给行译码器530以及列译码器520。此外,控制部540将控制程序电路100的控制信号提供给冗余电路600。而且,控制部540生成驱动铁电存储装置500的驱动电压,并将其提供给包含程序电路100的各部分。
行译码器530控制字线WL1~WLm的电位。具体而言,行译码器530从控制部540接收行地址信号,根据该行地址信号,选择规定的字线WLj(j为从1开始的m的整数)。而列译码器520控制位线BL1~BLn的电位。具体而言,列译码器520从控制部540接收列地址信号,根据该列地址信号,选择规定的位线BLk(k为从1开始的n的整数)。由此,选择与通过行译码器530选择的字线WLj以及通过列译码器520选择的位线BLk对应的铁电电容器。
冗余电路600包括多个程序电路100。冗余电路600根据从程序电路100输出的输出信号以及列地址信号,生成禁止信号,并提供给列译码器520,该禁止信号禁止对由该输出信号以及列地址信号特定的规定位线BLk的访问。而且,冗余电路600在选择了已被禁止访问的位线BLk的情况下,进行控制以使其在冗余单元阵列550中选择冗余位线BL来代替该位线BLk。换句话说,冗余电路600将已被禁止访问的位线BLk置换为冗余位线。
图2是表示程序电路100的第一实施方式的示意图。程序电路100包括触发器110、存储部120、放电部130、结合部140、写入部150和输出部160。程序电路100是一种通过读取已存储在非易失性存储装置的存储部120中的存储数据,将读取的该存储数据写入触发器110,从而将该存储数据作为输出信号OUT提供给外部的电路。
触发器110是电位差提供部的一个实例,包括第一反相器112以及第二反相器114、将该触发器110和外部电连接的第一端116以及第二端118。第一反相器112以及第二反相器114分别具有输入端以及输出端,第一反相器112的输出端电连接于第二反相器114的输入端,第二反相器114的输出端电连接于第一反相器112的输入端。此外,第一反相器112的输入端及第二反相器114的输出端与第一端116电连接,第一反相器112的输出端以及第二反相器114的输入端与第二端118电连接。
存储部120包括第一铁电电容器122以及第二铁电电容器124、作为连接部一实例的传输选通器126及128、第三反相器129。第一铁电电容器122以及第二铁电电容器124分别具有一端以及另一端。
第一铁电电容器122的一端通过结合部140与第一端116电连接,而第二铁电电容器124的一端通过结合部140与第二端118电连接。此外,第一铁电电容器122的另一端以及第二铁电电容器124的另一端电连接在放电部130上。
传输选通器126电连接于第一铁电电容器122的一端以及第二铁电电容器124的另一端,根据控制信号WE的电位,控制是否电连接第一铁电电容器122的一端和第二铁电电容器的另一端。传输选通器128电连接于第一铁电电容器的另一端以及第二铁电电容器124的一端,根据控制信号WE的电位,控制是否电连接第一铁电电容器的另一端和第二铁电电容器124的一端。
具体而言,将控制信号WE提供给构成传输选通器126及128的n型MOS晶体管的栅极,而将控制信号WE的翻转信号提供给p型MOS晶体管的栅极。并且,传输选通器126及128在控制信号WE表示H逻辑时为导通,在表示L逻辑时为非导通。也就是说,在控制信号WE表示H逻辑的情况下,第一铁电电容器122的一端和第二铁电电容器的另一端的电位大致相同,且第一铁电电容器122的另一端和第二铁电电容器124的一端的电位大致相同。
在本实施方式中,由于在第一铁电电容器122以及第二铁电电容器124中存储互补的数据,所以第一铁电电容器122以及第二铁电电容器124根据一般介质特性的电容互不相同。因此,如果将触发器110与存储部120电连接时,第一铁电电容器122向第一端116提供所定电容,第二铁电电容器124向第二端118提供不同于所述所定电容的电容。
放电部130包括n型MOS晶体管132及134,并使第一铁电电容器122的另一端和第二铁电电容器124的另一端的电位大致相同。具体而言,n型MOS晶体管132及134的源极或漏极中的一方分别与第一铁电电容器122的另一端以及第二铁电电容器124的另一端电连接,另一方则接地。并且,n型MOS晶体管132及134根据提供给栅极的控制信号OF的电位,使第一铁电电容器122的另一端以及第二铁电电容器124的另一端两端的电位为0V,即电位大致相同。
此外,控制部540在将触发器110和存储部120电切断的情况下,使传输选通器126及128与n型MOS晶体管132及134为导通,因而使第一铁电电容器122的一端及另一端与第二铁电电容器124的一端及另一端的电位大致相同。即,放电第一电铁体电容器122以及第二铁电电容器124的电压。
结合部140包括传输选通器142及144、第四反相器146,根据控制信号RE的电位,控制是否将触发器110和存储部120电连接。传输选通器142电连接于第一端116以及第一铁电电容器122的一端,根据控制信号RE的电位,控制是否电连接第一端116和第一铁电电容器122的一端。而传输选通器144电连接于第二端118以及第二铁电电容器124的一端,根据控制信号RE的电位,控制是否电连接第二端118和第二铁电电容器124的一端。
具体而言,将控制信号RE提供给构成传输选通器142及144的n型MOS晶体管的栅极,将控制信号WE的翻转信号提供给p型MOS晶体管的栅极。并且,传输选通器142及144在控制信号RE表示H逻辑时导通,表示L逻辑时,变成非导通。
写入部150根据控制信号IE及IN的电位,将存储数据写入触发器110。写入部150包括第五反相器152和传输选通器154。第五反相器152作为输入接收控制信号IE,将该控制信号IE的翻转信号提供给构成传输选通器154的p型MOS晶体管的栅极。向传输选通器154一端提供控制信号IN,另一端电连接于第一端116。此外,将控制信号IE提供给构成传输选通器154的n型MOS晶体管的栅极。即,写入部150根据控制信号IE的电位,控制是否向第一端116提供控制信号IN,从而控制第一端116的电位。因此,能够将所定的存储数据写入触发器110中。
输出部160根据控制信号OE的电位,输出表示写入触发器110中的存储数据的输出信号OUT。在本实施方式中,输出部160包括第六反相器162、传输选通器164和NAND电路166。
第六反相器162作为输入接收控制信号OE,将该控制信号OE的翻转信号提供给构成传输选通器164的p型MOS晶体管的栅极。传输选通器164一端电连接于第二端118,另一端电连接于NAND电路166的输入端之一。此外,控制信号OE被提供给构成传输选通器164的n型MOS晶体管的栅极。NAND电路166将控制信号OE和传输选通器164另一端电位的与非作为输出信号OUT输出。也就是说,输出信号OUT在控制信号OE为H逻辑时,输出端118的翻转逻辑,而在控制信号OE为L逻辑时,不管端118的状态经常输出H逻辑。
图3是表示第一实施方式的程序电路100动作的时序图。在本实施方式中,各控制信号均为表示H逻辑或者L逻辑的数字信号。各控制信号表示H逻辑时的该控制信号的电位与铁电存储装置500的驱动电压VCC的电位大致相同。而各控制信号表示L逻辑时的该控制信号的电位是接地电位,即0V。
图4是表示第一铁电电容器122以及第二铁电电容器124的磁滞特性的示意图。同图中,纵轴表示第一铁电电容器122及第二铁电电容器124的极化量,横轴表示第一铁电电容器122及第二铁电电容器124的电压。在该图中,当第一铁电电容器122及第二铁电电容器124一端的电位高于另一端的电位时,第一铁电电容器122及第二铁电电容器124的电压用正号表示。
另外,在本实施方式当中,在第一铁电电容器122中写入数据“0”,在第二铁电电容器124中写入数据“1”。即,第一铁电电容器122具有基于一般介质特性的电容C0,第二铁电电容器124具有作为基于一般介质特性的且大于电容C0的电容C1。并且,因为在初始状态中,第一铁电电容器122及第二铁电电容器124的电压为0V,所以它们的磁滞特性各自位于C点及A点。下面,参照图2至图4,对本实施方式的程序电路100的动作进行说明。
首先,在初始状态中,控制信号RE表示H逻辑。因此,传输选通器142及144导通,第一端116和第一铁电电容器122的一端,且第二端118和第二铁电电容器124的一端被电连接。换句话说,通过第一铁电电容器122向第一端116提供电容C0,其次,通过第二铁电电容器124向第二端118提供电容C1。
而且,在初始状态中,控制信号WE表示L逻辑。因此,传输选通器126及128为非导通,所以第一铁电电容器122的一端和第二铁电电容器124的另一端,且第一铁电电容器122的另一端和第二铁电电容器的一端被电切断。此外,由于控制信号OF表示H逻辑,所以n型MOS晶体管132及134导通,第一铁电电容器122的另一端以及第二铁电电容器124的另一端接地。
一旦开始向触发器110提供电源电压,提供给第一反相器112以及第二反相器114的电源电压逐渐上升。而且此时,由于第一反相器112以及第二反相器114的输入电位为0V,所以随着电源电压的上升,第一反相器112以及第二反相器114的输出电位也上升。即,第一端116及第二端118的电位上升。在此,所述的电源电压是使触发器110工作的电源的电压,例如驱动电压VCC。
此时,通过第一铁电电容器122向第一端116提供电容C0,通过第二铁电电容器124向第二端118提供大于电容C0的电容C1。即,为使第一端116及第二端118的电位上升,需要分别对电容C0及电容C1进行充电。在本实施方式中,由于向第二端118提供比第一端大的电容,所以,第一端116的电位比第二端118的电位更快上升。因此,第一端116的电位也比第二端118的电位更快到达第一反相器112及第二反相器114的阈值电压Vt。在此,所述的反相器的阈值电压Vt是指该反相器输出的逻辑值变化的电压。
当第一端116的电位到达阈值电压Vt时,第一反相器112的输出变为L逻辑。因此,当第一端116的电位到达阈值电压Vt时,第二端118的电位下降到0V。而一旦第二端118的电位下降到0V,第二反相器114的输出将变化为H逻辑。因此,如果第一端116的电位到达阈值电压Vt,第一端116的电位变成与电源电压大致相同的电位。因此,触发器110保存使第一端116的电位作为H逻辑,而使第二端118的逻辑值作为L逻辑的存储数据。通过上述动作,存储在存储部120中的存储数据被读取,该存储数据由触发器110保存。即,在本实施方式中,触发器110既具有作为向第一铁电电容器122的一端和第二铁电电容器124的一端之间提供电位差的电位差提供部的功能,又具有作为读取存储在第一铁电电容器122以及第二铁电电容器124中的存储数据的读取部的功能。
接着,控制部540(参照图1)使控制信号OE变化为H逻辑,从而导通传输选通器164。由此,NAND电路166输出表示触发器110保存的存储数据的输出信号OUT。即,输出部160由于第二端118的逻辑值为L逻辑,从而输出H逻辑作为表示该存储数据的逻辑值。此外,在本实施方式当中,由于使控制信号OE变化为H逻辑前的输出信号OUT的逻辑值也是H逻辑,所以输出信号OUT的逻辑值仍维持H逻辑。通过上述动作,保存在触发器110中的存储数据作为输出信号从输出部160输出。
优选的是在输出部160输出表示该存储数据的输出信号OUT期间,存储部120从触发器110电切断。在本实施方式中,由于控制部540使控制信号RE变为L逻辑,使传输选通器142及144为非导通,因而将存储部120和触发器110电切断。此外,控制部540通过使控制信号WE变化为H逻辑,将第一铁电电容器122的一端和第二铁电电容器124的另一端,且第一铁电电容器122的另一端和第二铁电电容器的一端电连接。在此,因第一铁电电容器122的另一端以及第二铁电电容器124的另一端接地,所以第一铁电电容器122以及第二铁电电容器124的电压大致为0V。
接着,进行使存储部120存储与保存在触发器110的存储数据相同的存储数据的重写入动作。重写入动作优选的是从输出部160开始输出信号OUT的输出,到结束向触发器110提供电源电压之间进行。
首先,控制部540通过使控制信号RE变化为H逻辑,将存储部120和触发器110电连接。即,第一铁电电容器122的一端与第一端116,且第二铁电电容器124的一端与第二端118电连接。在此,由于触发器110使第一端116的逻辑值为H逻辑,并使第二端118的逻辑值为L逻辑,从而保存存储数据,因而第一铁电电容器122的一端的电位变成VCC,而第二铁电电容器124的一端的电位变成0V。
而且,控制部540使控制信号OF变化为L逻辑,将控制信号WE维持在H逻辑。因此,第一铁电电容器122的一端和第二铁电电容器124的另一端,且第一铁电电容器122的另一端和第二铁电电容器124的一端各自变成大致相同的电位。即,由于第一铁电电容器122的一端以及第二铁电电容器的另一端的电位变成VCC,第一铁电电容器122的另一端以及第二铁电电容器124的一端变成0V,因而第一铁电电容器122的电压变成VCC,第二铁电电容器124的电压变成-VCC。
因此,参照图4,第一铁电电容器122的磁滞特性移至点D,第二铁电电容器124的磁滞特性移至点B。因此,在第一铁电电容器122中重写入数据“0”,而在第二铁电电容器124中重写入数据“1”。
接着,对使存储部120存储所希望的存储数据的写入动作进行说明。在以下的实施例中,对使存储部120存储与已存储在存储部120中的存储数据不同的存储数据的动作,即,将数据“1”写入第一铁电电容器122、将数据“0”写入第二铁电电容器124的动作进行说明。
首先,在存储部120和触发器110处于电连接的状态下,控制部540使控制信号IE变化为H逻辑,因而导通传输选通器154。并且,通过控制部540使控制信号IN的电位为0V,从而使第一端116的电位为0V。因此,由于第一反相器112的输出成为H逻辑,所以第二端118的电位变为VCC的同时,第二反相器114的输出变成L逻辑。
此时,因控制信号WE为H逻辑,所以第一铁电电容器122的一端和第二铁电电容器124的另一端,且第一铁电电容器122的另一端和第二铁电电容器124的一端各自的电位变成大致相同。即,由于第一铁电电容器122的一端以及第二铁电电容器124的另一端的电位变成0V,第一铁电电容器122的另一端及第二铁电电容器124的一端的电位变成VCC,因而第一铁电电容器122的电压变成-VCC,第二铁电电容器124的电压变成VCC。
因此,参照图4,第一铁电电容器122的磁滞特性移至点B,第二铁电电容器124的磁滞特性移至点D。因此,在第一铁电电容器122中新写入数据“1”,而在第二铁电电容器124中新写入数据“0”。
图5是表示程序电路100的第二实施方式的示意图。下面,围绕与第一实施方式不同的点,对第二实施方式的程序电路100进行说明。此外,对采用与第一实施方式相同标记的部分,具有与第一实施方式相同的功能。
第二实施方式的程序电路100除第一实施方式的构成以外,还包括短路部170。短路部170使第一端116和第二端118短路。即,短路部170使第一端116的电位与第二端118的电位成为大致相同的电位。
在本实施方式中,短路部170包括n型MOS晶体管。具体而言,该n型MOS晶体管的源极或者漏极中的一方电连接于第一端116,而另一方则电连接于第二端118。并且,该n型MOS晶体管基于提供给栅极的控制信号EQ的电位,控制是否使第一端116和第二端118短路。
图6是表示第二实施方式的程序电路100的动作的时序图。参照图5及图6,对本实施方式的程序电路100的动作进行说明。此外,由于本实施方式的程序电路100主要与第一实施方式的读取动作不同,因而围绕读取动作,对本实施方式的程序电路100的动作进行说明。
首先,在初始状态中,控制信号RE表示L逻辑。因此,触发器110从存储部120电切断。而且,控制部540在对触发器110提供电源电压之前或之后,使控制信号EQ变化为H逻辑,从而使第一端116和第二端118短路。在第一端116和第二端118处于短路状态时,如果对触发器110提供电源电压,则第一反相器112以及第二反相器114的输出电位均在0V到VCC之间。在本实施方式中,由于第一反相器112以及第二反相器114具有大致相同的结构,因而第一反相器112以及第二反相器114的输出电位变成大约VCC的一半的电位。
并且,在初始状态中,控制信号WE表示L逻辑。因此,由于传输选通器126及128为非导通,所以第一铁电电容器122的一端和第二铁电电容器124的另一端,以及第一铁电电容器122的另一端和第二铁电电容器的一端被电切断。此外,由于控制信号OF表示H逻辑,所以n型MOS晶体管132及134导通,第一铁电电容器122的另一端以及第二铁电电容器124的另一端接地。
接着,控制部540使控制信号RE变化为H逻辑。因此,第一铁电电容器122以及第二铁电电容器124的一端分别与第一端116以及第二端118电连接,所以通过第一铁电电容器122向第一端116提供电容C0、通过第二铁电电容器124向第二端118提供大于电容C0的电容C1。
而且,控制部540使控制信号EQ变化为L逻辑。优选控制部540在触发器110的动作稳定后,使控制信号EQ变化为L逻辑。另外,最好是控制部540根据触发器110和存储部120电连接的时间,使控制信号EQ的逻辑值发生变化。而且,更好是控制部540大致与该时间同时使控制信号EQ变化为H逻辑。当控制信号EQ变化为L逻辑时,构成短路部170的n型MOS晶体管为非导通,因而将第一端116和第二端118电切断。
因此,当控制信号RE变化为H逻辑时,由于第二端118的电位也比第一端116的电位下降得更大,所以第二反相器114的输出变为H逻辑的同时,第一反相器112的输出变为L逻辑。由此,触发器110保存使第一端116的电位为H逻辑,而使第二端118的逻辑值为L逻辑的存储数据。通过以上的动作,存储在存储部120中的存储数据被读取,该存储数据被保存在触发器110上。
图7是表示程序电路100的第三实施方式构成的示意图。以下,围绕与第一实施方式以及第二实施方式不同的点,对第三实施方式的程序电路100进行说明。此外,对于采用与第一实施方式以及/或第二实施方式相同标记的部分,与该实施方式具有相同的功能。
第三实施方式的程序电路100主要是触发器110的构成与其他实施方式不同。在本实施方式中,构成触发器110的第一反相器112以及第二反相器114为时钟控制反相器。而且,控制部540向触发器110提供控制信号FFE,该控制信号FFE为控制第一反相器112以及第二反相器114的动作的信号。此外,程序电路100进一步包括第七反相器111,该第七反相器作为输入接收控制信号FFE,将该控制信号翻转得到的翻转信号提供给第一反相器112以及第二反相器114。
在本实施方式中,第一反相器112以及第二反相器114在控制信号FFE的逻辑值为H逻辑时,将作为输入接收的信号翻转后输出,在控制信号FFE的逻辑值为L逻辑时,输出变为高阻抗。即,在本实施方式中,根据本实施方式的构成可实现以下功能,即第一反相器112及第二反相器114在控制信号FFE的逻辑值为H逻辑时工作。
图8是表示第三实施方式的程序电路100动作的时序图。参照图7以及图8,对本实施方式的程序电路100的动作进行说明。此外,由于本实施方式的程序电路100主要是读取动作与第一实施方式至第二实施方式不同,因而围绕读取动作,对本实施方式的程序电路100的动作进行说明。
首先,控制信号540使表示L逻辑的控制信号RE变化为H逻辑。因此,第一铁电电容器122以及第二铁电电容器124的一端分别与第一端116以及第二端118电连接,所以通过第一铁电电容器122向第一端116提供电容C0、通过第二铁电电容器124向第二端118提供大于电容C0的电容C1。
此外,控制部540使控制信号FFE从L逻辑变化为H逻辑。优选控制部540在控制信号RE变化为H逻辑后,使控制信号FFE从L逻辑变化为H逻辑。此时,控制部540也可以与使控制信号RE的逻辑值变化的时间同步,使控制信号FFE从L逻辑变化为H逻辑。
而且,优选控制部540在提供给触发器110的电源电压上升到VCC后,使控制信号FFE变化为H逻辑。由于控制信号FFE变化为H逻辑时,控制信号FFE变化为H逻辑前的第一端116以及第二端118的电位为0V,因而第一反相器112以及第二反相器114两者均输出H逻辑。
在此,由于在第二端118上提供比第一端116更大的电容C1,因而第一端116,即第一反相器112的输入的电位比第二端118,即第二反相器114的输入的电位更快上升。也就是说,第一反相器112的输入的电位比第二反相器114的输入的电位更快到达阈值电压Vt。因此,当控制信号FFE变化为H逻辑时,第二反相器114的输出变为H逻辑,同时第一反相器112的输出变为L逻辑。由此,触发器110保存使第一端116的电位为H逻辑,而使第二端118的逻辑值为L逻辑的存储数据。通过以上的动作,存储在存储部120中的存储数据被读取,并将该存储数据保存在触发器110上。
图9是作为包括本发明半导体装置的电子设备一例的个人计算机1000的构成立体图。在图9中,个人计算机1000由显示面板1002、具有键盘1004的主体部1006构成。作为该个人计算机1000的主体部1006的存储介质,尤其是作为非易失性存储器,利用了包括本发明存储电路的半导体装置。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,本发明可以根据用途进行适当的组合、更改或变化。凡在本发明的构思和原则之内,所作的任何修改、等同替换、改进等,均包含在本发明的权利要求范围之内。
符号说明
100程序电路          110触发器
112第一反相器        114第二反相器
116第一端            118第二端
120存储部            122第一铁电电容器
124第二铁电电容器    126阳极线
130放电部            140结合部
150写入部            160输出部
170短路部            500铁电存储装置
510存储单元阵列      520列译码器
530行译码器          550余单元阵列
540控制部

Claims (7)

1. 一种存储电路,其特征在于包括:
第一铁电电容器,具有一端及另一端;
第二铁电电容器,具有一端及另一端;
第一连接部,包括设置在所述第一铁电电容器的所述一端和所述第二铁电电容器的所述另一端之间的第一开关,所述第一连接部用于电连接所述第一铁电电容器的所述一端以及所述第二铁电电容器的所述另一端;
第二连接部,包括设置在所述第一铁电电容器的所述另一端和所述第二铁电电容器的所述一端之间的第二开关,所述第二连接部用于电连接所述第一铁电电容器的所述另一端以及所述第二铁电电容器的所述一端;以及
电位差提供部,用于使所述第一铁电电容器的所述一端和所述第二铁电电容器的所述一端之间产生规定的电位差;
读取部,根据所述第一铁电电容器以及所述第二铁电电容器的电容值,读取已写入所述第一铁电电容器以及所述第二铁电电容器中的数据;以及
控制部,用于从所述第一铁电电容器以及所述第二铁电电容器读取数据,并向所述第一铁电电容器以及所述第二铁电电容器写入数据。
2. 根据权利要求1所述的存储电路,其特征在于:
所述电位差提供部包括具有第一端及第二端的触发器,其通过所述触发器在所述第一端和所述第二端之间设定所述规定的电位差,使所述第一铁电电容器的所述一端和所述第二铁电电容器的所述一端之间产生所述规定的电位差。
3. 根据权利要求1所述的存储电路,其特征在于:
所述电位差提供部通过使所述第一铁电电容器的所述一端和所述第二铁电电容器的所述一端之间产生规定的电位差,而将数据写入所述第一铁电电容器以及所述第二铁电电容器之中;
所述存储电路还包括控制部,当所述电位差提供部将所述数据写入所述第一铁电电容器以及所述第二铁电电容器中时,所述控制部将所述第一开关以及所述第二开关控制为导通,当所述读取部读取已写入所述第一铁电电容器以及所述第二铁电电容器中的所述数据时,述控制部将所述第一开关以及所述第二开关控制为非导通。
4. 根据权利要求2所述的存储电路,其特征在于:
所述电位差提供部通过使所述第一铁电电容器的所述一端和所述第二铁电电容器的所述一端之间产生规定的电位差,而将数据写入所述第一铁电电容器以及所述第二铁电电容器之中;
所述存储电路还包括控制部,当所述电位差提供部将所述数据写入所述第一铁电电容器以及所述第二铁电电容器中时,所述控制部将所述第一开关以及所述第二开关控制为导通,当所述读取部读取已写入所述第一铁电电容器以及所述第二铁电电容器中的所述数据时,述控制部将所述第一开关以及所述第二开关控制为非导通。
5. 根据权利要求1至4中任一项所述的存储电路,其特征在于还包括放电部,用于放电,以使所述第一铁电电容器的所述另一端以及所述第二铁电电容器的所述另一端的电位大致相同。
6. 一种半导体装置,其特征在于包括权利要求1所述的存储电路。
7. 一种电子设备,其特征在于包括权利要求6所述的半导体装置。
CNB2004101036488A 2004-01-06 2004-12-29 存储电路、半导体装置以及电子设备 Expired - Fee Related CN100421173C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004001446 2004-01-06
JP2004001446 2004-01-06
JP2004-001446 2004-01-06

Publications (2)

Publication Number Publication Date
CN1637934A CN1637934A (zh) 2005-07-13
CN100421173C true CN100421173C (zh) 2008-09-24

Family

ID=34709002

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004101036488A Expired - Fee Related CN100421173C (zh) 2004-01-06 2004-12-29 存储电路、半导体装置以及电子设备

Country Status (4)

Country Link
US (1) US7102909B2 (zh)
JP (1) JP3760470B2 (zh)
KR (1) KR100663214B1 (zh)
CN (1) CN100421173C (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4264758B2 (ja) * 2006-12-04 2009-05-20 セイコーエプソン株式会社 強誘電体記憶装置および電子機器
US7916544B2 (en) 2008-01-25 2011-03-29 Micron Technology, Inc. Random telegraph signal noise reduction scheme for semiconductor memories
DE112011102644B4 (de) 2010-08-06 2019-12-05 Semiconductor Energy Laboratory Co., Ltd. Integrierte Halbleiterschaltung
JP6012263B2 (ja) 2011-06-09 2016-10-25 株式会社半導体エネルギー研究所 半導体記憶装置
KR101933741B1 (ko) * 2011-06-09 2018-12-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 캐시 메모리 및 캐시 메모리의 구동 방법
JP6442321B2 (ja) * 2014-03-07 2018-12-19 株式会社半導体エネルギー研究所 半導体装置及びその駆動方法、並びに電子機器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6147895A (en) * 1999-06-04 2000-11-14 Celis Semiconductor Corporation Ferroelectric memory with two ferroelectric capacitors in memory cell and method of operating same
JP2001101875A (ja) * 1999-09-28 2001-04-13 Rohm Co Ltd 強誘電体キャパシタおよびこれを用いた強誘電体メモリ
CN1310845A (zh) * 1998-07-22 2001-08-29 因芬尼昂技术股份公司 电阻性的铁电存储单元

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4809225A (en) 1987-07-02 1989-02-28 Ramtron Corporation Memory cell with volatile and non-volatile portions having ferroelectric capacitors
JP3813715B2 (ja) * 1997-11-18 2006-08-23 株式会社東芝 半導体記憶装置及びそのデータ読み出し方法
JP2000293989A (ja) * 1999-04-07 2000-10-20 Nec Corp 強誘電体容量を用いたシャドーramセル及び不揮発性メモリ装置並びにその制御方法
JP3804907B2 (ja) 1999-12-28 2006-08-02 富士通株式会社 半導体記憶装置
JP4064599B2 (ja) * 2000-04-24 2008-03-19 沖電気工業株式会社 不揮発性半導体スイッチ回路
JP3646791B2 (ja) 2001-10-19 2005-05-11 沖電気工業株式会社 強誘電体メモリ装置およびその動作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1310845A (zh) * 1998-07-22 2001-08-29 因芬尼昂技术股份公司 电阻性的铁电存储单元
US6147895A (en) * 1999-06-04 2000-11-14 Celis Semiconductor Corporation Ferroelectric memory with two ferroelectric capacitors in memory cell and method of operating same
JP2001101875A (ja) * 1999-09-28 2001-04-13 Rohm Co Ltd 強誘電体キャパシタおよびこれを用いた強誘電体メモリ

Also Published As

Publication number Publication date
KR20050072676A (ko) 2005-07-12
KR100663214B1 (ko) 2007-01-02
US20050146915A1 (en) 2005-07-07
JP3760470B2 (ja) 2006-03-29
US7102909B2 (en) 2006-09-05
JP2005222677A (ja) 2005-08-18
CN1637934A (zh) 2005-07-13

Similar Documents

Publication Publication Date Title
US6999371B2 (en) Semiconductor memory device capable of reducing power consumption during reading and standby
CN100463076C (zh) 半导体存储装置
US6477091B2 (en) Method, apparatus, and system to enhance negative voltage switching
CN105070315B (zh) Sram存储单元、sram电路及其读写方法
US4833643A (en) Associative memory cells
CN104599700A (zh) 高密度存储器结构
KR100404228B1 (ko) 불휘발성 강유전체 메모리 장치의 레퍼런스 전압발생 회로
CN112712831A (zh) 一种铁电存储器及其操作方法
US6097618A (en) Apparatus and method for correcting data in a non-volatile random access memory
CN100421173C (zh) 存储电路、半导体装置以及电子设备
EP0172112B1 (en) Semiconductor memory device
JP3413298B2 (ja) 半導体記憶装置
US20090040828A1 (en) Semiconductor memory device
US6337822B1 (en) Write masking in a semiconductor memory device
CN100367412C (zh) 半导体存储设备
US7269077B2 (en) Memory architecture of display device and memory writing method for the same
CN209747135U (zh) 一种dram列选择驱动电路
KR20000058108A (ko) 강유전체메모리
US5610870A (en) Circuit and method for controlling the impedance of a serial access memory
CN100419907C (zh) 铁电存储装置、电子设备、以及驱动方法
CN1637930B (zh) 存储电路、半导体装置及电子设备
KR100663212B1 (ko) 기억 회로, 반도체 장치, 전자 기기, 및 구동 방법
KR20120005840A (ko) 플래시 롬 장치
KR19990080756A (ko) 반도체 메모리 장치 및 그 장치의 데이터 처리 방법
JPH07211074A (ja) 半導体記憶装置のビット線のリセット方法及び半導体記憶装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080924

Termination date: 20121229