CN100412729C - 用两级级联延时线法测量时间间隔的方法及装置 - Google Patents

用两级级联延时线法测量时间间隔的方法及装置 Download PDF

Info

Publication number
CN100412729C
CN100412729C CNB2005100117139A CN200510011713A CN100412729C CN 100412729 C CN100412729 C CN 100412729C CN B2005100117139 A CNB2005100117139 A CN B2005100117139A CN 200510011713 A CN200510011713 A CN 200510011713A CN 100412729 C CN100412729 C CN 100412729C
Authority
CN
China
Prior art keywords
signal
delay
time
time interval
delay line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2005100117139A
Other languages
English (en)
Other versions
CN1696845A (zh
Inventor
徐端颐
袁海波
沈全洪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tsinghua University
Original Assignee
Tsinghua University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tsinghua University filed Critical Tsinghua University
Priority to CNB2005100117139A priority Critical patent/CN100412729C/zh
Publication of CN1696845A publication Critical patent/CN1696845A/zh
Application granted granted Critical
Publication of CN100412729C publication Critical patent/CN100412729C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

用两级级联延时线法测量时间间隔的方法及装置属于高精度时间间隔测量技术领域,其方法的特征在于基于脉冲计数法测量待测时间间隔内的时钟上升沿个数即整时钟周期数,再用第一级延时线测量待测时间间隔前后两个不足整周期部分的时间间隔,并将小于第一级延时线分辨率的部分被送到第二级延时线进一步细分测量,最后用各步测量的结果计算出待测时间间隔值。其装置的特征是:第一、第二两级延时线仅由延时单元和D触发器组成,它具有测量精度高,结构简单,易于集成的优点。

Description

用两级级联延时线法测量时间间隔的方法及装置
技术领域
本发明涉及高精度时间间隔测量技术,属于光盘读出信号分析检测领域
背景技术
最常见的测量时间间隔的方法是脉冲计数法,其原理如图1所示。待测信号的高/低电平(即时间间隔)控制高频计数器的开关,通过计算期间的脉冲数目就可以得到待测的时间宽度。假设测量得到的脉冲数目为n,计数时钟周期T0,则实际测量结果Tw′是计数时钟周期的整数倍数nT0。这种方法测量过程相对简单,但是测量精度和分辨率不易提高。由于待测信号的上升沿或下降沿相对于计数时钟的位置是随机的,不一定正好落在时钟的边沿上,测量值T′w与真实值Tw存在误差:
ΔTw=T′w-Tw=T2-T1
这个误差是一个随机数,取值在-T0~+T0之间。不难看出,脉冲计数法要提高测量的精度和分辨率,则必须提高计数时钟的频率。例如若要达到1ns的分辨率,则时钟频率需要达到1GHz以上。虽然随着现代微电子技术的发展可以将时钟频率提高到3GHz,但是此时电路板的布线、材料选择、加工等问题和器件本身的价格,都会使系统成本过高,从工程和经济角度都将很成问题。可见单纯靠提高时钟频率提高精度并不能满足精密时间间隔测量的要求,从20世纪70年代开始,有人开始研究对计数周期的细分方法,测量不足整周期部分的时间宽度,从而达到减小测量误差、提高测量精度的目的。
目前主要的周期细分方法可归纳为以下四类:时幅转换法、间隔展宽法、游标法和延时线法。时幅转换法的核心思想是将小量的时间间隔利用电容充放电转换为电信号幅度(一般为电压幅度),通过测量电压来间接测量时间间隔,如图2所示。由于是模拟电路处理,在转换过程中没有连续量离散化的过程,因此在转换过程中不存在量化误差。理论上,这种方法能够达到1ps的分辨率,但是实际电路中容易受到电流电压抖动、电路噪声和串扰、温度变化以及电容工作区非线性度的影响,导致电路稳定性较差。另外转换时间较长,不适合快速连续测量。电路调整也比较复杂。
间隔展宽法类似时幅转换法,同样利用电容充放电将时间间隔按比例扩展成间距比较大的时间间隔,然后再用脉冲计数法测量。它同样具有时幅转换法转换时间长、电路复杂、稳定性差的缺点。
游标法测量原理类似游标卡尺测距原理,它使用两路频率相差微小的时钟,其周期差值就是游标法所能达到的分辨率。理论上该方法同样可以提供到1ps的分辨率,并且可以采用纯数字电路实现。但是使用游标法最大的缺点是单发测量需要很长的转换时间,从而限制了它的应用范围。
相比较以上方法,延时线方法是最具优势的一类方法。因为其转换时间短,纯数字电路,容易集成在单个芯片中,结构紧凑,受外界干扰小,分辨率可以达到100ps以下。这类方法主要利用0逻辑单元延时或路径传输延时来对时间间隔进行数字化。目前有十种以上不同的延时线方法提出,然而大部分都是基于单级延时线或并联延时线设计,这就意味着通常需要几十甚至上百个的延时单元才能达到需要的分辨率,从而导致非线性度的增大和电路结构的扩大。Mantyniemi等设计了一种两级延时线的时间插值,从而大大减小了延时单元的数目。但是这种方法是基于数字CMOS技术按ASIC芯片设计的,一次设计的成本很高,尤其当少量生产时。而且设计过程相当复杂,且设计加工周期长。
发明内容:
本发明的目的:光盘读出信号抖晃特性是衡量整个光盘存储播放系统性能的一个重要指标,特别在高速系统中,该参数尤为重要。目前对于抖晃的测量主要应用时间间隔分析仪,其分辨率可达100ps,缺点是价格昂贵,而且不是专门针对光盘抖晃测量的仪器,操作不便,不易集成。本发明利用逻辑单元和信号传输的延时,提出了用两级级联延时线方法实现时域数字化,达到了皮秒级测量精度,并应用到高速光盘盘片的抖晃测量中。
本发明的原理:两级级联延时线法的原理如图3所示,待测的开始信号沿和停止信号沿之间的时间间隔Tm通过与时钟信号比较变成三部分:基于脉冲计数法测量得到的整数个参考时钟CLOCK周期N0τ0以及不足整周期部分的间隔T11和T12。这两段不足整周期的间隔首先被分辨率为τ1的第一级延时线插值计算,得到整数数目N11和N21。其小于τ1宽度的间隔T12、T22继续被更小分辨率τ2的第二级延时线细分,得到N12和N22。这样,实际测量的时间间隔为:
Tm=N0τ0+(N11τ1+N12τ2)-(N21τ1+N22τ2)
其理论测量误差为±τ2
本发明所述的测量方法的特征在于它是在现场可编程门阵列即FPGA芯片中依次按以下步骤实现的:
步骤1:把周期为τ0的时钟信号和开始信号输入至一个18位二进制计数器得到用N0表示的,在待测时间间隔Tm内时钟信号上升沿的个数。
步骤2:同时,上述时钟信号和开始信号也输入至第1个预处理电路,生成输入到分辨率为τ1的第1个第一级延时线的阶跃信号FA和FB,且FA信号已由第1个预处理电路补偿了处理过程中的时间延时,该延时用τa表示;
步骤3:步骤2中的第1个第一级延时线生成8路分别用FQA0、FQA1、…、FQA7表示的状态信号,这些信号依次由第1个第一级延时线中的8个D触发器的Q端输出,再通过第1个8线-3线优先编码器编码,形成一个三位状态码,它表示在开始信号到来后第1个第一级延时线测量得到的自开始信号上升沿起到随后到来的第一个时钟信号上升沿止的用T11表示的时间间隔内包含的整τ1时间间隔的个数,用N11表示这个三位数据;
步骤4:步骤2中的第1个第一级延时线还生成8路阶跃信号,分别用FDA0、FDA1、…、FDA7表示,这些阶跃信号依次由第1个第一级延时线中的8个串联的延时单元给出,每经过一个延时单元输出一路信号,这样相邻两路阶跃信号的上升沿之间有τ1的时间间隔。将这8路信号经过τb延时后,送入第1个8选1多路选择器,并用第1个8线-3线优先编码器输出的三位状态码作为多路选择器的选通信号,8路阶跃信号经τb延时的目的是为了保证三位选通信号比8路阶跃信号先到达多路选择器;
步骤5:步骤4中的第1个8选1多路选择器根据选通信号选择输入信号中上升沿领先于步骤2中所述的FB信号上升沿小于一个τ1时间间隔的那路信号作为第1个第二级延时线的一个输入信号SA,FB信号经过延时单元τc补偿了从第1个第一级延时线到第1个8选1多路选择器之间的电路处理时间后作为第1个第二级延时线的另一个输入信号SB,阶跃信号SA上升沿和阶跃信号SB上升沿之间的时间间隔等于T12
步骤6:上述第1个第二级延时线由16个延时为τ3的延时单元,16个D触发器和16个延时为τ4的延时单元组成,且τ4略小于τ3,它们按下述方式连接,将16个延时为τ3的延时单元串联,SA信号从第一个延时为τ3的延时单元输入,每个τ3延时单元的输出都与D触发器的D端连接,将16个延时为τ4的延时单元也串联,SB信号从第一个延时为τ4的延时单元输入,每个τ4延时单元的输出都作为一个D触发器的时钟与CP端连接,第1个第二级延时线的分辨率τ2=τ34
步骤7:步骤6中所述的第1个第二级延时线生成16路分别用SQA0、SQA1、…、SQA15,这些信号依次由第1个第二级延时线中的16个D触发器的Q端输出,再通过第1个16线-4线优先编码器编码后得到一个四位状态码,它表示T12中包含的整τ2时间间隔的个数,用N12表示;
步骤8:一旦停止信号到来,该停止信号便和步骤1中的时钟信号一起进入第2个预处理电路,生成输入到与步骤2中所述相同的分辨率为τ1的第2个第一级延时线的阶跃信号FC和FD,且FC信号也由第2个预处理电路补偿了处理过程中的时间延时,该延时用τa表示;
步骤9:步骤8中的第2个第一级延时线也生成8路分别用FQB0、FQB1、…、FQB7表示的状态信号,这些信号依次由第2个第一级延时线中的8个D触发器的Q端输出,再通过第2个8线-3线优先编码器编码,形成一个三位状态码,它表示在自停止信号上升沿起到随后到来的第一个时钟信号上升沿止的用T21表示的时间间隔内包含的整τ1时间间隔的个数,用N21表示这个三位数据;
步骤10:步骤8中所述的第2个第一级延时线也还生成8路阶跃信号,分别用FDB0、FDB1、…、FDB7表示,这些阶跃信号依次由第2个第一级延时线中的8个串联的延时单元给出,每经过一个延时单元输出一路信号,这样相邻两路阶跃信号的上升沿之间有τ1的时间间隔。将这8路信号经过τb延时后,送入第2个8选1多路选择器,并用第2个8线-3线优先编码器输出的三位状态码作为多路选择器的选通信号,8路阶跃信号经τb延时的目的同样是为了保证三位选通信号比8路阶跃信号先到达多路选择器;
步骤11:步骤10中的第2个8选1多路选择器根据选通信号选择输入信号中上升沿领先于步骤2中所述的FD信号上升沿小于一个τ1时间间隔的那路信号作为第2个第二级延时线的一个输入信号SC,FD信号经过延时单元τc补偿了从第2个第一级延时线到第2个8选1多路选择器之间的电路处理时间后作为第2个第二级延时线的另一个输入信号SD,阶跃信号SC上升沿和阶跃信号SD上升沿之间的时间间隔等于T22
步骤12:上述第2个第二级延时线也由16个延时为τ3的延时单元,16个D触发器和16个延时为τ4的延时单元组成,且τ4略小于τ3,它们按下述方式连接,将16个延时为τ3的延时单元串联,SC信号从第一个延时为τ3的延时单元输入,每个τ3延时单元的输出都与D触发器的D端连接,将16个延时为τ4的延时单元也串联,SD信号从第一个延时为τ4的延时单元输入,每个τ4延时单元的输出都作为一个D触发器的时钟与CP端连接,第2个第二级延时线的分辨率也为τ2=τ34
步骤13:步骤12中所述的第2个第二级延时线生成16路分别用SQB0、SQB1、…、SQB15,这些信号依次由第2个第二级延时线中的16个D触发器的Q端输出,再通过第2个16线-4线优先编码器编码后得到一个四位状态码,它表示T22中包含的整τ2时间间隔的个数,用N22表示;
步骤14:将分别由上述步骤1、3、7、9、13得到的五个整数N0、N11、N12、N21、N22送到数据组合电路,形成一个32位的数据送到计算机后,计算得到时间间隔Tm的实际测量值:
本发明所述的测量装置的特征在于它含有:
(1)一个18位二进制计数器,有一个时钟信号端,其计数输入端与一个输入为开始信号和停止信号的或门的输出端相连;
(2)第1、第2两个预处理电路,它们各自含有依次串联的3个D触发器以及连接在第1个D触发器Q端且用于消除处理过程中延时时间的延时器,其延时时间为τa;各自所述的第1个D触发器时钟端分别与上述开始或停止信号连接,而其余D触发器的时钟端输入上述时钟信号;
(3)第1、第2两个第一级延时线分别由8个D触发器和8个延时为τ1的延时单元组成,每个D触发器的时钟端分别与第1、第2两个预处理电路中最后一个D触发器的Q端相连,每个延时线中的8个延时单元是串联的,首个延时单元与预处理电路中τa延时单元的输出相连,每个延时单元的输出又与D触发器的D端连接;
(4)第1、第2两个8线-3线优先编码器各自的8个输入端分别与上述第1、第2两个第一级延时线的8个D触发器的Q端连接;
(5)第1、第2两个8选1多路选择器各自的8个数据输入端分别通过一个延时时间为τb的延时单元与上述第1、第2两个第一级延时线中8个延时为τ1的延时单元的输出端相连,而各自的选通信号输入端分别与上述第1、第2两个8线-3线优先编码器的输出端相连;
(6)第1、第2两个第二级延时线分别由16个延时为τ3的延时单元,16个D触发器和16个延时为τ4的延时单元组成,16个延时为τ3的延时单元串联,每个τ3延时单元的输出都与D触发器的D端连接,16个延时为τ4的延时单元也串联,每个τ4延时单元的输出都作为一个D触发器的时钟与CP端连接,第1、第2两个第二级延时线各自的第一个τ3延时单元的输入端分别接第1、第2两个8选1多路选择器的输出端,而各自的第一个τ4延时单元的输入端分别接τc延时器的输出端,τc延时器的输入端分别与第1、第2两个预处理电路的最后一个D触发器的Q端相连;
(7)第1、第2两个16线-4线编码器各自的输入端分别接上述第1、第2两个第二级延时线中16个D触发器的Q端;
(8)数据组合电路设有N0、N11、N12、N21、N22共5个数据输入端;
(9)计算机,它的数据输入端与上述数据组合电路的32位数据构成的数组输出端相连,计算机按下式计算得到时间间隔Tm的实际测量值:
Tm=N0τ0+(N11τ1+N12τ2)-(N21τ1+N22τ2)
本发明还具有以下特点:整个系统集成在单片FGPA芯片中;测量分辨率高,结构紧凑,受环境影响小,操作简单;系统时间间隔测量分辨率达到75ps,精度(σ)<50ps;系统输入信号频率1K~450MHz;工作温度:20℃~80℃。
使用证明,本发明达到了预期目的。
附图说明
图1、脉冲计数法原理示意图;
图2、时幅转换法原理示意图;
图3、两级级联延时线法原理示意图;
图4、两级级联延时线法原理图;
图5、两级级联延时线法结构框图;
图6、预处理电路的输出信号图;
图7、第一级延时线电路结构示意图;
图8、第一级延时线信号波形图;
图9、第二级延时线电路结构示意图;
图10、两级级联延时线法流程图;
具体实施方式:
图5所示的为两级级联延时线法的装置电路是在一块XC2V80-6-fg256芯片中实现的,该芯片是Xilinx公司的Virtex II系列FPGA芯片。系统的基本时钟工作频率为200MHz,并用它作为18位二进制计数器的计数的时钟信号。第一级延时线的分辨率τ1大约为800皮秒。由于在FPGA芯片中能够得到的逻辑单元延时或者路径延时基本都在几百皮秒,若要得到100ps以下的分辨率,第二级延时线不能再按照第一级延时线方法设计。本发明中采用的设计方法使第二级延时线的分辨率τ2为75ps,突破电路物理延时的限制,得到了更高的分辨率。为保证测量互不干扰和连续测量,每进行一次测量前,都有一个复位信号RESET对整个电路进行复位。

Claims (2)

1. 用两级级联延时线测量时间间隔的方法,其特征在于它是在现场可编程门阵列即FPGA芯片中依次按以下步骤实现的:
步骤1:基于脉冲计数法,用一个由上升沿触发器组成的二进制计数器,测量用Tm表示的从开始信号上升沿起到停止信号上升沿止的待测时间间隔内周期为τ0的时钟信号上升沿的个数N0
步骤2:基于延时线法,分别用两个分辨率为τ1的第一级延时线测量在自开始信号上升沿起到随后到来第一个时钟信号上升沿止的用T11表示的时间间隔内包含的整τ1时间间隔的个数N11,以及在自停止信号上升沿起到随后到来的第一个时钟信号上升沿止的用T21表示的时间间隔内包含的整τ1时间间隔的个数N21,并将T11内不足整τ1时间间隔的部分T12和T21内不足整τ1时间间隔的部分T22,分别传递给两个第二级延时线;
步骤3:分别用两个分辨率为τ2的第二级延时线测量T12内包含的整τ2时间间隔的个数N12和T22内包含的整τ2时间间隔的个数N22,T12内不足整τ2时间间隔的部分和T22内不足整τ2时间间隔的部分将被舍去,成为测量的理论误差;
步骤4:把上述各步骤得到的N0、N11、N21、N12、N22用一个数据组合电路组和成一个32位的数据,然后把它送往计算机,按下式计算得到待测的时间间隔值Tm
Tm=N0τ0+(N11τ1+N12τ2)-(N21τ1+N22τ2)
现在对上述各步骤的实现流程详述如下:
在步骤1中所用的二进制计数器是一个18位二进制计数器;
步骤2包括以下实现步骤:
步骤2-1:一旦开始信号和时钟信号到达,就被输入至由3个D触发器组成的第1个预处理电路,生成输入到分辨率为τ1的第1个第一级延时线的两个阶跃信号FA和FB,且FA上升沿和FB上升沿之间的时间间隔等于T11,所生成的阶跃信号FA已由第1个预处理电路补偿了处理过程中的时间延时,该延时用τa表示;
一旦停止信号和时钟信号到达,就被输入至由3个D触发器组成的第2个预处理电路,生成输入到分辨率为τ1的第2个第一级延时线的两个阶跃信号FC和FD,且FC上升沿和FD上升沿之间的时间间隔等于T21,所生成的阶跃信号FC也由第2个预处理电路补偿了处理过程中的时间延时,该延时也为τa
步骤2-2:第1个第一级延时线由8个D触发器和8个延时为τ1的延时单元组成,8个延时单元是串联的,FA信号从第一个延时单元输入,每个延时单元的输出都与D触发器的D端连接,FB信号作为8个D触发器的时钟直接与CP端连接,输入的FA和FB信号经该延时线生成8路分别用FQA0、FQA1、…、FQA7表示的状态信号,这些信号依次由第1个第一级延时线中的8个D触发器的Q端输出,再通过第1个8线-3线优先编码器编码,形成一个三位状态码,它表示在开始信号到来后第1个第一级延时线测量得到的自开始信号上升沿起到随后到来的第一个时钟信号上升沿止的用T11表示的时间间隔内包含的整τ1时间间隔的个数,用N11表示这个三位数据;
第2个第一级延时线与第1个第一级延时线的结构相同,输入的FC和FD信号经该延时线生成8路分别用FQB0、FQB1、…、FQB7表示的状态信号,这些信号依次由第2个第一级延时线中的8个D触发器的Q端输出,再通过第2个8线-3线优先编码器编码,形成一个三位状态码,它表示在自停止信号上升沿起到随后到来的第一个时钟信号上升沿止的用T21表示的时间间隔内包含的整τ1时间间隔的个数,用N21表示这个三位数据;
步骤3包括以下步骤:
步骤3-1:上述第1个第一级延时线还生成8路阶跃信号,分别用FDA0、FDA1、…、FDA7表示,这些阶跃信号依次由第1个第一级延时线中的8个串联的延时单元给出,每经过一个延时单元输出一路信号,这样相邻两路阶跃信号的上升沿之间有τ1的时间间隔,将这8路信号经过τb延时后,送入第1个8选1多路选择器,并用第1个8线-3线优先编码器输出的三位状态码作为多路选择器的选通信号,8路阶跃信号经τb延时的目的是为了保证三位选通信号比8路阶跃信号先到达多路选择器;
上述第2个第一级延时线也生成8路阶跃信号,分别用FDB0、FDB1、…、FDB7表示,这些阶跃信号依次由第2个第一级延时线中的8个串联的延时单元给出,每经过一个延时单元输出一路信号,这样相邻两路阶跃信号的上升沿之间有τ1的时间间隔,将这8路信号经过τb延时后,送入第2个8选1多路选择器,并用第2个8线-3线优先编码器输出的三位状态码作为多路选择器的选通信号,8路阶跃信号经τb延时的目的同样是为了保证三位选通信号比8路阶跃信号先到达多路选择器;
步骤3-2:上述第1个8选1多路选择器根据选通信号选择输入信号中上升沿领先于步骤2中所述的FB信号上升沿小于一个τ1时间间隔的那路信号作为第1个第二级延时线的一个输入信号SA,FB信号经过延时单元τc补偿了从第1个第一级延时线到第1个8选1多路选择器之间的电路处理时间后作为第1个第二级延时线的另一个输入信号SB,阶跃信号SA上升沿和阶跃信号SB上升沿之间的时间间隔等于T12
上述第2个8选1多路选择器根据选通信号选择输入信号中上升沿领先于步骤2中所述的FD信号上升沿小于一个τ1时间间隔的那路信号作为第2个第二级延时线的一个输入信号SC,FD信号经过延时单元τc补偿了从第2个第一级延时线到第2个8选1多路选择器之间的电路处理时间后作为第2个第二级延时线的另一个输入信号SD,阶跃信号SC上升沿和阶跃信号SD上升沿之间的时间间隔等于T22
步骤3-3:上述第1个第二级延时线由16个延时为τ3的延时单元,16个D触发器和16个延时为τ4的延时单元组成,且τ4略小于τ3,它们按下述方式连接,将16个延时为τ3的延时单元串联,SA信号从第一个延时为τ3的延时单元输入,每个τ3延时单元的输出都与D触发器的D端连接,将16个延时为τ4的延时单元也串联,SB信号从第一个延时为τ4的延时单元输入,每个τ4延时单元的输出都作为一个D触发器的时钟与CP端连接;
上述第2个第二级延时线也由16个延时为τ3的延时单元,16个D触发器和16个延时为τ4的延时单元组成,且τ4略小于τ3,它们按下述方式连接,将16个延时为τ3的延时单元串联,SC信号从第一个延时为τ3的延时单元输入,每个τ3延时单元的输出都与D触发器的D端连接,将16个延时为τ4的延时单元也串联,SD信号从第一个延时为τ4的延时单元输入,每个τ4延时单元的输出都作为一个D触发器的时钟与CP端连接;
上述两个第二级延时线的分辨率τ2=τ34
步骤3-4:上述SA和SB信号经第1个第二级延时线生成16路分别用SQA0、SQA1、…、SQA15,这些信号依次由第1个第二级延时线中的16个D触发器的Q端输出,再通过第1个16线-4线优先编码器编码后得到一个四位状态码,它表示T12中包含的整τ2时间间隔的个数,用N12表示;
上述SC和SD信号经第2个第二级延时线生成16路分别用SQB0、SQB1、…、SQB15,这些信号依次由第2个第二级延时线中的16个D触发器的Q端输出,再通过第2个16线-4线优先编码器编码后得到一个四位状态码,它表示T22中包含的整τ2时间间隔的个数,用N22表示。
2. 根据权利要求1所述的用两级级联延时线法测量时间间隔的方法而提出的装置,其特征在于它含有:
(1)一个18位二进制计数器,有一个时钟信号端,其计数输入端与一个输入为开始信号和停止信号的或门的输出端相连;
(2)第1、第2两个预处理电路,它们各自含有依次串联的3个D触发器以及连接在第1个D触发器Q端且用于消除处理过程中延时时间的延时器,其延时时间为τa;各自所述的第1个D触发器时钟端分别与上述开始或停止信号连接,而其余D触发器的时钟端输入上述时钟信号;
(3)第1、第2两个第一级延时线分别由8个D触发器和8个延时为τ1的延时单元组成,每个D触发器的时钟端分别与第1、第2两个预处理电路中最后一个D触发器的Q端相连,每个延时线中的8个延时单元是串联的,首个延时单元与预处理电路中τa延时单元的输出相连,每个延时单元的输出又与D触发器的D端连接;
(4)第1、第2两个8线-3线优先编码器各自的8个输入端分别与上述第1、第2两个第一级延时线的8个D触发器的Q端连接;
(5)第1、第2两个8选1多路选择器各自的8个数据输入端分别通过一个延时时间为τb的延时单元与上述第1、第2两个第一级延时线中8个延时为τ1的延时单元的输出端相连,而各自的选通信号输入端分别与上述第1、第2两个8线-3线优先编码器的输出端相连;
(6)第1、第2两个第二级延时线分别由16个延时为τ3的延时单元,16个D触发器和16个延时为τ4的延时单元组成,16个延时为τ3的延时单元串联,每个τ3延时单元的输出都与D触发器的D端连接,16个延时为τ4的延时单元也串联,每个τ4延时单元的输出都作为一个D触发器的时钟与CP端连接,第1、第2两个第二级延时线各自的第一个τ3延时单元的输入端分别接第1、第2两个8选1多路选择器的输出端,而各自的第一个τ4延时单元的输入端分别接τc延时器的输出端,τc延时器的输入端分别与第1、第2两个预处理电路的最后一个D触发器的Q端相连;
(7)第1、第2两个16线-4线编码器各自的输入端分别接上述第1、第2两个第二级延时线中16个D触发器的Q端;
(8)数据组合电路设有N0、N11、N12、N21、N22共5个数据输入端;
(9)计算机,它的数据输入端与上述数据组合电路的32位数据构成的数组输出端相连,计算机按Tm=N0τ0+(N11τ1+N12τ2)-(N21τ1+N22τ2)计算得到时间间隔Tm的实际测量值。
CNB2005100117139A 2005-05-13 2005-05-13 用两级级联延时线法测量时间间隔的方法及装置 Expired - Fee Related CN100412729C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2005100117139A CN100412729C (zh) 2005-05-13 2005-05-13 用两级级联延时线法测量时间间隔的方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2005100117139A CN100412729C (zh) 2005-05-13 2005-05-13 用两级级联延时线法测量时间间隔的方法及装置

Publications (2)

Publication Number Publication Date
CN1696845A CN1696845A (zh) 2005-11-16
CN100412729C true CN100412729C (zh) 2008-08-20

Family

ID=35349600

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100117139A Expired - Fee Related CN100412729C (zh) 2005-05-13 2005-05-13 用两级级联延时线法测量时间间隔的方法及装置

Country Status (1)

Country Link
CN (1) CN100412729C (zh)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101515155B (zh) * 2008-02-18 2010-10-13 瑞昱半导体股份有限公司 时间数字转换电路及其相关方法
CN101738930B (zh) * 2008-11-12 2012-01-11 联芯科技有限公司 一种时钟校准方法、装置和系统
CN102025350B (zh) * 2009-09-18 2013-03-06 中芯国际集成电路制造(上海)有限公司 脉冲衰减环路及延迟测量装置
CN102073268B (zh) * 2009-11-24 2012-07-04 华东光电集成器件研究所 一种高精度脉冲时间间隔测量电路
CN101936751B (zh) * 2010-07-20 2012-07-04 兰州大学 采用二级细分提高编码器分辨力的方法和电路
CN102736511B (zh) * 2011-04-06 2014-08-20 中国科学院高能物理研究所 时间测量系统及时间测量方法
CN102346236B (zh) * 2011-06-21 2013-06-05 电子科技大学 一种时间参数测量系统
CN102243474A (zh) * 2011-07-08 2011-11-16 四川省绵阳西南自动化研究所 一种高值脉冲间隔数据采集装置
CN102495349B (zh) * 2011-12-12 2014-07-02 中国科学院深圳先进技术研究院 路径延时在线测量电路
CN102914419B (zh) * 2012-09-25 2016-03-16 中国科学院安徽光学精密机械研究所 两路反馈信号相对时差的精确测量系统
CN103197530B (zh) * 2013-03-26 2015-11-25 北京振兴计量测试研究所 一种提高测时分辨率的装置
CN103472712B (zh) * 2013-09-26 2016-01-27 中国科学技术大学 一种基于fpga的高精度高集成度时间数字转换器及实现方法
CN103869156B (zh) * 2014-04-02 2016-04-20 石家庄数英仪器有限公司 一种双混频时差测量方法及测量系统
CN104133367B (zh) * 2014-07-07 2017-02-01 中国电子科技集团公司第四十一研究所 一种提取待测时钟信号时间间隔参数的电路及方法
CN104714403B (zh) * 2015-04-03 2017-02-22 北京福星晓程电子科技股份有限公司 一种基于fpga的时间测量系统及方法
CN105245209B (zh) * 2015-10-10 2018-01-09 深圳市建恒测控股份有限公司 一种延时线电路及其盲区的避开方法
CN109444856B (zh) * 2018-08-31 2020-07-31 西安电子科技大学 一种应用于高分辨率时间数字转换器的整数周期测量电路
CN109407500B (zh) * 2018-11-22 2021-03-23 深圳天眼激光科技有限公司 一种基于fpga的时间间隔测量方法
CN110147037B (zh) * 2019-06-19 2021-03-30 东软医疗系统股份有限公司 时间数字转换器调节方法及装置
CN112764342B (zh) * 2019-11-01 2022-02-18 北京一径科技有限公司 一种时间测量装置和方法
CN111351990A (zh) * 2020-04-07 2020-06-30 国网江苏省电力有限公司检修分公司 一种直流输电电信号触发脉冲测试方法及系统
CN112650044B (zh) * 2020-12-24 2021-09-10 中国科学院精密测量科学与技术创新研究院 基于延时环冗余状态信息的高精度时间测量装置及方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN86108211A (zh) * 1985-12-12 1987-08-12 德国Itt工业有限公司 数字相位表电路
US20040007980A1 (en) * 2002-07-09 2004-01-15 Hakuyo Denkyuu Kabushiki Kaisha Tubular LED lamp

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN86108211A (zh) * 1985-12-12 1987-08-12 德国Itt工业有限公司 数字相位表电路
US20040007980A1 (en) * 2002-07-09 2004-01-15 Hakuyo Denkyuu Kabushiki Kaisha Tubular LED lamp

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
基于ISA总线的微秒级同步器研制. 党钊,李小群,唐军,陈骥.兵工自动化,第23卷第5期. 2004
基于ISA总线的微秒级同步器研制. 党钊,李小群,唐军,陈骥.兵工自动化,第23卷第5期. 2004 *

Also Published As

Publication number Publication date
CN1696845A (zh) 2005-11-16

Similar Documents

Publication Publication Date Title
CN100412729C (zh) 用两级级联延时线法测量时间间隔的方法及装置
CN100545780C (zh) 利用相移周期波形进行时间测量的电路、方法、系统及仪器
CN106019923B (zh) 一种基于fpga的时间数字变换器
CN101783665B (zh) 一种可编程步进延时时基和采样系统
CN102346236B (zh) 一种时间参数测量系统
Kwiatkowski et al. Efficient implementation of multiple time coding lines-based TDC in an FPGA device
CN201654786U (zh) 一种可编程步进延时时基和采样系统
CN102067456A (zh) 用于估计与时间差有关的数据的装置和方法和用于校准延迟线的装置和方法
WO2003081266A1 (en) Timing measurement system and method using a component-invariant vernier delay line
CN101271142B (zh) 互补金属氧化物半导体单片集成的峰值检测电路
CN103580656A (zh) 一种随机取样过程中的触发抖动实时校正电路及方法
KR101503732B1 (ko) 시간-디지털 변환기
JP2011191178A (ja) 時間幅測定装置
Arabul et al. Precise multi-channel timing analysis system for multi-stop LIDAR correlation
Adamič et al. A fast high-resolution time-to-digital converter implemented in a Zynq 7010 SoC
Kinniment et al. Measuring deep metastability
CN102104384A (zh) 差分延时链单元及包括其的时间数字转换器
CN110658715B (zh) 一种基于抽头动态可调进位链细时间内插延时线的tdc电路
RU2303803C2 (ru) Преобразователь время-код
CN114326358B (zh) 一种多链并行分割高精度fpga时间数字转换方法
CN110729988A (zh) 输出时钟抖动信号的电路、输出装置、检测系统及方法
CN100579134C (zh) 基于模数转换的调制域分析模块
CN103425043A (zh) 基于usb的高精度时间数字转换器
CN102914699A (zh) 调制域测量系统及其方法
Salomon et al. BOUNCE: A new high-resolution time-interval measurement architecture

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080820

Termination date: 20110513