CN100391001C - 非易失性存储器及其制造方法 - Google Patents

非易失性存储器及其制造方法 Download PDF

Info

Publication number
CN100391001C
CN100391001C CNB200510056835XA CN200510056835A CN100391001C CN 100391001 C CN100391001 C CN 100391001C CN B200510056835X A CNB200510056835X A CN B200510056835XA CN 200510056835 A CN200510056835 A CN 200510056835A CN 100391001 C CN100391001 C CN 100391001C
Authority
CN
China
Prior art keywords
layer
nonvolatile memory
dielectric layer
block
metal gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB200510056835XA
Other languages
English (en)
Other versions
CN1838414A (zh
Inventor
张国华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Macronix International Co Ltd
Original Assignee
Macronix International Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Macronix International Co Ltd filed Critical Macronix International Co Ltd
Priority to CNB200510056835XA priority Critical patent/CN100391001C/zh
Publication of CN1838414A publication Critical patent/CN1838414A/zh
Application granted granted Critical
Publication of CN100391001C publication Critical patent/CN100391001C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明是有关于一种非易失性存储器及其制造方法。该非易失性存储器,其是由基底、金属栅极层、源极区与漏极区、隧穿介电层、电荷陷入层、阻挡介电层以及沟道区所构成。金属栅极层设置在基底上。源极区与漏极区设置于金属栅极层两侧的基底中。隧穿介电层设置于金属栅极层与基底之间。电荷陷入层设置于隧穿介电层与金属栅极层之间,其中电荷陷入层是由多个电荷陷入区块所构成,且这些电荷陷入区块是由一沟渠所分隔。阻挡介电层设置于电荷陷入层与金属栅极层之间,且填满电荷陷入层中的沟渠。沟道区设置于电荷陷入层下方及源极区与漏极区之间的基底中。

Description

非易失性存储器及其制造方法
技术领域
本发明涉及一种半导体元件及其制造方法,特别是涉及一种非易失性存储器及其制造方法。
背景技术
在各种非易失性存储器(存储器即为存储介质、内存、存储器,以下均称为存储器)产品中,具有可进行多次资料的存入、读取、擦除等动作,且存入的资料在断电后也不会消失的优点的可电擦除且可程式只读存储器(EEPROM),已成为个人电脑和电子设备所广泛采用的一种存储器元件。
典型的可电擦除且可程式只读存储器是以掺杂的多晶硅(polysilicon)制作浮置栅极(floating gate)与控制栅极(control gate)。习知技术中,亦有采用电荷陷入层(charge trapping layer)取代多晶硅浮置栅极,此电荷陷入层的材料例如是氮化硅。这种氮化硅电荷陷入层上下通常各有一层氧化硅,  而形成氧化硅/氮化硅/氧化硅(oxide-nitride-oxide,简称ONO)复合层。此种元件通称为硅/氧化硅/氮化硅/氧化硅/硅(SONOS)元件。
氮化硅只读存储器是一种目前业界所习知的非易失性存储器。请参阅图1所示,其是由基底100、栅极结构111、源极区102a和漏极区102b以及间隔壁113所构成。其中栅极结构111设置在基底100上,此栅极结构111从基底100起依序为隧穿氧化层101(氧化硅)、电荷陷入层103(氮化硅)、阻挡介电层105(氧化硅)、栅极107(掺杂多晶硅),而构成硅/氧化硅/氮化硅/氧化硅/硅(SONOS)的结构。
对于上述存储单元而言,为了使热电子更容易隧穿过隧穿氧化层101进入电荷陷入层103,并陷于电荷陷入层103里,需降低隧穿氧化层101的厚度。然而,要制作出厚度薄的隧穿氧化层101,在工艺上有一定的困难度。举例来说,在制作厚度较薄的隧穿氧化层101时,对于厚度均匀性的控制、缺陷密度的调降等是有困难的。而且,隧穿氧化层101的厚度若是过薄,又容易导致漏电流,而影响资料储存的效能,并导致存储单元的可靠度(reliability)变差。
另外,在上述习知的存储单元结构中,栅极107的材料为掺杂多晶硅,且阻挡介电层105的材料为氧化硅。此种材料搭配容易产生栅耗尽(gatedepletion)现象,在界面形成一个势垒(barrier),使电流的传递发生困难。另外,掺杂多晶硅的电阻值较高,而且多晶硅内掺杂的硼离子会沿着多晶硅的晶粒边界扩散,穿透阻挡介电层105,而造成所谓硼穿透(boronpenetration)效应。此种硼穿透效应会影响沟道的掺质浓度,进而改变存储单元阈值电压(threshold voltage),而降低存储单元的稳定性与可靠度。
再者,上述的存储单元结构在形成间隔壁113时,由于ONO结构与间隔壁113的蚀刻选择性相似,因此,在进行间隔壁113蚀刻时会侵蚀到硅沟道,同样也会导致存储单元的可靠度变差。
除此之外,随着半导体元件集成度(integrity)的增加,非易失性存储器亦往单一存储单元多位元储存的趋势发展。虽然氮化硅只读存储器因氮化硅层的特性,可以藉由改变栅极与其两侧的源极/漏极区上所施加的电压,在单一的存储单元之中写入四种状态,为一种单存储单元二位元(2bits/cell)储存的非易失性存储器。然而,同一存储单元的两个位元彼此会互相影响而产生所谓电子二次注入效应(electron secondary effect),导致储存的资料无法完全擦除或需要较长的擦除时间的问题,还可能会降低存储器元件的可靠度。
发明内容
本发明的目的在于,克服现有的非易失性存储器存在的缺陷,而提供一种新型结构的非易失性存储器,所要解决的技术问题是使其能够在单一存储单元中储存多位元资料,并可改善阻挡介电层的品质,以及提升存储单元的栅极耦合率,进而降低操作电压,而达到增进存储器的效能与提高存储单元的稳定性与可靠度的效果,从而更加适于实用。
本发明的另一目的在于,提供一种新的非易失性存储器的制造方法,所要解决的技术问题是使其在单一存储单元中可以储存多位元资料,因而得以增加元件的集成度,并且能够避免漏电流的问题,提高存储单元编程/擦除效率与可靠度,从而更加适于实用。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。为了达到上述发明目的,依据本发明的一种非易失性存储器,此非易失性存储器是由基底、金属栅极层、源极区与漏极区、隧穿介电层、电荷陷入层、阻挡介电层以及沟道区所构成的。其中,金属栅极层是设置在基底上。源极区与漏极区设置于金属栅极层两侧的基底中。隧穿介电层设置于金属栅极层与基底之间,且隧穿介电层的介电常数大于4。电荷陷入层是设置于隧穿介电层与金属栅极层之间,其中电荷陷入层是由多个电荷陷入区块所构成,且这些电荷陷入区块是由一沟渠所分隔,而形成电荷陷入区块阵列,电荷陷入区块阵列从源极区至漏极区的方向是为列的方向,每一列包括两个电荷陷入区块,每一行则包括n个(n为正整数)电荷陷入区块。阻挡介电层设置于电荷陷入层与金属栅极层之间,且阻挡介电层填满电荷陷入层中的沟渠。沟道区设置于电荷陷入层下方及源极区与漏极区之间的基底中。非易失性存储器在未写入资料的状态下,同一列的电荷陷入区块下方的沟道区具有相同的阈值电压,不同列的电荷陷入区块则具有不同的阈值电压。
依照本发明的较佳实施例所述的非易失性存储器,其中隧穿介电层的材料例如是氧化铝铪,阻挡介电层的材料例如是氧化铝,金属栅极层的材料例如是氮化硅钽,电荷陷入层的材料例如是氮化硅。
依照本发明的较佳实施例所述的非易失性存储器,更可以在金属栅极层上设置导体层,导体层的材料例如是硅化锗。
依照本发明的较佳实施例所述的非易失性存储器,更可以在金属栅极层与源极区与漏极区上设置一金属硅化物层,金属硅化物层的材料包括硅化锗镍。
依照本发明的较佳实施例所述的非易失性存储器,其中隧穿介电层、电荷陷入层、阻挡介电层以及金属栅极层构成一栅极结构。而且,更可以在栅极结构的侧壁设置一间隔壁。
在上述结构中,电荷陷入层是由多个电荷陷入区块所构成,且由于不同列的电荷陷入区块具有不同的阈值电压,因此可以在单一存储单元中储存多个位元的资料,而可以提升元件集成度。而且,由于沟渠将电荷陷入层分离成独立的电荷陷入区块(亦即,存储单元的各个位元彼此分开),因此还可以避免所谓二次电子注入的问题产生,而可以提升元件可靠度。
此外,本发明因采用高介电常数材料,例如是氧化铝铪,作为存储单元的隧穿介电层,此种材料形成的薄膜厚度均匀、界面品质佳,且热稳定性高,进而能制作出集成度更高的集成电路。而且,采用高介电常数材料可以减少漏电流的产生,而能够提高编程/擦除效率。
另外,使用其他材料例如是氧化铝作为阻挡介电层可以提升阻挡介电层的品质,并提高存储单元的栅极耦合率,而能够降低操作电压,增进存储单元的效能。还有,以金属栅极层取代传统多晶硅栅极,可以避免硼穿透的问题,并能够增加栅极的导电能力,而提高存储单元的稳定性与可靠度。除此之外,采用金属材料作为栅极层,亦可以缩小栅极层的厚度,而有利于增加存储单元的集成度。
本发明的目的及解决其技术问题还采用以下的技术方案来实现。又,为了达到上述发明目的,依据本发明的一种非易失性存储器的制造方法,首先提供基底,在基底上形成隧穿介电层。之后,在隧穿介电层上形成电荷陷入层,再图案化电荷陷入层,于电荷陷入层中形成一个沟渠。此沟渠将电荷陷入层分隔成多个电荷陷入区块,这些电荷陷入区块形成一电荷陷入区块阵列。电荷陷入区块阵列从一位线至另一位线的方向是为列的方向,每一列包括两个电荷陷入区块,每一行则包括n个(n为正整数)电荷陷入区块。接着,在电荷陷入层上形成阻挡介电层,阻挡介电层填满电荷陷入层中的沟渠。继而,在阻挡介电层上形成金属栅极层。然后,进行阈值电压调整步骤,使不同列的电荷陷入区块下方的沟道区具有不同的阈值电压。
依照本发明较佳实施例所述的非易失性存储器的制造方法,其中隧穿介电层的材料例如是氧化铝铪,其形成方法可以是原子层沉积法(atomiclayer deposition,ALD)。
依照本发明较佳实施例所述的非易失性存储器的制造方法,其中形成电荷陷入层的方法例如是低压化学气相沉积法,而形成金属栅极层的方法可以是反应性溅镀法。
依照本发明较佳实施例所述的非易失性存储器的制造方法,其中于形成金属栅极层之后,更包括在金属栅极层、源极区与漏极区上形成金属硅化物层,形成金属硅化物层的方法例如是:先在基底上形成导体层,之后进行一光刻蚀刻工艺,移除金属栅极层、源极区与漏极区以外的区域上的导体层。继而在导体层上进行一自行对准硅化物工艺。
依照本发明较佳实施例所述的非易失性存储器的制造方法,其中隧穿介电层、电荷陷入层、阻挡介电层以及金属栅极层构成一栅极结构。而且,更可以于形成金属栅极层之后,在栅极结构的侧壁形成间隔壁。
本发明利用一个简单的步骤,图案化电荷陷入层,将电荷陷入层分隔成多个电荷陷入区块,不同列的电荷陷入区块下方的沟道区具有不同的阈值电压,而形成多位元结构。因此可以在单一存储单元中储存多个位元的资料量,而能够提升元件资料储存量与元件集成度。而且,由于以沟渠将电荷陷入层分离成多个电荷陷入区块(亦即,存储单元的各个位元彼此分开),因此还可以避免所谓二次电子注入的问题产生,而可以提升元件可靠度。
此外,本发明因采用高介电常数材料,例如是氧化铝铪,作为存储单元的隧穿介电层,此种材料形成的薄膜厚度均匀、界面品质佳,且热稳定性高,因而能制作出集成度更高的存储器。而且,采用高介电常数材料可以减少漏电流的产生,能够提高编程/擦除效率。
本发明与现有技术相比具有明显的优点和有益效果。经由上述可知,本发明是有关于一种非易失性存储器及其制造方法。该非易失性存储器,其是由基底、金属栅极层、源极区与漏极区、隧穿介电层、电荷陷入层、阻挡介电层以及沟道区所构成。金属栅极层设置在基底上。源极区与漏极区设置于金属栅极层两侧的基底中。隧穿介电层设置于金属栅极层与基底之间。电荷陷入层设置于隧穿介电层与金属栅极层之间,其中电荷陷入层是由多个电荷陷入区块所构成,且这些电荷陷入区块是由一沟渠所分隔。阻挡介电层设置于电荷陷入层与金属栅极层之间,且填满电荷陷入层中的沟渠。沟道区设置于电荷陷入层下方及源极区与漏极区之间的基底中。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。
附图说明
图1为习知一种存储单元的结构剖面图。
图2A为本发明一较佳实施例的一种非易失性存储器的结构俯视图。
图2B为图2A中沿A-A’线的一种非易失性存储器的结构剖面图。
图2C为本发明另一实施例的一种非易失性存储器的结构俯视图。
图3A至图3G为依照本发明一实施例的一种非易失性存储器的制造流程俯视图。
图4A至图4G为图3A至图3G中沿B-B’线的制造流程剖面图。
100、200:基底             102a、202a:源极区
102b、202b:漏极区         101:隧穿氧化层
103、203:电荷陷入层       105、205:阻挡介电层
107:栅极                  111、211:栅极结构
113、213:间隔壁           201:隧穿介电层:
204:沟渠                  203a、203b、203c:电荷陷入区块
203d、203e:电荷陷入区块   203f:电荷陷入区块
207’:金属材料层          207:金属栅极层
209:导体层                221:金属硅化物层
230、230a、                230b、230c:沟道区
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的非易失性存储器及其制造方法其具体实施方式、结构、制造方法、步骤、特征及其功效,详细说明如后。
图2A所绘示为本发明一较佳实施例的一种非易失性存储器的结构俯视图。而图2B则是绘示图2A中沿A-A’线的结构剖面图。图2C所绘示为本发明另一较佳实施例的一种非易失性存储器的结构俯视图。
请参阅图2A与图2B所示,本发明的非易失性存储器是由基底200、金属栅极层207、源极区202a与漏极区202b、隧穿介电层201、电荷陷入层203、阻挡介电层205以及沟道区230所构成的。其中,金属栅极层207是设置在基底200上,其材料例如是氮化硅钽。源极区202a与漏极区202b设置于金属栅极层207两侧的基底200中。隧穿介电层201设置于金属栅极层207与基底200之间,且隧穿介电层201的介电常数大于4,其材料例如是氧化铝铪。电荷陷入层203是设置于隧穿介电层201与金属栅极层207之间,其材料例如是氮化硅。当然,电荷陷入层203的材料并不限于氮化硅,也可以是其他能够使电荷陷入于其中的材料,例如钽氧化层、钛酸锶层与铪氧化层等。阻挡介电层205是设置于电荷陷入层203与金属栅极层207之间,其材料例如是氧化铝。沟道区230设置在电荷陷入层203下方及源极区202a与漏极区202b之间的基底200中。
其中,电荷陷入层203是由多个电荷陷入区块所构成,这些电荷陷入区块是由一个沟渠204所分隔,而形成电荷陷入区块阵列,电荷陷入区块阵列从源极区202a至漏极区202b的方向是为列的方向,每一列包括两个电荷陷入区块,每一行则包括数个电荷陷入区块。阻挡介电层205填满电荷陷入层203中的沟渠204。而且,此非易失性存储器在未写入资料的状态下,同一列的电荷陷入区块下方的沟道区具有相同阈值电压,不同列之些电荷陷入区块则具有不同的阈值电压。
请参阅图2A所示,在本实施例中是以分成(2×3阵列)六个电荷陷入区块(203a、203b、203c、203d、203e、203f)为例作说明。在未写入资料的状态下,第一列中的电荷陷入区块203a与电荷陷入区块203b下方的沟道区230a具有相同的阈值电压。第二列中的电荷陷入区块203c与电荷陷入区块203d下方的沟道区230b具有相同的阈值电压。第三列中的电荷陷入区块203e与电荷陷入区块203f下方的沟道区230c具有相同的阈值电压。第一列中的电荷陷入区块203a和电荷陷入区块203b下方的沟道区230a、第二列中的电荷陷入区块203c和电荷陷入区块203d下方的沟道区230b与第三列中的电荷陷入区块203e和电荷陷入区块203f下方的沟道区230c各具有不同的阈值电压。如此一来,在单一存储单元中即可储存六个位元的资料,而能够提升元件的集成度。
之后,可以在金属栅极层207上设置导体层209,导体层209的材料例如是硅化锗。另外,还可以在金属栅极层207与源极区202a与漏极区202b上设置金属硅化物层221,金属硅化物层221的材料例如是硅化锗镍。前述的导体层209或金属硅化物层221皆有提高栅极导电能力、降低电阻值的功效,能够提高存储器的运作速度。
上述的隧穿介电层201、电荷陷入层203、阻挡介电层205以及金属栅极层207构成一栅极结构211。此外,更可以于栅极结构211的侧壁设置一间隔壁213。
在上述结构中,电荷陷入层203中的沟渠204将电荷陷入层203分隔成六个电荷陷入区块(203a、203b、203c、203d、203e、203f)。电荷陷入区块203a和电荷陷入区块203b下方的沟道区230a、电荷陷入区块203c和电荷陷入区块203d下方的沟道区230b与电荷陷入区块203e和电荷陷入区块203f下方的沟道区230c具有不同的阈值电压,而形成六位元结构。因此可以在单一存储单元中储存六个位元的资料量,而可以提升元件集成度。而且,由于沟渠204将电荷陷入层203分离成独立的六个电荷陷入区块(亦即,存储单元的六个位元彼此分开),因此还可以避免所谓二次电子注入的问题产生,而可以提升元件可靠度。
以上的结构是以使电荷陷入层203分离成六个电荷陷入区块203a~203f为例作说明。当然,电荷陷入层203也可以分离成四个电荷陷入区块(例如分离成图2C所示的四个电荷陷入区块203a、203b、203c、204d)、六个电荷陷入区块,或多于六个电荷陷入区块,然后再调整不同列的电荷陷入区块下方的沟道区具有不同的启始值电压,而形成多位元结构。
此外,本发明因采用高介电常数材料,例如是氧化铝铪,作为存储单元的隧穿介电层,此种材料形成的薄膜厚度均匀、界面品质佳,且热稳定性高,进而能制作出集成度更高的集成电路。而且,采用高介电常数材料可以减少漏电流的产生,而能够提高编程/擦除效率。
另外,使用其他材料例如是氧化铝作为阻挡介电层可以提升阻挡介电层的品质,并提高存储单元的栅极耦合率,而能够降低操作电压,增进存储单元的效能。还有,以金属栅极层取代传统多晶硅栅极,可以避免硼穿透的问题,并能够增加栅极的导电能力,而提高存储单元的稳定性与可靠度。除此之外,采用金属材料作为栅极层,亦可以缩小栅极层的厚度,而有利于增加存储单元的集成度。
接下来说明上述实施例的非易失性存储器的制造方法。图3A至图3G所绘示为本发明一种非易失性存储器的制造流程俯视图。图4A至图4G是分别绘示图3A至图3G中沿B-B’线的制造流程剖面图。
首先,请参阅图3A与图4A所示,提供基底200,此基底200例如是硅基底。然后,在基底200上形成隧穿介电层201。隧穿介电层201的材料例如是介电常数大于4的绝缘材料,其例如是氧化铝铪。隧穿介电层201的形成方法可以是原子层沉积法。之后,在隧穿介电层201上形成电荷陷入层203,其材料例如是氮化硅,形成的方法例如是低压化学气相沉积法。当然,电荷陷入层203的材料并不限于氮化硅,也可以是其他能够使电荷陷入于其中的材料,例如钽氧化层、钛酸锶层与铪氧化层等。
继而,请参阅图3B与图4B所示,图案化电荷陷入层203,于电荷陷入层203中形成沟渠204。图案化电荷陷入层203的方法例如是先于电荷陷入层203上形成一层图案化光刻胶层(未绘示),再以此图案化光刻胶层为掩模,蚀刻电荷陷入层203,而形成沟渠204。其中,沟渠204将电荷陷入层203分隔成多个电荷陷入区块。在本实施例中,是以形成六个电荷陷入区块作说明。当然,电荷陷入层203也可以分离成四个电荷陷入区块、八个电荷陷入区块或多于八个电荷陷入区块的2n个电荷陷入区块(n为大于4的正整数),其端视元件的设计而定。
接着,请参阅图3C与图4C所示,在电荷陷入层203上形成阻挡介电层205,填满电荷陷入层203中的沟渠204。阻挡介电层205的材料例如是氧化铝,其形成方法例如是化学气相沉积法。
继而,请参阅图3D与图4D所示,在阻挡介电层205上形成一层金属材料层207’。金属材料层207’的材料例如是氮化硅钽,形成方法可以是反应性溅镀法。
接着,请参阅图3E与图4E所示。利用掩模(未绘示)图案化金属材料层207’,用以定义出金属栅极层207。在定义金属栅极层207的同时,继续以相同的掩模图案化栅极介电层205、电荷陷入层203与隧穿介电层201而定义出栅极结构211。亦即,栅极结构211是由隧穿介电层201、电荷陷入层203、阻挡介电层205以及金属栅极层207所构成的。在本实施例中,每一存储单元的电荷陷入层203至少包括由沟渠204所隔开的六个分离的电荷陷入区块203a、203b、203c、203d、203e、203f,其中,电荷陷入区块203a、203b、203c、203d、203e、203f是成一个2×3阵列。当然,电荷陷入层203也可以分离成四个电荷陷入区块(例如分离成图2C所示的四个电荷陷入区块203a、203b、203c、203d)、八个电荷陷入区块或多于八个电荷陷入区块的2n个电荷陷入区块(n为大于4的正整数),其端视元件的设计而定。
然后,以栅极结构211为掩模进行离子注入工艺,而形成源极区202a与漏极区202b。所注入的离子可以是P型离子或N型离子,其端视所欲形成的元件型态而定。
之后,请参阅图3F与图4F所示,进行一阈值电压的调整工艺。首先在基底200上形成一层图案化光刻胶层212,此图案化光刻胶层212暴露出电荷陷入区块203c、203d上方的金属栅极层207。然后,以图案化光刻胶层212为掩模,进行离子注入步骤,而于电荷陷入区块203c、203d下方的沟道区230b注入掺质,以调整电荷陷入区块203c、203d下方的沟道区230b的阈值电压。于是,电荷陷入区块203c、203d下方的沟道区230b与电荷陷入区块203a、203b下方的沟道区230a具有不同的阈值电压。重复上述的方法,可以调整电荷陷入区块203e、203f下方的沟道区230c具有另一阈值电压。因而,可以形成单一存储单元六位元结构,储存六位元的资料。
继而,请参阅图3G与图4G所示。于定义出栅极结构211之后,可以在栅极结构211侧壁形成间隔壁213。间隔壁213的材料例如是氧化硅、氮化硅等绝缘材料,其形成方法例如是先形成一层绝缘材料层(未绘示),进行非等向性蚀刻工艺,只留下位于栅极结构211侧壁的绝缘材料层。
此外,还可以于形成金属栅极层207之后,在金属栅极层207上形成导体层209。导体层209的材料例如是硅化锗,其形成方法例如是化学气相沉积法。另外,也可以于形成导体层209之后,在导体层209、源极区202a与漏极区202b上形成金属硅化物层221。金属硅化物层221的材料例如是硅化锗镍,其形成方法例如是先在基底200上形成导体层(未绘示),之后进行一光刻蚀刻工艺,移除金属栅极层207、源极区202a与漏极区202b以外的区域上的导体层。继而可以在导体层上进行一自行对准硅化物工艺,而形成金属硅化物层221。上述的导体层209或金属硅化物层221皆有提高栅极导电能力、降低电阻值的功效,能够提高存储器的运作速度。本实施例中是以设置有导体层209与金属硅化物层221为例作说明,但是导体层209或金属硅化物层221的设置是可视实际需要而选择性地设置。
在上述实施例中,本发明藉由图案化电荷陷入层203,于电荷陷入层203中形成沟渠204,而将电荷陷入层203分隔成多个电荷陷入区块。且于形成阻挡介电层205之时,一并填满此沟渠204,而无须以额外的工艺填满此沟渠204。其工艺简便,仅需一道光罩,即可将电荷陷入层203分隔成多个电荷陷入区块,且由于调整不同列的电荷陷入区块具有不同的阈值电压,因此可以形成单一存储单元多位元结构,增加储存资料的位元数。且此一制造方法并不会增加存储单元的体积,又可以提升元件集成度。而且,由于电荷陷入层203分离成六个独立的区域(亦即,存储单元的六个位元彼此分开),因此还可以避免所谓二次电子注入的问题产生。
综上所述,本发明藉由简单的制造方法,图案化电荷陷入层,将电荷陷入层分隔成多个电荷陷入区块而形成多位元结构。而且不同列的电荷陷入区块下方的沟道区具有不同的阈值电压,因此可以在单一存储单元中储存多个位元的资料量,而能够提升元件资料储存量与元件集成度。另外,由于以沟渠将电荷陷入层分离成多个电荷陷入区块(亦即,存储单元的各个位元彼此分开),因此还可以避免所谓二次电子注入的问题产生,而能够提升元件可靠度。
此外,本发明因采用高介电常数材料,例如是氧化铝铪,作为存储单元的隧穿介电层,此种材料形成的薄膜厚度均匀、界面品质佳,且热稳定性高,进而能制作出集成度更高的集成电路。此外,采用高介电常数材料可以减少漏电流的产生,而能够提高编程/擦除效率。
另外,使用其他材料例如是氧化铝作为阻挡介电层可以提升阻挡介电层的品质,并提高存储单元的栅极耦合率,而能够降低操作电压,增进存储单元的效能。还有,以金属栅极层取代传统多晶硅栅极,可以避免硼穿透的问题,并能够增加栅极的导电能力,而提高存储单元的稳定性与可靠度。除此之外,采用金属材料作为栅极层,亦可以缩小栅极层的厚度,而有利于增加存储单元的集成度。
再者,本发明所使用的电荷陷入层、阻挡介电层与金属栅极层各层的材料对于间隔壁具有较大的蚀刻选择比,因而可以避免于蚀刻间隔壁时会侵蚀硅沟道的问题。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的方法及技术内容作出些许的更动或修饰为等同变化的等效实施例,但是凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (20)

1.一种非易失性存储器,其特征在于该非易失性存储器包括:
一基底;
一金属栅极层,设置在该基底上;
一源极区与一漏极区,该源极区与该漏极区设置于该金属栅极层两侧的该基底中;
一隧穿介电层,设置于该金属栅极层与该基底之间,该隧穿介电层的介电常数大于4;
一电荷陷入层,设置于该隧穿介电层与该金属栅极层之间,其中该电荷陷入层是由多个电荷陷入区块所构成,且所述多个电荷陷入区块是由一沟渠所分隔,而形成一电荷陷入区块阵列,该电荷陷入区块阵列从该源极区至该漏极区的方向是为列的方向,每一列包括两个电荷陷入区块,每一行则包括n个电荷陷入区块,n为正整数;
一阻挡介电层,设置于该电荷陷入层与该金属栅极层之间,且该阻挡介电层填满该电荷陷入层中的所述多个沟渠;以及
一沟道区,该沟道区设置在该电荷陷入层下方及该源极区与该漏极区之间的该基底中,该非易失性存储器在未写入资料的状态下,同一列的所述多个电荷陷入区块下方的该沟道区具有相同阈值电压,不同列的所述多个电荷陷入区块则具有不同的阈值电压。
2.根据权利要求1所述的非易失性存储器,其特征在于其中所述的隧穿介电层的材料包括氧化铝铪。
3.根据权利要求1所述的非易失性存储器,其特征在于其中所述的阻挡介电层的材料包括氧化铝。
4.根据权利要求1所述的非易失性存储器,其特征在于其中所述的金属栅极层的材料包括氮化硅钽。
5.根据权利要求1所述的非易失性存储器,其特征在于其中所述的电荷陷入层的材料包括氮化硅。
6.根据权利要求1所述的非易失性存储器,其特征在于更包括一导体层,设置在该金属栅极层上。
7.根据权利要求6所述的非易失性存储器,其特征在于其中所述的导体层的材料包括硅化锗。
8.根据权利要求1所述的非易失性存储器,其特征在于更包括一金属硅化物层,设置在该金属栅极层与该源极区与该漏极区上。
9.根据权利要求8所述的非易失性存储器,其特征在于其中所述的金属硅化物层的材料包括硅化锗镍。
10.根据权利要求1所述的非易失性存储器,其特征在于其中所述的隧穿介电层、该电荷陷入层、该阻挡介电层以及该金属栅极层构成一栅极结构。
11.根据权利要求10所述的非易失性存储器,其特征在于更包括一间隔壁,设置在该栅极结构的侧壁。
12.一种非易失性存储器的制造方法,其特征在于其包括以下步骤:
提供一基底;
在该基底上形成一隧穿介电层;
在该隧穿介电层上形成一电荷陷入层;
图案化该电荷陷入层,于该电荷陷入层中形成一沟渠,该沟渠将该电荷陷入层分离成多个电荷陷入区块,所述多个电荷陷入区块形成一电荷陷入区块阵列,该电荷陷入区块阵列从一位线至另一位线的方向是为列的方向,每一列包括两个电荷陷入区块,每一行则包括n个电荷陷入区块,n为正整数;
在该电荷陷入层上形成一阻挡介电层,且该阻挡介电层填满该电荷陷入层中的该沟渠;
在该阻挡介电层上形成一金属栅极层;以及
进行一阈值电压调整步骤,使不同列的所述多个电荷陷入区块下方的沟道区具有不同的阈值电压。
13.根据权利要求12所述的非易失性存储器的制造方法,其特征在于其中所述的隧穿介电层的材料包括氧化铝铪。
14.根据权利要求12所述的非易失性存储器的制造方法,其特征在于其中形成该隧穿介电层的方法包括原子层沉积法。
15.根据权利要求12所述的非易失性存储器的制造方法,其特征在于其中形成该隧穿介电层的方法包括低压化学气相沉积法。
16.根据权利要求12所述的非易失性存储器的制造方法,其特征在于其中形成该金属栅极层的方法包括反应性溅镀法。
17.根据权利要求12所述的非易失性存储器的制造方法,其特征在于其中于形成该金属栅极层之后,更包括在该金属栅极层、该源极区与该漏极区上形成一金属硅化物层。
18.根据权利要求17所述的非易失性存储器的制造方法,其特征在于其中所述的金属硅化物层的形成方法包括以下步骤:
在该基底上形成一导体层;
进行一光刻蚀刻工艺,移除该金属栅极层、该源极区与该漏极区以外的区域上的导体层;以及
在该导体层上进行一自行对准硅化物工艺。
19.根据权利要求12所述的非易失性存储器的制造方法,其特征在于其中所述的隧穿介电层、该电荷陷入层、该阻挡介电层以及该金属栅极层构成一栅极结构。
20.根据权利要求19所述的非易失性存储器的制造方法,其特征在于更包括于形成该金属栅极层之后,于该栅极结构的侧壁形成一间隔壁。
CNB200510056835XA 2005-03-22 2005-03-22 非易失性存储器及其制造方法 Expired - Fee Related CN100391001C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB200510056835XA CN100391001C (zh) 2005-03-22 2005-03-22 非易失性存储器及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB200510056835XA CN100391001C (zh) 2005-03-22 2005-03-22 非易失性存储器及其制造方法

Publications (2)

Publication Number Publication Date
CN1838414A CN1838414A (zh) 2006-09-27
CN100391001C true CN100391001C (zh) 2008-05-28

Family

ID=37015729

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB200510056835XA Expired - Fee Related CN100391001C (zh) 2005-03-22 2005-03-22 非易失性存储器及其制造方法

Country Status (1)

Country Link
CN (1) CN100391001C (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102693984B (zh) * 2011-03-21 2015-04-15 中国科学院微电子研究所 一种多值非挥发存储器及其制备方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1402345A (zh) * 2001-08-24 2003-03-12 神达电脑股份有限公司 内嵌在集成电路的电磁干扰抵消电路
JP2004104108A (ja) * 2002-09-11 2004-04-02 Samsung Electronics Co Ltd 選択トランジスタ構造及びsonosセル構造を有する不揮発性メモリ素子及びその製造方法
JP2004356203A (ja) * 2003-05-27 2004-12-16 Toshiba Corp 半導体装置およびその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1402345A (zh) * 2001-08-24 2003-03-12 神达电脑股份有限公司 内嵌在集成电路的电磁干扰抵消电路
JP2004104108A (ja) * 2002-09-11 2004-04-02 Samsung Electronics Co Ltd 選択トランジスタ構造及びsonosセル構造を有する不揮発性メモリ素子及びその製造方法
JP2004356203A (ja) * 2003-05-27 2004-12-16 Toshiba Corp 半導体装置およびその製造方法

Also Published As

Publication number Publication date
CN1838414A (zh) 2006-09-27

Similar Documents

Publication Publication Date Title
US10109642B2 (en) Vertical-type semiconductor devices and methods of manufacturing the same
US7923335B2 (en) Non-volatile memory device and manufacturing method thereof
KR101604199B1 (ko) 플래시 메모리 반도체 소자 및 그 제조 방법
CN1992235A (zh) Nor型闪存单元阵列及其制造方法
JP2010177323A (ja) 不揮発性半導体記憶装置およびその製造方法
US8836004B2 (en) Memory device
CN104900650A (zh) 分离栅极闪存存储器及其制造方法
CN100391001C (zh) 非易失性存储器及其制造方法
CN1992233A (zh) 具有垂直分裂栅结构的闪存装置及其制造方法
US20200066748A1 (en) Semiconductor memory device
CN101399204B (zh) 栅极结构、快闪存储器及其制作方法
CN100362664C (zh) 非挥发性存储单元及其制造方法
CN100411177C (zh) 浮动栅极非易失性存储器及其制作方法
CN1971918A (zh) 非易失性半导体存储器及其制造方法
CN1215565C (zh) 形成浮动栅存储单元的存储器阵列自对准法和存储器阵列
CN1136617C (zh) 具有高耦合率永久性存储器及其制造方法
TWI559459B (zh) 快閃記憶體及其製造方法
KR100853790B1 (ko) 플래시 메모리 소자 및 그 제조 방법
CN102194823B (zh) 记忆体元件及其制造方法
CN100464423C (zh) 内存元件及其制造方法与操作方法
KR100789610B1 (ko) 플래시 메모리 소자의 제조 방법
CN100343980C (zh) 非挥发性存储元件及其制造方法
CN100386864C (zh) 非易失性存储器及其制造方法
CN101136374A (zh) 非易失性存储器的制造方法
CN1328783C (zh) 垂直式快闪存储器的结构及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080528

Termination date: 20210322

CF01 Termination of patent right due to non-payment of annual fee