BE897139A - Proces voor het maken van een halfgeleider-inrichting en inrichting hierdoor verkregen - Google Patents
Proces voor het maken van een halfgeleider-inrichting en inrichting hierdoor verkregen Download PDFInfo
- Publication number
- BE897139A BE897139A BE2/60137A BE2060137A BE897139A BE 897139 A BE897139 A BE 897139A BE 2/60137 A BE2/60137 A BE 2/60137A BE 2060137 A BE2060137 A BE 2060137A BE 897139 A BE897139 A BE 897139A
- Authority
- BE
- Belgium
- Prior art keywords
- substrate
- layer
- well
- region
- process according
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 20
- 239000004065 semiconductor Substances 0.000 title claims abstract description 10
- 239000000758 substrate Substances 0.000 claims abstract description 29
- 238000009792 diffusion process Methods 0.000 claims abstract description 10
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 9
- 229920005591 polysilicon Polymers 0.000 claims abstract description 9
- 229910052581 Si3N4 Inorganic materials 0.000 claims abstract description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims abstract description 4
- 238000005468 ion implantation Methods 0.000 claims abstract description 3
- 239000000463 material Substances 0.000 claims description 16
- 239000012535 impurity Substances 0.000 claims description 5
- 229910052757 nitrogen Inorganic materials 0.000 claims description 4
- 229910052698 phosphorus Inorganic materials 0.000 claims description 3
- 239000012299 nitrogen atmosphere Substances 0.000 claims 1
- 238000004519 manufacturing process Methods 0.000 abstract description 3
- 229910044991 metal oxide Inorganic materials 0.000 abstract 1
- 150000004706 metal oxides Chemical class 0.000 abstract 1
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 4
- 238000005530 etching Methods 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 241000158408 Aerides Species 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- -1 e.g. Substances 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K99/00—Subject matter not provided for in other groups of this subclass
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/0217—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/22—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
- H01L21/225—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/22—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
- H01L21/225—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
- H01L21/2251—Diffusion into or out of group IV semiconductors
- H01L21/2252—Diffusion into or out of group IV semiconductors using predeposition of impurities into the semiconductor surface, e.g. from a gaseous phase
- H01L21/2253—Diffusion into or out of group IV semiconductors using predeposition of impurities into the semiconductor surface, e.g. from a gaseous phase by ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/314—Inorganic layers
- H01L21/318—Inorganic layers composed of nitrides
- H01L21/3185—Inorganic layers composed of nitrides of siliconnitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7816—Lateral DMOS transistors, i.e. LDMOS transistors
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/082—Ion implantation FETs/COMs
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Ceramic Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Superconductors And Manufacturing Methods Therefor (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Junction Field-Effect Transistors (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Burglar Alarm Systems (AREA)
- Glass Compositions (AREA)
- Bipolar Transistors (AREA)
- Led Devices (AREA)
- Element Separation (AREA)
- Motor And Converter Starters (AREA)
Description
<Desc/Clms Page number 1> UITVINDINGSOKTROOI BELL TELEPHONE MANUFACTURING COMPANY Naamloze Vennootschap Francis Wellesplein 1 B-2018 ANTWERPEN België PROCES VOOR HET MAKEN VAN EEN HALFGELEIDERIN- RICHTING EN INRICHTING HIERDOOR VERKREGEN <Desc/Clms Page number 2> , De uitvinding heeft betrekking op een proces voor het maken van een halfgeleiderinrichting, welke minstens omvat : een eerste predepositie en diffusie-indrijfstap van onzuiverheids-ifta-teriaal van een geleidingstype in een substraat van een ander geleidingstype teneinde daarin een put van dit ene geleidingstype te vormen, en een tweede predepositie en diffusie-indrijfstap van onzuiverheidsmateriaal teneinde een gebied te vormen welke van de grens van de put door een kanaalzone gescheiden is. Een dergelijk proces is reeds bekend uit het artikel". A Monolithic 200-V CMOS Analog Switch"door J. D. Plummer en anderen, gepubliceerd inn het IEEE Journal of Solid-State circuits, Vol. SC-ll, ? 6, december 1976, blz 809-817. Het wordt gebruikt voor het maken van een hoogspannings Nkanaal DMOS transistor, door de put en het gebied doorheen een zelfde opening in een oxidelaag, die het substraat bedekt, te vormen. De put4 het gebied en het substraat zijn respektievelijk <Desc/Clms Page number 3> gemaakt van P-, N+ en N- materiaal. Zoals in dit artikel is vermeld moet het kanaal tussen het N gebied en het N- substraat, die als bron en drainelektrode van de DMOS transistor gebruikt worden, een lengte van minstens p micron hebben om doorslag tussen de drainelektrode en de bron te verhinderen. Er werd vastgesteld dat een dergelijke doorslag betrekkelijk veel voorkomt en een doelstelling van de onderhavige uitvinding bestaat er daarom in een proces van het hierboven beschreven type te verschaffen, maar waarin het gevaar voor het verwezenlijken van dergelijke lekpaden op zijn minst merkelijk wordt verminderd. Volgens de uitvinding wordt deze doelstelling bereikt doodat deze kanaalzone gevormd wordt onder een polysilicium poort ie minstens gedurende deze eerste indrijfstap door een siliciumaitridelaag wordt bedekt.. De siliciumnitridelaag, die een zeer dichte structuur heeft, beschermt de polysiliclumpoort tegen <Desc/Clms Page number 4> mogelijke ongewenste invloeden van de eerste indrijfstap, die uitgevoerd wordt op een betrekkelijk hoge temperatuur, bv. 12000 C, voor een lange duur, bv. 50 uur, en in een niet-oxiderende atmosfeer, zoals stikstof. Er werd vastgesteld dat door op deze wijze tewerk te gaan er gedurende de eerste diffusie indrijfstap geen putjes in de polysiliciumpoort gevormd worden. Als gevolg hiervan kan het onzuiverheidsmateriaal, dat gedurende de tweede predepositiestap ingebracht wordt, de zone onder de polysilicumpoort niet bereiken en kan daarom de lengte van het aldus verwezenlijkte kanaal niet beïnvloeden. De uitvinding heeft eveneens betrekking op een halfgeleiderinrichting gemaakt volgens het hierboven beschreven proces. Hierboven vermelde en andere doeleinden en kenmerken van de uitvinding zullen duidelijker worden en de uitvinding zelf zal het best begrepen worden aan de hand van de hiernavolgende beschrijving van uitvoeringsvoorbeelden en van de bijbehorende tekeningen waarin : <Desc/Clms Page number 5> Fig 1 tot Fig 10 opeenvolgende stappen tonen van een proces voor het maken van een halfge- leiderinrichting waanzin de samenstellende delen niet op schaal zijn getekend ; en Fig 11-to 13 opeenvolgende stappen voorstellen van een proces voor het maken van een halfgelei- derinrichting volgens de uitvinding, waarbij de samenstellende delen van deze inrichting weer niet op schaal getekend zijn. Fig 1 tot Fig 8 tonen acht opeenvolgende stappen van een proces voor het maken van een DMOS transistor, d. w. z. van een tweevoudig gediffundeerde MOS transistor. Volgens Fig 1 gaat men it van een substraat 1, d. w. z. van een zeer lichtjes gedopeerd N substraat, en men groeit daarop een zogenaamde veldoxidelaag 2. Een masker 3 wordt dan gevormd op het zogenaamde aktieve gebied van de laag 2 teneinde dit gebied te beschermen tijdens een navolgende etsbewerking door middel waarvan de onbeschermde gedeelten van de laag 2 verwijderd worden. <Desc/Clms Page number 6> Aldus worden vensters 4 in deze laag verwezenlijkt. Volgens Fig 2 wordt eerst een poortsilicium- oxidelaag 5 op het bovenoppervlak van de inrichting gegroeid en vervolgens wordt op deze laag 5 een laag 6 uit polysiliciummateriaal gelegd. Volgens Fig 3 wordt een masker 7 op de zogenaamde poortgedeelten van de laag 6 gevormd teneinde deze poortgedeelten te beschermen gedurende een navolgende etsbewerking door middel waarvan de onbedekte andere gedeelten van de laag 6 verwijderd worden. Volgens Fig 4 wordt opnieuw een masker 8 gevormd op het aktieve gebied van de laag 2 teneinde dit gebied te beschermen tijdens een navolgende etsbewerking door middel waarvan de gedeelten van de laag 5, die niet door de polysiliciumlaag 6 beschermd zijn, worden verwijderd. Op deze wijze wordt een gedeelte poortoxide 5 bedekt door een polysiliumlaag 6 gevormd, welke twee vensters 9 en 10 in de veldoxidelaag 2 scheidt. <Desc/Clms Page number 7> Volgens Fig 5 wordt een zogenaamd P-masker 11 gevormd op het linkergedeelte van de laag 2, op het substraat 1 in het venster 9 en op een gedeelte van de laag 6, voornamelijk om dit substraat 1 te beschermen gedurende eennavolgende predepositie van P materiaal, bv. boor, in het substraat 1 doorheen het venster 10. De predepositie-bewerking wordt verwezenlijkt door ionenLmp1antering die schematisch is aangeduid met de pijl 12, en brengt een dunne laag 13 uit P materiaal onder het boven oppervlak van het substraat 1 in het venster 10. Deze laag 13, die met plustekens is aangeduid omdat ze verkregen wordt met positieve P ionen, is lichtjes gedopeerd. Er weze opgemerkt dat gedurende deze implantatiebewerking ook de laag 6 en de niet beschermde laag 2 als masker gebruikt worden om te verzekeren dat P materiaal alleen in het substraatoppervlak in het venster 10 en in het gehele oppervlak van dit venster geïmplanteerd wordt. Dat is de reden waarom het masker 11 zich in zijdelingse richting niet buiten de laag 6 mag uitstrekken. Volgens Fig 6 wordt de laag 13 in het oppervlak 1 gedreven door een diffusie indrijfbewerking <Desc/Clms Page number 8> die wordt uitgevoerd op een betrekkelijke hoge temperatuur, bv. 12000 C, en voor een lange duur, bv 50 uren, in een niet-oxidejsrd atmosfeer, bv. stikstof. Als resultaat wordt een lichtjes gedopeerde P- put 14 verkregen, die zij zich zijdelings onder de poortoxidelaag 5 en onder de veldoxidelaag 2 uitstrekt. Er werd vastgesteld dat er zich na het einde van de indrijfbewerking putjes zoals 15 en 16 kunnen gevormd hebben in de laag 6, welke putjes zich doorheen deze laag uitstrekken en het onderliggende poortoxidemateriaal 5 bereiken. Volgens Fig 7 wordt een zogenaamd N masker 17 gevormd op hetlinkergedeelte van de laag 2, op het substraat 1 in het venster 9 en op een gedeelte van de laag 6, voornamelijk om dit substraat l-in dit ven. ster 9 te beschermen gedurende een navolgende predepositie van N materiaal, bv. fosfor, in het substraat en doorheen het venster 10. Deze predepositiebewerking wordt gedaan door ionenimplantering, schematisch aangeduid met de pijl 18, en verwezenlijkt een dunne laag 19 onder het bovenoppervlak van het substraat 1. <Desc/Clms Page number 9> Door de aanwezigheid van de put 15 en omdat de laag 6 geen hinderpaal vormt voor de negatieve N ionen, strekt deze laag 19 zich uit niet enkel onder de bovenlaag van het substraat 1 in het venster 10, maar ook onder de poortoxidelaag 5. Deze laag 19, die door mintekens is aangeduid omdat ze door middel van negatieve N-ionen verwezenlijkt wordt, is zwaar gedopeerd. Er weze opgemerkt dat gedurende deze implanteringsbewerking ook de laag 6 en de onbeschermde laag 2 als masker gebruikt worden om te verzekeren, dat met uitzondering van de putten, N materiaal alleen in het substraatoppervlak in het venster 10 getmplanteerd wordt. Aldus verzekert het polysiliciummateriaal 6 dat de lagen 13 en 19 op een zogenaamde zelfoplijnende wijze gelmplanteerd worden, hetgeen betekent dat deze lagen in nauwkeurig hetzelfde venster 10 gevormd worden. Volgens Fig 8 wordt de laag 19 in de P-put 14 gedreven door een diffusie indrijfbewerking, die gelijkaardig is aan deze hierboven beschreven. Als resultaat wordt een zogenaamd N gebied 20 verkregen, dat zich zijdelings uitstrekt onder de veloxidelaag 2 en onder <Desc/Clms Page number 10> de poortoxidelaag 5 waar het de grens van de P put 14 bereikt, waardoor de lengte van de kanaalzone tussen de grenzen van het gebied 20 en de put 14 tot nul herleid wordt. Gezien dit gebied 20 en het substraat respectievelijk als de bron en de drainelektrode van een DMOS transistor gebruiktzullenworden, zal deze klaarblijkelijk onwerkzaam zijn. Indien men ook een PMOS transistor zou wensen te verwezenlijken, zou men kunnen tewerk gaan zoals getoond in Fig 9 en 10 en op de wijze dia-hiama is beschreven. Gedurende een eerst bijkomende processtap vormt men een P+ masker 21 (Fig 9) op de inrichting voornamelijk om het venster 10 te beschermen, waarna men P materiaal in het venster 9 implanteert, zoals met de pijl 22 is aangeduid. Aldus wordt een dunne laag 23 uit P materiaal, die met plustekens is aangeduid, onder het oppervlak van het substraat 1 gevormd. Door de aanwezigheid van de put 16 strekt deze laag 23 zich echter niet alleen uit onder het bovenoppervlak van het substraat 1 in het venster 9, maar ook onder de poortoxidelaag 5. <Desc/Clms Page number 11> Gedurende een tweede bijkomende processtap (fig wordt de laag 23 in het substraat 1 gedreven. en als re- EMI11.1 sultaat wordt een gebied 24 verkregen, dat zich zijdelings uitstrekt onder de veldoxidelaag 2 en onder de poortoxidelaag 5 waar het de grens van de 14 waardoor de lengte van de kanaalzone tussen de grenzen van het gebied 24 en de put 14 tot nul wordt herleid. Gezien dit gebied 24 en de put 14 respectievelijk áls bron en drainelectrode van een PMOS transistor gebruikt zullen worden, zal deze klaarblijkelijk onwerkzaam zijn. Om de verwezenlijking van het hierboven beschreven lekpad tussen bijvoorbeeld het N gebied 20 en het N substraat1 te verhinderen, wordt bij het begin van de P diffusie indrijfstap die in Fig 6 is voorgesteld, eerst een siliciumoxidelaag 25 op het bovenoppervlak van de inrichting gegroeid en vervolgens wordt een siliciumnitridelaag 26 op de laag 25 gelegd, zoals in Fig 11 is getoond. EMI11.2 Er werd vastgesteld dat de pclysi1icium1aag 6 op deze wijze tegen de ongewenste invloeden van de indrijfbewerking be- schermd is, zodat geen putjes in deze laag worden voortgebracht. Als gevolg hiervan strekt de laag 19 zich na het einde van de zevende stap, die in fig 12 is getoond, niet buiten het venster 10 uit. zodat er gedurende de na- <Desc/Clms Page number 12> volgende diffusie indrijfbewerking die in Fig 13 is voorgesteld, geen lekpad tussen het N gebied 20 in het N-- substraat gevormd wordt en daarom ook niet tussen de bron-en drainelektroden van een DMOS transistor die dit gebied en dit substraat respectievelijk als bron en drain gebruikt. De hierboven beschreven werkwijze werd met succes toegepast in het bijzonder voor de vervaardiging van bestuurde hoogspanning-fweerichtingsschakelaars, die in staat zijn 300 Volts in iedere richting te blokkeren en van het algemene type zijn dat geopenbaard is in het artikel "400 V switches for subscriber line interface"door W. H. A. Mattheus, gepubliceerd in 1981, IEEE International Solid-State circuits Conference. Digest of Papers, N. Y. VSA 18-20 februari 1983, blz 238-239. Hoewel de principes van de uitvinding hierboven zijn beschreven aan de hand van bepaalde uitvoeringsvormen is het duidelijk dat de beschrijving slechts bij wijze van voorbeeld is gegeven en de uitvinding niet daartoe is beperkt.
Claims (9)
1) Proces voor het maken van een halfgeleiderinrichting, welke minstens omvat : een eerste predepositie en diffusie-indrijfstap van onzuiverheidsmateriaal van een geleidingstype in een substraat van een ander geleidingstype teneinde daarin een put van dit ene geleidingstype te vormen en een tweede predepositie en diffusieindrijfstap van onzuiverheidsmateriaal teneinde een gebied te vormen welke van de grens van de put door een kanaalzone gescheiden is, met het kenmerk dat deze kanaalzone gevormd wordt onder een polysiliciumpoort (5,6), die minstens gedurende deze eerste indrijfstap door een siliciumnitridelaag (26) wordt bedekt.
2) Proces volgens conclusie l, met het kenmerk, dat deze eerste indrijfstap in een stikstofatmosfeer wordt uitgevoerd.
3) Proces volgens conclusie 1, met het kenmerk dat dit gebied (20) en deze put (14) gevormd worden doorheen eenzelfde opening (10) in een oxidelaag (2) welke dit substraat bedekt, waarbij dit gebied de bron vormt van deze inrichting waarvan de drainelectrode door dit substraat (1) gevormd wordt.
4) Proces volgens conclusie 3, methet kenmerk, dat deze ene en andere geleidingstypen respektievelijk P en N geleidingstypen zijn.
5) Proces volgens conclusie 1, met het kenmerk dat deze put (14) en dit gebied (24) gevormd worden doorheen verschillende openingen (10, 9) in een oxidelaag (2) welke dit
<Desc/Clms Page number 14>
substraat (l) bedekt, waarbij dit gebied (24) de bron vormt van deze inrichting waarvan de drainelektode door deze put (14) gevormd wordt.
6) Proces volgens conclusie 5, met het kenmerk dat deze ene en andere geleidingstypen van het P geleidingstype zijn.
EMI14.1
"- 7) Proces volgens conclusie l, met het kenmerk dat deze predepositiestap door ionenimplantering wordt uitgevoerd.
8) Halfgeleiderinrichting, met het kenmerk dat hij gemaakt is volgens een van de voorgaande conclusies.
9) Halfgeleiderinrichting volgens conclusie 8, met het kenmerk dat hij een hoogspanningsschakelaar vormt.
Priority Applications (19)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
BE2/60137A BE897139A (nl) | 1983-06-27 | 1983-06-27 | Proces voor het maken van een halfgeleider-inrichting en inrichting hierdoor verkregen |
HU842231A HUT37690A (en) | 1983-06-27 | 1984-06-08 | Method for making semiconductive devices |
AT84106690T ATE29625T1 (de) | 1983-06-27 | 1984-06-12 | Verfahren zum herstellen eines dmos-transistors. |
DE8484106690T DE3466132D1 (en) | 1983-06-27 | 1984-06-12 | Method of making a dmos transistor |
EP84106690A EP0133204B1 (de) | 1983-06-27 | 1984-06-12 | Verfahren zum Herstellen eines DMOS-Transistors |
BR8402888A BR8402888A (pt) | 1983-06-27 | 1984-06-13 | Processo para fazer um dispositivo semicondutor |
ZA844513A ZA844513B (en) | 1983-06-27 | 1984-06-14 | Process for making a semiconductor device |
CA000456985A CA1223975A (en) | 1983-06-27 | 1984-06-20 | Process for making a semiconductor device |
PT78788A PT78788B (en) | 1983-06-27 | 1984-06-25 | Process for making a semi-conductor device and semi-conductor device and semi-conductor device obtained by said process |
AU29828/84A AU570692B2 (en) | 1983-06-27 | 1984-06-25 | Process for producing a semiconductor device having a channel zone under a polysilicone gate |
PH30889A PH20860A (en) | 1983-06-27 | 1984-06-26 | Method of making a high voltage dmos transistor |
RO115007A RO91547B (ro) | 1983-06-27 | 1984-06-26 | Procedeu pentru fabricarea unui dispozitiv semiconductor |
TR21961A TR21961A (tr) | 1983-06-27 | 1984-06-26 | Bir yari iletken cihaz yapmaya mahsus usuel |
DD84264524A DD223018A5 (de) | 1983-06-27 | 1984-06-26 | Verfahren zum herstellen eines halbleiterbauelements |
YU01112/84A YU111284A (en) | 1983-06-27 | 1984-06-26 | Process for making semiconductor devices |
JP59131194A JPH0646658B2 (ja) | 1983-06-27 | 1984-06-27 | 半導体装置の製造方法 |
KR1019840003649A KR850000786A (ko) | 1983-06-27 | 1984-06-27 | 반도체 장치 및 그 제조방법 |
ES533752A ES8604369A1 (es) | 1983-06-27 | 1984-06-27 | Un proceso para fabricar un dispositivo semiconductor |
US06/625,723 US4626293A (en) | 1983-06-27 | 1984-06-27 | Method of making a high voltage DMOS transistor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
BE2/60137A BE897139A (nl) | 1983-06-27 | 1983-06-27 | Proces voor het maken van een halfgeleider-inrichting en inrichting hierdoor verkregen |
Publications (1)
Publication Number | Publication Date |
---|---|
BE897139A true BE897139A (nl) | 1983-12-27 |
Family
ID=3865640
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BE2/60137A BE897139A (nl) | 1983-06-27 | 1983-06-27 | Proces voor het maken van een halfgeleider-inrichting en inrichting hierdoor verkregen |
Country Status (19)
Country | Link |
---|---|
US (1) | US4626293A (nl) |
EP (1) | EP0133204B1 (nl) |
JP (1) | JPH0646658B2 (nl) |
KR (1) | KR850000786A (nl) |
AT (1) | ATE29625T1 (nl) |
AU (1) | AU570692B2 (nl) |
BE (1) | BE897139A (nl) |
BR (1) | BR8402888A (nl) |
CA (1) | CA1223975A (nl) |
DD (1) | DD223018A5 (nl) |
DE (1) | DE3466132D1 (nl) |
ES (1) | ES8604369A1 (nl) |
HU (1) | HUT37690A (nl) |
PH (1) | PH20860A (nl) |
PT (1) | PT78788B (nl) |
RO (1) | RO91547B (nl) |
TR (1) | TR21961A (nl) |
YU (1) | YU111284A (nl) |
ZA (1) | ZA844513B (nl) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63502142A (ja) * | 1986-01-22 | 1988-08-18 | ヒユ−ズ・エアクラフト・カンパニ− | バイポ−ラおよび複素数デ−タ処理用光アナログデ−タ処理システム |
JPH0812918B2 (ja) * | 1986-03-28 | 1996-02-07 | 株式会社東芝 | 半導体装置の製造方法 |
JP2604777B2 (ja) * | 1988-01-18 | 1997-04-30 | 松下電工株式会社 | 二重拡散型電界効果半導体装置の製法 |
CH677558A5 (en) * | 1988-11-28 | 1991-05-31 | Asea Brown Boveri | Deep PN junction mfr. for power thyristor - has oxide layer applied to surface of substrate during diffusion process for doping material |
US5668026A (en) * | 1996-03-06 | 1997-09-16 | Megamos Corporation | DMOS fabrication process implemented with reduced number of masks |
JP3292038B2 (ja) * | 1996-05-31 | 2002-06-17 | 日産自動車株式会社 | 物入れ |
JP3111947B2 (ja) * | 1997-10-28 | 2000-11-27 | 日本電気株式会社 | 半導体装置、その製造方法 |
JP3487844B1 (ja) * | 2002-06-14 | 2004-01-19 | 沖電気工業株式会社 | Ldmos型半導体装置の製造方法 |
US8821141B2 (en) | 2011-06-23 | 2014-09-02 | Wright Flow Technologies Limited | Positive displacement rotary pumps with improved cooling |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3919008A (en) * | 1970-12-02 | 1975-11-11 | Hitachi Ltd | Method of manufacturing MOS type semiconductor devices |
US3895390A (en) * | 1972-11-24 | 1975-07-15 | Signetics Corp | Metal oxide semiconductor structure and method using ion implantation |
US3996655A (en) * | 1973-12-14 | 1976-12-14 | Texas Instruments Incorporated | Processes of forming insulated gate field effect transistors with channel lengths of one micron in integrated circuits with component isolated and product |
US3909320A (en) * | 1973-12-26 | 1975-09-30 | Signetics Corp | Method for forming MOS structure using double diffusion |
US4038107B1 (en) * | 1975-12-03 | 1995-04-18 | Samsung Semiconductor Tele | Method for making transistor structures |
JPS52143759A (en) * | 1976-05-26 | 1977-11-30 | Hitachi Ltd | Impurity diffusion method for semiconductor wafers |
US4179312A (en) * | 1977-12-08 | 1979-12-18 | International Business Machines Corporation | Formation of epitaxial layers doped with conductivity-determining impurities by ion deposition |
DE2802838A1 (de) * | 1978-01-23 | 1979-08-16 | Siemens Ag | Mis-feldeffekttransistor mit kurzer kanallaenge |
JPS5533037A (en) * | 1978-08-28 | 1980-03-08 | Nec Corp | Manufacture of semiconductor device |
US4199774A (en) * | 1978-09-18 | 1980-04-22 | The Board Of Trustees Of The Leland Stanford Junior University | Monolithic semiconductor switching device |
JPS5556663A (en) * | 1978-10-23 | 1980-04-25 | Nec Corp | Insulating-gate type field-effect transistor |
DE2947350A1 (de) * | 1979-11-23 | 1981-05-27 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zum herstellen von mnos-speichertransistoren mit sehr kurzer kanallaenge in silizium-gate-technologie |
US4344081A (en) * | 1980-04-14 | 1982-08-10 | Supertex, Inc. | Combined DMOS and a vertical bipolar transistor device and fabrication method therefor |
JPS57170570A (en) * | 1981-04-15 | 1982-10-20 | Toshiba Corp | Field effect transistor |
GB2100507A (en) * | 1981-06-17 | 1982-12-22 | Philips Electronic Associated | Method of making a vertical igfet |
JPH0635272B2 (ja) * | 1988-04-04 | 1994-05-11 | 日産車体株式会社 | ステアリング支持装置 |
GB9120299D0 (en) * | 1991-09-24 | 1991-11-06 | Latchways Ltd | Load attachment system, and parts fittings therefor |
-
1983
- 1983-06-27 BE BE2/60137A patent/BE897139A/nl not_active IP Right Cessation
-
1984
- 1984-06-08 HU HU842231A patent/HUT37690A/hu unknown
- 1984-06-12 DE DE8484106690T patent/DE3466132D1/de not_active Expired
- 1984-06-12 AT AT84106690T patent/ATE29625T1/de not_active IP Right Cessation
- 1984-06-12 EP EP84106690A patent/EP0133204B1/de not_active Expired
- 1984-06-13 BR BR8402888A patent/BR8402888A/pt unknown
- 1984-06-14 ZA ZA844513A patent/ZA844513B/xx unknown
- 1984-06-20 CA CA000456985A patent/CA1223975A/en not_active Expired
- 1984-06-25 PT PT78788A patent/PT78788B/pt unknown
- 1984-06-25 AU AU29828/84A patent/AU570692B2/en not_active Ceased
- 1984-06-26 YU YU01112/84A patent/YU111284A/xx unknown
- 1984-06-26 PH PH30889A patent/PH20860A/en unknown
- 1984-06-26 RO RO115007A patent/RO91547B/ro unknown
- 1984-06-26 DD DD84264524A patent/DD223018A5/de unknown
- 1984-06-26 TR TR21961A patent/TR21961A/xx unknown
- 1984-06-27 KR KR1019840003649A patent/KR850000786A/ko not_active Application Discontinuation
- 1984-06-27 US US06/625,723 patent/US4626293A/en not_active Expired - Lifetime
- 1984-06-27 ES ES533752A patent/ES8604369A1/es not_active Expired
- 1984-06-27 JP JP59131194A patent/JPH0646658B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
RO91547B (ro) | 1987-05-01 |
ZA844513B (en) | 1985-02-27 |
ES533752A0 (es) | 1985-12-01 |
AU570692B2 (en) | 1988-03-24 |
KR850000786A (ko) | 1985-03-09 |
ATE29625T1 (de) | 1987-09-15 |
EP0133204B1 (de) | 1987-09-09 |
AU2982884A (en) | 1985-01-03 |
PT78788A (en) | 1984-07-01 |
US4626293A (en) | 1986-12-02 |
JPH0646658B2 (ja) | 1994-06-15 |
EP0133204A1 (de) | 1985-02-20 |
HUT37690A (en) | 1986-01-23 |
BR8402888A (pt) | 1985-05-21 |
CA1223975A (en) | 1987-07-07 |
ES8604369A1 (es) | 1985-12-01 |
TR21961A (tr) | 1985-12-10 |
DE3466132D1 (en) | 1987-10-15 |
RO91547A (ro) | 1987-04-30 |
PT78788B (en) | 1986-07-11 |
PH20860A (en) | 1987-05-19 |
DD223018A5 (de) | 1985-05-29 |
JPS6042869A (ja) | 1985-03-07 |
YU111284A (en) | 1988-02-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4918026A (en) | Process for forming vertical bipolar transistors and high voltage CMOS in a single integrated circuit chip | |
US5240874A (en) | Semiconductor wafer processing method of forming channel stops and method of forming SRAM circuitry | |
KR930010121B1 (ko) | 단일의 집적회로칩에 고압 및 저압 cmos 트랜지스터를 형성하는 공정 | |
US5436483A (en) | Semiconductor integrated circuit device having a first MISFET of an output buffer circuit and a second MISFET of an internal circuit | |
US5989962A (en) | Semiconductor device having dual gate and method of formation | |
US5399508A (en) | Method for self-aligned punchthrough implant using an etch-back gate | |
US5543338A (en) | Method for manufacturing a semiconductor device using a semiconductor-on-insulator substrate | |
BE897139A (nl) | Proces voor het maken van een halfgeleider-inrichting en inrichting hierdoor verkregen | |
JP4065580B2 (ja) | トランジスタ製造用の絶縁体上シリコン型の基体および該基体の製造方法 | |
US6348382B1 (en) | Integration process to increase high voltage breakdown performance | |
US4994407A (en) | Radiation hardened field oxides for NMOS and CMOS-bulk and process for forming | |
KR960009229A (ko) | 고내압용 모스 트랜지스터 및 그 제조방법 | |
JP2903892B2 (ja) | 電界効果トランジスタの製造方法 | |
US4990983A (en) | Radiation hardened field oxides for NMOS and CMOS-bulk and process for forming | |
US5486482A (en) | Process for fabricating metal-gate CMOS transistor | |
KR100313546B1 (ko) | 트랜지스터 형성방법 | |
KR0166991B1 (ko) | 반도체 장치 | |
US5547895A (en) | Method of fabricating a metal gate MOS transistor with self-aligned first conductivity type source and drain regions and second conductivity type contact regions | |
KR20020025830A (ko) | 반도체장치 및 그 제조방법 | |
JP3681794B2 (ja) | 半導体装置の製造方法 | |
KR980012115A (ko) | 분리된 게이트 옥사이드를 가지는 고집적 cmos 회로 및 그 제조 방법 | |
KR100505627B1 (ko) | 오피씨를 선택적으로 이용하는 시모스 트랜지스터의 제조방법 | |
US6171918B1 (en) | Depleted poly mosfet structure and method | |
JPH05335503A (ja) | 半導体装置の製造方法 | |
KR100371144B1 (ko) | 모스형 트랜지스터 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RE | Patent lapsed |
Owner name: *ALCATEL BEL Effective date: 20020630 |