WO2023203435A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2023203435A1
WO2023203435A1 PCT/IB2023/053650 IB2023053650W WO2023203435A1 WO 2023203435 A1 WO2023203435 A1 WO 2023203435A1 IB 2023053650 W IB2023053650 W IB 2023053650W WO 2023203435 A1 WO2023203435 A1 WO 2023203435A1
Authority
WO
WIPO (PCT)
Prior art keywords
transistor
layer
insulator
conductor
oxide
Prior art date
Application number
PCT/IB2023/053650
Other languages
English (en)
French (fr)
Inventor
黒川義元
郷戸宏充
Original Assignee
株式会社半導体エネルギー研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社半導体エネルギー研究所 filed Critical 株式会社半導体エネルギー研究所
Publication of WO2023203435A1 publication Critical patent/WO2023203435A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0893Caches characterised by their organisation or structure
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/04Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports

Definitions

  • One embodiment of the present invention relates to a semiconductor device and the like.
  • one embodiment of the present invention is not limited to the above technical field.
  • the technical field of the invention disclosed in this specification and the like relates to products, methods, or manufacturing methods.
  • one aspect of the present invention relates to a process, machine, manufacture, or composition of matter. Therefore, more specifically, the technical fields of one embodiment of the present invention disclosed in this specification include semiconductor devices, display devices, light-emitting devices, power storage devices, storage devices, driving methods thereof, or manufacturing methods thereof; can be cited as an example.
  • CPUs Central Processing Units
  • cache memory is a memory capable of high-speed operation that copies and stores part of the data contents of slow main memory. If the data requested by the CPU is stored in the cache memory, the CPU can perform arithmetic processing at high speed.
  • Typical configurations of cache memory include a full associative method, a direct map method, and a set associative method (see, for example, Patent Document 1).
  • a set associative type (n way-set associative type) cache memory with n ways has a plurality of memory sets in each way.
  • the memory set stores data as well as identification information such as flags and tags.
  • each way is given an address signal (address) having identification information such as tag, set, and offset. Desired data in the memory set can be selected and output by comparing a given address with a tag stored in the memory set.
  • Non-Patent Document 1 and Reference 2 In recent years, in order to increase the storage capacity of cache memory, there has been active research and development into configurations in which dies (for example, Si dies) provided with SRAM cells are stacked three-dimensionally (for example, Non-Patent Document 1 and Reference 2).
  • the Si dies are formed using a technology using through silicon vias such as TSV (Through Silicon Via), or They are electrically connected using a Cu-Cu (copper-copper) direct bonding technique (a technique for establishing electrical continuity by connecting Cu (copper) pads).
  • TSV Through Silicon Via
  • Cu-Cu copper-copper
  • direct bonding technique a technique for establishing electrical continuity by connecting Cu (copper) pads.
  • a resistance component occurs due to the bonding between the Si die and the Si die, and as the number of stacked Si dies increases, the resistance component between the lower layer Si die and the upper layer Si die increases.
  • An increase in the resistance component between the lower layer Si die and the upper layer Si die may cause variations in signal delay.
  • Si dies that function as cache memory are three-dimensionally stacked and desired data is read by applying an address signal, there are two operations: accessing only the lower layer Si die, and accessing only the upper layer Si die. There is a risk that variations in signal delay will occur when comparing and.
  • One embodiment of the present invention includes a first element layer having a control portion, and a second element layer stacked on the first element layer, and the number of second element layers is n (n is
  • the second element layer includes a storage section that functions as a set-associative cache memory having 2 or more ways, and an input/output section that has a function of inputting and outputting data stored in the storage section.
  • the n-layer device layers each have a first transistor, the first transistor has a semiconductor layer having a channel formation region made of silicon, and each of the n-layer device layers has a first transistor.
  • the memory cell included in the storage portion is preferably a semiconductor device that is an SRAM cell.
  • each of the n-layer element layers has a through electrode provided through the substrate having the first transistor, and the through electrode provided in different element layers is provided between the element layers.
  • the semiconductor device is electrically connected via a metal bump.
  • a semiconductor device is preferable in which the first element layer has a calculation section, and the second element layer is provided in a region that does not overlap with a region where the calculation section is provided.
  • the input/output portions of the n-layer element layers have regions that overlap with each other in a semiconductor device.
  • One embodiment of the present invention includes a first element layer having a control portion, and a second element layer stacked on the first element layer, and the number of second element layers is n (n is
  • the second element layer includes a storage section that functions as a set-associative cache memory having 2 or more ways, and an input/output section that has a function of inputting and outputting data stored in the storage section.
  • the n-layer device layers each include a first transistor, and the first transistor includes a semiconductor layer including an oxide semiconductor and an n-layer device layer. each has a storage section and an input/output section that are provided separately, and the storage section provided in any one of the n element layers stores data corresponding to any one of the n ways.
  • This is a semiconductor device that outputs to a control unit via an input/output unit provided in any one of the element layers.
  • the memory cell included in the storage portion is preferably a semiconductor device that is a memory cell including a first transistor.
  • the n-layer element layer is provided by stacking a plurality of layers including the first transistor, and each of the n-layer element layers is provided via a wiring layer provided in the layer including the first transistor.
  • a semiconductor device that is electrically connected is preferable.
  • a semiconductor device is preferable in which the first element layer has a calculation section, and the second element layer is provided in a region that does not overlap with a region where the calculation section is provided.
  • the input/output portions of the n-layer element layers have regions that overlap with each other in a semiconductor device.
  • the oxide semiconductor is preferably a semiconductor device containing In, Ga, and Zn.
  • One aspect of the present invention can provide a semiconductor device with a novel configuration that can reduce variations in signal delay in a configuration including a cache memory in which a plurality of element layers are stacked.
  • one embodiment of the present invention can provide a semiconductor device with a novel configuration and excellent calculation efficiency.
  • one embodiment of the present invention can provide a semiconductor device with excellent reduction in power consumption.
  • one embodiment of the present invention can provide a semiconductor device with a novel configuration.
  • FIGS. 8A to 8D are diagrams illustrating a configuration example of a semiconductor device.
  • 9A to 9C are diagrams illustrating a configuration example of a semiconductor device.
  • FIG. 10A and 10B are diagrams illustrating a configuration example of a semiconductor device.
  • FIG. 11 is a diagram illustrating a configuration example of a semiconductor device.
  • 12A to 12C are diagrams illustrating a configuration example of a semiconductor device.
  • FIG. 13 is a diagram illustrating an example of the configuration of the storage unit.
  • FIG. 14A is a diagram illustrating a configuration example of a storage layer.
  • FIG. 14B is a diagram illustrating an equivalent circuit of the storage layer.
  • FIG. 15 is a diagram illustrating an example of the configuration of the storage unit.
  • FIG. 16A is a diagram illustrating a configuration example of a storage layer.
  • FIG. 16B is a diagram illustrating an equivalent circuit of the storage layer.
  • 17A and 17B are diagrams showing an example of an electronic component.
  • FIGS. 18A and 18B are diagrams showing an example of an electronic device
  • FIGS. 18C to 18E are diagrams showing an example of a large-sized computer.
  • FIG. 19 is a diagram showing an example of space equipment.
  • FIG. 20 is a diagram illustrating an example of a storage system applicable to a data center.
  • off-state current refers to a drain current when a transistor is in an off state (also referred to as a non-conducting state or a cutoff state).
  • an off state is a state in which the voltage between the gate and source, V gs , is lower than the threshold voltage V th for n-channel transistors (higher than V th for p-channel transistors). means.
  • metal oxide refers to a metal oxide in a broad sense. Metal oxides are classified into oxide insulators, oxide conductors (including transparent oxide conductors), oxide semiconductors (also referred to as oxide semiconductors or simply OS), and the like. For example, when a metal oxide is used in the active layer of a transistor, the metal oxide is sometimes called an oxide semiconductor. That is, when describing an OS transistor, it can be referred to as a transistor including a metal oxide or an oxide semiconductor.
  • a semiconductor device described as one embodiment of the present invention has a function as a processor having a cache memory, such as a CPU.
  • FIG. 1A is a block diagram for explaining a semiconductor device according to one embodiment of the present invention.
  • FIG. 1B is a schematic perspective view illustrating a semiconductor device according to one embodiment of the present invention.
  • the semiconductor device 10 shown in FIG. 1A includes a cache memory 31 and a calculation section 22.
  • the cache memory 31 includes a plurality of element layers 30 and a control section 21.
  • element layers 30_1 to 30_4 are illustrated as the plurality of element layers 30.
  • the cache memory 31 is a circuit used to temporarily store data during calculation processing by the calculation unit 22.
  • the cache memory 31 is a circuit that has a function of temporarily storing information such as signals corresponding to the calculation results calculated by the calculation processing of the calculation unit 22 in order to speed up data processing.
  • the arithmetic unit 22 is a circuit that performs arithmetic processing such as logical operations and address operations in accordance with input signals or data.
  • the calculation unit 22 may also be referred to as a signal processing circuit or a CPU core.
  • the signal input to the calculation unit 22 includes, for example, a clock signal.
  • the data input to the calculation unit 22 includes data input from the cache memory 31 and the like.
  • the calculation unit 22 can output an address signal (indicated as address in the figure) to the cache memory 31 and acquire data from the cache memory 31.
  • the calculation unit 22 receives a hit signal (indicated as hit in the figure) from the control unit 21 . In the case of a cache hit, data (indicated as data in the figure) is input by the hit signal. In the case of a cache miss, the calculation unit 22 requests data from a main memory (not shown) such as a DRAM.
  • the semiconductor device 10 shown in FIG. 1B illustrates a state in which n-layer (n is an integer of 2 or more) element layers 30 are stacked on the element layer 20.
  • n-layer element layer 30 By providing the n-layer element layer 30 on the element layer 20, the area occupied by the cache memory can be reduced. Furthermore, the storage capacity per unit area can be increased.
  • the element layer 20 may be referred to as a first element layer
  • the element layer 30 may be referred to as a second element layer.
  • the element layer 30 can be provided by stacking a plurality of element layers by three-dimensionally stacking dies (Si dies) provided with SRAM cells. SRAM cells are preferable because they can operate at higher speeds than DRAMs and the like.
  • the element layer 30 includes a transistor (Si transistor) in which a semiconductor layer including a channel formation region includes silicon.
  • Si transistor transistor
  • CMOS circuit CMOS circuit
  • the semiconductor layer having the channel formation region of the Si transistor a single crystal semiconductor, a polycrystalline semiconductor, a microcrystalline semiconductor, an amorphous semiconductor, or the like can be used alone or in combination.
  • the semiconductor material is not limited to silicon, and for example, germanium or the like can be used. Further, a compound semiconductor such as silicon germanium, silicon carbide, gallium arsenide, or a nitride semiconductor may be used.
  • the first element layer 30 is shown as an element layer 30_1, the second element layer 30 is shown as an element layer 30_2, and the third element layer 30 is shown as an element layer 30_3.
  • the k-th element layer 30 (k is an integer from 1 to n) is referred to as an element layer 30_k
  • the n-th element layer 30 is referred to as an element layer 30_n. Note that in this embodiment, etc., when describing matters related to the entire n-layer element layer 30, or when indicating matters common to each layer of the n-layer element layer 30, the term "element layer 30" is simply used. There are cases where
  • the row direction or column direction in which the memory cells 34 are provided is referred to as the X direction or the Y direction
  • the direction perpendicular to the surface of the element layer 20 or the direction in which n element layers 30 are stacked is referred to as the X direction or the Y direction.
  • the element layers 30, in which dies having Si transistors are stacked, are formed using a technology using through electrodes such as TSV (Through Silicon Via), or a Cu-Cu (copper) direct bonding technology (Cu (copper) pads). It is possible to connect the substrates using a technology that establishes electrical continuity by connecting the substrates to form a stacked element layer.
  • the storage section 33 has a plurality of memory cells 34.
  • Each memory cell 34 can be an SRAM cell.
  • a memory set including cache data is stored in the storage unit 33 using a set associative method (n way-set associative method) having n ways (n is 2 or more).
  • the storage unit 33 functions as an n-way set associative cache memory.
  • the memory set stores data as well as identification information such as flags and tags. When reading desired data, each way is given an address signal having identification information such as tag, set, and offset. Note that a way is sometimes called a data set.
  • the input/output unit 32 has a circuit for selecting desired data from the memory set by comparing a given address with a tag stored in the memory set, and outputting the selected data to the control unit 21.
  • the input/output section 32 also includes a circuit such as a sense amplifier for reading data stored in the memory cells 34 of the storage section 33.
  • the input/output unit 32 has a function of inputting/outputting data stored in the storage unit 33.
  • the input/output sections 32 By configuring the input/output sections 32 to be provided in each layer of the element layer 30, it is possible to configure the input/output sections 32 to be arranged one on top of the other. With this configuration, the semiconductor device can be downsized. Furthermore, by providing each layer with a circuit for processing signals such as address signals, the number of signals between each element layer 30 and the control section 21 can be reduced.
  • the input/output section 32 and the storage section 33 are provided across the plurality of element layers 30.
  • Each of the plurality of element layers 30 can be said to be an input/output section 32 and a storage section 33 that are provided separately.
  • the element layer 20 provided overlapping the element layer 30 is provided with, for example, calculation units 22A and 22B, a storage unit 24, and a control unit 21.
  • the element layer 20 can be configured to form a CMOS circuit using a Si transistor in which a semiconductor layer including a channel formation region includes silicon, and form the calculation sections 22A, 22B, the storage section 24, and the control section 21. Since the calculation units 22A, 22B, the storage unit 24, and the control unit 21 can be formed with CMOS circuits, high-speed operation is possible.
  • the control unit 21 includes a circuit that outputs a hit signal based on a signal obtained by comparing the data of the memory set with a given address and a tag stored in the memory set, and a circuit that outputs a hit signal etc. based on the hit signal. It has a circuit for outputting the selected data to the calculation section 22 (22A, 22B).
  • the calculation unit 22 (22A, 22B) has one calculation unit in the semiconductor device 10 when the semiconductor device 10 functioning as a CPU has a single core, and has one calculation unit in the semiconductor device 10 in the case of a multi-core. There are multiple configurations. In the semiconductor device 10 shown in FIG. 1B, two calculation units 22A and 22B are illustrated as an example.
  • the storage unit 24 functions as a cache memory located near the calculation unit 22.
  • the storage unit 24 can be used as a secondary cache.
  • the storage section 33 provided in the element layer 30 can be used as a tertiary cache.
  • the element layer 30 provided on the element layer 20 be provided in a region that does not overlap with the region in which the calculation units 22A and 22B are provided.
  • FIG. 2A is a schematic diagram of a data field 40 of data stored in the storage section 33 provided in the element layer 30.
  • FIG. 2A shows a four-way, ie, four-way set associative data field as an example.
  • the four ways are represented as Way00, Way01, Way10, and Way11, and each way has identification information of a flag 41, a tag 42, and data 43.
  • Each way has a plurality of sets, and sets set1 to set4 are illustrated as examples. Note that a set may also be referred to as a data line.
  • a way is a group of data that corresponds to a code (index) assigned using a part of the address. If an address signal is given to multiple ways, a set of multiple data is set according to the address signal. is selected. In other words, the identification information of any one of the plurality of sets is selected from each way according to the address signal. The identification information of the selected set is determined to be a cache hit or a cache miss by comparing the tags, and in the case of a cache hit, the data corresponding to the tag will be read.
  • FIG. 2A shows a data field having four ways, it may have two or eight ways. Further, when the storage section 33 included in the element layer 30 is used as a secondary cache or a tertiary cache, it is possible to have 16, 24, or more ways.
  • FIG. 2B is a schematic diagram for explaining the storage section 33 of the element layer 30 in which data corresponding to each way is stored.
  • Block W00 corresponding to Way00, block W01 corresponding to Way01, block W10 corresponding to Way10, and block W11 corresponding to Way11 shown in FIG. 2A are memories of each layer of the element layers 30_1 to 30_4 stacked in the Z direction.
  • the information is stored separately in a section 33. That is, the storage section 33 provided in any one of the element layers 30 stores a block corresponding to any one of the four ways. Any one of the plurality of sets included in the block is output to the control section 21 via the input/output section 32 provided in any one of the element layers 30 in accordance with the address signal.
  • FIG. 3 shows a block diagram illustrating a configuration example in which blocks of different ways are stored for each element layer 30, as described in FIGS. 2A and 2B.
  • blocks W00, W01, W10, and W11 are stored in the storage section 33 of the element layers 30_1 to 30_4.
  • the sets set1 to set4 included in each block have identification information of a flag 41, a tag 42, and data 43.
  • a decoder 35, a comparator 36, and an AND gate 37 are illustrated as a configuration example of the input/output section 32 of the element layers 30_1 to 30_4.
  • the address signal 50 given to the input/output section 32 of the element layers 30_1 to 30_4 is illustrated.
  • data fields of the address signal 50 a tag 51, a set 52, and an offset 53 are shown.
  • the M bits from the most significant bit of the address signal 50 and the following N bits of data can be set as the tag 51 and the set 52.
  • Set 52 is a set selection signal that selects a set (any one of set 1 to set 4) corresponding to set 52 in blocks W00, W01, W10, and W11.
  • the selected set of tags 42 is input to comparator 36 and compared with tag 51 of address signal 50. If they match, the AND gate 37 determines whether the read data is valid or not, and if it is valid, each element layer 30_1 to 30_4 outputs hit signals hit1 to hit4 as a cache hit.
  • Hit signals hit1 to hit4 outputted from the input/output section 32 of each element layer 30_1 to 30_4 are input to the OR gate 54 included in the control section 21, and the hit signals hit having information of cache hit or cache miss in each way are inputted to the OR gate 54 of the control section 21.
  • the multiplexer 55 included in the control unit 21 is input with data data1 to data4 of the hit set in the element layers 30_1 to 30_4.
  • the control unit 21 outputs data selected according to the hit signals hit1 to hit4.
  • FIGS. 4A and 4B show an example of an integrated circuit (referred to as an IC chip) having the semiconductor device 10 described above.
  • the semiconductor device 10 can be made into one IC chip by mounting a plurality of dies on a package substrate. An example of the configuration is shown in FIGS. 4A and 4B.
  • the schematic cross-sectional view of the IC chip 100A shown in FIG. 4A shows a semiconductor device 10 having an element layer 20 on a package substrate 101, and as an example, four element layers 30_1 to 30_4 are stacked on the element layer 20. It shows.
  • the package substrate 101 is provided with solder balls 102 for connecting the IC chip 100A to a printed circuit board or the like.
  • the element layers 30_1 to 30_4 can be connected to the element layer 20 by through electrodes 44 provided to penetrate the element layers 30_1 to 30_4. Further, each layer can be electrically connected via metal bumps 45 (also referred to as microbumps) provided between through electrodes 44 provided to penetrate each layer.
  • FIG. 1 a schematic cross-sectional view of an IC chip 100B shown in FIG. There is.
  • the element layers 30_1 to 30_4 are provided with through electrodes 44 provided to penetrate the element layer 30.
  • the element layers 30_1 to 30_4 are bonded to each other using electrodes 46 provided exposed on the surfaces.
  • electrodes 46 provided exposed on the surfaces.
  • Cu-Cu bonding can be used as a technique for electrically bonding different layers using the electrode 46.
  • Cu-Cu bonding is a technology that connects Cu (copper) pads to achieve electrical continuity.
  • the element layers 30 in which memory cells functioning as a cache memory are provided are three-dimensionally stacked, the element layers 30 are mutually stacked using a technique using through electrodes such as TSV, or Cu- Electrical connection is made using Cu direct bonding technology or the like.
  • a resistance component occurs due to the bonding between the Si die and the Si die, and variations occur in the resistance component between the upper element layer 30 and the lower element layer 30 and the element layer 20.
  • data corresponding to one of a plurality of ways is stored in the storage section 33 of each element layer 30 and is output via the input/output section, thereby reducing signal delay. Variations can be reduced. Access to each element layer, comparison of tags in each element layer, output of a hit signal, output of data, etc. are performed based on the set signal.
  • the element layer in which the cache memory is divided and provided correspond to the way block, variations in the length of the path between the control unit 21 and the element layer 30 are reduced regardless of the set signal. can do. In other words, it is possible to reduce bias in access to the upper element layer or access to the lower element layer. Furthermore, the delay for each way in each element layer can be reduced. Further, as shown in FIG.
  • the decoder 35 of each way is formed in common and only in one layer (element layer 30_1 in FIG. 5) to generate a decoded set selection signal, and the set selection signal is transmitted to each layer. It is also possible to provide a configuration in which the With such a configuration, the scale of the circuit formed in each layer can be reduced, the chip can be reduced, and the power consumption of the decoder can be reduced.
  • FIG. 6 is a schematic cross-sectional view for explaining a semiconductor device different from the schematic cross-sectional view of the semiconductor device 10 mounted on the IC chip described in FIGS. 4A and 4B.
  • the semiconductor device 10A includes a Si transistor 49 in the element layer 20 and an OS transistor 47 in each of the element layers 30_1 to 30_4.
  • the electrode 48 for electrically connecting the element layer 20 and the element layers 30_1 to 30_4 can be provided in the process of manufacturing the Si transistor 49 or the OS transistor 47.
  • the connection between the device layer 20 having the Si transistor 49 and the device layers 30_1 to 30_4 having the OS transistors is performed using a technique using a through electrode such as TSV or a Cu-Cu direct bonding technique. It can be a monolithic configuration.
  • the element layers 30_1 to 30_4 on the element layer 20 can have a configuration in which wiring provided together with the OS transistors 47 included in the element layers 30_1 to 30_4 is used as an electrode 48 for connecting to an upper or lower element layer.
  • the spacing of the wiring provided together with the OS transistor 47 can be finely processed compared to the through electrode used in TSV or Cu-Cu direct bonding technology. Therefore, in the configuration of the semiconductor device 10A shown in FIG. 6, the number of electrodes for connection to the upper or lower element layer can be increased. Therefore, the number of wiring lines (the number of signal lines) between the storage section functioning as a cache memory provided in the element layers 30_1 to 30_4 and the control section 21 provided in the element layer 20 can be increased. In other words, the number of channels between the cache memory and the control unit can be increased. Therefore, the amount of signal transfer (bandwidth) transmitted and received between the element layer 20 and the element layer 30 can be increased. By expanding the bandwidth, the amount of data transferred per unit time can be increased.
  • metal oxides applied to OS transistors include indium oxide, gallium oxide, and zinc oxide. Moreover, it is preferable that the metal oxide has two or three selected from indium, element M, and zinc.
  • element M is gallium, aluminum, silicon, boron, yttrium, tin, antimony, copper, vanadium, beryllium, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum, tungsten, and magnesium.
  • the element M is preferably one or more selected from aluminum, gallium, yttrium, and tin.
  • an oxide containing indium (In), gallium (Ga), and zinc (Zn) also referred to as IGZO
  • an oxide also referred to as IAGZO
  • IAGZO indium (In), aluminum (Al), gallium (Ga), and zinc (Zn).
  • oxide also referred to as IGZTO
  • IGZTO oxide containing indium (In), gallium (Ga), zinc (Zn), and tin (Sn).
  • the metal oxide applied to the OS transistor may have two or more metal oxide layers having different compositions.
  • a first metal oxide layer having a composition of In:M:Zn 1:3:4 [atomic ratio] or a composition close to that, and In:M:Zn provided on the first metal oxide layer.
  • a laminated structure with a second metal oxide layer having an atomic ratio of 1:1:1 or a composition close to this can be suitably used.
  • a laminated structure of one selected from indium oxide, indium gallium oxide, and IGZO and one selected from IAZO, IAGZO, and ITZO may be used.
  • the metal oxide used in the OS transistor preferably has crystallinity.
  • the oxide semiconductor having crystallinity include CAAC (c-axis-aligned crystalline)-OS, nc (nanocrystalline)-OS, and the like. When an oxide semiconductor with crystallinity is used, a highly reliable semiconductor device can be provided.
  • OS transistors operate stably even in high-temperature environments and have little variation in characteristics.
  • the off-state current hardly increases even in a high-temperature environment.
  • the off-state current hardly increases even under an environmental temperature of room temperature or higher and 200° C. or lower.
  • the on-state current is less likely to decrease even in a high-temperature environment. Therefore, a memory cell including an OS transistor operates stably even in a high-temperature environment and has high reliability.
  • NOSRAM is preferable as a memory cell that can be used in the element layer 30 having an OS transistor.
  • NOSRAM registered trademark
  • RAM Nonvolatile Oxide Semiconductor Random Access Memory
  • the memory cell is a two-transistor type (2T) or a three-transistor type (3T) gain cell.
  • NOSRAM can be used as a non-volatile memory by using its characteristic of extremely low leakage current to hold charges corresponding to data in memory cells.
  • NOSRAM can read data without destroying it (non-destructive reading), so it is suitable for arithmetic processing in which only data read operations are repeated in large quantities.
  • the storage section 33 shown in FIG. 7A includes a memory cell array 60 and a peripheral circuit 65.
  • a control circuit 61 As the peripheral circuit 65, a control circuit 61, a row circuit 62, a column circuit 63, and an input/output circuit 64 are provided.
  • the memory cell array 60 includes a memory cell 34, a word line RWL, a word line WWL, a bit line RBL, a bit line WBL, a source line SL, and a wiring BGL.
  • the word line RWL and the word line WWL may be referred to as a read word line RWL and a write word line WWL, respectively.
  • the bit line RBL and the bit line WBL may be called a read bit line RBL and a write bit line WBL, respectively.
  • the control circuit 61 centrally controls the entire storage section 33 and performs data writing and data reading.
  • the control circuit 61 processes external command signals (eg, chip enable signal, write enable signal, etc.) and generates control signals for other circuits in the peripheral circuit 65.
  • external command signals eg, chip enable signal, write enable signal, etc.
  • the row circuit 62 has a function of selecting a row to access.
  • row circuit 62 includes a row decoder and a word line driver.
  • the column circuit 63 has a function of precharging the bit lines WBL and RBL, a function of writing data to the bit line WBL, a function of amplifying data on the bit line RBL, a function of reading data from the bit line RBL, and the like.
  • the input/output circuit 64 has a function of holding write data, a function of holding read data, and the like.
  • the configuration of the peripheral circuit 65 is changed as appropriate depending on the configuration of the memory cell array 60, the reading method, the writing method, and the like. Further, it is preferable that a part of the peripheral circuit 65 be provided in the element layer 20.
  • FIG. 7B shows an example of the circuit configuration of the memory cell 34.
  • memory cell 34 is a two-transistor (2T) gain cell.
  • the memory cell 34 includes transistors MW1, MR1, and a capacitive element CS1.
  • Transistor MW1 is a write transistor
  • transistor MR1 is a read transistor.
  • the back gates of transistors MW1 and MR1 are electrically connected to wiring BGL.
  • the memory cell 34 Since the read transistor is configured with an OS transistor, the memory cell 34 does not consume power to hold data. Therefore, the memory cell 34 is a low power consumption memory cell that can hold data for a long period of time, and the storage section 33 can be used as a nonvolatile storage device.
  • the memory cell 34A shown in FIG. 8A is a 3T type gain cell and includes transistors MW2, MR2, MS2, and a capacitive element CS2.
  • Transistors MW2, MR2, and MS2 are a write transistor, a read transistor, and a selection transistor, respectively.
  • the back gates of transistors MW2, MR2, and MS2 are electrically connected to wiring BGL.
  • the memory cell 34A is electrically connected to word lines RWL, WWL, bit lines RBL, WBL, capacitor line CDL, and power line PL2.
  • the voltage GND low-level power supply voltage
  • FIG. 8B shows another configuration example of a 2T type gain cell.
  • the read transistor is composed of an OS transistor without a back gate.
  • FIG. 8C shows another configuration example of a 3T type gain cell.
  • the memory cell 34C shown in FIG. 8C includes an OS transistor having no back gate as a read transistor and a selection transistor.
  • bit line RBL and bit line WBL may be provided.
  • NOSRAM has been described as an example of a configuration applicable to the memory cell 34, other configurations may be used as long as the memory cell can be formed using an OS transistor.
  • it may be a DOSRAM which is a memory circuit having an OS transistor.
  • DOSRAM registered trademark
  • DOSRAM is an abbreviation for "Dynamic Oxide Semiconductor RAM” and refers to a RAM having 1T (transistor) and 1C (capacitance) type memory cells.
  • DOSRAM is a DRAM formed using OS transistors
  • DOSRAM is a memory that temporarily stores information sent from the outside.
  • DOSRAM is a memory that takes advantage of the low off-state current of an OS transistor.
  • FIG. 8D shows an example of a 1T1C (capacitance) type memory cell.
  • the memory cell 34D shown in FIG. 8D is electrically connected to the word line WL, bit line BL, capacitor line CDL, and wiring BGL.
  • the memory cell 34D includes a transistor MW3 and a capacitive element CS3.
  • the back gate of transistor MW3 is electrically connected to wiring BGL.
  • the memory cell 34 is NOSRAM or DOSRAM
  • a voltage that turns off the transistor is applied to the wiring WWL connected to the gate of the transistor (transistor MW1 in FIG. 7B) that is an access transistor, and other circuits such as peripheral circuits are It is preferable to power gate the part. With this configuration, the supply of power supply voltage can be stopped while data is stored in the memory cell 34.
  • FIG. 9A shows a schematic perspective view for explaining another configuration example of the element layer 30 in the first embodiment.
  • a configuration including a readout circuit 38 and an I/O 39 (input/output circuit) as the input/output section 32 is illustrated.
  • the readout circuit 38 includes a circuit such as a sense amplifier.
  • the read circuit 38 is a circuit that outputs a signal (analog signal) output from the memory cell 34 as read data that is digital data.
  • the I/O 39 is a circuit for inputting and outputting write data and read data from outside the chip.
  • the element layer 30A having an OS transistor can transmit and receive signals through electrodes that can be microfabricated, compared to through electrodes used in TSV or Cu-Cu direct bonding technology.
  • the number of electrodes for connection to the upper or lower element layer can be increased. Therefore, the amount of signal transfer (bandwidth) to be transmitted and received can be expanded, and the amount of data transferred per unit time can be increased.
  • FIG. 9B shows a schematic perspective view having a plurality of input/output sections 32A and 32B in the configuration of the element layer 30A shown in FIG. 9A.
  • a configuration including a readout circuit 38 and an I/O 39 (input/output circuit) as the input/output section 32 is illustrated.
  • the number of electrodes for connection to the upper or lower element layer can be further increased. Therefore, the number of channels between the storage section provided in the element layer 30B that functions as a cache memory and the control section provided in the element layer 20 (not shown) can be increased. Therefore, the amount of signal transfer (bandwidth) to be transmitted and received can be expanded, and the amount of data transferred per unit time can be increased.
  • FIG. 9C is a diagram in which the element layers 30A (element layers 30A_1 to 30A_4) shown in FIG. 9A are stacked on the element layer 20 having the control section 21, and input/output signals 70 are indicated by arrows.
  • the signal 70 for connecting to the upper or lower element layer This number can be achieved by densely arranging electrodes for connection to the upper or lower element layer.
  • the element layer 30A having an OS transistor can transmit and receive signals through electrodes that can be microfabricated, compared to through electrodes used in TSV or Cu-Cu direct bonding technology.
  • the number of electrodes for connection to the upper or lower element layer can be increased. Therefore, the amount of signal transfer (bandwidth) to be transmitted and received can be expanded, and the amount of data transferred per unit time can be increased.
  • FIG. 10B the configuration illustrated in FIG. 10B may be used.
  • a readout circuit 38 and an I/O 39 are provided in the element layer 30_1, and a transistor 71 functioning as a switch is provided between the readout circuit 38 and the memory cell 34 in the element layers 30A_1 to 30A_n.
  • the number of electrodes for connection to the upper or lower element layer can be further increased. Therefore, the amount of signal transfer (bandwidth) to be transmitted and received can be expanded, and the amount of data transferred per unit time can be increased.
  • the read circuit for the flag 41 and tag 42 in FIG. 3 is formed in each layer as the read circuit 38 in FIG. 10A, the comparator 36 and the AND gate 37 as the I/O 39 in FIG. 10A, and the OR gate 54 is formed in the element layer 30A_1.
  • the readout circuit for the data 43 in FIG. 3 be the readout circuit 38 in FIG. 10B, and the multiplexer 55 be the I/O 39 in FIG. 10B.
  • FIG. 11 A part of the cross-sectional structure of the semiconductor device is shown in FIG.
  • the semiconductor device shown in FIG. 11 includes a transistor 550, a transistor 500, and a capacitor 600.
  • 12A is a cross-sectional view of the transistor 500 in the channel length direction
  • FIG. 12B is a cross-sectional view of the transistor 500 in the channel width direction
  • FIG. 12C is a cross-sectional view of the transistor 550 in the channel width direction.
  • the transistor 500 corresponds to the Si transistor described in the above embodiment mode
  • the transistor 550 corresponds to an OS transistor.
  • the transistor 500 is provided above the transistor 550, and the capacitor 600 is provided above the transistor 550 and the transistor 500.
  • the transistor 550 is provided over the substrate 311 and includes a conductor 316, an insulator 315, a semiconductor region 313 made of a part of the substrate 311, a low resistance region 314a functioning as a source region or a drain region, and a low resistance region 314b. .
  • the transistor 550 As shown in FIG. 12C, in the transistor 550, the upper surface of the semiconductor region 313 and the side surfaces in the channel width direction are covered with a conductor 316 via an insulator 315. In this way, by making the transistor 550 a Fin type transistor, the effective channel width increases, so that the on-characteristics of the transistor 550 can be improved. Further, since the contribution of the electric field of the gate electrode can be increased, the off-state characteristics of the transistor 550 can be improved.
  • the transistor 550 may be either a p-channel type or an n-channel type.
  • a semiconductor such as a silicon-based semiconductor be included in the region where a channel is formed in the semiconductor region 313, the region in the vicinity thereof, the low resistance region 314a serving as a source region or a drain region, and the low resistance region 314b.
  • it contains crystalline silicon.
  • it may be formed of a material containing Ge (germanium), SiGe (silicon germanium), GaAs (gallium arsenide), GaAlAs (gallium aluminum arsenide), or the like.
  • a structure using silicon may be used in which the effective mass is controlled by applying stress to the crystal lattice and changing the lattice spacing.
  • the transistor 550 may be a HEMT (High Electron Mobility Transistor) by using GaAs, GaAlAs, or the like.
  • the low resistance region 314a and the low resistance region 314b are made of an element imparting n-type conductivity such as arsenic or phosphorus, or an element imparting p-type conductivity such as boron. Contains elements that
  • the conductor 316 that functions as a gate electrode is made of a semiconductor material such as silicon, a metal material, or an alloy containing an element that imparts n-type conductivity such as arsenic or phosphorus, or an element that imparts p-type conductivity such as boron.
  • conductive materials such as metal oxide materials or metal oxide materials.
  • the threshold voltage of the transistor can be adjusted by selecting the material of the conductor. Specifically, it is preferable to use a material such as titanium nitride or tantalum nitride for the conductor. Further, in order to achieve both electrical conductivity and embeddability, it is preferable to use a metal material such as tungsten or aluminum as a layered conductor, and it is particularly preferable to use tungsten in terms of heat resistance.
  • the transistor 550 may be formed using an SOI (Silicon on Insulator) substrate or the like.
  • SOI substrates are formed by implanting oxygen ions into a mirror-polished wafer and then heating it at a high temperature to form an oxide layer at a certain depth from the surface and eliminate defects that occur in the surface layer.
  • Smart -cut method registered trademark: EPITAXIAL LAYER
  • EPITAXIAL LAYER registered trademark: EPITAXIAL LAYER
  • semiconductor substrates are used to use the growth of a microscopic substrate formed by the heat treatment of a microscopic (SEPARATION BY IMPLANTED OXYGEN) substrate or hydrogen ion injection.
  • SEPARATION BY IMPLANTED OXYGEN microscopic
  • An SOI substrate formed using a method may also be used.
  • a transistor formed using a single crystal substrate includes a single crystal semiconductor in a channel formation region.
  • An insulator 320, an insulator 322, an insulator 324, and an insulator 326 are sequentially stacked to cover the transistor 550.
  • the insulator 320, the insulator 322, the insulator 324, and the insulator 326 for example, silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, aluminum oxide, aluminum oxynitride, aluminum nitride oxide, aluminum nitride, etc. are used. Bye.
  • silicon oxynitride refers to a material whose composition contains more oxygen than nitrogen
  • silicon nitride oxide refers to a material whose composition contains more nitrogen than oxygen. shows.
  • aluminum oxynitride refers to a material whose composition contains more oxygen than nitrogen
  • aluminum nitride oxide refers to a material whose composition contains more nitrogen than oxygen. shows.
  • the insulator 322 may have a function as a flattening film that flattens the step caused by the transistor 550 and the like provided below.
  • the upper surface of the insulator 322 may be planarized by a planarization process using chemical mechanical polishing (CMP) or the like in order to improve flatness.
  • CMP chemical mechanical polishing
  • the insulator 324 it is preferable to use a film having barrier properties that prevents hydrogen, impurities, and the like from diffusing from the substrate 311 or the transistor 550 into a region where the transistor 500 is provided.
  • silicon nitride formed by a CVD method can be used, for example.
  • silicon nitride formed by a CVD method when hydrogen diffuses into a semiconductor element including an oxide semiconductor such as the transistor 500, the characteristics of the semiconductor element may deteriorate. Therefore, a film that suppresses hydrogen diffusion is preferably used between the transistor 500 and the transistor 550.
  • the membrane that suppresses hydrogen diffusion is a membrane that releases a small amount of hydrogen.
  • the amount of hydrogen desorbed can be analyzed using, for example, temperature programmed desorption gas analysis (TDS).
  • TDS temperature programmed desorption gas analysis
  • the amount of hydrogen desorbed from the insulator 324 is determined by the amount converted into hydrogen atoms per area of the insulator 324 when the surface temperature of the film is in the range of 50°C to 500°C.
  • the amount may be 1 ⁇ 10 16 atoms/cm 2 or less, preferably 5 ⁇ 10 15 atoms/cm 2 or less.
  • the insulator 326 preferably has a lower dielectric constant than the insulator 324.
  • the dielectric constant of the insulator 326 is preferably less than 4, more preferably less than 3.
  • the dielectric constant of the insulator 326 is preferably 0.7 times or less, more preferably 0.6 times or less, the dielectric constant of the insulator 324.
  • a capacitor 600, a conductor 328 connected to the transistor 500, a conductor 330, and the like are embedded in the insulator 320, the insulator 322, the insulator 324, and the insulator 326.
  • the conductor 328 and the conductor 330 have a function as a plug or wiring.
  • a conductor having a function as a plug or a wiring a plurality of structures may be collectively given the same reference numeral.
  • the wiring and the plug connected to the wiring may be integrated. That is, a part of the conductor may function as a wiring, and a part of the conductor may function as a plug.
  • a conductive material such as a metal material, an alloy material, a metal nitride material, or a metal oxide material is used in a single layer or in a stacked manner. be able to. It is preferable to use a high melting point material such as tungsten or molybdenum that has both heat resistance and conductivity, and it is preferable to use tungsten. Alternatively, it is preferable to use a low resistance conductive material such as aluminum or copper. Wiring resistance can be lowered by using a low resistance conductive material.
  • a wiring layer may be provided on the insulator 326 and the conductor 330.
  • an insulator 350, an insulator 352, and an insulator 354 are stacked in this order.
  • a conductor 356 is formed on the insulator 350, the insulator 352, and the insulator 354.
  • the conductor 356 functions as a plug or a wiring connected to the transistor 550.
  • the conductor 356 can be provided using the same material as the conductor 328 and the conductor 330.
  • the conductor 356 preferably includes a conductor having barrier properties against hydrogen.
  • a conductor having hydrogen barrier properties is formed in the opening of the insulator 350 having hydrogen barrier properties.
  • the conductor having barrier properties against hydrogen for example, tantalum nitride or the like may be used. Further, by stacking tantalum nitride and highly conductive tungsten, diffusion of hydrogen from the transistor 550 can be suppressed while maintaining conductivity as a wiring. In this case, it is preferable that the tantalum nitride layer having hydrogen barrier properties be in contact with the insulator 350 having hydrogen barrier properties.
  • a wiring layer may be provided on the insulator 354 and the conductor 356.
  • an insulator 360, an insulator 362, and an insulator 364 are stacked in this order.
  • a conductor 366 is formed on the insulator 360, the insulator 362, and the insulator 364.
  • the conductor 366 functions as a plug or wiring. Note that the conductor 366 can be provided using the same material as the conductor 328 and the conductor 330.
  • the conductor 366 preferably includes a conductor having barrier properties against hydrogen.
  • a conductor having hydrogen barrier properties is formed in the opening of the insulator 360 having hydrogen barrier properties.
  • a wiring layer may be provided on the insulator 364 and the conductor 366.
  • an insulator 370, an insulator 372, and an insulator 374 are stacked in this order.
  • a conductor 376 is formed on the insulator 370, the insulator 372, and the insulator 374.
  • the conductor 376 functions as a plug or wiring. Note that the conductor 376 can be provided using the same material as the conductor 328 and the conductor 330.
  • the conductor 376 preferably includes a conductor having barrier properties against hydrogen.
  • a conductor having hydrogen barrier properties is formed in the opening of the insulator 370 having hydrogen barrier properties.
  • a wiring layer may be provided on the insulator 374 and the conductor 376.
  • an insulator 380, an insulator 382, and an insulator 384 are stacked in this order.
  • a conductor 386 is formed on the insulator 380, the insulator 382, and the insulator 384.
  • the conductor 386 functions as a plug or wiring. Note that the conductor 386 can be provided using the same material as the conductor 328 and the conductor 330.
  • the conductor 386 preferably includes a conductor having barrier properties against hydrogen.
  • a conductor having hydrogen barrier properties is formed in the opening of the insulator 380 having hydrogen barrier properties.
  • the wiring layer including the conductor 356, the wiring layer including the conductor 366, the wiring layer including the conductor 376, and the wiring layer including the conductor 386 have been described, but the semiconductor device according to this embodiment It is not limited to this.
  • the number of wiring layers similar to the wiring layer containing the conductor 356 may be three or less, or the number of wiring layers similar to the wiring layer containing the conductor 356 may be five or more.
  • an insulator 510, an insulator 512, an insulator 514, and an insulator 516 are provided in a laminated manner in this order.
  • Any one of the insulators 510, 512, 514, and 516 is preferably made of a substance that has barrier properties against oxygen, hydrogen, or the like.
  • a film having barrier properties that prevents hydrogen, impurities, etc. from diffusing from the substrate 311 or the region where the transistor 550 is provided to the region where the transistor 500 is provided is used. It is preferable. Therefore, the same material as the insulator 324 can be used.
  • silicon nitride formed by a CVD method can be used as an example of a film having barrier properties against hydrogen.
  • silicon nitride formed by a CVD method when hydrogen diffuses into a semiconductor element including an oxide semiconductor such as the transistor 500, the characteristics of the semiconductor element may deteriorate. Therefore, a film that suppresses hydrogen diffusion is preferably used between the transistor 500 and the transistor 550.
  • the membrane that suppresses hydrogen diffusion is a membrane that releases a small amount of hydrogen.
  • a metal oxide such as aluminum oxide, hafnium oxide, or tantalum oxide for the insulator 510 and the insulator 514.
  • aluminum oxide has a high blocking effect that prevents the membrane from permeating both oxygen and impurities such as hydrogen and moisture that cause fluctuations in the electrical characteristics of the transistor. Therefore, aluminum oxide can prevent impurities such as hydrogen and moisture from entering the transistor 500 during and after the transistor manufacturing process. Further, release of oxygen from the oxide forming the transistor 500 can be suppressed. Therefore, it is suitable for use as a protective film for the transistor 500.
  • the same material as the insulator 320 can be used for the insulator 512 and the insulator 516. Furthermore, by using materials with relatively low dielectric constants as these insulators, parasitic capacitance occurring between wirings can be reduced.
  • a silicon oxide film, a silicon oxynitride film, or the like can be used as the insulator 512 and the insulator 516.
  • a conductor 518, a conductor (for example, the conductor 503) forming the transistor 500, and the like are embedded in the insulator 510, the insulator 512, the insulator 514, and the insulator 516.
  • the conductor 518 has a function as a plug or wiring connected to the capacitor 600 or the transistor 550.
  • the conductor 518 can be provided using the same material as the conductor 328 and the conductor 330.
  • the conductor 518 in the region in contact with the insulator 510 and the insulator 514 is a conductor having barrier properties against oxygen, hydrogen, and water.
  • the transistor 550 and the transistor 500 can be separated by a layer having barrier properties against oxygen, hydrogen, and water, and diffusion of hydrogen from the transistor 550 to the transistor 500 can be suppressed.
  • a transistor 500 is provided above the insulator 516.
  • the transistor 500 includes a conductor 503 embedded in an insulator 514 and an insulator 516, and an insulator 520 disposed over the insulator 516 and the conductor 503. , an insulator 522 disposed on the insulator 520, an insulator 524 disposed on the insulator 522, an oxide 530a disposed on the insulator 524, and an oxide 530a disposed on the oxide 530a.
  • the insulator 580 has an overlapping opening formed therein, an insulator 545 placed on the bottom and side surfaces of the opening, and a conductor 560 placed on the surface where the insulator 545 is formed.
  • an insulator 544 is disposed between the oxide 530a, the oxide 530b, the conductor 542a, and the conductor 542b, and the insulator 580.
  • the conductor 560 includes a conductor 560a provided inside the insulator 545, and a conductor 560b provided so as to be embedded inside the conductor 560a. It is preferable to have.
  • an insulator 574 is preferably disposed over the insulator 580, the conductor 560, and the insulator 545.
  • oxide 530a and the oxide 530b may be collectively referred to as the oxide 530.
  • the transistor 500 shows a structure in which two layers, an oxide 530a and an oxide 530b, are stacked in a region where a channel is formed and in the vicinity thereof, the present invention is not limited to this.
  • a single layer of the oxide 530b or a stacked structure of three or more layers may be used.
  • the conductor 560 is shown as having a two-layer stacked structure, but the present invention is not limited to this.
  • the conductor 560 may have a single layer structure or a laminated structure of three or more layers.
  • the transistor 500 shown in FIGS. 11 and 12A is an example, and the structure is not limited to this, and an appropriate transistor may be used depending on the circuit structure, driving method, etc.
  • the conductor 560 functions as a gate electrode of the transistor, and the conductor 542a and the conductor 542b function as a source electrode or a drain electrode, respectively.
  • the conductor 560 is formed to be embedded in the opening of the insulator 580 and the region sandwiched between the conductors 542a and 542b.
  • the arrangement of conductor 560, conductor 542a, and conductor 542b is selected in a self-aligned manner with respect to the opening in insulator 580. That is, in the transistor 500, the gate electrode can be disposed between the source electrode and the drain electrode in a self-aligned manner. Therefore, since the conductor 560 can be formed without providing a margin for alignment, the area occupied by the transistor 500 can be reduced. Thereby, miniaturization and high integration of semiconductor devices can be achieved.
  • the conductor 560 is formed in a self-aligned manner in the region between the conductor 542a and the conductor 542b, the conductor 560 does not have a region overlapping with the conductor 542a or the conductor 542b. Thereby, the parasitic capacitance formed between the conductor 560 and the conductors 542a and 542b can be reduced. Therefore, the switching speed of the transistor 500 can be improved and the transistor 500 can have high frequency characteristics.
  • the conductor 560 may function as a first gate (also referred to as top gate) electrode. Further, the conductor 503 may function as a second gate (also referred to as a bottom gate) electrode.
  • the threshold voltage of the transistor 500 can be controlled by changing the potential applied to the conductor 503 independently of the potential applied to the conductor 560 without interlocking with the potential applied to the conductor 560. In particular, by applying a negative potential to the conductor 503, the threshold voltage of the transistor 500 can be made larger than 0 V, and the off-state current can be reduced. Therefore, when a negative potential is applied to the conductor 503, the drain current when the potential applied to the conductor 560 is 0 V can be made smaller than when no negative potential is applied.
  • the conductor 503 is arranged to overlap the oxide 530 and the conductor 560. As a result, when a potential is applied to the conductor 560 and the conductor 503, the electric field generated from the conductor 560 and the electric field generated from the conductor 503 are connected to cover the channel formation region formed in the oxide 530. I can do it.
  • a structure of a transistor in which a channel formation region is electrically surrounded by an electric field of a first gate electrode is referred to as a surrounded channel (S-channel) structure.
  • the S-channel structure disclosed in this specification and the like has a structure different from the Fin type structure and the planar type structure.
  • the S-channel structure disclosed in this specification and the like can also be regarded as a type of Fin type structure.
  • a Fin type structure refers to a structure in which a gate electrode is arranged so as to surround at least two or more surfaces (specifically, two, three, or four sides) of a channel.
  • the channel formation region can be electrically surrounded.
  • the S-channel structure is a structure that electrically surrounds the channel formation region, it is substantially equivalent to a GAA (Gate All Around) structure or an LGAA (Lateral Gate All Around) structure. You can say that.
  • the channel formation region formed at or near the interface between the oxide 530 and the gate insulator can be formed in the entire bulk of the oxide 530. can. Therefore, it is possible to improve the current density flowing through the transistor, and thus it is expected that the on-state current of the transistor or the field effect mobility of the transistor will be increased.
  • the conductor 503 has the same configuration as the conductor 518, and a conductor 503a is formed in contact with the inner wall of the opening of the insulator 514 and the insulator 516, and a conductor 503b is further formed inside.
  • the transistor 500 has a structure in which the conductor 503a and the conductor 503b are stacked, the present invention is not limited to this.
  • the conductor 503 may be provided as a single layer or a laminated structure of three or more layers.
  • a conductive material as the conductor 503a, which has a function of suppressing the diffusion of impurities such as hydrogen atoms, hydrogen molecules, water molecules, and copper atoms (the impurities are difficult to pass through).
  • a conductive material that has a function of suppressing the diffusion of oxygen for example, at least one of oxygen atoms, oxygen molecules, etc.
  • the function of suppressing the diffusion of impurities or oxygen refers to the function of suppressing the diffusion of any one or all of the impurities or the oxygen.
  • the conductor 503a since the conductor 503a has a function of suppressing oxygen diffusion, it is possible to suppress the conductivity from decreasing due to oxidation of the conductor 503b.
  • the conductor 503 also serves as a wiring
  • the conductor 503 is illustrated as a stack of the conductor 503a and the conductor 503b in this embodiment, the conductor 503 may have a single-layer structure.
  • the insulator 520, the insulator 522, and the insulator 524 have a function as a second gate insulating film.
  • the insulator 524 in contact with the oxide 530 it is preferable to use an insulator containing more oxygen than the oxygen that satisfies the stoichiometric composition.
  • the oxygen is easily released from the film by heating.
  • oxygen released by heating may be referred to as "excess oxygen.” That is, it is preferable that a region containing excess oxygen (also referred to as an “excess oxygen region”) is formed in the insulator 524.
  • V OH defects
  • electrons which are carriers
  • a portion of hydrogen may combine with oxygen that is bonded to a metal atom to generate electrons, which are carriers. Therefore, a transistor using an oxide semiconductor containing a large amount of hydrogen tends to be normally on (a state in which a channel exists and current flows through the transistor even when no voltage is applied to the gate electrode). Further, since hydrogen in an oxide semiconductor is easily moved by stress such as heat or an electric field, if the oxide semiconductor contains a large amount of hydrogen, the reliability of the transistor may deteriorate.
  • the V OH in oxide 530 it is preferred to reduce the V OH in oxide 530 as much as possible to make it highly pure or substantially pure.
  • impurities such as moisture and hydrogen in the oxide semiconductor are removed (also referred to as “dehydration” or “dehydrogenation treatment”). Therefore, it is important to supply oxygen to the oxide semiconductor to compensate for oxygen vacancies (also referred to as “oxygenation treatment”).
  • an oxide material from which some oxygen is released by heating is an oxide with an amount of desorbed oxygen in terms of oxygen atoms of 1.0 ⁇ 10 18 atoms/cm 3 or more, preferably 1 in TDS (Thermal Desorption Spectroscopy) analysis.
  • the oxide film has a density of .0 ⁇ 10 19 atoms/cm 3 or more, more preferably 2.0 ⁇ 10 19 atoms/cm 3 or more, or 3.0 ⁇ 10 20 atoms/cm 3 or more.
  • the surface temperature of the film during the above TDS analysis is preferably in the range of 100°C or more and 700°C or less, or 100°C or more and 400°C or less.
  • the insulator having the excess oxygen region and the oxide 530 may be brought into contact with each other and subjected to one or more of heat treatment, microwave treatment, and RF treatment. By performing this treatment, water or hydrogen in the oxide 530 can be removed.
  • a reaction occurs in which the bond of VoH is broken, or in other words, a reaction “V O H ⁇ Vo+H” occurs, resulting in dehydrogenation.
  • a part of the hydrogen generated at this time may combine with oxygen and be removed from the oxide 530 or the insulator near the oxide 530 as H 2 O. Further, some of the hydrogen may be gettered to the conductor 542.
  • the microwave processing it is preferable to use, for example, an apparatus having a power source for generating high-density plasma or an apparatus having a power source for applying RF to the substrate side.
  • an apparatus having a power source for generating high-density plasma or an apparatus having a power source for applying RF to the substrate side.
  • a gas containing oxygen and using high-density plasma high-density oxygen radicals can be generated, and by applying RF to the substrate side, the oxygen radicals generated by the high-density plasma can be generated.
  • the microwave treatment may be performed at a pressure of 133 Pa or higher, preferably 200 Pa or higher, and more preferably 400 Pa or higher.
  • the gas introduced into the apparatus for performing microwave processing for example, oxygen and argon are used, and the oxygen flow rate ratio (O 2 /(O 2 +Ar)) is 50% or less, preferably 10% or more. % or less.
  • heat treatment is preferably performed with the surface of the oxide 530 exposed.
  • the heat treatment may be performed, for example, at a temperature of 100°C or higher and 450°C or lower, more preferably 350°C or higher and 400°C or lower.
  • the heat treatment is performed in an atmosphere of nitrogen gas or inert gas, or an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of oxidizing gas.
  • the heat treatment is preferably performed in an oxygen atmosphere. Thereby, oxygen can be supplied to the oxide 530, and oxygen vacancies (V O ) can be reduced. Further, the heat treatment may be performed under reduced pressure.
  • the heat treatment may be performed in an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of oxidizing gas in order to compensate for the desorbed oxygen after heat treatment in a nitrogen gas or inert gas atmosphere. good.
  • heat treatment may be performed continuously in an atmosphere of nitrogen gas or inert gas.
  • the oxygen vacancies in the oxide 530 can be repaired by the supplied oxygen, or in other words, the reaction "Vo+O ⁇ null" can be promoted. Further, by reacting the supplied oxygen with the hydrogen remaining in the oxide 530, the hydrogen can be removed as H 2 O (dehydrated). This can suppress hydrogen remaining in the oxide 530 from recombining with oxygen vacancies and forming V OH .
  • the insulator 524 has an excess oxygen region, it is preferable that the insulator 522 has a function of suppressing the diffusion of oxygen (for example, oxygen atoms, oxygen molecules, etc.) (the oxygen is difficult to permeate).
  • oxygen for example, oxygen atoms, oxygen molecules, etc.
  • the insulator 522 has the function of suppressing the diffusion of oxygen, impurities, etc., so that the oxygen contained in the oxide 530 does not diffuse toward the insulator 520 side. Further, the conductor 503 can be prevented from reacting with oxygen contained in the insulator 524, the oxide 530, and the like.
  • the insulator 522 is made of, for example, aluminum oxide, hafnium oxide, an oxide containing aluminum and hafnium (hafnium aluminate), tantalum oxide, zirconium oxide, lead zirconate titanate (PZT), strontium titanate (SrTiO 3 ), or It is preferable to use an insulator containing a so-called high-k material such as (Ba,Sr)TiO 3 (BST) in a single layer or in a stacked layer. As transistors become smaller and more highly integrated, gate insulating films become thinner, which may cause problems such as leakage current. By using a high-k material for the insulator that functions as a gate insulating film, it is possible to reduce the gate potential during transistor operation while maintaining the physical film thickness.
  • a so-called high-k material such as (Ba,Sr)TiO 3 (BST)
  • an insulator containing an oxide of one or both of aluminum and hafnium which is an insulating material that has the function of suppressing the diffusion of impurities and oxygen (the oxygen is difficult to permeate).
  • the insulator containing an oxide of one or both of aluminum and hafnium it is preferable to use aluminum oxide, hafnium oxide, an oxide containing aluminum and hafnium (hafnium aluminate), and the like.
  • the insulator 522 is formed using such a material, the insulator 522 suppresses the release of oxygen from the oxide 530 or the incorporation of impurities such as hydrogen into the oxide 530 from the periphery of the transistor 500. Acts as a layer.
  • aluminum oxide, bismuth oxide, germanium oxide, niobium oxide, silicon oxide, titanium oxide, tungsten oxide, yttrium oxide, or zirconium oxide may be added to these insulators.
  • these insulators may be nitrided. Silicon oxide, silicon oxynitride, or silicon nitride may be stacked on the above insulator.
  • the insulator 520 is thermally stable.
  • silicon oxide and silicon oxynitride are suitable because they are thermally stable.
  • the insulator 520 having a stacked layer structure that is thermally stable and has a high dielectric constant can be obtained.
  • an insulator 520, an insulator 522, and an insulator 524 are illustrated as the second gate insulating film having a three-layer stacked structure;
  • the insulating film may have a single layer, two layers, or a stacked structure of four or more layers.
  • the structure is not limited to a laminated structure made of the same material, but may be a laminated structure made of different materials.
  • the transistor 500 uses a metal oxide that functions as an oxide semiconductor for the oxide 530 including the channel formation region.
  • a metal oxide that functions as an oxide semiconductor for the oxide 530 including the channel formation region.
  • In-M-Zn oxide element M is aluminum, gallium, yttrium, copper, vanadium, beryllium, boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium
  • hafnium, tantalum, tungsten or one or more selected from magnesium, etc.
  • the metal oxide that functions as an oxide semiconductor may be formed by a sputtering method or by an ALD (Atomic Layer Deposition) method. Note that a metal oxide that functions as an oxide semiconductor will be described in detail in other embodiments.
  • the oxide 530 can suppress diffusion of impurities from a component formed below the oxide 530a to the oxide 530b.
  • the oxide 530 preferably has a structure of a plurality of oxide layers in which the atomic ratio of each metal atom is different.
  • the atomic ratio of the element M among the constituent elements is larger than the atomic ratio of the element M among the constituent elements in the metal oxide used for the oxide 530b. It is preferable.
  • the atomic ratio of the element M to In is preferably larger than the atomic ratio of the element M to In in the metal oxide used for the oxide 530b.
  • the atomic ratio of In to the element M is preferably larger than the atomic ratio of In to the element M in the metal oxide used for the oxide 530a.
  • the energy at the bottom of the conduction band of the oxide 530a is higher than the energy at the bottom of the conduction band of the oxide 530b.
  • the electron affinity of the oxide 530a is smaller than the electron affinity of the oxide 530b.
  • the energy level at the lower end of the conduction band changes gently.
  • the energy level at the lower end of the conduction band at the junction between the oxide 530a and the oxide 530b changes continuously or forms a continuous junction.
  • the oxide 530a and the oxide 530b having a common element other than oxygen (main component) a mixed layer with a low defect level density can be formed.
  • the oxide 530b is an In-Ga-Zn oxide
  • an In-Ga-Zn oxide, a Ga-Zn oxide, a gallium oxide, or the like may be used as the oxide 530a.
  • the main path of carriers is the oxide 530b.
  • the oxide 530a the above structure, the density of defect levels at the interface between the oxide 530a and the oxide 530b can be reduced. Therefore, the influence of interface scattering on carrier conduction is reduced, and the transistor 500 can obtain a high on-current.
  • a conductor 542a and a conductor 542b functioning as a source electrode and a drain electrode are provided on the oxide 530b.
  • the conductors 542a and 542b include aluminum, chromium, copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, indium, and ruthenium. It is preferable to use a metal element selected from , iridium, strontium, and lanthanum, an alloy containing the above-mentioned metal elements, or an alloy that is a combination of the above-mentioned metal elements.
  • tantalum nitride, titanium nitride, nitrides containing titanium and aluminum, nitrides containing tantalum and aluminum, ruthenium oxide, ruthenium nitride, oxides containing strontium and ruthenium, and oxides containing lanthanum and nickel are difficult to oxidize. It is preferable because it is a conductive material or a material that maintains conductivity even if it absorbs oxygen.
  • a metal nitride film such as tantalum nitride is preferable because it has barrier properties against hydrogen or oxygen.
  • the conductor 542a and the conductor 542b are shown as having a single layer structure, but they may have a laminated structure of two or more layers.
  • a tantalum nitride film and a tungsten film may be laminated.
  • a titanium film and an aluminum film may be laminated.
  • a two-layer structure in which an aluminum film is laminated on a tungsten film a two-layer structure in which a copper film is laminated on a copper-magnesium-aluminum alloy film, a two-layer structure in which a copper film is laminated on a titanium film, and a two-layer structure in which a copper film is laminated on a titanium film.
  • a two-layer structure in which copper films are laminated may be used.
  • a three-layer structure in which a titanium film or titanium nitride film is laminated, an aluminum film or a copper film is stacked on top of the titanium film or titanium nitride film, and a titanium film or titanium nitride film is further formed on top of the titanium film or titanium nitride film, a molybdenum film or
  • a molybdenum nitride film, an aluminum film or a copper film is laminated on the molybdenum film or the molybdenum nitride film, and a molybdenum film or molybdenum nitride film is further formed thereon.
  • a transparent conductive material containing indium oxide, tin oxide, or zinc oxide may be used.
  • a region 543a and a region 543b may be formed as low resistance regions at and near the interface between the oxide 530 and the conductor 542a (conductor 542b).
  • the region 543a functions as either a source region or a drain region
  • the region 543b functions as the other source region or drain region.
  • a channel formation region is formed in a region sandwiched between the region 543a and the region 543b.
  • the oxygen concentration in the region 543a (region 543b) may be reduced.
  • a metal compound layer containing a metal included in the conductor 542a (conductor 542b) and a component of the oxide 530 may be formed in the region 543a (region 543b). In such a case, the carrier concentration of the region 543a (region 543b) increases, and the region 543a (region 543b) becomes a low resistance region.
  • the insulator 544 is provided to cover the conductor 542a and the conductor 542b, and suppresses oxidation of the conductor 542a and the conductor 542b. At this time, the insulator 544 may be provided to cover the side surface of the oxide 530 and be in contact with the insulator 524.
  • insulator 544 a metal oxide containing one or more selected from hafnium, aluminum, gallium, yttrium, zirconium, tungsten, titanium, tantalum, nickel, germanium, neodymium, lanthanum, magnesium, etc. Can be used. Further, as the insulator 544, silicon nitride oxide, silicon nitride, or the like can be used.
  • hafnium oxide aluminum
  • an oxide containing hafnium hafnium (hafnium aluminate) which are insulators containing oxides of one or both of aluminum and hafnium, as the insulator 544.
  • hafnium aluminate has higher heat resistance than hafnium oxide film. Therefore, it is preferable because it is difficult to crystallize during heat treatment in a later step.
  • the conductor 542a and the conductor 542b are made of an oxidation-resistant material or a material whose conductivity does not significantly decrease even if it absorbs oxygen, the insulator 544 is not an essential component. It may be designed as appropriate depending on the desired transistor characteristics.
  • the insulator 544 By having the insulator 544, it is possible to suppress impurities such as water and hydrogen contained in the insulator 580 from diffusing into the oxide 530b. Furthermore, oxidation of the conductor 542 due to excess oxygen contained in the insulator 580 can be suppressed.
  • the insulator 545 functions as a first gate insulating film. Like the insulator 524 described above, the insulator 545 is preferably formed using an insulator that contains excess oxygen and releases oxygen when heated.
  • silicon oxide with excess oxygen silicon oxynitride, silicon nitride oxide, silicon nitride, silicon oxide with fluorine added, silicon oxide with carbon added, silicon oxide with carbon and nitrogen added, and silicon oxide with vacancies. It is possible to use silicon oxide having the following properties. In particular, silicon oxide and silicon oxynitride are preferable because they are stable against heat.
  • the insulator 545 By providing an insulator containing excess oxygen as the insulator 545, oxygen can be effectively supplied from the insulator 545 to the channel formation region of the oxide 530b. Further, similarly to the insulator 524, it is preferable that the concentration of impurities such as water or hydrogen in the insulator 545 is reduced.
  • the thickness of the insulator 545 is preferably 1 nm or more and 20 nm or less.
  • a metal oxide may be provided between the insulator 545 and the conductor 560 in order to efficiently supply excess oxygen contained in the insulator 545 to the oxide 530.
  • the metal oxide preferably suppresses oxygen diffusion from the insulator 545 to the conductor 560.
  • diffusion of excess oxygen from the insulator 545 to the conductor 560 is suppressed.
  • a decrease in the amount of excess oxygen supplied to the oxide 530 can be suppressed.
  • oxidation of the conductor 560 due to excess oxygen can be suppressed.
  • a material that can be used for the insulator 544 may be used.
  • the insulator 545 may have a laminated structure similarly to the second gate insulating film. As transistors become smaller and more highly integrated, problems such as leakage current may occur due to the thinning of the gate insulating film. By forming a stacked structure using physically stable materials, it is possible to reduce the gate potential during transistor operation while maintaining the physical film thickness. Furthermore, a laminated structure that is thermally stable and has a high dielectric constant can be achieved.
  • the conductor 560 functioning as the first gate electrode is shown as having a two-layer structure in FIGS. 12A and 12B, it may have a single-layer structure or a stacked structure of three or more layers.
  • the conductor 560a is a conductive material that has the function of suppressing the diffusion of impurities such as hydrogen atoms, hydrogen molecules, water molecules, nitrogen atoms, nitrogen molecules, nitrogen oxide molecules ( N2O , NO, NO2 , etc.), and copper atoms.
  • impurities such as hydrogen atoms, hydrogen molecules, water molecules, nitrogen atoms, nitrogen molecules, nitrogen oxide molecules ( N2O , NO, NO2 , etc.), and copper atoms.
  • the material is used.
  • the conductive material having the function of suppressing oxygen diffusion it is preferable to use, for example, tantalum, tantalum nitride, ruthenium, ruthenium oxide, or the like.
  • an oxide semiconductor that can be used as the oxide 530 can be used as the conductor 560a. In that case, by forming the conductor 560b by a sputtering method, the electrical resistance value of the conductor 560a can be reduced and the conductor 560a can be made into a conductor. This can be called an OC (Oxide Conductor) electrode.
  • a conductive material containing tungsten, copper, or aluminum as a main component for the conductor 560b.
  • the conductor 560b also functions as a wiring, it is preferable to use a conductor with high conductivity.
  • a conductive material containing tungsten, copper, or aluminum as a main component can be used.
  • the conductor 560b may have a laminated structure, for example, a laminated structure of titanium or titanium nitride and the above conductive material.
  • the insulator 580 is provided on the conductor 542a and the conductor 542b via the insulator 544.
  • insulator 580 has regions of excess oxygen.
  • silicone, resin, or the like it is preferable to use silicone, resin, or the like.
  • silicon oxide and silicon oxynitride are preferable because they are thermally stable.
  • silicon oxide and silicon oxide with vacancies are preferable because an excess oxygen region can be easily formed in a later step.
  • the insulator 580 has an excess oxygen region.
  • oxygen in the insulator 580 can be efficiently supplied to the oxide 530.
  • concentration of impurities such as water or hydrogen in the insulator 580 is preferably reduced.
  • the opening of the insulator 580 is formed to overlap the region between the conductor 542a and the conductor 542b. Thereby, the conductor 560 is formed so as to be embedded in the opening of the insulator 580 and the region sandwiched between the conductors 542a and 542b.
  • the conductor 560 When miniaturizing semiconductor devices, it is required to shorten the gate length, but it is necessary to prevent the conductivity of the conductor 560 from decreasing. For this reason, when the thickness of the conductor 560 is increased, the conductor 560 can have a shape with a high aspect ratio.
  • the conductor 560 is provided so as to be embedded in the opening of the insulator 580, so even if the conductor 560 has a high aspect ratio shape, the conductor 560 can be formed without collapsing during the process. I can do it.
  • the insulator 574 is preferably provided in contact with the top surface of the insulator 580, the top surface of the conductor 560, and the top surface of the insulator 545.
  • an excess oxygen region can be provided in the insulator 545 and the insulator 580. Thereby, oxygen can be supplied into the oxide 530 from the excess oxygen region.
  • a metal oxide containing one or more selected from hafnium, aluminum, gallium, yttrium, zirconium, tungsten, titanium, tantalum, nickel, germanium, or magnesium may be used as the insulator 574. I can do it.
  • aluminum oxide has high barrier properties, and even if it is a thin film of 0.5 nm or more and 3.0 nm or less, it can suppress the diffusion of hydrogen and nitrogen. Therefore, aluminum oxide formed by sputtering can function as an oxygen supply source as well as a barrier film for impurities such as hydrogen.
  • the insulator 581 that functions as an interlayer film on the insulator 574.
  • the insulator 581 preferably has a reduced concentration of impurities such as water or hydrogen in the film.
  • a conductor 540a and a conductor 540b are arranged in openings formed in the insulator 581, the insulator 574, the insulator 580, and the insulator 544.
  • the conductor 540a and the conductor 540b are provided facing each other with the conductor 560 interposed therebetween.
  • the conductor 540a and the conductor 540b have the same configuration as a conductor 546 and a conductor 548, which will be described later.
  • An insulator 582 is provided on the insulator 581.
  • the insulator 582 is preferably made of a substance that has barrier properties against oxygen, hydrogen, and the like. Therefore, the same material as the insulator 514 can be used for the insulator 582.
  • the insulator 582 is preferably made of a metal oxide such as aluminum oxide, hafnium oxide, tantalum oxide, or the like.
  • aluminum oxide has a high blocking effect that prevents the membrane from permeating both oxygen and impurities such as hydrogen and moisture that cause fluctuations in the electrical characteristics of the transistor. Therefore, aluminum oxide can prevent impurities such as hydrogen and moisture from entering the transistor 500 during and after the transistor manufacturing process. Further, release of oxygen from the oxide forming the transistor 500 can be suppressed. Therefore, it is suitable for use as a protective film for the transistor 500.
  • an insulator 586 is provided on the insulator 582.
  • the same material as the insulator 320 can be used for the insulator 586.
  • a silicon oxide film, a silicon oxynitride film, or the like can be used as the insulator 586.
  • the insulators 520, 522, 524, 544, 580, 574, 581, 582, and 586 include a conductor 546, a conductor 548, etc. is embedded.
  • the conductor 546 and the conductor 548 have a function as a plug or wiring connected to the capacitor 600, the transistor 500, or the transistor 550.
  • the conductor 546 and the conductor 548 can be provided using the same material as the conductor 328 and the conductor 330.
  • an opening may be formed to surround the transistor 500, and an insulator having high barrier properties against hydrogen or water may be formed to cover the opening.
  • the plurality of transistors 500 may be wrapped together with an insulator having high barrier properties against hydrogen or water.
  • an opening to surround the transistor 500 for example, an opening reaching the insulator 522 or 514 is formed, and the above-mentioned insulator with high barrier properties is formed in contact with the insulator 522 or 514. If formed, it can also serve as part of the manufacturing process of the transistor 500, which is preferable.
  • the insulator with high barrier properties against hydrogen or water for example, a material similar to the insulator 522 or the insulator 514 may be used.
  • Capacitor 600 includes a conductor 610, a conductor 620, and an insulator 630.
  • a conductor 612 may be provided on the conductor 546 and the conductor 548.
  • the conductor 612 functions as a plug or a wiring connected to the transistor 500.
  • the conductor 610 functions as an electrode of the capacitor 600. Note that the conductor 612 and the conductor 610 can be formed at the same time.
  • the conductor 612 and the conductor 610 include a metal film containing an element selected from molybdenum, titanium, tantalum, tungsten, aluminum, copper, chromium, neodymium, and scandium, or a metal nitride film containing the above-mentioned elements.
  • a metal nitride film, titanium nitride film, molybdenum nitride film, tungsten nitride film), etc. can be used.
  • Conductive materials such as indium tin oxide can also be applied.
  • the conductor 612 and the conductor 610 are shown as having a single-layer structure, but are not limited to this structure, and may have a laminated structure of two or more layers.
  • a conductor having barrier properties and a conductor having high adhesiveness to the conductor having high conductivity may be formed between a conductor having barrier properties and a conductor having high conductivity.
  • a conductor 620 is provided so as to overlap the conductor 610 with an insulator 630 in between.
  • the conductor 620 can be made of a conductive material such as a metal material, an alloy material, or a metal oxide material. It is preferable to use a high melting point material such as tungsten or molybdenum that has both heat resistance and conductivity, and it is particularly preferable to use tungsten.
  • low resistance metal materials such as Cu (copper) and Al (aluminum) may be used.
  • An insulator 640 is provided on the conductor 620 and the insulator 630.
  • Insulator 640 can be provided using the same material as insulator 320. Further, the insulator 640 may function as a flattening film that covers the uneven shape underneath.
  • Substrates that can be used in the semiconductor device of one embodiment of the present invention include glass substrates, quartz substrates, sapphire substrates, ceramic substrates, and metal substrates (for example, stainless steel substrates, substrates with stainless steel foil, tungsten substrates). , a substrate having a tungsten foil, etc.), a semiconductor substrate (such as a single crystal semiconductor substrate, a polycrystalline semiconductor substrate, or a compound semiconductor substrate), an SOI (Silicon on Insulator) substrate, and the like. Further, a plastic substrate having heat resistance that can withstand the processing temperature of this embodiment may be used.
  • glass substrates include barium borosilicate glass, aluminosilicate glass, aluminoborosilicate glass, soda lime glass, and the like. Besides, crystallized glass or the like can be used.
  • a flexible substrate, a bonded film, paper containing a fibrous material, a base film, or the like can be used as the substrate.
  • flexible substrates, bonded films, base films, etc. include the following.
  • plastics represented by polyethylene terephthalate (PET), polyethylene naphthalate (PEN), polyether sulfone (PES), and polytetrafluoroethylene (PTFE).
  • PET polyethylene terephthalate
  • PEN polyethylene naphthalate
  • PES polyether sulfone
  • PTFE polytetrafluoroethylene
  • acrylic examples include polypropylene, polyester, polyvinyl fluoride, or polyvinyl chloride.
  • examples include polyamide, polyimide, aramid resin, epoxy resin, inorganic vapor-deposited film, and paper.
  • transistors using semiconductor substrates, single crystal substrates, SOI substrates, etc.
  • the power consumption of the circuit can be reduced or the circuit can be highly integrated.
  • a flexible substrate may be used as the substrate, and transistors, resistors, and/or capacitors, etc. may be formed directly on the flexible substrate.
  • a release layer may be provided between the substrate and the transistor, resistor, and/or capacitor. The peeling layer can be used to separate a semiconductor device from a substrate after completing a part or all of the semiconductor device thereon and transfer it to another substrate.
  • transistors, resistors, and/or capacitors, etc. can be transferred to substrates with poor heat resistance, flexible substrates, and the like.
  • release layer for example, a structure in which an inorganic film of a tungsten film and a silicon oxide film is laminated, a structure in which an organic resin film such as polyimide is formed on a substrate, a silicon film containing hydrogen, etc. are used. be able to.
  • a semiconductor device may be formed on one substrate, and then transferred to another substrate.
  • substrates on which semiconductor devices are transferred include, in addition to the above-mentioned substrates on which transistors can be formed, paper substrates, cellophane substrates, aramid film substrates, polyimide film substrates, stone substrates, wood substrates, cloth substrates (natural Examples include fibers (silk, cotton, linen), synthetic fibers (nylon, polyurethane, polyester), recycled fibers (acetate, cupro, rayon, recycled polyester), leather substrates, rubber substrates, and the like.
  • fibers silk, cotton, linen
  • synthetic fibers rayon, polyurethane, polyester
  • recycled fibers acetate, cupro, rayon, recycled polyester
  • leather substrates rubber substrates, and the like.
  • the transistor 550 shown in FIG. 11 is an example, and the structure is not limited to this, and an appropriate transistor may be used depending on the circuit structure, driving method, etc.
  • the semiconductor device is a unipolar circuit including only OS transistors (meaning a transistor with the same polarity as only an n-channel transistor)
  • the transistor 550 may have the same structure as the transistor 500.
  • FIG. 13 shows an example of a cross-sectional configuration when using a DOSRAM circuit configuration.
  • FIG. 13 illustrates a case where memory layers 700[1] to 700[4] are stacked on the drive circuit layer 701.
  • FIG. 13 illustrates a transistor 550 included in the drive circuit layer 701. As the transistor 550, the transistor 550 described in the above embodiment can be applied.
  • transistor 550 shown in FIG. 13 is an example, and the structure is not limited, and an appropriate transistor may be used depending on the circuit configuration or driving method.
  • a wiring layer including an interlayer film, wiring, plugs, etc. is provided between the drive circuit layer 701 and the memory layer 700, or between the k-th memory layer 700 and the (k+1)-th memory layer 700. You can leave it there.
  • the k-th storage layer 700 may be referred to as a storage layer 700[k]
  • the k+1-th storage layer 700 may be referred to as a storage layer 700[k+1].
  • k is an integer greater than or equal to 1 and less than or equal to N.
  • the wiring and the plug electrically connected to the wiring may be integrated. That is, a part of the conductor may function as a wiring, and a part of the conductor may function as a plug.
  • an insulator 320, an insulator 322, an insulator 324, and an insulator 326 are sequentially stacked and provided as interlayer films on the transistor 550. Further, a conductor 328 and the like are embedded in the insulator 320 and the insulator 322. Further, a conductor 330 and the like are embedded in the insulator 324 and the insulator 326. Note that the conductor 328 and the conductor 330 function as a contact plug or a wiring.
  • the insulator that functions as an interlayer film may function as a flattening film that covers the uneven shape underneath.
  • the upper surface of the insulator 320 may be planarized by a planarization process using a chemical mechanical polishing (CMP) method or the like in order to improve flatness.
  • CMP chemical mechanical polishing
  • a wiring layer may be provided on the insulator 326 and the conductor 330.
  • an insulator 350, an insulator 357, an insulator 352, and an insulator 354 are sequentially stacked on an insulator 326 and a conductor 330.
  • a conductor 356 is formed on the insulator 350, the insulator 357, and the insulator 352. The conductor 356 functions as a contact plug or wiring.
  • the insulator 514 included in the memory layer 700[1] is provided on the insulator 354. Further, a conductor 358 is embedded in the insulator 514 and the insulator 354. The conductor 358 functions as a contact plug or wiring. For example, the bit line BL and the transistor 550 are electrically connected via a conductor 358, a conductor 356, a conductor 330, and the like.
  • FIG. 14A shows an example of the cross-sectional structure of the memory layer 700[k]. Further, FIG. 14B shows an equivalent circuit diagram of FIG. 14A. FIG. 14A shows an example in which two memory cells MC are electrically connected to one bit BL.
  • the memory cell MC shown in FIGS. 13 and 14A includes a transistor M1 and a capacitive element C.
  • the transistor 500 described in the above embodiment can be used as the transistor M1.
  • the transistor M1 differs from the transistor 500 in that the conductor 542a and the conductor 542b extend beyond the end of the metal oxide 531.
  • the memory cell MC shown in FIGS. 13 and 14A includes a conductor 156 that functions as one terminal of the capacitor C, an insulator 153 that functions as a dielectric, and a conductor 156 that functions as the other terminal of the capacitor C. body 160 (conductor 160a and conductor 160b).
  • the conductor 156 is electrically connected to a portion of the conductor 542b.
  • the conductor 160 is electrically connected to a wiring PL (not shown in FIG. 14A).
  • the capacitive element C is formed in an opening provided by removing a portion of the insulator 574, the insulator 580, and the insulator 554. Since the conductor 156, the insulator 580, and the insulator 554 are formed along the side surfaces of the opening, it is preferable that they be formed using an ALD method, a CVD method, or the like.
  • a conductor that can be used for the conductor 505 or the conductor 560 may be used.
  • titanium nitride formed using an ALD method may be used as the conductor 156.
  • titanium nitride formed using an ALD method may be used as the conductor 160a, and tungsten formed using a CVD method may be used as the conductor 160b. Note that if the adhesion of tungsten to the insulator 153 is sufficiently high, a single layer film of tungsten formed using a CVD method may be used as the conductor 160.
  • an insulator made of a high dielectric constant (high-k) material (a material with a high relative dielectric constant) for the insulator 153.
  • high-k high dielectric constant
  • an oxide, oxynitride, nitride oxide, or nitride containing one or more metal elements selected from aluminum, hafnium, zirconium, gallium, etc. can be used as an insulator of a high dielectric constant material.
  • the oxide, oxynitride, nitride oxide, or nitride may contain silicon.
  • insulating layers made of the above-mentioned materials can be laminated and used.
  • insulators of high dielectric constant materials aluminum oxide, hafnium oxide, zirconium oxide, oxides containing aluminum and hafnium, oxynitrides containing aluminum and hafnium, oxides containing silicon and hafnium, oxides containing silicon and hafnium Oxynitrides, oxides containing silicon and zirconium, oxynitrides containing silicon and zirconium, oxides containing hafnium and zirconium, oxynitrides containing hafnium and zirconium, and the like can be used.
  • the insulator 153 can be made thick enough to suppress leakage current, and the capacitance element C can have sufficient capacitance.
  • a laminated insulating layer made of the above-mentioned materials it is preferable to use a laminated structure of a high dielectric constant material and a material having a higher dielectric strength than the high dielectric constant material.
  • a laminated structure of a high dielectric constant material and a material having a higher dielectric strength than the high dielectric constant material for example, as the insulator 153, an insulating film in which zirconium oxide, aluminum oxide, and zirconium oxide are laminated in this order can be used. Furthermore, for example, an insulating film in which zirconium oxide, aluminum oxide, zirconium oxide, and aluminum oxide are laminated in this order can be used.
  • an insulating film in which hafnium zirconium oxide, aluminum oxide, hafnium zirconium oxide, and aluminum oxide are laminated in this order can be used.
  • an insulator having a relatively high dielectric strength, such as aluminum oxide the dielectric strength is improved and electrostatic breakdown of the capacitive element C can be suppressed.
  • FIG. 15 shows an example of a cross-sectional configuration when using the circuit configuration of a NOSRAM memory cell. Note that FIG. 15 is also a modification of FIG. 13. Further, FIG. 16A shows an example of the cross-sectional structure of the memory layer 700[k]. Further, FIG. 16B shows an equivalent circuit diagram of FIG. 16A.
  • the memory cell MC shown in FIGS. 15 and 16A has a transistor M1, a transistor M2, and a transistor M3 on an insulator 514. Further, a conductor 215 is provided on the insulator 514. The conductor 215 and the conductor 505 can be formed simultaneously using the same material and the same process.
  • the transistor M2 and the transistor M3 shown in FIGS. 15 and 16A share one island-shaped metal oxide 531.
  • a part of one island-shaped metal oxide 531 functions as a channel formation region of transistor M2, and another part functions as a channel formation region of transistor M3.
  • the source of the transistor M2 and the drain of the transistor M3, or the drain of the transistor M2 and the source of the transistor M3 are shared. Therefore, the area occupied by the transistors is smaller than when the transistors M2 and M3 are provided independently.
  • an insulator 287 is provided on an insulator 581, and a conductor 161 is embedded in the insulator 287. Further, the insulator 514 of the memory layer 700[k+1] is provided on the insulator 287 and the conductor 161.
  • the conductor 215 of the memory layer 700[k+1] functions as one terminal of the capacitive element C
  • the insulator 514 of the memory layer 700[k+1] functions as the dielectric of the capacitive element C
  • the conductor 161 functions as the other terminal of the capacitive element C.
  • the other of the source and drain of the transistor M1 is electrically connected to the conductor 161 through a contact plug
  • the gate of the transistor M2 is electrically connected to the conductor 161 through another contact plug.
  • the carrier concentration in the channel formation region of the oxide semiconductor is 1 ⁇ 10 18 cm ⁇ 3 or less, preferably less than 1 ⁇ 10 17 cm ⁇ 3 , more preferably less than 1 ⁇ 10 16 cm ⁇ 3 , and even more preferably 1 ⁇ It is less than 10 13 cm ⁇ 3 , more preferably less than 1 ⁇ 10 10 cm ⁇ 3 , and more than 1 ⁇ 10 ⁇ 9 cm ⁇ 3 . Note that in the case of lowering the carrier concentration of the oxide semiconductor film, the impurity concentration in the oxide semiconductor film may be lowered to lower the defect level density.
  • low impurity concentration and low defect level density are referred to as high purity intrinsic or substantially high purity intrinsic.
  • an oxide semiconductor with a low carrier concentration is sometimes referred to as a high-purity intrinsic or a substantially high-purity intrinsic oxide semiconductor.
  • a high-purity intrinsic or substantially high-purity intrinsic oxide semiconductor has a low defect level density
  • the trap level density may also be low.
  • charges captured in trap levels of an oxide semiconductor may take a long time to disappear, and may behave as if they were fixed charges. Therefore, a transistor in which a channel formation region is formed in an oxide semiconductor with a high trap level density may have unstable electrical characteristics.
  • the impurity in the oxide semiconductor refers to, for example, a substance other than the main component that constitutes the oxide semiconductor.
  • an element having a concentration of less than 0.1 atomic % can be considered an impurity.
  • V OH oxygen vacancy in an oxide semiconductor
  • the donor concentration in the channel formation region may increase.
  • the threshold voltage may vary. Therefore, if the channel formation region in the oxide semiconductor contains oxygen vacancies, the transistor exhibits normally-on characteristics (a channel exists even when no voltage is applied to the gate electrode, and current flows through the transistor). It's easy to become. Therefore, impurities, oxygen vacancies, and V OH are preferably reduced as much as possible in the channel formation region in the oxide semiconductor.
  • the band gap of the oxide semiconductor is preferably larger than the band gap of silicon (typically 1.1 eV), preferably 2 eV or more, more preferably 2.5 eV or more, and even more preferably 3.0 eV or more. It is.
  • off-state current also referred to as Ioff
  • Ioff off-state current
  • Si transistors As transistors become smaller, a short channel effect (also referred to as SCE) occurs. Therefore, it is difficult to miniaturize Si transistors.
  • SCE short channel effect
  • silicon has a small band gap.
  • an OS transistor uses an oxide semiconductor, which is a semiconductor material with a large band gap, short channel effects can be suppressed. In other words, an OS transistor is a transistor that has no short channel effect or has very little short channel effect.
  • the short channel effect is a deterioration in electrical characteristics that becomes apparent as transistors become smaller (reduction in channel length).
  • Specific examples of short channel effects include a decrease in threshold voltage, an increase in subthreshold swing value (sometimes referred to as S value), and an increase in leakage current.
  • the S value refers to the amount of change in gate voltage in a subthreshold region that causes a drain current to change by one order of magnitude with a constant drain voltage.
  • characteristic length is widely used as an index of resistance to short channel effects.
  • the characteristic length is an index of the bendability of the potential in the channel forming region. The smaller the characteristic length, the more steeply the potential rises, so it can be said to be resistant to short channel effects.
  • the OS transistor is an accumulation type transistor, and the Si transistor is an inversion type transistor. Therefore, compared to a Si transistor, an OS transistor has a smaller characteristic length between the source region and the channel forming region and a smaller characteristic length between the drain region and the channel forming region. Therefore, OS transistors are more resistant to short channel effects than Si transistors. That is, when it is desired to manufacture a transistor with a short channel length, an OS transistor is more suitable than a Si transistor.
  • the carrier concentration of the oxide semiconductor is lowered until the channel formation region becomes i-type or substantially i-type, conduction in the channel formation region decreases due to the conduction-band-lowering (CBL) effect in short-channel transistors. Since the lower end of the conduction band is lowered, the energy difference at the lower end of the conduction band between the source region or the drain region and the channel formation region may be reduced to 0.1 eV or more and 0.2 eV or less.
  • the OS transistor has an n + / n- / n+ accumulation type junction-less transistor structure, in which the channel forming region becomes an n-type region and the source and drain regions become n + -type regions, or , n + /n ⁇ /n + storage type non-junction transistor structure.
  • the OS transistor By making the OS transistor have the above structure, it can have good electrical characteristics even if the semiconductor device is miniaturized or highly integrated. For example, even if the gate length of the OS transistor is 20 nm or less, 15 nm or less, 10 nm or less, 7 nm or less, or 6 nm or less, and it is 1 nm or more, 3 nm or more, or 5 nm or more, good electrical characteristics cannot be obtained. can. On the other hand, since a short channel effect occurs in a Si transistor, it may be difficult to set the gate length to 20 nm or less or 15 nm or less. Therefore, the OS transistor can be suitably used as a transistor having a shorter channel length than a Si transistor. Note that the gate length is the length of the gate electrode in the direction in which carriers move inside the channel formation region during transistor operation, and refers to the width of the bottom surface of the gate electrode in a plan view of the transistor.
  • the high frequency characteristics of the transistor can be improved.
  • the cutoff frequency of the transistor can be improved.
  • the cutoff frequency of the transistor can be set to 50 GHz or more, preferably 100 GHz or more, more preferably 150 GHz or more, for example in a room temperature environment.
  • OS transistors have superior effects compared to Si transistors, such as lower off-state current and the ability to manufacture transistors with shorter channel lengths.
  • FIG. 17A A perspective view of a board (mounted board 704) on which electronic component 700 is mounted is shown in FIG. 17A.
  • An electronic component 700 shown in FIG. 17A includes a semiconductor device 710 within a mold 711. In FIG. 17A, some descriptions are omitted to show the inside of the electronic component 700.
  • the electronic component 700 has a land 712 on the outside of the mold 711. Land 712 is electrically connected to electrode pad 713, and electrode pad 713 is electrically connected to semiconductor device 710 via wire 714.
  • the electronic component 700 is mounted on a printed circuit board 702, for example.
  • a mounting board 704 is completed by combining a plurality of such electronic components and electrically connecting them on the printed circuit board 702.
  • the semiconductor device 710 includes a drive circuit layer 715 and a memory layer 716.
  • the storage layer 716 has a structure in which a plurality of memory cell arrays are stacked.
  • the structure in which the drive circuit layer 715 and the memory layer 716 are stacked can be a monolithic stacked structure.
  • each layer can be connected without using a through electrode technology such as TSV (Through Silicon Via) or a bonding technology such as Cu-Cu direct bonding.
  • connection wiring etc.
  • connection wiring etc.
  • TSV through silicon vias
  • connection pins By increasing the number of connection pins, parallel operation becomes possible, thereby making it possible to improve the memory bandwidth (also referred to as memory bandwidth).
  • the plurality of memory cell arrays included in the storage layer 716 be formed using OS transistors, and the plurality of memory cell arrays be monolithically stacked.
  • OS transistors the plurality of memory cell arrays be monolithically stacked.
  • bandwidth is the amount of data transferred per unit time
  • access latency is the time from access to the start of data exchange.
  • the semiconductor device 710 may be referred to as a die.
  • a die refers to a chip piece obtained by forming a circuit pattern on, for example, a disk-shaped substrate (also referred to as a wafer) and cutting it into dice in the semiconductor chip manufacturing process.
  • semiconductor materials that can be used for the die include silicon (Si), silicon carbide (SiC), and gallium nitride (GaN).
  • Si silicon
  • SiC silicon carbide
  • GaN gallium nitride
  • a die obtained from a silicon substrate also referred to as a silicon wafer
  • a silicon die is sometimes referred to as a silicon die.
  • the electronic component 730 is an example of SiP (System in Package) or MCM (Multi Chip Module).
  • an interposer 731 is provided on a package substrate 732 (printed circuit board), and a semiconductor device 735 and a plurality of semiconductor devices 710 are provided on the interposer 731.
  • the semiconductor device 710 is used as a high bandwidth memory (HBM).
  • the semiconductor device 735 is an integrated circuit such as a CPU (Central Processing Unit), a GPU (Graphics Processing Unit), or an FPGA (Field Programmable Gate Array). Can be used in circuits.
  • a CPU Central Processing Unit
  • GPU Graphics Processing Unit
  • FPGA Field Programmable Gate Array
  • a ceramic substrate, a plastic substrate, or a glass epoxy substrate can be used as the package substrate 732.
  • the interposer 731 for example, a silicon interposer or a resin interposer can be used.
  • the interposer 731 has a plurality of wirings and has a function of electrically connecting a plurality of integrated circuits with different terminal pitches.
  • the plurality of wirings are provided in a single layer or in multiple layers.
  • the interposer 731 has a function of electrically connecting the integrated circuit provided on the interposer 731 to the electrodes provided on the package substrate 732.
  • the interposer is sometimes called a "rewiring board” or an "intermediate board.”
  • a through electrode is provided in the interposer 731, and the integrated circuit and the package substrate 732 are electrically connected using the through electrode.
  • TSV can also be used as the through electrode.
  • HBM In HBM, it is necessary to connect many wires to achieve a wide memory bandwidth. For this reason, an interposer mounting an HBM is required to form fine and high-density wiring. Therefore, it is preferable to use a silicon interposer as the interposer for mounting the HBM.
  • a silicon interposer in SiP, MCM, etc. using a silicon interposer, reliability is less likely to deteriorate due to the difference in expansion coefficient between the integrated circuit and the interposer. Furthermore, since the silicon interposer has a highly flat surface, poor connection between the integrated circuit provided on the silicon interposer and the silicon interposer is less likely to occur. In particular, it is preferable to use a silicon interposer in a 2.5D package (2.5-dimensional packaging) in which a plurality of integrated circuits are arranged side by side on an interposer.
  • 2.5D package 2.5-dimensional packaging
  • a monolithic stacked structure using OS transistors is suitable. It may also be a composite structure in which a memory cell array stacked using TSVs and a memory cell array stacked monolithically are combined.
  • a heat sink may be provided overlapping the electronic component 730.
  • a heat sink it is preferable that the heights of the integrated circuits provided on the interposer 731 are the same.
  • the heights of the semiconductor device 710 and the semiconductor device 735 are the same.
  • an electrode 733 may be provided on the bottom of the package board 732.
  • FIG. 17B shows an example in which the electrode 733 is formed with a solder ball. By providing solder balls in a matrix on the bottom of the package substrate 732, BGA (Ball Grid Array) mounting can be realized.
  • the electrode 733 may be formed of a conductive pin. By providing conductive pins in a matrix on the bottom of the package substrate 732, PGA (Pin Grid Array) mounting can be realized.
  • the electronic component 730 can be mounted on other boards using various mounting methods, not limited to BGA and PGA. Examples of implementation methods include SPGA (Staggered Pin Grid Array), LGA (Land Grid Array), QFP (Quad Flat Package), and QFJ (Quad Flat J-lead). d package) and QFN (Quad Flat Non-leaded package) can be mentioned.
  • FIG. 18A a perspective view of electronic device 6500 is shown in FIG. 18A.
  • Electronic device 6500 shown in FIG. 18A is a portable information terminal that can be used as a smartphone.
  • the electronic device 6500 includes a housing 6501, a display portion 6502, a power button 6503, a button 6504, a speaker 6505, a microphone 6506, a camera 6507, a light source 6508, a control device 6509, and the like.
  • the control device 6509 includes, for example, one or more selected from a CPU, a GPU, and a storage device.
  • the semiconductor device of one embodiment of the present invention can be applied to the display portion 6502, the control device 6509, and the like.
  • An electronic device 6600 shown in FIG. 18B is an information terminal that can be used as a notebook personal computer.
  • the electronic device 6600 includes a housing 6611, a keyboard 6612, a pointing device 6613, an external connection port 6614, a display portion 6615, a control device 6616, and the like.
  • the control device 6616 includes, for example, one or more selected from a CPU, a GPU, and a storage device.
  • the semiconductor device of one embodiment of the present invention can be applied to the control device 6509, the control device 6616, and the like. Note that it is preferable to use the semiconductor device of one embodiment of the present invention for the above-described control device 6509 and control device 6616 because power consumption can be reduced.
  • FIG. 18C a perspective view of large computer 5600 is shown in FIG. 18C.
  • a plurality of rack-mount computers 5620 are stored in a rack 5610.
  • the large computer 5600 may be called a supercomputer.
  • the computer 5620 can have the configuration shown in the perspective view shown in FIG. 18D.
  • a computer 5620 has a motherboard 5630, and the motherboard 5630 has a plurality of slots 5631 and a plurality of connection terminals.
  • a PC card 5621 is inserted into the slot 5631.
  • the PC card 5621 has a connection terminal 5623, a connection terminal 5624, and a connection terminal 5625, each of which is connected to the motherboard 5630.
  • a PC card 5621 shown in FIG. 18E is an example of a processing board that includes a CPU, a GPU, a storage device, and the like.
  • PC card 5621 has a board 5622.
  • the board 5622 includes a connection terminal 5623, a connection terminal 5624, a connection terminal 5625, a semiconductor device 5626, a semiconductor device 5627, a semiconductor device 5628, and a connection terminal 5629.
  • semiconductor devices other than the semiconductor device 5626, semiconductor device 5627, and semiconductor device 5628 are illustrated in FIG. 18E, these semiconductor devices are described below. Please refer to the description of the semiconductor device 5628.
  • connection terminal 5629 has a shape that can be inserted into the slot 5631 of the motherboard 5630, and the connection terminal 5629 functions as an interface for connecting the PC card 5621 and the motherboard 5630.
  • Examples of the standard of the connection terminal 5629 include PCIe.
  • connection terminal 5623, the connection terminal 5624, and the connection terminal 5625 can be used as an interface for supplying power, inputting signals, etc. to the PC card 5621, for example. Further, for example, it can be used as an interface for outputting a signal calculated by the PC card 5621.
  • the respective standards of the connection terminal 5623, the connection terminal 5624, and the connection terminal 5625 include, for example, USB (Universal Serial Bus), SATA (Serial ATA), and SCSI (Small Computer System Interface). Examples include.
  • USB Universal Serial Bus
  • SATA Serial ATA
  • SCSI Serial Computer System Interface
  • Examples include.
  • HDMI registered trademark
  • the semiconductor device 5626 has a terminal (not shown) for inputting and outputting signals, and by inserting the terminal into a socket (not shown) provided on the board 5622, the semiconductor device 5626 and the board 5622 can be connected. Can be electrically connected.
  • the semiconductor device 5627 has a plurality of terminals, and the semiconductor device 5627 and the board 5622 are electrically connected by, for example, reflow soldering the terminals to wiring provided on the board 5622. be able to.
  • Examples of the semiconductor device 5627 include an FPGA, a GPU, and a CPU.
  • an electronic component 730 can be used as the semiconductor device 5627.
  • the semiconductor device 5628 has a plurality of terminals, and the semiconductor device 5628 and the board 5622 are electrically connected by, for example, reflow soldering the terminals to wiring provided on the board 5622. be able to.
  • Examples of the semiconductor device 5628 include a storage device.
  • the electronic component 700 can be used as the semiconductor device 5628.
  • the large computer 5600 can also function as a parallel computer. By using the large-scale computer 5600 as a parallel computer, it is possible to perform large-scale calculations necessary for, for example, artificial intelligence learning and inference.
  • a semiconductor device of one embodiment of the present invention can be suitably used for space equipment such as equipment that processes and stores information.
  • a semiconductor device of one embodiment of the present invention can include an OS transistor.
  • the OS transistor has small variations in electrical characteristics due to radiation irradiation. In other words, since it has high resistance to radiation, it can be suitably used in environments where radiation may be incident. For example, OS transistors can be suitably used when used in outer space.
  • FIG. 19 shows an artificial satellite 6800 as an example of space equipment.
  • the artificial satellite 6800 includes a body 6801, a solar panel 6802, an antenna 6803, a secondary battery 6805, and a control device 6807.
  • a planet 6804 is illustrated in outer space.
  • outer space refers to, for example, an altitude of 100 km or more, but outer space described in this specification may include the thermosphere, mesosphere, and stratosphere.
  • the secondary battery 6805 may be provided with a battery management system (also referred to as BMS) or a battery control circuit. It is preferable to use an OS transistor in the battery management system or battery control circuit described above because it has low power consumption and high reliability even in outer space.
  • BMS battery management system
  • OS transistor it is preferable to use an OS transistor in the battery management system or battery control circuit described above because it has low power consumption and high reliability even in outer space.
  • outer space is an environment with more than 100 times higher radiation levels than on the ground.
  • radiation include electromagnetic waves (electromagnetic radiation) represented by X-rays and gamma rays, and particle radiation represented by alpha rays, beta rays, neutron rays, proton rays, heavy ion rays, meson rays, etc. It will be done.
  • the electric power necessary for the operation of the artificial satellite 6800 is generated.
  • the power necessary for satellite 6800 to operate may not be generated.
  • the solar panel is sometimes called a solar cell module.
  • the satellite 6800 can generate signals.
  • the signal is transmitted via antenna 6803 and can be received by, for example, a ground-based receiver or other satellite.
  • the position of the receiver that received the signal can be measured.
  • the artificial satellite 6800 can constitute a satellite positioning system.
  • control device 6807 has a function of controlling the artificial satellite 6800.
  • the control device 6807 is configured using one or more selected from, for example, a CPU, a GPU, and a storage device.
  • a semiconductor device which is one embodiment of the present invention, is preferably used for the control device 6807.
  • OS transistors Compared to Si transistors, OS transistors have smaller fluctuations in electrical characteristics due to radiation irradiation. In other words, it is highly reliable and can be suitably used even in environments where radiation may be incident.
  • the artificial satellite 6800 can be configured to include a sensor.
  • the artificial satellite 6800 can have a function of detecting sunlight reflected by hitting an object provided on the ground.
  • the artificial satellite 6800 can have a function of detecting thermal infrared rays emitted from the earth's surface.
  • the artificial satellite 6800 can have the function of, for example, an earth observation satellite.
  • an artificial satellite is illustrated as an example of space equipment, but the present invention is not limited to this.
  • the semiconductor device of one embodiment of the present invention can be suitably used for space equipment such as a spacecraft, a space capsule, and a space probe.
  • OS transistors have superior effects compared to Si transistors, such as being able to realize a wide memory bandwidth and having high radiation resistance.
  • a semiconductor device can be suitably used in, for example, a storage system applied to a data center or the like.
  • Data centers are required to perform long-term data management, including ensuring data immutability.
  • it is necessary to install storage and servers to store huge amounts of data, secure a stable power supply to retain data, or secure cooling equipment required to retain data, etc. due to large buildings. ization is required.
  • the semiconductor device of one embodiment of the present invention in a storage system applied to a data center, the power required to hold data can be reduced and the semiconductor device that holds data can be made smaller. Therefore, it is possible to downsize the storage system, downsize the power supply for holding data, and downsize the cooling equipment. Therefore, it is possible to save space in the data center.
  • the semiconductor device of one embodiment of the present invention consumes less power, heat generation from the circuit can be reduced. Therefore, the adverse effect of the heat generation on the circuit itself, peripheral circuits, and module can be reduced. Furthermore, by using the semiconductor device of one embodiment of the present invention, a data center that operates stably even in a high-temperature environment can be realized. Therefore, the reliability of the data center can be improved.
  • FIG. 20 shows a storage system applicable to data centers.
  • the storage system 7000 shown in FIG. 20 includes a plurality of servers 7001sb as hosts 7001 (shown as Host Computer). It also includes a plurality of storage devices 7003md as storage 7003 (shown as Storage).
  • a host 7001 and a storage 7003 are shown connected via a storage area network 7004 (SAN: Storage Area Network) and a storage control circuit 7002 (Storage Controller).
  • SAN Storage Area Network
  • Storage Controller Storage Controller
  • the host 7001 corresponds to a computer that accesses data stored in the storage 7003.
  • the hosts 7001 may be connected to each other via a network.
  • the storage 7003 uses flash memory to shorten the data access speed, that is, the time required to store and output data, this time is the same as the time required by DRAM, which can be used as a cache memory in the storage. It is much longer than .
  • a cache memory is usually provided in the storage to shorten data storage and output.
  • the cache memory described above is used in the storage control circuit 7002 and the storage 7003. Data exchanged between the host 7001 and the storage 7003 is stored in the storage control circuit 7002 and the cache memory in the storage 7003, and then output to the host 7001 or the storage 7003.
  • an OS transistor as a transistor for storing data in the cache memory described above and maintaining a potential according to the data, the frequency of refreshing can be reduced and power consumption can be reduced. Further, size reduction is possible by using a structure in which memory cell arrays are stacked.
  • the semiconductor device of one embodiment of the present invention by applying the semiconductor device of one embodiment of the present invention to one or more selected from electronic components, electronic devices, large computers, space equipment, and data centers, power consumption can be reduced. There is expected. Therefore, as energy demand is expected to increase due to higher performance or higher integration of semiconductor devices, the use of the semiconductor device of one embodiment of the present invention will reduce the greenhouse effect typified by carbon dioxide (CO 2 ). It also becomes possible to reduce the amount of gas discharged. Further, since the semiconductor device of one embodiment of the present invention has low power consumption, it is effective as a countermeasure against global warming.
  • CO 2 carbon dioxide
  • each embodiment can be appropriately combined with the structure shown in other embodiments to form one aspect of the present invention. Further, when a plurality of configuration examples are shown in one embodiment, it is possible to combine the configuration examples as appropriate.
  • the content described in one embodiment may be a part of the content
  • another content may be a part of the content
  • one or more of the content described in that embodiment It is possible to apply, combine, or replace the content (or even part of the content) described in another embodiment.
  • figure (which may be a part) described in one embodiment may refer to another part of that figure, another figure (which may be a part) described in that embodiment, and/or one or more figures.
  • figures (or even some of them) described in the other embodiments more figures can be constructed.
  • electrode and “wiring” do not functionally limit these components.
  • an “electrode” may be used as part of a “wiring” and vice versa.
  • the term “electrode” or “wiring” includes cases where a plurality of “electrodes” or “wirings” are formed integrally.
  • Voltage refers to a potential difference from a reference potential.
  • the reference potential is a ground voltage (earth voltage)
  • voltage can be translated into potential.
  • Ground potential does not necessarily mean 0V. Note that the potential is relative, and depending on the reference potential, the potential applied to the wiring etc. may be changed.
  • a switch refers to a switch that is in a conductive state (on state) or a non-conductive state (off state) and has the function of controlling whether or not current flows.
  • switch refers to something that has the function of selecting and switching a path through which current flows.
  • channel length refers to, for example, the region where the semiconductor (or the part of the semiconductor through which current flows when the transistor is on) and the gate overlap in a top view of a transistor, or the region where a channel is formed.
  • the channel width refers to, for example, the region where the semiconductor (or the part of the semiconductor where current flows when the transistor is on) and the gate electrode overlap, or the region where the channel is formed. This is the length of the part where the drain and the drain face each other.
  • a node can be translated as a terminal, wiring, electrode, conductive layer, conductor, impurity region, etc., depending on the circuit configuration, device structure, etc. Furthermore, terminals, wiring, etc. can be referred to as nodes.
  • a and B are connected means that A and B are electrically connected.
  • a and B when A and B are electrically connected, it refers to an object between A and B (an element such as a switch, a transistor element, or a diode, or a circuit including the element and wiring).
  • a connection that allows transmission of electrical signals between A and B.
  • a connection that is possible.
  • direct connection refers to a connection that can be viewed as the same circuit diagram when expressed as an equivalent circuit.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)

Abstract

新規な構成の半導体装置の提供。制御部を有する第1素子層と、第1素子層上に積層して設けられた第2素子層と、を有する。第2素子層は、n個(nは2以上)のウェイを有するセットアソシアティブ方式のキャッシュメモリとして機能する記憶部と、記憶部に記憶されるデータを入出力する機能を有する入出力部と、を有する。第2素子層は、n層の素子層が積層して設けられる。n層の素子層はそれぞれ第1トランジスタを有する。第1トランジスタは、チャネル形成領域を有する半導体層がシリコンを有する。n層の素子層はそれぞれ、分割して設けられた記憶部および入出力部を有する。n層の素子層のいずれか一に設けられる記憶部は、n個のウェイのいずれか一に対応するデータを、n層の素子層のいずれか一に設けられる入出力部を介して制御部に出力する。

Description

半導体装置
 本発明の一態様は、半導体装置等に関する。
 なお本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の技術分野は、物、方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。そのため、より具体的に本明細書で開示する本発明の一態様の技術分野としては、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、それらの駆動方法、または、それらの製造方法、を一例として挙げることができる。
 多くのCPU(Central Processing Unit:中央演算装置)には、一時的にデータを格納するキャッシュメモリが搭載される。キャッシュメモリは低速なメインメモリのデータの内容の一部をコピーして格納する、高速動作が可能なメモリである。キャッシュメモリにCPUが要求するデータが格納されていると、CPUは高速に演算処理を実行することができる。
 キャッシュメモリの代表的な構成としては、フルアソシアティブ方式、ダイレクトマップ方式、セットアソシアティブ方式などがある(例えば特許文献1を参照)。
 n個のウェイを備えるセットアソシアティブ方式(nウェイ−セットアソシアティブ方式)のキャッシュメモリは、各ウェイにおいて複数のメモリセットを有する。メモリセットは、データ(data)とともに、フラグ(flag)、タグ(tag)、などの識別情報が記憶されている。所望のデータを読み出す場合、各ウェイには、タグ、セット(set)およびオフセット(offset)などの識別情報を有するアドレス信号(addressまたはアドレス)が与えられる。メモリセットのデータは、与えられたアドレスとメモリセットに記憶されたタグを比較することなどによって所望のデータを選定し、出力することができる。
 また近年、キャッシュメモリの記憶容量を増やすため、SRAMセルが設けられたダイ(例えばSiダイ)を3次元的に積層して設ける構成について研究開発が活発である(例えば非特許文献1および非特許文献2)。
国際公開第2011/049051号
T.Burd et al.,ISSCC Dig.Tech.Papers、pp.54−55、2022. J.Wuu et al.,ISSCC Dig.Tech.Papers、pp.428−429、2022.
 キャッシュメモリとして機能するメモリセルが設けられる素子層、例えばSRAMセルが設けられたSiダイを3次元的に積層する場合、Siダイは、TSV(Through Silicon Via)などの貫通電極を用いる技術、あるいはCu−Cu(カッパー・カッパー)直接接合技術(Cu(銅)のパッド同士を接続することで電気的導通を図る技術)などを用いて電気的に接続される。この場合、SiダイとSiダイとの間の接合に伴う抵抗成分が生じるが、Siダイの積層数が多くなればなるほど下層のSiダイと上層のSiダイとの間の抵抗成分が増える。
 下層のSiダイと上層のSiダイとの間の抵抗成分が増えることで、信号遅延のばらつきが生じる虞がある。例えばキャッシュメモリとして機能するSiダイを3次元的に積層し、アドレス信号を与えることで所望のデータを読み出す場合に、下層のSiダイのみにアクセスする動作と、上層のSiダイのみにアクセスする動作と、を比較すると信号遅延のばらつきが生じる虞がある。
 本発明の一態様は、複数の素子層が積層して設けられたキャッシュメモリを有する構成において、信号遅延のばらつきを低減できる、新規な構成の半導体装置を提供することを課題の一とする。または本発明の一態様は、演算効率に優れた、新規な構成の半導体装置を提供することを課題の一とする。または、本発明の一態様は、消費電力の低減に優れた半導体装置を提供することを課題の一とする。または、本発明の一態様は、新規な構成の半導体装置を提供することを課題の一とする。
 なお本発明の一態様の課題は、上記列挙した課題に限定されない。上記列挙した課題は、他の課題の存在を妨げるものではない。なお他の課題は、以下の記載で述べる、本項目で言及していない課題である。本項目で言及していない課題は、当業者であれば明細書又は図面等の記載から導き出せるものであり、これらの記載から適宜抽出することができる。なお、本発明の一態様は、上記列挙した課題、及び/又は他の課題のうち、少なくとも一つの課題を解決するものである。
 本発明の一態様は、制御部を有する第1素子層と、第1素子層上に積層して設けられた第2素子層と、を有し、第2素子層は、n個(nは2以上)のウェイを有するセットアソシアティブ方式のキャッシュメモリとして機能する記憶部と、記憶部に記憶されるデータを入出力する機能を有する入出力部と、を有し、第2素子層は、n層の素子層が積層して設けられ、n層の素子層はそれぞれ第1トランジスタを有し、第1トランジスタは、チャネル形成領域を有する半導体層がシリコンを有し、n層の素子層はそれぞれ、分割して設けられた記憶部および入出力部を有し、n層の素子層のいずれか一に設けられる記憶部は、n個のウェイのいずれか一に対応するデータを、n層の素子層のいずれか一に設けられる入出力部を介して制御部に出力する、半導体装置である。
 本発明の一態様において、記憶部が有するメモリセルは、SRAMセルである、半導体装置が好ましい。
 本発明の一態様において、n層の素子層はそれぞれ、第1トランジスタを有する基板を貫通して設けられる貫通電極を有し、異なる素子層に設けられた貫通電極は、素子層の間に設けられた金属バンプを介して電気的に接続される、半導体装置が好ましい。
 本発明の一態様において、第1素子層は、演算部を有し、第2素子層は、演算部が設けられる領域と重ならない領域に設けられる、半導体装置が好ましい。
 本発明の一態様において、n層の素子層が有する入出力部は、互いに重なる領域を有する、半導体装置が好ましい。
 本発明の一態様は、制御部を有する第1素子層と、第1素子層上に積層して設けられた第2素子層と、を有し、第2素子層は、n個(nは2以上)のウェイを有するセットアソシアティブ方式のキャッシュメモリとして機能する記憶部と、記憶部に記憶されるデータを入出力する機能を有する入出力部と、を有し、第2素子層は、n層の素子層が積層して設けられ、n層の素子層はそれぞれ第1トランジスタを有し、第1トランジスタは、チャネル形成領域を有する半導体層が酸化物半導体を有し、n層の素子層はそれぞれ、分割して設けられた記憶部および入出力部を有し、n層の素子層のいずれか一に設けられる記憶部は、n個のウェイのいずれか一に対応するデータを、n層の素子層のいずれか一に設けられる入出力部を介して制御部に出力する、半導体装置である。
 本発明の一態様において、記憶部が有するメモリセルは、第1トランジスタを有するメモリセルである、半導体装置が好ましい。
 本発明の一態様において、n層の素子層は、第1トランジスタを有する層を複数重ねることで設けられ、n層の素子層はそれぞれ、第1トランジスタを有する層に設けられる配線層を介して電気的に接続される、半導体装置が好ましい。
 本発明の一態様において、第1素子層は、演算部を有し、第2素子層は、演算部が設けられる領域と重ならない領域に設けられる、半導体装置が好ましい。
 本発明の一態様において、n層の素子層が有する入出力部は、互いに重なる領域を有する、半導体装置が好ましい。
 本発明の一態様において、酸化物半導体は、In、Ga、及びZnを有する、半導体装置が好ましい。
 なおその他の本発明の一態様については、以下で述べる実施の形態における説明、及び図面に記載されている。
 本発明の一態様は、複数の素子層が積層して設けられたキャッシュメモリを有する構成において、信号遅延のばらつきを低減できる、新規な構成の半導体装置を提供することができる。または本発明の一態様は、演算効率に優れた、新規な構成の半導体装置を提供することができる。または、本発明の一態様は、消費電力の低減に優れた半導体装置を提供することができる。または、本発明の一態様は、新規な構成の半導体装置を提供することができる。
 なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
図1Aおよび図1Bは、半導体装置の構成例を説明する図である。
図2Aおよび図2Bは、半導体装置の構成例を説明する図である。
図3は、半導体装置の構成例を説明する図である。
図4Aおよび図4Bは、半導体装置の構成例を説明する図である。
図5は、半導体装置の構成例を説明する図である。
図6は、半導体装置の構成例を説明する図である。
図7Aおよび図7Bは、半導体装置の構成例を説明する図である。
図8A乃至図8Dは、半導体装置の構成例を説明する図である。
図9A乃至図9Cは、半導体装置の構成例を説明する図である。
図10Aおよび図10Bは、半導体装置の構成例を説明する図である。
図11は、半導体装置の構成例を説明する図である。
図12A乃至図12Cは、半導体装置の構成例を説明する図である。
図13は、記憶部の構成例を説明する図である。
図14Aは、記憶層の構成例を説明する図である。図14Bは、記憶層の等価回路を説明する図である。
図15は、記憶部の構成例を説明する図である。
図16Aは、記憶層の構成例を説明する図である。図16Bは、記憶層の等価回路を説明する図である。
図17A及び図17Bは、電子部品の一例を示す図である。
図18A及び図18Bは、電子機器の一例を示す図であり、図18C乃至図18Eは、大型計算機の一例を示す図である。
図19は、宇宙用機器の一例を示す図である。
図20は、データセンターに適用可能なストレージシステムの一例を示す図である。
 以下、実施の形態について図面を参照しながら説明する。但し、実施の形態は多くの異なる形態で実施することが可能であり、趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
 また、図面において、大きさ、層の厚さ、または領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。なお図面は、理想的な例を模式的に示したものであり、図面に示す形状または値などに限定されない。
 また、本明細書等において、特に断りがない場合、オフ電流とは、トランジスタがオフ状態(非導通状態、遮断状態、ともいう)にあるときのドレイン電流をいう。オフ状態とは、特に断りがない場合、nチャネル型トランジスタでは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも低い(pチャネル型トランジスタでは、Vthよりも高い)状態をいう。
 本明細書等において、金属酸化物(metal oxide)とは、広い意味での金属の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む)、酸化物半導体(Oxide Semiconductor又は単にOSともいう)等に分類される。例えば、トランジスタの活性層に金属酸化物を用いた場合、当該金属酸化物を酸化物半導体と呼称する場合がある。つまり、OSトランジスタと記載する場合においては、金属酸化物又は酸化物半導体を有するトランジスタと換言することができる。
(実施の形態1)
 本実施の形態では、半導体装置の構成例について説明する。本発明の一態様で説明する半導体装置は、CPUなどのキャッシュメモリを有するプロセッサとしての機能を有する。
 図1Aは、本発明の一態様の半導体装置を説明するためのブロック図である。図1Bは、本発明の一態様の半導体装置を説明するための斜視概略図である。
 図1Aに示す半導体装置10は、キャッシュメモリ31及び演算部22を有する。キャッシュメモリ31は、複数の素子層30および制御部21を有する。図1Aでは、一例として、複数の素子層30として素子層30_1乃至30_4を図示している。
 キャッシュメモリ31は、演算部22の演算処理の際に、一時的なデータの記憶に用いられる回路である。キャッシュメモリ31は、演算部22の演算処理によって算出した演算結果に相当する信号等の情報を、データ処理の高速化を図るために一時的に記憶する機能を有する回路である。
 演算部22は、入力される信号またはデータに従い、論理演算、アドレス演算などの演算処理を行う回路である。演算部22は信号処理回路またはCPUコアともいう場合がある。演算部22に入力される信号としては、例えばクロック信号がある。演算部22に入力されるデータとしては、キャッシュメモリ31から入力されるデータなどがある。演算部22は、キャッシュメモリ31にアドレス信号(図中、addressと図示)を出力し、キャッシュメモリ31からデータを取得することができる。演算部22は、制御部21よりヒット信号(図中、hitと図示)が入力される。ヒット信号により、キャッシュヒットの場合、データ(図中、dataと図示)が入力される。キャッシュミスの場合、演算部22はDRAMなどのメインメモリ(図示せず)にデータを要求する。
 図1Bに示す半導体装置10は、n層(nは2以上の整数)の素子層30が、素子層20上に積層して設けられる様子を図示している。n層の素子層30を素子層20上に設けることで、キャッシュメモリが占める占有面積を低減できる。また、単位面積当たりの記憶容量を高めることができる。なお素子層20は、第1素子層といい、素子層30は、第2素子層という場合がある。
 素子層30は、SRAMセルが設けられたダイ(Siダイ)を3次元的に積層することで複数の素子層を重ねて設けることができる。SRAMセルは、DRAMなどと比べて高速動作が可能であるため、好ましい。素子層30は、チャネル形成領域を有する半導体層がシリコンを有するトランジスタ(Siトランジスタ)を有する。Siトランジスタを有することで、CMOS回路(Si CMOS回路)を用いた入出力部32および記憶部33を形成する構成が可能である。当該構成とすることで、Si CMOS回路のメモリセルおよび入出力回路を各層に配置することが可能となる。入出力部32および記憶部33は、CMOS回路で形成可能であるため、高速動作が可能となる。
 なおSiトランジスタのチャネル形成領域を有する半導体層は、単結晶半導体、多結晶半導体、微結晶半導体、又は非晶質半導体等を、単体で又は組み合わせて用いることができる。半導体材料としてはシリコンに限らず、例えばゲルマニウム等を用いることができる。また、シリコンゲルマニウム、炭化シリコン、ヒ化ガリウム、又は窒化物半導体等の化合物半導体を用いてもよい。
 図1では、1層目の素子層30を素子層30_1と示し、2層目の素子層30を素子層30_2と示し、3層目の素子層30を素子層30_3と示す。また、k層目(kは1以上n以下の整数。)の素子層30を素子層30_kと示し、n層目の素子層30を素子層30_nと示す。なお、本実施の形態等において、n層の素子層30全体に係る事柄を説明する場合、又はn層ある素子層30の各層に共通の事柄を示す場合に、単に「素子層30」と表記する場合がある。
 なお本明細書においては、メモリセル34が設けられる行方向または列方向をX方向またはY方向とし、素子層20の表面に垂直な方向、またはn層の素子層30が積層して設けられる方向をZ方向として説明する。
 Siトランジスタを有するダイが積層して設けられる素子層30同士は、TSV(Through Silicon Via)などの貫通電極を用いる技術、あるいはCu−Cu(カッパー・カッパー)直接接合技術(Cu(銅)のパッド同士を接続することで電気的導通を図る技術)などを用いて基板間を接続し、積層された素子層とすることができる。
 記憶部33は、複数のメモリセル34を有する。各メモリセル34は、SRAMセルを適用することができる。記憶部33には、n個(nは2以上)のウェイを有するセットアソシアティブ方式(nウェイ−セットアソシアティブ方式)により、キャッシュデータを含むメモリセットが記憶される。記憶部33は、nウェイ−セットアソシアティブ方式のキャッシュメモリとして機能する。メモリセットは、データ(data)とともに、フラグ(flag)、タグ(tag)、などの識別情報が記憶されている。所望のデータを読み出す場合、各ウェイには、タグ、セット(set)およびオフセット(offset)などの識別情報を有するアドレス信号が与えられる。なおウェイは、データセットと呼ぶ場合がある。
 入出力部32は、メモリセットのデータが、与えられたアドレスとメモリセットに記憶されたタグを比較することなどによって所望のデータを選定し、制御部21に出力するための回路を有する。また、入出力部32は、記憶部33のメモリセル34に記憶されたデータの読み出しを行うためのセンスアンプなどの回路を有する。入出力部32は、記憶部33に記憶されるデータを入出力する機能を有する。
 入出力部32を素子層30の各層に設ける構成とすることで、入出力部32を互いに重ねて配置する構成とすることができる。当該構成とすることで、半導体装置を小型化することができる。また各層にアドレス信号などの信号を処理するための回路を備えることで、各素子層30と制御部21との間の信号数を削減することができる。
 入出力部32および記憶部33は、複数の素子層30にわたって設けられる。複数の素子層30はそれぞれ、分割して設けられた入出力部32および記憶部33ということができる。
 また図1Bに示す半導体装置10において、素子層30と重ねて設けられる素子層20では、一例として、演算部22A、22B、記憶部24および制御部21が設けられる。
 素子層20は、チャネル形成領域を有する半導体層がシリコンを有するSiトランジスタでCMOS回路を形成し、演算部22A、22B、記憶部24および制御部21を形成する構成が可能である。演算部22A、22B、記憶部24および制御部21は、CMOS回路で形成可能であるため、高速動作が可能となる。
 制御部21は、メモリセットのデータが、与えられたアドレスとメモリセットに記憶されたタグを比較することなどによって得られた信号を基にヒット信号などを出力する回路、およびヒット信号を元に選定されたデータを演算部22(22A、22B)に出力するための回路を有する。
 演算部22(22A,22B)は、CPUとして機能する半導体装置10がシングルコアの場合には半導体装置10内に演算部が一つであり、マルチコアの場合には半導体装置10内に演算部が複数ある構成となる。図1Bに示す半導体装置10では、一例として、2つの演算部22A、22Bを図示している。
 記憶部24は、演算部22に近い位置に配置されるキャッシュメモリとして機能する。例えば演算部22A、22B内に一次キャッシュが設けられる場合、記憶部24は二次キャッシュとして用いることができる。またこの場合、素子層30に設けられる記憶部33は三次キャッシュとして用いることができる。
 素子層20上に設けられる素子層30は、演算部22A、22Bが設けられる領域とは重ならない領域に設けられることが好ましい。例えば記憶部24が設けられる領域と重なる領域に設けられることが好ましい。
 図2Aは、素子層30に設けられる記憶部33に記憶されるデータのデータフィールド40の模式図である。図2Aでは、4個のウェイ、つまり4ウェイ−セットアソシアティブ方式のデータフィールドを一例として示している。4個のウェイは、Way00、Way01、Way10、Way11として表し、各ウェイにおいてフラグ41、タグ42、データ43の識別情報を有する。各ウェイにおいて複数のセットを有し、一例としてセットset1乃至set4を図示している。なおセットは、データラインという場合がある。
 ウェイは、アドレスの一部を用いて割り当てられた符号(インデックス)に対応するデータのグループである、複数のウェイにアドレス信号が与えられた場合、複数のデータのセットからアドレス信号に応じたセットが選択される。つまりアドレス信号によって、各ウェイからは複数のセットのうちのいずれか一のセットの識別情報が選択されることになる。選択されたセットの識別情報は、タグを比較することでキャッシュヒットまたはキャッシュミスが判定され、キャッシュヒットの場合、タグに対応するデータが読み出されることとなる。
 なお図2Aでは、4個のウェイを有するデータフィールドを図示しているが、2個または8個のウェイであってもよい。また素子層30が有する記憶部33を二次キャッシュまた三次キャッシュとして用いる場合、16個または24個、あるいはそれ以上のウェイとすることも可能である。
 図2Bは、各ウェイに対応するデータが記憶される素子層30の記憶部33を説明するための模式図である。図2Aで示すWay00に対応するブロックW00、Way01に対応するブロックW01、Way10に対応するブロックW10、およびWay11に対応するブロックW11は、Z方向にわたって積層された、素子層30_1乃至30_4の各層の記憶部33に分けて記憶される。つまり素子層30のいずれか一に設けられる記憶部33には、4個のウェイのいずれか一に対応するブロックが記憶される。当該ブロックが有する複数のセットのいずれか一は、アドレス信号に応じて、素子層30のいずれか一に設けられる入出力部32を介して制御部21に出力される。
 図3には、図2Aおよび図2Bで説明した、素子層30ごとに異なるウェイのブロックを記憶する構成例について説明するブロック図を示す。図3において、素子層30_1乃至30_4の記憶部33には、ブロックW00、W01、W10、W11が記憶される。各ブロックが有するセットset1乃至set4は、フラグ41、タグ42、データ43の識別情報を有する。また素子層30_1乃至30_4の入出力部32の構成例として、デコーダ35、比較器36、およびANDゲート37を図示している。
 また図3において、素子層30_1乃至30_4の入出力部32に与えられるアドレス信号50を図示している。アドレス信号50のデータフィールドとしては、タグ51、セット52およびオフセット53を図示している。例えば、アドレス信号50の最上位ビットからのMビットと続くNビットのデータをタグ51とセット52とすることができる。
 所望のデータを読み出す場合、素子層30_1乃至30_4のデコーダ35には、セット52が与えられる。なお図3の構成においてオフセット53は、2ビットの信号「00」として説明するが、ワード数などに応じて適宜変更可能である。セット52は、ブロックW00、W01、W10、W11において、セット52に対応するセット(set1乃至set4のいずれか一)を選択するセット選択信号である。選択されたセットのタグ42は、比較器36に入力され、アドレス信号50のタグ51と比較される。一致の場合、ANDゲート37で読み出されるデータが有効か否かを判定し、有効の場合、キャッシュヒットとしてヒット信号hit1乃至hit4を各素子層30_1乃至30_4で出力する。
 各素子層30_1乃至30_4の入出力部32から出力されるヒット信号hit1乃至hit4は、制御部21が有するORゲート54に入力され、各ウェイにおいてキャッシュヒットかキャッシュミスかの情報を有するヒット信号hitを出力する。制御部21が有するマルチプレクサ55には、素子層30_1乃至30_4においてヒットしたセットのデータdata1乃至data4が入力される。制御部21は、ヒット信号hit1乃至hit4に応じて選択されたデータdataを出力する。
 図4A、図4Bは、上述した半導体装置10を有する集積回路(ICチップという)の一例を示す。半導体装置10は、複数のダイをパッケージ用の基板上に実装することで、1つのICチップとすることができる。図4Aおよび図4Bに、その構成の一例を示す。
 図4Aに図示するICチップ100Aの断面模式図は、パッケージ基板101上に素子層20を有し、一例として4層の素子層30_1乃至30_4が素子層20上に積層された半導体装置10を図示している。パッケージ基板101には、ICチップ100Aをプリント基板等と接続するためのソルダーボール102が設けられている。素子層30_1乃至30_4は、素子層30_1乃至30_4を貫通して設けられた貫通電極44で素子層20と接続することができる。また各層は、各層を貫通して設けられた貫通電極44の間に設けられた金属バンプ45(マイクロバンプともいう)を介して電気的に接続することができる。
 また別の例として図4Bに図示するICチップ100Bの断面模式図は、パッケージ基板101上に素子層20を有し、一例として4層の素子層30_1乃至30_4が素子層20上に積層されている。素子層30_1乃至30_4は、素子層30を貫通して設けられた貫通電極44が設けられる。素子層30_1乃至30_4は、互いに、表面に露出して設けられた電極46を用いて貼り合わされる。電極46を用いて異なる層を電気的に接合する技術としては、Cu−Cu接合を用いることができる。Cu−Cu接合は、Cu(銅)のパッド同士を接続することで電気的導通を図る技術である。
 図4A、図4Bで示すようにキャッシュメモリとして機能するメモリセルが設けられる素子層30を3次元的に積層する場合、素子層30同士は互いに、TSVなどの貫通電極を用いる技術、あるいはCu−Cu直接接合技術などを用いて電気的に接続される。この場合、SiダイとSiダイとの間の接合に伴う抵抗成分が生じ、上層の素子層30と下層の素子層30とで、素子層20との間の抵抗成分にばらつきが生じる。
 本発明の一態様のように、各素子層30の記憶部33に複数のウェイのいずれか一に対応するデータを記憶し、入出力部を介して出力する構成とすることで、信号遅延のばらつきを小さくすることができる。各素子層へのアクセス、各素子層でのタグの比較、ヒット信号の出力、およびデータの出力などは、セット信号に基づいて行われる。キャッシュメモリが分割して設けられる素子層と、ウェイのブロックと、を対応させておくことで、セット信号に関わらず、制御部21と素子層30との間の経路の長さのばらつきが低減することができる。換言すれば、上層の素子層へのアクセスあるいは下層の素子層へのアクセスといった偏りを低減することができる。また各素子層におけるウェイごとの遅延を低減することができる。また図5に図示するように、各ウェイのデコーダ35を共通にして一の層にのみ形成(図5では素子層30_1)してデコードされたセット選択信号を生成し、当該セット選択信号を各層に供給する構成も可能である。このような構成とすることで、各層に形成する回路規模を低減することができチップの縮小が可能であり、また、デコーダの消費電力を低減することができる。
 本実施の形態は、本明細書に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態2)
 本実施の形態では、上記実施の形態で説明した半導体装置の変形例について説明する。なお、上記実施の形態1での説明とするところは、共通の符号を用いてその説明を省略する。
 図6は、図4Aおよび図4Bで説明したICチップに搭載される半導体装置10の断面模式図とは異なる半導体装置を説明するための断面模式図である。図6に示すICチップ100Cにおいて半導体装置10Aは、素子層20にSiトランジスタ49を有し、素子層30_1乃至30_4の各層にOSトランジスタ47を有する構成を図示している。そして、素子層20および素子層30_1乃至30_4を電気的に接続するための電極48は、Siトランジスタ49またはOSトランジスタ47を作製する工程にて設けることができる。
 図6の構成は、Siトランジスタ49を有する素子層20と、OSトランジスタを有する素子層30_1乃至30_4と、の間の接続は、TSVなどの貫通電極を用いる技術またはCu−Cu直接接合技術を用いない、モノリシックな構成とすることができる。素子層20上の素子層30_1乃至30_4は、素子層30_1乃至30_4が有するOSトランジスタ47とともに設けられる配線を、上層または下層の素子層と接続するための電極48として用いる構成とすることができる。
 OSトランジスタ47とともに設けられる配線の間隔は、TSVまたはCu−Cu直接接合技術で用いられる貫通電極と比べて、微細加工が可能である。そのため、図6に示す半導体装置10Aの構成では、上層または下層の素子層と接続するための電極の本数を増やすことができる。そのため、素子層30_1乃至30_4に設けられるキャッシュメモリとして機能する記憶部と、素子層20に設けられる制御部21と、の配線数(信号線数)を増やすことができる。換言すれば、キャッシュメモリと制御部との間のチャネル数を増大させることができる。そのため、素子層20と素子層30との間で送受信される信号の転送量(バンド幅)を拡大することができる。バンド幅を拡大することで、単位時間当たりのデータ転送量を増やすことができる。
 OSトランジスタに適用される金属酸化物は、例えば、インジウム酸化物、ガリウム酸化物、及び亜鉛酸化物が挙げられる。また、金属酸化物は、インジウムと、元素Mと、亜鉛と、の中から選ばれる二または三を有することが好ましい。なお、元素Mは、ガリウム、アルミニウム、シリコン、ホウ素、イットリウム、スズ、アンチモン、銅、バナジウム、ベリリウム、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、及びマグネシウムから選ばれた一種または複数種である。特に、元素Mは、アルミニウム、ガリウム、イットリウム、及びスズから選ばれた一種または複数種であることが好ましい。
 特に、金属酸化物として、インジウム(In)、ガリウム(Ga)、及び亜鉛(Zn)を含む酸化物(IGZOとも記す)を用いることが好ましい。または、インジウム、スズ、及び亜鉛を含む酸化物(ITZO(登録商標)とも記す)を用いることが好ましい。または、インジウム、ガリウム、スズ、及び亜鉛を含む酸化物を用いることが好ましい。または、インジウム(In)、アルミニウム(Al)、及び亜鉛(Zn)を含む酸化物(IAZOとも記す)を用いることが好ましい。または、インジウム(In)、アルミニウム(Al)、ガリウム(Ga)、及び亜鉛(Zn)を含む酸化物(IAGZOとも記す)を用いることが好ましい。または、インジウム(In)、ガリウム(Ga)、亜鉛(Zn)、及びスズ(Sn)を含む酸化物(IGZTOとも記す)を用いることが好ましい。
 また、OSトランジスタに適用される金属酸化物は、組成が異なる2層以上の金属酸化物層を有していてもよい。例えば、In:M:Zn=1:3:4[原子数比]もしくはその近傍の組成の第1の金属酸化物層と、当該第1の金属酸化物層上に設けられるIn:M:Zn=1:1:1[原子数比]もしくはその近傍の組成の第2の金属酸化物層と、の積層構造を好適に用いることができる。
 また、例えば、インジウム酸化物、インジウムガリウム酸化物、及びIGZOの中から選ばれるいずれか一と、IAZO、IAGZO、及びITZOの中から選ばれるいずれか一と、の積層構造などを用いてもよい。
 なお、OSトランジスタに適用される金属酸化物は、結晶性を有すると好ましい。結晶性を有する酸化物半導体としては、CAAC(c−axis−aligned crystalline)−OS、nc(nanocrystalline)−OS等が挙げられる。結晶性を有する酸化物半導体を用いると、信頼性が高い半導体装置を提供することができる。
 また、OSトランジスタは高温環境下においても動作が安定し、特性変動が少ない。例えば、高温環境下でもオフ電流がほとんど増加しない。具体的には、室温以上200℃以下の環境温度下でもオフ電流がほとんど増加しない。また、高温環境下でもオン電流が低下しにくい。よって、OSトランジスタを含むメモリセルは、高温環境下においても動作が安定し、高い信頼性が得られる。
 OSトランジスタを有する素子層30において適用可能なメモリセルとしては、NOSRAMが好ましい。NOSRAM(登録商標)とは、「Nonvolatile Oxide Semiconductor Random Access Memory(RAM)」の略称である。NOSRAMは、メモリセルが2トランジスタ型(2T)、又は3トランジスタ型(3T)ゲインセルである。
 OSトランジスタはオフ状態でソースとドレインとの間を流れる電流、つまりリーク電流が極めて小さい。NOSRAMは、リーク電流が極めて小さい特性を用いてデータに応じた電荷をメモリセル内に保持することで、不揮発性メモリとして用いることができる。特にNOSRAMは保持しているデータを破壊することなく読み出しすること(非破壊読み出し)が可能なため、データ読み出し動作のみを大量に繰り返す、演算処理に適している。
 ここでは、NOSRAMをメモリセルとした記憶部33の構成例について説明する。
 図7Aに示す記憶部33は、メモリセルアレイ60および周辺回路65を有する。周辺回路65として、制御回路61、行回路62、列回路63、および入出力回路64が設けられている。
 メモリセルアレイ60は、メモリセル34、ワード線RWL、ワード線WWL、ビット線RBL、ビット線WBL、ソース線SL、配線BGLを有する。なお、ワード線RWL、ワード線WWLをそれぞれ、読み出しワード線RWL、書き込みワード線WWLと呼ぶ場合がある。ビット線RBL、ビット線WBLをそれぞれ、読み出しビット線RBL、書き込みビット線WBLと呼ぶ場合がある。
 制御回路61は記憶部33全体を統括的に制御し、データの書き込み、データの読み出しを行う。制御回路61は、外部からのコマンド信号(例えば、チップイネーブル信号、書き込みイネーブル信号など)を処理して、周辺回路65のそのほかの回路への制御信号を生成する。
 行回路62は、アクセスする行を選択する機能を有する。例えば、行回路62は、行デコーダ、およびワード線ドライバを有する。列回路63は、ビット線WBL、RBLをプリチャージする機能、ビット線WBLにデータを書き込む機能、ビット線RBLのデータを増幅する機能、ビット線RBLからデータを読み出す機能等を有する。入出力回路64は、書き込みデータを保持する機能、読み出されたデータを保持する機能等を有する。
 周辺回路65の構成は、メモリセルアレイ60の構成、読み出し方法、および書き込み方法等によって、適宜変更される。また周辺回路65の一部は、素子層20に設ける構成が好ましい。
 図7Bにメモリセル34の回路構成例を示す。ここでは、メモリセル34は2トランジスタ型(2T)ゲインセルである。メモリセル34は、トランジスタMW1、MR1、容量素子CS1を有する。トランジスタMW1は書き込みトランジスタであり、トランジスタMR1は読み出しトランジスタである。トランジスタMW1、MR1のバックゲートは配線BGLに電気的に接続されている。
 OSトランジスタで読み出しトランジスタを構成しているので、メモリセル34は、データ保持に電力を消費しない。従って、メモリセル34は長期間データを保持可能な低消費電力なメモリセルであり、記憶部33を、不揮発性記憶装置として用いることができる。
 図8A乃至図8Dを参照して、メモリセルの他の構成例を説明する。
 図8Aに示すメモリセル34Aは、3T型ゲインセルであり、トランジスタMW2、MR2、MS2、および容量素子CS2を有する。トランジスタMW2、MR2、MS2はそれぞれ、書き込みトランジスタ、読み出しトランジスタ、選択トランジスタである。トランジスタMW2、MR2、MS2のバックゲートは配線BGLに電気的に接続されている。メモリセル34Aは、ワード線RWL、WWL、ビット線RBL、WBL、容量線CDL、電源線PL2に電気的に接続されている。例えば、容量線CDL、電源線PL2には、電圧GND(低レベル側電源電圧)が入力される。
 図8Bに2T型ゲインセルの他の構成例を示す。図8Bに示すメモリセル34Bでは、読み出しトランジスタがバックゲートを有しないOSトランジスタで構成されている。
 図8Cに3T型ゲインセルの他の構成例を示す。図8Cに示すメモリセル34Cでは、読み出しトランジスタ、選択トランジスタとしてバックゲートを有しないOSトランジスタで構成されている。
 上掲のゲインセルにおいて、ビット線RBL、ビット線WBLを兼ねるビット線を設けてもよい。
 またメモリセル34に適用可能な構成として、NOSRAMを一例として挙げて説明したが、OSトランジスタで形成可能なメモリセルであれば他の構成でもよい。例えば、OSトランジスタを有するメモリ回路であるDOSRAMであってもよい。DOSRAM(登録商標)とは、「Dynamic Oxide Semiconductor RAM」の略称であり、1T(トランジスタ)1C(容量)型のメモリセルを有するRAMを指す。DOSRAMは、OSトランジスタを用いて形成されたDRAMであり、DOSRAMは、外部から送られてくる情報を一時的に格納するメモリである。DOSRAMは、OSトランジスタのオフ電流が低いことを利用したメモリである。
 図8Dに1T1C(容量)型メモリセルの例を示す。図8Dに示すメモリセル34Dは、ワード線WL、ビット線BL、容量線CDL、配線BGLに電気的に接続されている。メモリセル34Dは、トランジスタMW3、容量素子CS3を有する。トランジスタMW3のバックゲートは配線BGLに電気的に接続されている。
 メモリセル34がNOSRAM、DOSRAMの場合、アクセストランジスタであるトランジスタ(図7BのトランジスタMW1)のゲートに接続された配線WWLに、当該トランジスタがオフとなる電圧を印加した状態とし、周辺回路などのその他の部分をパワーゲーティングすることが好ましい。当該構成とすることで、メモリセル34にデータを格納した状態で電源電圧の供給の停止を行うことができる。
 また図9Aには、上記実施の形態1において素子層30の別の構成例について説明するための斜視模式図を示す。図9Aに示す素子層30Aでは、入出力部32として、読み出し回路38およびI/O39(入出力回路)を有する構成を図示している。
 読み出し回路38は、センスアンプなどの回路を有する。読み出し回路38は、メモリセル34から出力される信号(アナログ信号)をデジタルデータである読み出しデータとして出力する回路である。またI/O39は、書き込みデータと読み出しデータをチップ外から入出力するための回路である。
 OSトランジスタを有する素子層30Aは、TSVまたはCu−Cu直接接合技術で用いられる貫通電極と比べて、微細加工が可能な電極を介して信号を送受信することができる。図9Aの構成では、上層または下層の素子層と接続するための電極の本数を増やすことができる。そのため、送受信される信号の転送量(バンド幅)を拡大することができ、単位時間当たりのデータ転送量を増やすことができる。
 図9Bには、図9Aで示した素子層30Aの構成において複数の入出力部32A,32Bを有する斜視模式図を示す。図9Bに示す素子層30Bでは、入出力部32として、読み出し回路38およびI/O39(入出力回路)を有する構成を図示している。
 図9Bに示す素子層30Bの構成では、上層または下層の素子層と接続するための電極の本数をさらに増やすことができる。そのため、素子層30Bに設けられるキャッシュメモリとして機能する記憶部と、素子層20(図示せず)に設けられる制御部と、の間のチャネル数を増大させることができる。そのため、送受信される信号の転送量(バンド幅)を拡大することができ、単位時間当たりのデータ転送量を増やすことができる。
 また図9Cは、制御部21を有する素子層20上に、図9Aで示した素子層30A(素子層30A_1乃至30A_4)を積層し、入出力される信号70を矢印で示した図である。上層または下層の素子層と接続するための信号の数を増やすことで、素子層20(図示せず)に設けられる制御部と、の間のチャネル数を増大させることができる。
 例えば図10Aに図示するように、素子層30A_1乃至30A_nにおいて、読み出し回路38およびI/O39が設けられる領域が重なるように積層して設ける場合、上層または下層の素子層と接続するための信号70の数は、上層または下層の素子層と接続するための電極を高密度に配置することで実現できる。
 OSトランジスタを有する素子層30Aは、TSVまたはCu−Cu直接接合技術で用いられる貫通電極と比べて、微細加工が可能な電極を介して信号を送受信することができる。図9C、図10Aの構成では、上層または下層の素子層と接続するための電極の本数を増やすことができる。そのため、送受信される信号の転送量(バンド幅)を拡大することができ、単位時間当たりのデータ転送量を増やすことができる。
 また図10Bに図示する構成としてもよい。図10Bの構成では、素子層30_1に読み出し回路38およびI/O39を設け、素子層30A_1乃至30A_nにおいて読み出し回路38とメモリセル34との間にスイッチとして機能するトランジスタ71を設ける構成とする。当該構成とすることで、上層または下層の素子層と接続するための電極の本数をさらに増やすことができる。そのため、送受信される信号の転送量(バンド幅)を拡大することができ、単位時間当たりのデータ転送量を増やすことができる。
 また、図10Aの構成と図10Bの構成を併用する構成も有効である。例えば、図3におけるフラグ41、タグ42の読み出し回路を図10Aにおける読み出し回路38、比較器36とANDゲート37を図10AにおけるI/O39として各層に形成し、ORゲート54を素子層30A_1に形成する構成とし、さらに、図3におけるデータ43の読み出し回路を図10Bにおける読み出し回路38、マルチプレクサ55を図10BにおけるI/O39とする構成が好ましい。このような構成とすることで、各層に形成する読み出し回路の規模を低減することができチップの縮小が可能であり、また、読み出し回路の消費電力を低減することができる。
 本実施の形態は、本明細書に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態3)
 本実施の形態では、上記実施の形態で説明した半導体装置に適用可能なトランジスタの構成について説明する。一例として、異なる電気特性を有するトランジスタを積層して設ける構成について説明する。当該構成とすることで、半導体装置の設計自由度を高めることができる。また、異なる電気特性を有するトランジスタを積層して設けることで、半導体装置の集積度を高めることができる。
 半導体装置の断面構造の一部を図11に示す。図11に示す半導体装置は、トランジスタ550と、トランジスタ500と、容量600と、を有している。図12Aはトランジスタ500のチャネル長方向の断面図であり、図12Bはトランジスタ500のチャネル幅方向の断面図であり、図12Cはトランジスタ550のチャネル幅方向の断面図である。例えば、トランジスタ500は上記実施の形態に示したSiトランジスタに相当し、トランジスタ550はOSトランジスタに相当する。
 図11では、トランジスタ500はトランジスタ550の上方に設けられ、容量600はトランジスタ550、およびトランジスタ500の上方に設けられている。
 トランジスタ550は、基板311上に設けられ、導電体316、絶縁体315、基板311の一部からなる半導体領域313、ソース領域またはドレイン領域として機能する低抵抗領域314a、および低抵抗領域314bを有する。
 図12Cに示すように、トランジスタ550は、半導体領域313の上面およびチャネル幅方向の側面が絶縁体315を介して導電体316に覆われている。このように、トランジスタ550をFin型とすることにより、実効上のチャネル幅が増大することによりトランジスタ550のオン特性を向上させることができる。また、ゲート電極の電界の寄与を高くすることができるため、トランジスタ550のオフ特性を向上させることができる。
 なお、トランジスタ550は、pチャネル型、あるいはnチャネル型のいずれでもよい。
 半導体領域313のチャネルが形成される領域、その近傍の領域、ソース領域、またはドレイン領域となる低抵抗領域314a、および低抵抗領域314bなどにおいて、シリコン系半導体などの半導体を含むことが好ましく、単結晶シリコンを含むことが好ましい。または、Ge(ゲルマニウム)、SiGe(シリコンゲルマニウム)、GaAs(ヒ化ガリウム)、GaAlAs(ガリウムアルミニウムヒ素)などを有する材料で形成してもよい。結晶格子に応力を与え、格子間隔を変化させることで有効質量を制御したシリコンを用いた構成としてもよい。またはGaAsとGaAlAs等を用いることで、トランジスタ550をHEMT(High Electron Mobility Transistor)としてもよい。
 低抵抗領域314a、および低抵抗領域314bは、半導体領域313に適用される半導体材料に加え、ヒ素、リンなどのn型の導電性を付与する元素、またはホウ素などのp型の導電性を付与する元素を含む。
 ゲート電極として機能する導電体316は、ヒ素、リンなどのn型の導電性を付与する元素、もしくはホウ素などのp型の導電性を付与する元素を含むシリコンなどの半導体材料、金属材料、合金材料、または金属酸化物材料などの導電性材料を用いることができる。
 なお、導電体の材料によって仕事関数が決まるため、当該導電体の材料を選択することで、トランジスタのしきい値電圧を調整することができる。具体的には、導電体に窒化チタン、窒化タンタルなどの材料を用いることが好ましい。さらに導電性と埋め込み性を両立するために導電体にタングステン、アルミニウムなどの金属材料を積層として用いることが好ましく、特にタングステンを用いることが耐熱性の点で好ましい。
 トランジスタ550は、SOI(Silicon on Insulator)基板などを用いて形成してもよい。
 また、SOI基板としては、鏡面研磨ウエハに酸素イオンを注入した後、高温加熱することにより、表面から一定の深さに酸化層を形成させるとともに、表面層に生じた欠陥を消滅させて形成されたSIMOX(Separation by Implanted Oxygen)基板、または水素イオン注入により形成された微小ボイドの熱処理による成長を利用して半導体基板を劈開するスマートカット法、ELTRAN法(登録商標:Epitaxial Layer Transfer)などを用いて形成されたSOI基板を用いてもよい。単結晶基板を用いて形成されたトランジスタは、チャネル形成領域に単結晶半導体を有する。
 トランジスタ550を覆って、絶縁体320、絶縁体322、絶縁体324、および絶縁体326が順に積層して設けられている。
 絶縁体320、絶縁体322、絶縁体324、および絶縁体326として、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウムなどを用いればよい。
 なお、本明細書中において、酸化窒化シリコンとは、その組成として窒素よりも酸素の含有量が多い材料を指し、窒化酸化シリコンとは、その組成として、酸素よりも窒素の含有量が多い材料を示す。また、本明細書中において、酸化窒化アルミニウムとは、その組成として窒素よりも酸素の含有量が多い材料を指し、窒化酸化アルミニウムとは、その組成として、酸素よりも窒素の含有量が多い材料を示す。
 絶縁体322は、その下方に設けられるトランジスタ550などによって生じる段差を平坦化する平坦化膜としての機能を有していてもよい。例えば、絶縁体322の上面は、平坦性を高めるために化学機械研磨(CMP)法等を用いた平坦化処理により平坦化されていてもよい。
 また、絶縁体324には、基板311、またはトランジスタ550などから、トランジスタ500が設けられる領域に、水素、不純物などが拡散しないようなバリア性を有する膜を用いることが好ましい。
 水素に対するバリア性を有する膜の一例として、例えば、CVD法で形成した窒化シリコンを用いることができる。ここで、トランジスタ500等の酸化物半導体を有する半導体素子に、水素が拡散することで、当該半導体素子の特性が低下する場合がある。したがって、トランジスタ500と、トランジスタ550との間に、水素の拡散を抑制する膜を用いることが好ましい。水素の拡散を抑制する膜とは、具体的には、水素の脱離量が少ない膜とする。
 水素の脱離量は、例えば、昇温脱離ガス分析法(TDS)などを用いて分析することができる。例えば、絶縁体324の水素の脱離量は、TDS分析において、膜の表面温度が50℃から500℃の範囲において、水素原子に換算した脱離量が、絶縁体324の面積当たりに換算して、1×1016atoms/cm以下、好ましくは5×1015atoms/cm以下であればよい。
 なお、絶縁体326は、絶縁体324よりも誘電率が低いことが好ましい。例えば、絶縁体326の比誘電率は4未満が好ましく、3未満がより好ましい。また例えば、絶縁体326の比誘電率は、絶縁体324の比誘電率の0.7倍以下が好ましく、0.6倍以下がより好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。
 また、絶縁体320、絶縁体322、絶縁体324、および絶縁体326には容量600、またはトランジスタ500と接続する導電体328、および導電体330等が埋め込まれている。なお、導電体328、および導電体330は、プラグまたは配線としての機能を有する。また、プラグまたは配線としての機能を有する導電体は、複数の構成をまとめて同一の符号を付与する場合がある。また、本明細書等において、配線と、配線と接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、および導電体の一部がプラグとして機能する場合もある。
 各プラグ、および配線(導電体328、導電体330等)の材料としては、金属材料、合金材料、金属窒化物材料、または金属酸化物材料などの導電性材料を、単層または積層して用いることができる。耐熱性と導電性を両立するタングステン、モリブデンなどの高融点材料を用いることが好ましく、タングステンを用いることが好ましい。または、アルミニウム、銅などの低抵抗導電性材料で形成することが好ましい。低抵抗導電性材料を用いることで配線抵抗を低くすることができる。
 絶縁体326、および導電体330上に、配線層を設けてもよい。例えば、図11では、絶縁体350、絶縁体352、および絶縁体354が順に積層して設けられている。また、絶縁体350、絶縁体352、および絶縁体354には、導電体356が形成されている。導電体356は、トランジスタ550と接続するプラグ、または配線としての機能を有する。なお導電体356は、導電体328、および導電体330と同様の材料を用いて設けることができる。
 なお、例えば、絶縁体350は、絶縁体324と同様に、水素に対するバリア性を有する絶縁体を用いることが好ましい。また、導電体356は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、水素に対するバリア性を有する絶縁体350が有する開口部に、水素に対するバリア性を有する導電体が形成される。当該構成により、トランジスタ550とトランジスタ500とは、バリア層により分離することができ、トランジスタ550からトランジスタ500への水素の拡散を抑制することができる。
 なお、水素に対するバリア性を有する導電体としては、例えば、窒化タンタル等を用いるとよい。また、窒化タンタルと導電性が高いタングステンを積層することで、配線としての導電性を保持したまま、トランジスタ550からの水素の拡散を抑制することができる。この場合、水素に対するバリア性を有する窒化タンタル層が、水素に対するバリア性を有する絶縁体350と接する構成であることが好ましい。
 絶縁体354、および導電体356上に、配線層を設けてもよい。例えば、図11では、絶縁体360、絶縁体362、および絶縁体364が順に積層して設けられている。また、絶縁体360、絶縁体362、および絶縁体364には、導電体366が形成されている。導電体366は、プラグまたは配線としての機能を有する。なお導電体366は、導電体328、および導電体330と同様の材料を用いて設けることができる。
 なお、例えば、絶縁体360は、絶縁体324と同様に、水素に対するバリア性を有する絶縁体を用いることが好ましい。また、導電体366は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、水素に対するバリア性を有する絶縁体360が有する開口部に、水素に対するバリア性を有する導電体が形成される。当該構成により、トランジスタ550とトランジスタ500とは、バリア層により分離することができ、トランジスタ550からトランジスタ500への水素の拡散を抑制することができる。
 絶縁体364、および導電体366上に、配線層を設けてもよい。例えば、図11では、絶縁体370、絶縁体372、および絶縁体374が順に積層して設けられている。また、絶縁体370、絶縁体372、および絶縁体374には、導電体376が形成されている。導電体376は、プラグまたは配線としての機能を有する。なお導電体376は、導電体328、および導電体330と同様の材料を用いて設けることができる。
 なお、例えば、絶縁体370は、絶縁体324と同様に、水素に対するバリア性を有する絶縁体を用いることが好ましい。また、導電体376は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、水素に対するバリア性を有する絶縁体370が有する開口部に、水素に対するバリア性を有する導電体が形成される。当該構成により、トランジスタ550とトランジスタ500とは、バリア層により分離することができ、トランジスタ550からトランジスタ500への水素の拡散を抑制することができる。
 絶縁体374、および導電体376上に、配線層を設けてもよい。例えば、図11では、絶縁体380、絶縁体382、および絶縁体384が順に積層して設けられている。また、絶縁体380、絶縁体382、および絶縁体384には、導電体386が形成されている。導電体386は、プラグまたは配線としての機能を有する。なお導電体386は、導電体328、および導電体330と同様の材料を用いて設けることができる。
 なお、例えば、絶縁体380は、絶縁体324と同様に、水素に対するバリア性を有する絶縁体を用いることが好ましい。また、導電体386は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、水素に対するバリア性を有する絶縁体380が有する開口部に、水素に対するバリア性を有する導電体が形成される。当該構成により、トランジスタ550とトランジスタ500とは、バリア層により分離することができ、トランジスタ550からトランジスタ500への水素の拡散を抑制することができる。
 上記において、導電体356を含む配線層、導電体366を含む配線層、導電体376を含む配線層、および導電体386を含む配線層、について説明したが、本実施の形態に係る半導体装置はこれに限られるものではない。導電体356を含む配線層と同様の配線層を3層以下にしてもよいし、導電体356を含む配線層と同様の配線層を5層以上にしてもよい。
 絶縁体384上には絶縁体510、絶縁体512、絶縁体514、および絶縁体516が、順に積層して設けられている。絶縁体510、絶縁体512、絶縁体514、および絶縁体516のいずれかは、酸素、水素などに対してバリア性のある物質を用いることが好ましい。
 例えば、絶縁体510、および絶縁体514には、例えば、基板311、またはトランジスタ550を設ける領域などから、トランジスタ500を設ける領域に、水素、不純物などが拡散しないようなバリア性を有する膜を用いることが好ましい。したがって、絶縁体324と同様の材料を用いることができる。
 水素に対するバリア性を有する膜の一例として、CVD法で形成した窒化シリコンを用いることができる。ここで、トランジスタ500等の酸化物半導体を有する半導体素子に、水素が拡散することで、当該半導体素子の特性が低下する場合がある。したがって、トランジスタ500と、トランジスタ550との間に、水素の拡散を抑制する膜を用いることが好ましい。水素の拡散を抑制する膜とは、具体的には、水素の脱離量が少ない膜とする。
 また、水素に対するバリア性を有する膜として、例えば、絶縁体510、および絶縁体514には、酸化アルミニウム、酸化ハフニウム、酸化タンタルなどの金属酸化物を用いることが好ましい。
 特に、酸化アルミニウムは、酸素、およびトランジスタの電気特性の変動要因となる水素、水分などの不純物、の両方に対して膜を透過させない遮断効果が高い。したがって、酸化アルミニウムは、トランジスタの作製工程中および作製後において、水素、水分などの不純物のトランジスタ500への混入を防止することができる。また、トランジスタ500を構成する酸化物からの酸素の放出を抑制することができる。そのため、トランジスタ500に対する保護膜として用いることに適している。
 また、例えば、絶縁体512、および絶縁体516には、絶縁体320と同様の材料を用いることができる。また、これらの絶縁体に、比較的誘電率が低い材料を適用することで、配線間に生じる寄生容量を低減することができる。例えば、絶縁体512、および絶縁体516として、酸化シリコン膜または酸化窒化シリコン膜などを用いることができる。
 また、絶縁体510、絶縁体512、絶縁体514、および絶縁体516には、導電体518、およびトランジスタ500を構成する導電体(例えば、導電体503)等が埋め込まれている。なお、導電体518は、容量600、またはトランジスタ550と接続するプラグ、または配線としての機能を有する。導電体518は、導電体328、および導電体330と同様の材料を用いて設けることができる。
 特に、絶縁体510、および絶縁体514と接する領域の導電体518は、酸素、水素、および水に対するバリア性を有する導電体であることが好ましい。当該構成により、トランジスタ550とトランジスタ500とは、酸素、水素、および水に対するバリア性を有する層で、分離することができ、トランジスタ550からトランジスタ500への水素の拡散を抑制することができる。
 絶縁体516の上方には、トランジスタ500が設けられている。
 図12Aおよび図12Bに示すように、トランジスタ500は、絶縁体514および絶縁体516に埋め込まれるように配置された導電体503と、絶縁体516および導電体503の上に配置された絶縁体520と、絶縁体520の上に配置された絶縁体522と、絶縁体522の上に配置された絶縁体524と、絶縁体524の上に配置された酸化物530aと、酸化物530aの上に配置された酸化物530bと、酸化物530b上に互いに離れて配置された導電体542aおよび導電体542bと、導電体542aおよび導電体542b上に配置され、導電体542aと導電体542bの間に重畳して開口が形成された絶縁体580と、開口の底面および側面に配置された絶縁体545と、絶縁体545の形成面に配置された導電体560と、を有する。
 また、図12Aおよび図12Bに示すように、酸化物530a、酸化物530b、導電体542a、および導電体542bと、絶縁体580の間に絶縁体544が配置されることが好ましい。また、図12Aおよび図12Bに示すように、導電体560は、絶縁体545の内側に設けられた導電体560aと、導電体560aの内側に埋め込まれるように設けられた導電体560bと、を有することが好ましい。また、図12Aおよび図12Bに示すように、絶縁体580、導電体560、および絶縁体545の上に絶縁体574が配置されることが好ましい。
 なお、本明細書などにおいて、酸化物530a、および酸化物530bをまとめて酸化物530という場合がある。
 なお、トランジスタ500では、チャネルが形成される領域と、その近傍において、酸化物530a、および酸化物530bの2層を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、酸化物530bの単層、または3層以上の積層構成を設ける構成にしてもよい。
 また、トランジスタ500では、導電体560を2層の積層構成として示しているが、本発明はこれに限られるものではない。例えば、導電体560が、単層構成であってもよいし、3層以上の積層構成であってもよい。また、図11、および図12Aに示すトランジスタ500は一例であり、その構成に限定されず、回路構成、駆動方法などに応じて適切なトランジスタを用いればよい。
 ここで、導電体560は、トランジスタのゲート電極として機能し、導電体542aおよび導電体542bは、それぞれソース電極またはドレイン電極として機能する。上記のように、導電体560は、絶縁体580の開口、および導電体542aと導電体542bに挟まれた領域に埋め込まれるように形成される。導電体560、導電体542aおよび導電体542bの配置は、絶縁体580の開口に対して、自己整合的に選択される。つまり、トランジスタ500において、ゲート電極を、ソース電極とドレイン電極の間に、自己整合的に配置させることができる。よって、導電体560を位置合わせのマージンを設けることなく形成することができるので、トランジスタ500の占有面積の縮小を図ることができる。これにより、半導体装置の微細化、高集積化を図ることができる。
 さらに、導電体560が、導電体542aと導電体542bの間の領域に自己整合的に形成されるので、導電体560は、導電体542aまたは導電体542bと重畳する領域を有さない。これにより、導電体560と導電体542aおよび導電体542bとの間に形成される寄生容量を低減することができる。よって、トランジスタ500のスイッチング速度を向上させ、高い周波数特性を有せしめることができる。
 導電体560は、第1のゲート(トップゲートともいう)電極として機能する場合がある。また、導電体503は、第2のゲート(ボトムゲートともいう)電極として機能する場合がある。その場合、導電体503に印加する電位を、導電体560に印加する電位と、連動させず、独立して変化させることで、トランジスタ500のしきい値電圧を制御することができる。特に、導電体503に負の電位を印加することにより、トランジスタ500のしきい値電圧を0Vより大きくし、オフ電流を低減することが可能となる。したがって、導電体503に負の電位を印加したほうが、印加しない場合よりも、導電体560に印加する電位が0Vのときのドレイン電流を小さくすることができる。
 導電体503は、酸化物530、および導電体560と、重なるように配置する。これにより、導電体560、および導電体503に電位を印加した場合、導電体560から生じる電界と、導電体503から生じる電界と、がつながり、酸化物530に形成されるチャネル形成領域を覆うことができる。
 本明細書等において、第1のゲート電極の電界によって、チャネル形成領域を電気的に取り囲むトランジスタの構造を、surrounded channel(S−channel)構造とよぶ。また、本明細書等で開示するS−channel構造は、Fin型構造およびプレーナ型構造とは異なる構造を有する。一方で、本明細書等で開示するS−channel構造は、Fin型構造の一種として捉えることも可能である。なお、本明細書等において、Fin型構造とは、ゲート電極が少なくともチャネルの2面以上(具体的には、2面、3面、または4面等)を包むように配置される構造を示す。Fin型構造、およびS−channel構造を採用することで、短チャネル効果に対する耐性を高める、別言すると短チャネル効果が発生し難いトランジスタとすることができる。
 トランジスタを、上記のS−channel構造とすることで、チャネル形成領域を電気的に取り囲むことができる。なお、S−channel構造は、チャネル形成領域を電気的に取り囲んでいる構造であるため、実質的にGAA(Gate All Around)構造、またはLGAA(Lateral Gate All Around)構造と、同等の構造であるともいえる。トランジスタをS−channel構造、GAA構造、又はLGAA構造とすることで、酸化物530とゲート絶縁体との界面又は界面近傍に形成されるチャネル形成領域を、酸化物530のバルク全体とすることができる。したがって、トランジスタに流れる電流密度を向上させることが可能となるため、トランジスタのオン電流の向上、またはトランジスタの電界効果移動度を高めることが期待できる。
 また、導電体503は、導電体518と同様の構成であり、絶縁体514および絶縁体516の開口の内壁に接して導電体503aが形成され、さらに内側に導電体503bが形成されている。なお、トランジスタ500では、導電体503aおよび導電体503bを積層する構成について示しているが、本発明はこれに限られるものではない。例えば、導電体503は、単層、または3層以上の積層構成として設ける構成にしてもよい。
 ここで、導電体503aは、水素原子、水素分子、水分子、銅原子などの不純物の拡散を抑制する機能を有する(上記不純物が透過しにくい。)導電性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する(上記酸素が透過しにくい。)導電性材料を用いることが好ましい。なお、本明細書において、不純物、または酸素の拡散を抑制する機能とは、上記不純物、または上記酸素のいずれか一または、すべての拡散を抑制する機能とする。
 例えば、導電体503aが酸素の拡散を抑制する機能を持つことにより、導電体503bが酸化して導電率が低下することを抑制することができる。
 また、導電体503が配線の機能を兼ねる場合、導電体503bは、タングステン、銅、またはアルミニウムを主成分とする、導電性が高い導電性材料を用いることが好ましい。なお、本実施の形態では導電体503を導電体503aと導電体503bの積層で図示したが、導電体503は単層構成であってもよい。
 絶縁体520、絶縁体522、および絶縁体524は、第2のゲート絶縁膜としての機能を有する。
 ここで、酸化物530と接する絶縁体524は、化学量論的組成を満たす酸素よりも多くの酸素を含む絶縁体を用いることが好ましい。当該酸素は、加熱により膜中から放出されやすい。本明細書などでは、加熱により放出される酸素を「過剰酸素」と呼ぶ場合がある。つまり、絶縁体524には、過剰酸素を含む領域(「過剰酸素領域」ともいう。)が形成されていることが好ましい。このような過剰酸素を含む絶縁体を酸化物530に接して設けることにより、酸化物530中の酸素欠損(V:oxygen vacancyともいう)を低減し、トランジスタ500の信頼性を向上させることができる。なお、酸化物530中の酸素欠損に水素が入った場合、当該欠陥(以下、VHと呼ぶ場合がある。)はドナーとして機能し、キャリアである電子が生成されることがある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成する場合がある。従って、水素が多く含まれている酸化物半導体を用いたトランジスタは、ノーマリーオン(ゲート電極に電圧を印加しなくてもチャネルが存在し、トランジスタに電流が流れる状態)となりやすい。また、酸化物半導体中の水素は、熱、電界などのストレスによって動きやすいため、酸化物半導体に多くの水素が含まれると、トランジスタの信頼性が悪化する恐れもある。本発明の一態様においては、酸化物530中のVHをできる限り低減し、高純度真性または実質的に高純度真性にすることが好ましい。このように、VHが十分低減された酸化物半導体を得るには、酸化物半導体中の水分、水素などの不純物を除去すること(「脱水」または「脱水素化処理」ともいう。)と、酸化物半導体に酸素を供給して酸素欠損を補償すること(「加酸素化処理」ともいう。)が重要である。VHなどの不純物が十分に低減された酸化物半導体をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。
 過剰酸素領域を有する絶縁体として、具体的には、加熱により一部の酸素が脱離する酸化物材料を用いることが好ましい。加熱により酸素を脱離する酸化物とは、TDS(Thermal Desorption Spectroscopy)分析にて、酸素原子に換算しての酸素の脱離量が1.0×1018atoms/cm以上、好ましくは1.0×1019atoms/cm以上、さらに好ましくは2.0×1019atoms/cm以上、または3.0×1020atoms/cm以上である酸化物膜である。なお、上記TDS分析時における膜の表面温度としては100℃以上700℃以下、または100℃以上400℃以下の範囲が好ましい。
 また、上記過剰酸素領域を有する絶縁体と、酸化物530と、を接して加熱処理、マイクロ波処理、またはRF処理のいずれか一または複数の処理を行っても良い。当該処理を行うことで、酸化物530中の水、または水素を除去することができる。例えば、酸化物530において、VoHの結合が切断される反応が起きる、別言すると「VH→Vo+H」という反応が起きて、脱水素化することができる。このとき発生した水素の一部は、酸素と結合してHOとして、酸化物530、または酸化物530近傍の絶縁体から除去される場合がある。また、水素の一部は、導電体542にゲッタリングされる場合がある。
 また、上記マイクロ波処理は、例えば、高密度プラズマを発生させる電源を有する装置、または、基板側にRFを印加する電源を有する装置を用いると好適である。例えば、酸素を含むガスを用い、且つ高密度プラズマを用いることより、高密度の酸素ラジカルを生成することができ、基板側にRFを印加することで、高密度プラズマによって生成された酸素ラジカルを、効率よく酸化物530、または酸化物530近傍の絶縁体中に導入することができる。また、上記マイクロ波処理は、圧力を133Pa以上、好ましくは200Pa以上、さらに好ましくは400Pa以上とすればよい。また、マイクロ波処理を行う装置内に導入するガスとしては、例えば、酸素と、アルゴンとを用い、酸素流量比(O/(O+Ar))が50%以下、好ましくは10%以上30%以下で行うとよい。
 また、トランジスタ500の作製工程中において、酸化物530の表面が露出した状態で、加熱処理を行うと好適である。当該加熱処理は、例えば、100℃以上450℃以下、より好ましくは350℃以上400℃以下で行えばよい。なお、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを10ppm以上、1%以上、もしくは10%以上含む雰囲気で行う。例えば、加熱処理は酸素雰囲気で行うことが好ましい。これにより、酸化物530に酸素を供給して、酸素欠損(V)の低減を図ることができる。また、加熱処理は減圧状態で行ってもよい。または、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気で加熱処理した後に、脱離した酸素を補うために、酸化性ガスを10ppm以上、1%以上、または10%以上含む雰囲気で行ってもよい。または、酸化性ガスを10ppm以上、1%以上、または10%以上含む雰囲気で加熱処理した後に、連続して窒素ガスもしくは不活性ガスの雰囲気で加熱処理を行っても良い。
 なお、酸化物530に加酸素化処理を行うことで、酸化物530中の酸素欠損を、供給された酸素により修復させる、別言すると「Vo+O→null」という反応を促進させることができる。さらに、酸化物530中に残存した水素に供給された酸素が反応することで、当該水素をHOとして除去する(脱水化する)ことができる。これにより、酸化物530中に残存していた水素が酸素欠損に再結合してVHが形成されるのを抑制することができる。
 また、絶縁体524が、過剰酸素領域を有する場合、絶縁体522は、酸素(例えば、酸素原子、酸素分子など)の拡散を抑制する機能を有する(上記酸素が透過しにくい)ことが好ましい。
 絶縁体522が、酸素、不純物などの拡散を抑制する機能を有することで、酸化物530が有する酸素は、絶縁体520側へ拡散することがなく、好ましい。また、導電体503が、絶縁体524、酸化物530などが有する酸素と反応することを抑制することができる。
 絶縁体522は、例えば、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)、酸化タンタル、酸化ジルコニウム、チタン酸ジルコン酸鉛(PZT)、チタン酸ストロンチウム(SrTiO)、または(Ba,Sr)TiO(BST)などのいわゆるhigh−k材料を含む絶縁体を単層または積層で用いることが好ましい。トランジスタの微細化、および高集積化が進むと、ゲート絶縁膜の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁膜として機能する絶縁体にhigh−k材料を用いることで、物理膜厚を保ちながら、トランジスタ動作時のゲート電位の低減が可能となる。
 特に、不純物、および酸素などの拡散を抑制する機能を有する(上記酸素が透過しにくい)絶縁性材料であるアルミニウム、ハフニウムの一方または双方の酸化物を含む絶縁体を用いるとよい。アルミニウム、ハフニウムの一方または双方の酸化物を含む絶縁体として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。このような材料を用いて絶縁体522を形成した場合、絶縁体522は、酸化物530からの酸素の放出、またはトランジスタ500の周辺部から酸化物530への水素等の不純物の混入を抑制する層として機能する。
 または、これらの絶縁体に、例えば、酸化アルミニウム、酸化ビスマス、酸化ゲルマニウム、酸化ニオブ、酸化シリコン、酸化チタン、酸化タングステン、酸化イットリウム、酸化ジルコニウムを添加してもよい。またはこれらの絶縁体を窒化処理してもよい。上記の絶縁体に酸化シリコン、酸化窒化シリコンまたは窒化シリコンを積層して用いてもよい。
 また、絶縁体520は、熱的に安定していることが好ましい。例えば、酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため、好適である。また、high−k材料の絶縁体を酸化シリコン、または酸化窒化シリコンと組み合わせることで、熱的に安定かつ比誘電率の高い積層構成の絶縁体520を得ることができる。
 なお、図12Aおよび図12Bのトランジスタ500では、3層の積層構成からなる第2のゲート絶縁膜として、絶縁体520、絶縁体522、および絶縁体524が図示されているが、第2のゲート絶縁膜は、単層、2層、または4層以上の積層構成を有していてもよい。その場合、同じ材料からなる積層構成に限定されず、異なる材料からなる積層構成でもよい。
 トランジスタ500は、チャネル形成領域を含む酸化物530に、酸化物半導体として機能する金属酸化物を用いる。例えば、酸化物530として、In−M−Zn酸化物(元素Mは、アルミニウム、ガリウム、イットリウム、銅、バナジウム、ベリリウム、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種)等の金属酸化物を用いるとよい。
 酸化物半導体として機能する金属酸化物の形成は、スパッタリング法で行なってもよいし、ALD(Atomic Layer Deposition)法で行なってもよい。なお、酸化物半導体として機能する金属酸化物については、他の実施の形態で詳細に説明する。
 また、酸化物530においてチャネル形成領域として機能する金属酸化物は、バンドギャップが2eV以上、好ましくは2.5eV以上のものを用いることが好ましい。このように、バンドギャップの大きい金属酸化物を用いることで、トランジスタのオフ電流を低減することができる。
 酸化物530は、酸化物530b下に酸化物530aを有することで、酸化物530aよりも下方に形成された構成物から、酸化物530bへの不純物の拡散を抑制することができる。
 なお、酸化物530は、各金属原子の原子数比が異なる複数の酸化物層の構成を有することが好ましい。具体的には、酸化物530aに用いる金属酸化物において、構成元素中の元素Mの原子数比が、酸化物530bに用いる金属酸化物における、構成元素中の元素Mの原子数比より、大きいことが好ましい。また、酸化物530aに用いる金属酸化物において、Inに対する元素Mの原子数比が、酸化物530bに用いる金属酸化物における、Inに対する元素Mの原子数比より大きいことが好ましい。また、酸化物530bに用いる金属酸化物において、元素Mに対するInの原子数比が、酸化物530aに用いる金属酸化物における、元素Mに対するInの原子数比より大きいことが好ましい。
 また、酸化物530aの伝導帯下端のエネルギーが、酸化物530bの伝導帯下端のエネルギーより高くなることが好ましい。また、言い換えると、酸化物530a電子親和力が、酸化物530bの電子親和力より小さいことが好ましい。
 ここで、酸化物530aおよび酸化物530bの接合部において、伝導帯下端のエネルギー準位はなだらかに変化する。換言すると、酸化物530aおよび酸化物530bの接合部における伝導帯下端のエネルギー準位は、連続的に変化または連続接合するともいうことができる。このようにするためには、酸化物530aと酸化物530bとの界面において形成される混合層の欠陥準位密度を低くするとよい。
 具体的には、酸化物530aと酸化物530bが、酸素以外に共通の元素を有する(主成分とする)ことで、欠陥準位密度が低い混合層を形成することができる。例えば、酸化物530bがIn−Ga−Zn酸化物の場合、酸化物530aとして、In−Ga−Zn酸化物、Ga−Zn酸化物、酸化ガリウムなどを用いるとよい。
 このとき、キャリアの主たる経路は酸化物530bとなる。酸化物530aを上述の構成とすることで、酸化物530aと酸化物530bとの界面における欠陥準位密度を低くすることができる。そのため、界面散乱によるキャリア伝導への影響が小さくなり、トランジスタ500は高いオン電流を得られる。
 酸化物530b上には、ソース電極、およびドレイン電極として機能する導電体542a、および導電体542bが設けられる。導電体542a、および導電体542bとしては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ランタンから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、タングステン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。更に、窒化タンタルなどの金属窒化物膜は、水素または酸素に対するバリア性があるため好ましい。
 また、図12Aでは、導電体542a、および導電体542bを単層構成として示したが、2層以上の積層構成としてもよい。例えば、窒化タンタル膜とタングステン膜を積層するとよい。また、チタン膜とアルミニウム膜を積層してもよい。また、タングステン膜上にアルミニウム膜を積層する二層構成、銅−マグネシウム−アルミニウム合金膜上に銅膜を積層する二層構成、チタン膜上に銅膜を積層する二層構成、タングステン膜上に銅膜を積層する二層構成としてもよい。
 また、チタン膜または窒化チタン膜と、そのチタン膜または窒化チタン膜上に重ねてアルミニウム膜または銅膜を積層し、さらにその上にチタン膜または窒化チタン膜を形成する三層構成、モリブデン膜または窒化モリブデン膜と、そのモリブデン膜または窒化モリブデン膜上に重ねてアルミニウム膜または銅膜を積層し、さらにその上にモリブデン膜または窒化モリブデン膜を形成する三層構成等がある。なお、酸化インジウム、酸化錫または酸化亜鉛を含む透明導電材料を用いてもよい。
 また、図12Aに示すように、酸化物530の、導電体542a(導電体542b)との界面とその近傍には、低抵抗領域として、領域543a、および領域543bが形成される場合がある。このとき、領域543aはソース領域またはドレイン領域の一方として機能し、領域543bはソース領域またはドレイン領域の他方として機能する。また、領域543aと領域543bに挟まれる領域にチャネル形成領域が形成される。
 酸化物530と接するように上記導電体542a(導電体542b)を設けることで、領域543a(領域543b)の酸素濃度が低減する場合がある。また、領域543a(領域543b)に導電体542a(導電体542b)に含まれる金属と、酸化物530の成分とを含む金属化合物層が形成される場合がある。このような場合、領域543a(領域543b)のキャリア濃度が増加し、領域543a(領域543b)は、低抵抗領域となる。
 絶縁体544は、導電体542a、および導電体542bを覆うように設けられ、導電体542a、および導電体542bの酸化を抑制する。このとき、絶縁体544は、酸化物530の側面を覆い、絶縁体524と接するように設けられてもよい。
 絶縁体544として、ハフニウム、アルミニウム、ガリウム、イットリウム、ジルコニウム、タングステン、チタン、タンタル、ニッケル、ゲルマニウム、ネオジム、ランタンまたは、マグネシウムなどから選ばれた一種、または二種以上が含まれた金属酸化物を用いることができる。また、絶縁体544として、窒化酸化シリコンまたは窒化シリコンなども用いることができる。
 特に、絶縁体544として、アルミニウム、またはハフニウムの一方または双方の酸化物を含む絶縁体である、酸化アルミニウム、酸化ハフニウム、アルミニウム、およびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。特に、ハフニウムアルミネートは、酸化ハフニウム膜よりも、耐熱性が高い。そのため、後の工程での熱処理において、結晶化しにくいため好ましい。なお、導電体542a、および導電体542bが耐酸化性を有する材料、または、酸素を吸収しても著しく導電性が低下しない材料である場合、絶縁体544は、必須の構成ではない。求めるトランジスタ特性により、適宜設計すればよい。
 絶縁体544を有することで、絶縁体580に含まれる水、および水素などの不純物が酸化物530bに拡散することを抑制することができる。また、絶縁体580が有する過剰酸素により、導電体542が酸化するのを抑制することができる。
 絶縁体545は、第1のゲート絶縁膜として機能する。絶縁体545は、上述した絶縁体524と同様に、過剰に酸素を含み、かつ加熱により酸素が放出される絶縁体を用いて形成することが好ましい。
 具体的には、過剰酸素を有する酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素、および窒素を添加した酸化シリコン、空孔を有する酸化シリコンを用いることができる。特に、酸化シリコン、および酸化窒化シリコンは熱に対し安定であるため好ましい。
 過剰酸素を含む絶縁体を絶縁体545として設けることにより、絶縁体545から、酸化物530bのチャネル形成領域に効果的に酸素を供給することができる。また、絶縁体524と同様に、絶縁体545中の水または水素などの不純物濃度が低減されていることが好ましい。絶縁体545の膜厚は、1nm以上20nm以下とするのが好ましい。
 また、絶縁体545が有する過剰酸素を、効率的に酸化物530へ供給するために、絶縁体545と導電体560との間に金属酸化物を設けてもよい。当該金属酸化物は、絶縁体545から導電体560への酸素拡散を抑制することが好ましい。酸素の拡散を抑制する金属酸化物を設けることで、絶縁体545から導電体560への過剰酸素の拡散が抑制される。つまり、酸化物530へ供給する過剰酸素量の減少を抑制することができる。また、過剰酸素による導電体560の酸化を抑制することができる。当該金属酸化物としては、絶縁体544に用いることができる材料を用いればよい。
 なお、絶縁体545は、第2のゲート絶縁膜と同様に、積層構成としてもよい。トランジスタの微細化、および高集積化が進むと、ゲート絶縁膜の薄膜化により、リーク電流などの問題が生じる場合があるため、ゲート絶縁膜として機能する絶縁体を、high−k材料と、熱的に安定している材料との積層構成とすることで、物理膜厚を保ちながら、トランジスタ動作時のゲート電位の低減が可能となる。また、熱的に安定かつ比誘電率の高い積層構成とすることができる。
 第1のゲート電極として機能する導電体560は、図12Aおよび図12Bでは2層構成として示しているが、単層構成でもよいし、3層以上の積層構成であってもよい。
 導電体560aは、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(NO、NO、NOなど)、銅原子などの不純物の拡散を抑制する機能を有する導電性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する導電性材料を用いることが好ましい。導電体560aが酸素の拡散を抑制する機能を持つことにより、絶縁体545に含まれる酸素により、導電体560bが酸化して導電率が低下することを抑制することができる。酸素の拡散を抑制する機能を有する導電性材料としては、例えば、タンタル、窒化タンタル、ルテニウム、または酸化ルテニウムなどを用いることが好ましい。また、導電体560aとして、酸化物530に適用できる酸化物半導体を用いることができる。その場合、導電体560bをスパッタリング法で成膜することで、導電体560aの電気抵抗値を低下させて導電体にすることができる。これをOC(Oxide Conductor)電極と呼ぶことができる。
 また、導電体560bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、導電体560bは、配線としても機能するため、導電性が高い導電体を用いることが好ましい。例えば、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることができる。また、導電体560bは積層構成としてもよく、例えば、チタン又は窒化チタンと上記導電性材料との積層構成としてもよい。
 絶縁体580は、絶縁体544を介して、導電体542a、および導電体542b上に設けられる。絶縁体580は、過剰酸素領域を有することが好ましい。例えば、絶縁体580として、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素、および窒素を添加した酸化シリコン、空孔を有する酸化シリコン、または樹脂などを有することが好ましい。特に、酸化シリコン、および酸化窒化シリコンは、熱的に安定であるため好ましい。特に、酸化シリコン、空孔を有する酸化シリコンは、後の工程で、容易に過剰酸素領域を形成することができるため好ましい。
 絶縁体580は、過剰酸素領域を有することが好ましい。加熱により酸素が放出される絶縁体580を設けることで、絶縁体580中の酸素を酸化物530へと効率良く供給することができる。なお、絶縁体580中の水または水素などの不純物濃度が低減されていることが好ましい。
 絶縁体580の開口は、導電体542aと導電体542bの間の領域に重畳して形成される。これにより、導電体560は、絶縁体580の開口、および導電体542aと導電体542bに挟まれた領域に、埋め込まれるように形成される。
 半導体装置を微細化するに当たり、ゲート長を短くすることが求められるが、導電体560の導電性が下がらないようにする必要がある。そのために導電体560の膜厚を大きくすると、導電体560はアスペクト比が高い形状となりうる。本実施の形態では、導電体560を絶縁体580の開口に埋め込むように設けるため、導電体560をアスペクト比の高い形状にしても、工程中に導電体560を倒壊させることなく、形成することができる。
 絶縁体574は、絶縁体580の上面、導電体560の上面、および絶縁体545の上面に接して設けられることが好ましい。絶縁体574をスパッタリング法で成膜することで、絶縁体545、および絶縁体580へ過剰酸素領域を設けることができる。これにより、当該過剰酸素領域から、酸化物530中に酸素を供給することができる。
 例えば、絶縁体574として、ハフニウム、アルミニウム、ガリウム、イットリウム、ジルコニウム、タングステン、チタン、タンタル、ニッケル、ゲルマニウム、またはマグネシウムなどから選ばれた一種、または二種以上が含まれた金属酸化物を用いることができる。
 特に、酸化アルミニウムはバリア性が高く、0.5nm以上3.0nm以下の薄膜であっても、水素、および窒素の拡散を抑制することができる。したがって、スパッタリング法で成膜した酸化アルミニウムは、酸素供給源であるとともに、水素などの不純物のバリア膜としての機能も有することができる。
 また、絶縁体574の上に、層間膜として機能する絶縁体581を設けることが好ましい。絶縁体581は、絶縁体524などと同様に、膜中の水または水素などの不純物濃度が低減されていることが好ましい。
 また、絶縁体581、絶縁体574、絶縁体580、および絶縁体544に形成された開口に、導電体540a、および導電体540bを配置する。導電体540aおよび導電体540bは、導電体560を挟んで対向して設ける。導電体540aおよび導電体540bは、後述する導電体546、および導電体548と同様の構成である。
 絶縁体581上には、絶縁体582が設けられている。絶縁体582は、酸素、水素などに対してバリア性のある物質を用いることが好ましい。したがって、絶縁体582には、絶縁体514と同様の材料を用いることができる。例えば、絶縁体582には、酸化アルミニウム、酸化ハフニウム、酸化タンタルなどの金属酸化物を用いることが好ましい。
 特に、酸化アルミニウムは、酸素、およびトランジスタの電気特性の変動要因となる水素、水分などの不純物、の両方に対して膜を透過させない遮断効果が高い。したがって、酸化アルミニウムは、トランジスタの作製工程中および作製後において、水素、水分などの不純物のトランジスタ500への混入を防止することができる。また、トランジスタ500を構成する酸化物からの酸素の放出を抑制することができる。そのため、トランジスタ500に対する保護膜として用いることに適している。
 また、絶縁体582上には、絶縁体586が設けられている。絶縁体586は、絶縁体320と同様の材料を用いることができる。また、これらの絶縁体に、比較的誘電率が低い材料を適用することで、配線間に生じる寄生容量を低減することができる。例えば、絶縁体586として、酸化シリコン膜、酸化窒化シリコン膜などを用いることができる。
 また、絶縁体520、絶縁体522、絶縁体524、絶縁体544、絶縁体580、絶縁体574、絶縁体581、絶縁体582、および絶縁体586には、導電体546、および導電体548等が埋め込まれている。
 導電体546、および導電体548は、容量600、トランジスタ500、またはトランジスタ550と接続するプラグ、または配線としての機能を有する。導電体546、および導電体548は、導電体328、および導電体330と同様の材料を用いて設けることができる。
 また、トランジスタ500の形成後、トランジスタ500を囲むように開口を形成し、当該開口を覆うように、水素、または水に対するバリア性が高い絶縁体を形成してもよい。上述のバリア性の高い絶縁体でトランジスタ500を包み込むことで、外部から水分、および水素が侵入するのを防止することができる。または、複数のトランジスタ500をまとめて、水素、または水に対するバリア性が高い絶縁体で包み込んでもよい。なお、トランジスタ500を囲むように開口を形成する場合、例えば、絶縁体522または絶縁体514に達する開口を形成し、絶縁体522または絶縁体514に接するように上述のバリア性の高い絶縁体を形成すると、トランジスタ500の作製工程の一部を兼ねられるため、好適である。なお、水素、または水に対するバリア性が高い絶縁体としては、例えば、絶縁体522または絶縁体514と同様の材料を用いればよい。
 続いて、トランジスタ500の上方には、容量600が設けられている。容量600は、導電体610と、導電体620と、絶縁体630とを有する。
 また、導電体546、および導電体548上に、導電体612を設けてもよい。導電体612は、トランジスタ500と接続するプラグ、または配線としての機能を有する。導電体610は、容量600の電極としての機能を有する。なお、導電体612、および導電体610は、同時に形成することができる。
 導電体612、および導電体610には、モリブデン、チタン、タンタル、タングステン、アルミニウム、銅、クロム、ネオジム、スカンジウムから選ばれた元素を含む金属膜、または上述した元素を成分とする金属窒化物膜(窒化タンタル膜、窒化チタン膜、窒化モリブデン膜、窒化タングステン膜)等を用いることができる。または、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの導電性材料を適用することもできる。
 本実施の形態では、導電体612、および導電体610を単層構成で示したが、当該構成に限定されず、2層以上の積層構成でもよい。例えば、バリア性を有する導電体と導電性が高い導電体との間に、バリア性を有する導電体、および導電性が高い導電体に対して密着性が高い導電体を形成してもよい。
 絶縁体630を介して、導電体610と重畳するように、導電体620を設ける。なお、導電体620は、金属材料、合金材料、または金属酸化物材料などの導電性材料を用いることができる。耐熱性と導電性を両立するタングステン、モリブデンなどの高融点材料を用いることが好ましく、特にタングステンを用いることが好ましい。また、導電体などの他の構成と同時に形成する場合は、低抵抗金属材料であるCu(銅)、Al(アルミニウム)等を用いればよい。
 導電体620、および絶縁体630上には、絶縁体640が設けられている。絶縁体640は、絶縁体320と同様の材料を用いて設けることができる。また、絶縁体640は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。
 本構成を用いることで、酸化物半導体を有するトランジスタを用いた半導体装置において、微細化または高集積化を図ることができる。
 本発明の一態様の半導体装置に用いることができる基板としては、ガラス基板、石英基板、サファイア基板、セラミック基板、金属基板(例えば、ステンレス・スチル基板、ステンレス・スチル・ホイルを有する基板、タングステン基板、タングステン・ホイルを有する基板など)、半導体基板(例えば、単結晶半導体基板、多結晶半導体基板、または化合物半導体基板など)SOI(SOI:Silicon on Insulator)基板、などを用いることができる。また、本実施の形態の処理温度に耐えうる耐熱性を有するプラスチック基板を用いてもよい。ガラス基板の一例としては、バリウムホウケイ酸ガラス、アルミノシリケートガラス、またはアルミノホウケイ酸ガラス、またはソーダライムガラスなどがある。他にも、結晶化ガラスなどを用いることができる。
 または、基板として、可撓性基板、貼り合わせフィルム、繊維状の材料を含む紙、または基材フィルムなどを用いることができる。可撓性基板、貼り合わせフィルム、基材フィルムなどの一例としては、以下のものがあげられる。例えば、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)、ポリエーテルサルフォン(PES)、ポリテトラフルオロエチレン(PTFE)に代表されるプラスチックがある。または、一例としては、アクリル等の合成樹脂などがある。または、一例としては、ポリプロピレン、ポリエステル、ポリフッ化ビニル、またはポリ塩化ビニルなどがある。または、一例としては、ポリアミド、ポリイミド、アラミド樹脂、エポキシ樹脂、無機蒸着フィルム、または紙類などがある。特に、半導体基板、単結晶基板、またはSOI基板などを用いてトランジスタを製造することによって、特性、サイズ、または形状などのばらつきが少なく、電流能力が高く、サイズの小さいトランジスタを製造することができる。このようなトランジスタによって回路を構成すると、回路の低消費電力化、または回路の高集積化を図ることができる。
 また、基板として、可撓性基板を用い、可撓性基板上に直接、トランジスタ、抵抗、および/または容量などを形成してもよい。または、基板と、トランジスタ、抵抗、および/または容量などの間に剥離層を設けてもよい。剥離層は、その上に半導体装置を一部あるいは全部完成させた後、基板より分離し、他の基板に転載するために用いることができる。その際、トランジスタ、抵抗、および/または容量などは耐熱性の劣る基板、可撓性の基板などにも転載できる。なお、上述の剥離層には、例えば、タングステン膜と酸化シリコン膜との無機膜の積層構成の構成、基板上にポリイミド等の有機樹脂膜が形成された構成、水素を含むシリコン膜等を用いることができる。
 つまり、ある基板上に半導体装置を形成し、その後、別の基板に半導体装置を転置してもよい。半導体装置が転置される基板の一例としては、上述したトランジスタを形成することが可能な基板に加え、紙基板、セロファン基板、アラミドフィルム基板、ポリイミドフィルム基板、石材基板、木材基板、布基板(天然繊維(絹、綿、麻)、合成繊維(ナイロン、ポリウレタン、ポリエステル)若しくは再生繊維(アセテート、キュプラ、レーヨン、再生ポリエステル)などを含む)、皮革基板、またはゴム基板などがある。これらの基板を用いることにより、可撓性を有する半導体装置の製造、壊れにくい半導体装置の製造、耐熱性の付与、軽量化、または薄型化を図ることができる。
 可撓性を有する基板上に半導体装置を設けることで、重量の増加を抑え、且つ破損しにくい半導体装置を提供することができる。
 なお、図11に示すトランジスタ550は一例であり、その構成に限定されず、回路構成、駆動方法などに応じて適切なトランジスタを用いればよい。例えば、半導体装置をOSトランジスタのみの単極性回路(nチャネル型トランジスタのみ、などと同極性のトランジスタを意味する)とする場合、トランジスタ550の構成を、トランジスタ500と同様の構成にすればよい。
 本実施の形態に示す構成、構造、方法などは、他の実施の形態および実施例などに示す構成、構造、方法などと適宜組み合わせて用いることができる。
(実施の形態4)
 本実施の形態では、DOSRAMおよびNOSRAMといった、上記実施の形態で説明したOSトランジスタを有する半導体装置の断面構成例について説明する。
 図13に、DOSRAMの回路構成を用いた場合の断面構成例を示す。図13では、駆動回路層701の上に記憶層700[1]乃至記憶層700[4]が積層されている場合を例示している。
 また、図13では、駆動回路層701が有するトランジスタ550を例示している。トランジスタ550は、上記実施の形態で説明したトランジスタ550を適用することができる。
 なお、図13に示すトランジスタ550は一例であり、その構造に限定されず、回路構成または駆動方法に応じて適切なトランジスタを用いればよい。
 駆動回路層701と記憶層700の間、または、k層目の記憶層700とk+1層目の記憶層700の間には、層間膜、配線、およびプラグ等が設けられた配線層が設けられていてもよい。なお、本実施の形態などでは、k層目の記憶層700を記憶層700[k]と示し、k+1層目の記憶層700を記憶層700[k+1]と示す場合がある。ここで、kは1以上N以下の整数である。また、本実施の形態などにおいて「k+α(αは1以上の整数)」または「k−α」と示した場合、「k+α」および「k−α」それぞれの解は1以上N以下の整数とする。
 また、配線層は、設計に応じて複数層設けることができる。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、および導電体の一部がプラグとして機能する場合もある。
 例えば、トランジスタ550上には、層間膜として、絶縁体320、絶縁体322、絶縁体324、および絶縁体326が順に積層して設けられている。また、絶縁体320および絶縁体322には導電体328などが埋め込まれている。また、絶縁体324および絶縁体326には導電体330などが埋め込まれている。なお、導電体328および導電体330はコンタクトプラグまたは配線として機能する。
 また、層間膜として機能する絶縁体は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。例えば、絶縁体320の上面は、平坦性を高めるために化学機械研磨(CMP:Chemical Mechanical Polishing)法等を用いた平坦化処理により平坦化されていてもよい。
 絶縁体326および導電体330上に、配線層を設けてもよい。例えば、図13において、絶縁体326および導電体330上に、絶縁体350、絶縁体357、絶縁体352、および絶縁体354が順に積層して設けられている。絶縁体350、絶縁体357、および絶縁体352には、導電体356が形成されている。導電体356は、コンタクトプラグまたは配線として機能する。
 絶縁体354の上には記憶層700[1]が有する絶縁体514が設けられている。また、絶縁体514および絶縁体354には導電体358が埋め込まれている。導電体358は、コンタクトプラグまたは配線として機能する。例えば、ビット線BLとトランジスタ550は、導電体358、導電体356、および導電体330などを介して電気的に接続される。
 図14Aに記憶層700[k]の断面構造例を示す。また、図14Bに、図14Aの等価回路図を示す。図14Aでは、1つのビットBLに2つのメモリセルMCが電気的に接続する例を示している。
 図13および図14Aに示すメモリセルMCは、トランジスタM1および容量素子Cを有する。トランジスタM1として、例えば、上記実施の形態に示したトランジスタ500を用いることができる。
 なお、本実施の形態では、トランジスタM1としてトランジスタ500の変形例を示している。具体的には、トランジスタM1では、導電体542aおよび導電体542bが、金属酸化物531の端部を越えて延在している点が、トランジスタ500と異なる。
 また、図13および図14Aに示すメモリセルMCは、容量素子Cの一方の端子として機能する導電体156と、誘電体として機能する絶縁体153と、容量素子Cの他方の端子として機能する導電体160(導電体160aおよび導電体160b)と、を有する。導電体156は導電体542bの一部と電気的に接続される。また、導電体160は配線PL(図14Aに図示せず。)と電気的に接続される。
 容量素子Cは、絶縁体574、絶縁体580、および絶縁体554の一部を除去して設けられた開口部に形成されている。導電体156、絶縁体580、および絶縁体554は、該開口部の側面に沿って形成されるため、ALD法またはCVD法などを用いて成膜することが好ましい。
 また、導電体156および導電体160は、導電体505または導電体560に用いることができる導電体を用いればよい。例えば、導電体156として、ALD法を用いて形成した窒化チタンを用いればよい。また、導電体160aとして、ALD法を用いて形成した窒化チタンを用い、導電体160bとして、CVD法を用いて形成したタングステンを用いればよい。なお、絶縁体153に対するタングステンの密着性が十分高い場合は、導電体160として、CVD法を用いて形成したタングステンの単層膜を用いてもよい。
 絶縁体153には、高誘電率(high−k)材料(高い比誘電率の材料)の絶縁体を用いることが好ましい。例えば、高誘電率材料の絶縁体として、アルミニウム、ハフニウム、ジルコニウム、及びガリウムなどから選ばれた金属元素を一種以上含む、酸化物、酸化窒化物、窒化酸化物、または窒化物を用いることができる。また、上記酸化物、酸化窒化物、窒化酸化物、または窒化物に、シリコンを含有させてもよい。また、上記の材料からなる絶縁層を積層して用いることもできる。
 例えば、高誘電率材料の絶縁体として、酸化アルミニウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物、シリコンおよびジルコニウムを有する酸化物、シリコンおよびジルコニウムを有する酸化窒化物、ハフニウムおよびジルコニウムを有する酸化物、ハフニウムおよびジルコニウムを有する酸化窒化物、などを用いることができる。このような高誘電率材料を用いることで、リーク電流を抑制できる程度に絶縁体153を厚くし、かつ、容量素子Cの静電容量を十分確保することができる。
 また、上記の材料からなる絶縁層を積層して用いることが好ましく、高誘電率材料と、当該高誘電率材料より絶縁耐力が大きい材料との積層構造を用いることが好ましい。例えば、絶縁体153として、酸化ジルコニウム、酸化アルミニウム、酸化ジルコニウムの順番で積層された絶縁膜を用いることができる。また、例えば、酸化ジルコニウム、酸化アルミニウム、酸化ジルコニウム、酸化アルミニウムの順番で積層された絶縁膜を用いることができる。また、例えば、ハフニウムジルコニウム酸化物、酸化アルミニウム、ハフニウムジルコニウム酸化物、酸化アルミニウムの順番で積層された絶縁膜を用いることができる。酸化アルミニウムのような、比較的絶縁耐力が大きい絶縁体を積層して用いることで、絶縁耐力が向上し、容量素子Cの静電破壊を抑制することができる。
 図15に、NOSRAMのメモリセルの回路構成を用いた場合の断面構成例を示す。なお、図15は、図13の変形例でもある。また、図16Aに記憶層700[k]の断面構造例を示す。また、図16Bに、図16Aの等価回路図を示す。
 図15および図16Aに示すメモリセルMCは、絶縁体514の上にトランジスタM1、トランジスタM2、およびトランジスタM3を有する。また、絶縁体514の上に導電体215が設けられている。導電体215は導電体505と同じ材料かつ同じ工程で同時に形成できる。
 また、図15および図16Aに示すトランジスタM2およびトランジスタM3は、1つの島状の金属酸化物531を両者が共用している。言い換えると、1つの島状の金属酸化物531の一部がトランジスタM2のチャネル形成領域として機能し、他の一部がトランジスタM3のチャネル形成領域として機能する。また、トランジスタM2のソースとトランジスタM3のドレイン、もしくは、トランジスタM2のドレインとトランジスタM3のソースが共用される。よって、トランジスタM2とトランジスタM3をそれぞれ独立して設ける場合よりも、トランジスタの占有面積が少ない。
 また、図15および図16Aに示すメモリセルMCは、絶縁体581の上に絶縁体287が設けられ、絶縁体287に導電体161が埋め込まれている。また、絶縁体287および導電体161の上に記憶層700[k+1]の絶縁体514が設けられている。
 図15および図16Aにおいて、記憶層700[k+1]の導電体215が容量素子Cの一方の端子として機能し、記憶層700[k+1]の絶縁体514が容量素子Cの誘電体として機能し、導電体161が容量素子Cの他方の端子として機能する。また、トランジスタM1のソースまたはドレインの他方はコンタクトプラグを介して導電体161と電気的に接続され、トランジスタM2のゲートは他のコンタクトプラグを介して導電体161と電気的に接続される。
 本実施の形態は、本明細書に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態5)
 本実施の形態では、チャネル形成領域に酸化物半導体を有するトランジスタ(OSトランジスタ)について、説明する。なお、OSトランジスタの説明において、チャネル形成領域にシリコンを有するトランジスタ(Siトランジスタともいう)との比較についても簡単に説明する。
[OSトランジスタ]
 OSトランジスタには、キャリア濃度の低い酸化物半導体を用いることが好ましい。例えば、酸化物半導体のチャネル形成領域のキャリア濃度は1×1018cm−3以下、好ましくは1×1017cm−3未満、より好ましくは1×1016cm−3未満、さらに好ましくは1×1013cm−3未満、さらに好ましくは1×1010cm−3未満であり、1×10−9cm−3以上である。なお、酸化物半導体膜のキャリア濃度を低くする場合においては、酸化物半導体膜中の不純物濃度を低くし、欠陥準位密度を低くすればよい。本明細書等において、不純物濃度が低く、欠陥準位密度の低いことを高純度真性又は実質的に高純度真性と言う。なお、キャリア濃度の低い酸化物半導体を、高純度真性又は実質的に高純度真性な酸化物半導体と呼ぶ場合がある。
 また、高純度真性又は実質的に高純度真性である酸化物半導体は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。また、酸化物半導体のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い酸化物半導体にチャネル形成領域が形成されるトランジスタは、電気特性が不安定となる場合がある。
 従って、トランジスタの電気特性を安定にするためには、酸化物半導体中の不純物濃度を低減することが有効である。また、酸化物半導体中の不純物濃度を低減するためには、近接する膜中の不純物濃度も低減することが好ましい。不純物としては、水素、窒素等が挙げられる。なお、酸化物半導体中の不純物とは、例えば、酸化物半導体を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物と言える。
 また、OSトランジスタは、酸化物半導体中のチャネル形成領域に不純物および酸素欠損が存在すると、電気特性が変動しやすく、信頼性が悪くなる場合がある。また、OSトランジスタは、酸化物半導体中の酸素欠損に水素が入った欠陥(以下、VHと呼ぶ場合がある)を形成し、キャリアとなる電子を生成する場合がある。また、チャネル形成領域にVHが形成されると、チャネル形成領域中のドナー濃度が増加する場合がある。チャネル形成領域中のドナー濃度が増加するにつれ、しきい値電圧がばらつくことがある。このため、酸化物半導体中のチャネル形成領域に酸素欠損が含まれていると、トランジスタはノーマリーオン特性(ゲート電極に電圧を印加しなくてもチャネルが存在し、トランジスタに電流が流れる特性)となりやすい。したがって、酸化物半導体中のチャネル形成領域では、不純物、酸素欠損、およびVHはできる限り低減されていることが好ましい。
 また、酸化物半導体のバンドギャップは、シリコンのバンドギャップ(代表的には1.1eV)よりも大きいことが好ましく、好ましくは2eV以上、より好ましくは2.5eV以上、さらに好ましくは3.0eV以上である。シリコンよりも、バンドギャップの大きい酸化物半導体を用いることで、トランジスタのオフ電流(Ioffとも呼称する)を低減することができる。
 また、Siトランジスタでは、トランジスタの微細化が進むにつれて、短チャネル効果(ショートチャネル効果:Short Channel Effect:SCEともいう)が発現する。そのため、Siトランジスタでは、微細化が困難となる。短チャネル効果が発現する要因の一つとして、シリコンのバンドギャップが小さいことが挙げられる。一方、OSトランジスタは、バンドギャップの大きい半導体材料である、酸化物半導体を用いるため、短チャネル効果の抑制を図ることができる。別言すると、OSトランジスタは、短チャネル効果がない、または短チャネル効果が極めて少ないトランジスタである。
 なお、短チャネル効果とは、トランジスタの微細化(チャネル長の縮小)に伴って顕在化する電気特性の劣化である。短チャネル効果の具体例としては、しきい値電圧の低下、サブスレッショルドスイング値(S値と表記することがある)の増大、漏れ電流の増大などがある。ここで、S値とは、ドレイン電圧一定にてドレイン電流を1桁変化させるサブスレッショルド領域でのゲート電圧の変化量をいう。
 また、短チャネル効果に対する耐性の指標として、特性長(Characteristic Length)が広く用いられている。特性長とは、チャネル形成領域のポテンシャルの曲がりやすさの指標である。特性長が小さいほどポテンシャルが急峻に立ち上がるため、短チャネル効果に強いといえる。
 OSトランジスタは蓄積型のトランジスタであり、Siトランジスタは反転型のトランジスタである。したがって、Siトランジスタと比較して、OSトランジスタは、ソース領域−チャネル形成領域間の特性長、及びドレイン領域−チャネル形成領域間の特性長が小さい。したがって、OSトランジスタは、Siトランジスタよりも短チャネル効果に強い。すなわち、チャネル長の短いトランジスタを作製したい場合においては、OSトランジスタは、Siトランジスタよりも好適である。
 チャネル形成領域がi型又は実質的にi型となるまで、酸化物半導体のキャリア濃度を下げた場合においても、短チャネルのトランジスタではConduction−Band−Lowering(CBL)効果により、チャネル形成領域の伝導帯下端が下がるため、ソース領域またはドレイン領域と、チャネル形成領域との間の伝導帯下端のエネルギー差は、0.1eV以上0.2eV以下まで小さくなる可能性がある。これにより、OSトランジスタは、チャネル形成領域がn型の領域となり、ソース領域およびドレイン領域がn型の領域となる、n/n/nの蓄積型junction−lessトランジスタ構造、または、n/n/nの蓄積型non−junctionトランジスタ構造と、捉えることもできる。
 OSトランジスタを、上記の構造とすることで、半導体装置を微細化または高集積化しても良好な電気特性を有することができる。例えば、OSトランジスタのゲート長が、20nm以下、15nm以下、10nm以下、7nm以下、または6nm以下であって、1nm以上、3nm以上、または5nm以上であっても、良好な電気特性を得ることができる。一方で、Siトランジスタは、短チャネル効果が発現するため、20nm以下、または15nm以下のゲート長とすることが困難な場合がある。したがって、OSトランジスタは、Siトランジスタと比較してチャネル長の短いトランジスタに好適に用いることができる。なお、ゲート長とは、トランジスタ動作時にキャリアがチャネル形成領域内部を移動する方向における、ゲート電極の長さであり、トランジスタの平面視における、ゲート電極の底面の幅をいう。
 また、OSトランジスタを微細化することで、トランジスタの高周波特性を向上させることができる。具体的には、トランジスタの遮断周波数を向上させることができる。OSトランジスタのゲート長が上記範囲のいずれかである場合、トランジスタの遮断周波数を、例えば室温環境下で、50GHz以上、好ましくは100GHz以上、さらに好ましくは150GHz以上とすることができる。
 以上の説明の通り、OSトランジスタは、Siトランジスタと比較し、オフ電流が小さいこと、チャネル長の短いトランジスタの作製が可能なこと、といった優れた効果を有する。
 本実施の形態に示す構成、構造、方法などは、他の実施の形態などに示す構成、構造、方法などと適宜組み合わせて用いることができる。
(実施の形態6)
 本実施の形態では、上記実施の形態で説明した半導体装置を用いることができる、電子部品、電子機器、大型計算機、宇宙用機器、およびデータセンター(Data Center:DCとも呼称する)について説明する。本発明の一態様の半導体装置を用いた、電子部品、電子機器、大型計算機、宇宙用機器、およびデータセンターは、低消費電力化といった高性能化に有効である。
[電子部品]
 電子部品700が実装された基板(実装基板704)の斜視図を、図17Aに示す。図17Aに示す電子部品700は、モールド711内に半導体装置710を有している。図17Aは、電子部品700の内部を示すために、一部の記載を省略している。電子部品700は、モールド711の外側にランド712を有する。ランド712は電極パッド713と電気的に接続され、電極パッド713は半導体装置710とワイヤ714を介して電気的に接続されている。電子部品700は、例えばプリント基板702に実装される。このような電子部品が複数組み合わされて、それぞれがプリント基板702上で電気的に接続されることで実装基板704が完成する。
 また、半導体装置710は、駆動回路層715と、記憶層716と、を有する。なお、記憶層716は、複数のメモリセルアレイが積層された構成である。駆動回路層715と、記憶層716と、が積層された構成は、モノリシック積層の構成とすることができる。モノリシック積層の構成では、TSV(Through Silicon Via)などの貫通電極技術、および、Cu−Cu直接接合などの接合技術、を用いることなく、各層間を接続することができる。駆動回路層715と、記憶層716と、をモノリシック積層の構成とすることで、例えば、プロセッサ上にメモリが直接形成される、いわゆるオンチップメモリの構成とすることができる。オンチップメモリの構成とすることで、プロセッサと、メモリとのインターフェース部分の動作を高速にすることが可能となる。
 また、オンチップメモリの構成とすることで、TSVなどの貫通電極を用いる技術と比較し、接続配線などのサイズを小さくすることが可能であるため、接続ピン数を増加させることも可能となる。接続ピン数を増加させることで、並列動作が可能となるため、メモリのバンド幅(メモリバンド幅ともいう)を向上させることが可能となる。
 また、記憶層716が有する、複数のメモリセルアレイを、OSトランジスタを用いて形成し、当該複数のメモリセルアレイをモノリシックで積層することが好ましい。複数のメモリセルアレイをモノリシック積層の構成とすることで、メモリのバンド幅、及びメモリのアクセスレイテンシのいずれか一または双方を向上させることができる。なお、バンド幅とは、単位時間あたりのデータ転送量であり、アクセスレイテンシとは、アクセスしてからデータのやり取りが始まるまでの時間である。なお、記憶層716にSiトランジスタを用いる構成の場合、OSトランジスタと比較し、モノリシック積層の構成とすることが困難である。そのため、モノリシック積層の構成において、OSトランジスタは、Siトランジスタよりも優れた構造であるといえる。
 また、半導体装置710を、ダイと呼称してもよい。なお、本明細書等において、ダイとは、半導体チップの製造工程で、例えば円盤状の基板(ウエハともいう)などに回路パターンを形成し、さいの目状に切り分けて得られたチップ片を表す。なお、ダイに用いることのできる半導体材料として、例えば、シリコン(Si)、炭化ケイ素(SiC)、または窒化ガリウム(GaN)などが挙げられる。例えば、シリコン基板(シリコンウエハともいう)から得られたダイを、シリコンダイという場合がある。
 次に、電子部品730の斜視図を図17Bに示す。電子部品730は、SiP(System in Package)又はMCM(Multi Chip Module)の一例である。電子部品730は、パッケージ基板732(プリント基板)上にインターポーザ731が設けられ、インターポーザ731上に半導体装置735、及び複数の半導体装置710が設けられている。
 電子部品730では、半導体装置710を広帯域メモリ(HBM:High Bandwidth Memory)として用いる例を示している。また、半導体装置735は、CPU(Central Processing Unit)、GPU(Graphics Processing Unit)、又はFPGA(Field Programmable Gate Array)等の集積回路に用いることができる。
 パッケージ基板732は、例えば、セラミックス基板、プラスチック基板、又は、ガラスエポキシ基板を用いることができる。インターポーザ731は、例えば、シリコンインターポーザ、又は樹脂インターポーザを用いることができる。
 インターポーザ731は、複数の配線を有し、端子ピッチの異なる複数の集積回路を電気的に接続する機能を有する。複数の配線は、単層又は多層で設けられる。また、インターポーザ731は、インターポーザ731上に設けられた集積回路をパッケージ基板732に設けられた電極と電気的に接続する機能を有する。これらのことから、インターポーザを「再配線基板」又は「中間基板」と呼ぶ場合がある。また、インターポーザ731に貫通電極を設けて、当該貫通電極を用いて集積回路とパッケージ基板732を電気的に接続する場合もある。また、シリコンインターポーザでは、貫通電極として、TSVを用いることもできる。
 HBMでは、広いメモリバンド幅を実現するために多くの配線を接続する必要がある。このため、HBMを実装するインターポーザには、微細かつ高密度の配線形成が求められる。よって、HBMを実装するインターポーザには、シリコンインターポーザを用いることが好ましい。
 また、シリコンインターポーザを用いた、SiP及びMCM等では、集積回路とインターポーザ間の膨張係数の違いによる信頼性の低下が生じにくい。また、シリコンインターポーザは表面の平坦性が高いため、シリコンインターポーザ上に設ける集積回路とシリコンインターポーザ間の接続不良が生じにくい。特に、インターポーザ上に複数の集積回路を横に並べて配置する2.5Dパッケージ(2.5次元実装)では、シリコンインターポーザを用いることが好ましい。
 一方で、シリコンインターポーザ、及びTSVなどを用いて端子ピッチの異なる複数の集積回路を電気的に接続する場合、当該端子ピッチの幅などのスペースが必要となる。そのため、電子部品730のサイズを小さくしようとした場合、上記の端子ピッチの幅が問題になり、広いメモリバンド幅を実現するために必要な多くの配線を設けることが、困難になる場合がある。そこで、上述したように、OSトランジスタを用いたモノリシック積層の構成が好適である。TSVを用いて積層したメモリセルアレイと、モノリシック積層したメモリセルアレイと、を組み合わせた複合化構造としてもよい。
 また、電子部品730と重ねてヒートシンク(放熱板)を設けてもよい。ヒートシンクを設ける場合は、インターポーザ731上に設ける集積回路の高さを揃えることが好ましい。例えば、本実施の形態に示す電子部品730では、半導体装置710と半導体装置735の高さを揃えることが好ましい。
 電子部品730を他の基板に実装するため、パッケージ基板732の底部に電極733を設けてもよい。図17Bでは、電極733を半田ボールで形成する例を示している。パッケージ基板732の底部に半田ボールをマトリクス状に設けることで、BGA(Ball Grid Array)実装を実現できる。また、電極733を導電性のピンで形成してもよい。パッケージ基板732の底部に導電性のピンをマトリクス状に設けることで、PGA(Pin Grid Array)実装を実現できる。
 電子部品730は、BGA及びPGAに限らず様々な実装方法を用いて他の基板に実装することができる。実装方法としては、例えば、SPGA(Staggered Pin Grid Array)、LGA(Land Grid Array)、QFP(Quad Flat Package)、QFJ(Quad Flat J−leaded package)、及び、QFN(Quad Flat Non−leaded package)が挙げられる。
[電子機器]
 次に、電子機器6500の斜視図を図18Aに示す。図18Aに示す電子機器6500は、スマートフォンとして用いることのできる携帯情報端末機である。電子機器6500は、筐体6501、表示部6502、電源ボタン6503、ボタン6504、スピーカ6505、マイク6506、カメラ6507、光源6508、及び制御装置6509などを有する。なお、制御装置6509としては、例えば、CPU、GPU、及び記憶装置の中から選ばれるいずれか一または複数を有する。本発明の一態様の半導体装置は、表示部6502、制御装置6509などに適用することができる。
 図18Bに示す電子機器6600は、ノート型パーソナルコンピュータとして用いることのできる情報端末機である。電子機器6600は、筐体6611、キーボード6612、ポインティングデバイス6613、外部接続ポート6614、表示部6615、制御装置6616などを有する。なお、制御装置6616としては、例えば、CPU、GPU、及び記憶装置の中から選ばれるいずれか一または複数を有する。本発明の一態様の半導体装置は、制御装置6509、制御装置6616などに適用することができる。なお、本発明の一態様の半導体装置を、上述の制御装置6509、及び制御装置6616に用いることで、消費電力を低減させることができるため好適である。
[大型計算機]
 次に、大型計算機5600の斜視図を図18Cに示す。図18Cに示す大型計算機5600には、ラック5610にラックマウント型の計算機5620が複数格納されている。なお、大型計算機5600を、スーパーコンピュータと呼称してもよい。
 計算機5620は、例えば、図18Dに示す斜視図の構成とすることができる。図18Dにおいて、計算機5620は、マザーボード5630を有し、マザーボード5630は、複数のスロット5631、複数の接続端子を有する。スロット5631には、PCカード5621が挿入されている。加えて、PCカード5621は、接続端子5623、接続端子5624、接続端子5625を有し、それぞれ、マザーボード5630に接続されている。
 図18Eに示すPCカード5621は、CPU、GPU、記憶装置などを備えた処理ボードの一例である。PCカード5621は、ボード5622を有する。また、ボード5622は、接続端子5623と、接続端子5624と、接続端子5625と、半導体装置5626と、半導体装置5627と、半導体装置5628と、接続端子5629と、を有する。なお、図18Eには、半導体装置5626、半導体装置5627、および半導体装置5628以外の半導体装置を図示しているが、それらの半導体装置については、以下に記載する半導体装置5626、半導体装置5627、および半導体装置5628の説明を参酌すればよい。
 接続端子5629は、マザーボード5630のスロット5631に挿入することができる形状を有しており、接続端子5629は、PCカード5621とマザーボード5630とを接続するためのインターフェースとして機能する。接続端子5629の規格としては、例えば、PCIeなどが挙げられる。
 接続端子5623、接続端子5624、接続端子5625は、例えば、PCカード5621に対して電力供給、信号入力などを行うためのインターフェースとすることができる。また、例えば、PCカード5621によって計算された信号の出力などを行うためのインターフェースとすることができる。接続端子5623、接続端子5624、接続端子5625のそれぞれの規格としては、例えば、USB(Universal Serial Bus)、SATA(Serial ATA)、SCSI(Small Computer System Interface)などが挙げられる。また、接続端子5623、接続端子5624、接続端子5625から映像信号を出力する場合、それぞれの規格としては、HDMI(登録商標)などが挙げられる。
 半導体装置5626は、信号の入出力を行う端子(図示しない。)を有しており、当該端子をボード5622が備えるソケット(図示しない。)に対して差し込むことで、半導体装置5626とボード5622を電気的に接続することができる。
 半導体装置5627は、複数の端子を有しており、当該端子をボード5622が備える配線に対して、例えば、リフロー方式のはんだ付けを行うことで、半導体装置5627とボード5622を電気的に接続することができる。半導体装置5627としては、例えば、FPGA、GPU、CPUなどが挙げられる。半導体装置5627として、例えば、電子部品730を用いることができる。
 半導体装置5628は、複数の端子を有しており、当該端子をボード5622が備える配線に対して、例えば、リフロー方式のはんだ付けを行うことで、半導体装置5628とボード5622を電気的に接続することができる。半導体装置5628としては、例えば、記憶装置などが挙げられる。半導体装置5628として、例えば、電子部品700を用いることができる。
 大型計算機5600は並列計算機としても機能できる。大型計算機5600を並列計算機として用いることで、例えば、人工知能の学習、および推論に必要な大規模の計算を行うことができる。
[宇宙用機器]
 本発明の一態様の半導体装置は、情報を処理および記憶する機器などの宇宙用機器に好適に用いることができる。
 本発明の一態様の半導体装置は、OSトランジスタを含むことができる。当該OSトランジスタは、放射線照射による電気特性の変動が小さい。つまり放射線に対する耐性が高いため、放射線が入射しうる環境において好適に用いることができる。例えば、OSトランジスタは、宇宙空間にて使用する場合に好適に用いることができる。
 図19には、宇宙用機器の一例として、人工衛星6800を示している。人工衛星6800は、機体6801と、ソーラーパネル6802と、アンテナ6803と、二次電池6805と、制御装置6807と、を有する。なお、図19においては、宇宙空間に惑星6804を例示している。なお、宇宙空間とは、例えば、高度100km以上を指すが、本明細書に記載の宇宙空間は、熱圏、中間圏、及び成層圏を含んでもよい。
 また、図19には、図示していないが、二次電池6805に、バッテリマネジメントシステム(BMSともいう)、またはバッテリ制御回路を設けてもよい。上述のバッテリマネジメントシステム、またはバッテリ制御回路に、OSトランジスタを用いると、消費電力が低く、且つ宇宙空間においても高い信頼性を有するため好適である。
 また、宇宙空間は、地上に比べて100倍以上、放射線量の高い環境である。なお、放射線として、例えば、X線、及びガンマ線に代表される電磁波(電磁放射線)、並びにアルファ線、ベータ線、中性子線、陽子線、重イオン線、中間子線などに代表される粒子放射線が挙げられる。
 ソーラーパネル6802に太陽光が照射されることにより、人工衛星6800が動作するために必要な電力が生成される。しかしながら、例えばソーラーパネルに太陽光が照射されない状況、またはソーラーパネルに照射される太陽光の光量が少ない状況では、生成される電力が少なくなる。よって、人工衛星6800が動作するために必要な電力が生成されない可能性がある。生成される電力が少ない状況下であっても人工衛星6800を動作させるために、人工衛星6800に二次電池6805を設けるとよい。なお、ソーラーパネルは、太陽電池モジュールと呼ばれる場合がある。
 人工衛星6800は、信号を生成することができる。当該信号は、アンテナ6803を介して送信され、たとえば地上に設けられた受信機、または他の人工衛星が当該信号を受信することができる。人工衛星6800が送信した信号を受信することにより、当該信号を受信した受信機の位置を測定することができる。以上より、人工衛星6800は、衛星測位システムを構成することができる。
 また、制御装置6807は、人工衛星6800を制御する機能を有する。制御装置6807としては、例えば、CPU、GPU、及び記憶装置の中から選ばれるいずれか一または複数を用いて構成される。なお、制御装置6807には、本発明の一態様である半導体装置を用いると好適である。OSトランジスタは、Siトランジスタと比較し、放射線照射による電気特性の変動が小さい。つまり放射線が入射しうる環境においても信頼性が高く、好適に用いることができる。
 また、人工衛星6800は、センサを有する構成とすることができる。たとえば、可視光センサを有する構成とすることにより、人工衛星6800は、地上に設けられている物体に当たって反射された太陽光を検出する機能を有することができる。または、熱赤外センサを有する構成とすることにより、人工衛星6800は、地表から放出される熱赤外線を検出する機能を有することができる。以上より、人工衛星6800は、たとえば地球観測衛星としての機能を有することができる。
 なお、本実施の形態においては、宇宙用機器の一例として、人工衛星について例示したがこれに限定されない。例えば、本発明の一態様の半導体装置は、宇宙船、宇宙カプセル、宇宙探査機などの宇宙用機器に好適に用いることができる。
 以上の説明の通り、OSトランジスタは、Siトランジスタと比較し、広いメモリバンド幅の実現が可能なこと、放射線耐性が高いこと、といった優れた効果を有する。
[データセンター]
 本発明の一態様の半導体装置は、例えば、データセンターなどに適用されるストレージシステムに好適に用いることができる。データセンターは、データの不変性を保障するなど、データの長期的な管理を行うことが求められる。長期的なデータを管理する場合、膨大なデータを記憶するためのストレージおよびサーバの設置、データを保持するための安定した電源の確保、あるいはデータの保持に要する冷却設備の確保、など建屋の大型化が必要となる。
 データセンターに適用されるストレージシステムに本発明の一態様の半導体装置を用いることにより、データの保持に要する電力の低減、データを保持する半導体装置の小型化を図ることができる。そのため、ストレージシステムの小型化、データを保持するための電源の小型化、冷却設備の小規模化、などを図ることができる。そのため、データセンターの省スペース化を図ることができる。
 また、本発明の一態様の半導体装置は、消費電力が少ないため、回路からの発熱を低減することができる。よって、当該発熱によるその回路自体、周辺回路、およびモジュールへの悪影響を低減できる。また、本発明の一態様の半導体装置を用いることにより、高温環境下においても動作が安定したデータセンターを実現できる。よってデータセンターの信頼性を高めることができる。
 図20にデータセンターに適用可能なストレージシステムを示す。図20に示すストレージシステム7000は、ホスト7001(Host Computerと図示)として複数のサーバ7001sbを有する。また、ストレージ7003(Storageと図示)として複数の記憶装置7003mdを有する。ホスト7001とストレージ7003とは、ストレージエリアネットワーク7004(SAN:Storage Area Networkと図示)およびストレージ制御回路7002(Storage Controllerと図示)を介して接続されている形態を図示している。
 ホスト7001は、ストレージ7003に記憶されたデータにアクセスするコンピュータに相当する。ホスト7001同士は、ネットワークで互いに接続されていてもよい。
 ストレージ7003は、フラッシュメモリを用いることで、データのアクセススピード、つまりデータの記憶及び出力に要する時間を短くしているものの、当該時間は、ストレージ内のキャッシュメモリとして用いることのできるDRAMが要する時間に比べて格段に長い。ストレージシステムでは、ストレージ7003のアクセススピードの長さの問題を解決するために、通常ストレージ内にキャッシュメモリを設けてデータの記憶及び出力を短くしている。
 上述のキャッシュメモリは、ストレージ制御回路7002およびストレージ7003内に用いられる。ホスト7001とストレージ7003との間でやり取りされるデータは、ストレージ制御回路7002およびストレージ7003内の当該キャッシュメモリに記憶されたのち、ホスト7001またはストレージ7003に出力される。
 上述のキャッシュメモリのデータを記憶するためのトランジスタとして、OSトランジスタを用いてデータに応じた電位を保持する構成とすることで、リフレッシュする頻度を減らし、消費電力を小さくすることができる。またメモリセルアレイを積層する構成とすることで小型化が可能である。
 なお、本発明の一態様の半導体装置を、電子部品、電子機器、大型計算機、宇宙用機器、およびデータセンターの中から選ばれるいずれか一または複数に適用することで、消費電力を低減させる効果が期待される。そのため、半導体装置の高性能化、または高集積化に伴うエネルギー需要の増加が見込まれる中、本発明の一態様の半導体装置を用いることで、二酸化炭素(CO)に代表される、温室効果ガスの排出量を低減させることも可能となる。また、本発明の一態様の半導体装置は、低消費電力であるため地球温暖化対策としても有効である。
 本実施の形態に示す構成、構造、方法などは、他の実施の形態などに示す構成、構造、方法などと適宜組み合わせて用いることができる。
<本明細書等の記載に関する付記>
 以上の実施の形態、及び実施の形態における各構成の説明について、以下に付記する。
 各実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて、本発明の一態様とすることができる。また、1つの実施の形態の中に、複数の構成例が示される場合は、構成例を適宜組み合わせることが可能である。
 なお、ある一つの実施の形態の中で述べる内容(一部の内容でもよい)は、その実施の形態で述べる別の内容(一部の内容でもよい)、及び/又は、一つ若しくは複数の別の実施の形態で述べる内容(一部の内容でもよい)に対して、適用、組み合わせ、又は置き換えなどを行うことが出来る。
 なお、実施の形態の中で述べる内容とは、各々の実施の形態において、様々な図を用いて述べる内容、又は明細書に記載される文章を用いて述べる内容のことである。
 なお、ある一つの実施の形態において述べる図(一部でもよい)は、その図の別の部分、その実施の形態において述べる別の図(一部でもよい)、及び/又は、一つ若しくは複数の別の実施の形態において述べる図(一部でもよい)に対して、組み合わせることにより、さらに多くの図を構成させることが出来る。
 また本明細書等において、ブロック図では、構成要素を機能毎に分類し、互いに独立したブロックとして示している。しかしながら実際の回路等においては、構成要素を機能毎に切り分けることが難しく、一つの回路に複数の機能が係わる場合、または複数の回路にわたって一つの機能が関わる場合があり得る。そのため、ブロック図のブロックは、明細書で説明した構成要素に限定されず、状況に応じて適切に言い換えることができる。
 また、図面において、大きさ、層の厚さ、又は領域は、説明の便宜上任意の大きさに示したものである。よって、必ずしもそのスケールに限定されない。なお図面は明確性を期すために模式的に示したものであり、図面に示す形状又は値などに限定されない。例えば、ノイズによる信号、電圧、若しくは電流のばらつき、又は、タイミングのずれによる信号、電圧、若しくは電流のばらつきなどを含むことが可能である。
 本明細書等において、トランジスタの接続関係を説明する際、「ソース又はドレインの一方」(又は第1電極、又は第1端子)、「ソース又はドレインの他方」(又は第2電極、又は第2端子)という表記を用いる。これは、トランジスタのソースとドレインは、トランジスタの構造又は動作条件等によって変わるためである。なおトランジスタのソースとドレインの呼称については、ソース(ドレイン)端子、またはソース(ドレイン)電極等、状況に応じて適切に言い換えることができる。
 また、本明細書等において「電極」または「配線」の用語は、これらの構成要素を機能的に限定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、その逆もまた同様である。さらに、「電極」または「配線」の用語は、複数の「電極」または「配線」が一体となって形成されている場合なども含む。
 また、本明細書等において、電圧と電位は、適宜言い換えることができる。電圧は、基準となる電位からの電位差のことであり、例えば基準となる電位をグラウンド電圧(接地電圧)とすると、電圧を電位に言い換えることができる。グラウンド電位は必ずしも0Vを意味するとは限らない。なお電位は相対的なものであり、基準となる電位によっては、配線等に与える電位を変化させる場合がある。
 なお本明細書等において、「膜」、「層」などの語句は、場合によっては、または、状況に応じて、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合がある。または、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合がある。
 本明細書等において、スイッチとは、導通状態(オン状態)、または、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有するものをいう。または、スイッチとは、電流を流す経路を選択して切り替える機能を有するものをいう。
 本明細書等において、チャネル長とは、例えば、トランジスタの上面図において、半導体(またはトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲートとが重なる領域、またはチャネルが形成される領域における、ソースとドレインとの間の距離をいう。
 本明細書等において、チャネル幅とは、例えば、半導体(またはトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが重なる領域、またはチャネルが形成される領域における、ソースとドレインとが向かい合っている部分の長さをいう。
 また本明細書等において、ノードは、回路構成、デバイス構造等に応じて、端子、配線、電極、導電層、導電体、不純物領域等と言い換えることが可能である。また、端子、配線等をノードと言い換えることが可能である。
 本明細書等において、AとBとが接続されている、とは、AとBとが電気的に接続されているものをいう。ここで、AとBとが電気的に接続されているとは、AとBとの間で対象物(スイッチ、トランジスタ素子、またはダイオード等の素子、あるいは当該素子および配線を含む回路等を指す)が存在する場合にAとBとの電気信号の伝達が可能である接続をいう。なおAとBとが電気的に接続されている場合には、AとBとが直接接続されている場合を含む。ここで、AとBとが直接接続されているとは、上記対象物を介することなく、AとBとの間で配線(または電極)等を介してAとBとの電気信号の伝達が可能である接続をいう。換言すれば、直接接続とは、等価回路で表した際に同じ回路図として見なせる接続をいう。
10:半導体装置、20:素子層、21:制御部、22:演算部、24:記憶部、30:素子層、31:キャッシュメモリ、32:入出力部、33:記憶部、34:メモリセル

Claims (11)

  1.  制御部を有する第1素子層と、
     前記第1素子層上に積層して設けられた第2素子層と、を有し、
     前記第2素子層は、n個(nは2以上)のウェイを有するセットアソシアティブ方式のキャッシュメモリとして機能する記憶部と、前記記憶部に記憶されるデータを入出力する機能を有する入出力部と、を有し、
     前記第2素子層は、n層の素子層が積層して設けられ、
     前記n層の素子層はそれぞれ第1トランジスタを有し、
     前記第1トランジスタは、チャネル形成領域を有する半導体層がシリコンを有し、
     前記n層の素子層はそれぞれ、分割して設けられた前記記憶部および前記入出力部を有し、
     前記n層の素子層のいずれか一に設けられる前記記憶部は、前記n個のウェイのいずれか一に対応するデータを、前記n層の素子層のいずれか一に設けられる前記入出力部を介して前記制御部に出力する、半導体装置。
  2.  請求項1において、
     前記記憶部が有するメモリセルは、SRAMセルである、半導体装置。
  3.  請求項1において、
     前記n層の素子層はそれぞれ、前記第1トランジスタを有する基板を貫通して設けられる貫通電極を有し、
     前記素子層に設けられた前記貫通電極は、異なる前記素子層の間に設けられた金属バンプを介して電気的に接続される、半導体装置。
  4.  請求項1において、
     前記第1素子層は、演算部を有し、
     前記第2素子層は、前記演算部が設けられる領域と重ならない領域に設けられる、半導体装置。
  5.  請求項1において、
     前記n層の素子層が有する前記入出力部は、互いに重なる領域を有する、半導体装置。
  6.  制御部を有する第1素子層と、
     前記第1素子層上に積層して設けられた第2素子層と、を有し、
     前記第2素子層は、n個(nは2以上)のウェイを有するセットアソシアティブ方式のキャッシュメモリとして機能する記憶部と、前記記憶部に記憶されるデータを入出力する機能を有する入出力部と、を有し、
     前記第2素子層は、n層の素子層が積層して設けられ、
     前記n層の素子層はそれぞれ第1トランジスタを有し、
     前記第1トランジスタは、チャネル形成領域を有する半導体層が酸化物半導体を有し、
     前記n層の素子層はそれぞれ、分割して設けられた前記記憶部および前記入出力部を有し、
     前記n層の素子層のいずれか一に設けられる前記記憶部は、前記n個のウェイのいずれか一に対応するデータを、前記n層の素子層のいずれか一に設けられる前記入出力部を介して前記制御部に出力する、半導体装置。
  7.  請求項6において、
     前記記憶部が有するメモリセルは、前記第1トランジスタを有するメモリセルである、半導体装置。
  8.  請求項6において、
     前記n層の素子層は、前記第1トランジスタを有する層を複数重ねることで設けられ、
     前記n層の素子層はそれぞれ、前記第1トランジスタを有する層に設けられる配線層を介して電気的に接続される、半導体装置。
  9.  請求項6において、
     前記第1素子層は、演算部を有し、
     前記第2素子層は、前記演算部が設けられる領域と重ならない領域に設けられる、半導体装置。
  10.  請求項6において、
     前記n層の素子層が有する前記入出力部は、互いに重なる領域を有する、半導体装置。
  11.  請求項6において、
     前記酸化物半導体は、In、Ga、及びZnを有する、半導体装置。
PCT/IB2023/053650 2022-04-22 2023-04-11 半導体装置 WO2023203435A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2022070482 2022-04-22
JP2022-070482 2022-04-22

Publications (1)

Publication Number Publication Date
WO2023203435A1 true WO2023203435A1 (ja) 2023-10-26

Family

ID=88419336

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/IB2023/053650 WO2023203435A1 (ja) 2022-04-22 2023-04-11 半導体装置

Country Status (1)

Country Link
WO (1) WO2023203435A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070290315A1 (en) * 2006-06-16 2007-12-20 International Business Machines Corporation Chip system architecture for performance enhancement, power reduction and cost reduction
WO2013080426A1 (ja) * 2011-12-01 2013-06-06 パナソニック株式会社 熱を考慮した構造を持つ集積回路装置、三次元集積回路、三次元プロセッサ装置、及びプロセススケジューラ
JP2015180994A (ja) * 2014-03-06 2015-10-15 株式会社半導体エネルギー研究所 半導体装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070290315A1 (en) * 2006-06-16 2007-12-20 International Business Machines Corporation Chip system architecture for performance enhancement, power reduction and cost reduction
WO2013080426A1 (ja) * 2011-12-01 2013-06-06 パナソニック株式会社 熱を考慮した構造を持つ集積回路装置、三次元集積回路、三次元プロセッサ装置、及びプロセススケジューラ
JP2015180994A (ja) * 2014-03-06 2015-10-15 株式会社半導体エネルギー研究所 半導体装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SHINYA HASHIGUCHI, TAKATSUGU ONO, HIROSHI INOUE, KAZUAKI MURAKAMI: "Proposal and Evaluation of On-Chip Memory Architecture for 3D DRAM-Processor Stacking", IPSJ SIG TECHNICAL REPORTS, IPSJ, JP, vol. 2009-ARC-183, no. 8, 15 June 2009 (2009-06-15), JP, pages 1 - 8, XP009549836 *

Similar Documents

Publication Publication Date Title
CN113330554A (zh) 存储装置
WO2023203435A1 (ja) 半導体装置
WO2023209491A1 (ja) 半導体装置
WO2023223126A1 (ja) 半導体装置
WO2023218279A1 (ja) 半導体装置
WO2024028680A1 (ja) 半導体装置
WO2024079575A1 (ja) 半導体装置
WO2024047454A1 (ja) 半導体装置および半導体装置の駆動方法
WO2023242665A1 (ja) 半導体装置
WO2024052787A1 (ja) 半導体装置
WO2024057167A1 (ja) 記憶装置
WO2024013604A1 (ja) 半導体装置
WO2024100467A1 (ja) 半導体装置
WO2023209484A1 (ja) 半導体装置
WO2024105497A1 (ja) 記憶装置
WO2024057166A1 (ja) 半導体装置
WO2024052774A1 (ja) 半導体装置の作製方法
WO2024047486A1 (ja) 記憶装置
WO2024028681A1 (ja) 半導体装置、及び記憶装置
WO2024069339A1 (ja) 記憶装置
WO2024079586A1 (ja) 半導体装置、及び記憶装置
WO2023209486A1 (ja) 半導体装置、及び記憶装置
WO2023237961A1 (ja) 半導体装置、記憶装置、及び半導体装置の作製方法
WO2023148571A1 (ja) 半導体装置
WO2024089570A1 (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23791415

Country of ref document: EP

Kind code of ref document: A1