WO2023033297A1 - 발광 소자 및 이를 포함한 표시 장치, 및 발광 소자의 제조 방법 - Google Patents

발광 소자 및 이를 포함한 표시 장치, 및 발광 소자의 제조 방법 Download PDF

Info

Publication number
WO2023033297A1
WO2023033297A1 PCT/KR2022/005785 KR2022005785W WO2023033297A1 WO 2023033297 A1 WO2023033297 A1 WO 2023033297A1 KR 2022005785 W KR2022005785 W KR 2022005785W WO 2023033297 A1 WO2023033297 A1 WO 2023033297A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
light emitting
electrode
semiconductor layer
insulating film
Prior art date
Application number
PCT/KR2022/005785
Other languages
English (en)
French (fr)
Inventor
김형석
김시성
이종진
이동언
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Publication of WO2023033297A1 publication Critical patent/WO2023033297A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0075Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2405Shape
    • H01L2224/24051Conformal with the semiconductor or solid-state device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect not connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the semiconductor or solid-state body being mounted in a cavity or on a protrusion of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/25Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
    • H01L2224/251Disposition
    • H01L2224/2512Layout
    • H01L2224/25175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/9512Aligning the plurality of semiconductor or solid-state bodies
    • H01L2224/95121Active alignment, i.e. by apparatus steering
    • H01L2224/95133Active alignment, i.e. by apparatus steering by applying an electromagnetic field
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/25Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0016Processes relating to electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0025Processes relating to coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/005Processes relating to semiconductor body packages relating to encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0066Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/54Encapsulations having a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Definitions

  • Embodiments of the present invention relate to a light emitting element, a display device including the same, and a method of manufacturing the light emitting element.
  • a technical problem to be achieved by the present invention is to provide a light emitting device capable of preventing short circuit defects, a display device including the same, and a method for manufacturing the light emitting device.
  • a light emitting device includes a first semiconductor layer; a light emitting layer disposed on the first semiconductor layer; a second semiconductor layer disposed on the light emitting layer; an electrode layer disposed on the second semiconductor layer; and an insulating film covering side surfaces of the first semiconductor layer, the light emitting layer, and the second semiconductor layer, and covering a portion of the electrode layer at one end of the light emitting device on which the electrode layer is disposed.
  • the electrode layer may include a first surface adjacent to the second semiconductor layer; a second surface facing the first surface and having a width smaller than that of the first surface; and a side surface connecting the first surface and the second surface and having an inclination corresponding to an angle ranging from about 75° to about 90° with respect to the first surface of the electrode layer.
  • the insulating film may completely cover side surfaces of the light emitting layer and the second semiconductor layer.
  • the electrode layer may be directly electrically connected to the second semiconductor layer on the first surface.
  • the insulating film may cover a portion of the side surface of the electrode layer disposed around the first surface of the electrode layer, and may cover a portion of the second surface of the electrode layer and the side surface of the electrode layer. The rest can be exposed.
  • the insulating film may expose a lower surface of the first semiconductor layer.
  • the insulating film may have a uniform thickness at one end of the light emitting device.
  • the insulating film corresponds to the shape of each side of the first semiconductor layer, the light emitting layer and the second semiconductor layer at a portion surrounding the first semiconductor layer, the light emitting layer and the second semiconductor layer. It may have a surface profile.
  • the insulating film may have a surface profile corresponding to the shape of the side surface of the electrode layer at the one end of the light emitting device.
  • the insulating film may have a thickness that is gradually changed at the one end of the light emitting device.
  • the insulating film may have a thickness that increases as it approaches the light emitting layer at one end of the light emitting device.
  • the first semiconductor layer may include a first portion adjacent to the light emitting layer and a second portion excluding the first portion, and a width of the first portion may be greater than a width of the second portion.
  • a thickness of a portion of the first semiconductor layer surrounding the second portion may be greater than a thickness of a portion of the first semiconductor layer surrounding the first portion.
  • the insulating film may have a thickness of 10 nm or more in a portion corresponding to the first surface of the electrode layer.
  • a display device includes a light emitting element including a first electrode and a second electrode, a first end electrically connected to the first electrode, and a second end electrically connected to the second electrode. It may include a pixel including.
  • the light emitting element may include a first semiconductor layer, a light emitting layer, a second semiconductor layer and an electrode layer sequentially disposed in a direction from the second end to the first end of the light emitting element; and an insulating film surrounding side surfaces of the first semiconductor layer, the light emitting layer, the second semiconductor layer, and the electrode layer.
  • the electrode layer may include a first surface adjacent to the second semiconductor layer; a second surface facing the first surface and having a width smaller than that of the first surface; and a side surface connecting the first surface and the second surface and having an inclination corresponding to an angle ranging from about 75° to about 90° with respect to the first surface of the electrode layer.
  • the insulating film may completely cover side surfaces of the light emitting layer and the second semiconductor layer.
  • the electrode layer may be directly electrically connected to the second semiconductor layer on the first surface.
  • the insulating film may cover a portion of the side surface of the electrode layer disposed around the first surface of the electrode layer, and expose the second surface of the electrode layer and the remaining portion of the side surface of the electrode layer.
  • a method of manufacturing a light emitting device includes sequentially forming a first semiconductor layer, a light emitting layer, a second semiconductor layer, and an electrode layer on a substrate; sequentially forming a mask layer and an etching pattern on the electrode layer; patterning a laminate including the first semiconductor layer, the light emitting layer, the second semiconductor layer, and the electrode layer into a rod shape by an etching process using the mask layer and the etching pattern; forming an insulating film on side surfaces of the first semiconductor layer, the light emitting layer, the second semiconductor layer, and the electrode layer; and separating the light emitting device from the substrate.
  • the electrode layer may be etched such that a side surface of the electrode layer has an inclination corresponding to an angle ranging from about 75° to about 90° with respect to the substrate.
  • the mask layer may be formed to a thickness of about 2 ⁇ m or more.
  • forming the mask layer may include forming a first mask layer on the electrode layer to a thickness of about 2 ⁇ m or more; and forming a second mask layer having a thickness of about 160 nm or more on the first mask layer by using a material different from that of the first mask layer.
  • forming the insulating film may include forming the entire insulating film on one surface of the substrate including the laminate; and etching the insulating film to expose an upper surface of the electrode layer.
  • Embodiments of the present invention include a first semiconductor layer, a light emitting layer, a second semiconductor layer, and an electrode layer sequentially arranged and/or stacked along one direction, and side surfaces of the first semiconductor layer, the light emitting layer, the second semiconductor layer, and the electrode layer. It provides a light emitting device including an insulating film surrounding the, side of the electrode layer may have an inclination corresponding to an angle in the range of approximately 75 ° to 90 °. In addition, embodiments of the present invention provide a display device including the light emitting element and a method of manufacturing the light emitting element.
  • an insulating film may be formed to a sufficient thickness even around the electrode layer.
  • the insulating film may be formed to a thickness sufficient to include an overetching margin that may occur in a subsequent process around the electrode layer and the second semiconductor layer adjacent to the electrode layer.
  • the insulating film of the light emitting element may remain on the surface of the light emitting element while stably covering the second semiconductor layer. Accordingly, a short circuit defect through the light emitting element can be prevented.
  • FIG. 1 is a perspective view schematically showing a light emitting device according to an embodiment of the present invention.
  • FIG. 2 is a cross-sectional view showing a light emitting device according to an embodiment of the present invention.
  • 3 to 7 are cross-sectional views showing a light emitting device according to an embodiment of the present invention, respectively.
  • FIGS. 8 to 17 are cross-sectional views illustrating a method of manufacturing a light emitting device according to an embodiment of the present invention.
  • FIG. 18 is a plan view illustrating a display device according to an exemplary embodiment of the present invention.
  • 19 and 20 are circuit diagrams each illustrating a pixel according to an exemplary embodiment of the present invention.
  • 21 is a plan view illustrating a pixel according to an exemplary embodiment of the present invention.
  • FIG. 22 is a cross-sectional view illustrating a display device according to an exemplary embodiment.
  • FIG. 23 is an enlarged cross-sectional view of one region of the pixel shown in FIG. 22 .
  • 24 to 26 are cross-sectional views illustrating a method of manufacturing a pixel according to an embodiment of the present invention.
  • connection may comprehensively mean physical and/or electrical connection (or connection).
  • this may comprehensively mean direct connection (or connection) and indirect connection (or connection), and may comprehensively mean integral connection (or connection) and non-integral connection (or connection). .
  • FIG. 1 is a perspective view schematically illustrating a light emitting device LD according to an exemplary embodiment of the present invention.
  • 2 is a cross-sectional view showing a light emitting device LD according to an embodiment of the present invention.
  • FIG. 2 shows an embodiment of a cross section of the light emitting device LD corresponding to lines I to I′ of FIG. 1 .
  • the light emitting element LD includes a first semiconductor layer SCL1 and a light emitting layer EML sequentially arranged and/or stacked along one direction (eg, a length direction or a thickness direction). , a second semiconductor layer SCL2 and an electrode layer ETL.
  • the light emitting device LD may include at least one other semiconductor layer (eg, at least one other semiconductor layer disposed above and/or below the light emitting layer EML) and/or at least one electrode layer (one For example, an electrode layer disposed around the first semiconductor layer SCL1) may be further included.
  • the light emitting device LD may be provided in a rod shape.
  • the rod shape may include various rod-like shapes or bar-like shapes, including circular columnar shapes or polygonal columnar shapes, , the shape of its cross section is not particularly limited.
  • the length (L) of the light emitting element (LD) may be greater than its diameter (D) (or width of the cross section).
  • the light emitting element LD may include a first end EP1 and a second end EP2 facing each other.
  • the light emitting element LD may include a first end EP1 and a second end EP2 at both ends in the longitudinal direction (or thickness direction).
  • the first end EP1 of the light emitting device LD may include a first bottom surface (eg, an upper surface) of the light emitting device LD and/or a peripheral area thereof.
  • the second end EP2 of the light emitting device LD may include a second lower surface (eg, a lower surface) of the light emitting device LD and/or a peripheral area thereof.
  • the first semiconductor layer SCL1 , the light emitting layer EML, the second semiconductor layer SCL2 , and the electrode layer ETL are formed from the second end EP2 to the first end EP1 of the light emitting element LD. ), it can be arranged sequentially.
  • the electrode layer ETL may be disposed on the first end EP1 of the light emitting element LD, and the first semiconductor layer SCL1 (or, Another electrode layer adjacent to the first semiconductor layer SCL1 and electrically connected to the first semiconductor layer SCL1) may be disposed.
  • the light emitting device LD may further include an insulating film INF surrounding side surfaces of the first semiconductor layer SCL1 , the light emitting layer EML, and the second semiconductor layer SCL2 .
  • the insulating film INF may at least partially cover the side surface of the electrode layer ETL.
  • the insulating film INF may cover a portion of the electrode layer ETL at the first end EP1.
  • the insulating film INF may cover a portion (eg, a lower layer portion) of the side surface S3 of the electrode layer ETL, and may cover the remaining portion (eg, an upper layer portion) of the side surface S3 of the electrode layer ETL. ) may not wrap.
  • the first semiconductor layer SCL1 may include a first conductivity type semiconductor layer including a first conductivity type dopant.
  • the first semiconductor layer SCL1 may be an N-type semiconductor layer including an N-type dopant.
  • the first semiconductor layer SCL1 may include a nitride-based semiconductor material or a phosphide-based semiconductor material.
  • the first semiconductor layer SCL1 may include a nitride-based semiconductor material including at least one of GaN, AlGaN, InGaN, AlInGaN, AlN, and InN, or at least one of GaP, GaInP, AlGaP, AlGaInP, AlP, and InP. It may include a phosphide-based semiconductor material including a material of.
  • the first semiconductor layer SCL1 may include an N-type dopant such as Si, Ge, or Sn. The material constituting the first semiconductor layer SCL1 is not limited thereto, and other materials may be used to form the first semiconductor layer SCL1.
  • the light emitting layer EML (also referred to as an “active layer”) may be disposed on the first semiconductor layer SCL1.
  • the light emitting layer (EML) may include a single or multiple quantum well (QW) structure. When a voltage higher than the threshold voltage is applied to both ends of the light emitting element LD, light may be emitted while electron-hole pairs recombine in the light emitting layer EML.
  • the light emitting layer EML may emit light in a visible light wavelength band, for example, light in a wavelength band of approximately 400 nm to 900 nm.
  • the light emitting layer EML emits blue light having a wavelength in the range of about 450 nm to 480 nm, green light having a wavelength in the range of about 480 nm to 560 nm, or red light having a wavelength in the range of about 620 nm to 750 nm.
  • the color and/or wavelength band of light generated from the light emitting layer EML may be changed.
  • the light emitting layer EML may include a nitride-based semiconductor material or a phosphide-based semiconductor material.
  • the light emitting layer EML may include a nitride-based semiconductor material including at least one of GaN, AlGaN, InGaN, InGaAlN, AlN, InN, and AlInN, or at least one of GaP, GaInP, AlGaP, AlGaInP, AlP, and InP. It may include a phosphide-based semiconductor material including a material of. Materials constituting the light emitting layer EML are not limited thereto, and other materials may be used to form the light emitting layer EML.
  • the light emitting layer may include an element involved in the color (or wavelength band) of light, and the light generated in the light emitting layer (EML) by adjusting the content and/or composition ratio of the element. color can be controlled.
  • the light emitting layer EML may be formed of multiple layers having a structure in which GaN layers and InGaN layers are alternately and/or repeatedly stacked, and the content of indium (In) included in the InGaN layer and/or Depending on the composition ratio, light of a specific color may be emitted.
  • the light emitting device LD having a desired color may be manufactured by adjusting the content and/or composition ratio of indium (In) included in the light emitting layer EML.
  • the second semiconductor layer SCL2 may be disposed on the light emitting layer EML.
  • the second semiconductor layer SCL2 may include a second conductivity type semiconductor layer including a second conductivity type dopant.
  • the second semiconductor layer SCL2 may be a P-type semiconductor layer including a P-type dopant.
  • the second semiconductor layer SCL2 may include a nitride-based semiconductor material or a phosphide-based semiconductor material.
  • the second semiconductor layer SCL2 may include a nitride-based semiconductor material including at least one of GaN, AlGaN, InGaN, AlInGaN, AlN, and InN, or at least one of GaP, GaInP, AlGaP, AlGaInP, AlP, and InP. It may include a phosphide-based semiconductor material including a material of.
  • the second semiconductor layer SCL2 may include a P-type dopant such as Mg. The material constituting the second semiconductor layer SCL2 is not limited thereto, and other materials may be used to form the second semiconductor layer SCL2.
  • the first semiconductor layer SCL1 and the second semiconductor layer SCL2 may include the same semiconductor material, but may include dopants of different conductivity types. In another embodiment, the first semiconductor layer SCL1 and the second semiconductor layer SCL2 may include different semiconductor materials and dopants of different conductivity types.
  • the first semiconductor layer SCL1 and the second semiconductor layer SCL2 may have different lengths (or thicknesses) in the longitudinal direction of the light emitting device LD.
  • the first semiconductor layer SCL1 may have a longer length (or greater thickness) than the second semiconductor layer SCL2 .
  • the light emitting layer EML may be positioned closer to the first end EP1 (eg, the P-type end) than to the second end EP2 (eg, the N-type end).
  • the electrode layer ETL may be disposed on the second semiconductor layer SCL2.
  • the electrode layer ETL may be directly formed on the second semiconductor layer SCL2 so as to contact the second semiconductor layer SCL2 on the first surface S1.
  • the electrode layer ETL and the second semiconductor layer SCL2 may have widths and/or surface areas corresponding to each other at the bonding surface.
  • the electrode layer ETL and the second semiconductor layer SCL2 may have the same width and/or surface area at the bonding surface and may have substantially the same cross section.
  • the electrode layer ETL may form an electrode for protecting the second semiconductor layer SCL2 and smoothly connecting the second semiconductor layer SCL2 to a predetermined electrode or wiring.
  • the electrode layer ETL may be an Ohmic contact electrode or a Schottky contact electrode.
  • the electrode layer ETL may include metal or metal oxide.
  • the electrode layer ETL may include a metal such as chromium (Cr), titanium (Ti), aluminum (Al), gold (Au), nickel (Ni), or copper (Cu), oxides or alloys thereof, ITO ( Indium Tin Oxide), IZO (Indium Zinc Oxide), ITZO (Indium Tin Zinc Oxide), ZnO (Zinc Oxide), In 2 O 3 (Indium Oxide), or the like may be formed alone or in combination with a transparent conductive material. Materials constituting the electrode layer ETL are not limited thereto, and other conductive materials may be used to form the electrode layer ETL.
  • the electrode layer ETL may be substantially transparent. Accordingly, light generated by the light emitting element LD may pass through the electrode layer ETL and be emitted from the first end EP1 of the light emitting element LD.
  • the electrode layer ETL may include a first surface S1 (eg, a lower surface of the electrode layer ETL) and a second surface S2 (eg, an upper surface of the electrode layer ETL) that face each other. there is.
  • the electrode layer ETL may include a side surface S3 (also referred to as a “third surface” of the electrode layer ETL) connecting the first surface S1 and the second surface S2.
  • the first and second surfaces S1 and S2 of the electrode layer ETL may have different widths and/or areas.
  • the second surface S2 of the electrode layer ETL may have a smaller (eg, narrower) width and/or area than the first surface S1 of the electrode layer ETL.
  • the first surface S1 of the electrode layer ETL may have a first width W1
  • the second surface S2 of the electrode layer ETL may have a second width smaller than the first width W1. W2) and may have a smaller area than the first surface S1.
  • the side surface S3 of the electrode layer ETL is inclined by an angle ⁇ within a predetermined range with respect to the first surface S1 (or the bottom surface of the light emitting device LD) of the electrode layer ETL.
  • the side surface S3 of the electrode layer ETL may have an inclination corresponding to an angle ⁇ ranging from approximately 75° to 90° with respect to the first surface S1 of the electrode layer ETL.
  • the insulating film INF can be formed to a sufficient thickness even in the surrounding).
  • the side surface S3 of the electrode layer ETL has a steep slope corresponding to an angle range of about 80° or more, for example, 80° or more and less than 90° with respect to the first surface S1 of the electrode layer ETL. and may be substantially perpendicular to the first surface S1 of the electrode layer ETL.
  • the insulating film INF may be formed to a sufficient thickness at and around the first end EP1 even considering the deviation according to the process margin. Accordingly, even if over-etching occurs in a subsequent process, the insulating film INF may remain around the second semiconductor layer SCL2 while completely covering the second semiconductor layer SCL2.
  • the electrode layer ETL may have a small thickness ranging from about 100 nm to about 200 nm, and in addition, the thickness of the electrode layer ETL may be variously changed according to the embodiment.
  • the electrode layer ETL has a relatively small thickness (for example, a thickness in the range of 100 nm to 200 nm as illustrated)
  • reduction in light emission efficiency of the light emitting element LD due to the provision of the electrode layer ETL can be prevented or minimized
  • the electrode layer ETL can be more easily formed in a desired shape.
  • the side surface S3 of the electrode layer ETL has an inclination corresponding to the angle ⁇ of about 75° or more (eg, 80° or more).
  • the electrode layer ETL can be easily patterned.
  • the insulating film INF may be provided on the surface of the light emitting device LD to surround side surfaces of the first semiconductor layer SCL1 , the light emitting layer EML , the second semiconductor layer SCL2 , and the electrode layer ETL.
  • the insulating film INF When the insulating film INF is provided on the surface of the light emitting element LD, a short circuit defect through the light emitting element LD can be prevented. Accordingly, electrical stability of the light emitting element LD may be secured. In addition, when the insulating film INF is provided on the surface of the light emitting element LD, surface defects of the light emitting element LD can be minimized to improve lifespan and efficiency.
  • the insulating film INF may include a transparent insulating material. Accordingly, light generated in the light emitting layer EML may pass through the insulating film INF and be emitted to the outside of the light emitting element LD.
  • the insulating film INF may include silicon oxide (SiO x ) (eg, SiO 2 ), silicon nitride (SiN x ) (eg, Si 3 N 4 ), aluminum oxide (Al x O y ) (
  • it may include an insulating material of at least one of Al 2 O 3 ), titanium oxide (Ti x O y ) (eg, TiO 2 ), and hafnium oxide (HfO x ), or another insulating material.
  • the insulating film INF may be composed of a single layer or multiple layers.
  • the insulating film INF may be formed of a double film.
  • the insulating film INF is formed on the first end EP1 and the second end EP2 of the light emitting element LD, respectively, as the electrode layer ETL and the first semiconductor layer SCL1 (or the second end of the light emitting element LD). Another electrode layer provided on the second end EP2) may be exposed.
  • the insulating film INF may not be provided on the second surface S2 of the electrode layer ETL, and thus the first end portion EP1 of the light emitting element LD is provided on the second surface S2 of the electrode layer ETL.
  • the second surface S2 may be exposed. Accordingly, driving power and/or signals may be applied to the first end EP1 of the light emitting element LD by connecting the electrode layer ETL to at least one electrode, wiring, and/or a conductive pattern.
  • the insulating film INF may not be provided on the lower surface of the first semiconductor layer SCL1 (eg, the bottom surface of the light emitting element LD), and thus the second end of the light emitting element LD.
  • the lower surface of the first semiconductor layer SCL1 may be exposed. Accordingly, driving power and/or signals may be applied to the second end EP2 of the light emitting element LD by connecting the first semiconductor layer SCL1 to at least one electrode, wiring, and/or conductive pattern. .
  • the insulating film INF may completely cover at least side surfaces of the light emitting layer EML and the second semiconductor layer SCL2. Accordingly, electrical stability of the light emitting element LD may be secured, and a short circuit defect through the light emitting element LD may be prevented.
  • the insulating film INF may partially cover the side surface S3 of the electrode layer ETL.
  • the insulating film INF is a portion of the side surface S3 of the electrode layer ETL located around the first surface S1 of the electrode layer ETL (eg, a lower portion of the side surface S3). may cover the second surface S2 of the electrode layer ETL and the remaining portion of the side surface S3 of the electrode layer ETL located around the second surface S2 (eg, the upper layer portion of the side surface S3). ) can be exposed.
  • the upper layer of the side surface (S3) of the electrode layer (ETL) located around the second surface (S2) is also insulated.
  • the film INF may be removed.
  • the insulating film INF may be formed to have a generally uniform thickness.
  • the insulating film INF may have a uniform thickness (eg, the first thickness TH1) over the entire region including the first end EP1.
  • the insulating film INF may have a surface profile corresponding to side shapes of the first semiconductor layer SCL1 , the light emitting layer EML, the second semiconductor layer SCL2 , and the electrode layer ETL.
  • the insulating film INF may have a surface profile corresponding to the shape of the side surface S3 of the electrode layer ETL at the first end EP1 surrounding the electrode layer ETL.
  • the insulating film INF may have a curve and/or an inclination corresponding to the shape of the side surface of the electrode layer ETL at and/or around the first end EP1.
  • the insulating film INF may have a surface profile corresponding to the shape of the side surfaces of the first semiconductor layer SCL1 , the light emitting layer EML, and the second semiconductor layer SCL2 in the remaining area.
  • the insulating film INF surrounds the first semiconductor layer SCL1, the light emitting layer EML, and the second semiconductor layer SCL2, and the first semiconductor layer SCL1, the light emitting layer EML, and the second semiconductor layer SCL2.
  • the semiconductor layer SCL2 may have a surface profile corresponding to the shape of each side surface.
  • the thickness and/or surface profile of the insulating film INF may vary according to embodiments.
  • the thickness and/or surface profile of the insulating film INF may vary according to a process method, process conditions, and/or material applied to form the insulating film INF.
  • the insulating film INF when the insulating film INF is formed by utilizing an ALD (Atomic Layer Deposition) process technology capable of forming a film having high step coverage, the insulating film INF may include a first The semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL may have surface profiles corresponding to (for example, following the side surface shapes) a surface profile that is generally uniform. thickness can be formed.
  • the light emitting layer EML and the second semiconductor layer SCL2 may be formed to a thickness sufficient to stably surround the second semiconductor layer SCL2 in a region corresponding to the bonding surface of the second semiconductor layer SCL2 .
  • the insulating film INF may have a first thickness TH1 of 10 nm or more in a portion corresponding to the first surface S1 of the electrode layer ETL.
  • the insulating film INF is formed under a region corresponding to the bonding surface between the light emitting layer EML and the second semiconductor layer SCL2 (eg, the second semiconductor layer SCL2, the light emitting layer EML and the first semiconductor layer SCL2).
  • the first thickness TH1 is substantially equal to, or is substantially equal to, the first thickness TH1 in the region corresponding to the bonding surface of the light emitting layer EML and the second semiconductor layer SCL2. It can be formed with a larger thickness.
  • the insulating film INF may have a thickness greater than or equal to the first thickness TH1 at a lower portion of a region corresponding to the junction between the light emitting layer EML and the second semiconductor layer SCL2, and at least the second semiconductor layer SCL2. Side surfaces of the layer SCL2 and the light emitting layer EML may be completely covered.
  • the insulating film INF may be subjected to a process of etching the insulating film INF to expose the electrode layer ETL at the first end EP1 and/or other subsequent processes (eg, light emitting device LD). Even when the periphery of the second semiconductor layer SCL2 and/or the light emitting layer EML is etched by a partial thickness due to over-etching that may occur in a pixel process for forming a pixel using , the second semiconductor layer SCL2 ) and a thickness sufficient to remain on the side surface of the light emitting layer EML.
  • the insulating film INF has a thickness (eg, approximately thickness of 10 nm or more).
  • the light emitting device LD may have a small size ranging from nanometers to micrometers.
  • each of the light emitting devices LD may have a diameter D (or width of a cross section) and/or a length L ranging from nanometers to micrometers.
  • the light emitting device LD may have a diameter D and/or length L ranging from approximately several tens of nanometers to several tens of micrometers.
  • the size of the light emitting element LD may be changed.
  • the structure, shape, size and/or type of the light emitting device LD may be changed according to embodiments.
  • the structure, shape, size, and/or type of the light emitting device LD may be variously changed according to design conditions of a light emitting device using the light emitting device LD or light emitting characteristics to be secured.
  • a light emitting device including the light emitting element LD may be used in various types of devices requiring a light source.
  • light emitting elements LD may be disposed in pixels of a display device, and the light emitting elements LD may be used as a light source of a pixel.
  • the light emitting device LD may also be used in other types of devices requiring a light source, such as a lighting device.
  • FIGS. 3 to 7 are cross-sectional views illustrating a light emitting device LD according to an exemplary embodiment of the present invention.
  • FIGS. 3 to 7 show different modified embodiments of the embodiment of FIG. 2 with respect to cross-sections of the light emitting devices LD corresponding to lines I to I' of FIG. 1 .
  • the same reference numerals are assigned to components similar or identical to those of the previously described embodiments, and overlapping descriptions will be omitted.
  • the electrode layer ETL may be left and right asymmetric, and may have different angles and/or degrees of inclination for each part on the side surface S3.
  • the side surface S3 of the electrode layer ETL has an inclination of the first angle ⁇ 1 on the left side and a second angle ⁇ 2 different from the first angle ⁇ 1 on the right side.
  • each of the first angle ⁇ 1 and the second angle ⁇ 2 may fall within a range of approximately 75° to 90° (eg, a range greater than or equal to 80°, less than or equal to 90°).
  • the electrode layer ETL may have an overall slope corresponding to an angle ranging from about 75° to about 90° from the side surface S3 . Accordingly, the insulating film INF can be formed to a sufficient thickness around the electrode layer ETL.
  • the first semiconductor layer SCL1 may have different widths for each region and/or portion.
  • the first semiconductor layer SCL1 may have a higher etch rate than the light emitting layer EML and/or the second semiconductor layer SCL2 , and may be removed from the light emitting layer EML compared to a region close to the light emitting layer EML. It may have a smaller width and cross-sectional area in the far region.
  • the first semiconductor layer SCL1 may include a first portion SCL1_1 adjacent to the light emitting layer EML and a second portion SCL1_2 excluding the first portion SCL1_1. (SCL1_1) may have a larger width and cross-sectional area than the second part (SCL1_2).
  • the insulating film INF may have a surface profile at a first end EP1 different from a side shape of the electrode layer ETL (eg, a side profile of the electrode layer ETL).
  • the insulating film INF may have a gradually changed thickness and may have a slope at a different angle from the slope of the side surface S3 of the electrode layer ETL.
  • the insulating film INF may have a thickness that increases as it approaches the light emitting layer EML at the first end EP1, and the rate of change in the thickness of the insulating film INF at the first end EP1 is the electrode layer. It may be greater than the change rate of the width of the electrode layer ETL according to the side slope of the ETL.
  • the steps of the insulating film (INF) Step coverage may be low. Accordingly, the insulating film INF may have a surface profile different from the side profile of the electrode layer ETL at the first end EP1 or the like.
  • the insulating film INF is formed of the first semiconductor layer SCL1. It may be formed with different thicknesses region by region and/or region by region without following the surface profile.
  • the surface of the insulating film INF is substantially perpendicular to the bottom surface (eg, the second end EP2) of the light emitting element LD regardless of the change in width of the first semiconductor layer SCL1.
  • profile , and a portion surrounding the second portion SCL1_2 of the first semiconductor layer SCL1 may have a greater thickness than a portion surrounding the first portion SCL1_1 of the first semiconductor layer SCL1. .
  • the insulating film (INF) is formed by utilizing a process technology exhibiting a relatively low step coverage characteristic, or an additional process (eg, some By performing a process of additionally forming an insulating film (INF) by a partial thickness in a region or etching the insulating film (INF) by a partial thickness in a partial region), the insulating film (INF) is formed region by region and/or in parts. It can be formed in different thicknesses for each part.
  • the side surface S3 of the electrode layer ETL may have an inclination of approximately 75° to 90°. Accordingly, the insulation film INF can be formed to a sufficient thickness around the electrode layer ETL including the peripheral region of the bonding surface between the electrode layer ETL and the second semiconductor layer SCL2. Accordingly, even when the insulating film INF is partially etched in a subsequent process, the insulating film INF stably surrounds the second semiconductor layer ETL and the light emitting layer EML and remains on the surface of the light emitting element LD. can do.
  • FIGS. 8 to 17 are cross-sectional views illustrating a method of manufacturing a light emitting device LD according to an embodiment of the present invention.
  • FIGS. 8 to 17 sequentially show a manufacturing method of the light emitting device LD according to the embodiment of FIGS. 1 and 2 .
  • the light emitting device LD according to the embodiments of FIGS. 3 to 7 may be manufactured through a manufacturing method substantially the same as or similar to the light emitting device LD according to the embodiment of FIGS. 1 and 2 .
  • 8 to 17 illustrate an embodiment of manufacturing a plurality of light emitting devices LD on one substrate SB.
  • a substrate SB (also referred to as a “growth substrate” or a “manufacturing substrate”) may be prepared.
  • a buffer layer BF may be formed on the substrate SB.
  • the substrate SB may be a manufacturing substrate or wafer suitable for epitaxial growth (or epitaxy) of semiconductors.
  • the substrate SB may be a substrate including a material such as silicon (Si), sapphire, SiC, GaN, GaAs, or ZnO.
  • the substrate SB may be a substrate of various types and/or materials.
  • the type or material of the substrate SB is not particularly limited. After the substrate SB is used as a substrate for epitaxial growth for manufacturing the light emitting devices LD, it may be finally separated from the light emitting devices LD.
  • a buffer layer BF may be formed on the substrate SB.
  • the buffer layer BF may be formed on the substrate SB through epitaxial growth and finally separated from the light emitting devices LD.
  • the buffer layer BF may be positioned between the light emitting elements LD and the substrate SB in the process of manufacturing the light emitting elements LD, thereby physically separating the light emitting elements LD and the substrate SB. there is.
  • the buffer layer BF may include an intrinsic semiconductor layer not doped with impurities and may include the same semiconductor material as the first semiconductor layer SCL1 .
  • the buffer layer BF may include multiple semiconductor layers.
  • One of the multi-layered semiconductor layers may be an intrinsic semiconductor layer.
  • Another one of the multi-layered semiconductor layers may be a semiconductor layer doped to include a dopant of the first or second conductivity type, and a strain may be applied between the substrate SB and the first semiconductor layer SCL1.
  • a first semiconductor layer SCL1 , an emission layer EML, and a second semiconductor layer SCL2 may be sequentially formed on the substrate SB.
  • the first semiconductor layer SCL1, the light emitting layer EML, and the second semiconductor layer SCL2 may be sequentially formed through epitaxial growth.
  • the first semiconductor layer SCL1 may be formed of the material of the first semiconductor layer SCL1 illustrated in the embodiments of FIGS. 1 and 2 or other semiconductor materials.
  • the first semiconductor layer SCL1 may be doped to include an N-type dopant such as Si, Ge, or Sn.
  • the first semiconductor layer SCL1 may include metal-organic vapor phase epitaxy (MOVPE), metal-organic chemical vapor deposition (MOCVD), molecular beam epitaxy (MBE), liquid phase epitaxy (LPE), or vapor phase epitaxy (VPE). Although it may be formed through epitaxial growth using the same process technology, the method of forming the first semiconductor layer SCL1 is not limited thereto.
  • MOVPE metal-organic vapor phase epitaxy
  • MOCVD metal-organic chemical vapor deposition
  • MBE molecular beam epitaxy
  • LPE liquid phase epitaxy
  • VPE vapor phase epitaxy
  • the light emitting layer EML may be formed of the material of the light emitting layer EML illustrated in the embodiments of FIGS. 1 and 2 or other semiconductor materials.
  • the light emitting layer (EML) may be formed through epitaxial growth using a process technology such as MOVPE, MOCVD, MBE, LPE, or VPE, but the method of forming the light emitting layer (EML) is not limited thereto. .
  • the second semiconductor layer SCL2 may be formed of the material of the second semiconductor layer SCL2 illustrated in the embodiments of FIGS. 1 and 2 or other semiconductor materials.
  • the second semiconductor layer SCL2 may be doped to include a P-type dopant such as Mg.
  • the second semiconductor layer SCL2 may be formed through epitaxial growth using a process technology such as MOVPE, MOCVD, MBE, LPE, or VPE, but a method of forming the second semiconductor layer SCL2 This is not limited to this.
  • an electrode layer ETL may be formed on the second semiconductor layer SCL2 .
  • the electrode layer ETL is entirely formed on one surface (eg, upper surface) of the substrate SB on which the first semiconductor layer SCL1, the light emitting layer EML, and the second semiconductor layer SCL2 are sequentially formed.
  • the electrode layer ETL may be formed of the material of the electrode layer ETL illustrated in the embodiments of FIGS. 1 and 2 or other conductive material.
  • the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL are etched in a direction substantially perpendicular to the substrate SB.
  • Multi-layer laminate including a first semiconductor layer (SCL1), a light emitting layer (EML), a second semiconductor layer (SCL2) and an electrode layer (ETL) (also referred to as a "light emitting laminate” or "light emitting core”) can be patterned into a rod shape. Accordingly, a rod-shaped light emitting element LD may be manufactured.
  • the light emitting device LD may be patterned by a patterning process using nanoimprint lithography process technology or photolithography process technology.
  • the light emitting device LD may be patterned using a nanoimprint lithography process technology.
  • etching patterns PT (for example) on the mask layer MK as shown in FIG. , nanopatterns) can be formed.
  • a laminate including the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL is performed by an etching process using the mask layer MK and the etching patterns PT (LES) can be etched into a desired shape such as a rod shape.
  • a dry etching process using the mask layer MK and the etching patterns PT is performed to form the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL.
  • the laminate LES including the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL is formed in an approximate rod shape.
  • an additional etching process eg, a wet etching process, etc. may be performed to pattern each of the primarily etched laminates LES into a rod shape as shown in FIG. 14 .
  • the mask layer MK may include at least two mask layers formed of different materials for selective dry etching for each layer and/or film quality to be performed in a subsequent process.
  • a first mask layer MK1 eg, a first hard mask layer
  • a conductive material is formed on the first mask layer MK1.
  • a second mask layer MK2 eg, a second hard mask layer including may be formed.
  • the first mask layer MK1 may include silicon oxide (SiO x ) (eg, SiO 2 ), silicon nitride (SiN x ), silicon oxynitride (SiO x N y ), or another insulating material. there is.
  • SiO x silicon oxide
  • SiN x silicon nitride
  • SiO x N y silicon oxynitride
  • the second mask layer MK2 may include at least one metal selected from among aluminum (Al), titanium (Ti), and chromium (Cr), or other metal.
  • the second mask layer MK2 may include multiple metal layers MK2_1 and MK2_2 including different metals.
  • the second mask layer MK2 may include a first metal layer MK2_1 including titanium (Ti) and a second metal layer MK2_2 including aluminum (Al).
  • the material and stack structure of the second mask layer MK2 are not particularly limited. For example, if the material can serve as a mask for successive etching of the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL, the second mask layer (MK2). Also, the second mask layer MK2 may be formed of a single layer or multiple layers. As the second mask layer MK2 is formed, the first mask layer MK1 may be protected when the etch patterns PT are removed in a subsequent process.
  • the etch patterns PT may be spaced apart from each other on the mask layer MK.
  • the etch patterns PT may be formed in a shape, size, and/or interval corresponding to the light emitting elements LD.
  • the etched patterns PT may have a shape and size corresponding to the shape and diameter D of the light emitting devices LD to be manufactured, and can easily separate the light emitting devices LD. They may be spaced apart from each other as much as possible.
  • the etch patterns PT may include polymers or other materials.
  • the etch patterns PT may include a nano-imprint resin and may be formed using a nano-imprint lithography process technique.
  • the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL are primarily etched by a step-by-step dry etching process using the etching patterns PT.
  • the first mask layer MK1 may be etched.
  • the electrode layer ETL, the second semiconductor layer SCL2 , the light emitting layer EML, and the first semiconductor layer SCL1 may be successively etched.
  • the electrode layer ETL, the second semiconductor layer SCL2 , the light emitting layer EML, and the first semiconductor layer SCL1 are etched in a substantially vertical direction by a dry etching process, as shown in FIG. 13 . As shown, it may have an approximately rod shape.
  • the first mask pattern MK1 ′ formed by etching the first mask layer MK1 in a pattern corresponding to the etch patterns PT includes the electrode layer ETL, the second semiconductor layer SCL2 , the light emitting layer EML, and the Even after the dry etching process for the first semiconductor layer SCL1 is completed, it may remain on the electrode layer ETL.
  • an additional etching process such as a wet etching process is performed to form the LES including the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL into a rod shape. can be etched.
  • the mask layer MK used in the patterning process of the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL has the side surface ( In S3), it may be formed to a thickness sufficient to etch the electrode layer ETL to have an inclination corresponding to an angle ranging from about 75° to 90°.
  • the thickness of the mask layer MK (eg, the thickness of the first mask layer MK1 and/or the thickness of the second mask layer MK2) may be experimentally determined according to process conditions.
  • the mask layer MK increases the etching power so that the side surface S3 of the electrode layer ETL has a steep inclination of 75° or more (eg, an inclination in the range of 80° to 90°), and the electrode layer within a short time. (ETL) and the like can be formed to a thickness suitable for etching.
  • the mask layer MK may be formed to a thickness of 2 ⁇ m or more.
  • the first mask layer MK1 may be formed on the electrode layer ETL to a thickness of 2 ⁇ m or more, and a material different from that of the first mask layer MK1 may be used on the first mask layer MK1.
  • a second mask layer MK2 may be formed to a thickness of 160 nm or more.
  • the electrode layer ETL may be easily etched so that the electrode layer ETL has a side slope corresponding to an angle in the range of approximately 75° to 90°.
  • the electrode layer ETL may be etched to have an inclination corresponding to an angle ranging from approximately 75° to 90° with respect to the substrate SB (or the first surface S1 of the electrode layer ETL). .
  • the mask layer MK, the etch patterns PT, and/or the first mask patterns MK1' may be removed after each etching process utilizing them is completed.
  • an insulating film INF may be entirely formed on one surface (eg, an upper surface) of the substrate SB including the rod-shaped stacked bodies LES.
  • the insulating film (INF) may be formed of the material of the insulating film (INF) illustrated in the embodiments of FIGS. 1 and 2 or other insulating material.
  • the insulating film INF may be formed using an ALD process technique or a CVD process technique, but a method of forming the insulating film INF is not limited thereto.
  • the insulating film INF may be etched to expose the second surface S2 of the electrode layer ETL. Accordingly, side surfaces of each of the rod-shaped stacks LES (eg, the first semiconductor layer SCL1, the light emitting layer EML, and the second semiconductor layer SCL2 constituting each rod-shaped stack LES) ) and side surfaces of the electrode layer ETL), the insulating film INF may be formed, and the electrode layer ETL may be exposed on the upper surface of each of the stacked bodies LES. Accordingly, each light emitting element LD including each laminated body LES and an insulating film INF provided on a side surface of the laminated body LES may be manufactured.
  • each light emitting element LD including each laminated body LES and an insulating film INF provided on a side surface of the laminated body LES may be manufactured.
  • the insulating film INF may also be partially etched on the side surface S3 of the electrode layer ETL.
  • the insulating film INF may be partially etched and removed from the upper portion of the side surface S3 of the electrode layer ETL.
  • the second surface of the electrode layer ETL when the electrode layer ETL is formed such that the side surface S3 of the electrode layer ETL has an inclination corresponding to an angle in the range of approximately 75 ° to 90 °, the second surface of the electrode layer ETL ( During the process of etching the insulating film INF to expose S2), etching of the insulating film INF on the side surface S3 of the electrode layer ETL may be prevented or minimized. Accordingly, in the region corresponding to the joint surface of the electrode layer ETL and the second semiconductor layer SCL2 (eg, the region surrounding the first surface S1 of the electrode layer ETL or the circumference thereof), the insulating film is formed. (INF) may remain to a sufficient thickness.
  • the insulating film INF may remain to a thickness of about 10 nm or more. Accordingly, the insulating film INF can stably cover the second semiconductor layer SCL2 and the like.
  • the light emitting devices LD may be separated from the substrate SB.
  • the light emitting devices LD may be separated from the substrate SB by electrical and/or chemical etching or other methods.
  • FIG. 18 is a plan view illustrating a display device DD according to an exemplary embodiment of the present invention.
  • the structure of the display device DD is briefly illustrated centering on the display panel DP including the display area DA.
  • the display device DD may further include a driving circuit (eg, a scan driver, a data driver, and a timing controller) for driving the pixels PXL.
  • a driving circuit eg, a scan driver, a data driver, and a timing controller
  • the display device DD may include a base layer BSL and pixels PXL disposed on the base layer BSL.
  • the base layer BSL and the display device DD including the base layer BSL may be provided in various shapes.
  • the base layer BSL and the display device DD may be provided in the form of a plate having a substantially rectangular shape when viewed on a plan view, and may include angled or rounded corner portions.
  • the shapes of the base layer BSL and the display device DD may be changed.
  • the base layer BSL and the display device DD may have other polygonal shapes, such as hexagons or octagons, or may have shapes including curved circumferences, such as circular or elliptical shapes, when viewed in plan view.
  • the display device DD is illustrated as having a rectangular plate shape.
  • the horizontal direction (eg, row direction or horizontal direction) of the display device DD is the first direction DR1
  • the vertical direction (eg column direction or vertical direction) of the display device DD is the second direction.
  • the thickness direction (or height direction) of the display device DD is defined as the third direction DR3 .
  • the base layer BSL may be a base member constituting the display device DD.
  • the base layer BSL may form a base surface of the display device DD.
  • the base layer BSL and the display device DD including the same may include a display area DA for displaying an image and a non-display area NA positioned around the display area DA.
  • the display area DA is an area where the pixels PXL are disposed, and may be an area where an image is displayed by the pixels PXL.
  • the display area DA may be disposed in a central area of the base layer BSL and the display device DD (eg, a central area of the display panel DP).
  • the display area DA may have various shapes.
  • the display area DA may have various shapes including a rectangle, a circle, or an ellipse.
  • the display area DA may have a shape corresponding to that of the base layer BSL, but is not limited thereto.
  • the non-display area NA may be an area other than the display area DA.
  • the non-display area NA may be disposed on the edge area of the base layer BSL and the display device DD to surround the display area DA.
  • a portion of the non-display area NA may be a pad area PA where the pads P are disposed.
  • Pixels PXL may be disposed in the display area DA.
  • the display area DA may include a plurality of pixel areas where each pixel PXL is provided and/or disposed.
  • At least two types of pixels PXL for emitting light of different colors may be disposed in the display area DA.
  • first color pixels PXL1 , second color pixels PXL2 , and third color pixels PXL3 may be arranged in the display area DA.
  • At least one first color pixel PXL1 , at least one second color pixel PXL2 , and at least one third color pixel PXL3 disposed adjacent to each other constitute one pixel group PXG. there is.
  • the color of light emitted from the pixel group PXG is determined. can be varied in many ways.
  • first color pixels PXL1 , second color pixels PXL2 , and third color pixels PXL3 continuously arranged along the first direction DR1 constitute one pixel group PXG. can do.
  • the number, type, and/or mutual arrangement structure of the pixels PXL constituting each pixel group PXG may be variously changed.
  • the first color pixel PXL1 may be a red pixel for emitting red light
  • the second color pixel PXL2 may be a green pixel for emitting green light
  • the third color pixel PXL3 may be a blue pixel for emitting blue light.
  • the color of light emitted from the pixels PXL constituting each pixel group PXG may be variously changed.
  • each pixel PXL may include at least one light emitting element LD.
  • the pixel PXL may include the light emitting device LD according to at least one of the embodiments of FIGS. 1 to 7 .
  • the pixel PXL may include the light emitting element LD including the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, the electrode layer ETL, and the insulating film INF.
  • the electrode layer ETL may include a side surface S3 having an inclination of approximately 75° to 90°.
  • each light emitting device LD may have a size ranging from nanometer to micrometer and have a rod shape, but is not limited thereto.
  • the number, type, structure, and/or size of the light emitting devices LD provided to each pixel PXL may be changed according to embodiments.
  • the first color pixel PXL1 , the second color pixel PXL2 , and the third color pixel PXL3 respectively use light emitting elements LD of the first color, second color, and third color as a light source.
  • the first color pixel PXL1 , the second color pixel PXL2 , and the third color pixel PXL3 may emit first color light, second color light, and third color light, respectively.
  • the first color pixel PXL1 , the second color pixel PXL2 , and the third color pixel PXL3 may include light emitting devices LD emitting light of the same color, Wavelength converting particles (eg, light color and/or or wavelength converting particles) may be disposed. Accordingly, the first color pixel PXL1 , the second color pixel PXL2 , and the third color pixel PXL3 may emit first color light, second color light, and third color light, respectively. .
  • the first color pixel PXL1 , the second color pixel PXL2 , and the third color pixel PXL3 include blue light emitting elements, and the light emitting area of the first color pixel PXL1 has a first color light emitting element.
  • a light conversion layer including wavelength conversion particles (eg, red quantum dots) may be disposed, and wavelength conversion particles (eg, green quantum dots) of a second color may be disposed in an emission area of the second color pixel PXL2 .
  • a light conversion layer including may be disposed. Accordingly, the first color pixel PXL1 may emit light of a first color (eg, red light), and the second color pixel PXL2 may emit light of a second color (eg, green light). can emit
  • the pixels PXL may have a structure according to at least one of the embodiments to be described below.
  • the pixels PXL may have a structure to which any one of the embodiments described later is applied or at least two embodiments to which they are applied in combination.
  • the pixel PXL may be configured as an active pixel, but is not limited thereto.
  • the pixel PXL may be configured as a passive pixel.
  • Wires and/or embedded circuits connected to the pixels PXL of the display area DA may be disposed in the non-display area NA. Also, a portion of the non-display area NA may be set as a pad area PA, and pads P may be disposed in the pad area PA.
  • the pads P may include signal pads and/or power pads to which various driving signals and/or powers necessary for driving the pixels PXL are applied.
  • the non-display area NA may have a narrow width.
  • the non-display area NA may have a width of approximately 100 ⁇ m or less.
  • the display device DD may be implemented as a bezel-less display device.
  • FIGS. 19 and 20 are circuit diagrams each illustrating a pixel PXL according to an exemplary embodiment of the present invention.
  • FIGS. 19 and 20 show pixels PXL including light emitting units EMU having different structures.
  • each pixel PXL shown in FIGS. 19 and 20 may be any one of the pixels PXL disposed in the display area DA of FIG. 18 .
  • the pixels PXL may have structures substantially identical to or similar to each other.
  • the pixel PXL includes a scan line SL (also referred to as a “first scan line”), a data line DL, a first power line PL1 and a second power line PL2. can be connected to Also, the pixel PXL may be further connected to at least one other power line and/or signal line. For example, the pixel PXL may be further connected to a sensing line SENL (also referred to as an “initialization power supply line”) and/or a control line SSL (also referred to as a “second scan line”).
  • SENL also referred to as an “initialization power supply line”
  • SSL also referred to as a “second scan line”.
  • the pixel PXL may include a light emitting unit EMU for generating light having a luminance corresponding to each data signal. Also, the pixel PXL may further include a pixel circuit PXC for driving the light emitting unit EMU.
  • the pixel circuit PXC may be connected to the scan line SL and the data line DL, and may be connected between the first power line PL1 and the light emitting unit EMU.
  • the pixel circuit PXC includes a scan line SL to which a first scan signal is supplied, a data line DL to which a data signal is supplied, and a first power line (to which a voltage of the first power source VDD is applied).
  • PL1 and the light emitting unit EMU includes a scan line SL to which a first scan signal is supplied, a data line DL to which a data signal is supplied, and a first power line (to which a voltage of the first power source VDD is applied).
  • the pixel circuit PXC is selectively connected to the control line SSL to which the second scan signal is supplied and the sensing line SENL connected to the reference power supply (or initialization power supply) or the sensing circuit in response to the display period or the sensing period. can be further connected.
  • the second scan signal may be the same as or different from the first scan signal.
  • the control line SSL may be integrated with the scan line SL.
  • the pixel circuit PXC may include at least one transistor M and a capacitor Cst.
  • the pixel circuit PXC may include a first transistor M1 , a second transistor M2 , a third transistor M3 , and a capacitor Cst.
  • the first transistor M1 may be connected between the first power line PL1 and the second node N2.
  • the second node N2 may be a node to which the pixel circuit PXC and the light emitting unit EMU are connected.
  • the second node N2 may be a node electrically connected to one electrode (eg, a source electrode) of the first transistor M1 and the light emitting unit EMU.
  • a gate electrode of the first transistor M1 may be connected to the first node N1.
  • the first transistor M1 may control the driving current supplied to the light emitting unit EMU in response to the voltage of the first node N1.
  • the first transistor M1 may be a driving transistor of the pixel PXL.
  • the first transistor M1 may further include a bottom metal layer (BML) (also referred to as a “back gate electrode” or a “second gate electrode”).
  • BML bottom metal layer
  • the lower metal layer BML may be connected to one electrode (eg, a source electrode) of the first transistor M1 .
  • a back-biasing voltage is applied to the lower metal layer BML of the first transistor M1 to increase the threshold voltage of the first transistor M1.
  • a back-biasing technique (or sync technique) for moving in a negative or positive direction may be applied.
  • the lower metal layer BML is disposed below the semiconductor pattern constituting the channel of the first transistor M1 (eg, the semiconductor pattern SCP of FIG. 22), light incident to the semiconductor pattern is blocked. Thus, the operating characteristics of the first transistor M1 may be stabilized.
  • the second transistor M2 may be connected between the data line DL and the first node N1. Also, a gate electrode of the second transistor M2 may be connected to the scan line SL. The second transistor M2 is turned on when a first scan signal of a gate-on voltage (eg, a logic high voltage or a high level voltage) is supplied from the scan line SL, and is connected to the data line DL. 1 node (N1) can be connected.
  • a gate-on voltage eg, a logic high voltage or a high level voltage
  • a data signal of a corresponding frame may be supplied to the data line DL for each frame period, and the data signal is transmitted through the second transistor M2 during a period in which the first scan signal of the gate-on voltage is supplied. 1 may be delivered to node N1.
  • the second transistor M2 may be a switching transistor for transferring each data signal to the inside of the pixel PXL.
  • a first electrode of the capacitor Cst may be connected to the first node N1, and a second electrode of the capacitor Cst may be connected to the second node N2.
  • the capacitor Cst may be charged with a voltage corresponding to the data signal supplied to the first node N1 during each frame period.
  • the third transistor M3 may be connected between the second node N2 and the sensing line SENL. Also, a gate electrode of the third transistor M3 may be connected to the control line SSL (or scan line SL). The third transistor M3 is turned on when a second scan signal (or first scan signal) of a gate-on voltage (eg, a logic high voltage or a high level voltage) is supplied from the control line SSL. , the reference voltage (or initialization voltage) supplied to the sensing line SENL may be transferred to the second node N2 or the voltage of the second node N2 may be transferred to the sensing line SENL.
  • a second scan signal or first scan signal
  • a gate-on voltage eg, a logic high voltage or a high level voltage
  • the voltage of the second node N2 may be transmitted to the sensing circuit through the sensing line SENL and provided to a driving circuit (eg, a timing controller) to prevent characteristic deviation of the pixels PXL. It can be used for compensation, etc.
  • a driving circuit eg, a timing controller
  • the transistors M included in the pixel circuit PXC are all N-type transistors, but embodiments are not limited thereto.
  • at least one of the first, second, and third transistors M1, M2, and M3 may be changed to a P-type transistor.
  • the structure and driving method of the pixel PXL may be variously changed according to embodiments.
  • the light emitting unit EMU may include at least one light emitting element LD.
  • the light emitting unit EMU may include a single light emitting element LD connected in a forward direction between the first power supply VDD and the second power supply VSS.
  • the light emitting unit EMU may include a plurality of light emitting devices LD connected in a forward direction between the first power source VDD and the second power source VSS. At least one light emitting device LD connected in a forward direction between the first power source VDD and the second power source VSS may constitute an effective light source of the pixel PXL.
  • the light emitting unit EMU may include light emitting elements LD connected in parallel to each other between the pixel circuit PXC and the second power supply line PL2 as in the embodiment of FIG. 19 .
  • the first ends EP1 of the light emitting elements LD may be electrically connected to the pixel circuit PXC and may be electrically connected to the first power line PL1 through the pixel circuit PXC.
  • the second ends EP2 of the light emitting devices LD may be electrically connected to the second power line PL2.
  • a voltage of the second power source VSS may be applied to the second power line PL2 .
  • the number, type, and/or structure of the light emitting elements LD constituting the effective light source of the pixel PXL may be changed according to embodiments. Also, the arrangement and/or connection structure of the light emitting devices LD may be changed according to embodiments.
  • the light emitting unit EMU may include light emitting elements LD connected in series and parallel between the pixel circuit PXC and the second power supply line PL2 as in the embodiment of FIG. 20 .
  • the light emitting devices LD may be arranged and/or connected to at least two serial terminals between the pixel circuit PXC and the second power supply line PL2, and each serial terminal may be connected to a first power supply ( At least one light emitting element LD connected in a forward direction between VDD) and the second power supply VSS may be included.
  • the first power source VDD and the second power source VSS may have different potentials.
  • the first power source VDD may be a high-potential pixel power source
  • the second power source VSS may be a low-potential pixel power source.
  • a potential difference between the first power source VDD and the second power source VSS may be greater than or equal to the threshold voltage of the light emitting elements LD.
  • the light emitting elements LD may emit light with luminance corresponding to the driving current supplied through the pixel circuit PXC.
  • the pixel circuit PXC may supply driving current corresponding to the data signal to the light emitting unit EMU.
  • the driving current supplied to the light emitting unit EMU may cause the light emitting elements LD to emit light while flowing through the light emitting elements LD. Accordingly, the light emitting unit EMU may emit light with a luminance corresponding to the driving current.
  • the light emitting unit EMU may further include at least one ineffective light source in addition to the light emitting devices LD constituting each effective light source.
  • the light emitting unit EMU further includes at least one non-effective light emitting element that is arranged in a reverse direction between the first power supply VDD and the second power supply VSS, or at least one end of which is floating. can do.
  • FIG. 21 is a plan view illustrating a pixel PXL according to an exemplary embodiment of the present invention.
  • FIG. 21 shows the structure of the pixels PXL centered on the light emitting unit EMU, and, as in the embodiment of FIG. 20 , the light emitting unit including light emitting elements LD connected in series and parallel EMU) represents an embodiment.
  • the pixel PXL may include a light emitting area EA in which at least one light emitting element LD is disposed.
  • the light emitting area EA may include at least two light emitting elements LD and electrodes electrically connected to the light emitting elements LD.
  • the electrodes may include alignment electrodes ALE and pixel electrodes ELT (also referred to as “contact electrodes”).
  • the pixel PXL may further include bank patterns BNP disposed under the alignment electrodes ALE.
  • the alignment electrodes ALE may have various shapes and may be spaced apart from each other. In one embodiment, the alignment electrodes ALE may be spaced apart from each other along the first direction DR1 and each may have a shape (eg, a bar shape) extending along the second direction DR2. .
  • the shape, size, number, location, and/or mutual arrangement structure of the alignment electrodes ALE may be variously changed according to embodiments. Also, the alignment electrodes ALE may have similar or identical shapes and/or sizes, or may have different shapes and sizes.
  • the alignment electrodes ALE may include at least two electrodes spaced apart from each other.
  • the alignment electrodes ALE may include a first alignment electrode ALE1 and a second alignment electrode ALE2, and may optionally further include a third alignment electrode ALE3.
  • the first alignment electrode ALE1 is located at the center of the light emitting area EA, and the second alignment electrode ALE2 and the third alignment electrode ALE3 are disposed on both sides of the first alignment electrode ALE1. It can be.
  • the second alignment electrode ALE2 may be disposed on the right side of the first alignment electrode ALE1
  • the third alignment electrode ALE3 may be disposed on the left side of the first alignment electrode ALE1 .
  • Alignment electrodes ALE may be used to align light emitting elements LD in the alignment step of light emitting elements LD. Alignment signals necessary for alignment of may be supplied. Accordingly, an electric field is formed between the alignment electrodes ALE, so that the light emitting devices LD may be aligned and/or arranged between the alignment electrodes ALE.
  • the fact that the light emitting elements LD are aligned and/or arranged between the alignment electrodes ALE means that at least a portion of each of the light emitting elements LD is disposed between the alignment electrodes ALE. can mean
  • the first alignment electrode ALE1 , the second alignment electrode ALE2 , and the third alignment electrode ALE3 are connected to the first alignment electrode ALE1 .
  • an alignment wire, a second alignment wire in a state in which the second alignment electrodes ALE2 of the pixels PXL are connected, and a third alignment wire in a state in which the third alignment electrodes ALE3 of the pixels PXL are connected In the alignment step of the silver light emitting devices LD, a first alignment signal, a second alignment signal, and a third alignment signal may be supplied, respectively.
  • the first alignment signal and the second alignment signal may have different waveforms, potentials and/or phases.
  • an electric field is formed between the first alignment electrode ALE1 and the second alignment electrode ALE2 so that the light emitting elements LD are formed between the first alignment electrode ALE1 and the second alignment electrode ALE2.
  • the first alignment signal and the third alignment signal may have different waveforms, potentials and/or phases.
  • an electric field is formed between the first alignment electrode ALE1 and the third alignment electrode ALE3 so that the light emitting elements LD are formed between the first alignment electrode ALE1 and the third alignment electrode ALE3.
  • the second light emitting elements LD2 may be aligned.
  • the third alignment signal may be the same as or different from the second alignment signal.
  • the alignment electrodes ALE may be disposed in the emission area EA of each pixel PXL.
  • the alignment electrodes ALE may extend to the separation area SPA through the non-emission area NEA around the light emitting area EA.
  • each alignment line eg, a first alignment line, a second alignment line, or a third alignment line
  • It may be an area separated by the alignment electrodes ALE (for example, the first alignment electrodes ALE1 , the second alignment electrodes ALE2 , or the third alignment electrodes ALE3 of the pixels PXL). and may be disposed on at least one side of each light emitting area EA.
  • each pixel PXL includes at least one separation area SPA disposed around the emission area EA (eg, two separation areas disposed above and below each emission area EA). (SPA)) may be included. Also, ends of at least one electrode constituting the light emitting unit EMU (eg, ends of the alignment electrodes ALE) may be disposed in each separation area SPA.
  • EA emission area
  • EMU alignment electrodes ALE
  • each alignment electrode ALE may have a pattern separated for each pixel PXL.
  • the first, second, and third alignment electrodes ALE1 , ALE2 , and ALE3 of each of the pixels PXL may have individually separated patterns.
  • the present invention is not limited thereto.
  • the alignment electrodes connected to the second pixel electrodes ELT2 ALE
  • ALE alignment electrodes connected to the second pixel electrodes ELT2
  • ALE third alignment electrodes ALE3 of pixels PXL
  • They may be integrally formed with each other.
  • the first alignment electrode ALE1 may be connected to a pixel circuit PXC (eg, a corresponding pixel) disposed on a circuit layer (eg, the circuit layer PCL of FIG. 22 ) via the first contact portion CNT1 . It may be electrically connected to the pixel circuit (PXC) of (PXL) and/or to the first power line (PL1).
  • the first alignment signal may be supplied to the first alignment electrode ALE1 (or the first alignment wire) through at least one wire (eg, the first power line PL1) located in the circuit layer.
  • the first contact portion CNT1 may include at least one contact hole and/or via hole.
  • the first contact portion CNT1 may be located in the non-emission area NEA located around each light emitting area EA, but the location of the first contact portion CNT1 may be changed.
  • the first contact portion CNT1 may be disposed in each emission area EA or separation area SPA.
  • the second alignment electrode ALE2 may be electrically connected to the second power line PL2 located on the circuit layer through the second contact portion CNT2.
  • the second alignment signal may be supplied to the second alignment electrode ALE2 (or the second alignment line) through the second power line PL2.
  • the third alignment electrode ALE3 may be electrically connected to the second power line PL2 located on the circuit layer through the third contact portion CNT3.
  • the second alignment signal may also be supplied to the third alignment electrode ALE3 (or the third alignment line) through the second power line PL2.
  • Each of the second contact unit CNT2 and the third contact unit CNT3 may include at least one contact hole and/or via hole.
  • the second contact unit CNT2 and the third contact unit CNT3 may be located in the non-emission area NEA located around each emission area EA, but the second contact unit CNT2 ) and the location of the third contact unit CNT3 may be changed.
  • the second contact portion CNT2 and the third contact portion CNT3 may be disposed in each of the emission area EA or separation area SPA.
  • At least one first light emitting element LD1 may be disposed between the first alignment electrode ALE1 and the second alignment electrode ALE2 .
  • a plurality of first light emitting elements LD1 may be arranged between the first alignment electrode ALE1 and the second alignment electrode ALE2 .
  • Each first light emitting element LD1 may or may not overlap the first alignment electrode ALE1 and/or the second alignment electrode ALE2 .
  • the first end EP1 of the first light emitting element LD1 may be disposed adjacent to the first alignment electrode ALE1, and the second end EP2 of the first light emitting element LD1 may be disposed adjacent to the second alignment electrode ( ALE2).
  • the first end EP1 of the first light emitting element LD1 may be electrically connected to the first pixel electrode ELT1.
  • the first end EP1 of the first light emitting element LD1 may be electrically connected to the first alignment electrode ALE1 through the first pixel electrode ELT1, and the first alignment electrode ALE1 ) may be electrically connected to the pixel circuit PXC and/or the first power line PL1.
  • the second end EP2 of the first light emitting element LD1 may be electrically connected to the third pixel electrode ELT3 and/or the second pixel electrode ELT2. In one embodiment, the second end EP2 of the first light emitting element LD1 may be electrically connected to the third pixel electrode ELT3. In addition, the second end EP2 of the first light emitting element LD1 includes a third pixel electrode ELT3, at least one second light emitting element LD2, a second pixel electrode ELT2, and a third alignment electrode ( ALE3) may be electrically connected to the second power line PL2 in turn.
  • ALE3 third alignment electrode
  • At least one second light emitting element LD2 may be disposed between the first alignment electrode ALE1 and the third alignment electrode ALE3 .
  • a plurality of second light emitting elements LD2 may be arranged between the first alignment electrode ALE1 and the third alignment electrode ALE3 .
  • Each second light emitting element LD2 may or may not overlap the first alignment electrode ALE1 and/or the third alignment electrode ALE3 .
  • the first end EP1 of the second light emitting element LD2 may be disposed to be adjacent to the first alignment electrode ALE1, and the second end EP2 of the second light emitting element LD2 may include a third alignment electrode ( ALE3) can be arranged adjacent to.
  • the first end EP1 of the second light emitting element LD2 may be electrically connected to the third pixel electrode ELT3.
  • the second end EP2 of the second light emitting element LD2 may be electrically connected to the second pixel electrode ELT2.
  • the second end EP2 of the second light emitting element LD2 may be electrically connected to the third alignment electrode ALE3 through the second pixel electrode ELT2, and the third alignment electrode ALE3 ) through which it can be electrically connected to the second power line PL2.
  • each light emitting element LD (eg, each first light emitting element LD1 or each second light emitting element LD2) has a first electrically connected to the first pixel electrode ELT1.
  • a second end EP2 electrically connected to the end EP1 and the second pixel electrode ELT2 may be included.
  • each light emitting element LD may be a subminiature (eg, nanometer to micrometer size) inorganic light emitting element using a material having an inorganic crystal structure.
  • each light emitting device LD may be a subminiature inorganic light emitting device manufactured by growing a nitride-based semiconductor or a phosphide-based semiconductor.
  • the type, size, shape, structure, and/or number of light emitting devices LD constituting each light emitting unit EMU may be changed.
  • the light emitting devices LD may be prepared in the form of a light emitting device mixture (or light emitting device ink) by being dispersed in a solution, and may be supplied to each light emitting area EA by an inkjet method or a slit coating method.
  • alignment signals are applied to the alignment electrodes ALE (or alignment wires) of the pixels PXL simultaneously with or after the supply of the light emitting elements LD, an electric field is generated between the alignment electrodes ALE. This is formed so that the light emitting elements LD can be aligned.
  • the solvent may be removed through a drying process or the like.
  • the first pixel electrode ELT1 (also referred to as a “first electrode”) may be disposed on the first end portions EP1 of the first light emitting devices LD1, and may be disposed on the first light emitting devices LD1. It may be electrically connected to the first end portions EP1.
  • the first pixel electrode ELT1 is directly on the first ends EP1 of the first light emitting elements LD1 to contact the first ends EP1 of the first light emitting elements LD1. can be placed as
  • the first pixel electrode ELT1 may overlap the first alignment electrode ALE1 and be electrically connected to the first alignment electrode ALE1 through the fourth contact portion CNT4 . Also, the first pixel electrode ELT1 may be electrically connected to the pixel circuit PXC and/or the first power line PL1 through the first alignment electrode ALE1. In another embodiment, the first pixel electrode ELT1 may be electrically connected to the pixel circuit PXC and/or the first power line PL1 without passing through the first alignment electrode ALE1.
  • the third pixel electrode ELT3 may be disposed on the second ends EP2 of the first light emitting elements LD1 and the first ends EP1 of the second light emitting elements LD2, and It may be electrically connected to the second ends EP2 of the first light emitting elements LD1 and the first ends EP1 of the second light emitting elements LD2.
  • the third pixel electrode ELT3 contacts the second ends EP2 of the first light emitting elements LD1 and the first ends EP1 of the second light emitting elements LD2. It may be directly disposed on the second ends EP2 of the light emitting elements LD1 and the first ends EP1 of the second light emitting elements LD2.
  • the third pixel electrode ELT3 may be an intermediate electrode for electrically connecting the first light emitting elements LD1 and the second light emitting elements LD2. In one embodiment, the third pixel electrode ELT3 may overlap a portion of each of the first and second alignment electrodes ALE1 and ALE2, but is not limited thereto.
  • the second pixel electrode ELT2 (also referred to as “second electrode”) may be disposed on the second ends EP2 of the second light emitting devices LD2, and may be disposed on the second light emitting devices LD2. It may be electrically connected to the second end portions EP2 .
  • the second pixel electrode ELT2 is directly on the second ends EP2 of the second light emitting elements LD2 to contact the second ends EP2 of the second light emitting elements LD2. can be placed as
  • the second pixel electrode ELT2 may overlap the third alignment electrode ALE3 and be electrically connected to the third alignment electrode ALE3 through the fifth contact portion CNT5. Also, the second pixel electrode ELT2 may be electrically connected to the second power line PL2 through the third alignment electrode ALE3. In another embodiment, the second pixel electrode ELT2 may be electrically connected to the second power line PL2 without passing through the third alignment electrode ALE3.
  • the pixel electrodes ELT may be formed separately from each other in each light emitting area EA. .
  • at least one pixel electrode ELT may extend from each emission area EA to the non-emission area NEA and/or the separation area SPA.
  • the first pixel electrode ELT1 and the second pixel electrode ELT2 may extend from the emission area EA to the non-emission area NEA and the separation area SPA, respectively, and the separation area ( SPA) may be electrically connected to the first alignment electrode ALE1 and the third alignment electrode ALE3, respectively.
  • the third pixel electrode ELT3 may be formed only in each light emitting area EA or a portion may be located in the non-emitting area NEA.
  • the position, size, shape, mutual arrangement structure of the pixel electrodes ELT, and/or positions of the fourth and fifth contact portions CNT4 and CNT5 may be variously changed according to embodiments.
  • Bank patterns BNP may be disposed under the alignment electrodes ALE to overlap a portion of the alignment electrodes ALE.
  • the bank patterns BNP may include a first bank pattern BNP1 overlapping portions of the first alignment electrode ALE1 , the second alignment electrode ALE2 , and the third alignment electrode ALE3 , respectively;
  • a second bank pattern BNP2 and a third bank pattern BNP3 may be included.
  • at least one bank pattern BNP may extend to the non-emission area NEA around the emission area EA, but is not limited thereto.
  • Portions of the alignment electrodes ALE may protrude in an upper direction (eg, in the third direction DR3 ) of the pixel PXL by the bank patterns BNP. Accordingly, the area in which the light emitting devices LD are aligned can be easily controlled, and among the light emitted from the light emitting devices LD, light emitted at a low angle toward the bank patterns BNP is controlled by the pixel PXL. ), the light efficiency of the pixel PXL may be increased.
  • At least two neighboring pixels PXL may share at least one bank pattern BNP.
  • the second bank pattern BNP2 may be integrally formed with the third bank pattern BNP3 of the neighboring pixel PXL (eg, the right neighboring pixel) in the first direction DR1 .
  • the third bank pattern BNP2 may be integrally formed with the second bank pattern BNP2 of another pixel (eg, a left neighboring pixel) adjacent in the first direction DR1 .
  • the position, structure, number, and/or shape of the bank patterns BNP may be variously changed according to embodiments.
  • a non-emission area NEA may be disposed around each light emitting area EA and/or each separation area SPA.
  • a first bank BNK1 may be disposed in the non-emission area NEA.
  • the first bank BNK1 may include a first opening OPA1 corresponding to each light emitting area EA and may surround the light emitting area EA. Also, the first bank BNK1 may include second openings OPA2 corresponding to the separation areas SPA and may surround the separation areas SPA. For example, the first bank BNK1 may include a plurality of openings OPA corresponding to each light emitting area EA and each separation area SPA.
  • the first bank BNK1 may include at least one light blocking and/or reflective material.
  • the first bank BNK1 may include at least one black matrix material and/or a color filter material having a specific color. Accordingly, light leakage between adjacent pixels PXL may be prevented.
  • the first bank BNK1 may define each light emitting area EA to which the light emitting elements LD are to be supplied. For example, since the light emitting areas EA of the pixels PXL are separated and partitioned by the first bank BNK1, a desired type and/or amount of the light emitting element mixture may be supplied to each light emitting area EA.
  • the first bank BNK1 may include a hydrophobic surface.
  • the first bank BNK1 by forming the first bank BNK1 itself in a hydrophobic pattern using a hydrophobic material or forming a hydrophobic film made of a hydrophobic material on the first bank BNK1, the first bank BNK1 has a hydrophobic property. It can be formed to have a surface.
  • the first bank BNK1 may be formed using a hydrophobic organic insulating material having a large contact angle, such as polyacrylate, and thus the first bank BNK1 may be formed in a hydrophobic pattern. there is. Accordingly, the light emitting element mixture may stably flow into the light emitting area EA.
  • FIG. 22 is a cross-sectional view illustrating a display device DD according to an exemplary embodiment.
  • FIG. 22 illustrates an exemplary embodiment of a cross section of the display device DD, centering on a cross section of the pixel PXL corresponding to lines II to II' of FIG. 21 .
  • the display device DD may include a base layer BSL, a circuit layer PCL, and a display layer DPL.
  • the circuit layer PCL and the display layer DPL may be provided to overlap each other on the base layer BSL.
  • the circuit layer PCL and the display layer DPL may be sequentially disposed on one surface of the base layer BSL.
  • the display device DD may further include a color filter layer CFL and/or an encapsulation layer ENC (or a protective layer) disposed on the display layer DPL.
  • the color filter layer (CFL) and/or the encapsulation layer (ENC) may be directly formed on one surface of the base layer (BSL) on which the circuit layer (PCL) and the display layer (DPL) are formed. Not limited.
  • the base layer BSL may be a substrate or film made of a hard or flexible material.
  • the base layer BSL may include at least one insulating material that is transparent or opaque, and may have a single-layer or multi-layer structure.
  • the circuit layer PCL may be provided on one surface of the base layer BSL.
  • the circuit layer PCL may include circuit elements constituting the pixel circuit PXC of each pixel PXL.
  • a plurality of circuit elements eg, transistors M and capacitors Cst constituting each pixel circuit PXC
  • any one transistor M provided in each pixel circuit PXC (eg, a first transistor M including a lower metal layer BML) is included in FIG.
  • Transistor M1 will be shown as an example.
  • the circuit layer PCL may include various signal lines and power lines connected to the pixels PXL.
  • the circuit layer PCL may include scan lines SL, control lines SSL, data lines DL, sensing lines SENL connected to the pixels PXL, and/or first and second power supplies. It may include lines PL1 and PL2.
  • FIG. 22 exemplarily illustrates the wirings LI positioned on the same layer (eg, the first conductive layer) as the lower metal layer BML as an example of wirings that may be arranged on the circuit layer PCL. do it with Each wiring LI may be one of signal lines and power lines connected to the pixels PXL. In one embodiment, at least one signal line and/or power line may be disposed on another layer of the circuit layer PCL.
  • the circuit layer PCL may include a plurality of insulating layers.
  • the circuit layer PCL may include a buffer layer BFL, a gate insulating layer GI, an interlayer insulating layer ILD, and/or a passivation layer PSV sequentially disposed on one surface of the base layer BSL.
  • a buffer layer BFL a buffer layer BFL
  • a gate insulating layer GI a gate insulating layer GI
  • ILD interlayer insulating layer
  • PSV passivation layer sequentially disposed on one surface of the base layer BSL.
  • the circuit layer PCL is disposed on the base layer BSL and may include a first conductive layer including the lower metal layer BML of the first transistor M1.
  • the first conductive layer may be disposed between the base layer BSL and the buffer layer BFL, and may cover the lower metal layer BML of the first transistor M1 provided in each pixel circuit PXC.
  • the lower metal layer BML of the first transistor M1 may overlap the gate electrode GE and the semiconductor pattern SCP of the first transistor M1.
  • the first conductive layer may further include at least one wiring LI.
  • the first conductive layer may include at least some wires LI among wires extending in the second direction DR2 in the display area DA.
  • the first conductive layer includes sensing lines SENL and data lines DL connected to the pixels PXL, and a first power line PL1 (or mesh-type first power line PL1). a first sub-power line in a second direction constituting the second power supply line) and/or a second power supply line PL2 (or a second sub-power supply line in a second direction constituting the mesh-type second power supply line PL2). .
  • a buffer layer BFL may be disposed on one surface of the base layer BSL including the first conductive layer.
  • the buffer layer BFL may prevent diffusion of impurities into each circuit element.
  • a semiconductor layer may be disposed on the buffer layer BFL.
  • the semiconductor layer may include the semiconductor pattern SCP of each transistor M.
  • the semiconductor pattern SCP includes a channel region overlapping the gate electrode GE of the corresponding transistor M, and first and second conductive regions (eg, source and drain regions) disposed on both sides of the channel region.
  • the semiconductor pattern SCP may be a semiconductor pattern made of polysilicon, amorphous silicon, or an oxide semiconductor.
  • a gate insulating layer GI may be disposed on the semiconductor layer.
  • a second conductive layer may be disposed on the gate insulating layer GI.
  • the second conductive layer may include a gate electrode GE of each transistor M.
  • the second conductive layer may further include one electrode and/or a bridge pattern of the capacitor Cst provided in the pixel circuit PXC.
  • the second conductive layer may include at least one conductive pattern constituting the at least one power line and/or signal line. may further include.
  • An interlayer insulating layer may be disposed on the second conductive layer.
  • a third conductive layer may be disposed on the interlayer insulating layer ILD.
  • the third conductive layer may include the source electrode SE and the drain electrode DE of each transistor M.
  • the source electrode SE may be connected to one region (eg, a source region) of the semiconductor pattern SCP included in the corresponding transistor M through at least one contact hole CH
  • the drain electrode DE may It may be connected to another region (eg, a drain region) of the semiconductor pattern SCP included in the corresponding transistor M through at least one other contact hole CH.
  • the third conductive layer may further include another electrode of the capacitor Cst included in the pixel circuit PXC, predetermined wires, and/or a bridge pattern.
  • the third conductive layer may include at least some of the wires extending in the first direction DR1 in the display area DA.
  • the third conductive layer configures scan lines SL, control lines SSL, and first power line PL1 (or mesh-type first power line PL1) connected to pixels PXL. a first direction first sub power line) and/or a second power line PL2 (or a first direction second sub power line constituting the mesh-type second power line PL2).
  • the third conductive layer may include at least one conductive pattern constituting the at least one power line and/or signal line. may further include.
  • Each of the conductive patterns, electrodes and/or wires constituting the first to third conductive layers may have conductivity by including at least one conductive material, and the material is not particularly limited.
  • each of the conductive patterns, electrodes and/or wirings constituting the first to third conductive layers may include molybdenum (Mo), aluminum (Al), platinum (Pt), palladium (Pd), silver (Ag), Magnesium (Mg), Gold (Au), Nickel (Ni), Neodymium (Nd), Iridium (Ir), Chromium (Cr), Titanium (Ti), Tantalum (Ta), Tungsten (W), Copper (Cu) It may include one or more selected metals, and may also include various types of conductive materials.
  • a passivation layer PSV may be disposed on the third conductive layer.
  • Each of the buffer layer (BFL), gate insulating layer (GI), interlayer insulating layer (ILD), and passivation layer (PSV) may be composed of a single layer or multiple layers, and may include at least one inorganic insulating material and/or an organic insulating material. can include In one embodiment, each of the buffer layer (BFL), the gate insulating layer (GI), and the interlayer insulating layer (ILD) is silicon nitride (SiN x ), silicon oxide (SiO x ), or silicon oxynitride (SiO x N y ). It may include various kinds of inorganic insulating materials including the like.
  • the passivation layer PSV may include at least one organic insulating layer including at least one organic insulating material. In one embodiment, the passivation layer PSV may be disposed on at least the entire display area DA, and may planarize the surface of the circuit layer PCL.
  • a display layer DPL may be disposed on the passivation layer PSV.
  • the display layer DPL may include the light emitting unit EMU of each pixel PXL.
  • the display layer DPL includes alignment electrodes ALE disposed in the light emitting area EA of each pixel PXL, at least one light emitting element LD, and pixel electrodes ELT. can do.
  • each light emitting unit EMU may include a plurality of light emitting elements LD.
  • the display layer DPL may further include insulating patterns and/or insulating layers sequentially disposed on one surface of the base layer BSL on which the circuit layer PCL is formed.
  • the display layer DPL may include bank patterns BNP, a first insulating layer INS1 , a first bank BNK1 , a second insulating layer INS2 , a third insulating layer INS3 , and a second insulating layer INS3 .
  • a second bank BNK2 and/or a fourth insulating layer INS4 may be included.
  • the display layer DPL may selectively further include a light conversion layer CCL.
  • the bank patterns BNP may be disposed on the passivation layer PSV.
  • the bank patterns BNP may be disposed below the alignment electrodes ALE to overlap a portion of each of the alignment electrodes ALE.
  • the alignment electrodes ALE may protrude from the periphery of the light emitting elements LD toward the upper side of the pixel PXL (eg, in the third direction DR3 ).
  • the bank patterns BNP and the alignment electrodes ALE thereon may form a reflective protruding pattern around the light emitting elements LD. Accordingly, light efficiency of the pixel PXL may be improved.
  • the bank patterns BNP may be single-layer or multi-layer insulating patterns including an inorganic insulating material and/or an organic insulating material.
  • Alignment electrodes ALE may be disposed on the bank patterns BNP.
  • Alignment electrodes ALE may include at least one conductive material.
  • each alignment electrode ALE may include silver (Ag), magnesium (Mg), aluminum (Al), platinum (Pt), palladium (Pd), gold (Au), nickel (Ni), or neodymium (Nd).
  • ITO Indium Tin Oxide
  • ITO Indium Tin Oxide
  • IZO Indium Zinc Oxide
  • ITZO Indium Tin Zinc Oxide
  • ZnO Zinc Oxide
  • AZO Aluminum doped Zinc Oxide
  • GZO Gallium doped Zinc Oxide
  • ZTO Zinc Tin Oxide
  • GTO Gallium Tin Oxide
  • conductive material of a conductive oxide such as FTO (Fluorine doped Tin Oxide), and a conductive polymer such as PEDOT, but is not limited thereto.
  • the alignment electrodes ALE may include other conductive materials such as carbon nanotubes or graphene. That is, the alignment electrodes ALE may have conductivity by including at least one of various conductive materials. Also, the alignment electrodes ALE may include the same or different conductive materials.
  • Each alignment electrode ALE may be composed of a single layer or multiple layers.
  • each alignment electrode ALE may include a reflective electrode layer including a reflective conductive material (eg, metal), and may be composed of a single-layer or multi-layered electrode.
  • a first insulating layer INS1 may be disposed on the alignment electrodes ALE.
  • the first insulating layer INS1 may include a contact hole for connecting at least one of the alignment electrodes ALE to any one pixel electrode ELT.
  • the first insulating layer INS1 may include contact holes constituting the fourth to fifth contact portions CNT4 and CNT5 of FIG. 21 .
  • the first insulating layer INS1 may include a single layer or multiple layers, and may include an inorganic insulating material and/or an organic insulating material.
  • the first insulating layer INS1 may include at least one type of inorganic insulating material including silicon nitride (SiN x ), silicon oxide (SiO x ), or silicon oxynitride (SiO x N y ). .
  • the alignment electrodes ALE are covered by the first insulating layer INS1, it is possible to prevent the alignment electrodes ALE from being damaged in a subsequent process. Also, it is possible to prevent occurrence of a short circuit defect due to improper connection between the alignment electrodes ALE and the light emitting elements LD.
  • a first bank BNK1 may be disposed in the display area DA on which the alignment electrodes ALE and the first insulating layer INS1 are formed.
  • the first bank BNK1 may be formed in the non-emission area NEA to surround the emission area EA of each pixel PXL.
  • Light emitting elements LD may be supplied to each light emitting area EA surrounded by the first bank BNK1.
  • the light emitting elements LD are aligned with the alignment electrodes ALE by alignment signals applied to the alignment electrodes ALE (or alignment wires before being separated into the alignment electrodes ALE of each pixel PXL). ) can be aligned between.
  • the pixel PXL includes a first alignment electrode ALE1 located in the center and second and third alignment electrodes ALE2 and ALE3 located on both sides of the first alignment electrode ALE1.
  • At this time, at least one first light emitting element LD1 may be aligned between the first alignment electrode ALE1 and the second alignment electrode ALE2, and the first alignment electrode ALE1 and the third alignment electrode ALE3 ), at least one second light emitting device LD2 may be aligned.
  • a second insulating layer INS2 may be disposed on a portion of the light emitting elements LD.
  • the second insulating layer INS2 exposes the first and second ends EP1 and EP2 of the light emitting elements LD aligned in the light emitting area EA of the corresponding pixel PXL. It may be locally disposed on one portion including the central portion of the light emitting elements LD.
  • the second insulating layer INS2 may be formed over the entire display area DA including the plurality of pixel areas, and the first end EP1 and the second insulating layer INS2 of each of the light emitting devices LD. Contact holes exposing the end EP2 may be included.
  • the second insulating layer INS2 may include a single layer or multiple layers, and may include at least one inorganic insulating material and/or an organic insulating material.
  • the second insulating layer INS2 may include silicon nitride (SiN x ), silicon oxide (SiO x ), silicon oxynitride (SiO x N y ), aluminum oxide (Al x O y ), a photoresist material, or the like. It may include various types of organic and/or inorganic insulating materials including.
  • Different pixel electrodes ELT are disposed on both ends of the light emitting elements LD not covered by the second insulating layer INS2, for example, the first and second ends EP1 and EP2. / or may be formed.
  • the first pixel electrode ELT1 may be disposed on the first end EP1 of the first light emitting element LD1
  • the third pixel electrode ELT1 may be disposed on the second end EP2 of the first light emitting element LD1.
  • a portion of the electrode ELT3 may be disposed.
  • Another part of the third pixel electrode ELT3 may be disposed on the first end EP1 of the second light emitting element LD2, and the second pixel electrode ELT3 may be disposed on the second end EP2 of the second light emitting element LD2.
  • An electrode ELT2 may be disposed.
  • the first pixel electrode ELT1 may be electrically connected to the first alignment electrode ALE1 through at least one contact portion (eg, the fourth contact portion CNT4 of FIG. 21 ).
  • the second pixel electrode ELT2 may be electrically connected to the third alignment electrode ALE3 through at least one contact portion (eg, the fifth contact portion CNT5 of FIG. 21 ).
  • the third pixel electrode ELT3 may electrically connect at least one first light emitting element LD1 and at least one second light emitting element LD2 to each other.
  • the first alignment electrode ALE1 of each pixel PXL is connected to the first transistor of the corresponding pixel PXL through at least one contact portion (eg, the first contact portion CNT1 of FIG. 21 ). It can be electrically connected to (M1).
  • the second and third alignment electrodes ALE2 and ALE3 each have a second contact portion (eg, the second contact portion CNT2 and the third contact portion CNT3 of FIG. 21 ) through at least one contact portion. It may be electrically connected to the power line PL2.
  • the first pixel electrode ELT1 may be disposed on the first alignment electrode ALE1 to overlap a portion of the first alignment electrode ALE1, and the second pixel electrode ELT2 may include a third alignment electrode ( It may be disposed above the third alignment electrode ALE3 so as to overlap a portion of ALE3).
  • the third pixel electrode ELT3 is disposed above the first alignment electrode ALE1 and the second alignment electrode ALE2 so as to overlap the other portion of the first alignment electrode ALE1 and the second alignment electrode ALE2. It can be.
  • the first pixel electrode ELT1 may be electrically connected to the first end EP1 of the first light emitting device LD1
  • the second pixel electrode ELT2 may be connected to the second light emitting device LD2. It may be electrically connected to the second end EP2.
  • the third pixel electrode ELT3 may be electrically connected to the second end EP2 of the first light emitting element LD1 and the first end EP1 of the second light emitting element LD2.
  • the first pixel electrode ELT1 , the second pixel electrode ELT2 , and/or the third pixel electrode ELT3 may be formed on the same or different layers.
  • the first and second pixel electrodes ELT1 and ELT2 may be formed on the same layer
  • the third pixel electrode ELT3 may be formed with the first and second pixel electrodes ELT1 and ELT2.
  • the first and second pixel electrodes ELT1 and ELT2 and the third pixel electrode ELT3 may be disposed on different layers with the third insulating layer INS3 interposed therebetween.
  • all of the first to third electrodes ELT1 to ELT3 may be formed on the same layer.
  • the pixel PXL may not include the third insulating layer INS3.
  • the mutual positions and/or formation order of the pixel electrodes ELT may be variously changed according to embodiments.
  • each pixel PXL when each pixel PXL includes a light emitting unit EMU having a parallel structure or when each pixel PXL includes a single light emitting element LD, the pixel PXL ) may not include the third pixel electrode ELT3.
  • the first pixel electrode ELT1 may be disposed on the first ends EP1 of the light emitting elements LD, and the second pixel electrode ELT2 may be disposed on the second ends of the light emitting elements LD. It may be disposed on the fields EP2.
  • the pixel electrodes ELT may include at least one conductive material.
  • the pixel electrodes ELT may include a transparent conductive material through which light emitted from the light emitting elements LD may pass.
  • the display device DD may include a light conversion layer CCL disposed on the light emitting unit EMU of each pixel PXL.
  • the light conversion layer CCL may be provided in each light emitting area EA to be positioned above the light emitting elements LD of each pixel PXL.
  • the display device DD may further include a second bank BNK2 disposed in the non-emission area NEA to overlap the first bank BNK1.
  • the second bank BNK2 may define (or partition) each light emitting area EA in which the light conversion layer CCL is to be formed.
  • the second bank BNK2 may be integrated with the first bank BNK1.
  • the second bank BNK2 may include a light blocking and/or reflective material such as a black matrix material.
  • the second bank BNK2 may include the same or different material as the first bank BNK1.
  • the light conversion layer CCL includes wavelength conversion particles (or color conversion particles) for converting the wavelength and/or color of light emitted from the light emitting elements LD, and emission from the light emitting elements LD. It may include at least one of light scattering particles (SCT) for increasing the light emission efficiency of the pixel (PXL) by scattering the light.
  • SCT light scattering particles
  • each light conversion layer CCL may be disposed on each light emitting unit EMU.
  • Each light conversion layer (CCL) includes wavelength conversion particles such as at least one kind of quantum dots (QDs) (eg, red, green and/or blue quantum dots), and/or light scattering particles (SCT). can include
  • a light conversion layer (CCL) including red (or green) quantum dots (QD) for converting blue light into red (or green) light is disposed. It can be.
  • the light conversion layer CCL may further include light scattering particles SCT.
  • a fourth insulating layer INS4 may be formed on one surface of the base layer BSL including the light emitting units EMU and/or the light conversion layers CCL of the pixels PXL.
  • the fourth insulating layer INS4 may include at least one organic insulating layer.
  • the fourth insulating layer INS4 may be disposed on at least the entire display area DA, and may substantially planarize the surface of the display layer DPL. Also, the fourth insulating layer INS4 may protect the light emitting units EMU and/or the light conversion layers CCL of the pixels PXL.
  • a color filter layer (CFL) may be disposed on the fourth insulating layer (INS4).
  • the color filter layer CFL may include color filters CF corresponding to the colors of the pixels PXL.
  • the color filter layer CFL may include the first color filter CF1 disposed in the emission area EA of the first color pixel PXL1 and the emission area EA of the second color pixel PXL2. and a second color filter CF2 disposed in the light emitting area EA of the third color pixel PXL3.
  • Each color filter CF may be provided on the fourth insulating layer INS4 to overlap the light emitting unit EMU of the corresponding pixel PXL.
  • the first, second, and third color filters CF1 , CF2 , and CF3 may be disposed to overlap each other in the non-emission area NEA.
  • the first, second, and third color filters CF1 , CF2 , and CF3 are separated from each other and formed above the emission area EA of each pixel PXL, and the first, second, and third color filters CF1 , CF2 , and CF3 are separated from each other.
  • a separate light blocking pattern or the like may be disposed between the three color filters CF1 , CF2 , and CF3 .
  • An encapsulation layer ENC may be disposed on the color filter layer CFL.
  • the encapsulation layer ENC may include a fifth insulating layer INS5.
  • the fifth insulating layer INS5 may include at least one organic insulating layer including at least one organic insulating material, and may be configured as a single layer or multiple layers.
  • the fifth insulating layer INS5 may be formed over at least the display area DA to cover the circuit layer PCL, the display layer DPL, and/or the color filter layer CFL, and the display device DD surface can be flattened.
  • FIG. 23 is an enlarged cross-sectional view of one area of the pixel PXL shown in FIG. 22 .
  • FIG. 23 is an enlarged cross-sectional view of one area (eg, AR area of FIG. 22 ) of the pixel PXL with the first light emitting element LD1 as the center.
  • the light emitting elements LD included in the pixels PXL may be light emitting elements LD having substantially the same or similar type and/or structure.
  • the second light emitting device LD2 may be a light emitting device LD having the same type and/or structure as the first light emitting device LD1.
  • FIG. 23 illustrates an example in which the pixel PXL of FIG. 22 includes the light emitting device LD according to the example of FIGS. 1 and 2
  • the present invention is not limited thereto.
  • the pixel PXL is a light emitting device LD according to any one of the embodiments of FIGS. 3 to 7 or a combination of at least two of the embodiments of FIGS. 2 to 7 . It may also include light emitting element(s) (LD) having a shape and/or structure applied as .
  • LD light emitting element(s)
  • each light emitting element LD included in the pixel PXL is sequentially disposed in a direction from the second end EP2 to the first end EP1 in the first semiconductor layer ( SCL1), a light emitting layer EML, a second semiconductor layer SCL2, and an electrode layer ETL.
  • each light emitting element LD may include an insulating film INF surrounding side surfaces of the first semiconductor layer SCL1, the light emitting layer EML, the second semiconductor layer SCL2, and the electrode layer ETL. .
  • the electrode layer ETL has a first surface S1 adjacent to the second semiconductor layer SCL2 (eg, in contact with the second semiconductor layer SCL2) and a first surface S1 facing the first surface S1. ), and a side surface S3 connecting the first surface S1 and the second surface S2.
  • the side surface S3 of the electrode layer ETL may have an inclination corresponding to an angle ⁇ ranging from approximately 75° to 90° with respect to the first surface S1 of the electrode layer ETL.
  • the insulating film INF may completely cover the side surfaces of the light emitting layer EML and the second semiconductor layer SCL2, and may at least partially cover the side surfaces of the electrode layer ETL and the first semiconductor layer SCL1.
  • the insulating film INF may expose portions of the electrode layer ETL and the first semiconductor layer SCL1 at the first end EP1 and the second end EP2 of the light emitting element LD, respectively.
  • the electrode layer ETL may be electrically connected to the first pixel electrode ELT1.
  • the electrode layer ETL directly contacts the first pixel electrode ELT1 at the first end EP1 of the light emitting element LD where the second insulating layer INS2 is not provided, and the first pixel electrode ( ELT1) can be electrically connected.
  • the electrode layer ETL may directly contact the second semiconductor layer SCL2 on the first surface S1.
  • the side surface S3 of the electrode layer ETL may be covered by the insulating film INF at least in a portion corresponding to the first surface S1.
  • the insulating film INF may surround a portion of the side surface S3 of the electrode layer ETL located around the first surface S1 of the electrode layer ETL. Another part of the second surface S2 and the side surface S3 of the electrode layer ETL positioned around the second surface S2 may be exposed.
  • the first semiconductor layer SCL1 may be electrically connected to the third pixel electrode ELT3 (and/or the second pixel electrode ELT2).
  • the first semiconductor layer SCL1 directly contacts the third pixel electrode ELT3 at the second end EP2 of the light emitting element LD where the second insulating layer INS2 is not provided, thereby forming the third pixel electrode ELT3. It may be electrically connected to the pixel electrode ELT3.
  • FIGS. 24 to 26 are cross-sectional views illustrating a method of manufacturing a pixel PXL according to an embodiment of the present invention.
  • FIGS. 24 to 26 during a pixel process for manufacturing the pixel PXL according to the embodiment of FIGS. 22 and 23 , at least one light emitting element LD is disposed in each pixel PXL.
  • a method of forming the second insulating layer INS2 on the light emitting element LD is sequentially shown.
  • At least one light emitting device LD may be aligned and/or disposed.
  • a plurality of light emitting devices LD may be supplied to each light emitting area EA defined by the first bank BNK1 by using an inkjet method or a slit coating method.
  • the light emitting elements LD may be aligned between the alignment electrodes ALE by applying respective alignment signals to the alignment electrodes ALE.
  • the second insulating layer INS2 may be formed in the display area DA where the light emitting elements LD are aligned in the light emitting area EA of each pixel PXL.
  • the second insulating layer INS2 may be primarily formed over the entire display area DA.
  • the second insulating layer INS2 may be etched to expose the first and second ends EP1 and EP2 of each of the light emitting devices LD.
  • the second insulating layer INS2 is formed at the first and second ends EP1 and EP2 of each of the light emitting devices LD so that the electrode layer ETL and the first semiconductor layer SCL1 are exposed. can be patterned.
  • at least one pair of light emitting elements LD is formed by forming pixel electrodes ELT on each of the first and second ends EP1 and EP2 of the light emitting elements LD. It may be electrically connected between the pixel electrodes ELT.
  • the insulating film INF is formed on the first and second ends EP1 and EP2 of the light emitting element LD and/or in the surrounding area. It can be etched by some thickness.
  • a region eg, an electrode layer
  • a bonding surface between the second semiconductor layer SCL2 and the electrode layer ETL is controlled by controlling the side slope of the electrode layer ETL.
  • the insulating film INF may be formed to a thickness equal to or greater than a thickness corresponding to a process margin (eg, an overetching margin) in a subsequent process. Accordingly, even after etching of the second insulating layer INS2 is completed, the second insulating layer SCL2 may be completely covered by the insulating film INF.
  • a process margin eg, an overetching margin
  • short defects eg, short defects that may occur through the second semiconductor layer SCL2 due to exposure of the second semiconductor layer SCL2 may be prevented, and light emission may be prevented.
  • the element LD may be stably connected between the pixel electrodes ELT. Accordingly, a defect (eg, a dark spot defect) of the pixel PXL due to a short circuit defect through the light emitting element LD may be prevented.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Devices (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명의 일 실시예에 의한 발광 소자는, 제1 반도체층; 상기 제1 반도체층 상에 배치된 발광층; 상기 발광층 상에 배치된 제2 반도체층; 상기 제2 반도체층 상에 배치된 전극층; 및 상기 제1 반도체층, 상기 발광층 및 상기 제2 반도체층의 측면을 감싸며, 상기 전극층이 배치된 발광 소자의 일 단부에서 상기 전극층의 일 부분을 감싸는 절연 피막을 포함할 수 있다. 상기 전극층은, 상기 제2 반도체층에 인접한 제1 면; 상기 제1 면과 대향하며, 상기 제1 면의 폭보다 작은 폭을 가지는 제2 면; 및 상기 제1 면과 상기 제2 면을 연결하며, 상기 제1 면에 대하여 75° 내지 90° 범위의 각도에 대응하는 경사를 가지는 측면을 포함할 수 있다.

Description

발광 소자 및 이를 포함한 표시 장치, 및 발광 소자의 제조 방법
본 발명의 실시예는 발광 소자 및 이를 포함한 표시 장치, 및 발광 소자의 제조 방법에 관한 것이다.
최근, 정보 디스플레이에 대한 관심이 고조되고 있다. 이에 따라, 표시 장치에 대한 연구 개발이 지속적으로 이루어지고 있다.
본 발명이 이루고자 하는 기술적 과제는 쇼트 결함을 방지할 수 있는 발광 소자 및 이를 포함한 표시 장치, 및 발광 소자의 제조 방법을 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
본 발명의 일 실시예에 의한 발광 소자는, 제1 반도체층; 상기 제1 반도체층 상에 배치된 발광층; 상기 발광층 상에 배치된 제2 반도체층; 상기 제2 반도체층 상에 배치된 전극층; 및 상기 제1 반도체층, 상기 발광층 및 상기 제2 반도체층의 측면을 감싸며, 상기 전극층이 배치된 발광 소자의 일 단부에서 상기 전극층의 일 부분을 감싸는 절연 피막을 포함할 수 있다. 상기 전극층은, 상기 제2 반도체층에 인접한 제1 면; 상기 제1 면과 대향하며, 상기 제1 면의 폭보다 작은 폭을 가지는 제2 면; 및 상기 제1 면과 상기 제2 면을 연결하며, 상기 전극층의 상기 제1 면에 대하여 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가지는 측면을 포함할 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 발광층 및 상기 제2 반도체층의 측면을 완전히 감쌀 수 있다.
일 실시예에서, 상기 전극층은, 상기 제1 면에서 상기 제2 반도체층과 직접적으로 전기적으로 접속할 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 전극층의 상기 제1 면의 주변에 배치된 상기 전극층의 상기 측면의 일 부분을 감쌀 수 있고, 상기 전극층의 상기 제2 면, 및 상기 전극층의 상기 측면의 나머지 부분을 노출할 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 제1 반도체층의 하부면을 노출할 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 발광 소자의 상기 일 단부에서 균일한 두께를 가질 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 제1 반도체층, 상기 발광층 및 상기 제2 반도체층을 감싸는 부분에서 상기 제1 반도체층, 상기 발광층 및 상기 제2 반도체층 각각의 측면의 형상에 대응하는 표면 프로파일을 가질 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 발광 소자의 상기 일 단부에서 상기 전극층의 상기 측면의 형상에 대응하는 표면 프로파일을 가질 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 발광 소자의 상기 일 단부에서 점진적으로 변화되는 두께를 가질 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 발광 소자의 상기 일 단부에서 상기 발광층에 근접할수록 증가되는 두께를 가질 수 있다.
일 실시예에서, 상기 제1 반도체층은, 상기 발광층에 인접한 제1 부분 및 상기 제1 부분을 제외한 제2 부분을 포함하고, 상기 제1 부분의 폭이 상기 제2 부분의 폭보다 클 수 있다.
일 실시예에서, 상기 절연 피막에서, 상기 제1 반도체층의 상기 제2 부분을 둘러싸는 부분의 두께는 상기 제1 반도체층의 상기 제1 부분을 둘러싸는 부분의 두께보다 클 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 전극층의 상기 제1 면에 대응하는 부분에서 10nm 이상의 두께를 가질 수 있다.
본 발명의 일 실시예에 의한 표시 장치는, 제1 전극 및 제2 전극과, 상기 제1 전극에 전기적으로 연결되는 제1 단부 및 상기 제2 전극에 전기적으로 연결되는 제2 단부를 포함한 발광 소자를 포함하는 화소를 포함할 수 있다. 상기 발광 소자는, 상기 발광 소자의 상기 제2 단부로부터 상기 제1 단부의 방향으로 순차적으로 배치된, 제1 반도체층, 발광층, 제2 반도체층 및 전극층; 및 상기 제1 반도체층, 상기 발광층, 상기 제2 반도체층 및 상기 전극층의 측면을 감싸는 절연 피막을 포함할 수 있다. 상기 전극층은, 상기 제2 반도체층에 인접한 제1 면; 상기 제1 면과 대향하며, 상기 제1 면의 폭보다 작은 폭을 가지는 제2 면; 및 상기 제1 면과 상기 제2 면을 연결하며, 상기 상기 전극층의 제1 면에 대하여 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가지는 측면을 포함할 수 있다.
일 실시예에서, 상기 절연 피막은, 상기 발광층 및 상기 제2 반도체층의 측면을 완전히 감쌀 수 있다.
일 실시예에서, 상기 전극층은 상기 제1 면에서 상기 제2 반도체층과 직접적으로 전기적으로 접속할 수 있다. 상기 절연 피막은, 상기 전극층의 상기 제1 면의 주변에 배치된 상기 전극층의 상기 측면의 일 부분을 감쌀 수 있고, 상기 전극층의 상기 제2 면, 및 상기 전극층의 상기 측면의 나머지 부분을 노출할 수 있다.
본 발명의 일 실시예에 의한 발광 소자의 제조 방법은, 기판 상에 제1 반도체층, 발광층, 제2 반도체층 및 전극층을 순차적으로 형성하는 단계; 상기 전극층 상에 마스크층 및 식각 패턴을 순차적으로 형성하는 단계; 상기 마스크층 및 상기 식각 패턴을 이용한 식각 공정에 의해, 상기 제1 반도체층, 상기 발광층, 상기 제2 반도체층 및 상기 전극층을 포함한 적층체를 로드 형상으로 패터닝하는 단계; 상기 제1 반도체층, 상기 발광층, 상기 제2 반도체층 및 상기 전극층의 측면에 절연 피막을 형성하는 단계; 및 상기 발광 소자를 상기 기판으로부터 분리하는 단계를 포함할 수 있다. 상기 적층체를 상기 로드 형상으로 패터닝하는 단계에서, 상기 전극층의 측면이 상기 기판에 대하여 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가지도록 상기 전극층을 식각할 수 있다.
일 실시예에서, 상기 마스크층을 대략 2㎛ 이상의 두께로 형성할 수 있다.
일 실시예에서, 상기 마스크층을 형성하는 단계는, 상기 전극층 상에 대략 2㎛ 이상의 두께로 제1 마스크층을 형성하는 단계; 및 상기 제1 마스크층의 물질과 다른 물질을 사용하여, 상기 제1 마스크층 상에 대략 160㎚ 이상의 두께로 제2 마스크층을 형성하는 단계를 포함할 수 있다.
일 실시예에서, 상기 절연 피막을 형성하는 단계는, 상기 적층체를 포함한 상기 기판의 일면 상에 상기 절연 피막을 전면적으로 형성하는 단계; 및 상기 전극층의 상부면이 노출되도록 상기 절연 피막을 식각하는 단계를 포함할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 실시예들은, 일 방향을 따라 순차적으로 배치 및/또는 적층된 제1 반도체층, 발광층, 제2 반도체층 및 전극층과, 상기 제1 반도체층, 발광층, 제2 반도체층 및 전극층의 측면을 감싸는 절연 피막을 포함한 발광 소자를 제공하며, 상기 전극층의 측면은 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가질 수 있다. 또한, 본 발명의 실시예들은, 상기 발광 소자를 포함한 표시 장치, 및 상기 발광 소자의 제조 방법을 제공한다.
본 발명의 실시예들에 따르면, 전극층의 주변에서도 절연 피막을 충분한 두께로 형성할 수 있다. 예를 들어, 절연 피막은, 전극층 및 상기 전극층에 인접한 제2 반도체층의 주변에서, 후속 공정에서 발생할 수 있는 과식각 마진을 포함할 수 있을 정도의 충분한 두께로 형성될 수 있다.
이에 따라, 화소 공정 등에서 발광 소자의 절연 피막이 일부 식각되더라도 상기 절연 피막이 제2 반도체층을 안정적으로 감싸면서 발광 소자의 표면에 잔류할 수 있다. 이에 따라, 발광 소자를 통한 쇼트 결함을 방지할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 의한 발광 소자를 개략적으로 나타내는 사시도이다.
도 2는 본 발명의 일 실시예에 의한 발광 소자를 나타내는 단면도이다.
도 3 내지 도 7은 각각 본 발명의 일 실시예에 의한 발광 소자를 나타내는 단면도들이다.
도 8 내지 도 17은 본 발명의 일 실시예에 의한 발광 소자의 제조 방법을 나타내는 단면도들이다.
도 18은 본 발명의 일 실시예에 의한 표시 장치를 나타내는 평면도이다.
도 19 및 도 20은 각각 본 발명의 일 실시예에 의한 화소를 나타내는 회로도들이다.
도 21은 본 발명의 일 실시예에 의한 화소를 나타내는 평면도이다.
도 22는 본 발명의 일 실시예에 의한 표시 장치를 나타내는 단면도이다.
도 23은 도 22에 도시된 화소의 일 영역을 확대한 단면도이다.
도 24 내지 도 26은 본 발명의 일 실시예에 의한 화소의 제조 방법을 나타내는 단면도들이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에서 상세하게 설명하고자 한다. 아래의 설명에서, 단수의 표현은 문맥상 명백하게 단수만을 포함하지 않는 한, 복수의 표현도 포함한다.
본 발명은 이하에서 개시되는 실시예들에 한정되지는 않으며, 다양한 형태로 변경되어 실시될 수 있을 것이다. 또한, 이하에서 개시되는 각각의 실시예는 단독으로 실시되거나, 또는 적어도 하나의 다른 실시예와 결합되어 복합적으로 실시될 수 있을 것이다.
본 발명의 특징과 직접적으로 관계되지 않은 일부 요소는 본 발명을 명확하게 나타내기 위하여 도면에서 생략되었을 수 있다. 도면 전반에서 동일 또는 유사한 구성 요소들에 대해서는 가능한 한 동일한 참조 번호 및 부호를 부여하고, 중복되는 설명은 생략하기로 한다.
본 발명의 실시예들을 설명함에 있어서, "연결(또는, 접속)"이라 함은 물리적 및/또는 전기적인 연결(또는, 접속)을 포괄적으로 의미할 수 있다. 또한, 이는 직접적인 연결(또는, 접속) 및 간접적인 연결(또는, 접속)을 포괄적으로 의미할 수 있고, 일체형 연결(또는, 접속) 및 비일체형 연결(또는, 접속)을 포괄적으로 의미할 수 있다.
도 1은 본 발명의 일 실시예에 의한 발광 소자(LD)를 개략적으로 나타내는 사시도이다. 도 2는 본 발명의 일 실시예에 의한 발광 소자(LD)를 나타내는 단면도이다. 예를 들어, 도 2는 도 1의 Ⅰ~Ⅰ'선에 대응하는 발광 소자(LD)의 단면에 대한 일 실시예를 나타낸다.
도 1 및 도 2를 참조하면, 발광 소자(LD)는, 일 방향(일 예로, 길이 방향 또는 두께 방향)을 따라 순차적으로 배치 및/또는 적층된 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)을 포함할 수 있다. 일 실시예에서, 발광 소자(LD)는 적어도 하나의 다른 반도체층(일 예로, 발광층(EML)의 상부 및/또는 하부에 배치된 적어도 하나의 다른 반도체층) 및/또는 적어도 하나의 전극층(일 예로, 제1 반도체층(SCL1)의 주변에 배치된 전극층)을 더 포함할 수도 있다.
일 실시예에서, 발광 소자(LD)는 로드(rod) 형상으로 제공될 수 있다. 본 발명의 실시예를 설명함에 있어서, 로드 형상이라 함은 원 기둥 형상 또는 다각 기둥 형상 등을 비롯한 다양한 형태의 로드 형상(rod-like shape) 또는 바 형상(bar-like shape)을 포함할 수 있고, 그 단면의 형상이 특별히 한정되지는 않는다. 일 실시예에서, 발광 소자(LD)의 길이(L)는 그 직경(D)(또는, 횡단면의 폭)보다 클 수 있다.
발광 소자(LD)는, 서로 대향하는 제1 단부(EP1) 및 제2 단부(EP2)를 포함할 수 있다. 예를 들어, 발광 소자(LD)는 길이 방향(또는, 두께 방향)의 양단에서 제1 단부(EP1) 및 제2 단부(EP2)를 포함할 수 있다. 발광 소자(LD)의 제1 단부(EP1)는 상기 발광 소자(LD)의 제1 밑면(일 예로, 상부면) 및/또는 그 주변 영역을 포함할 수 있다. 발광 소자(LD)의 제2 단부(EP2)는 상기 발광 소자(LD)의 제2 밑면(일 예로, 하부면) 및/또는 그 주변 영역을 포함할 수 있다.
일 실시예에서, 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)은, 발광 소자(LD)의 제2 단부(EP2)로부터 제1 단부(EP1)의 방향으로, 순차적으로 배치될 수 있다. 예를 들어, 발광 소자(LD)의 제1 단부(EP1)에는 전극층(ETL)이 배치될 수 있고, 발광 소자(LD)의 제2 단부(EP2)에는 제1 반도체층(SCL1)(또는, 제1 반도체층(SCL1)에 인접하며 제1 반도체층(SCL1)에 전기적으로 연결되는 다른 전극층)이 배치될 수 있다.
발광 소자(LD)는, 제1 반도체층(SCL1), 발광층(EML) 및 제2 반도체층(SCL2)의 측면을 감싸는 절연 피막(INF)을 더 포함할 수 있다. 절연 피막(INF)은 전극층(ETL)의 측면을 적어도 부분적으로 감쌀 수 있다. 예를 들어, 절연 피막(INF)은 제1 단부(EP1)에서 전극층(ETL)의 일 부분을 감쌀 수 있다. 일 예로, 절연 피막(INF)은, 전극층(ETL)의 측면(S3)의 일 부분(일 예로, 하층부)을 감쌀 수 있고, 전극층(ETL)의 측면(S3)의 나머지 부분(일 예로, 상층부)은 감싸지 않을 수 있다.
제1 반도체층(SCL1)은 제1 도전형의 도펀트를 포함한 제1 도전형의 반도체층을 포함할 수 있다. 예를 들어, 제1 반도체층(SCL1)은 N형의 도펀트를 포함한 N형 반도체층일 수 있다.
일 실시예에서, 제1 반도체층(SCL1)은 질화물계 반도체 물질 또는 인화물계 반도체 물질을 포함할 수 있다. 일 예로, 제1 반도체층(SCL1)은, GaN, AlGaN, InGaN, AlInGaN, AlN 및 InN 중 적어도 하나의 물질을 포함한 질화물계 반도체 물질, 또는 GaP, GaInP, AlGaP, AlGaInP, AlP 및 InP 중 적어도 하나의 물질을 포함한 인화물계 반도체 물질을 포함할 수 있다. 일 실시예에서, 제1 반도체층(SCL1)은 Si, Ge, Sn 등과 같은 N형의 도펀트를 포함할 수 있다. 제1 반도체층(SCL1)을 구성하는 물질이 이에 한정되는 것은 아니며, 이외에도 다양한 물질을 사용하여 제1 반도체층(SCL1)을 형성할 수 있다.
발광층(EML)("활성층"이라고도 함)은 제1 반도체층(SCL1) 상에 배치될 수 있다. 발광층(EML)은 단일 또는 다중의 양자 우물(QW: Quantum Well) 구조를 포함할 수 있다. 발광 소자(LD)의 양단에 문턱 전압 이상의 전압을 인가하게 되면, 발광층(EML)에서 전자-정공 쌍이 재결합하면서 빛이 방출될 수 있다.
일 실시예에서, 발광층(EML)은 가시광선 파장 대역의 빛, 일 예로 대략 400nm 내지 900nm 파장 대역의 빛을 방출할 수 있다. 예를 들어, 발광층(EML)은, 대략 450nm 내지 480nm 범위의 파장을 가지는 청색의 빛, 대략 480nm 내지 560nm 범위의 파장을 가지는 녹색의 빛, 또는 대략 620nm 내지 750nm 범위의 파장을 가지는 적색의 빛을 방출할 수 있다. 이외에도 발광층(EML)에서 생성되는 빛의 색 및/또는 파장 대역은 변경될 수 있다.
일 실시예에서, 발광층(EML)은 질화물계 반도체 물질 또는 인화물계 반도체 물질을 포함할 수 있다. 일 예로, 발광층(EML)은, GaN, AlGaN, InGaN, InGaAlN, AlN, InN, 및 AlInN 중 적어도 하나의 물질을 포함한 질화물계 반도체 물질, 또는 GaP, GaInP, AlGaP, AlGaInP, AlP 및 InP 중 적어도 하나의 물질을 포함한 인화물계 반도체 물질을 포함할 수 있다. 발광층(EML)을 구성하는 물질이 이에 한정되는 것은 아니며, 이외에도 다양한 물질을 사용하여 발광층(EML)을 형성할 수 있다.
일 실시예에서, 발광층(EML)은, 빛의 색(또는, 파장 대역)에 관여하는 원소를 포함할 수 있고, 상기 원소의 함량 및/또는 조성비를 조절함에 의해 발광층(EML)에서 생성되는 빛의 색을 제어할 수 있다. 일 예로, 발광층(EML)은, GaN층과 InGaN층이 서로 교번적으로 및/또는 반복적으로 적층된 구조의 다중 층으로 형성될 수 있고, InGaN층에 포함되는 인듐(In)의 함량 및/또는 조성비에 따라 특정 색의 빛을 방출할 수 있다. 따라서, 발광층(EML)에 포함되는 인듐(In)의 함량 및/또는 조성비를 조절함에 의해 원하는 색의 발광 소자(LD)를 제조할 수 있다.
제2 반도체층(SCL2)은 발광층(EML) 상에 배치될 수 있다. 제2 반도체층(SCL2)은 제2 도전형의 도펀트를 포함한 제2 도전형의 반도체층을 포함할 수 있다. 예를 들어, 제2 반도체층(SCL2)은 P형의 도펀트를 포함한 P형 반도체층일 수 있다.
일 실시예에서, 제2 반도체층(SCL2)은 질화물계 반도체 물질 또는 인화물계 반도체 물질을 포함할 수 있다. 일 예로, 제2 반도체층(SCL2)은, GaN, AlGaN, InGaN, AlInGaN, AlN 및 InN 중 적어도 하나의 물질을 포함한 질화물계 반도체 물질, 또는 GaP, GaInP, AlGaP, AlGaInP, AlP 및 InP 중 적어도 하나의 물질을 포함한 인화물계 반도체 물질을 포함할 수 있다. 일 실시예에서, 제2 반도체층(SCL2)은 Mg 등과 같은 P형의 도펀트를 포함할 수 있다. 제2 반도체층(SCL2)을 구성하는 물질이 이에 한정되는 것은 아니며, 이외에도 다양한 물질을 사용하여 제2 반도체층(SCL2)을 형성할 수 있다.
일 실시예에서, 제1 반도체층(SCL1)과 제2 반도체층(SCL2)은 서로 동일한 반도체 물질을 포함하되, 서로 다른 도전형의 도펀트를 포함할 수 있다. 다른 실시예에서, 제1 반도체층(SCL1)과 제2 반도체층(SCL2)은 서로 다른 반도체 물질을 포함하며, 서로 다른 도전형의 도펀트를 포함할 수 있다.
일 실시예에서, 제1 반도체층(SCL1)과 제2 반도체층(SCL2)은 발광 소자(LD)의 길이 방향에서 서로 다른 길이(또는, 두께)를 가질 수 있다. 일 예로, 발광 소자(LD)의 길이 방향을 따라 제1 반도체층(SCL1)이 제2 반도체층(SCL2)보다 긴 길이(또는, 보다 두꺼운 두께)를 가질 수 있다. 이에 따라, 발광층(EML)은 제2 단부(EP2)(일 예로, N형 단부)보다 제1 단부(EP1)(일 예로, P형 단부)에 더 가깝게 위치할 수 있다.
전극층(ETL)은 제2 반도체층(SCL2) 상에 배치될 수 있다. 예를 들어, 전극층(ETL)은 제1 면(S1)에서 제2 반도체층(SCL2)과 접하도록 제2 반도체층(SCL2) 상에 직접적으로 형성될 수 있다. 일 실시예에서, 전극층(ETL)과 제2 반도체층(SCL2)은 접합면에서 서로 대응하는 폭 및/또는 표면적을 가질 수 있다. 예를 들어, 전극층(ETL)과 제2 반도체층(SCL2)은 접합면에서 서로 동일한 폭 및/또는 표면적을 가질 수 있고, 실질적으로 동일한 형상의 단면을 가질 수 있다.
전극층(ETL)은, 제2 반도체층(SCL2)을 보호하며 제2 반도체층(SCL2)을 소정의 전극 또는 배선 등에 원활히 연결하기 위한 전극을 구성할 수 있다. 예를 들어, 전극층(ETL)은 오믹(Ohmic) 컨택 전극 또는 쇼트키(Schottky) 컨택 전극일 수 있다.
일 실시예에서, 전극층(ETL)은 금속 또는 금속 산화물을 포함할 수 있다. 일 예로, 전극층(ETL)은 크롬(Cr), 타이타늄(Ti), 알루미늄(Al), 금(Au), 니켈(Ni), 또는 구리(Cu) 등의 금속, 이들의 산화물 또는 합금, ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide), ITZO(Indium Tin Zinc Oxide), ZnO(Zinc Oxide) 또는 In2O3(Indium Oxide) 등의 투명한 도전 물질 등을 단독 또는 혼합하여 형성될 수 있다. 전극층(ETL)을 구성하는 물질이 이에 한정되는 것은 아니며, 이외에도 다양한 도전 물질을 사용하여 전극층(ETL)을 형성할 수 있다.
일 실시예에서, 전극층(ETL)은 실질적으로 투명할 수 있다. 이에 따라, 발광 소자(LD)에서 생성되는 빛이 전극층(ETL)을 투과하여 발광 소자(LD)의 제1 단부(EP1)로부터 방출될 수 있다.
전극층(ETL)은, 서로 대향하는 제1 면(S1)(일 예로, 전극층(ETL)의 하부면) 및 제2 면(S2)(일 예로, 전극층(ETL)의 상부면)을 포함할 수 있다. 또한, 전극층(ETL)은, 상기 제1 면(S1)과 제2 면(S2)을 연결하는 측면(S3)(전극층(ETL)의 "제3 면"이라고도 함)을 포함할 수 있다.
일 실시예에서, 전극층(ETL)의 제1 면(S1) 및 제2 면(S2)은 서로 다른 폭 및/또는 면적을 가질 수 있다. 예를 들어, 전극층(ETL)의 제2 면(S2)은 전극층(ETL)의 제1 면(S1)보다 작은(일 예로, 좁은) 폭 및/또는 면적을 가질 수 있다. 일 예로, 전극층(ETL)의 제1 면(S1)은 제1 폭(W1)을 가질 수 있고, 전극층(ETL)의 제2 면(S2)은 제1 폭(W1)보다 작은 제2 폭(W2)을 가지며 제1 면(S1)보다 작은 면적을 가질 수 있다.
일 실시예에서, 전극층(ETL)의 측면(S3)은 전극층(ETL)의 제1 면(S1)(또는, 발광 소자(LD)의 바닥면)에 대하여 소정 범위의 각도(θ)만큼 기울어진 경사(slope)를 가질 수 있다. 예를 들어, 전극층(ETL)의 측면(S3)은 전극층(ETL)의 제1 면(S1)에 대하여 대략 75° 내지 90° 범위의 각도(θ)에 대응하는 경사를 가질 수 있다. 전극층(ETL)의 측면(S3)이 대략 75°이상의 각도(θ)에 대응하는 경사를 가질 경우, 제1 단부(EP1) 및 그 주변(일 예로, 전극층(ETL) 및 제2 반도체층(SCL2)의 주변)에서도 충분한 두께로 절연 피막(INF)을 형성할 수 있다.
일 실시예에서, 전극층(ETL)의 측면(S3)은 전극층(ETL)의 제1 면(S1)에 대하여 대략 80° 이상, 일 예로 80° 이상 90° 미만의 각도 범위에 대응하는 가파른 경사를 가질 수 있고, 전극층(ETL)의 제1 면(S1)에 대하여 실질적으로 수직일 수 있다. 이 경우, 공정 마진에 따른 편차를 고려하더라도 제1 단부(EP1) 및 그 주변에서 충분한 두께로 절연 피막(INF)을 형성할 수 있다. 이에 따라, 후속 공정에서 과식각(over-etch) 등이 발생하더라도 절연 피막(INF)이 제2 반도체층(SCL2)을 완전히 감싸면서 제2 반도체층(SCL2)의 주변에 잔류할 수 있다.
일 실시예에서, 전극층(ETL)은 대략 100nm 내지 200nm 범위의 작은 두께를 가질 수 있고, 이외에도 전극층(ETL)의 두께는 실시예에 따라 다양하게 변경될 수 있다. 전극층(ETL)이 비교적 작은 두께(일 예로, 예시된 100nm 내지 200nm 범위의 두께)를 가질 경우, 전극층(ETL)이 제공됨에 따른 발광 소자(LD)의 출광 효율 감소는 방지 또는 최소화될 수 있고, 전극층(ETL)을 원하는 형상으로 보다 용이하게 형성할 수 있다. 예를 들어, 전극층(ETL)이 비교적 작은 두께를 가질 경우, 전극층(ETL)의 측면(S3)이 대략 75°이상(일 예로, 80° 이상)의 각도(θ)에 대응하는 경사를 가지도록 전극층(ETL)을 용이하게 패터닝할 수 있다.
절연 피막(INF)은 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)의 측면을 감싸도록 발광 소자(LD)의 표면에 제공될 수 있다.
발광 소자(LD)의 표면에 절연 피막(INF)이 제공되면, 발광 소자(LD)를 통한 쇼트 결함을 방지할 수 있다. 이에 따라, 발광 소자(LD)의 전기적 안정성을 확보할 수 있다. 또한, 발광 소자(LD)의 표면에 절연 피막(INF)이 제공되면, 발광 소자(LD)의 표면 결함을 최소화하여 수명 및 효율을 향상시킬 수 있다.
절연 피막(INF)은 투명한 절연 물질을 포함할 수 있다. 이에 따라, 발광층(EML)에서 생성되는 빛이 절연 피막(INF)을 투과하여 발광 소자(LD)의 외부로 방출될 수 있다. 예를 들어, 절연 피막(INF)은, 실리콘 산화물(SiOx)(일 예로, SiO2), 실리콘 질화물(SiNx)(일 예로, Si3N4), 알루미늄 산화물(AlxOy)(일 예로, Al2O3), 타이타늄 산화물(TixOy)(일 예로, TiO2) 및 하프늄 산화물(HfOx) 중 적어도 하나의 절연 물질, 또는 이외의 다른 절연 물질을 포함할 수 있다.
절연 피막(INF)은 단일 층 또는 다중 층으로 구성될 수 있다. 예를 들어, 절연 피막(INF)은 이중막으로 이루어질 수 있다.
절연 피막(INF)은 발광 소자(LD)의 제1 단부(EP1) 및 제2 단부(EP2)에서, 각각 전극층(ETL) 및 제1 반도체층(SCL1)(또는, 발광 소자(LD)의 제2 단부(EP2)에 제공된 다른 전극층)을 노출할 수 있다. 예를 들어, 절연 피막(INF)은, 전극층(ETL)의 제2 면(S2) 상에는 제공되지 않을 수 있고, 이에 따라 발광 소자(LD)의 제1 단부(EP1)에서 전극층(ETL)의 제2 면(S2)을 노출할 수 있다. 이에 따라, 상기 전극층(ETL)을 적어도 하나의 전극, 배선 및/또는 도전 패턴 등에 연결하여 발광 소자(LD)의 제1 단부(EP1)에 구동 전원 및/또는 신호를 인가할 수 있다. 또한, 절연 피막(INF)은, 제1 반도체층(SCL1)의 하부면(일 예로, 발광 소자(LD)의 바닥면) 상에는 제공되지 않을 수 있고, 이에 따라 발광 소자(LD)의 제2 단부(EP2)에서 제1 반도체층(SCL1)의 하부면을 노출할 수 있다. 이에 따라, 상기 제1 반도체층(SCL1)을 적어도 하나의 전극, 배선 및/또는 도전 패턴 등에 연결하여 발광 소자(LD)의 제2 단부(EP2)에 구동 전원 및/또는 신호를 인가할 수 있다.
절연 피막(INF)은 적어도 발광층(EML) 및 제2 반도체층(SCL2)의 측면을 완전히 감쌀 수 있다. 이에 따라, 발광 소자(LD)의 전기적 안정성을 확보할 수 있고, 발광 소자(LD)를 통한 쇼트 결함을 방지할 수 있다.
일 실시예에서, 절연 피막(INF)은 전극층(ETL)의 측면(S3)을 부분적으로 감쌀 수 있다. 예를 들어, 절연 피막(INF)은, 상기 전극층(ETL)의 제1 면(S1)의 주변에 위치한 전극층(ETL)의 측면(S3)의 일 부분(일 예로, 측면(S3)의 하층부)을 감쌀 수 있고, 전극층(ETL)의 제2 면(S2) 및 상기 제2 면(S2)의 주변에 위치한 전극층(ETL)의 측면(S3)의 나머지 부분(일 예로, 측면(S3)의 상층부)을 노출할 수 있다. 일 예로, 전극층(ETL)의 제2 면(S2) 상에서 절연 피막(INF)을 제거하는 공정에서, 상기 제2 면(S2)의 주변에 위치한 전극층(ETL)의 측면(S3)의 상층부에서도 절연 피막(INF)이 제거될 수 있다.
일 실시예에서, 절연 피막(INF)은 전반적으로 균일한 두께로 형성될 수 있다. 예를 들어, 절연 피막(INF)은, 제1 단부(EP1)를 포함한 전체 영역에서 균일한 두께(일 예로, 제1 두께(TH1))를 가질 수 있다.
일 실시예에서, 절연 피막(INF)은 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)의 측면 형상에 대응하는 표면 프로파일을 가질 수 있다. 예를 들어, 절연 피막(INF)은, 전극층(ETL)을 감싸는 제1 단부(EP1)에서 전극층(ETL)의 측면(S3)의 형상에 대응하는 표면 프로파일을 가질 수 있다. 일 예로, 절연 피막(INF)은 제1 단부(EP1) 및/또는 그 주변에서 전극층(ETL)의 측면의 형상에 대응하는 굴곡 및/또는 경사를 가질 수 있다. 절연 피막(INF)은 나머지 영역에서, 제1 반도체층(SCL1), 발광층(EML) 및 제2 반도체층(SCL2)의 측면의 형상에 대응하는 표면 프로파일을 가질 수 있다. 예를 들어, 절연 피막(INF)은 제1 반도체층(SCL1), 발광층(EML) 및 제2 반도체층(SCL2)을 감싸는 부분에서, 제1 반도체층(SCL1), 발광층(EML) 및 제2 반도체층(SCL2) 각각의 측면의 형상에 대응하는 표면 프로파일을 가질 수 있다.
절연 피막(INF)의 두께 및/또는 표면 프로파일 등은 실시예에 따라 달라질 수 있다. 예를 들어, 절연 피막(INF)을 형성하는 데에 적용되는 공정 방식, 공정 조건, 및/또는 물질 등에 따라 절연 피막(INF)의 두께 및/또는 표면 프로파일은 달라질 수 있다. 일 실시예에서, 스텝 커버리지(step coverage)가 높은 피막을 형성할 수 있는 ALD(Atomic Layer Deposition) 공정 기술 등을 활용하여 절연 피막(INF)을 형성할 경우, 절연 피막(INF)은, 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)의 측면 형상에 대응하는 (일 예로, 상기 측면 형상을 따라가는) 표면 프로파일을 가질 수 있고, 전반적으로 균일한 두께로 형성될 수 있다.
전극층(ETL)의 측면(S3)이 대략 75°이상(일 예로, 대략 80° 내지 90°)의 각도(θ)에 대응하는 경사를 가질 경우, 발광층(EML)과 제2 반도체층(SCL2)의 접합면에 대응하는 영역에서 제2 반도체층(SCL2)을 안정적으로 감싸기에 충분한 두께로 절연 피막(INF)을 형성할 수 있다. 일 예로, 절연 피막(INF)은 전극층(ETL)의 제1 면(S1)에 대응하는 부분에서, 10nm 이상의 제1 두께(TH1)를 가질 수 있다.
또한, 절연 피막(INF)은, 발광층(EML)과 제2 반도체층(SCL2)의 접합면에 대응하는 영역의 하부(일 예로, 제2 반도체층(SCL2), 발광층(EML) 및 제1 반도체층(SCL1)을 둘러싸는 영역)에서는, 발광층(EML)과 제2 반도체층(SCL2)의 접합면에 대응하는 영역에서의 제1 두께(TH1)와 실질적으로 동일하거나 상기 제1 두께(TH1)보다 큰 두께로 형성될 수 있다. 예를 들어, 절연 피막(INF)은, 발광층(EML)과 제2 반도체층(SCL2)의 접합면에 대응하는 영역의 하부에서 제1 두께(TH1) 이상의 두께를 가질 수 있고, 적어도 제2 반도체층(SCL2) 및 발광층(EML)의 측면을 완전히 감쌀 수 있다.
또한, 절연 피막(INF)은, 제1 단부(EP1)에서 전극층(ETL)을 노출하기 위하여 절연 피막(INF)을 식각하는 공정 및/또는 이외의 다른 후속 공정(일 예로, 발광 소자(LD)를 이용하여 화소를 형성하기 위한 화소 공정)에서 발생할 수 있는 과식각에 의해 제2 반도체층(SCL2) 및/또는 발광층(EML)의 주변에서 일부 두께만큼 식각되는 경우에도, 제2 반도체층(SCL2) 및 발광층(EML)의 측면 상에 잔류할 수 있을 정도의 두께로 형성될 수 있다. 예를 들어, 절연 피막(INF)은, 후속 공정에서 발생할 수 있는 과식각 마진을 포함하여, 제2 반도체층(SCL2) 및 발광층(EML)을 안정적으로 감쌀 수 있을 정도의 두께(일 예로, 대략 10nm 이상의 두께)로 형성될 수 있다.
일 실시예에서, 발광 소자(LD)는 나노미터 내지 마이크로미터 범위의 작은 크기를 가질 수 있다. 예를 들어, 발광 소자(LD)는 각각 나노미터 내지 마이크로미터 범위의 직경(D)(또는, 횡단면의 폭) 및/또는 길이(L)를 가질 수 있다. 일 예로, 발광 소자(LD)는 대략 수십 나노미터 내지 수십 마이크로미터 범위의 직경(D) 및/또는 길이(L)를 가질 수 있다. 다만, 발광 소자(LD)의 크기는 변경될 수 있다.
발광 소자(LD)의 구조, 형상, 크기 및/또는 종류는 실시예에 따라 변경될 수 있다. 예를 들어, 발광 소자(LD)의 구조, 형상, 크기 및/또는 종류는 발광 소자(LD)를 이용한 발광 장치의 설계 조건이나 확보하고자 하는 발광 특성 등에 따라 다양하게 변경될 수 있다.
발광 소자(LD)를 포함한 발광 장치는, 광원을 필요로 하는 다양한 종류의 장치에서 이용될 수 있다. 예를 들어, 표시 장치의 화소에 발광 소자들(LD)을 배치하고, 상기 발광 소자들(LD)을 화소의 광원으로 이용할 수 있다. 발광 소자(LD)는 조명 장치 등과 같이 광원을 필요로 하는 다른 종류의 장치에도 이용될 수 있다.
도 3 내지 도 7은 각각 본 발명의 일 실시예에 의한 발광 소자(LD)를 나타내는 단면도들이다. 예를 들어, 도 3 내지 도 7은 도 1의 Ⅰ~Ⅰ'선에 대응하는 발광 소자(LD)의 단면과 관련하여, 도 2의 실시예에 대한 서로 다른 변경 실시예들을 나타낸다. 도 3 내지 도 7의 실시예들을 설명함에 있어서, 앞서 설명한 실시예와 유사 또는 동일한 구성에 대해서는 동일 부호를 부여하고, 중복되는 설명은 생략하기로 한다.
도 3을 참조하면, 전극층(ETL)은 좌우 비대칭일 수 있고, 측면(S3)에서 부분별로 상이한 각도 및/또는 정도의 경사를 가질 수 있다. 일 예로, 발광 소자(LD)의 종단면 상에서, 전극층(ETL)의 측면(S3)은 좌측에서 제1 각도(θ1)의 경사를 가지고 우측에서 제1 각도(θ1)와 상이한 제2 각도(θ2)의 경사를 가질 수 있다. 일 실시예에서, 제1 각도(θ1) 및 제2 각도(θ2) 각각은, 대략 75° 내지 90° 범위(일 예로, 80°이상, 90°이하 또는 미만의 범위)에 속할 수 있다. 또한, 전극층(ETL)은 측면(S3)에서 전반적으로 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가질 수 있다. 이에 따라, 전극층(ETL)의 주변에서 절연 피막(INF)을 충분한 두께로 형성할 수 있다.
도 4를 참조하면, 제1 반도체층(SCL1)은 영역별로 및/또는 부분별로 상이한 폭을 가질 수 있다. 예를 들어, 제1 반도체층(SCL1)은 발광층(EML) 및/또는 제2 반도체층(SCL2)보다 큰 식각비를 가질 수 있고, 발광층(EML)에 가까운 영역에 비해, 발광층(EML)으로부터 먼 영역에서 더 작은 폭 및 단면적을 가질 수 있다. 일 예로, 제1 반도체층(SCL1)은, 발광층(EML)에 인접한 제1 부분(SCL1_1)과, 상기 제1 부분(SCL1_1)을 제외한 제2 부분(SCL1_2)을 포함할 수 있고, 제1 부분(SCL1_1)에서 제2 부분(SCL1_2)보다 큰 폭 및 단면적을 가질 수 있다.
도 5 및 도 6을 참조하면, 절연 피막(INF)은 제1 단부(EP1)에서 전극층(ETL)의 측면 형상(일 예로, 전극층(ETL)의 측면 프로파일)과 상이한 표면 프로파일을 가질 수 있다. 예를 들어, 제1 단부(EP1)에서, 절연 피막(INF)은 점진적으로 변화되는 두께를 가질 수 있고, 전극층(ETL)의 측면(S3) 경사와 상이한 각도의 경사를 가질 수 있다. 일 예로, 절연 피막(INF)은 제1 단부(EP1)에서 발광층(EML)에 근접할수록 증가되는 두께를 가질 수 있고, 제1 단부(EP1)에서의 절연 피막(INF)의 두께 변화율은, 전극층(ETL)의 측면 경사에 따른 전극층(ETL)의 폭 변화율보다 클 수 있다.
일 실시예에서, CVD(Chemical Vapor Deposition) 공정 기술을 활용하여 절연 피막(INF)을 형성할 경우, ALD 공정 기술을 활용하여 절연 피막(INF)을 형성하는 경우에 비해 절연 피막(INF)의 스텝 커버리지(step coverage)는 낮을 수 있다. 이에 따라, 절연 피막(INF)은 제1 단부(EP1) 등에서 전극층(ETL)의 측면 프로파일과 상이한 표면 프로파일을 가질 수 있다.
도 7을 참조하면, 제1 반도체층(SCL1)이 제1 부분(SCL1_1)에서 제2 부분(SCL1_2)보다 큰 폭을 가지는 실시예에서, 절연 피막(INF)은 제1 반도체층(SCL1)의 표면 프로파일을 따라가지 않고 영역별로 및/또는 부분별로 상이한 두께로 형성될 수 있다. 예를 들어, 절연 피막(INF)은, 제1 반도체층(SCL1)의 폭 변화와 무관하게 발광 소자(LD)의 바닥면(일 예로, 제2 단부(EP2))에 대하여 실질적으로 수직인 표면 프로파일을 가질 수 있고, 제1 반도체층(SCL1)의 제2 부분(SCL1_2)을 둘러싸는 부분에서 제1 반도체층(SCL1)의 제1 부분(SCL1_1)을 둘러싸는 부분보다 큰 두께를 가질 수 있다.
일 실시예에서, 스텝 커버리지(step coverage)가 상대적으로 낮은 특성을 나타내는 공정 기술을 활용하여 절연 피막(INF)을 형성하거나, 절연 피막(INF)을 일차적으로 형성한 이후 추가적인 공정(일 예로, 일부 영역에 대하여 절연 피막(INF)을 일부 두께만큼 추가적으로 형성하거나, 일부 영역에 대하여 절연 피막(INF)을 일부 두께만큼 식각하는 공정 등)을 진행함으로써, 절연 피막(INF)을 영역별로 및/또는 부분별로 상이한 두께로 형성할 수 있다.
상술한 실시예들에서도, 전극층(ETL)의 측면(S3)은 대략 75° 내지 90° 범위의 경사를 가질 수 있다. 이에 따라, 전극층(ETL)과 제2 반도체층(SCL2)의 접합면의 둘레 영역을 포함한 전극층(ETL)의 주변에서, 절연 피막(INF)을 충분한 두께로 형성할 수 있다. 이에 따라, 후속 공정에서 절연 피막(INF)이 일부 식각되는 경우에도 상기 절연 피막(INF)이 제2 반도체층(ETL) 및 발광층(EML)을 안정적으로 감싸면서 발광 소자(LD)의 표면에 잔류할 수 있다.
도 8 내지 도 17은 본 발명의 일 실시예에 의한 발광 소자(LD)의 제조 방법을 나타내는 단면도들이다. 예를 들어, 도 8 내지 도 17은 도 1 및 도 2의 실시예에 의한 발광 소자(LD)의 제조 방법을 순차적으로 나타낸다. 도 3 내지 도 7의 실시예들에 의한 발광 소자(LD)는 도 1 및 도 2의 실시예에 의한 발광 소자(LD)와 실질적으로 동일 또는 유사한 제조 방법을 통해 제조될 수 있다. 도 8 내지 도 17에서는 하나의 기판(SB) 상에서 다수의 발광 소자들(LD)을 제조하는 실시예를 나타내기로 한다.
도 1 내지 도 8을 참조하면, 먼저 기판(SB)("성장 기판" 또는 "제조 기판"이라고도 함)을 준비할 수 있다. 일 실시예에서, 기판(SB) 상에 버퍼층(BF)을 형성할 수 있다.
기판(SB)은 반도체의 에피택셜 성장(또는, 에피택시)에 적합한 제조용 기판 또는 웨이퍼 등일 수 있다. 예를 들어, 기판(SB)은, 실리콘(Si), 사파이어(Sapphire), SiC, GaN, GaAs 또는 ZnO 등의 물질을 포함한 기판일 수 있다. 이외에도, 기판(SB)은 다양한 종류 및/또는 물질의 기판일 수 있다. 예를 들어, 발광 소자(LD)를 제조하기 위한 에피택셜 성장이 원활히 이루어질 수 있는 경우, 기판(SB)의 종류나 물질이 특별히 한정되지는 않는다. 기판(SB)은 발광 소자들(LD)의 제조를 위한 에피택셜 성장용 기판으로 사용된 이후, 최종적으로는 발광 소자들(LD)로부터 분리될 수 있다.
일 실시예에서, 기판(SB) 상에는 버퍼층(BF)이 형성될 수 있다. 버퍼층(BF)은 기판(SB) 상에서 에피택셜 성장을 통해 형성될 수 있고, 최종적으로는 발광 소자들(LD)로부터 분리될 수 있다. 버퍼층(BF)은 발광 소자들(LD)을 제조하는 과정에서 발광 소자들(LD)과 기판(SB)의 사이에 위치하여, 발광 소자들(LD)과 기판(SB)을 물리적으로 이격시킬 수 있다. 일 실시예에서, 버퍼층(BF)은 불순물이 도핑되지 않은 진성 반도체층을 포함할 수 있고, 제1 반도체층(SCL1)과 동일한 반도체 물질을 포함할 수 있다. 일 실시예에서, 버퍼층(BF)은 다중 층의 반도체층들을 포함할 수 있다. 상기 다중 층의 반도체층들 중 하나는 진성 반도체층일 수 있다. 상기 다중 층의 반도체층들 중 다른 하나는 제1 또는 제2 도전형의 도펀트를 포함하도록 도핑된 반도체층일 수 있고, 기판(SB)과 제1 반도체층(SCL1)의 사이에서 스트레인(strain)을 완화할 수 있다.
도 9를 참조하면, 기판(SB) 상에 제1 반도체층(SCL1), 발광층(EML) 및 제2 반도체층(SCL2)을 순차적으로 형성할 수 있다. 예를 들어, 버퍼층(BF)이 형성된 기판(SB) 상에서, 에피택셜 성장을 통해 제1 반도체층(SCL1), 발광층(EML) 및 제2 반도체층(SCL2)을 순차적으로 형성할 수 있다.
제1 반도체층(SCL1)은 도 1 및 도 2의 실시예에서 예시한 제1 반도체층(SCL1)의 물질, 또는 이외의 다른 반도체 물질로 형성될 수 있다. 제1 반도체층(SCL1)은 Si, Ge, Sn 등과 같은 N형의 도펀트를 포함하도록 도핑될 수 있다.
제1 반도체층(SCL1)은 MOVPE(Metal-organic Vapor Phase Epitaxy), MOCVD(Metal-organic Chemical Vapor Deposition), MBE(Molecular Beam Epitaxy), LPE(Liquid Phase Epitaxy), 또는 VPE(Vapor Phase Epitaxy) 등과 같은 공정 기술을 활용한 에피택셜 성장을 통해 형성될 수 있으나, 제1 반도체층(SCL1)의 형성 방법이 이에 한정되지는 않는다.
발광층(EML)은 도 1 및 도 2의 실시예에서 예시한 발광층(EML)의 물질, 또는 이외의 다른 반도체 물질로 형성될 수 있다. 일 실시예에서, 발광층(EML)은 MOVPE, MOCVD, MBE, LPE, 또는 VPE 등과 같은 공정 기술을 활용한 에피택셜 성장을 통해 형성될 수 있으나, 발광층(EML)의 형성 방법이 이에 한정되지는 않는다.
제2 반도체층(SCL2)은 도 1 및 도 2의 실시예에서 예시한 제2 반도체층(SCL2)의 물질, 또는 이외의 다른 반도체 물질로 형성될 수 있다. 제2 반도체층(SCL2)은 Mg 등과 같은 P형의 도펀트를 포함하도록 도핑될 수 있다. 일 실시예에서, 제2 반도체층(SCL2)은 MOVPE, MOCVD, MBE, LPE, 또는 VPE 등과 같은 공정 기술을 활용한 에피택셜 성장을 통해 형성될 수 있으나, 제2 반도체층(SCL2)의 형성 방법이 이에 한정되지는 않는다.
도 10을 참조하면, 제2 반도체층(SCL2) 상에 전극층(ETL)을 형성할 수 있다. 예를 들어, 제1 반도체층(SCL1), 발광층(EML) 및 제2 반도체층(SCL2)이 순차적으로 형성된 기판(SB)의 일면(일 예로, 상부면) 상에 전면적으로 전극층(ETL)을 형성할 수 있다. 일 실시예에서, 전극층(ETL)은 도 1 및 도 2의 실시예에서 예시한 전극층(ETL)의 물질, 또는 이외의 다른 도전 물질로 형성될 수 있다.
도 11 내지 도 14를 참조하면, 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)을 기판(SB)에 대하여 실질적으로 수직인 방향으로 식각함에 의해, 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)을 포함한 다중 층의 적층체(LES)("발광 적층체" 또는 "발광 코어"라고도 함)를 로드 형상으로 패터닝할 수 있다. 이에 따라, 로드 형상의 발광 소자(LD)를 제조할 수 있다.
일 실시예에서, 나노 임프린트 리소그래피 공정 기술 또는 포토 리소그래피 공정 기술 등을 활용한 패터닝 공정에 의해 발광 소자(LD)를 패터닝할 수 있다. 일 예로, 나노 임프린트 리소그래피 공정 기술을 활용하여 발광 소자(LD)를 패터닝할 수 있다.
예를 들어, 도 11에 도시된 바와 같이 전극층(ETL) 상에 마스크층(MK)을 형성한 이후, 도 12에 도시된 바와 같이 마스크층(MK) 상에 식각 패턴들(PT)(일 예로, 나노 패턴들)을 형성할 수 있다. 이후, 마스크층(MK) 및 식각 패턴들(PT)을 이용한 식각 공정에 의해 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)을 포함한 적층체(LES)를 로드 형상 등의 원하는 형태로 식각할 수 있다. 예를 들어, 마스크층(MK) 및 식각 패턴들(PT)을 이용한 건식 식각 공정을 진행하여 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)을 수직 방향으로 식각함으로써, 도 13에 도시된 바와 같이 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)을 포함한 적층체(LES)를 대략적으로 로드 형상으로 식각할 수 있다. 이후, 추가적인 식각 공정(일 예로, 습식 식각 공정 등)을 진행하여, 도 14에 도시된 바와 같이 일차적으로 식각된 각각의 적층체(LES)를 로드 형상으로 패터닝할 수 있다.
일 실시예에서, 마스크층(MK)은, 후속 공정에서 실시될 층별 및/또는 막질별 선택적 건식 식각을 위해, 서로 다른 물질들로 형성된 적어도 두 개의 마스크층들을 포함할 수 있다. 예를 들어, 전극층(ETL) 상에 절연 물질을 포함하는 제1 마스크층(MK1)(일 예로, 제1 하드 마스크층)을 먼저 형성하고, 이후 상기 제1 마스크층(MK1) 상에 도전 물질을 포함하는 제2 마스크층(MK2)(일 예로, 제2 하드 마스크층)을 형성할 수 있다.
제1 마스크층(MK1)은, 실리콘 산화물(SiOx)(일 예로, SiO2), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 또는 이외의 다른 절연 물질을 포함할 수 있다.
제2 마스크층(MK2)은, 알루미늄(Al), 타이타늄(Ti) 및 크롬(Cr) 중 적어도 하나의 금속, 또는 이외의 다른 금속을 포함할 수 있다. 일 실시예에서, 제2 마스크층(MK2)은, 서로 다른 금속을 포함한 다중 층의 금속층들(MK2_1, MK2_2)을 포함할 수 있다. 예를 들어, 제2 마스크층(MK2)은, 타이타늄(Ti)을 포함한 제1 금속층(MK2_1) 및 알루미늄(Al)을 포함한 제2 금속층(MK2_2)을 포함할 수 있다. 제2 마스크층(MK2)의 물질 및 적층 구조가 특별히 한정되지는 않는다. 예를 들어, 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)의 연속적인 식각을 위해 마스크의 역할을 수행할 수 있는 물질이면, 제2 마스크층(MK2)의 재료로 사용될 수 있다. 또한, 제2 마스크층(MK2)은 단일 층 또는 다중 층으로 형성될 수 있다. 제2 마스크층(MK2)을 형성함에 따라, 후속 공정에서 식각 패턴들(PT)을 제거할 때 제1 마스크층(MK1)을 보호할 수 있다.
식각 패턴들(PT)은 마스크층(MK) 상에 서로 이격되어 배치될 수 있다. 식각 패턴들(PT)은 기판(SB) 상에서 각각의 발광 소자들(LD)을 패터닝하기 위하여, 상기 발광 소자들(LD)에 대응하는 형상, 크기 및/또는 간격으로 형성될 수 있다. 예를 들어, 식각 패턴들(PT)은, 제조하고자 하는 발광 소자들(LD)의 형상 및 직경(D)에 대응하는 형상 및 크기를 가질 수 있고, 발광 소자들(LD)을 용이하게 분리할 수 있을 정도의 거리만큼 서로 이격될 수 있다.
식각 패턴들(PT)은 폴리머, 또는 이외의 다른 물질을 포함할 수 있다. 일 실시예에서, 식각 패턴들(PT)은 나노 임프린트 수지를 포함할 수 있고, 나노 임프린트 리소그래피 공정 기술을 활용하여 형성될 수 있다.
일 실시예에서, 식각 패턴들(PT)을 이용한 단계적 건식 식각 공정에 의해, 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)을 일차적으로 식각할 수 있다. 예를 들어, 식각 패턴들(PT)을 이용하여 제2 마스크층(MK2)을 먼저 식각한 이후, 제1 마스크층(MK1)을 식각할 수 있다. 또한, 제1 마스크층(MK1)의 식각 이후 전극층(ETL), 제2 반도체층(SCL2), 발광층(EML) 및 제1 반도체층(SCL1)을 연속적으로 식각할 수 있다. 일 실시예에서, 전극층(ETL), 제2 반도체층(SCL2), 발광층(EML) 및 제1 반도체층(SCL1)은, 건식 식각 공정에 의해 실질적으로 수직인 방향으로 식각되어 도 13에 도시된 바와 같이 대략적으로 로드 형상을 가질 수 있다. 제1 마스크층(MK1)이 식각 패턴들(PT)에 대응하는 패턴으로 식각되어 형성된 제1 마스크 패턴(MK1')은, 전극층(ETL), 제2 반도체층(SCL2), 발광층(EML) 및 제1 반도체층(SCL1)에 대한 건식 식각 공정이 완료된 이후에도 전극층(ETL) 상에 남아있을 수 있다.
이후, 습식 식각 공정 등의 추가적인 식각 공정을 진행하여, 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)을 포함한 적층체(LES)를 로드 형상으로 식각할 수 있다.
일 실시예에서, 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)의 패터닝 공정에 이용되는 마스크층(MK)은, 전극층(ETL)이 측면(S3)에서 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가지도록 상기 전극층(ETL)을 식각하기에 충분한 두께로 형성될 수 있다. 마스크층(MK)의 두께(일 예로, 제1 마스크층(MK1)의 두께 및/또는 제2 마스크층(MK2)의 두께)는, 공정 조건 등에 따라 실험적으로 결정될 수 있다.
예를 들어, 마스크층(MK)은, 전극층(ETL)의 측면(S3)이 75° 이상의 가파른 경사(일 예로, 80° 내지 90° 범위의 경사)를 가질 수 있도록 식각 파워를 높여 단시간 내에 전극층(ETL) 등을 식각하는 데에 적합한 두께로 형성될 수 있다. 일 예로, 마스크층(MK)은 2㎛ 이상의 두께로 형성될 수 있다.
일 실시예에서, 전극층(ETL) 상에 2㎛ 이상의 두께로 제1 마스크층(MK1)을 형성할 수 있고, 제1 마스크층(MK1)과 다른 물질을 사용하여 제1 마스크층(MK1) 상에 160㎚ 이상의 두께로 제2 마스크층(MK2)을 형성할 수 있다. 이 경우, 전극층(ETL)이 대략 75° 내지 90° 범위의 각도에 대응하는 측면 경사를 가지도록 상기 전극층(ETL)을 용이하게 식각할 수 있다. 예를 들어, 전극층(ETL)은 기판(SB)(또는, 전극층(ETL)의 제1 면(S1))에 대하여 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가지도록 식각될 수 있다.
마스크층(MK), 식각 패턴들(PT) 및/또는 제1 마스크 패턴들(MK1')은 이들을 활용하는 각각의 식각 공정이 완료된 이후 제거될 수 있다.
도 15를 참조하면, 로드 형상의 적층체들(LES)을 포함한 기판(SB)의 일면(일 예로, 상부면) 상에 절연 피막(INF)을 전면적으로 형성할 수 있다. 일 실시예에서, 절연 피막(INF)은 도 1 및 도 2의 실시예에서 예시한 절연 피막(INF)의 물질, 또는 이외의 다른 절연 물질로 형성될 수 있다. 일 실시예에서, 절연 피막(INF)은 ALD 공정 기술 또는 CVD 공정 기술 등을 활용하여 형성될 수 있으나, 절연 피막(INF)의 형성 방법이 이에 한정되지는 않는다.
도 16을 참조하면, 전극층(ETL)의 제2 면(S2)이 노출되도록 절연 피막(INF)을 식각할 수 있다. 이에 따라, 로드 형상의 적층체들(LES) 각각의 측면(일 예로, 각각의 로드형 적층체(LES)를 구성하는 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)의 측면)에 절연 피막(INF)을 형성할 수 있고, 적층체들(LES) 각각의 상부면에서 전극층(ETL)을 노출할 수 있다. 이에 따라, 각각의 적층체(LES) 및 상기 적층체(LES)의 측면에 제공된 절연 피막(INF)을 포함하는 각각의 발광 소자(LD)를 제조할 수 있다.
절연 피막(INF)을 식각하는 과정에서, 전극층(ETL)의 측면(S3) 상에서도 절연 피막(INF)이 일부 식각될 수 있다. 일 예로, 전극층(ETL)의 측면(S3)의 상층부에서 절연 피막(INF)이 일부 식각되어 제거될 수 있다.
일 실시예에서, 전극층(ETL)의 측면(S3)이 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가지도록 전극층(ETL)이 형성되어 있을 경우, 전극층(ETL)의 제2 면(S2)을 노출하기 위하여 절연 피막(INF)을 식각하는 공정 중에 전극층(ETL)의 측면(S3) 상에서 절연 피막(INF)이 식각되는 것을 방지 또는 최소화할 수 있다. 이에 따라, 전극층(ETL)과 제2 반도체층(SCL2)의 접합면에 대응하는 영역(일 예로, 전극층(ETL)의 제1 면(S1) 또는 그 주변의 둘레를 감싸는 영역)에서, 절연 피막(INF)이 충분한 두께만큼 잔류할 수 있다. 일 예로, 전극층(ETL)과 제2 반도체층(SCL2)의 접합면에 대응하는 영역에서, 절연 피막(INF)은 대략 10nm 이상의 두께만큼 잔류할 수 있다. 이에 따라, 절연 피막(INF)이 제2 반도체층(SCL2) 등을 안정적으로 감쌀 수 있다.
도 17을 참조하면, 발광 소자들(LD)을 기판(SB)으로부터 분리할 수 있다. 일 실시예에서, 전기적 및/또는 화학적 식각 방식, 또는 이외의 다른 방식에 의해 발광 소자들(LD)을 기판(SB)으로부터 분리할 수 있다.
도 18은 본 발명의 일 실시예에 의한 표시 장치(DD)를 나타내는 평면도이다. 도 18에서는 표시 영역(DA)을 포함한 표시 패널(DP)을 중심으로 표시 장치(DD)의 구조를 간략하게 도시하기로 한다. 표시 장치(DD)는 화소들(PXL)을 구동하기 위한 구동 회로(일 예로, 주사 구동부, 데이터 구동부, 및 타이밍 제어부 등)를 더 포함할 수 있다.
도 18을 참조하면, 표시 장치(DD)는, 베이스 층(BSL)과, 상기 베이스 층(BSL) 상에 배치된 화소들(PXL)을 포함할 수 있다. 베이스 층(BSL) 및 이를 포함한 표시 장치(DD)는, 다양한 형상으로 제공될 수 있다. 예를 들어, 베이스 층(BSL) 및 표시 장치(DD)는, 평면 상에서 보았을 때 실질적으로 사각 형상을 가지는 판 형태로 제공될 수 있고, 각지거나 둥근 코너 부분을 포함할 수 있다. 베이스 층(BSL) 및 표시 장치(DD)의 형상은 변경될 수 있다. 일 예로, 베이스 층(BSL) 및 표시 장치(DD)는, 평면 상에서 보았을 때 육각형 또는 팔각형 등과 같은 다른 다각 형상을 가지거나 원형 또는 타원형 등과 같이 곡선형의 둘레를 포함하는 형상을 가질 수도 있다.
도 18에서는 표시 장치(DD)가 사각 형상의 판 형태를 가지는 것으로 도시하기로 한다. 또한, 표시 장치(DD)의 가로 방향(일 예로, 행 방향 또는 수평 방향)을 제1 방향(DR1)으로, 표시 장치(DD)의 세로 방향(일 예로, 열 방향 또는 수직 방향)을 제2 방향(DR2)으로, 표시 장치(DD)의 두께 방향(또는, 높이 방향)을 제3 방향(DR3)으로 규정하기로 한다.
베이스 층(BSL)은, 표시 장치(DD)를 구성하기 위한 베이스 부재일 수 있다. 예를 들어, 베이스 층(BSL)은 표시 장치(DD)의 기저면을 구성할 수 있다.
베이스 층(BSL) 및 이를 포함한 표시 장치(DD)는, 영상을 표시하기 위한 표시 영역(DA)과, 상기 표시 영역(DA)의 주변에 위치한 비표시 영역(NA)을 포함할 수 있다.
표시 영역(DA)은 화소들(PXL)이 배치되는 영역으로서, 화소들(PXL)에 의해 영상이 표시되는 영역일 수 있다. 일 실시예에서, 표시 영역(DA)은 베이스 층(BSL) 및 표시 장치(DD)의 중앙 영역(일 예로, 표시 패널(DP)의 중앙 영역)에 배치될 수 있다.
표시 영역(DA)은 다양한 형상을 가질 수 있다. 예를 들어, 표시 영역(DA)은 직사각형, 원형 또는 타원형 등을 비롯하여 다양한 형상을 가질 수 있다. 일 실시예에서, 표시 영역(DA)은 베이스 층(BSL)의 형상에 상응하는 형상을 가질 수 있으나, 이에 한정되지는 않는다.
비표시 영역(NA)은 표시 영역(DA)을 제외한 나머지 영역일 수 있다. 일 실시예에서, 비표시 영역(NA)은 표시 영역(DA)을 둘러싸도록 베이스 층(BSL) 및 표시 장치(DD)의 가장자리 영역에 배치될 수 있다. 비표시 영역(NA)의 일 부분은, 패드들(P)이 배치되는 패드 영역(PA)일 수 있다.
표시 영역(DA)에는 화소들(PXL)이 배치될 수 있다. 일 예로, 표시 영역(DA)은 각각의 화소(PXL)가 제공 및/또는 배치되는 복수의 화소 영역들을 포함할 수 있다.
일 실시예에서, 표시 영역(DA)에는 서로 다른 색의 빛을 방출하기 위한 적어도 두 종류의 화소들(PXL)이 배치될 수 있다. 일 예로, 표시 영역(DA)에는, 제1 색 화소들(PXL1), 제2 색 화소들(PXL2), 및 제3 색 화소들(PXL3)이 배열될 수 있다. 서로 인접하도록 배치된 적어도 하나의 제1 색 화소(PXL1), 적어도 하나의 제2 색 화소(PXL2) 및 적어도 하나의 제3 색 화소(PXL3)는, 하나의 화소 그룹(PXG)을 구성할 수 있다. 각 화소 그룹(PXG)에 포함된 제1 색, 제2 색 및 제3 색 화소들(PXL1, PXL2, PXL3)의 휘도를 개별적으로 제어함으로써, 상기 화소 그룹(PXG)에서 방출되는 빛의 색을 다양하게 변화시킬 수 있다.
일 실시예에서, 제1 방향(DR1)을 따라 연속적으로 배열된 제1 색 화소(PXL1), 제2 색 화소(PXL2) 및 제3 색 화소(PXL3)가 하나의 화소 그룹(PXG)을 구성할 수 있다. 이외에도 각각의 화소 그룹(PXG)을 구성하는 화소들(PXL)의 개수, 종류 및/또는 상호 배치 구조 등은 다양하게 변경될 수 있다.
일 실시예에서, 제1 색 화소(PXL1)는 적색의 빛을 방출하기 위한 적색 화소일 수 있고, 제2 색 화소(PXL2)는 녹색의 빛을 방출하기 위한 녹색 화소일 수 있다. 또한, 제3 색 화소(PXL3)는 청색의 빛을 방출하기 위한 청색 화소일 수 있다. 이외에도 각각의 화소 그룹(PXG)을 구성하는 화소들(PXL)에서 방출되는 빛의 색은 다양하게 변경될 수 있다.
일 실시예에서, 각각의 화소(PXL)는 적어도 하나의 발광 소자(LD)를 포함할 수 있다. 예를 들어, 화소(PXL)는 도 1 내지 도 7의 실시예들 중 적어도 하나의 실시예에 의한 발광 소자(LD)를 포함할 수 있다. 일 예로, 화소(PXL)는 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2), 전극층(ETL) 및 절연 피막(INF)을 포함한 발광 소자(LD)를 포함할 수 있고, 상기 전극층(ETL)은 대략 75° 내지 90° 범위의 경사를 가지는 측면(S3)을 포함할 수 있다. 일 실시예에서, 각각의 발광 소자(LD)는 대략 나노미터 내지 마이크로미터 범위의 크기를 가지며 로드 형상을 가질 수 있으나, 이에 한정되지는 않는다. 예를 들어, 각 화소(PXL)에 제공되는 발광 소자(LD)의 개수, 종류, 구조, 및/또는 크기 등은 실시예에 따라 변경될 수 있다.
일 실시예에서, 제1 색 화소(PXL1), 제2 색 화소(PXL2) 및 제3 색 화소(PXL3)는 각각 제1 색, 제2 색 및 제3 색의 발광 소자들(LD)을 광원으로 구비할 수 있다. 이에 따라, 제1 색 화소(PXL1), 제2 색 화소(PXL2) 및 제3 색 화소(PXL3)는 각각 제1 색의 빛, 제2 색의 빛 및 제3 색의 빛을 방출할 수 있다.
다른 실시예에서, 제1 색 화소(PXL1), 제2 색 화소(PXL2) 및 제3 색 화소(PXL3)는, 서로 동일한 색의 빛을 방출하는 발광 소자들(LD)을 포함할 수 있고, 제1 색 화소(PXL1), 제2 색 화소(PXL2) 및/또는 제3 색 화소(PXL3)의 발광 영역에는, 파장 변환 입자들(일 예로, 퀀텀 닷(QD)과 같이 빛의 색 및/또는 파장을 변환하는 입자들)을 포함한 광 변환층이 배치될 수 있다. 이에 따라, 제1 색 화소(PXL1), 제2 색 화소(PXL2) 및 제3 색 화소(PXL3)는 각각 제1 색의 빛, 제2 색의 빛 및 제3 색의 빛을 방출할 수 있다.
예를 들어, 제1 색 화소(PXL1), 제2 색 화소(PXL2) 및 제3 색 화소(PXL3)는, 청색 발광 소자들을 포함하되, 제1 색 화소(PXL1)의 발광 영역에는 제1 색의 파장 변환 입자들(일 예로, 적색 퀀텀 닷)을 포함한 광 변환층이 배치될 수 있고, 제2 색 화소(PXL2)의 발광 영역에는 제2 색의 파장 변환 입자들(일 예로, 녹색 퀀텀 닷)을 포함한 광 변환층이 배치될 수 있다. 이에 따라, 제1 색 화소(PXL1)는 제1 색의 빛(일 예로, 적색 빛)을 방출할 수 있고, 제2 색 화소(PXL2)는 제2 색의 빛(일 예로, 녹색 빛)을 방출할 수 있다.
화소들(PXL)은 이하에서 설명할 실시예들 중 적어도 하나의 실시예에 의한 구조를 가질 수 있다. 예를 들어, 화소들(PXL)은 후술할 실시예들 중 어느 하나의 실시예가 적용된 구조를 가지거나, 적어도 두 개의 실시예들이 복합적으로 적용된 구조를 가질 수 있다.
일 실시예에서, 화소(PXL)는 능동형 화소로 구성될 수 있으나, 이에 한정되지는 않는다. 예를 들어, 다른 실시예에서는 화소(PXL)가 수동형 화소로 구성될 수도 있다.
비표시 영역(NA)에는 표시 영역(DA)의 화소들(PXL)에 연결되는 배선들 및/또는 내장 회로부가 배치될 수 있다. 또한, 비표시 영역(NA)의 일 부분은 패드 영역(PA)으로 설정될 수 있고, 패드 영역(PA)에는 패드들(P)이 배치될 수 있다. 패드들(P)은, 화소들(PXL)의 구동에 필요한 각종 구동 신호들 및/또는 전원들이 인가되는 신호 패드들 및/또는 전원 패드들을 포함할 수 있다.
일 실시예에서, 비표시 영역(NA)은 좁은 폭을 가질 수 있다. 일 예로, 비표시 영역(NA)은 대략 100㎛ 이하의 폭을 가질 수 있다. 이에 따라, 표시 장치(DD)는 베젤리스 표시 장치로 구현될 수 있다.
도 19 및 도 20은 각각 본 발명의 일 실시예에 의한 화소(PXL)를 나타내는 회로도들이다. 예를 들어, 도 19 및 도 20은 서로 다른 구조의 발광부들(EMU)을 포함한 화소들(PXL)을 나타낸다.
실시예에 따라, 도 19 및 도 20에 도시된 각각의 화소(PXL)는 도 18의 표시 영역(DA)에 배치된 화소들(PXL) 중 어느 하나일 수 있다. 화소들(PXL)은 실질적으로 서로 동일 또는 유사한 구조를 가질 수 있다.
도 19 및 도 20을 참조하면, 화소(PXL)는, 주사선(SL)("제1 주사선"이라고도 함), 데이터선(DL), 제1 전원선(PL1) 및 제2 전원선(PL2)에 연결될 수 있다. 또한, 화소(PXL)는 적어도 하나의 다른 전원선 및/또는 신호선에 더 연결될 수도 있다. 예를 들어, 화소(PXL)는 센싱선(SENL)("초기화 전원선"이라고도 함) 및/또는 제어선(SSL)("제2 주사선"이라고도 함)에 더 연결될 수 있다.
화소(PXL)는 각각의 데이터 신호에 대응하는 휘도의 빛을 생성하기 위한 발광부(EMU)를 포함할 수 있다. 또한, 화소(PXL)는 발광부(EMU)를 구동하기 위한 화소 회로(PXC)를 더 포함할 수 있다.
화소 회로(PXC)는, 주사선(SL) 및 데이터선(DL)에 연결될 수 있고, 제1 전원선(PL1)과 발광부(EMU)의 사이에 연결될 수 있다. 예를 들어, 화소 회로(PXC)는, 제1 주사 신호가 공급되는 주사선(SL), 데이터 신호가 공급되는 데이터선(DL), 제1 전원(VDD)의 전압이 인가되는 제1 전원선(PL1), 및 발광부(EMU)에 전기적으로 연결될 수 있다.
화소 회로(PXC)는, 제2 주사 신호가 공급되는 제어선(SSL), 및 표시 기간 또는 센싱 기간에 대응하여 레퍼런스 전원(또는, 초기화 전원) 또는 센싱 회로에 연결되는 센싱선(SENL)에 선택적으로 더 연결될 수 있다. 일 실시예에서, 제2 주사 신호는 제1 주사 신호와 동일하거나 상이한 신호일 수 있다. 제2 주사 신호가 제1 주사 신호와 동일한 신호인 경우, 제어선(SSL)은 주사선(SL)과 통합될 수도 있다.
화소 회로(PXC)는 적어도 하나의 트랜지스터(M) 및 커패시터(Cst)를 포함할 수 있다. 예를 들어, 화소 회로(PXC)는 제1 트랜지스터(M1), 제2 트랜지스터(M2), 제3 트랜지스터(M3) 및 커패시터(Cst)를 포함할 수 있다.
제1 트랜지스터(M1)는 제1 전원선(PL1)과 제2 노드(N2)의 사이에 연결될 수 있다. 제2 노드(N2)는 화소 회로(PXC)와 발광부(EMU)가 연결되는 노드일 수 있다. 예를 들어, 제2 노드(N2)는, 제1 트랜지스터(M1)의 일 전극(일 예로, 소스 전극)과 발광부(EMU)가 서로 전기적으로 연결되는 노드일 수 있다. 제1 트랜지스터(M1)의 게이트 전극은 제1 노드(N1)에 연결될 수 있다. 제1 트랜지스터(M1)는 제1 노드(N1)의 전압에 대응하여 발광부(EMU)로 공급되는 구동 전류를 제어할 수 있다. 예를 들어, 제1 트랜지스터(M1)는 화소(PXL)의 구동 트랜지스터일 수 있다.
일 실시예에서, 제1 트랜지스터(M1)는 하부 금속층(BML: Bottom Metal Layer)("백 게이트 전극" 또는 "제2 게이트 전극"이라고도 함)을 더 포함할 수 있다. 일 실시예에서, 하부 금속층(BML)은 제1 트랜지스터(M1)의 일 전극(일 예로, 소스 전극)에 연결될 수 있다.
제1 트랜지스터(M1)가 하부 금속층(BML)을 포함하는 실시예에서, 제1 트랜지스터(M1)의 하부 금속층(BML)에 백-바이어싱 전압을 인가하여 제1 트랜지스터(M1)의 문턱 전압을 음의 방향 또는 양의 방향으로 이동시키는 백-바이어싱 기술(또는, 싱크(sync) 기술)을 적용할 수 있다. 또한, 제1 트랜지스터(M1)의 채널을 구성하는 반도체 패턴(일 예로, 도 22의 반도체 패턴(SCP))의 하부에 하부 금속층(BML)을 배치할 경우, 상기 반도체 패턴으로 입사되는 광을 차단하여 제1 트랜지스터(M1)의 동작 특성을 안정화할 수 있다.
제2 트랜지스터(M2)는 데이터선(DL)과 제1 노드(N1)의 사이에 연결될 수 있다. 그리고, 제2 트랜지스터(M2)의 게이트 전극은 주사선(SL)에 연결될 수 있다. 제2 트랜지스터(M2)는, 주사선(SL)으로부터 게이트-온 전압(일 예로, 로직 하이 전압 또는 하이 레벨 전압)의 제1 주사 신호가 공급될 때 턴-온되어, 데이터선(DL)과 제1 노드(N1)를 연결할 수 있다.
각각의 프레임 기간마다 데이터선(DL)으로는 해당 프레임의 데이터 신호가 공급될 수 있고, 상기 데이터 신호는 게이트-온 전압의 제1 주사 신호가 공급되는 기간 동안 제2 트랜지스터(M2)를 통해 제1 노드(N1)로 전달될 수 있다. 예를 들어, 제2 트랜지스터(M2)는 각각의 데이터 신호를 화소(PXL)의 내부로 전달하기 위한 스위칭 트랜지스터일 수 있다.
커패시터(Cst)의 제1 전극은 제1 노드(N1)에 연결될 수 있고, 커패시터(Cst)의 제2 전극은 제2 노드(N2)에 연결될 수 있다. 커패시터(Cst)는 각각의 프레임 기간 동안 제1 노드(N1)로 공급되는 데이터 신호에 대응하는 전압을 충전할 수 있다.
제3 트랜지스터(M3)는 제2 노드(N2)와 센싱선(SENL)의 사이에 연결될 수 있다. 그리고, 제3 트랜지스터(M3)의 게이트 전극은 제어선(SSL)(또는, 주사선(SL))에 연결될 수 있다. 제3 트랜지스터(M3)는 제어선(SSL)으로부터 게이트-온 전압(일 예로, 로직 하이 전압 또는 하이 레벨 전압)의 제2 주사 신호(또는, 제1 주사 신호)가 공급될 때 턴-온되어, 센싱선(SENL)으로 공급되는 레퍼런스 전압(또는, 초기화 전압)을 제2 노드(N2)로 전달하거나, 제2 노드(N2)의 전압을 센싱선(SENL)으로 전달할 수 있다. 일 실시예에서, 제2 노드(N2)의 전압은 센싱선(SENL)을 통해 센싱 회로로 전달될 수 있고, 구동 회로(일 예로, 타이밍 제어부)에 제공되어 화소들(PXL)의 특성 편차를 보상하는 등에 이용될 수 있다.
도 19 및 도 20에서는 화소 회로(PXC)에 포함되는 트랜지스터들(M)을 모두 N형 트랜지스터들로 도시하였으나, 실시예들이 이에 한정되지는 않는다. 예를 들어, 제1, 제2 및 제3 트랜지스터들(M1, M2, M3) 중 적어도 하나는 P형 트랜지스터로 변경될 수도 있다. 화소(PXL)의 구조 및 구동 방식은 실시예에 따라 다양하게 변경될 수 있다.
발광부(EMU)는 적어도 하나의 발광 소자(LD)를 포함할 수 있다. 일 실시예에서, 발광부(EMU)는, 제1 전원(VDD)과 제2 전원(VSS)의 사이에 순방향으로 연결된 단일의 발광 소자(LD)를 포함할 수 있다. 다른 실시예에서, 발광부(EMU)는, 제1 전원(VDD)과 제2 전원(VSS)의 사이에 순방향으로 연결된 복수의 발광 소자들(LD)을 포함할 수 있다. 제1 전원(VDD)과 제2 전원(VSS)의 사이에 순방향으로 연결된 적어도 하나의 발광 소자(LD)는 화소(PXL)의 유효 광원을 구성할 수 있다.
일 실시예에서, 발광부(EMU)는, 도 19의 실시예에서와 같이 화소 회로(PXC)와 제2 전원선(PL2)의 사이에 서로 병렬로 연결된 발광 소자들(LD)을 포함할 수 있다. 발광 소자들(LD)의 제1 단부들(EP1)은, 화소 회로(PXC)에 전기적으로 연결될 수 있고, 화소 회로(PXC)를 통해 제1 전원선(PL1)에 전기적으로 연결될 수 있다. 발광 소자들(LD)의 제2 단부들(EP2)은 제2 전원선(PL2)에 전기적으로 연결될 수 있다. 제2 전원선(PL2)에는 제2 전원(VSS)의 전압이 인가될 수 있다.
화소(PXL)의 유효 광원을 구성하는 발광 소자들(LD)의 개수, 종류, 및/또는 구조는 실시예에 따라 변경될 수 있다. 또한, 발광 소자들(LD)의 배열 및/또는 연결 구조도 실시예에 따라 변경될 수 있다.
일 실시예에서, 발광부(EMU)는, 도 20의 실시예에서와 같이 화소 회로(PXC)와 제2 전원선(PL2)의 사이에 직-병렬로 연결된 발광 소자들(LD)을 포함할 수 있다. 예를 들어, 발광 소자들(LD)은 화소 회로(PXC)와 제2 전원선(PL2)의 사이에서 적어도 두 개의 직렬 단들에 배열 및/또는 연결될 수 있고, 각각의 직렬 단은 제1 전원(VDD)과 제2 전원(VSS)의 사이에 순방향으로 연결된 적어도 하나의 발광 소자(LD)를 포함할 수 있다.
제1 전원(VDD)과 제2 전원(VSS)은 서로 다른 전위를 가질 수 있다. 일 예로, 제1 전원(VDD)은 고전위 화소 전원일 수 있고, 제2 전원(VSS)은 저전위 화소 전원일 수 있다. 제1 전원(VDD)과 제2 전원(VSS)의 전위 차는 발광 소자들(LD)의 문턱 전압 이상일 수 있다.
발광 소자들(LD)은 화소 회로(PXC)를 통해 공급되는 구동 전류에 대응하는 휘도로 발광할 수 있다. 각각의 프레임 기간 동안 화소 회로(PXC)는 데이터 신호에 대응하는 구동 전류를 발광부(EMU)로 공급할 수 있다. 발광부(EMU)로 공급된 구동 전류는 발광 소자들(LD)에 흐르면서 발광 소자들(LD)을 발광시킬 수 있다. 이에 따라, 발광부(EMU)가 구동 전류에 대응하는 휘도로 발광할 수 있다.
도 19 및 도 20에서는 제1 전원(VDD)과 제2 전원(VSS)의 사이에 순방향으로 연결된 발광 소자들(LD)(즉, 유효 광원들)만을 도시하였지만, 실시예들이 이에 한정되지는 않는다. 예를 들어, 발광부(EMU)는, 각각의 유효 광원을 구성하는 발광 소자들(LD) 외에 적어도 하나의 비유효 광원을 더 포함할 수도 있다. 일 예로, 발광부(EMU)는, 제1 전원(VDD)과 제2 전원(VSS)의 사이에 역방향으로 배열되거나, 적어도 일 단부가 플로팅(floating)된 적어도 하나의 비유효 발광 소자를 더 포함할 수 있다.
도 21은 본 발명의 일 실시예에 의한 화소(PXL)를 나타내는 평면도이다. 예를 들어, 도 21은, 발광부(EMU)를 중심으로 화소(PXL)의 구조를 나타내며, 도 20의 실시예에서와 같이 서로 직-병렬로 연결된 발광 소자들(LD)을 포함한 발광부(EMU)의 일 실시예를 나타낸다.
도 1 내지 도 21을 참조하면, 화소(PXL)는, 적어도 하나의 발광 소자(LD)가 배치된 발광 영역(EA)을 포함할 수 있다. 일 실시예에서, 발광 영역(EA)은, 적어도 두 개의 발광 소자들(LD), 및 상기 발광 소자들(LD)에 전기적으로 연결되는 전극들을 포함할 수 있다. 일 실시예에서, 상기 전극들은, 정렬 전극들(ALE) 및 화소 전극들(ELT)("컨택 전극들"이라고도 함)을 포함할 수 있다. 또한, 화소(PXL)는, 정렬 전극들(ALE)의 하부에 배치된 뱅크 패턴들(BNP)을 더 포함할 수 있다.
정렬 전극들(ALE)은 다양한 형상을 가질 수 있고, 서로 이격될 수 있다. 일 실시예에서, 정렬 전극들(ALE)은 제1 방향(DR1)을 따라 서로 이격될 수 있고, 각각이 제2 방향(DR2)을 따라 연장된 형상(일 예로, 바 형상)을 가질 수 있다.
정렬 전극들(ALE)의 형상, 크기, 개수, 위치 및/또는 상호 배치 구조는 실시예에 따라 다양하게 변경될 수 있다. 또한, 정렬 전극들(ALE)은 서로 유사 또는 동일한 형상 및/또는 크기를 가지거나, 서로 다른 형상 및 크기를 가질 수 있다.
정렬 전극들(ALE)은 서로 이격된 적어도 두 개의 전극들을 포함할 수 있다. 예를 들어, 정렬 전극들(ALE)은, 제1 정렬 전극(ALE1) 및 제2 정렬 전극(ALE2)을 포함할 수 있고, 제3 정렬 전극(ALE3)을 선택적으로 더 포함할 수 있다.
일 실시예에서, 제1 정렬 전극(ALE1)은 발광 영역(EA)의 중앙에 위치하고, 제2 정렬 전극(ALE2) 및 제3 정렬 전극(ALE3)은 제1 정렬 전극(ALE1)의 양측에 배치될 수 있다. 예를 들어, 제2 정렬 전극(ALE2)은 제1 정렬 전극(ALE1)의 우측에 배치될 수 있고, 제3 정렬 전극(ALE3)은 제1 정렬 전극(ALE1)의 좌측에 배치될 수 있다.
정렬 전극들(ALE)(또는, 화소들(PXL) 각각의 정렬 전극들(ALE)로 분리되기 이전의 정렬 배선들)은, 발광 소자들(LD)의 정렬 단계에서 상기 발광 소자들(LD)의 정렬에 필요한 정렬 신호들을 공급받을 수 있다. 이에 따라, 정렬 전극들(ALE)의 사이에 전계가 형성되어 발광 소자들(LD)이 정렬 전극들(ALE)의 사이에 정렬 및/또는 배열될 수 있다. 여기서, 발광 소자들(LD)이 정렬 전극들(ALE)의 사이에 정렬 및/또는 배열된다 함은, 발광 소자들(LD) 각각의 적어도 일 부분이 정렬 전극들(ALE)의 사이에 배치됨을 의미할 수 있다.
예를 들어, 제1 정렬 전극(ALE1), 제2 정렬 전극(ALE2) 및 제3 정렬 전극(ALE3)(또는, 화소들(PXL)의 제1 정렬 전극들(ALE1)이 연결된 상태의 제1 정렬 배선, 화소들(PXL)의 제2 정렬 전극들(ALE2)이 연결된 상태의 제2 정렬 배선, 및 화소들(PXL)의 제3 정렬 전극들(ALE3)이 연결된 상태의 제3 정렬 배선)은 발광 소자들(LD)의 정렬 단계에서 각각 제1 정렬 신호, 제2 정렬 신호 및 제3 정렬 신호를 공급받을 수 있다. 제1 정렬 신호와 제2 정렬 신호는 서로 다른 파형, 전위 및/또는 위상을 가질 수 있다. 이에 따라, 제1 정렬 전극(ALE1)과 제2 정렬 전극(ALE2)의 사이에 전계가 형성되어 상기 제1 정렬 전극(ALE1)과 제2 정렬 전극(ALE2)의 사이에 발광 소자들(LD)(일 예로, 제1 발광 소자들(LD1))이 정렬될 수 있다. 제1 정렬 신호와 제3 정렬 신호는 서로 다른 파형, 전위 및/또는 위상을 가질 수 있다. 이에 따라, 제1 정렬 전극(ALE1)과 제3 정렬 전극(ALE3)의 사이에 전계가 형성되어 상기 제1 정렬 전극(ALE1)과 제3 정렬 전극(ALE3)의 사이에 발광 소자들(LD)(일 예로, 제2 발광 소자들(LD2))이 정렬될 수 있다. 제3 정렬 신호는, 제2 정렬 신호와 동일하거나 상이한 신호일 수도 있다.
정렬 전극들(ALE)은 각 화소(PXL)의 발광 영역(EA)에 배치될 수 있다. 일 실시예에서, 정렬 전극들(ALE)은 발광 영역(EA) 주변의 비발광 영역(NEA)을 지나 분리 영역(SPA)으로 연장될 수 있다. 분리 영역(SPA)은, 발광 소자들(LD)의 정렬이 완료된 이후, 각각의 정렬 배선(일 예로, 제1 정렬 배선, 제2 정렬 배선, 또는 제3 정렬 배선)이, 화소들(PXL)의 정렬 전극들(ALE)(일 예로, 화소들(PXL)의 제1 정렬 전극들(ALE1), 제2 정렬 전극들(ALE2) 또는 제3 정렬 전극들(ALE3))로 분리되는 영역일 수 있고, 각 발광 영역(EA)의 적어도 일 측에 배치될 수 있다.
예를 들어, 각각의 화소(PXL)는 발광 영역(EA)의 주변에 배치된 적어도 하나의 분리 영역(SPA)(일 예로, 각 발광 영역(EA)의 상측 및 하측에 배치된 두 개의 분리 영역들(SPA))을 포함할 수 있다. 또한, 각각의 분리 영역(SPA)에는 발광부(EMU)를 구성하는 적어도 한 전극의 단부(일 예로, 정렬 전극들(ALE)의 단부들)가 배치될 수 있다.
일 실시예에서, 각각의 정렬 전극(ALE)은 화소(PXL)별로 분리된 패턴을 가질 수 있다. 예를 들어, 화소들(PXL) 각각의 제1, 제2 및 제3 정렬 전극들(ALE1, ALE2, ALE3)은 각각이 개별적으로 분리된 패턴을 가질 수 있다.
다만, 본 발명이 이에 한정되지는 않는다. 예를 들어, 화소들(PXL)의 제2 화소 전극들(ELT2)이 제2 전원선(PL2)에 공통으로 연결되는 구조에서, 상기 제2 화소 전극들(ELT2)에 연결되는 정렬 전극들(ALE)(일 예로, 화소들(PXL)의 제3 정렬 전극들(ALE3))은, 제1 방향(DR1) 및/또는 제2 방향(DR2)을 따라 인접한 화소들(PXL)의 사이에서 끊기지 않고 서로 일체로 형성되어 있을 수도 있다.
일 실시예에서, 제1 정렬 전극(ALE1)은 제1 컨택부(CNT1)를 통해 회로층(일 예로, 도 22의 회로층(PCL))에 위치한 화소 회로(PXC)(일 예로, 해당 화소(PXL)의 화소 회로(PXC)) 및/또는 제1 전원선(PL1)에 전기적으로 연결될 수 있다. 이 경우, 회로층에 위치한 적어도 하나의 배선(일 예로, 제1 전원선(PL1))을 통해 제1 정렬 전극(ALE1)(또는, 제1 정렬 배선)으로 제1 정렬 신호를 공급할 수 있다.
제1 컨택부(CNT1)는 적어도 하나의 컨택홀 및/또는 비아홀을 포함할 수 있다. 일 실시예에서, 제1 컨택부(CNT1)는 각각의 발광 영역(EA)의 주변에 위치한 비발광 영역(NEA)에 위치할 수 있으나, 제1 컨택부(CNT1)의 위치는 변경될 수 있다. 예를 들어, 제1 컨택부(CNT1)는 각각의 발광 영역(EA) 또는 분리 영역(SPA)에 배치될 수도 있다.
일 실시예에서, 제2 정렬 전극(ALE2)은 제2 컨택부(CNT2)를 통해 회로층에 위치한 제2 전원선(PL2)에 전기적으로 연결될 수 있다. 이 경우, 제2 전원선(PL2)을 통해 제2 정렬 전극(ALE2)(또는, 제2 정렬 배선)으로 제2 정렬 신호를 공급할 수 있다.
유사하게, 제3 정렬 전극(ALE3)은 제3 컨택부(CNT3)를 통해 회로층에 위치한 제2 전원선(PL2)에 전기적으로 연결될 수 있다. 이 경우, 제2 전원선(PL2)을 통해 제3 정렬 전극(ALE3)(또는, 제3 정렬 배선)으로도 제2 정렬 신호를 공급할 수 있다.
제2 컨택부(CNT2) 및 제3 컨택부(CNT3)는 각각 적어도 하나의 컨택홀 및/또는 비아홀을 포함할 수 있다. 일 실시예에서, 제2 컨택부(CNT2) 및 제3 컨택부(CNT3)는 각각의 발광 영역(EA)의 주변에 위치한 비발광 영역(NEA)에 위치할 수 있으나, 제2 컨택부(CNT2) 및 제3 컨택부(CNT3)의 위치는 변경될 수 있다. 예를 들어, 제2 컨택부(CNT2) 및 제3 컨택부(CNT3)는 각각의 발광 영역(EA) 또는 분리 영역(SPA)에 배치될 수도 있다.
제1 정렬 전극(ALE1)과 제2 정렬 전극(ALE2)의 사이에는 적어도 하나의 제1 발광 소자(LD1)가 배치될 수 있다. 예를 들어, 제1 정렬 전극(ALE1)과 제2 정렬 전극(ALE2)의 사이에는 복수의 제1 발광 소자들(LD1)이 배열될 수 있다.
각각의 제1 발광 소자(LD1)는 제1 정렬 전극(ALE1) 및/또는 제2 정렬 전극(ALE2)과 중첩되거나 중첩되지 않을 수 있다. 제1 발광 소자(LD1)의 제1 단부(EP1)는 제1 정렬 전극(ALE1)에 인접하도록 배치될 수 있고, 제1 발광 소자(LD1)의 제2 단부(EP2)는 제2 정렬 전극(ALE2)에 인접하도록 배치될 수 있다.
제1 발광 소자(LD1)의 제1 단부(EP1)는 제1 화소 전극(ELT1)에 전기적으로 연결될 수 있다. 일 실시예에서, 제1 발광 소자(LD1)의 제1 단부(EP1)는 제1 화소 전극(ELT1)을 통해 제1 정렬 전극(ALE1)에 전기적으로 연결될 수 있고, 상기 제1 정렬 전극(ALE1)을 통해 화소 회로(PXC) 및/또는 제1 전원선(PL1)에 전기적으로 연결될 수 있다.
제1 발광 소자(LD1)의 제2 단부(EP2)는 제3 화소 전극(ELT3) 및/또는 제2 화소 전극(ELT2)에 전기적으로 연결될 수 있다. 일 실시예에서, 제1 발광 소자(LD1)의 제2 단부(EP2)는 제3 화소 전극(ELT3)에 전기적으로 연결될 수 있다. 또한, 제1 발광 소자(LD1)의 제2 단부(EP2)는, 제3 화소 전극(ELT3), 적어도 하나의 제2 발광 소자(LD2), 제2 화소 전극(ELT2) 및 제3 정렬 전극(ALE3)을 차례로 경유하여 제2 전원선(PL2)에 전기적으로 연결될 수 있다.
제1 정렬 전극(ALE1)과 제3 정렬 전극(ALE3)의 사이에는 적어도 하나의 제2 발광 소자(LD2)가 배치될 수 있다. 예를 들어, 제1 정렬 전극(ALE1)과 제3 정렬 전극(ALE3)의 사이에는 복수의 제2 발광 소자들(LD2)이 배열될 수 있다.
각각의 제2 발광 소자(LD2)는 제1 정렬 전극(ALE1) 및/또는 제3 정렬 전극(ALE3)과 중첩되거나 중첩되지 않을 수 있다. 제2 발광 소자(LD2)의 제1 단부(EP1)는 제1 정렬 전극(ALE1)에 인접하도록 배치될 수 있고, 제2 발광 소자(LD2)의 제2 단부(EP2)는 제3 정렬 전극(ALE3)에 인접하도록 배치될 수 있다.
제2 발광 소자(LD2)의 제1 단부(EP1)는 제3 화소 전극(ELT3)에 전기적으로 연결될 수 있다. 제2 발광 소자(LD2)의 제2 단부(EP2)는 제2 화소 전극(ELT2)에 전기적으로 연결될 수 있다. 일 실시예에서, 제2 발광 소자(LD2)의 제2 단부(EP2)는 제2 화소 전극(ELT2)을 통해 제3 정렬 전극(ALE3)에 전기적으로 연결될 수 있고, 상기 제3 정렬 전극(ALE3)을 통해 제2 전원선(PL2)에 전기적으로 연결될 수 있다.
예를 들어, 각각의 발광 소자(LD)(예를 들어, 각각의 제1 발광 소자(LD1) 또는 제2 발광 소자(LD2))는, 제1 화소 전극(ELT1)에 전기적으로 연결되는 제1 단부(EP1) 및 제2 화소 전극(ELT2)에 전기적으로 연결되는 제2 단부(EP2)를 포함할 수 있다. 일 실시예에서, 각각의 발광 소자(LD)는, 무기 결정 구조의 재료를 이용한 초소형의(일 예로, 나노미터 내지 마이크로미터 범위의 작은 크기를 가지는) 무기 발광 소자일 수 있다. 일 예로, 각각의 발광 소자(LD)는 질화물계 반도체 또는 인화물계 반도체를 성장시켜 제조된 초소형의 무기 발광 소자일 수 있다. 다만, 각각의 발광부(EMU)를 구성하는 발광 소자들(LD)의 종류, 크기, 형상, 구조 및/또는 개수 등은 변경될 수 있다.
발광 소자들(LD)은 용액 내에 분산되어 발광 소자 혼합액(또는, 발광 소자 잉크)의 형태로 준비될 수 있고, 잉크젯 방식 또는 슬릿 코팅 방식 등에 의해 각각의 발광 영역(EA)에 공급될 수 있다. 발광 소자들(LD)의 공급과 동시에 또는 그 이후에 화소들(PXL)의 정렬 전극들(ALE)(또는, 정렬 배선들)에 정렬 신호들을 인가하면, 정렬 전극들(ALE)의 사이에 전기장이 형성되어 발광 소자들(LD)이 정렬할 수 있다. 발광 소자들(LD)의 정렬이 완료된 이후에는 건조 공정 등을 통해 용매를 제거할 수 있다.
제1 화소 전극(ELT1)("제1 전극"이라고도 함)은 제1 발광 소자들(LD1)의 제1 단부들(EP1) 상에 배치될 수 있고, 상기 제1 발광 소자들(LD1)의 제1 단부들(EP1)에 전기적으로 연결될 수 있다. 일 예로, 제1 화소 전극(ELT1)은 제1 발광 소자들(LD1)의 제1 단부들(EP1)과 접촉되도록 상기 제1 발광 소자들(LD1)의 제1 단부들(EP1) 상에 직접적으로 배치될 수 있다.
일 실시예에서, 제1 화소 전극(ELT1)은, 제1 정렬 전극(ALE1)과 중첩될 수 있고, 제4 컨택부(CNT4)를 통해 제1 정렬 전극(ALE1)에 전기적으로 연결될 수 있다. 또한, 제1 화소 전극(ELT1)은 제1 정렬 전극(ALE1)을 통해 화소 회로(PXC) 및/또는 제1 전원선(PL1)에 전기적으로 연결될 수 있다. 다른 실시예에서, 제1 화소 전극(ELT1)은 제1 정렬 전극(ALE1)을 통하지 않고, 화소 회로(PXC) 및/또는 제1 전원선(PL1)에 전기적으로 연결될 수도 있다.
제3 화소 전극(ELT3)은 제1 발광 소자들(LD1)의 제2 단부들(EP2) 및 제2 발광 소자들(LD2)의 제1 단부들(EP1) 상에 배치될 수 있고, 상기 제1 발광 소자들(LD1)의 제2 단부들(EP2) 및 제2 발광 소자들(LD2)의 제1 단부들(EP1)에 전기적으로 연결될 수 있다. 일 예로, 제3 화소 전극(ELT3)은 제1 발광 소자들(LD1)의 제2 단부들(EP2) 및 제2 발광 소자들(LD2)의 제1 단부들(EP1)과 접촉되도록 상기 제1 발광 소자들(LD1)의 제2 단부들(EP2) 및 제2 발광 소자들(LD2)의 제1 단부들(EP1) 상에 직접적으로 배치될 수 있다. 제3 화소 전극(ELT3)은 제1 발광 소자들(LD1)과 제2 발광 소자들(LD2)을 전기적으로 연결하기 위한 중간 전극일 수 있다. 일 실시예에서, 제3 화소 전극(ELT3)은 제1 및 제2 정렬 전극들(ALE1, ALE2) 각각의 일 부분과 중첩될 수 있으나, 이에 한정되지는 않는다.
제2 화소 전극(ELT2)("제2 전극"이라고도 함)은 제2 발광 소자들(LD2)의 제2 단부들(EP2) 상에 배치될 수 있고, 상기 제2 발광 소자들(LD2)의 제2 단부들(EP2)에 전기적으로 연결될 수 있다. 일 예로, 제2 화소 전극(ELT2)은 제2 발광 소자들(LD2)의 제2 단부들(EP2)과 접촉되도록 상기 제2 발광 소자들(LD2)의 제2 단부들(EP2) 상에 직접적으로 배치될 수 있다.
일 실시예에서, 제2 화소 전극(ELT2)은, 제3 정렬 전극(ALE3)과 중첩될 수 있고, 제5 컨택부(CNT5)를 통해 제3 정렬 전극(ALE3)에 전기적으로 연결될 수 있다. 또한, 제2 화소 전극(ELT2)은 제3 정렬 전극(ALE3)을 통해 제2 전원선(PL2)에 전기적으로 연결될 수 있다. 다른 실시예에서, 제2 화소 전극(ELT2)은 제3 정렬 전극(ALE3)을 통하지 않고, 제2 전원선(PL2)에 전기적으로 연결될 수도 있다.
화소 전극들(ELT)(일 예로, 제1 화소 전극(ELT1), 제2 화소 전극(ELT2) 및 제3 화소 전극(ELT3))은 각각의 발광 영역(EA)에 서로 분리되어 형성될 수 있다. 일 실시예에서, 적어도 하나의 화소 전극(ELT)은 각각의 발광 영역(EA)으로부터 비발광 영역(NEA) 및/또는 분리 영역(SPA)으로 연장될 수 있다. 예를 들어, 제1 화소 전극(ELT1) 및 제2 화소 전극(ELT2)은 각각의 발광 영역(EA)으로부터 비발광 영역(NEA) 및 분리 영역(SPA)으로 연장될 수 있고, 상기 분리 영역(SPA)에서 각각 제1 정렬 전극(ALE1) 및 제3 정렬 전극(ALE3)에 전기적으로 연결될 수 있다. 제3 화소 전극(ELT3)은 각각의 발광 영역(EA)에만 형성되거나, 일 부분이 비발광 영역(NEA)에 위치할 수 있다. 화소 전극들(ELT)의 위치, 크기, 형상, 상호 배치 구조, 및/또는 제4 및 제5 컨택부들(CNT4, CNT5)의 위치 등은 실시예에 따라 다양하게 변경될 수 있다.
뱅크 패턴들(BNP)("패턴들" 또는 "월(wall) 패턴들"이라고도 함)은, 정렬 전극들(ALE)의 일 부분과 중첩되도록 상기 정렬 전극들(ALE)의 하부에 배치될 수 있다. 예를 들어, 뱅크 패턴들(BNP)은, 각각 제1 정렬 전극(ALE1), 제2 정렬 전극(ALE2) 및 제3 정렬 전극(ALE3)의 일 부분과 중첩되는 제1 뱅크 패턴(BNP1), 제2 뱅크 패턴(BNP2) 및 제3 뱅크 패턴(BNP3)을 포함할 수 있다. 일 실시예에서, 적어도 하나의 뱅크 패턴(BNP)은 발광 영역(EA) 주변의 비발광 영역(NEA)으로 확장될 수 있으나, 이에 한정되지는 않는다.
뱅크 패턴들(BNP)에 의해 정렬 전극들(ALE)의 일 부분이 화소(PXL)의 상부 방향(일 예로, 제3 방향(DR3))으로 돌출될 수 있다. 이에 따라, 발광 소자들(LD)이 정렬되는 영역을 용이하게 제어할 수 있고, 발광 소자들(LD)에서 방출되는 빛 중 뱅크 패턴들(BNP)을 향해 저각도로 방출되는 빛을 화소(PXL)의 상부 방향으로 반사시켜 화소(PXL)의 광 효율을 높일 수 있다.
일 실시예에서, 이웃한 적어도 두 개의 화소들(PXL)은 적어도 하나의 뱅크 패턴(BNP)을 공유할 수 있다. 예를 들어, 제2 뱅크 패턴(BNP2)은 제1 방향(DR1)에서 이웃한 화소(PXL)(일 예로, 우측의 이웃 화소)의 제3 뱅크 패턴(BNP3)과 일체로 형성될 수 있다. 유사하게, 제3 뱅크 패턴(BNP2)은 제1 방향(DR1)에서 이웃한 다른 화소(일 예로, 좌측의 이웃 화소)의 제2 뱅크 패턴(BNP2)과 일체로 형성될 수 있다. 뱅크 패턴들(BNP)의 위치, 구조, 개수 및/또는 형상 등은 실시예에 따라 다양하게 변경될 수 있다.
각각의 발광 영역(EA) 및/또는 각각의 분리 영역(SPA)의 주변에는 비발광 영역(NEA)이 배치될 수 있다. 비발광 영역(NEA)에는 제1 뱅크(BNK1)가 배치될 수 있다.
제1 뱅크(BNK1)는 각각의 발광 영역(EA)에 대응하는 제1 개구부(OPA1)를 포함할 수 있고, 상기 발광 영역(EA)을 둘러쌀 수 있다. 또한, 제1 뱅크(BNK1)는 분리 영역들(SPA)에 대응하는 제2 개구부들(OPA2)을 포함할 수 있고, 분리 영역들(SPA)을 둘러쌀 수 있다. 예를 들어, 제1 뱅크(BNK1)는 각각의 발광 영역(EA) 및 각각의 분리 영역(SPA)에 대응하는 복수의 개구부들(OPA)을 포함할 수 있다.
제1 뱅크(BNK1)는 적어도 하나의 차광성 및/또는 반사성 물질을 포함할 수 있다. 예를 들어, 제1 뱅크(BNK1)는, 적어도 하나의 블랙 매트릭스 물질, 및/또는 특정 색상의 컬러 필터 물질 등을 포함할 수 있다. 이에 따라, 인접한 화소들(PXL)의 사이에서 빛샘을 방지할 수 있다.
제1 뱅크(BNK1)는 각각의 화소(PXL)에 발광 소자들(LD)을 공급하는 단계에서, 발광 소자들(LD)이 공급되어야 할 각각의 발광 영역(EA)을 규정할 수 있다. 예를 들어, 제1 뱅크(BNK1)에 의해 화소들(PXL)의 발광 영역들(EA)이 분리되어 구획됨으로써, 각각의 발광 영역(EA)에 원하는 종류 및/또는 양의 발광 소자 혼합액을 공급할 수 있다.
일 실시예에서, 제1 뱅크(BNK1)는 소수성의 표면을 포함할 수 있다. 예를 들어, 소수성 재료를 이용하여 제1 뱅크(BNK1) 자체를 소수성 패턴으로 형성하거나, 제1 뱅크(BNK1) 상에 소수성 재료로 이루어진 소수성 피막을 형성함으로써, 제1 뱅크(BNK1)가 소수성의 표면을 가지도록 형성할 수 있다. 일 예로, 폴리아크릴레이트(Polyacrylate) 등과 같이 접촉각이 큰 소수성의 유기 절연 물질을 이용하여 제1 뱅크(BNK1)를 형성할 수 있고, 이에 따라 제1 뱅크(BNK1)가 소수성의 패턴으로 형성될 수 있다. 이에 따라, 발광 소자 혼합액이 발광 영역(EA)의 내부로 안정적으로 흘러 들어갈 수 있다.
도 22는 본 발명의 일 실시예에 의한 표시 장치(DD)를 나타내는 단면도이다. 예를 들어, 도 22는 도 21의 Ⅱ~Ⅱ'선에 대응하는 화소(PXL)의 단면을 중심으로, 표시 장치(DD)의 단면에 대한 일 실시예를 나타낸다.
도 1 내지 도 22를 참조하면, 표시 장치(DD)는, 베이스 층(BSL), 회로층(PCL), 및 표시층(DPL)을 포함할 수 있다. 회로층(PCL) 및 표시층(DPL)은 베이스 층(BSL) 상에 서로 중첩되도록 제공될 수 있다. 일 예로, 회로층(PCL) 및 표시층(DPL)은 베이스 층(BSL)의 일면 상에 순차적으로 배치될 수 있다.
표시 장치(DD)는, 표시층(DPL) 상에 배치된 컬러 필터층(CFL) 및/또는 봉지층(ENC)(또는, 보호층)을 더 포함할 수 있다. 일 실시예에서, 컬러 필터층(CFL) 및/또는 봉지층(ENC)은, 회로층(PCL) 및 표시층(DPL)이 형성된 베이스 층(BSL)의 일면 상에 직접적으로 형성될 수 있으나, 이에 한정되지는 않는다.
베이스 층(BSL)은 단단하거나 유연한 재질의 기판 또는 필름일 수 있다. 일 실시예에서, 베이스 층(BSL)은 투명 또는 불투명한 적어도 하나의 절연 물질을 포함할 수 있고, 단일 층 또는 다중 층의 구조를 가질 수 있다.
회로층(PCL)은 베이스 층(BSL)의 일면 상에 제공될 수 있다. 회로층(PCL)은, 각 화소(PXL)의 화소 회로(PXC)를 구성하는 회로 소자들을 포함할 수 있다. 예를 들어, 회로층(PCL)의 각 화소 영역에는 복수의 회로 소자들(일 예로, 각각의 화소 회로(PXC)를 구성하는 트랜지스터들(M) 및 커패시터(Cst))이 형성될 수 있다.
도 22에서는 회로층(PCL)에 배치될 수 있는 회로 소자들의 일 예로서, 각각의 화소 회로(PXC)에 구비된 어느 하나의 트랜지스터(M)(일 예로, 하부 금속층(BML)을 포함한 제1 트랜지스터(M1))를 예시적으로 도시하기로 한다.
또한, 회로층(PCL)은, 화소들(PXL)에 연결되는 각종 신호선들 및 전원선들을 포함할 수 있다. 예를 들어, 회로층(PCL)은 화소들(PXL)에 연결된 주사선들(SL), 제어선들(SSL), 데이터선들(DL), 센싱선들(SENL), 및/또는 제1 및 제2 전원선들(PL1, PL2)을 포함할 수 있다. 도 22에서는 회로층(PCL)에 배치될 수 있는 배선들의 일 예로서, 하부 금속층(BML)과 동일한 층(일 예로, 제1 도전층)에 위치된 배선들(LI)을 예시적으로 도시하기로 한다. 각각의 배선(LI)은, 화소들(PXL)에 연결되는 신호선들 및 전원선들 중 어느 하나일 수 있다. 일 실시예에서, 회로층(PCL)의 다른 층에도 적어도 하나의 신호선 및/또는 전원선이 배치될 수 있다.
추가적으로, 회로층(PCL)은 복수의 절연층들을 포함할 수 있다. 예를 들어, 회로층(PCL)은 베이스 층(BSL)의 일면 상에 순차적으로 배치된 버퍼층(BFL), 게이트 절연층(GI), 층간 절연층(ILD), 및/또는 패시베이션층(PSV)을 포함할 수 있다.
회로층(PCL)은, 베이스 층(BSL) 상에 배치되며 제1 트랜지스터(M1)의 하부 금속층(BML)을 포함한 제1 도전층을 포함할 수 있다. 일 예로, 제1 도전층은, 베이스 층(BSL)과 버퍼층(BFL)의 사이에 배치될 수 있고, 각각의 화소 회로(PXC)에 구비되는 제1 트랜지스터(M1)의 하부 금속층(BML)을 포함할 수 있다. 제1 트랜지스터(M1)의 하부 금속층(BML)은, 상기 제1 트랜지스터(M1)의 게이트 전극(GE) 및 반도체 패턴(SCP)과 중첩될 수 있다.
또한, 제1 도전층은 적어도 하나의 배선(LI)을 더 포함할 수 있다. 예를 들어, 제1 도전층은, 표시 영역(DA)에서 제2 방향(DR2)으로 연장되는 배선들 중 적어도 일부의 배선들(LI)을 포함할 수 있다. 일 예로, 제1 도전층은, 화소들(PXL)에 연결되는 센싱선들(SENL) 및 데이터선들(DL)과, 제1 전원선(PL1)(또는, 메쉬형 제1 전원선(PL1)을 구성하는 제2 방향 제1 서브 전원선) 및/또는 제2 전원선(PL2)(또는, 메쉬형 제2 전원선(PL2)을 구성하는 제2 방향 제2 서브 전원선)을 포함할 수 있다.
제1 도전층을 포함한 베이스 층(BSL)의 일면 상에는 버퍼층(BFL)이 배치될 수 있다. 버퍼층(BFL)은 각각의 회로 소자에 불순물이 확산되는 것을 방지할 수 있다.
버퍼층(BFL) 상에는 반도체층이 배치될 수 있다. 반도체층은 각 트랜지스터(M)의 반도체 패턴(SCP)을 포함할 수 있다. 반도체 패턴(SCP)은 해당 트랜지스터(M)의 게이트 전극(GE)과 중첩되는 채널 영역과, 상기 채널 영역의 양측에 배치된 제1 및 제2 도전 영역들(일 예로, 소스 및 드레인 영역들)을 포함할 수 있다. 반도체 패턴(SCP)은 폴리 실리콘, 아모포스 실리콘, 또는 산화물 반도체 등으로 이루어진 반도체 패턴일 수 있다.
반도체층 상에는 게이트 절연층(GI)이 배치될 수 있다. 그리고, 게이트 절연층(GI) 상에는 제2 도전층이 배치될 수 있다.
제2 도전층은 각 트랜지스터(M)의 게이트 전극(GE)을 포함할 수 있다. 또한, 제2 도전층은 화소 회로(PXC)에 구비되는 커패시터(Cst)의 일 전극 및/또는 브릿지 패턴 등을 더 포함할 수 있다. 추가적으로, 표시 영역(DA)에 배치되는 적어도 하나의 전원선 및/또는 신호선이 다중 층으로 구성될 경우, 제2 도전층은 상기 적어도 하나의 전원선 및/또는 신호선을 구성하는 적어도 하나의 도전 패턴을 더 포함할 수 있다.
제2 도전층 상에는 층간 절연층(ILD)이 배치될 수 있다. 그리고, 층간 절연층(ILD) 상에는 제3 도전층이 배치될 수 있다.
제3 도전층은 각 트랜지스터(M)의 소스 전극(SE) 및 드레인 전극(DE)을 포함할 수 있다. 소스 전극(SE)은 적어도 하나의 컨택홀(CH)을 통해 해당 트랜지스터(M)에 포함된 반도체 패턴(SCP)의 일 영역(일 예로, 소스 영역)에 연결될 수 있고, 드레인 전극(DE)은 적어도 하나의 다른 컨택홀(CH)을 통해 해당 트랜지스터(M)에 포함된 반도체 패턴(SCP)의 다른 일 영역(일 예로, 드레인 영역)에 연결될 수 있다. 또한, 제3 도전층은 화소 회로(PXC)에 구비되는 커패시터(Cst)의 다른 일 전극, 소정의 배선들, 및/또는 브릿지 패턴 등을 더 포함할 수 있다. 예를 들어, 제3 도전층은, 표시 영역(DA)에서 제1 방향(DR1)으로 연장되는 배선들 중 적어도 일부의 배선들을 포함할 수 있다. 일 예로, 제3 도전층은, 화소들(PXL)에 연결되는 주사선들(SL), 제어선들(SSL), 제1 전원선(PL1)(또는, 메쉬형 제1 전원선(PL1)을 구성하는 제1 방향 제1 서브 전원선) 및/또는 제2 전원선(PL2)(또는, 메쉬형 제2 전원선(PL2)을 구성하는 제1 방향 제2 서브 전원선)을 포함할 수 있다. 추가적으로, 표시 영역(DA)에 배치되는 적어도 하나의 전원선 및/또는 신호선이 다중 층으로 구성될 경우, 제3 도전층은 상기 적어도 하나의 전원선 및/또는 신호선을 구성하는 적어도 하나의 도전 패턴을 더 포함할 수 있다.
제1 내지 제3 도전층들을 구성하는 각각의 도전 패턴, 전극 및/또는 배선은, 적어도 하나의 도전 물질을 포함함으로써 도전성을 가질 수 있고, 그 구성 물질이 특별히 한정되지는 않는다. 일 예로, 제1 내지 제3 도전층들을 구성하는 각각의 도전 패턴, 전극 및/또는 배선은, 몰리브덴(Mo), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 타이타늄(Ti), 탄탈륨(Ta), 텅스텐(W), 구리(Cu) 가운데 선택된 하나 이상의 금속을 포함할 수 있으며, 이외에도 다양한 종류의 도전 물질을 포함할 수 있다.
제3 도전층 상에는 패시베이션층(PSV)이 배치될 수 있다. 버퍼층(BFL), 게이트 절연층(GI), 층간 절연층(ILD) 및 패시베이션층(PSV) 각각은 단일 층 또는 다중 층으로 구성될 수 있고, 적어도 하나의 무기 절연 물질 및/또는 유기 절연 물질을 포함할 수 있다. 일 실시예에서, 버퍼층(BFL), 게이트 절연층(GI), 층간 절연층(ILD) 각각은, 실리콘 질화물(SiNx), 실리콘 산화물(SiOx), 또는 실리콘 산질화물(SiOxNy) 등을 비롯한 다양한 종류의 무기 절연 물질을 포함할 수 있다. 일 실시예에서, 패시베이션층(PSV)은 적어도 하나의 유기 절연 물질을 포함한 적어도 한 층의 유기 절연층을 포함할 수 있다. 일 실시예에서, 패시베이션층(PSV)은 적어도 표시 영역(DA)에 전면적으로 배치될 수 있고, 회로층(PCL)의 표면을 평탄화할 수 있다.
패시베이션층(PSV) 상에는 표시층(DPL)이 배치될 수 있다.
표시층(DPL)은, 각 화소(PXL)의 발광부(EMU)를 포함할 수 있다. 예를 들어, 표시층(DPL)은, 각 화소(PXL)의 발광 영역(EA)에 배치된 정렬 전극들(ALE), 적어도 하나의 발광 소자(LD), 및 화소 전극들(ELT)을 포함할 수 있다. 일 실시예에서, 각각의 발광부(EMU)는 복수의 발광 소자들(LD)을 포함할 수 있다.
또한, 표시층(DPL)은, 회로층(PCL)이 형성된 베이스 층(BSL)의 일면 상에 순차적으로 배치된, 절연 패턴들 및/또는 절연층들을 더 포함할 수 있다. 예를 들어, 표시층(DPL)은, 뱅크 패턴들(BNP), 제1 절연층(INS1), 제1 뱅크(BNK1), 제2 절연층(INS2), 제3 절연층(INS3), 제2 뱅크(BNK2) 및/또는 제4 절연층(INS4)을 포함할 수 있다. 또한, 표시층(DPL)은, 광 변환층(CCL)을 선택적으로 더 포함할 수 있다.
뱅크 패턴들(BNP)은 패시베이션층(PSV) 상에 배치될 수 있다. 뱅크 패턴들(BNP)은 정렬 전극들(ALE) 각각의 일 부분과 중첩되도록 정렬 전극들(ALE)의 하부에 배치될 수 있다.
뱅크 패턴들(BNP)에 의해 정렬 전극들(ALE)이 발광 소자들(LD)의 주변에서 화소(PXL)의 상부 방향(일 예로, 제3 방향(DR3))으로 돌출될 수 있다. 뱅크 패턴들(BNP)과 그 상부의 정렬 전극들(ALE)은, 발광 소자들(LD)의 주변에서 반사성의 돌출 패턴을 형성할 수 있다. 이에 따라, 화소(PXL)의 광 효율을 향상시킬 수 있다.
뱅크 패턴들(BNP)은 무기 절연 물질 및/또는 유기 절연 물질을 포함한 단일 층 또는 다중 층의 절연 패턴들일 수 있다. 뱅크 패턴들(BNP) 상에는, 정렬 전극들(ALE)이 배치될 수 있다.
정렬 전극들(ALE)은 적어도 하나의 도전 물질을 포함할 수 있다. 일 예로, 각각의 정렬 전극(ALE)은, 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 타이타늄(Ti), 몰리브덴(Mo), 구리(Cu) 등을 비롯한 다양한 금속 물질 중 적어도 하나의 금속 또는 이를 포함하는 합금, ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide), ITZO(Indium Tin Zinc Oxide), ZnO(Zinc Oxide), AZO(Aluminum doped Zinc Oxide), GZO(Gallium doped Zinc Oxide), ZTO(Zinc Tin Oxide), GTO(Gallium Tin Oxide) 및 FTO(Fluorine doped Tin Oxide) 등과 같은 도전성 산화물, 및 PEDOT와 같은 도전성 고분자 중 적어도 하나의 도전 물질을 포함할 수 있으나, 이에 한정되지는 않는다. 예를 들어, 정렬 전극들(ALE)은 카본나노튜브(Carbon Nano Tube)나 그래핀(graphene) 등을 비롯한 다른 도전 물질을 포함할 수도 있다. 즉, 정렬 전극들(ALE)은 다양한 도전 물질 중 적어도 하나를 포함함으로써 도전성을 가질 수 있다. 또한, 정렬 전극들(ALE)은 서로 동일하거나 상이한 도전 물질을 포함할 수 있다.
각각의 정렬 전극(ALE)은 단일 층 또는 다중 층으로 구성될 수 있다. 일 예로, 각각의 정렬 전극(ALE)은 반사성의 도전 물질(일 예로, 금속)을 포함한 반사 전극층을 포함할 수 있고, 단일 층 또는 다중 층의 전극으로 구성될 수 있다.
정렬 전극들(ALE) 상에는 제1 절연층(INS1)이 배치될 수 있다. 일 실시예에서, 제1 절연층(INS1)은 정렬 전극들(ALE) 중 적어도 하나를 어느 하나의 화소 전극(ELT)에 연결하기 위한 컨택홀을 포함할 수 있다. 예를 들어, 제1 절연층(INS1)은 도 21의 제4 내지 제5 컨택부들(CNT4, CNT5)을 구성하기 위한 컨택홀들을 포함할 수 있다.
제1 절연층(INS1)은 단일 층 또는 다중 층으로 구성될 수 있으며, 무기 절연 물질 및/또는 유기 절연 물질을 포함할 수 있다. 일 실시예에서, 제1 절연층(INS1)은 실리콘 질화물(SiNx), 실리콘 산화물(SiOx) 또는 실리콘 산질화물(SiOxNy)을 비롯한 적어도 한 종류의 무기 절연 물질을 포함할 수 있다.
정렬 전극들(ALE)이 제1 절연층(INS1)에 의해 커버됨에 따라, 후속 공정에서 정렬 전극들(ALE)이 손상되는 것을 방지할 수 있다. 또한, 정렬 전극들(ALE)과 발광 소자들(LD)이 부적절하게 연결되어 쇼트 결함이 발생하는 것을 방지할 수 있다.
정렬 전극들(ALE) 및 제1 절연층(INS1)이 형성된 표시 영역(DA)에는 제1 뱅크(BNK1)가 배치될 수 있다. 제1 뱅크(BNK1)는 각 화소(PXL)의 발광 영역(EA)을 둘러싸도록 비발광 영역(NEA)에 형성될 수 있다.
제1 뱅크(BNK1)에 의해 둘러싸인 각각의 발광 영역(EA)에는 발광 소자들(LD)이 공급될 수 있다. 발광 소자들(LD)은 정렬 전극들(ALE)(또는, 각 화소(PXL)의 정렬 전극들(ALE)로 분리되기 이전의 정렬 배선들)에 인가되는 정렬 신호들에 의해 정렬 전극들(ALE)의 사이에 정렬될 수 있다. 예를 들어, 화소(PXL)가 중앙에 위치한 제1 정렬 전극(ALE1)과, 상기 제1 정렬 전극(ALE1)의 양측에 위치한 제2 및 제3 정렬 전극들(ALE2, ALE3)을 포함한다고 할 때, 제1 정렬 전극(ALE1)과 제2 정렬 전극(ALE2)의 사이에 적어도 하나의 제1 발광 소자(LD1)가 정렬될 수 있고, 제1 정렬 전극(ALE1)과 제3 정렬 전극(ALE3)의 사이에 적어도 하나의 제2 발광 소자(LD2)가 정렬될 수 있다.
발광 소자들(LD)의 일 부분 상에는, 제2 절연층(INS2)이 배치될 수 있다. 일 실시예에서, 제2 절연층(INS2)은, 해당 화소(PXL)의 발광 영역(EA)에 정렬된 발광 소자들(LD)의 제1 및 제2 단부들(EP1, EP2)을 노출하도록 상기 발광 소자들(LD)의 중앙 부분을 포함한 일 부분 상에 국부적으로 배치될 수 있다. 다른 실시예에서, 제2 절연층(INS2)은, 다수의 화소 영역들을 포함한 표시 영역(DA)에 전면적으로 형성될 수 있고, 발광 소자들(LD) 각각의 제1 단부(EP1) 및 제2 단부(EP2)를 노출하는 컨택홀들을 포함할 수 있다. 발광 소자들(LD)의 상부에 제2 절연층(INS2)을 형성하게 되면, 발광 소자들(LD)을 안정적으로 고정할 수 있다.
제2 절연층(INS2)은, 단일 층 또는 다중 층으로 구성될 수 있으며, 적어도 하나의 무기 절연 물질 및/또는 유기 절연 물질을 포함할 수 있다. 예를 들어, 제2 절연층(INS2)은, 실리콘 질화물(SiNx), 실리콘 산화물(SiOx), 실리콘 산질화물(SiOxNy), 산화 알루미늄(AlxOy), 포토 레지스트 물질 등을 비롯한 다양한 종류의 유기 및/또는 무기 절연 물질을 포함할 수 있다.
제2 절연층(INS2)에 의해 커버되지 않은 발광 소자들(LD)의 양 단부들, 일 예로 제1 및 제2 단부들(EP1, EP2) 상에는, 서로 다른 화소 전극들(ELT)이 배치 및/또는 형성될 수 있다. 예를 들어, 제1 발광 소자(LD1)의 제1 단부(EP1) 상에는 제1 화소 전극(ELT1)이 배치될 수 있고, 제1 발광 소자(LD1)의 제2 단부(EP2) 상에는 제3 화소 전극(ELT3)의 일 부분이 배치될 수 있다. 제2 발광 소자(LD2)의 제1 단부(EP1) 상에는 제3 화소 전극(ELT3)의 다른 일 부분이 배치될 수 있고, 제2 발광 소자(LD2)의 제2 단부(EP2) 상에는 제2 화소 전극(ELT2)이 배치될 수 있다.
일 실시예에서, 제1 화소 전극(ELT1)은 적어도 하나의 컨택부(일 예로, 도 21의 제4 컨택부(CNT4))를 통해 제1 정렬 전극(ALE1)에 전기적으로 연결될 수 있다. 유사하게, 제2 화소 전극(ELT2)은 적어도 하나의 컨택부(일 예로, 도 21의 제5 컨택부(CNT5))를 통해 제3 정렬 전극(ALE3)에 전기적으로 연결될 수 있다. 제3 화소 전극(ELT3)은, 적어도 하나의 제1 발광 소자(LD1)와 적어도 하나의 제2 발광 소자(LD2)를 서로 전기적으로 연결할 수 있다.
일 실시예에서, 각 화소(PXL)의 제1 정렬 전극(ALE1)은 적어도 하나의 컨택부(일 예로, 도 21의 제1 컨택부(CNT1))를 통해 해당 화소(PXL)의 제1 트랜지스터(M1)에 전기적으로 연결될 수 있다. 유사하게, 제2 및 제3 정렬 전극들(ALE2, ALE3)은 각각 적어도 하나의 컨택부(일 예로, 도 21의 제2 컨택부(CNT2) 및 제3 컨택부(CNT3))를 통해 제2 전원선(PL2)에 전기적으로 연결될 수 있다.
제1 화소 전극(ELT1)은 제1 정렬 전극(ALE1)의 일 부분과 중첩되도록 상기 제1 정렬 전극(ALE1)의 상부에 배치될 수 있고, 제2 화소 전극(ELT2)은 제3 정렬 전극(ALE3)의 일 부분과 중첩되도록 상기 제3 정렬 전극(ALE3)의 상부에 배치될 수 있다. 제3 화소 전극(ELT3)은 제1 정렬 전극(ALE1)의 다른 일 부분 및 제2 정렬 전극(ALE2)과 중첩되도록 상기 제1 정렬 전극(ALE1) 및 제2 정렬 전극(ALE2)의 상부에 배치될 수 있다.
일 실시예에서, 제1 화소 전극(ELT1)은 제1 발광 소자(LD1)의 제1 단부(EP1)에 전기적으로 연결될 수 있고, 제2 화소 전극(ELT2)은 제2 발광 소자(LD2)의 제2 단부(EP2)에 전기적으로 연결될 수 있다. 제3 화소 전극(ELT3)은 제1 발광 소자(LD1)의 제2 단부(EP2) 및 제2 발광 소자(LD2)의 제1 단부(EP1)에 전기적으로 연결될 수 있다.
제1 화소 전극(ELT1), 제2 화소 전극(ELT2), 및/또는 제3 화소 전극(ELT3)은 서로 동일 또는 상이한 층에 형성될 수 있다. 일 실시예에서, 제1 및 제2 화소 전극들(ELT1, ELT2)은 서로 동일한 층에 형성될 수 있고, 제3 화소 전극(ELT3)은 제1 및 제2 화소 전극들(ELT1, ELT2)과 상이한 층에 형성될 수 있다. 예를 들어, 제1 및 제2 화소 전극들(ELT1, ELT2)과 제3 화소 전극(ELT3)은 제3 절연층(INS3)을 사이에 개재하고 서로 다른 층에 배치될 수 있다. 다른 실시예에서는 제1 내지 제3 전극들(ELT1 내지 ELT3)이 모두 동일한 층에 형성될 수 있다. 이 경우, 화소(PXL)는 제3 절연층(INS3)을 포함하지 않을 수 있다. 화소 전극들(ELT)의 상호 위치, 및/또는 형성 순서 등은 실시예에 따라 다양하게 변경될 수 있다.
한편, 도 19의 실시예 등에서와 같이 각각의 화소(PXL)가 병렬 구조의 발광부(EMU)를 포함하거나 각각의 화소(PXL)가 단일의 발광 소자(LD)를 포함할 경우, 화소(PXL)는 제3 화소 전극(ELT3)을 포함하지 않을 수 있다. 이 경우, 제1 화소 전극(ELT1)은 발광 소자들(LD)의 제1 단부들(EP1) 상에 배치될 수 있고, 제2 화소 전극(ELT2)은 발광 소자들(LD)의 제2 단부들(EP2) 상에 배치될 수 있다.
화소 전극들(ELT)은 적어도 하나의 도전 물질을 포함할 수 있다. 일 실시예에서, 화소 전극들(ELT)은, 발광 소자들(LD)로부터 방출된 빛이 투과할 수 있도록 투명한 도전 물질을 포함할 수 있다.
일 실시예에서, 표시 장치(DD)는 각 화소(PXL)의 발광부(EMU) 상에 배치된 광 변환층(CCL)을 포함할 수 있다. 예를 들어, 각 화소(PXL)의 발광 소자들(LD)의 상부에 위치하도록 각각의 발광 영역(EA)에 광 변환층(CCL)이 제공될 수 있다.
또한, 표시 장치(DD)는 제1 뱅크(BNK1)와 중첩되도록 비발광 영역(NEA)에 배치된 제2 뱅크(BNK2)를 더 포함할 수 있다. 제2 뱅크(BNK2)는 광 변환층(CCL)이 형성될 각각의 발광 영역(EA)을 규정(또는, 구획)할 수 있다. 일 실시예에서, 제2 뱅크(BNK2)는 제1 뱅크(BNK1)와 통합될 수도 있다.
제2 뱅크(BNK2)는 블랙 매트릭스 물질 등을 비롯한 차광성 및/또는 반사성의 물질을 포함할 수 있다. 제2 뱅크(BNK2)는 제1 뱅크(BNK1)와 동일 또는 상이한 물질을 포함할 수 있다.
광 변환층(CCL)은, 발광 소자들(LD)로부터 방출된 빛의 파장 및/또는 색을 변환하기 위한 파장 변환 입자들(또는, 색 변환 입자들), 및 발광 소자들(LD)로부터 방출된 빛을 산란시켜 화소(PXL)의 출광 효율을 높이기 위한 광 산란 입자들(SCT) 중 적어도 하나를 포함할 수 있다. 일 예로, 각각의 발광부(EMU) 상에는 각각의 광 변환층(CCL)이 배치될 수 있다. 각각의 광 변환층(CCL)은, 적어도 한 종류의 퀀텀 닷(QD)(일 예로, 적색, 녹색 및/또는 청색 퀀텀 닷) 등과 같은 파장 변환 입자들, 및/또는 광 산란 입자들(SCT)을 포함할 수 있다.
예를 들어, 어느 하나의 화소(PXL)가 적색(또는, 녹색)의 화소로 설정되고, 상기 화소(PXL)의 발광부(EMU)에 청색의 발광 소자들(LD)이 제공되었을 경우, 상기 화소(PXL)의 발광부(EMU) 상에는, 청색의 빛을 적색(또는, 녹색)의 빛으로 변환하기 위한 적색(또는, 녹색)의 퀀텀 닷(QD)을 포함한 광 변환층(CCL)이 배치될 수 있다. 또한, 상기 광 변환층(CCL)은 광 산란 입자들(SCT)을 더 포함할 수 있다.
화소들(PXL)의 발광부들(EMU) 및/또는 광 변환층들(CCL)을 포함한 베이스 층(BSL)의 일면 상에는 제4 절연층(INS4)이 형성될 수 있다.
일 실시예에서, 제4 절연층(INS4)은 적어도 한 층의 유기 절연층을 포함할 수 있다. 제4 절연층(INS4)은 적어도 표시 영역(DA)에 전면적으로 배치될 수 있고, 표시층(DPL)의 표면을 실질적으로 평탄화할 수 있다. 또한, 제4 절연층(INS4)은 화소들(PXL)의 발광부들(EMU) 및/또는 광 변환층들(CCL)을 보호할 수 있다.
제4 절연층(INS4) 상에는 컬러 필터층(CFL)이 배치될 수 있다.
컬러 필터층(CFL)은 화소들(PXL)의 색에 대응하는 컬러 필터들(CF)을 포함할 수 있다. 예를 들어, 컬러 필터층(CFL)은, 제1 색 화소(PXL1)의 발광 영역(EA)에 배치된 제1 컬러 필터(CF1), 제2 색 화소(PXL2)의 발광 영역(EA)에 배치된 제2 컬러 필터(CF2), 및 제3 색 화소(PXL3)의 발광 영역(EA)에 배치된 제3 컬러 필터(CF3)를 포함할 수 있다. 각각의 컬러 필터(CF)는, 해당 화소(PXL)의 발광부(EMU)와 중첩되도록 제4 절연층(INS4) 상에 제공될 수 있다.
일 실시예에서, 제1, 제2 및 제3 컬러 필터들(CF1, CF2, CF3)은 비발광 영역(NEA)에서 서로 중첩되도록 배치될 수 있다. 다른 실시예에서, 제1, 제2 및 제3 컬러 필터들(CF1, CF2, CF3)은 각 화소(PXL)의 발광 영역(EA) 상부에 서로 분리되어 형성되고, 제1, 제2 및 제3 컬러 필터들(CF1, CF2, CF3)의 사이에는 별도의 차광 패턴 등이 배치될 수 있다.
컬러 필터층(CFL) 상에는 봉지층(ENC)이 배치될 수 있다. 봉지층(ENC)은 제5 절연층(INS5)을 포함할 수 있다. 일 실시예에서, 제5 절연층(INS5)은, 적어도 하나의 유기 절연 물질을 포함한 적어도 한 층의 유기 절연층을 포함할 수 있고, 단일 층 또는 다중 층으로 구성될 수 있다. 제5 절연층(INS5)은, 회로층(PCL), 표시층(DPL) 및/또는 컬러 필터층(CFL)을 커버하도록 적어도 표시 영역(DA)에 전면적으로 형성될 수 있고, 표시 장치(DD)의 표면을 평탄화할 수 있다.
도 23은 도 22에 도시된 화소(PXL)의 일 영역을 확대한 단면도이다. 예를 들어, 도 23은 제1 발광 소자(LD1)를 중심으로 화소(PXL)의 일 영역(일 예로, 도 22의 AR 영역)을 확대한 단면도이다. 일 실시예에서, 화소들(PXL)에 포함되는 발광 소자들(LD)은 실질적으로 서로 동일 또는 유사한 종류 및/또는 구조의 발광 소자들(LD)일 수 있다. 예를 들어, 제2 발광 소자(LD2)는 제1 발광 소자(LD1)와 동일한 종류 및/또는 구조의 발광 소자(LD)일 수 있다.
도 23에서는 도 22의 화소(PXL)가 도 1 및 도 2의 실시예에 의한 발광 소자(LD)를 포함하는 실시예를 도시하기로 하나, 본 발명이 이에 한정되지는 않는다. 예를 들어, 화소(PXL)는 도 3 내지 도 7의 실시예들 중 어느 하나의 실시예에 의한 발광 소자(LD), 또는 도 2 내지 도 7의 실시예들 중 적어도 두 개의 실시예들이 복합적으로 적용된 형상 및/또는 구조를 가지는 발광 소자(들)(LD)를 포함할 수도 있다. 도 23의 실시예를 설명함에 있어서, 앞서 설명한 실시예들과 유사 또는 동일한 구성에 대한 상세한 설명은 생략하기로 한다.
도 1 내지 도 23을 참조하면, 화소(PXL)에 포함되는 각각의 발광 소자(LD)는, 제2 단부(EP2)로부터 제1 단부(EP1)의 방향으로 순차적으로 배치된 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)을 포함할 수 있다. 또한, 각각의 발광 소자(LD)는, 제1 반도체층(SCL1), 발광층(EML), 제2 반도체층(SCL2) 및 전극층(ETL)의 측면을 감싸는 절연 피막(INF)을 포함할 수 있다.
전극층(ETL)은, 제2 반도체층(SCL2)에 인접한(일 예로, 제2 반도체층(SCL2)과 접하는) 제1 면(S1), 제1 면(S1)과 대향하며 제1 면(S1)보다 작은 폭 및/또는 면적을 가지는 제2 면(S2), 및 제1 면(S1)과 제2 면(S2)을 연결하는 측면(S3)을 포함할 수 있다. 전극층(ETL)의 측면(S3)은, 전극층(ETL)의 제1 면(S1)에 대하여 대략 75° 내지 90° 범위의 각도(θ)에 대응하는 경사를 가질 수 있다.
절연 피막(INF)은, 발광층(EML) 및 제2 반도체층(SCL2)의 측면을 완전히 감쌀 수 있고, 전극층(ETL) 및 제1 반도체층(SCL1)의 측면을 적어도 부분적으로 감쌀 수 있다. 절연 피막(INF)은 발광 소자(LD)의 제1 단부(EP1) 및 제2 단부(EP2)에서 각각 전극층(ETL) 및 제1 반도체층(SCL1)의 일 부분을 노출할 수 있다.
전극층(ETL)은 제1 화소 전극(ELT1)에 전기적으로 연결될 수 있다. 일 예로, 전극층(ETL)은 제2 절연층(INS2)이 제공되지 않은 발광 소자(LD)의 제1 단부(EP1)에서 제1 화소 전극(ELT1)에 직접적으로 접촉되어 상기 제1 화소 전극(ELT1)에 전기적으로 연결될 수 있다.
일 실시예에서, 전극층(ETL)은 제1 면(S1)에서 제2 반도체층(SCL2)과 직접적으로 접할 수 있다. 전극층(ETL)의 측면(S3)은, 적어도 제1 면(S1)에 대응하는 부분에서 절연 피막(INF)에 의해 감싸일 수 있다. 예를 들어, 절연 피막(INF)은, 전극층(ETL)의 제1 면(S1)의 주변에 위치한 전극층(ETL)의 측면(S3)의 일 부분을 둘러쌀 수 있고, 전극층(ETL)의 제2 면(S2) 및 상기 제2 면(S2)의 주변에 위치한 전극층(ETL)의 측면(S3)의 다른 부분을 노출할 수 있다.
제1 반도체층(SCL1)은 제3 화소 전극(ELT3)(및/또는 제2 화소 전극(ELT2))에 전기적으로 연결될 수 있다. 일 예로, 제1 반도체층(SCL1)은 제2 절연층(INS2)이 제공되지 않은 발광 소자(LD)의 제2 단부(EP2)에서 제3 화소 전극(ELT3)에 직접적으로 접촉되어 상기 제3 화소 전극(ELT3)에 전기적으로 연결될 수 있다.
도 24 내지 도 26은 본 발명의 일 실시예에 의한 화소(PXL)의 제조 방법을 나타내는 단면도들이다. 예를 들어, 도 24 내지 도 26은 도 22 및 도 23의 실시예에 의한 화소(PXL)를 제조하기 위한 화소 공정 중, 각각의 화소(PXL)에 적어도 하나의 발광 소자(LD)를 배치하고, 상기 발광 소자(LD) 상에 제2 절연층(INS2)을 형성하는 방법을 순차적으로 나타낸다.
도 1 내지 도 24를 참조하면, 제1 절연층(INS1)에 의해 커버된 한 쌍의 정렬 전극들(ALE)의 사이(일 예로, 제1 및 제2 정렬 전극들(ALE1, ALE2)의 사이, 및/또는 제1 및 제3 정렬 전극들(ALE1, ALE3)의 사이)에 적어도 하나의 발광 소자(LD)를 정렬 및/또는 배치할 수 있다. 일 실시예에서, 잉크젯 방식 또는 슬릿 코팅 방식 등을 활용하여 제1 뱅크(BNK1)에 의해 규정된 각각의 발광 영역(EA)에 복수의 발광 소자들(LD)을 공급할 수 있다. 또한, 정렬 전극들(ALE)에 각각의 정렬 신호들을 인가함에 의해 정렬 전극들(ALE)의 사이에 발광 소자들(LD)을 정렬할 수 있다.
도 25를 참조하면, 각 화소(PXL)의 발광 영역(EA)에 발광 소자들(LD)이 정렬된 표시 영역(DA)에 제2 절연층(INS2)을 형성할 수 있다. 제2 절연층(INS2)은 일차적으로 표시 영역(DA)에 전면적으로 형성될 수 있다.
도 26을 참조하면, 발광 소자들(LD) 각각의 제1 단부(EP1) 및 제2 단부(EP2)를 노출하도록 제2 절연층(INS2)을 식각할 수 있다. 예를 들어, 발광 소자들(LD) 각각의 제1 단부(EP1) 및 제2 단부(EP2)에서 각각 전극층(ETL) 및 제1 반도체층(SCL1)이 노출되도록 제2 절연층(INS2)을 패터닝할 수 있다. 이후, 후속 공정에서 발광 소자들(LD) 각각의 제1 단부(EP1) 및 제2 단부(EP2) 상에 각각의 화소 전극들(ELT)을 형성함으로써, 발광 소자들(LD)을 적어도 한 쌍의 화소 전극들(ELT)의 사이에 전기적으로 연결할 수 있다.
일 실시예에서, 제2 절연층(INS2)을 식각하는 과정에서, 발광 소자(LD)의 제1 및 제2 단부들(EP1, EP2) 및/또는 그 주변 영역에서, 절연 피막(INF)이 일부 두께만큼 식각될 수 있다. 다만, 앞서 설명한 실시예들에서와 같이 본 발명에서는 전극층(ETL)의 측면 경사를 제어하는 등에 의하여, 제2 반도체층(SCL2)과 전극층(ETL)의 접합면에 대응하는 영역(일 예로, 전극층(ETL)의 제1 면(S1)의 둘레에 해당하는 영역)에서도 후속 공정에서의 공정 마진(일 예로, 과식각 마진)에 대응하는 두께 이상의 두께로 절연 피막(INF)을 형성할 수 있다. 이에 따라, 제2 절연층(INS2)의 식각이 완료된 이후에도 제2 절연층(SCL2)은 절연 피막(INF)에 의해 완전히 감싸일 수 있다.
따라서, 본 발명의 실시예들에 따르면, 제2 반도체층(SCL2)의 노출에 따른 쇼트 결함(일 예로, 제2 반도체층(SCL2)을 통해 발생할 수 있는 쇼트 결함)을 방지할 수 있고, 발광 소자(LD)를 화소 전극들(ELT)의 사이에 안정적으로 연결할 수 있다. 이에 따라, 발광 소자(LD)를 통한 쇼트 결함에 기인한 화소(PXL)의 불량(일 예로, 암점 불량)을 방지할 수 있다.
본 발명의 기술 사상은 전술한 실시예에 따라 구체적으로 기술되었으나, 상기 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 지식을 가진 자라면 본 발명의 기술 사상의 범위 내에서 다양한 변형 예가 가능함을 이해할 수 있을 것이다.
본 발명의 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라, 특허 청구범위에 의해 정해져야만 할 것이다. 또한, 특허 청구범위의 의미 및 범위, 그리고 그 균등 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (20)

  1. 제1 반도체층;
    상기 제1 반도체층 상에 배치된 발광층;
    상기 발광층 상에 배치된 제2 반도체층;
    상기 제2 반도체층 상에 배치된 전극층; 및
    상기 제1 반도체층, 상기 발광층 및 상기 제2 반도체층의 측면을 감싸며, 상기 전극층이 배치된 발광 소자의 일 단부에서 상기 전극층의 일 부분을 감싸는 절연 피막을 포함하며,
    상기 전극층은,
    상기 제2 반도체층에 인접한 제1 면;
    상기 제1 면과 대향하며, 상기 제1 면의 폭보다 작은 폭을 가지는 제2 면; 및
    상기 제1 면과 상기 제2 면을 연결하며, 상기 전극층의 상기 제1 면에 대하여 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가지는 측면을 포함하는, 발광 소자.
  2. 제1 항에 있어서,
    상기 절연 피막은, 상기 발광층 및 상기 제2 반도체층의 측면을 완전히 감싸는, 발광 소자.
  3. 제1 항에 있어서,
    상기 전극층은, 상기 제1 면에서 상기 제2 반도체층과 직접적으로 전기적으로 접속하는, 발광 소자.
  4. 제3 항에 있어서,
    상기 절연 피막은,
    상기 전극층의 상기 제1 면의 주변에 배치된 상기 전극층의 상기 측면의 일 부분을 감싸고,
    상기 전극층의 상기 제2 면, 및 상기 전극층의 상기 측면의 나머지 부분을 노출하는, 발광 소자.
  5. 제1 항에 있어서,
    상기 절연 피막은, 상기 제1 반도체층의 하부면을 노출하는, 발광 소자.
  6. 제1 항에 있어서,
    상기 절연 피막은, 상기 발광 소자의 상기 일 단부에서 균일한 두께를 가지는, 발광 소자.
  7. 제1 항에 있어서,
    상기 절연 피막은, 상기 제1 반도체층, 상기 발광층 및 상기 제2 반도체층을 감싸는 부분에서 상기 제1 반도체층, 상기 발광층 및 상기 제2 반도체층 각각의 측면의 형상에 대응하는 표면 프로파일을 가지는, 발광 소자.
  8. 제1 항에 있어서,
    상기 절연 피막은, 상기 발광 소자의 상기 일 단부에서 상기 전극층의 상기 측면의 형상에 대응하는 표면 프로파일을 가지는, 발광 소자.
  9. 제1 항에 있어서,
    상기 절연 피막은, 상기 발광 소자의 상기 일 단부에서 점진적으로 변화되는 두께를 가지는, 발광 소자.
  10. 제9 항에 있어서,
    상기 절연 피막은, 상기 발광 소자의 상기 일 단부에서 상기 발광층에 근접할수록 증가되는 두께를 가지는, 발광 소자.
  11. 제1 항에 있어서,
    상기 제1 반도체층은, 상기 발광층에 인접한 제1 부분 및 상기 제1 부분을 제외한 제2 부분을 포함하고, 상기 제1 부분의 폭이 상기 제2 부분의 폭보다 큰, 발광 소자.
  12. 제11 항에 있어서,
    상기 절연 피막에서, 상기 제1 반도체층의 상기 제2 부분을 둘러싸는 부분의 두께는 상기 제1 반도체층의 상기 제1 부분을 둘러싸는 부분의 두께보다 큰, 발광 소자.
  13. 제1 항에 있어서,
    상기 절연 피막은, 상기 전극층의 상기 제1 면에 대응하는 부분에서 대략 10nm 이상의 두께를 가지는, 발광 소자.
  14. 제1 전극 및 제2 전극과, 상기 제1 전극에 전기적으로 연결되는 제1 단부 및 상기 제2 전극에 전기적으로 연결되는 제2 단부를 포함한 발광 소자를 포함하는 화소를 포함하며,
    상기 발광 소자는,
    상기 발광 소자의 상기 제2 단부로부터 상기 제1 단부의 방향으로 순차적으로 배치된, 제1 반도체층, 발광층, 제2 반도체층 및 전극층; 및
    상기 제1 반도체층, 상기 발광층, 상기 제2 반도체층 및 상기 전극층의 측면을 감싸는 절연 피막을 포함하고,
    상기 전극층은,
    상기 제2 반도체층에 인접한 제1 면;
    상기 제1 면과 대향하며, 상기 제1 면의 폭보다 작은 폭을 가지는 제2 면; 및
    상기 제1 면과 상기 제2 면을 연결하며, 상기 전극층의 상기 제1 면에 대하여 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가지는 측면을 포함하는, 표시 장치.
  15. 제14 항에 있어서,
    상기 절연 피막은, 상기 발광층 및 상기 제2 반도체층의 측면을 완전히 감싸는, 표시 장치.
  16. 제14 항에 있어서,
    상기 전극층은 상기 제1 면에서 상기 제2 반도체층과 직접적으로 전기적으로 접속하며,
    상기 절연 피막은,
    상기 전극층의 상기 제1 면의 주변에 배치된 상기 전극층의 상기 측면의 일 부분을 감싸고,
    상기 전극층의 상기 제2 면, 및 상기 전극층의 상기 측면의 나머지 부분을 노출하는, 표시 장치.
  17. 기판 상에 제1 반도체층, 발광층, 제2 반도체층 및 전극층을 순차적으로 형성하는 단계;
    상기 전극층 상에 마스크층 및 식각 패턴을 순차적으로 형성하는 단계;
    상기 마스크층 및 상기 식각 패턴을 이용한 식각 공정에 의해, 상기 제1 반도체층, 상기 발광층, 상기 제2 반도체층 및 상기 전극층을 포함한 적층체를 로드 형상으로 패터닝하는 단계;
    상기 제1 반도체층, 상기 발광층, 상기 제2 반도체층 및 상기 전극층의 측면에 절연 피막을 형성하는 단계; 및
    상기 발광 소자를 상기 기판으로부터 분리하는 단계를 포함하며,
    상기 적층체를 상기 로드 형상으로 패터닝하는 단계에서, 상기 전극층의 측면이 상기 기판에 대하여 대략 75° 내지 90° 범위의 각도에 대응하는 경사를 가지도록 상기 전극층을 식각하는, 발광 소자의 제조 방법.
  18. 제17 항에 있어서,
    상기 마스크층을 대략 2㎛ 이상의 두께로 형성하는, 발광 소자의 제조 방법.
  19. 제18 항에 있어서,
    상기 마스크층을 형성하는 단계는,
    상기 전극층 상에 대략 2㎛ 이상의 두께로 제1 마스크층을 형성하는 단계; 및
    상기 제1 마스크층의 물질과 다른 물질을 사용하여, 상기 제1 마스크층 상에 대략 160㎚ 이상의 두께로 제2 마스크층을 형성하는 단계를 포함하는, 발광 소자의 제조 방법.
  20. 제17 항에 있어서,
    상기 절연 피막을 형성하는 단계는,
    상기 적층체를 포함한 상기 기판의 일면 상에 상기 절연 피막을 전면적으로 형성하는 단계; 및
    상기 전극층의 상부면이 노출되도록 상기 절연 피막을 식각하는 단계를 포함하는, 발광 소자의 제조 방법.
PCT/KR2022/005785 2021-08-30 2022-04-22 발광 소자 및 이를 포함한 표시 장치, 및 발광 소자의 제조 방법 WO2023033297A1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210115118A KR20230033218A (ko) 2021-08-30 2021-08-30 발광 소자 및 이를 포함한 표시 장치, 및 발광 소자의 제조 방법
KR10-2021-0115118 2021-08-30

Publications (1)

Publication Number Publication Date
WO2023033297A1 true WO2023033297A1 (ko) 2023-03-09

Family

ID=85287702

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2022/005785 WO2023033297A1 (ko) 2021-08-30 2022-04-22 발광 소자 및 이를 포함한 표시 장치, 및 발광 소자의 제조 방법

Country Status (5)

Country Link
US (1) US20230062301A1 (ko)
KR (1) KR20230033218A (ko)
CN (1) CN115734662A (ko)
TW (1) TW202315161A (ko)
WO (1) WO2023033297A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4207319A1 (en) * 2022-01-04 2023-07-05 Samsung Display Co., Ltd. Semiconductor light emitting diode

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150113288A (ko) * 2014-03-27 2015-10-08 삼성전자주식회사 나노구조 반도체 발광소자
US9329433B2 (en) * 2010-03-12 2016-05-03 Sharp Kabushiki Kaisha Light-emitting device manufacturing method, light-emitting device, lighting device, backlight, liquid-crystal panel, display device, display device manufacturing method, display device drive method and liquid-crystal display device
KR20160087550A (ko) * 2015-01-14 2016-07-22 엘지이노텍 주식회사 발광소자, 이를 포함하는 발광소자 패키지, 및 이를 포함하는 조명시스템
KR20210003991A (ko) * 2019-07-02 2021-01-13 삼성디스플레이 주식회사 발광 소자, 이의 제조 방법 및 표시 장치
KR20210008206A (ko) * 2019-07-10 2021-01-21 삼성디스플레이 주식회사 발광 소자, 이의 제조 방법 및 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9329433B2 (en) * 2010-03-12 2016-05-03 Sharp Kabushiki Kaisha Light-emitting device manufacturing method, light-emitting device, lighting device, backlight, liquid-crystal panel, display device, display device manufacturing method, display device drive method and liquid-crystal display device
KR20150113288A (ko) * 2014-03-27 2015-10-08 삼성전자주식회사 나노구조 반도체 발광소자
KR20160087550A (ko) * 2015-01-14 2016-07-22 엘지이노텍 주식회사 발광소자, 이를 포함하는 발광소자 패키지, 및 이를 포함하는 조명시스템
KR20210003991A (ko) * 2019-07-02 2021-01-13 삼성디스플레이 주식회사 발광 소자, 이의 제조 방법 및 표시 장치
KR20210008206A (ko) * 2019-07-10 2021-01-21 삼성디스플레이 주식회사 발광 소자, 이의 제조 방법 및 표시 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4207319A1 (en) * 2022-01-04 2023-07-05 Samsung Display Co., Ltd. Semiconductor light emitting diode

Also Published As

Publication number Publication date
TW202315161A (zh) 2023-04-01
US20230062301A1 (en) 2023-03-02
CN115734662A (zh) 2023-03-03
KR20230033218A (ko) 2023-03-08

Similar Documents

Publication Publication Date Title
WO2020050468A1 (ko) 발광 소자, 그의 제조 방법, 및 발광 소자를 구비한 표시 장치
WO2020149471A1 (ko) 표시 장치
WO2020130249A1 (ko) 표시 장치 및 그의 제조 방법
WO2020027396A1 (ko) 표시 장치
WO2020171322A1 (ko) 발광 소자 및 이를 구비한 표시 장치
WO2020075935A1 (ko) 발광 장치, 그의 제조 방법, 및 이를 구비한 표시 장치
WO2020060002A1 (ko) 표시 장치 및 이의 제조 방법
WO2020075936A1 (ko) 발광 장치, 그의 제조 방법, 및 이를 구비한 표시 장치
WO2020013408A1 (ko) 발광 장치, 그의 제조 방법, 및 이를 구비한 표시 장치
WO2020149476A1 (ko) 발광 장치, 이를 포함하는 표시 장치
WO2020116732A1 (ko) 표시 장치 및 이의 제조 방법
WO2020149474A1 (ko) 발광 장치, 이를 포함하는 표시 장치 및 표시 장치의 제조 방법
WO2020149477A1 (ko) 발광 장치, 이를 포함하는 표시 장치 및 표시 장치의 제조 방법
WO2022065873A1 (ko) 표시 장치 및 그의 제조 방법
WO2022108157A1 (ko) 표시 장치
WO2021045605A1 (ko) 표시 장치 및 그의 제조 방법
WO2023033297A1 (ko) 발광 소자 및 이를 포함한 표시 장치, 및 발광 소자의 제조 방법
WO2020111452A1 (ko) 표시 장치
WO2020111453A1 (ko) 표시 장치
WO2022045698A1 (ko) 표시 장치
WO2021118182A1 (ko) 발광 소자 및 이를 포함하는 표시 장치
WO2021118131A1 (ko) 표시 장치
WO2021045413A1 (ko) 표시 장치
WO2023282667A1 (ko) 화소 및 이를 구비한 표시 장치
WO2020218713A1 (ko) 표시 장치 및 그의 제조 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22864806

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2022864806

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2022864806

Country of ref document: EP

Effective date: 20240402