WO2019186805A1 - 有機el表示装置及びその製造方法 - Google Patents

有機el表示装置及びその製造方法 Download PDF

Info

Publication number
WO2019186805A1
WO2019186805A1 PCT/JP2018/012906 JP2018012906W WO2019186805A1 WO 2019186805 A1 WO2019186805 A1 WO 2019186805A1 JP 2018012906 W JP2018012906 W JP 2018012906W WO 2019186805 A1 WO2019186805 A1 WO 2019186805A1
Authority
WO
WIPO (PCT)
Prior art keywords
organic
insulating film
light emitting
electrode
film
Prior art date
Application number
PCT/JP2018/012906
Other languages
English (en)
French (fr)
Inventor
克彦 岸本
Original Assignee
堺ディスプレイプロダクト株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 堺ディスプレイプロダクト株式会社 filed Critical 堺ディスプレイプロダクト株式会社
Priority to PCT/JP2018/012906 priority Critical patent/WO2019186805A1/ja
Priority to JP2019516721A priority patent/JP6603826B1/ja
Priority to US16/767,449 priority patent/US11114517B2/en
Priority to CN201880086836.4A priority patent/CN111886701A/zh
Publication of WO2019186805A1 publication Critical patent/WO2019186805A1/ja
Priority to US17/394,339 priority patent/US11758774B2/en
Priority to US18/219,745 priority patent/US20230354652A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment

Definitions

  • the planarizing film is formed by covering the drive circuit with a resin material or the like. By doing so, the surface is flattened.
  • the planarizing film is formed with a first inorganic insulating film as a barrier layer, and a contact hole for connecting the organic light emitting element and the TFT is formed by a photolithography process. It was obtained by forming a photosensitive organic insulating film thereon and forming a contact hole by a photolithography process and wet development. By forming the organic insulating film in this way, the unevenness of the surface due to the formation of the TFT or the like is flattened.
  • An organic EL display device includes a substrate having a surface on which a drive circuit including a thin film transistor is formed, a planarization film that planarizes the surface of the substrate by covering the drive circuit, A first electrode formed on the surface of the planarization film and connected to the driving circuit; an organic light emitting layer formed on the first electrode; and a second electrode formed on the organic light emitting layer.
  • the planarizing film includes a first inorganic insulating film and an organic insulating film stacked on the driving circuit, and the surface of the organic insulating film has an arithmetic planar roughness. Ra is 50 nm or less.
  • a method of manufacturing an organic EL display device includes a step of forming a driving circuit including a thin film transistor on a substrate, and a first inorganic insulating film and an organic insulating film are formed on the surface of the driving circuit.
  • a step of CMP polishing the surface of the organic insulating film, a step of forming a contact hole reaching the TFT in the organic insulating film and the first inorganic insulating film, and a metal in the contact hole And embedding and forming a first electrode in a predetermined region, forming an organic light emitting layer on the first electrode, and forming a second electrode on the organic light emitting layer. It is out.
  • the planarization film 30 formed by stacking the inorganic insulating film 31 and the organic insulating film 32 is used to make the surface of the substrate 10 uneven by forming the drive circuit.
  • One feature is that it is formed to have a flatness of 50 nm or less in arithmetic plane roughness Ra by forming and polishing the surface thereof by CMP.
  • the planarization film 30 can be formed by further forming the second inorganic insulating film 33 on the surface of the organic insulating film 32. In the example shown in FIG. 1, the second inorganic insulating film 33 is also formed. ing.
  • the organic EL display device of the present embodiment has another feature in that the organic light emitting layer 43 is formed in a region not directly above the contact hole 30a connecting the drive circuit and the first electrode 41. .
  • the emitted light has the highest luminance in the normal direction and the luminance decreases as the light is inclined from the normal direction.
  • the size of the sub-pixel is as small as about several tens of ⁇ m per side. For this reason, even if there are slight irregularities, the light emission to the front surface becomes very weak in the sub-pixels having irregularities on the surface of the organic light emitting layer 43.
  • the surface of the planarizing film 30 serving as the base is made 50 nm in order to improve the flatness of the surface of the organic light emitting layer 43.
  • the surface roughness is preferably as small as possible, but as shown in Patent Document 1 described above, it is not necessary to have a flatness of 20 nm or less, and even if the arithmetic average roughness Ra is 20 nm or more, color unevenness or luminance unevenness. Found that almost never appeared. That is, the lower the surface roughness, the better, and therefore the lower limit is not set.
  • the polishing operation becomes difficult, so that the surface roughness is preferably 20 nm or more and 50 nm or less.
  • this flattening film is formed by forming a contact hole by dry etching after forming an inorganic barrier film, and forming an organic insulating film (photosensitive resin) thereon to form a wet.
  • Contact holes were formed by etching. That is, as described above, since the organic insulating film is formed by applying a liquid resin, the surface becomes flat, and it has been considered that there is no problem.
  • the flatness of the surface of the organic insulating film has an arithmetic average roughness Ra of about 100 to 300 nm even when a non-photosensitive resin is used, which is even larger than that of the photosensitive resin. It was found that this level of planarization is not sufficient.
  • the TFT or the like needs to be formed around a portion overlapping the light emitting region in a plan view.
  • an inclined surface is formed at the boundary between the area where the surrounding TFT or wiring is formed and the area where the TFT below the light emitting area is not formed, so that irregularities are formed at the peripheral edge of the light emitting area, and the display quality is deteriorated. Cause it. Therefore, the same flatness is required even in the bottom emission type.
  • a capacitor is also formed in each pixel. However, even if it is formed under a light emitting region with a large area and a small thickness, it hardly causes fine unevenness.
  • the TFT 20 includes a semiconductor layer 21 having a source 21s, a channel 21c, and a drain 21d, a gate insulating film 22, a gate electrode 23, an interlayer insulating film 24, a source electrode 25, and a drain electrode 26.
  • the gate insulating film 22 is made of SiO 2 or the like having a thickness of about 50 nm, and the gate electrode 23 is formed by patterning after deposition of Mo or the like having a thickness of about 250 nm.
  • An interlayer insulating film 24 composed of a SiO 2 film having a thickness of about 300 nm and a SiN x film having a thickness of about 300 nm is formed thereon, and a source electrode 25 and a drain electrode 26 are formed so as to be connected to the source 21s and the drain 21d.
  • a drive circuit including the TFT 20 is formed.
  • the electrode connection portions of the source 21s and the drain 21d are doped with boron to be p + and activated by annealing. Further, a specific structure will be described in a specific example of a manufacturing method described later.
  • the gate electrode 23 has a top gate structure formed on the opposite side of the semiconductor layer 21 from the substrate 10, but the bottom gate structure in which the gate electrode 23 is formed on the substrate 10. But the same is true.
  • the surface roughness is 50 nm or less in terms of arithmetic average roughness Ra.
  • This organic insulating film may be a photosensitive organic insulating film mixed with a photopolymerization initiator.
  • the organic insulating film 32 is formed after the formation of the first inorganic insulating film 31, and the contact hole 30a is formed by exposure and development in a photolithography process.
  • CMP polishing may be performed after the contact hole 30a is formed.
  • the organic insulating film 32 is subjected to CMP polishing, even if the CMP abrasive enters the contact hole 30a, the size of the contact hole is much larger than the grain size of the abrasive (for example, about 50 times), and is removed by cleaning. And no particular problems arise.
  • the contact hole 30a is formed together with the first inorganic insulating film 31.
  • the contact hole 30 b for forming the second contact 45 for connecting the cathode (second electrode) of the organic EL display device to the cathode wiring 27 is also formed in the planarizing film 30 at the same time.
  • a second inorganic insulating film 33 made of, for example, SiN x and having a thickness of about 400 nm is formed on the organic insulating film 32.
  • the formation of the second inorganic insulating film 33 is preferable because the etching of the contact hole 30a can prevent the organic insulating film from being corroded by the etchant. Further, since the inorganic insulating film maintains the flatness of the base as it is, it is not necessary to polish it.
  • the contact hole 30a is formed by collectively etching the three layers.
  • the first electrode (anode) 41 preferably has a work function of about 5 eV in relation to the organic light emitting layer 43.
  • the ITO film is formed with a thickness of about 10 nm, and Ag or APC is formed with a thickness of about 100 nm. In the case of the bottom emission type, the ITO film is formed to a thickness of about 300 nm to 1 ⁇ m.
  • Each pixel is partitioned at the peripheral edge of the first electrode 41, and an insulating bank 42 made of an insulating material for insulating the anode and the cathode is formed.
  • the first electrode 41 surrounded by the insulating bank 42 is formed.
  • An organic light emitting layer 43 is laminated thereon.
  • the organic light emitting layer 43 is stacked on the first electrode 41 exposed by being surrounded by the insulating bank 42. Although the organic light emitting layer 43 is shown as a single layer in FIG. 1 and the like, it is formed of a plurality of layers by laminating various materials. In addition, since the organic light emitting layer 43 is weak against moisture and cannot be patterned after being formed on the entire surface, an evaporated or sublimated organic material is selectively deposited only on necessary portions using a deposition mask. Formed by. Alternatively, the organic light emitting layer 43 may be formed by printing.
  • a hole injection layer made of a material with good ionization energy consistency that improves the hole injection property may be provided.
  • a hole transport layer capable of improving the stable transport of holes and confining electrons (energy barrier) in the light emitting layer is formed of, for example, an amine material.
  • a light emitting layer selected on the basis of the light emission wavelength is formed by doping Alq 3 with red or green organic fluorescent material for red, green, for example.
  • a DSA organic material is used.
  • the light emitting layer can be formed of the same material without doping.
  • an electron transport layer that further improves the electron injection property and stably transports electrons is formed of Alq 3 or the like.
  • a laminated film of the organic light emitting layer 43 is formed by laminating each of these layers by several tens of nm.
  • An electron injection layer that improves the electron injection property such as LiF or Liq may be provided between the organic light emitting layer 43 and the second electrode 44. Although this is not an organic layer, in this specification, it is included in the organic light emitting layer 43 as light emitted by the organic layer.
  • the covering layer (TFE: Thin Film Encapsulation) 46 is made of, for example, an inorganic insulating film such as SiN x or SiO 2 , and can be formed by a single layer or a stacked layer of two or more layers.
  • the thickness of one layer is about 0.1 ⁇ m to 0.5 ⁇ m, and it is preferably formed of a laminated film of about two layers.
  • the covering layer 46 is preferably formed in multiple layers with different materials.
  • the covering layer 46 is formed of a plurality of layers, so that even if a pinhole or the like is formed, the pinholes hardly coincide with each other in the plurality of layers, and are completely shielded from the outside air.
  • the coating layer 46 is formed so as to completely cover the organic light emitting layer 43 and the second electrode 44. Note that an organic insulating material may be provided between the two inorganic insulating films.
  • Example 1 (Method for manufacturing organic EL display device) Example 1 Next, a method of manufacturing the organic EL display device without the second inorganic insulating film 33 of the organic EL display device shown in FIG. 1 will be described with reference to the flowcharts of FIGS. 2A to 2B and the manufacturing process diagrams of FIGS. 3A to 3G. Explained.
  • a drive circuit including the TFT 20 is formed on the substrate 10 (S1 in FIG. 2A).
  • the base coat layer 11 is formed on the substrate 10 (S11).
  • the base coat layer 11 is formed by forming a SiO 2 layer with a thickness of about 500 nm by, for example, a plasma CVD method, and forming a SiN x layer with a thickness of about 50 nm on the SiN x layer. It is formed by laminating a SiO 2 layer to a thickness of about 250 nm.
  • a metal film such as molybdenum (Mo) is formed to a thickness of about 250 nm by, for example, sputtering, and the gate is formed by patterning by dry etching after forming a resist mask by a photolithography process.
  • the electrode 23 is formed (S16).
  • a source 21 s and a drain 21 d are formed in the semiconductor layer 21. Specifically, for example, after doping with boron (B + ), activation is performed by annealing at about 400 ° C. for about 1 hour, so that the resistance of the source 21s and the drain 21d can be reduced. (S17). Since the gate electrode 23 serves as a mask, boron ions are not implanted into the channel 21c, but are implanted only into the source 21s and the drain 21d to reduce the resistance.
  • the interlayer insulating film 24 is formed by a laminated film of a lower layer mainly made of SiO 2 and having a thickness of about 300 nm and an upper layer mainly made of SiN x and having a thickness of about 300 nm by, for example, low pressure plasma CVD.
  • the contact hole 24a is formed by forming a mask through a resist film formation and a photolithography process, and performing wet etching.
  • a drive circuit including a TFT 20 using a top gate type and top contact type LTPS, that is, a portion called a backplane is formed.
  • the TFT 20 is not limited to this structure, and other structures such as a bottom contact structure with a top gate, a top contact structure with a bottom gate, or a bottom contact structure with a bottom gate can be used.
  • the first electrode 41 for the organic light emitting element 40 is formed in a predetermined region (S5).
  • a predetermined region S5
  • ITO film having a thickness of about 10 nm and an Ag film or an APC film having a thickness of about 100 nm and an upper layer made of an ITO film having a thickness of about 10 nm are formed.
  • ITO and metal are embedded in the contact hole 30 a, and a laminated film of ITO, metal film, and ITO film is formed on the surface of the planarizing film 30.
  • the first electrode 41 is formed by patterning the laminated film of ITO and metal.
  • R, G, B, etc. are made through the opening of the deposition mask.
  • the desired sub-pixel is formed through an evaporation mask having an opening.
  • a layer such as LiF that improves the electron injection property may be formed on the surface of the organic light emitting layer 43.
  • it can form by printing by the inkjet method etc. not by vapor deposition.
  • the reason why Ag or APC is used for the first electrode 41 is that the light emitted from the organic light emitting layer 43 is reflected and used as a top emission type.
  • a coating layer 46 that protects the second electrode 44 and the organic light emitting layer 43 from moisture or oxygen is formed on the second electrode 44.
  • the covering layer 46 protects the second electrode 44 and the organic light emitting layer 43 that are sensitive to moisture or oxygen, and thus hardly absorbs moisture and the like, and an inorganic insulating film such as SiO 2 or SiN x is formed by a CVD method or the like.
  • the coating layer 46 is formed so that the end portion thereof is in close contact with an inorganic film such as the second inorganic insulating film 33. This is because bonding between inorganic films is performed with good adhesion, but it is difficult to obtain complete bonding with organic films. Therefore, in the case where the second inorganic insulating film 33 shown in FIG. 1 is not provided, it is preferable to remove a part of the organic insulating film 32 and bond it to the first inorganic insulating film below it. By doing so, intrusion of moisture and the like can be completely prevented.
  • Example 2 In the manufacturing method of Example 1 shown in FIGS. 2A to 2B and FIGS. 3A to 3G, the planarizing film 30 is formed by the first inorganic insulating film 31 and the organic insulating film 32 (the second inorganic film having the structure of FIG. 1). Structure without the insulating film 33). Even in such a structure, the surface of the organic insulating film 32 is polished, and the first electrode 41 is formed on the surface. Therefore, the surface of the planarizing film 30 is flat and there is no problem.
  • the contact hole 30a when the contact hole 30a is formed, there is a problem that when wet etching or the like is performed, moisture or the like easily enters the organic insulating film 32, and even when dry etching is performed, an etching gas or the like easily enters. If moisture or the like permeates, the material of the organic light emitting layer 43 or the second electrode 44 may be deteriorated if it permeates when the light emitting element is formed and is operating. Therefore, the second inorganic insulating film 33 is preferably formed on the surface of the organic insulating film 32, and the structure thereof is shown in FIG. The manufacturing method will be described with reference to FIGS. 4A to 4E.
  • the processes up to the process shown in FIG. 3C are performed in the same manner as in the first embodiment. That is, the surface of the organic insulating film 32 is planarized by CMP polishing. Thereafter, as shown in FIG. 4A, the second inorganic insulating film 33 is formed to a thickness of about 200 nm by SiN x by plasma CVD or the like, similar to the first inorganic insulating film 31. As described above, the second inorganic insulating film 33 is formed by deposition of an inorganic material by a method such as plasma CVD, and is very thin. Therefore, the flatness of the polished surface of the organic insulating film 32 is maintained as it is.
  • the surface of the second inorganic insulating film 33 also has a flatness of 50 nm or less with an arithmetic average roughness Ra. That is, in the second embodiment, the planarizing film 30 is composed of the first inorganic insulating film 31, the organic insulating film 32, and the second inorganic insulating film 33, but the surface of the planarizing film 30 is arithmetic. It is formed on a flat surface with an average roughness Ra of 50 nm or less.
  • contact holes 30a are formed in the planarization film 30.
  • the formation method is the same as that of Example 1, and the description thereof is omitted.
  • the organic light emitting layer 43 is formed by a method such as vacuum deposition. This method is also the same as the process shown in FIG. 3F of Example 1 described above, and detailed description thereof is omitted.
  • the second electrode 44 is formed on the entire surface.
  • This step is also the same as the step shown in FIG. 3G of the first embodiment, and can be formed by the same method.
  • a coating layer 46 is formed on the surface, whereby the organic EL display device shown in FIG. 1 is obtained.
  • the surface of the organic insulating film is subjected to CMP polishing, and the surface is Arithmetic plane roughness Ra is formed to be 50 nm or less, and an organic light emitting layer is formed so as to avoid directly above the contact hole.
  • the organic insulating film is an acrylic resin or a polyimide resin because it has heat resistance and becomes a stable insulating film.
  • the organic insulating film is a non-photosensitive resin because it does not contain a photopolymerization initiator that tends to make the surface uneven, and thus the surface flatness can be sufficiently obtained.
  • the planarizing film has a three-layer structure by forming a second inorganic insulating film on the organic insulating film. This is preferable because it can easily prevent the film from entering.
  • the contact hole is formed in the three-layer structure in a lump so that the organic insulating film is not exposed to the etching atmosphere, and intrusion of moisture or the like into the organic insulating film can be suppressed. Is preferable.
  • the thin film transistor is not formed in a projection region of the organic light emitting layer, and a bottom emission type light emitting device that extracts light from the substrate side, or the thin film transistor is a projection region of the organic light emitting layer.
  • a bottom emission type light emitting device that extracts light from the substrate side, or the thin film transistor is a projection region of the organic light emitting layer.
  • Any of the top emission type light emitting elements that extract light from the second electrode can be used. That is, in any structure, the flatness of the flattening film eliminates the factor of lowering the display quality such as luminance unevenness and color unevenness, and an organic EL display device having very excellent display quality can be obtained.
  • a method of manufacturing an organic EL display device includes a step of forming a drive circuit including a thin film transistor on a substrate, and a first inorganic insulating film and an organic insulation on the surface of the drive circuit.
  • a step of forming a film, a step of CMP polishing the surface of the organic insulating film, a step of forming a contact hole reaching the TFT in the organic insulating film and the first inorganic insulating film, and an inside of the contact hole A step of forming a first electrode in a predetermined region, a step of forming an organic light emitting layer on the first electrode, and a step of forming a second electrode on the organic light emitting layer.
  • the surface of the organic insulating film is polished by CMP, the surface of the planarization film is flat even when viewed microscopically. For this reason, the normal direction of the surface of the organic light emitting layer is different from the normal direction of the display surface, and it is possible to suppress color unevenness and luminance unevenness.
  • a second inorganic insulating film is formed on the organic insulating film, and the contact hole is formed by collectively forming the three layers of the second inorganic insulating film, the organic insulating film, and the first insulating film.
  • this is preferable not only because the formation process of the contact hole is simple, but also because the organic insulating film is protected by the inorganic insulating film, so that intrusion of moisture and the like can be suppressed.
  • the surface flatness is 20 nm or more in terms of arithmetic average roughness Ra, Polishing to 50 nm or less is preferable because the organic insulating film can be polished flat.
  • the contact hole it is preferable to form the contact hole by dry etching because etching can be performed without causing a step at the interface between the inorganic insulating film and the organic insulating film having different etching rates. If there is a step at the interface between the inorganic insulating film and the organic insulating film, the metal is not embedded cleanly in the contact hole, which tends to increase the contact resistance.
  • Substrate 10
  • Semiconductor layer 30
  • Planarizing film 31
  • 1st inorganic insulating film 32
  • Organic insulating film 33
  • 2nd inorganic insulating film 40
  • Organic light emitting element 41
  • 1st electrode (anode) 43
  • Organic light emitting layer 44

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

TFT(20)を含む駆動回路が形成された表面を有する基板(10)と、駆動回路を覆うことによって基板(10)の表面を平坦化する平坦化膜(30)と、平坦化膜の表面上に形成され、駆動回路と接続された第1電極(41)、第1電極の上に形成された有機発光層(43)、及び有機発光層の上に形成された第2電極(44)を有する有機発光素子(40)と、を備えている。そして、平坦化膜(30)は、駆動回路の上に積層された第1無機絶縁膜(31)及び有機絶縁膜(32)を含んでおり、有機絶縁膜(32)の表面が、算術平面粗さRaで50nm以下に形成されている。

Description

有機EL表示装置及びその製造方法
 本発明は、有機EL表示装置及びその製造方法に関する。
 近年、大形のテレビジョン、携帯機器などで、有機EL表示装置が採用される傾向にある。有機EL表示装置は、絶縁基板の上に、各画素の領域にスイッチング素子、駆動素子などの能動素子としての薄膜トランジスタ(以下、TFTともいう)を用いた駆動回路が形成され、その上に各画素の有機発光素子がTFTと接続するように形成されることによって構成されている。有機EL表示装置としては、発光素子の正面を表示面とするトップエミッション型と、絶縁基板の裏面を表示面とするボトムエミッション型とがあり、トップエミッション型では、有機発光素子の表示領域によらず、その下方に前述の駆動回路が形成される。一方、ボトムエミッション型では、表示領域の周縁部に駆動回路が形成される。そのため、駆動回路を形成するスペースが少ない携帯機器などの小型の有機EL表示装置では、トップエミッション型、すなわち、表示領域のほぼ全面の下方にTFTなどの駆動回路が形成されるような構成が多用される。一方、ボトムエミッション型では、画素間のスペースに多少余裕のある大形のテレビジョンなどに適している。
 TFTなどによって駆動回路が形成されるとその表面が凸凹になる。その上に有機発光素子が形成されるので、駆動回路の上を、樹脂材料などで被覆することによって平坦化膜を形成している。そうすることによって、表面の平坦化が行われている。この平坦化膜は、従来、TFTが形成された後に、バリア層とする第1無機絶縁膜が形成され、前述の有機発光素子とTFTとを接続するコンタクト孔をフォトリソグラフィ工程によって形成し、その上に感光性の有機絶縁膜を成膜して、フォトリソグラフィ工程と、ウェット現像によるコンタクト孔の形成によって得られていた。このように有機絶縁膜を形成することによって、TFTなどの形成による表面の凸凹が平坦化されている。
 特許文献1には、アクティブマトリクス型表示装置のピクセルごとのスイッチング素子などに好適な、小さな専有面積と優れたトランジスタ特性とを両立したTFT及びその製造方法が開示されている。これは、同一構成のTFTをCMP処理によって表面の凹凸を20nm以下とされた層間絶縁膜を介して、垂直に複数層のTFTを一体的に形成するものである。すなわち、微細なTFTを形成する際に、浅い焦点深度に対応するために層間絶縁膜の表面の平坦度を20nm以下にするもので、TFTの上に有機発光素子を形成するための平坦化ではない。
特開2017-11173号公報
 一方、有機EL表示装置を視認する場合、画素によって、色ムラが生じたり、輝度ムラが発生したりして視認特性が低下する場合がある。本発明者は、この色ムラ又は輝度ムラが生じる原因について鋭意検討を重ねて調べた結果、有機発光層の表面の平坦性の欠如に起因していることを見出した。すなわち、有機発光素子は、前述のように、駆動回路が形成されたTFTなどの上に、表面を平坦にする平坦化膜の上に形成される。この有機絶縁膜の表面は、一応平坦になっており、従来は、これで問題はないと考えられていた。しかし、本発明者が鋭意検討を重ねて調べた結果、有機絶縁膜表面は、非感光性の樹脂を用いても、算術平均粗さのRaで、100~300nm程度であり、従来一般的に用いられている感光性樹脂では、これよりもさらに凹凸が生じていることが分り、この表面に有機発光素子の電極及び有機発光層を形成すると、有機発光層の表面も同程度の表面粗さになっていた。有機発光層の表面に凸凹が生じると、微視的に見た光の進む向きは区々になる。そのため、正面から表示画面を見ると、斜め方向に進む光は視認され難くなり、色ムラ及び/又は輝度ムラになることを見出した。
 表示装置の表示画面で、たとえ、不点灯領域、常時点灯領域又は輝線といった明確な表示上の欠陥が無くても、前述したような輝度ムラ及び/又は色ムラに起因する表示ムラが生じると、表示品位が低下するという問題がある。
 さらに、有機発光層の表面に反射率の大きい層を設けてマイクロキャビティにすることによって発光出力を高めることも行われるが、有機発光層の表面に凹凸があると、反射層にも凹凸が形成され、乱反射して完全な共振器とすることができず、出力の増大を得ることができなくなるという問題もある。
 一方、微細なTFTを製造するための平坦性を必要とするものではないので、前述の特許文献1に記載されているような表面平坦度が20nm以下という厳しい平坦度でなくても、有機発光層で発光する光が、ほぼ正面を中心に発光する程度に平坦になっていればよい。
 本発明は、このような状況に鑑みてなされたもので、有機EL表示装置の色ムラ及び/又は輝度ムラを抑制することで表示品位を向上させた有機EL表示装置及びその製造方法を提供することを目的とする。
 本発明の一実施形態の有機EL表示装置は、薄膜トランジスタを含む駆動回路が形成された表面を有する基板と、前記駆動回路を覆うことによって前記基板の前記表面を平坦化する平坦化膜と、前記平坦化膜の表面上に形成され、前記駆動回路と接続された第1電極、前記第1電極の上に形成された有機発光層、及び前記有機発光層の上に形成された第2電極を有する有機発光素子と、を備え、前記平坦化膜は、前記駆動回路の上に積層された第1無機絶縁膜及び有機絶縁膜を含んでおり、前記有機絶縁膜の表面が、算術平面粗さRaで50nm以下に形成されている。
 本発明の他の実施形態の有機EL表示装置の製造方法は、基板の上に、薄膜トランジスタを含む駆動回路を形成する工程と、前記駆動回路の表面に第1無機絶縁膜及び有機絶縁膜を形成する工程と、前記有機絶縁膜の表面をCMP研磨する工程と、前記有機絶縁膜及び前記第1無機絶縁膜に、前記TFTに達するコンタクト孔を形成する工程と、前記コンタクト孔の内部に金属を埋め込むと共に、所定の領域に第1電極を形成する工程と、前記第1電極の上に有機発光層を形成する工程と、前記有機発光層の上に第2電極を形成する工程と、を含んでいる。
 本発明の実施形態によれば、TFTを含む駆動回路の凸凹の表面に有機絶縁膜が形成され、その表面がCMPによって研磨されることで、その表面が算術平均粗さRaで50nm以下の平坦度になるように平坦化されている。その結果、微視的に斜め方向に進む光が大幅に抑制され、色ムラ及び/又は輝度ムラの発生を抑制し、有機EL表示装置の表示品位を大幅に向上させることができる。
本発明の一実施形態の有機EL表示装置の断面図である。 図1の第2無機絶縁膜のない実施例1の有機EL表示装置の製造工程を示すフローチャートである。 図2Aの工程をさらに詳細に説明するフローチャートである。 図1の第2無機絶縁膜のない実施例1の有機EL表示装置の製造工程を示す断面図である。 図1の第2無機絶縁膜のない実施例1の有機EL表示装置の製造工程を示す断面図である。 図1の第2無機絶縁膜のない実施例1の有機EL表示装置の製造工程を示す断面図である。 図1の第2無機絶縁膜のない実施例1の有機EL表示装置の製造工程を示す断面図である。 図1の第2無機絶縁膜のない実施例1の有機EL表示装置の製造工程を示す断面図である。 図1の第2無機絶縁膜のない実施例1の有機EL表示装置の製造工程を示す断面図である。 図1の第2無機絶縁膜のない実施例1の有機EL表示装置の製造工程を示す断面図である。 図1の有機EL表示装置の実施例2の製造工程を示す断面図である。 図1の有機EL表示装置の実施例2の製造工程を示す断面図である。 図1の有機EL表示装置の実施例2の製造工程を示す断面図である。 図1の有機EL表示装置の実施例2の製造工程を示す断面図である。 図1の有機EL表示装置の実施例2の製造工程を示す断面図である。
 次に、図面を参照しながら本発明の一実施形態である有機EL表示装置が説明される。図1に一実施形態の有機EL表示装置の一画素(厳密には、一画素中の赤、緑、青のサブ画素であるが、本明細書では、これらのサブ画素も含めて一画素ということもある)分の概略の断面図が示されている。
 本発明の一実施形態の有機EL表示装置は、図1にその断面の説明図が示されるように、TFT20を含む駆動回路が形成された表面を有する基板10と、駆動回路を覆うことによって基板10の表面を平坦化する平坦化膜30と、平坦化膜30の表面上に形成され、駆動回路と接続された第1電極41、第1電極41の上に形成された有機発光層43、及び有機発光層43の上に形成された第2電極44を有する有機発光素子40と、を備えている。そして、平坦化膜30は、駆動回路の上に積層された第1無機絶縁膜31及び有機絶縁膜32を含んでおり、有機絶縁膜32の表面が、算術平面粗さRaで50nm以下に形成されている。さらに、有機発光層43がコンタクト孔30aの直上を避けて形成されている。
 すなわち、本実施形態の有機EL表示装置では、駆動回路が形成されることによって、基板10の表面が凸凹にされたのを無機絶縁膜31と有機絶縁膜32との積層による平坦化膜30を形成し、さらにその表面がCMP研磨されることによって、算術平面粗さRaで50nm以下の平坦度に形成されていることに一つの特徴がある。なお、この有機絶縁膜32の表面にさらに第2無機絶縁膜33を形成することによって平坦化膜30とすることができ、図1に示される例では、この第2無機絶縁膜33も形成されている。さらには、本実施形態の有機EL表示装置では、駆動回路と第1電極41とを接続するコンタクト孔30aの直上ではない領域に有機発光層43が形成されていることにもう一つの特徴がある。
 前述したように、本発明者は、有機EL表示装置の色ムラ及び/又は輝度ムラが生じる原因について鋭意検討を重ねて調べた結果、有機発光素子40の有機発光層43の面に凹凸があり、微視的には、有機発光層43の表面が完全な平坦ではなく、微視的にみると傾いている部分があり、傾いていると、有機発光層43の表面の法線方向が表示面の法線方向に対して傾くことになる。そうすると、表示面と垂直方向から視認する場合、発光した光が斜め方向に進む画素の光は認識し難くなり、輝度の低下又は混色の色が変化することになる。すなわち、発光する光は、その法線方向に最も輝度が大きく法線方向から傾くにつれてその輝度は低下する。スマートフォンなどの小型の表示装置では、このサブ画素の大きさは、一辺が数十μm程度と非常に小さい。そのため、僅かな凹凸があっても有機発光層43の表面に凸凹のあるサブ画素では、正面に対する発光が非常に弱くなる。
 従来は、このような色ムラ及び/又は輝度ムラの対策としては、表示パネルの外縁にTFTを作り込んでおいて、製品になった後の検査で色ムラ及び/又は輝度ムラがある画素の輝度を回路によって調整することが行われている。そのため、駆動回路が複雑になるという問題もある。
 本実施形態では、前述したように、色ムラ及び/又は輝度ムラの原因を突き止めたため、その有機発光層43の表面の平坦度を向上させるため、その下地となる平坦化膜30の表面を50nm以下にすると共に、コンタクト孔30aの直上を避けて、有機発光層43を形成することで、殆ど色ムラ及び/又は輝度ムラが発生しないことを見出した。表面粗さは、小さいほど好ましいが、前述した特許文献1に示されるように、20nm以下という平坦度にする必要はなく、算術平均粗さRaで20nm以上であっても、色ムラ又は輝度ムラが殆ど現れないことを見出した。すなわち、表面粗さは小さいほど好ましいので下限は設定されないが、表面粗さを小さくするには、研磨作業が大変になるので、20nm以上で、50nm以下の表面粗さにすることが好ましい。
 具体的には、従来の方法では、この平坦化膜は、無機バリア膜を形成してからドライエッチングによってコンタクト孔を形成し、その上に有機絶縁膜(感光性樹脂)を成膜してウェットエッチングによってコンタクト孔の形成が行われていた。すなわち、前述したように、有機絶縁膜は液状の樹脂を塗布して形成されるため、表面は平坦になり、問題ないと考えられていた。しかし、この有機絶縁膜の表面の平坦度は、非感光性樹脂を用いても、算術平均粗さRaで100~300nm程度あり、感光性樹脂ではこれよりもさらに大きくなり、本発明者は、この程度の平坦化では十分でないことを突き止めた。この場合、感光性樹脂が用いられると、混入される光重合開始剤の影響によって、さらに表面粗さが大きくなる。そして、前述したように、有機絶縁膜32の表面をCMP研磨することによって、表面粗さを算術平均粗さRaで20nm以上、50nm以下にすることによって、色ムラ及び/又は輝度ムラの発生を殆ど抑制し得ることを見出した。すなわち、前述の特許文献1に記載されているような20nm以下の平坦度にする必要はないが、50nm程度以下にする必要がある。
(有機EL表示装置の構造)
 次に、図1に示される有機EL表示装置及びその製造方法について具体的に説明がされる。
 基板10は、基板面を表示面として表示画像を視認するボトムエミッション型の場合には、有機発光層43で発光した光を透過させる必要があり、透光性の材料で、絶縁性の基板が用いられる。具体的には、ガラス基板又は、ポリイミドなどの樹脂フィルムが用いられる。樹脂フィルムが用いられることによって、有機EL表示装置を可撓性にすることができ、曲面などに貼り付けることも可能になる。
 基板10がガラス基板の場合は必要ないが、基板10がポリイミドのような樹脂フィルムの場合には、表面が結晶性でなく、半導体層を直接形成し難いため、ベースコート層11が形成される。ベースコート層11としては、例えばプラズマCVD法によってSiO2を500nm厚/SiNxを50nm厚/SiO2を250nm厚程度の積層体が形成される。
 ベースコート層11の上にTFT20を含む駆動回路が形成されている。図1では、陰極配線27のみが示されているが、その他のゲート配線及び信号配線なども同様に形成されている。そして、その上にTFT20が形成されている。図1では、発光素子40を駆動するTFT20のみが示されているが、その他のスイッチングTFTなど、他のTFTも同様に形成されている。この駆動回路は、有機EL表示装置が基板10と反対面を表示面とするトップエミッション型の場合は、有機発光素子40の発光領域の下方の全面に亘って形成され得る。しかし、基板10側を表示面とするボトムエミッション型では、有機発光素子40の発光領域の下方にTFTなどを形成することはできない。そのため、TFTなどは発光領域と平面的に重なる部分の周囲に形成される必要がある。この場合、周囲のTFT又は配線が形成される領域と発光領域の下のTFTなどが形成されない領域との境界部に傾斜面ができるため、発光領域の周縁部で凹凸ができ、表示品位を低下させる原因になる。従って、ボトムエミッション型でも、同様の平坦度が求められる。なお、キャパシタも各画素に形成されるが、広い面積で厚さは薄く発光領域の下に形成されても殆ど微細な凸凹の原因にはならない。
 TFT20は、ソース21s、チャネル21c、及びドレイン21dを有する半導体層21と、ゲート絶縁膜22とゲート電極23と層間絶縁膜24とソース電極25とドレイン電極26とで形成されている。ゲート絶縁膜22は、50nm厚程度のSiO2などからなり、ゲート電極23は、250nm厚程度のMoなどの成膜後のパターニングなどによって形成されている。その上には300nm厚程度のSiO2膜と300nm厚程度のSiNx膜からなる層間絶縁膜24が形成され、ソース21s及びドレイン21dと接続するようにソース電極25及びドレイン電極26が形成されることによってTFT20を含む駆動回路が形成されている。なお、層間絶縁膜24が形成される前に、ソース21s及びドレイン21dの電極接続部には、ボロンがドーピングされてp+化され、アニールによって活性化されている。さらに具体的な構造に関しては、後述される製造方法の具体例で説明される。なお、図1に示される例では、ゲート電極23が半導体層21の基板10と反対側に形成されるトップゲートの構造であるが、基板10上にゲート電極23が形成されるボトムゲートの構造でも同様である。
 このTFT20を含む駆動回路の表面にバリア層としての200nm厚程度のSiNxなどからなる第1無機絶縁膜31と、例えばポリイミド又はアクリル樹脂からなる有機絶縁膜32を2μm程度成膜して表面がCMP研磨されることによって、表面粗さが算術平均粗さRaで50nm以下にされている。この有機絶縁膜は、光重合開始剤を混入した感光性の有機絶縁膜でもよい。感光性の有機絶縁膜であれば、第1無機絶縁膜31の形成後に有機絶縁膜32が形成され、フォトリソグラフィ工程による露光と現像でコンタクト孔30aが形成される。この場合、コンタクト孔30aが形成された後にCMP研磨がなされてもよい。有機絶縁膜32をCMP研磨する際に、コンタクト孔30a内にCMPの研磨剤入り込んでも、コンタクト孔の大きさは、研磨剤の粒径より遥かに大きい(例えば50倍程度)ので、洗浄で除去することができ、特に問題は生じない。有機絶縁膜32が非感光性の場合には、第1無機絶縁膜31と一括してコンタクト孔30aが形成される。この際、有機EL表示装置の陰極(第2電極)を陰極配線27と接続するための第2コンタクト45を形成するためのコンタクト孔30bも同時に平坦化膜30に形成されている。
 図1に示される例では、この有機絶縁膜32の上に例えばSiNxなどからなる400nm厚程度の第2無機絶縁膜33が形成されている。この第2無機絶縁膜33が形成されることによって、コンタクト孔30aを形成するエッチングの際に、エッチャントによる有機絶縁膜の腐食を防止することができるので好ましい。また、無機絶縁膜は、その下地の平坦性をそのまま維持するので、研磨をする必要もない。この第2無機絶縁膜33の形成後に、3層を一括してエッチングすることによってコンタクト孔30aが形成されている。
 そして、例えばITOとAg又はAPCなどの金属とITOがスパッタリングなどによって成膜されることによって、コンタクト孔30a内にAgなどの金属が埋め込まれると共に、有機絶縁膜32又は第2無機絶縁膜33(第2無機絶縁膜33が形成される場合)、すなわち平坦化膜30の表面に同じAg又はAPCなどの金属とITOの導電層が形成された後にパターニングによって、表面と最下層がITO膜で、その間にAg又はAPCがサンドイッチされたITO/Ag又はAPC/ITOの積層膜などにより第1電極(陽極)41が形成される。この第1電極41は、コンタクト孔30aの内部に埋め込まれた導体層と連続して形成されるが、コンタクト孔30aの上の凹みが生じやすい場所を避けて、表面が平坦にされた平坦化膜30の表面に位置するようにパターニングして形成されている。これによって第1電極41の表面も平坦化膜30の表面と同程度の平坦度にされ、その上の有機発光層43の表面も同程度の平坦になる。
 第1電極(陽極)41は、有機発光層43との関係で、仕事関数が5eV程度のものが好ましく、トップエミッション型の場合、上記材料が用いられる。ITO膜は10nm程度の厚さに形成され、Ag又はAPCは100nm程度の厚さに形成される。ボトムエミッション型の場合には、ITO膜が300nm~1μm程度の厚さに形成される。その第1電極41の周縁部に各画素を区画すると共に、陽極と陰極の絶縁を図るための絶縁材料からなる絶縁バンク42が形成されており、その絶縁バンク42によって囲まれる第1電極41の上に有機発光層43が積層されている。
 有機発光層43は、絶縁バンク42に囲われて露出する第1電極41の上に積層される。この有機発光層43は、図1などでは一層で示されているが、種々の材料が積層されて複数層で形成される。また、この有機発光層43は水分に弱く全面に形成してからパターニングをすることができないため、蒸着マスクを用いて、蒸発又は昇華させた有機材料を選択的に必要な部分のみに蒸着することによって形成される。又は印刷によって有機発光層43が形成されてもよい。
 具体的には、例えば第1電極(陽極電極)41に接する層として、正孔の注入性を向上させるイオン化エネルギーの整合性の良い材料からなる正孔注入層が設けられる場合がある。この正孔注入層上に、正孔の安定な輸送を向上させると共に、発光層への電子の閉じ込め(エネルギー障壁)が可能な正孔輸送層が、例えばアミン系材料により形成される。さらに、その上に発光波長に応じて選択される発光層が、例えば赤色、緑色に対してはAlq3に赤色又は緑色の有機物蛍光材料がドーピングされて形成される。また、青色系の材料としては、DSA系の有機材料が用いられる。一方、図示しないカラーフィルタで着色される場合には、発光層は全てドーピングすることなく同じ材料で形成され得る。発光層の上には、さらに電子の注入性を向上させると共に、電子を安定に輸送する電子輸送層が、Alq3などにより形成される。これらの各層がそれぞれ数十nm程度ずつ積層されることにより有機発光層43の積層膜が形成されている。なお、この有機発光層43と第2電極44との間にLiFやLiqなどの電子の注入性を向上させる電子注入層が設けられることもある。これは有機層ではないが、本明細書では、有機層によって発光させるものとして、有機発光層43内に含めている。
 前述したように、有機発光層43の積層膜のうち、発光層は、R、G、Bの各色に応じた材料の有機材料が堆積されないで、カラーフィルタによってカラーの表示装置にされてもよい。すなわち、発光層が同じ有機材料で形成され、図示しないカラーフィルタにより発光色が特定されてもよい。また、正孔輸送層、電子輸送層などは、発光性能を重視すれば、発光層に適した材料で別々に堆積されることが好ましい。しかし、材料コストの面を勘案して、R、G、Bの2色又は3色に共通して同じ材料で積層される場合もある。
 LiF層などの電子注入層などを含む全ての有機発光層43の積層膜が形成された後に、その表面に第2電極44が形成されている。具体的には、第2電極(例えば陰極)44が有機発光層43の上に形成される。この第2電極(陰極)44は、全画素に亘って、共通で連続して形成されている。この陰極44は、平坦化膜30に形成された第2コンタクト45及びTFT20の絶縁膜22、24に形成された第1コンタクト28を介して、陰極配線27に接続されている。第2電極44は透光性の材料、例えば、薄膜のMg-Ag共晶膜により形成され、水分で腐食しやすいので、その表面に設けられる被覆層46によって被覆されている。陰極材料は仕事関数の小さい材料が好ましく、アルカリ金属又はアルカリ土類金属などが用いられ得る。Mgは仕事関数が3.6eVと小さいので好ましいが、活性で安定しないので、仕事関数が4.25eVのAgが10質量%程度の割合で共蒸着されている。Alも仕事関数は4.25eV程度と小さく、下地にLiFが用いられることによって陰極材料として十分に使用し得る。そのため、ボトムエミッション型では、この第2電極44にAlを厚く形成し得る。
 被覆層(TFE:Thin Film Encapsulation)46は、例えばSiNx、SiO2などの無機絶縁膜からなり、一層、又は二層以上の積層膜によって形成され得る。例えば一層の厚さが0.1μmから0.5μm程度で、好ましくは二層程度の積層膜で形成される。この被覆層46は、異なる材料で多層に形成されるのが好ましい。被覆層46は、複数層で形成されることによって、ピンホールなどができても、複数層でピンホールが完全に一致することは殆ど無く、外気から完全に遮断する。前述のように、この被覆層46は、有機発光層43及び第2電極44を完全に被覆するように形成される。なお、二層の無機絶縁膜の間に有機絶縁材料を備えていてもよい。
(有機EL表示装置の製造方法)
実施例1
 次に、図1に示される有機EL表示装置の第2無機絶縁膜33のない有機EL表示装置の製造方法が、図2A~2Bのフローチャート及び図3A~3Gの製造工程の図を参照しながら説明される。
 まず、図3Aに示されるように、基板10の上に、TFT20を含む駆動回路が形成される(図2AのS1)。具体的には、図2Bにフローチャートが示されるように、基板10の上にベースコート層11が形成される(S11)。ベースコート層11は、例えばプラズマCVD法によって、SiO2層を500nm程度の厚さに形成し、その上にSiNx層を50nm程度の厚さに形成することによって下層を積層し、さらにその上層としてSiO2層を250nm程度の厚さに積層することによって形成される。
 その後、ベースコート層11の上に、例えば減圧プラズマCVD法によってアモルファスシリコン(a-Si)層からなる半導体層21が形成される(S12)。その後、例えば窒素雰囲気下、450℃程度で45分間程度のアニール処理行うことによって、ポリシリコン化(LTPS:Low Temperature Poly Silicon)が行われる(S13)。
 次に、フォトリソグラフィ工程によって、レジストマスクが形成され、ドライエッチングなどによって半導体層21がパターニングされ、TFT20となる部分の半導体層21と陰極配線27などの配線が形成される(S14)。その後にゲート絶縁膜22が成膜される(S15)。ゲート絶縁膜22は、プラズマCVD法によって、SiO2を50nm程度成膜することで形成される。
 その後、例えばスパッタ法によって、モリブデン(Mo)などの金属膜が250nm程度の厚さに成膜され、フォトリソグラフィ工程によって、レジストマスクの形成後にドライエッチングがなされることによって、パターニングされることでゲート電極23が形成される(S16)。
 その後、半導体層21にソース21s、ドレイン21dが形成される。具体的には、例えばボロン(B+)をドーピングした後、400℃程度で1時間程度のアニール処理をすることによって活性化することで、ソース21s、ドレイン21dの低抵抗化が図られて形成される(S17)。ゲート電極23がマスクになるので、チャネル21cにはボロンイオンは打ち込まれず、ソース21s、ドレイン21dのみに打ち込まれて低抵抗化される。
 その後、全面に層間絶縁膜24が形成され、ソース21s、ドレイン21dの一部を露出させるコンタクト孔24aが形成される(S18)。層間絶縁膜24は、例えば減圧プラズマCVD法によって、主にSiO2からなる300nm程度の厚さの下層と、主にSiNxからなる300nm程度の厚さの上層との積層膜によって形成される。コンタクト孔24aは、レジスト膜の形成とフォトリソグラフィ工程によってマスクを形成し、ウェットエッチングを行うことで形成される。
 その後、金属を成膜することで、コンタクト孔24a内に金属が埋め込まれると共に、層間絶縁膜24の表面にソース電極25及びドレイン電極26の金属膜が形成される(S19)。ソース電極25及びドレイン電極26の形成は、例えばスパッタリングなどによって、Ti膜を300nm程度と、Al膜を300nm程度積層し、その上にTiを100nm程度積層することによって形成される。層間絶縁膜24の上に形成された金属膜を前述と同様のフォトリソグラフィ工程とウェットエッチングによってパターニングすることによって、半導体層21のソース21s、ドレイン21dにそれぞれ接続されたソース電極25及びドレイン電極26が形成される。なお、このソース電極25及びドレイン電極26の形成と同じ工程で全く同様の方法によって、陰極配線27に接続される第1コンタクト28が形成される。
 以上の工程によって、トップゲート型で、トップコンタクト型のLTPSを用いたTFT20を含む駆動回路、すなわちバックプレーンと呼ばれる部分が形成される。しかし、TFT20はこの構造に限定されず、トップゲートでボトムコンタクト構造、ボトムゲートでトップコンタクト構造、又はボトムゲートでボトムコンタクト構造などの他の構造でも用いられ得る。
 その後、図3Bに示されるように、駆動回路の表面に第1無機絶縁膜31と有機絶縁膜32とが形成される(図2Aに戻りS2)。第1無機絶縁膜31は、例えばプラズマCVD法によって、SiNxを200nm程度の厚さに形成される。これは、有機絶縁膜32の成分がTFT20の方に侵入するのを防止するバリア層として機能する。また、有機絶縁膜32は、TFT20などの形成によって表面に凹凸のある部分に埋め込むもので、液状の樹脂を塗布することで有機絶縁膜32の表面が平坦化しやすい。塗布法としては、スリットコートやスピンコートなどの方法があるが、両方を合せたスリット・アンド・スピンコート法であってもよい。この有機絶縁膜32は2μm程度の厚さになるように形成され、例えばポリイミド樹脂又はや、アクリル樹脂が用いられ得る。これらの樹脂に光重合開始剤を混入させた感光性樹脂でもよい。しかし、光重合開始剤を含まない非感光性樹脂であれば、純度が高く、しかも表面平滑性が高いので好ましい。特に、アクリル樹脂が好ましい。
 次に、図3Cに示されるように、この有機絶縁膜32の表面がCMP研磨される(S3)。有機絶縁膜32は、液状の樹脂を塗布して乾燥させるため、表面が平坦になりやすく、前述したように、この表面は、算術平均の表面粗さRaで100~300nm程度に形成されている。しかし、前述したように、この有機絶縁膜32の塗布だけの平坦度では、色ムラ及び/又は輝度ムラが現れ、発光特性を十分に満足し得ないことを本発明者は見出した。そのため、CMP研磨によって、その表面の平坦度を算術平均粗さRaで50nm以下になるように研磨している。この平坦度は小さいほど好ましいが、特許文献1に示されるような20nm以下という非常に平坦性を要求されるものではない。50nm程度以下であれば、色ムラ及び/又は輝度ムラが問題になるほどには現れなかった。このCMP研磨は、例えばセリア(CeO2)系のスラリー又はヒュームドシリカ系スラリーを水とアルコールと共に供給しながら、有機絶縁膜32の表面を研磨することによってなされる。
 その後、図3Dに示されるように、この平坦化膜30にTFT20に達するコンタクト孔30aが形成される(S4)。このコンタクト孔30aの形成は、前述したコンタクト孔24aなどと同様に、レジストマスクを形成して、ドライエッチングなどのエッチングによって行われる。なお、この平坦化膜30のように、無機絶縁膜と有機絶縁膜とが混在する層を纏めてエッチングをする場合には、両者のエッチングレートが異なるので、特にドライエッチングによってエッチングすることで、両者の界面に段差が生じ難いので好ましい。段差が生じると、コンタクト孔30a内に埋め込む金属が完全に埋め込まれず、ソース電極25などとの接触抵抗が増大するという問題を発生しやすい。
 その後、図3Eに示されるように、コンタクト孔30aの内部に金属が埋め込まれると共に、所定の領域に有機発光素子40用の第1電極41が形成される(S5)。具体的には、例えばスパッタリングなどによって、ITO膜を10nm程度とAg膜又はAPC膜を100nm程度積層した下層と、10nm厚程度のITO膜からなる上層が成膜される。その結果、コンタクト孔30aの内部にITOと金属が埋め込まれると共に、平坦化膜30の表面にITOと金属膜とITO膜の積層膜が形成される。その後、そのITOと金属の積層膜をパターニングすることによって、第1電極41が形成される。
 その後、図3Fに示されるように、第1電極41の上に有機発光層43が形成される(S6)。具体的には、第1電極41の周縁部に各画素を区画すると共に、陰極と陽極の接触を防止するための絶縁バンク42が形成される。絶縁バンク42は、SiO2などの無機絶縁膜でもよいし、ポリイミド又はアクリル樹脂などの有機絶縁膜でもよい。全面に成膜され、第1電極41の所定の場所が露出するように形成される。絶縁バンク42の高さは、1μm程度に形成される。前述したように、有機発光層43は、各種の有機材料が積層されるが、有機材料の積層は、例えば真空蒸着によって行われ、その場合には、蒸着マスクの開口を通してR、G、Bなどの所望のサブ画素を開口した蒸着マスクを介して形成される。有機発光層43の表面には、電子の注入性を向上させるLiFなどの層が形成され得る。なお、蒸着によらないで、インクジェット法などによる印刷によっても形成され得る。第1電極41にAg又はAPCを用いるのは、有機発光層43で発光した光を反射させてトップエミッション型として使用するためである。
 その後、図3Gに示されるように、有機発光層43の上に、第2電極(陰極)44が形成される(S7)。第2電極44は、薄膜のMg-Ag共晶膜を蒸着などによって全面に形成して陰極とされる。なお、この第2電極44は、第2コンタクト45上にも形成されることで第2コンタクト45、第1コンタクト28を介して陰極配線27に接続されている。このMg-Ag共晶膜は、MgとAgの融点が異なるので、別々のるつぼから蒸発させて成膜時に共晶化する。Mgが90質量%程度でAgが10質量%程度の割合で、10~20nm程度の厚さに形成される。
 この第2電極44の上には、第2電極44及び有機発光層43を水分又は酸素などから護る被覆層46が形成される。この被覆層46は、水分又は酸素に弱い第2電極44及び有機発光層43を保護するため、水分などを吸収し難い、SiO2、SiNxなどの無機絶縁膜がCVD法などによって形成される。しかも、この被覆層46は、その端部が第2無機絶縁膜33などの無機膜と密着するように形成される。無機膜同士の接合であれば、密着性良く接合されるが、有機膜とでは、完全な密着性のよい接合を得にくいからである。従って、図1に示される第2無機絶縁膜33が無い場合には、有機絶縁膜32の一部を除去して、その下層の第1無機絶縁膜と接合させることが好ましい。そうすることによって、水分などの浸入を完全に防止し得る。
実施例2
 図2A~2B及び図3A~3Gに示される実施例1の製造方法は、平坦化膜30が第1無機絶縁膜31と有機絶縁膜32によって形成されていた(図1の構造の第2無機絶縁膜33が無い構造)。このような構造でも、有機絶縁膜32の表面が研磨されており、その表面に第1電極41が形成されている。そのため、平坦化膜30の表面は平坦になっていて問題はない。しかし、コンタクト孔30aを形成する際に、ウェットエッチングなどを行うと水分などが有機絶縁膜32に浸入しやすく、ドライエッチングで行っても、エッチングガスなどが浸入しやすいという問題がある。水分などが浸入すると、発光素子が形成されて動作しているときに、浸み出してくると有機発光層43又は第2電極44の材料を劣化させる恐れがある。そのため、第2無機絶縁膜33が有機絶縁膜32の表面に形成されることが好ましく、図1にはその構造が示されている。その製造方法が図4A~4Eを参照しながら説明される。
 前述の図3Cに示される工程までは、実施例1と同様に行われる。すなわち、有機絶縁膜32の表面がCMP研磨によって、平坦化されている。その後、図4Aに示されるように第2無機絶縁膜33が、第1無機絶縁膜31と同様に、SiNxをプラズマCVDなどによって、200nm程度の厚さで形成される。この第2無機絶縁膜33は、前述の通りプラズマCVDなどの方法で、無機材料の堆積によって形成され、しかも非常に薄いため、有機絶縁膜32の研磨された表面の平坦度をそのまま維持する。従って、この第2無機絶縁膜33の表面も算術平均粗さRaで50nm以下の平坦度が得られる。すなわち、この第2実施例では、平坦化膜30が第1無機絶縁膜31と有機絶縁膜32と第2無機絶縁膜33とで構成されているが、その平坦化膜30の表面は、算術平均粗さRaで50nm以下の平坦面に形成されている。
 以下の工程は、前述の実施例1と同様であるが、図4Bに示されるように、平坦化膜30にコンタクト孔30aが形成される。形成方法は、実施例1と同じであり、その説明は省略される。
 その後、図4Cに示されるように、コンタクト孔30aの内部に金属を埋め込むと共に、平坦化膜30の表面に、有機発光素子40の第1電極41を形成する。この方法も前述した図3Eの工程と同じであり、その説明は省略される。
 その後、図4Dに示されるように、絶縁バンク42が形成された後、有機発光層43が、例えば真空蒸着などの方法によって形成される。この方法も前述した実施例1の図3Fに示される工程と同じであり、その詳細な説明は省略される。
 その後、図4Eに示されるように、全面に第2電極44が形成される。この工程も前述した実施例1の図3Gに示される工程と同じであり、同様の方法で形成することができる。その後、この表面に被覆層46が形成されることによって、図1に示される有機EL表示装置が得られる。
(まとめ)
 (1)本発明の一実施形態に係る有機EL表示装置は、薄膜トランジスタを含む駆動回路が形成された表面を有する基板と、前記駆動回路を覆うことによって前記基板の前記表面を平坦化する平坦化膜と、前記平坦化膜の表面上に形成され、前記駆動回路と接続された第1電極、前記第1電極の上に形成された有機発光層、及び前記有機発光層の上に形成された第2電極を有する有機発光素子と、を備え、前記平坦化膜は、前記駆動回路の上に積層された第1無機絶縁膜及び有機絶縁膜を含んでおり、前記有機絶縁膜の表面が、算術平面粗さRaで50nm以下に形成されている。
 本実施形態によれば、平坦化膜の表面を有機絶縁膜で形成された表面のまま、有機発光素子の第1電極を形成するのではなく、有機絶縁膜の表面がCMP研磨によって、表面が算術平面粗さRaで50nm以下に形成され、さらに、有機発光層がコンタクト孔の直上を避けて形成されている。その結果、微視的な平面状態でも、凹凸が無く、小さなサブ画素の有機発光層の表面の法線方向が表示面の法線方向と一致する。その結果、小さなサブ画素の一部の光が斜め方向に進むという問題は無くなり、輝度ムラ、色ムラなどの表示品位を低下させる要因が無くなる。その結果、非常に表示品位の優れた有機EL表示装置が得られる。
 (2)前記有機絶縁膜が、アクリル樹脂、又はポリイミド樹脂であることが、耐熱性もあり、安定した絶縁膜になるので好ましい。
 (3)前記有機絶縁膜が非感光性樹脂であることが、表面を凸凹にしやすい光重合開始剤を含まないので、表面の平坦性が十分に得られやすく好ましい。
 (4)前記平坦化膜が、前記有機絶縁膜の上に第2無機絶縁膜が形成されることによって3層構造であることが、コンタクト孔の形成の際などにも、水分などが有機絶縁膜に侵入することを阻止しやすいので好ましい。
 (5)前記コンタクト孔が、前記3層構造に一括して形成されていることによって、有機絶縁膜がエッチング雰囲気に晒されることが無く、有機絶縁膜への水分などの侵入を抑制し得る点で好ましい。
 (6)前記有機発光素子は、前記薄膜トランジスタが前記有機発光層の投影領域には形成されないで、前記基板側から光を取り出すボトムエミッション型の発光素子、又は前記薄膜トランジスタが前記有機発光層の投影領域にも形成され、前記第2電極から光を取り出すトップエミッション型の発光素子でのいずれの構造にもすることができる。すなわち、いずれの構造にしても、平坦化膜の平坦性によって、輝度ムラ、色ムラなどの表示品位を低下させる要因が無くなり、非常に表示品位の優れた有機EL表示装置が得られる。
 (7)本発明の他の実施形態の有機EL表示装置の製造方法は、基板の上に、薄膜トランジスタを含む駆動回路を形成する工程と、前記駆動回路の表面に第1無機絶縁膜及び有機絶縁膜を形成する工程と、前記有機絶縁膜の表面をCMP研磨する工程と、前記有機絶縁膜及び前記第1無機絶縁膜に、前記TFTに達するコンタクト孔を形成する工程と、前記コンタクト孔の内部に金属を埋め込むと共に、所定の領域に第1電極を形成する工程と、前記第1電極の上に有機発光層を形成する工程と、前記有機発光層の上に第2電極を形成する工程と、含んでいる。
 本実施形態によれば、有機絶縁膜の表面をCMP研磨しているので、平坦化膜の表面が微視的に見ても平坦になっている。そのため、有機発光層の表面の法線方向が表示面の法線方向と異なり、色ムラ、輝度ムラの原因となることが抑制される。
 (8)前記有機絶縁膜の上に第2無機絶縁膜を形成し、前記第2無機絶縁膜、前記有機絶縁膜及び前記第1絶縁膜の3層を一括して前記コンタクト孔を形成することが、コンタクト孔の形成工程が簡単であるのみならず、有機絶縁膜が無機絶縁膜で保護されているので、水分などの侵入を抑制し得る点で好ましい。
 (9)前記平坦化の工程を、中性のセリア系研磨材、又はヒュームドシリカ系スラリーを水とアルコールと共に供給しながら研磨することによって、表面平坦度を算術平均粗さRaで20nm以上、50nm以下に研磨することが、有機絶縁膜を平坦に研磨することができるので好ましい。
 (10)前記コンタクト孔の形成を、ドライエッチングによって行うことが、エッチングレートの異なる無機絶縁膜と有機絶縁膜との界面にも段差が生じることなくエッチングできるので好ましい。無機絶縁膜と有機絶縁膜の境界面に段差ができると、コンタクト孔内にきれいに金属が埋め込まれず、接触抵抗の増大などを招きやすい。
 10  基板
 20  TFT
 21  半導体層
 30  平坦化膜
 31  第1無機絶縁膜
 32  有機絶縁膜
 33  第2無機絶縁膜
 40  有機発光素子
 41  第1電極(陽極)
 43  有機発光層
 44  第2電極(陰極)

Claims (10)

  1.  薄膜トランジスタを含む駆動回路が形成された表面を有する基板と、
     前記駆動回路を覆うことによって前記基板の前記表面を平坦化する平坦化膜と、
     前記平坦化膜の表面上に形成され、前記駆動回路と接続された第1電極、前記第1電極の上に形成された有機発光層、及び前記有機発光層の上に形成された第2電極を有する有機発光素子と、
    を備え、
     前記平坦化膜は、前記駆動回路の上に積層された第1無機絶縁膜及び有機絶縁膜を含んでおり、
     前記有機絶縁膜の表面が、算術平面粗さRaで50nm以下に形成されている、有機EL表示装置。
  2.  前記有機絶縁膜が、アクリル樹脂、又はポリイミド樹脂である、請求項1に記載の有機EL表示装置。
  3.  前記有機絶縁膜が非感光性樹脂である、請求項1又は2に記載の有機EL表示装置。
  4.  前記平坦化膜が、前記有機絶縁膜の上に第2無機絶縁膜が形成されることによって3層構造である、請求項1~3のいずれか1項に記載の有機EL表示装置。
  5.  前記コンタクト孔が、前記3層構造に一括して形成されている、請求項4に記載の有機EL表示装置。
  6.  前記有機発光素子は、前記薄膜トランジスタが前記有機発光層の投影領域には形成されないで、前記基板側から光を取り出すボトムエミッション型の発光素子、又は前記薄膜トランジスタが前記有機発光層の投影領域にも形成され、前記第2電極から光を取り出すトップエミッション型の発光素子である、請求項1~5のいずれか1項に記載の有機EL表示装置。
  7.  基板の上に、薄膜トランジスタを含む駆動回路を形成する工程と、
     前記駆動回路の表面に第1無機絶縁膜及び有機絶縁膜を形成する工程と、
     前記有機絶縁膜の表面をCMP研磨する工程と、
     前記有機絶縁膜及び前記第1無機絶縁膜に、前記TFTに達するコンタクト孔を形成する工程と、
     前記コンタクト孔の内部に金属を埋め込むと共に、所定の領域に第1電極を形成する工程と、
     前記第1電極の上に有機発光層を形成する工程と、
     前記有機発光層の上に第2電極を形成する工程と、
    を含む、有機EL表示装置の製造方法。
  8.  前記有機絶縁膜の上に第2無機絶縁膜を形成し、前記第2無機絶縁膜、前記有機絶縁膜及び前記第1絶縁膜の3層を一括して前記コンタクト孔を形成する、請求項7に記載の製造方法。
  9.  前記平坦化の工程を、中性のセリア系研磨材、又はヒュームドシリカ系スラリーを水とアルコールと共に行うことによって、表面平坦度を算術平均粗さRaで20nm以上、50nm以下に研磨する、請求項7又8に記載の製造方法。
  10.  前記コンタクト孔の形成を、ドライエッチングによって行う請求項7~9のいずれか1項に記載の製造方法。
PCT/JP2018/012906 2018-03-28 2018-03-28 有機el表示装置及びその製造方法 WO2019186805A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
PCT/JP2018/012906 WO2019186805A1 (ja) 2018-03-28 2018-03-28 有機el表示装置及びその製造方法
JP2019516721A JP6603826B1 (ja) 2018-03-28 2018-03-28 有機el表示装置及びその製造方法
US16/767,449 US11114517B2 (en) 2018-03-28 2018-03-28 Organic EL display apparatus and method of manufacturing organic EL display apparatus
CN201880086836.4A CN111886701A (zh) 2018-03-28 2018-03-28 有机el显示装置及其制造方法
US17/394,339 US11758774B2 (en) 2018-03-28 2021-08-04 Organic EL display apparatus with suppressed color and/or luminance non-uniformity and method of manufacturing organic EL display apparatus
US18/219,745 US20230354652A1 (en) 2018-03-28 2023-07-10 Organic el display device and manufacturing method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2018/012906 WO2019186805A1 (ja) 2018-03-28 2018-03-28 有機el表示装置及びその製造方法

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US16/767,449 A-371-Of-International US11114517B2 (en) 2018-03-28 2018-03-28 Organic EL display apparatus and method of manufacturing organic EL display apparatus
US17/394,339 Division US11758774B2 (en) 2018-03-28 2021-08-04 Organic EL display apparatus with suppressed color and/or luminance non-uniformity and method of manufacturing organic EL display apparatus

Publications (1)

Publication Number Publication Date
WO2019186805A1 true WO2019186805A1 (ja) 2019-10-03

Family

ID=68061081

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/012906 WO2019186805A1 (ja) 2018-03-28 2018-03-28 有機el表示装置及びその製造方法

Country Status (4)

Country Link
US (3) US11114517B2 (ja)
JP (1) JP6603826B1 (ja)
CN (1) CN111886701A (ja)
WO (1) WO2019186805A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019186805A1 (ja) * 2018-03-28 2019-10-03 堺ディスプレイプロダクト株式会社 有機el表示装置及びその製造方法
WO2019186807A1 (ja) * 2018-03-28 2019-10-03 堺ディスプレイプロダクト株式会社 有機el表示装置及びその製造方法
KR20200115852A (ko) * 2019-03-28 2020-10-08 삼성디스플레이 주식회사 표시 장치
CN113497090B (zh) * 2020-03-20 2023-09-22 合肥鑫晟光电科技有限公司 一种显示基板及其制作方法、显示面板
CN113161396B (zh) * 2021-03-19 2023-05-02 京东方科技集团股份有限公司 一种显示基板、其制作方法及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005077822A (ja) * 2003-09-01 2005-03-24 Casio Comput Co Ltd トランジスタアレイ基板の製造方法及びトランジスタアレイ基板
JP2005159328A (ja) * 2003-10-28 2005-06-16 Semiconductor Energy Lab Co Ltd 配線の作製方法、薄膜トランジスタの作製方法、及び液滴吐出方法
JP2013008437A (ja) * 2011-05-20 2013-01-10 Semiconductor Energy Lab Co Ltd 記憶装置及び信号処理回路
JP2016153888A (ja) * 2015-02-18 2016-08-25 株式会社リコー 画像表示装置
JP2018025777A (ja) * 2016-08-03 2018-02-15 株式会社半導体エネルギー研究所 表示装置および電子機器

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3694060B2 (ja) 1995-05-11 2005-09-14 勝美 吉野 有機発光ダイオード及びその製造方法
JP3967081B2 (ja) * 2000-02-03 2007-08-29 株式会社半導体エネルギー研究所 発光装置及びその作製方法
JP4831873B2 (ja) 2000-02-22 2011-12-07 株式会社半導体エネルギー研究所 自発光装置及びその作製方法
JP4677085B2 (ja) * 2000-10-12 2011-04-27 キヤノン株式会社 光学素子の製造方法
JP4581187B2 (ja) * 2000-06-13 2010-11-17 ソニー株式会社 表示装置の製造方法
JP2002083691A (ja) 2000-09-06 2002-03-22 Sharp Corp アクティブマトリックス駆動型有機led表示装置及びその製造方法
JP2003308971A (ja) * 2002-04-17 2003-10-31 Seiko Instruments Inc 有機el素子の製造方法
JP4493931B2 (ja) 2002-05-13 2010-06-30 株式会社半導体エネルギー研究所 表示装置
TWI255432B (en) 2002-06-03 2006-05-21 Lg Philips Lcd Co Ltd Active matrix organic electroluminescent display device and fabricating method thereof
US7226819B2 (en) 2003-10-28 2007-06-05 Semiconductor Energy Laboratory Co., Ltd. Methods for forming wiring and manufacturing thin film transistor and droplet discharging method
JP4420391B2 (ja) 2004-05-28 2010-02-24 三井金属鉱業株式会社 セリウム系研摩材
WO2008035556A1 (fr) 2006-09-19 2008-03-27 Sharp Kabushiki Kaisha Écran électroluminescent organique et procédé de fabrication de celui-ci
JP5007246B2 (ja) 2008-01-31 2012-08-22 三菱電機株式会社 有機電界発光型表示装置及びその製造方法
JP5819036B2 (ja) 2008-03-25 2015-11-18 三井金属鉱業株式会社 セリウム系研摩材スラリー
JP2010139920A (ja) 2008-12-15 2010-06-24 Seiko Epson Corp 電気的固体装置、電気光学装置、電気的固体装置の製造方法、および電子機器
JP5322787B2 (ja) 2009-06-11 2013-10-23 富士フイルム株式会社 薄膜トランジスタ及びその製造方法、電気光学装置、並びにセンサー
JP2012178268A (ja) 2011-02-25 2012-09-13 Mitsubishi Chemicals Corp 有機電界発光素子、有機電界発光モジュール、有機電界発光表示装置、及び有機電界発光照明
KR101407310B1 (ko) * 2011-12-30 2014-06-16 엘지디스플레이 주식회사 유기 발광 표시 장치 및 이의 제조 방법
KR101828662B1 (ko) 2013-02-12 2018-02-12 코니카 미놀타 가부시키가이샤 유기 일렉트로루미네센스 소자 및 조명 장치
JP6256482B2 (ja) * 2013-12-26 2018-01-10 日立化成株式会社 研磨剤、研磨剤セット及び基体の研磨方法
JP6520489B2 (ja) * 2014-07-17 2019-05-29 株式会社リコー 電子回路装置、及び表示素子
JP6583812B2 (ja) 2015-06-24 2019-10-02 国立研究開発法人物質・材料研究機構 多層構成の薄膜トランジスタの製造方法
CN106206622B (zh) * 2016-09-23 2019-05-10 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示装置
KR20180057805A (ko) * 2016-11-22 2018-05-31 삼성디스플레이 주식회사 표시 장치용 백플레인 및 이의 제조 방법
KR102426624B1 (ko) * 2017-11-23 2022-07-28 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR102014179B1 (ko) * 2017-12-08 2019-08-26 엘지디스플레이 주식회사 유기발광 표시장치와 그의 제조방법
WO2019186807A1 (ja) * 2018-03-28 2019-10-03 堺ディスプレイプロダクト株式会社 有機el表示装置及びその製造方法
WO2019186805A1 (ja) * 2018-03-28 2019-10-03 堺ディスプレイプロダクト株式会社 有機el表示装置及びその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005077822A (ja) * 2003-09-01 2005-03-24 Casio Comput Co Ltd トランジスタアレイ基板の製造方法及びトランジスタアレイ基板
JP2005159328A (ja) * 2003-10-28 2005-06-16 Semiconductor Energy Lab Co Ltd 配線の作製方法、薄膜トランジスタの作製方法、及び液滴吐出方法
JP2013008437A (ja) * 2011-05-20 2013-01-10 Semiconductor Energy Lab Co Ltd 記憶装置及び信号処理回路
JP2016153888A (ja) * 2015-02-18 2016-08-25 株式会社リコー 画像表示装置
JP2018025777A (ja) * 2016-08-03 2018-02-15 株式会社半導体エネルギー研究所 表示装置および電子機器

Also Published As

Publication number Publication date
US20200411617A1 (en) 2020-12-31
US11114517B2 (en) 2021-09-07
CN111886701A (zh) 2020-11-03
JP6603826B1 (ja) 2019-11-06
JPWO2019186805A1 (ja) 2020-04-30
US20210367018A1 (en) 2021-11-25
US11758774B2 (en) 2023-09-12
US20230354652A1 (en) 2023-11-02

Similar Documents

Publication Publication Date Title
JP6585322B1 (ja) 有機el表示装置及びその製造方法
US10693106B2 (en) Display device
JP6603826B1 (ja) 有機el表示装置及びその製造方法
JP6606309B1 (ja) 有機el表示装置及びその製造方法
JP2005347274A (ja) 有機elディスプレイ及びその製造方法
US20210225973A1 (en) Organic el display device and manufacturing method for organic el display device
JP6564965B1 (ja) 有機el表示装置及びその製造方法
JP7410242B2 (ja) 有機el表示装置及びその製造方法
JP2019204967A (ja) 有機el表示装置及びその製造方法
JP6694988B2 (ja) 有機el表示装置及び有機el表示装置の製造方法
US20230209937A1 (en) Organic light emitting display device and manufacturing method thereof

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2019516721

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18913096

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18913096

Country of ref document: EP

Kind code of ref document: A1