WO2019182261A1 - 단결정립 나노와이어 제조 방법 및 이를 적용하는 반도체 소자의 제조 방법 - Google Patents

단결정립 나노와이어 제조 방법 및 이를 적용하는 반도체 소자의 제조 방법 Download PDF

Info

Publication number
WO2019182261A1
WO2019182261A1 PCT/KR2019/002504 KR2019002504W WO2019182261A1 WO 2019182261 A1 WO2019182261 A1 WO 2019182261A1 KR 2019002504 W KR2019002504 W KR 2019002504W WO 2019182261 A1 WO2019182261 A1 WO 2019182261A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
nanowire
semiconductor
material layer
forming
Prior art date
Application number
PCT/KR2019/002504
Other languages
English (en)
French (fr)
Inventor
홍잉
Original Assignee
홍잉
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020180169900A external-priority patent/KR20190111732A/ko
Application filed by 홍잉 filed Critical 홍잉
Priority to CN201980021414.3A priority Critical patent/CN111902943B/zh
Publication of WO2019182261A1 publication Critical patent/WO2019182261A1/ko
Priority to US17/028,332 priority patent/US11205570B2/en
Priority to US17/490,673 priority patent/US11594414B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02672Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using crystallisation enhancing elements
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01CMEASURING DISTANCES, LEVELS OR BEARINGS; SURVEYING; NAVIGATION; GYROSCOPIC INSTRUMENTS; PHOTOGRAMMETRY OR VIDEOGRAMMETRY
    • G01C21/00Navigation; Navigational instruments not provided for in groups G01C1/00 - G01C19/00
    • G01C21/26Navigation; Navigational instruments not provided for in groups G01C1/00 - G01C19/00 specially adapted for navigation in a road network
    • G01C21/34Route searching; Route guidance
    • G01C21/3407Route searching; Route guidance specially adapted for specific applications
    • G01C21/3423Multimodal routing, i.e. combining two or more modes of transportation, where the modes can be any of, e.g. driving, walking, cycling, public transport
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01CMEASURING DISTANCES, LEVELS OR BEARINGS; SURVEYING; NAVIGATION; GYROSCOPIC INSTRUMENTS; PHOTOGRAMMETRY OR VIDEOGRAMMETRY
    • G01C21/00Navigation; Navigational instruments not provided for in groups G01C1/00 - G01C19/00
    • G01C21/26Navigation; Navigational instruments not provided for in groups G01C1/00 - G01C19/00 specially adapted for navigation in a road network
    • G01C21/34Route searching; Route guidance
    • G01C21/3453Special cost functions, i.e. other than distance or default speed limit of road segments
    • G01C21/3461Preferred or disfavoured areas, e.g. dangerous zones, toll or emission zones, intersections, manoeuvre types, segments such as motorways, toll roads, ferries
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01CMEASURING DISTANCES, LEVELS OR BEARINGS; SURVEYING; NAVIGATION; GYROSCOPIC INSTRUMENTS; PHOTOGRAMMETRY OR VIDEOGRAMMETRY
    • G01C21/00Navigation; Navigational instruments not provided for in groups G01C1/00 - G01C19/00
    • G01C21/26Navigation; Navigational instruments not provided for in groups G01C1/00 - G01C19/00 specially adapted for navigation in a road network
    • G01C21/34Route searching; Route guidance
    • G01C21/3453Special cost functions, i.e. other than distance or default speed limit of road segments
    • G01C21/3469Fuel consumption; Energy use; Emission aspects
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01CMEASURING DISTANCES, LEVELS OR BEARINGS; SURVEYING; NAVIGATION; GYROSCOPIC INSTRUMENTS; PHOTOGRAMMETRY OR VIDEOGRAMMETRY
    • G01C21/00Navigation; Navigational instruments not provided for in groups G01C1/00 - G01C19/00
    • G01C21/26Navigation; Navigational instruments not provided for in groups G01C1/00 - G01C19/00 specially adapted for navigation in a road network
    • G01C21/34Route searching; Route guidance
    • G01C21/36Input/output arrangements for on-board computers
    • G01C21/3664Details of the user input interface, e.g. buttons, knobs or sliders, including those provided on a touch screen; remote controllers; input using gestures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/02502Layer structure consisting of two layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02598Microstructure monocrystalline
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02603Nanowires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • H01L27/1277Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor using a crystallisation promoting species, e.g. local introduction of Ni catalyst
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/66772Monocristalline silicon transistors on insulating substrates, e.g. quartz substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78642Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y40/00Manufacture or treatment of nanostructures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02491Conductive materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02595Microstructure polycrystalline
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0676Nanowires or nanotubes oriented perpendicular or at an angle to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices

Definitions

  • the present disclosure relates to a method of manufacturing single crystal nanowires and a method of manufacturing a semiconductor device using the same.
  • High performance semiconductor devices improve the quality of electronic products and come with cost benefits.
  • Such a semiconductor device needs to have a semiconductor channel of high mobility and reliability, and in particular, it is necessary to reduce the characteristic distribution by having a certain characteristic of the semiconductor channel.
  • the mobile device of recent smart phones is mainly applied to AM-OLED display.
  • a pixel switching element of such an AM-OLED display a low temperature polycrystalline silicon thin film transistor (LTPS TFT) having high mobility and high reliability even under high integration is suitable.
  • LTPS TFT low temperature polycrystalline silicon thin film transistor
  • Excimer Laser Annealing is mainly used for the crystallization of silicon in the fabrication of low-temperature polycrystalline silicon thin film transistor (LTPS TFT).
  • LTPS TFT low-temperature polycrystalline silicon thin film transistor
  • the disadvantage of such LTPS TFTs is that when applied to large area displays, it is difficult to maintain a certain level of crystal grain uniformity, and the yield is low.
  • Exemplary embodiments provide a method for producing high quality ⁇ 111> oriented single grain nanowires using MIC technology.
  • Exemplary embodiments provide a method of manufacturing single grain nanowires in which grains are grown in a transverse direction with respect to a substrate and a method of a semiconductor device using the same.
  • a method of manufacturing single crystal nanowires includes: forming an amorphous channel material layer to be crystallized on a silver substrate;
  • MIC metal induced crystallization
  • a multi-layered film including an amorphous channel material layer, an amorphous conductive semiconductor layer, and a metal layer on the substrate;
  • the amorphous channel material layer may be formed of any one selected from the group consisting of Si, SiGe, and Ge.
  • the catalyst material layer is formed of at least one material selected from the group consisting of Ni, NiOx, NiCxOy, NiNxOy, NiCxNyOz, NiCxOy: H, NiNxOy: H, NiCxNyOz: H, NixSiy, and NixGey. Can be.
  • the amorphous channel material layer may be formed of an intrinsic semiconductor or an intrinsic semiconductor material containing p-type impurities or n-type impurities.
  • the step of forming the multilayer block includes:
  • a first multilayer block comprising a p-type nanowire channel material layer, an n-type conductive semiconductor layer and a metal layer;
  • a second multilayer block including an n-type nanowire channel material layer, a p-type conductive semiconductor layer, and a metal layer.
  • An exemplary embodiment provides a method of fabricating a lateral semiconductor nanowire channel in which crystals are grown in a ⁇ 111> direction, and a method of fabricating a semiconductor such as a CMOS by using the same.
  • This exemplary embodiment can realize a system on panel (SOP) by fabricating a high performance LSI, memory, sensor, etc. on a large area substrate.
  • SOP system on panel
  • 1 through 7 illustrate sequentially a manufacturing process of a transverse nanowire semiconductor device according to an exemplary embodiment.
  • Figure 8 shows a schematic cross-sectional structure of a transistor having a lateral nanowire channel according to an exemplary embodiment.
  • FIG. 9 through 28 sequentially illustrate a manufacturing process of a semiconductor device having a transverse nanowire channel according to another exemplary embodiment.
  • first and second may be used to describe various components, but the components are not limited by the terms. The terms are used only for the purpose of distinguishing one component from another.
  • first component may be referred to as the second component, and vice versa, the second component may be referred to as the first component.
  • a specific process order may be performed differently from the described order.
  • two processes described in succession may be performed substantially simultaneously or in a reverse order.
  • the term “and / or” includes each and every combination of one or more of the components mentioned.
  • substrate as used herein may mean the substrate itself, or a laminated structure including the substrate and a predetermined layer or film formed on the surface thereof.
  • surface of a substrate in the present specification may mean an exposed surface of the substrate itself, or an outer surface such as a predetermined layer or film formed on the substrate.
  • top or “top” may include not only directly over and in contact but also overly in contact.
  • FIGS. 1 to 7 described below (a) is a cross-sectional view, and (b) is a plan view.
  • a buffer layer 11 is formed on a substrate 10.
  • the buffer layer 11 may be formed of SiO 2 or a material such as SiNx, SiONx, AlOx, or the like.
  • the buffer layer 10 may be provided by a top-most dielectric layer of the laminate structure already formed through the preceding process.
  • an amorphous material layer 12 to be crystallized is formed on the buffer layer 11.
  • the amorphous material layer may be formed of an intrinsic semiconductor or a non-intrinsic semiconducer doped with p-type impurities or n-type impurities.
  • the semiconductor material layer may be formed of any one selected from the group consisting of Si, SiGe, and Ge.
  • the amorphous material layer 12 is formed of amorphous silicon (a-Si).
  • the amorphous material layer 12 may have a multi-layered structure in which a p-type semiconductor material layer and an n-type semiconductor material layer are sequentially stacked.
  • the amorphous material layer 12 is patterned to form a plurality of nanowires 12 ′ side by side to be used as channels of a semiconductor device.
  • the nanowires 12 ' may be used as channels, diodes, sensors, etc. of a plurality of transistors.
  • only one nanowire 12' may be formed for one semiconductor device.
  • the cover layer 13 is entirely formed on an insulating material such as SiO 2 on the nanowire 12 ′.
  • This cover layer 13 is a protecting layer for isolating the catalyst material layer formed in the subsequent process from the nanowires 12 and allowing them for partial contact.
  • the multilayer amorphous material layer / insulation layer is patterned and the process of FIG. 4 may be performed to form a multilayer nanowire.
  • the cover layer 13 and the nanowires 12 ' are orthogonally patterned with each other, and a trench 14 for exposing only one side end surface of the nanowires 12' is exposed to a predetermined depth.
  • the trench 14 may extend a predetermined depth below the surface of the buffer layer 11.
  • the depth of the trench 140 with respect to the buffer layer 11 is such that the surface of the catalyst material layer 15 (FIG. 6), which will be described later, is located below the surface of the buffer layer 11 and is below the catalyst material layer 15. May be determined to deviate downward from the side cross-section 12 "of the nanowire 12 '.
  • This trench 14 may be arranged along the alignment direction of the nanowire 12'.
  • the side cross section 12 has a smooth surface with low roughness and the normal line perpendicular to the side cross section 12" is oriented side by side with respect to the extension direction of the nanowire 12 '. It is important to be.
  • a trench corresponding to only one end of the nanowire 12 ′ may be applied.
  • a catalyst material layer 15 is formed on the cover layer 13.
  • the catalyst material layer 15 has a thickness of several nanometers and is formed in the trench 14.
  • the catalyst material layer 15 is in contact with the side end surface 12 ′′ of one end of the nanowire 12 ′.
  • MIC metal induced crystallization
  • a- amorphous silicon
  • p-Si polycrystalline silicon
  • Such heat treatment may be performed in a furnace, in which an electromagnetic field may be applied to the furnace.
  • NiSi 2 is generated by reaction with a catalyst material layer on one end surface 12 ′′ of the nanowire 12 ′.
  • the NiSi 2 proceeds along the length direction of the nanowire to induce crystal growth of amorphous silicon. Induce.
  • the single crystal nanowire manufactured by the concept as described above is applicable to various semiconductor devices, and according to the design of the semiconductor device, a desired semiconductor device can be manufactured by a conventional subsequent process.
  • FIG. 8 illustrates a schematic cross-sectional structure of a transistor having lateral nanowire channels in accordance with an exemplary embodiment.
  • a buffer layer 21 is formed on a substrate 20, and a nanowire channel 22 parallel to the plane of the substrate 20 is formed on the buffer layer 21.
  • the first conductive layer 23a of the drain or source region is formed on one side of the nanowire channel 22, and the second conductive layer 23b of the source or drain region is formed on the other side of the nanowire channel 22. .
  • a gate 28 is formed on the channel region between the first conductive layer 23a and the second conductive layer 23b, and a gate insulating layer 27 is formed under the gate 28.
  • the nanowire 22 is a single crystal semiconductor in which crystals are grown in a ⁇ 111> direction, and the single crystal semiconductor may be applied as a component of various semiconductor devices.
  • CMOS complementary metal-oxide-semiconductor
  • a description will be given of a method of manufacturing a CMOS based on the exemplary embodiments mentioned above. Through the understanding of the following description, the structure of the lateral nano-wire transistors and the manufacturing method thereof can be easily derived. In the following embodiments, a method of manufacturing a silicon nanowire CMOS device using amorphous silicon as a semiconductor material will be described.
  • a buffer layer 101 is formed on the substrate 100.
  • the buffer layer 101 may be provided by a top-most dielectric layer of the laminate structure already formed through a prior process.
  • the buffer layer 101 may be formed of an insulating material such as SiO 2 , SiNx, SiONx or AlOx.
  • a multilayer film including a silicon channel material layer 102 and a conductive semiconductor layer 103 in an amorphous state on the buffer layer 101 and a metal layer 104 on the conductive semiconductor layer 103.
  • ML metal layer
  • the multilayer film ML may have a stacked structure of p a-Si / n + a-Si / TiN for obtaining a PMOS transistor having a p-type silicon channel and an n-type conductive semiconductor layer on both sides thereof.
  • a multilayer film ML is formed by a conventional patterning method in which a photoresist mask is applied to a region of a first transistor T1 defined as a first transistor, for example, a PMOS transistor region on the substrate. ) Is formed to form a first multilayer block ML1.
  • the first multilayer block ML1 remains only in the region of the first transistor T1, and the buffer layer 101 on the substrate 100 is exposed in the remaining portion.
  • each layer of the first multilayer block ML1 in particular, the silicon channel material layer 102, has a p-type channel in the form of nanowires, and the conductive semiconductor layer 103 and the metal layer 104 thereon are also thin. It takes the form of a narrow strip.
  • a second multi-layer block ML2 for forming a second transistor is formed in a portion defined as a region of the second transistor T2 on the substrate 100. It is formed in the same shape as 1-layer block ML1.
  • the second multilayer block ML2 may have a stacked structure of n a-Si / p + a-Si / TiN for the NMOS transistor.
  • the second multilayer block ML2 may be obtained through a process similar to that of forming the first multilayer block ML1, and the nanowire silicon channel material layer 105 as an n-type channel from the bottom and a conductive semiconductor in a strip form.
  • the layer 106 and the metal layer 107 have a stacked structure.
  • the cover layer 108 completely covering the first and second multilayer blocks ML1 and ML2 is formed of an insulating material such as SiO 2 .
  • a trench 109 as described above is formed in the cover layer 108.
  • the trench 109 may be formed to extend a predetermined depth below the surface of the buffer layer 101 in the same manner as the trench 14 shown in FIG. 5 described above. It is shown that the bottom of is formed only to the surface of the buffer layer 101.
  • the trench 109 which may extend to the buffer layer 101, is simultaneously formed on one side (left side in the drawing) of the first multilayer block ML1 and the second multilayer block ML2.
  • One end side surfaces 102a and 105a of the silicon channel material layers 102 and 105 of the first multilayer block ML1 and the second multilayer block ML2 are exposed on the inner side surface 109a of the 109.
  • a catalyst material layer 110 is formed on the surface of the cover layer 108 and in the trench 109 by a thickness of several nanometers by the ALD method or the like.
  • the catalyst material may be any one selected from the group consisting of Ni, NiOx, NiCxOy, NiNxOy, NiCxNyOz, NiCxOy: H, NiNxOy: H, NiCxNyOz: H, NixSiy, and NixGey.
  • metal induced crystallization is performed by heat treatment.
  • the heat treatment may be performed in a furnace, and an electromagnetic field may be applied to the furnace.
  • the amorphous conductive layer 103 and the amorphous semiconductor layer 102 are crystallized to obtain the polycrystalline conductive layer 103 and the polycrystalline semiconductor layer 102 having single crystal grains.
  • the laminate on the metal layer 104 is removed by etching.
  • the catalyst material layer 110 and the cover layer 108 below are removed together.
  • only the catalyst material layer 109 is removed, and the cover layer 108 below is removed. It may remain as it is.
  • the conductive semiconductor layers 103 and 106 and the metal layers 104 and 107 are patterned in the first transistor T1 region and the second transistor T2 region, respectively, so as to provide a source or the like. Drains 103a and 106a and drains or sources 103c and 106c, and source or drain electrodes 104a and 107a and drain or source electrodes 104c and 107c are formed.
  • a gate insulating layer 110 is formed on the source electrode or drain electrode 104a, 107a and the drain electrode or source electrode 104c, 107c, and each of the first electrodes on the gate insulating layer 110 is formed.
  • Gates 111 and 112 are formed at corresponding positions of the transistor T1 and the second transistor T2, respectively.
  • an ILD layer 116 is formed over the gates 111 and 112 to cover the entire transistor structure.
  • the ILD layer 116 includes a plurality of contact holes 111a, 111b, 111c (112a) corresponding to the sources, gates, and drains of the first transistor T1 and the second transistor T2 by a subsequent patterning process. 112b, 112c.
  • an additional process may be performed according to the design of the electronic device to be applied.
  • the nanowire semiconductor device described by way of example above has a single crystal nanowire channel in which grains are grown in a transverse direction between a source and a drain disposed side by side on a substrate.
  • FIN transistors can be obtained.
  • These nanowires have a crystal structure grown in the ⁇ 111> direction by MIC using a metal catalyst.
  • the crystal growth of the silicon nanowires depends on MIC, and the crystallization catalyst layer is selected from the group consisting of NiOx, NiCxOy, NiNxOy, NiCxNyOz, NiCxOy: H, NiNxOy: H, NiCxNyOz: H, NixSiy, and NixGey, which are several nanometers thick. At least one of the amorphous film formed can be applied. The formation of such a catalyst layer can be deposited by the ALD method.
  • the silicon channel material layer corresponding to the channel may be doped with a known n type or p type impurities, and according to another embodiment, may be formed of intrinsic silicon.
  • MIC heat treatment for crystallizing amorphous silicon can usually proceed in a furnace and in a furnace with an electromagnetic field.
  • the method of manufacturing a semiconductor nanowire described in the exemplary embodiment is applicable to a method of manufacturing a memory device and a diode as well as a transistor.
  • the gate corresponding to the nanowire channel is formed only on one side.
  • semiconductor devices such as nanowire transistors having a gate all around gate that completely encloses the nanowires.
  • a multi-channel gate all around nanowire transistor semiconductor device may be obtained based on the above method.
  • FIG. 21-25 illustrate a portion of a nanowire transistor fabrication process having an all around gate.
  • (a) is a schematic vertical sectional drawing
  • (b) is a schematic perspective view.
  • FIG. 21 illustrates a multilayer block ML1 including a polycrystalline semiconductor layer 102, a conductive semiconductor layer 103, and a metal layer 104 on the substrate 100 through the above-described process.
  • This FIG. 21 corresponds to FIG. 16 mentioned in the above description of the embodiment.
  • the multilayer block ML1 is for one transistor, and according to another embodiment, a plurality of multilayer blocks may be provided as in the above-described embodiment.
  • the metal layer 104 of the multilayer block ML1 and the conductive semiconductor layer 103 thereunder are simultaneously patterned to form a source or drain 103aa and a drain or source 103c,
  • the source electrode or the drain electrode 104a and the drain electrode or the source electrode 104c are formed.
  • a portion of the buffer layer 101 corresponding to the channel region between the source and drain regions on both sides thereof is etched to a predetermined depth so that the cavity portion 101a is etched. Is formed to float the channel region of the polycrystalline semiconductor layer 102 from the device plate 100 to form a bridge of the polycrystalline semiconductor layer 102.
  • the gate insulating layer 110 surrounding the polycrystalline semiconductor layer 102 is formed by an ALD method or the like.
  • the gate insulating layer 110 is also formed inside the cavity 101a.
  • a gate material is deposited and patterned on the gate insulating layer 110 by an ALD method to form an around gate 111a surrounding a channel of the polycrystalline semiconductor layer 102.
  • ALD method a film is formed on all surfaces of the exposed laminated structure, and a desired material film may be formed in the cavity 101a.
  • a target semiconductor device is completed through a generally known additional process.
  • a semiconductor device having one channel has been introduced, and a multi-channel semiconductor device may be manufactured by applying the above-described process.
  • a multi-layered nanowire stack may be formed through an iterative process using the aforementioned processes of FIGS. 4 and 5.
  • a sandwich structure stack is formed on the buffer layer 11 on the substrate 10 including an amorphous material layer 12 of a crystallization target material and an insulating layer 16 covering the amorphous material layer 12.
  • the stack of the sandwich structures is patterned to form a multi-layered nano-wire (MLN) in which a plurality of nanowires 12 'are stacked.
  • MSN multi-layered nano-wire
  • the cover layer 13 covering the nanowire multilayer is formed, and the trench 14 is formed by the process as described above.
  • This process corresponds to the process of FIG. 5 described above.
  • polycrystalline nanowires having a multilayer structure are obtained through the processes of FIGS. 6 and 7, and a desired semiconductor device is obtained through the following process.
  • a silicon solar cell may be fabricated on a polycrystalline silicon substrate or a heterogeneous substrate based on the above method, a 3D stacked structure may be fabricated, and a 3D stacked memory may be fabricated. It can be integrated on top.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Remote Sensing (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Manufacturing & Machinery (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Nanotechnology (AREA)
  • Automation & Control Theory (AREA)
  • Materials Engineering (AREA)
  • Human Computer Interaction (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Thin Film Transistor (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

반도체 나노아이어 반도체 소자의 제조 방법에 대해 기술된다. 반도체 제조 방법:은 기판 상에 기판에 나란하게 횡방향으로 연장된 반도체 나노와이어를 형성하는 단계; 상기 반도체 나노와이어의 위를 덮는 커버층을 형성하는 단계; 상기 커버층을 패터닝하여 상기 반도체 나노와이어의 일단이 그 내벽을 통해 노출시키는 트렌치를 형성하는 단계; 상기 반도체 나노와이어의 일단부에 접촉되는 촉매물질층을 형성하는 단계; 그리고 열처리에 의한 MIC(metal induced crystallization)를 수행하여, 기판에 횡방향으로 연장된 단결정립 반도체 나노와이어를 형성한다.

Description

단결정립 나노와이어 제조 방법 및 이를 적용하는 반도체 소자의 제조 방법
본 개시는 단결정립 나노와이어 제조 방법 및 이를 적용하는 반도체 소자의 제조 방법에 관한 것이다.
고성능의 반도체 소자는 전자 제품의 품질을 향상하며, 비용 면에서의 이익도 수반한다. 이러한 반도체 소자는 높은 이동도와 신뢰도의 반도체 채널를 가지는 것이 필요하고, 특히 반도체 채널이 일정한 특성을 가짐으로써 특성 산포를 줄이는 것이 필요하다.
최근의 스마트폰들의 모바일 디바이스는 AM-OLED 디스플레이가 주로 적용한다. 이러한 AM-OLED 디스플레이의 화소 스위칭 소자로서 높은 집적도 하에서도 높은 이동도(mobility)와 높은 신뢰도(reliability)를 가지는 저온 다결정 실리콘 박막 트랜지스터(LTPS TFT)가 적합하다.
저온 다결정 실리콘 박막트랜지스터(LTPS TFT)의 제조에는 실리콘의 결정화 위해 ELA (Excimer Laser Annealing)가 주로 적용 된다. 이러한 LTPS TFT의 단점은 대면적 디스플레이에 적용했을 때 일정 수준의 결정립 균일성(crystal grain uniformity) 유지에 어려움이 있고, 수율(yield)이 낮다.
모범적인 실시 예들은 MIC 기술을 이용하여 <111> 배향된 고품질의 단결정립 나노와이어의 제조 방법을 제시한다.
모범적인 실시 예들은 기판에 대해 횡방향으로 결정립이 성장된 단결정립 나노와이어의 제조 방법 및 이를 적용하는 반도체 소자의 방법을 제시한다.
모범적인 실시 예에 따르면, 단결정립 나노 와이어의 제조 방법:은기판 상에 결정화 대상 비정질 채널 물질층을 형성하는 단계;
상기 비정질 채널 물질층을 패터닝 하여 기판 상에서 횡방향으로 연장된 반도체 나노와이어를 형성하는 단계;
상기 반도체 나노와이어 위를 덮는 커버층을 형성하는 단계;
상기 커버층과 반도체 나노 와이어를 패터닝하여 상기 반도체 나노와이어의 일단 측면만이 커버층을 통해 노출되게 하는 트렌치를 형성하는 단계;
상기 반도체 나노와이어의 노출된 일단부측 단면에 접촉되는 촉매물질층을 형성하는 단계; 그리고
열처리에 의한 MIC(metal induced crystallization)를 수행하여, 상기 촉매물질과 접촉하는 상기 반도체 나노와이어의 일단부로부터 나노와이어의 길이방향으로 반도체 나노와이어를 결정화하는 단계;를 포함한다.
다른 모범적인 실시 예에 따른 나노와이어 반도체 소자의 제조 방법:은
기판 상에 비정질의 채널 물질층, 비정질의 도전성 반도체층, 금속층을 포함하는 다층막을 형성하는 단계;
상기 다층막을 패턴닝하여 트랜지스터 영역으로 정의된 부분에 나노와이어채널 물질층, 스트립형 도전성 반도체층 및 금속층을 포함하는 적어도 하나의 다층블럭을 형성하는 단계;
상기 다층블럭을 덮는 커버층을 형성하는 단계;
상기 커버층에 그 내벽에 상기 채널 물질층의 일단부가 노출되는 트렌치를 형성하는 단계;
상기 커버층과 상기 채널 물질층을 패터닝하여 채널물질층의 일단부 측단면만 노출되게 하는 단계;
상기 커버층 위에와 트렌치 내부에 촉매물질층을 형성하여 상기 트렌치의내벽에 노출된 상기 채널 물질층의 일단부에 상기 촉매물질층을 접촉시키는 단계;
상기 다층막을 열처리하여 상기 채널 물질층을 결정화하는 단계;
상기 금속층을 덮고 있는 커버층을 제거한 후 상기 금속층과 도전성 반도체층을 패터닝하여 상기 반도체 물질층에 대응하는 소스 및 드레인 및 소스 전극과 드레인 전극을 형성하는 단계;를 포함한다.
모범적인 실시 예에 따르면, 상기 비정질 채널 물질층은 Si, SiGe, Ge 로 이루어지는 그룹에서 선택된 어느 하나로 형성될 수 있다.
모범적인 실시 예에 따르면, 상기 촉매물질층은 Ni, NiOx, NiCxOy, NiNxOy, NiCxNyOz, NiCxOy:H, NiNxOy:H, NiCxNyOz:H, NixSiy, NixGey 으로 이루어지는 그룹에서 선택된 적어도 어느 하나의 물질로 형성될 수 있다.
모범적인 실시 예에 따르면, 상기 비정질 채널 물질층은 진성 반도체 또는 p형 불순물 또는 n형 불순물을 함유하는 비진성 반도체 물질로 형성할 수 있다.
모범적인 실시 예에 따르면, 상기 다층블럭을 형성하는 단계:는
p형 나노 와이어 채널 물질층, n형 도전성 반도체층 및 금속층을 포함하는 제1다층블럭을 형성하는 단계; 그리고,
n형 나노 와이어 채널 물질층, p형 도전성 반도체층 및 금속층을 포함하는 제2다층블럭을 형성하는 단계;를 포함할 수 있다.
모범적인 실시 예는 <111> 방향으로 결정이 성장된 횡형 반도체 나노와이어 채널을 제작하는 방법과 이를 응용하여 CMOS 등의 반도체 제작 방법을 제시한다. 이러한 모범적인 실시 예는 대면적 기판에 고성능 LSI, 메모리, 센서 등을 제작하여 SOP(System on panel)을 실현할 수 있다. 이러한 모범적 실시 예에 따르면, 소스/드레인 등의 도전층을 형성하기 위한 이온주입(Ion implantation) 및 별도의 활성화(activation) 과정도 필요 없다. 따라서 모범적 실시 예에 따라 높은 이동도와 신뢰도가 높고 제품간 특성 산포가 적은 높은 수율의 반도체 소자의 획득이 가능하다.
도1 내지 도7는 모범적 실시 예에 따른 횡적 나노와이어 반도체 소자의 제조공정의 순차적으로 도시한다.
도8은 모범적 실시 예에 따른 횡형 나노와이어 채널을 가지는 트랜지스터의 개략적 단면 구조를 보인다.
도9 내지 도28은 모범적 다른 실시 예에 따른 횡적 나노와이어 채널을 가지는 반도체 소자의 제조 공정의 순차적으로 도시한다.
이하, 첨부도면을 참조하여 본 발명 개념의 바람직한 실시 예들을 상세히 설명하기로 한다. 그러나, 본 발명 개념의 실시 예들은 여러 가지 다른 형태로 변형될 수 있으며, 본 발명 개념의 범위가 아래에서 상술하는 실시 예들로 인해 한정 되어는 것으로 해석되어서는 안 된다. 본 발명 개념의 실시 예들은 당 업계에서 평균적인 지식을 가진 자에게 본 발명 개념을 보다 완전하게 설명하기 위해서 제공되는 것으로 해석되는 것이 바람직하다. 동일한 부호는 시종 동일한 요소를 의미한다. 나아가, 도면에서의 다양한 요소와 영역은 개략적으로 그려진 것이다. 따라서, 본 발명 개념은 첨부한 도면에 그려진 상대적인 크기나 간격에 의해 제한되어지지 않는다.
제1, 제2 등의 용어는 다양한 구성 요소들을 설명하는 데 사용될 수 있지만, 상기 구성 요소들은 상기 용어들에 의해 한정되지 않는다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명 개념의 권리 범위를 벗어나지 않으면서 제 1 구성 요소는 제 2 구성 요소로 명명될 수 있고, 반대로 제 2 구성 요소는 제 1 구성 요소로 명명될 수 있다.
본 출원에서 사용한 용어는 단지 특정한 실시 예들을 설명하기 위해 사용된 것으로서, 본 발명 개념을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, “포함한다” 또는 “갖는다” 등의 표현은 명세서에 기재된 특징, 개수, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 개수, 동작, 구성 요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
달리 정의되지 않는 한, 여기에 사용되는 모든 용어들은 기술 용어와 과학 용어를 포함하여 본 발명 개념이 속하는 기술 분야에서 통상의 지식을 가진 자가 공통적으로 이해하고 있는 바와 동일한 의미를 지닌다. 또한, 통상적으로 사용되는, 사전에 정의된 바와 같은 용어들은 관련되는 기술의 맥락에서 이들이 의미하는 바와 일관되는 의미를 갖는 것으로 해석되어야 하며, 여기에 명시적으로 정의하지 않는 한 과도하게 형식적인 의미로 해석되어서는 아니 될 것임은 이해될 것이다.
어떤 실시 예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수도 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 수행될 수도 있다.
첨부 도면에 있어서, 예를 들면, 제조 기술 및/또는 공차에 따라, 도시된 형상의 변형들이 예상될 수 있다. 따라서, 본 발명의 실시 예들은 본 명세서에 도시된 영역의 특정 형상에 제한된 것으로 해석되어서는 아니 되며, 예를 들면 제조 과정에서 초래되는 형상의 변화를 포함하여야 한다. 여기에 사용되는 모든 용어 "및/또는"은 언급된 구성 요소들의 각각 및 하나 이상의 모든 조합을 포함한다. 또한, 본 명세서에서 사용되는 용어 "기판"은 기판 그 자체, 또는 기판과 그 표면에 형성된 소정의 층 또는 막 등을 포함하는 적층 구조체를 의미할 수 있다. 또한, 본 명세서에서 "기판의 표면"이라 함은 기판 그 자체의 노출 표면, 또는 기판 위에 형성된 소정의 층 또는 막 등의 외측 표면을 의미할 수 있다. 또한 "상부" 나 "상"이라고 기재된 것은 접촉하여 바로 위에 있는 것뿐만 아니라 비접촉으로 위에 있는 것도 포함할 수 있다.
이하, 첨부된 도면을 참고하면서 모범적인 실시 예에 따른 것으로 횡형 반도체 나노 와이어(lateral semiconductor nano-wire)의 제조하는 기본 개념을 보이는 제조공정도이다.
이하에서 설명되는 도1내지 도7에서 각 도면의 (a)는 단면도이며, (b)는 평면도이다.
도1에 도시된 바와 같이, 기판(10) 위에 버퍼층(11)이 형성된다. 이 버퍼층(11)은 SiO2 또는 SiNx, SiONx, AlOx 등의 물질로 형성될 수 있다.
상기 버퍼층(10)은, 선행 공정을 통해 이미 형성되어 있는 적층 구조물의 상부 절연층(top-most dielectric layer)에 의해 제공될 수도 있다.
도2에 도시된 바와 같이, 상기 버퍼층(11) 위에 결정화 대상인 비정질 물질층(12)을 형성한다. 비정질 물질층은 진성 반도체(intrinsic semiconductor) 또는 p 형 불순물 또는 n형 불순물이 도핑된 비진성 반도체(non-intrinsic semiconduc) 물질로 형성될 수 있다. 이러한 반도체 물질층은 Si, SiGe, Ge 로 이루어지는 그룹에서 선택된 어느 하나로 형성될 수 있으며, 본 실시 예에서는 비정질 실리콘(a-Si)로 상기 비정질 물질층(12)이 형성되었다. 다른 실시 예에 따르면, 상기 비정질 물질층(12)은 p형 반도체 물질층과 n형 반도체 물질층이 순차 적층된 다중층 구조(multi-layered structure)를 가질 수 있다.
도3에 도시된 바와 같이, 상기 비정질 물질층(12)을 패터닝하여 반도체 소자의 채널로 사용될 나노와이어(12')를 다수 나란하게 형성한다. 여기에서 나노와이어(12')는 다수의 트랜지스터의 채널, 다이오드, 센서 등의 사용될 수 있는데, 다른 실시 예에 따르면, 상기 나노와이어(12')는 하나의 반도체 소자를 위해 하나만 형성될 수 있다.
도4에 도시된 바와 같이 상기 나노와이어(12') 위에 SiO2 등의 절연물질로 커버층(13)를 전면 형성한다. 이 커버층(13)은, 후속하는 공정에서 형성되는 촉매물질층을 상기 나노와이어(12)와 격리하고, 이들이 부분적 접촉을 허용하기 위한 보호층 (protecting layer) 이다. 여기에서 비정질 물질층/절연 격리층을 반복 증착 후, 다층 비정질물질층/절연층을 패턴하고 도4의 과정을진행하면 다층의나노와이어를형성할수도있다.
도5에 도시된바와 같이, 상기 커버층(13)과 상기 나노와이어(12')를 상호 직교하게 패터닝하되, 나노와이어(12')의 일단부 측단면만 노출시키는 트렌치(14)를 소정 깊이 형성한다.. 상기 트렌치(14)는 상기 버퍼층(11)의 표면에서 그 아래로 소정 깊이 연장될수 있다. 이때에 버퍼층(11)에 대한 상기 트렌치(140)의 깊이는, 후술하는 촉매물질층(15, 도6)의 표면이 버퍼층(11)의 표면 아래에 위치하여 이 촉매물질층(15)의 아래의 꺽인 부분이 나노와이어(12')의 측단면(12")으로부터 아래로 벗어나도록 하는 정도로 결정될 수 있다. 이러한 트렌치(14)는 상기 나노와이어(12')의 배열 방향을 따라 상기 나노와이어(12')의 길이 방향에 직교하게 연장 형성될 수 있다. 따라서, 길게 연장된 트렌치(14)의 내벽(14a)에 다수의 나노와이어(12')의 일단부 측단면(12") 들이 노출된다. 여기에서 측단면(12")은 거칠기가 적은 매끈한 면을 가지는 것이 중요하고 그리고 그 측단면(12")에 수직한 법선(normal line)은 나노와이어(12')의 연장방향에 대해 나란하게 배향되는 것이 중요하다.
여기에서 상기 기판(10) 상에 하나의 나노와이어(12')만 형성되는 경우, 상기 나노와이어(12')의 일단부에만 대응하는 트렌치가 적용될 수 있다.
도6에 도시된 바와 같이, 상기 커버층(13) 위에 촉매물질층(15)을 형성한다. 이 촉매물질층(15)은 수 나노미터의 두께를 가지는 것으로, 상기 트렌치(14) 내부에도 형성된다. 여기에서, 트렌치(14)의 내벽(14a)에서 상기 촉매물질층(15)은 나노와이어(12')의 일단부의 측단면(12")과 접촉된다.
도7에 도시된 바와 같이 열처리를 통해 MIC(metal induced crystallization)을 수행하여 상기 나노와이어(12)의 비정질 실리콘(a-)을 결정화하여 다결정 실리콘(p-Si)을 형성한다. 이러한 열처리는 가열로(furnace)에서 진행될 수 있으며, 이때에 가열로에는 전자기장(electromagnetic field)이 인가될 수 도 있다. 열처리에 의하면 상기 나노와이어(12')의 일측단면(12")에 촉매물질층과의 반응에 의해 NiSi2가 생성되는데 이 NiSi2는 나노와이어의 길이 방향을 따라 진행하면서 비정질 실리콘의 결정 성장을 유도한다.
상기와 같이 개념으로 제조되는 단결정립 나노와이어는 다양한 반도체 소자에 적용가능하며, 해당 반도체 소자의 설계에 따라 통상적인 후속 공정에 의해 목적하는 반도체 소자의 제조가 가능하다.
도8은 모범적 실시 예에 따른 횡형 나노와이어 채널을 가지는 트랜지스터의 개략적 단면 구조를 예시한다.
도8에 도시된 나노와이어 트랜지터는, 기판(20) 위에 버퍼층(21)이 형성되고 이 버퍼층(21) 위에 상기 기판(20)의 평면에 나란한 나노와이어 채널(22)이 형성되어 있다.
나노 와이어 채널(22)의 일측 위에는 드레인 또는 소스 영역의 제1도전층(23a)이 형성되고, 나노 와이어 채널(22)의 타측 위에 소스 또는 드레인 영역의 제2도전층(23b)이 형성되어 있다.
상기 제1도전층(23a)과 제2도전층(23b) 사이의 채널 영역 위에는 게이트(28)가 형성되고 그리고 게이트(28) 하부에는 게이트 절연층(27)이 형성되어 있다.
상기 나노와이어(22)는 <111> 방향으로 결정이 성장된 단결정립 반도체이며, 이러한 단결정립 반도체는 다양한 반도체 소자의 구성품으로 적용될 수 있다.
이하에서는 위의 나노와이어 제조방법을 응용한 CMOS 반도체 소자의 제조 방법의 모범적 실시 예를 설명한다.
이하에서, 위에서 언급된 모범적 실시 예에 기초하여 CMOS의 제조방법의 설명한다. 이하의 기술내용의 이해를 통해서 횡적 나노와이어 트랜지스터(lateral nano-wire transistor)의 구조 및 그 제조 방법도 쉽게 도출해 낼 수 있을 것이다. 이하의 실시 예에서 반도체 물질로서 비정질 실리콘을 이용하여 실리콘 나노와이어 CMOS 소자를 제조 방법을 예시적으로 설명된다.
도9에 도시된 바와 같이 기판(100)에 버퍼층(101)을 형성한다. 상기 버퍼층(101)은 선행 공정을 통해 이미 형성되어 있는 적층 구조물의 상부 절연층(top-most dielectric layer)에 의해 제공될 수 있다. 상기 버퍼층(101)은 예를 들어 SiO2, SiNx, SiONx 또는 AlOx 등의 절연물질로 형성될 수 있다.
도10에 도시된 바와 같이, 상기 버퍼층(101) 위에 비정질 상태의 실리콘 채널 물질층(102) 및 도전성 반도체층(103), 그리고 도전성 반도체층(103) 위의 금속층(104)을 포함하는 다층막(ML)을 형성한다.
예를 들어 상기 다층막(ML)은 p형 실리콘 채널과 그 상부 양측의 n형 도전성 반도체층을 가지는 PMOS 트랜지스터를 얻기 위한 p a-Si/ n+ a-Si/TiN의 적층구조를 가질 수 있다.
도11에 도시된 바와 같이, 상기 기판 상에서 제1트랜지스터, 예를 들어 PMOS 트랜지스터 영역으로 정의된 제1트랜지스터(T1)의 영역에, PR(photoresist) 마스크를 적용하는 전통적 패터닝 방법에 의해 다층막(ML)을 패터닝하여 제1다층블럭(ML1)을 형성한다. 이러한 다층막(ML) 패터닝에 의해 제1트랜지스터(T1)의 영역에만 제1다층블럭(ML1)이 잔류하고, 나머지 부분에서는 기판(100) 상의 버퍼층(101)이 노출되어 있다. 이때에 상기 제1다층블럭(ML1)의 각층, 특히 실리콘 채널 물질층(102)은 p형 채널로서 나노와이어의 형태를 가지며, 그 위의 도전성 반도체층(103)과 금속층(104)은 역시 얇고 좁은 스트립의 형태를 가지게 된다.
도12에 도시된 바와 같이, 상기 기판(100) 상에 제2트랜지스터(T2)의 영역으로 정의된 부분에 제2트랜지스터, 예를 들어 NMOS 트랜지스터를 형성하기 위한 제2다층블럭(ML2)을 제1다층블럭(ML1)과 같은 형태로 형성한다. 제2다층블럭(ML2)은 NMOS 트랜지스터를 위하여 n a-Si/ p+ a-Si/TiN 의 적층 구조를 가질 수 있다. 이러한 제2다층블럭(ML2)은 제1다층블럭(ML1)의 형성과정과 유사한 과정을 통해서 얻을 수 있으며, 하부로부터 n형 채널로서 나노와이어 실리콘 채널 물질층(105), 그리고 스트립 형태의 도전성 반도체층(106) 및 금속층(107)가 적층된 구조를 가진다.
도13에 도시된 바와 같이, 상기 제1, 제2다층블럭(ML1, ML2)을 완전히 덮는 커버층(108)을 SiO2 등의 절연물질로 형성한다.
도14에 도시된 바와 같이, 상기 커버층(108)에 전술한 바와 같은 트렌치(109)를 형성한다. 이때에 트렌치(109)는 전술한 도5에 도시된 트렌치(14)와 같은 형태로 상기 버퍼층(101)의 표면 아래로 소정 깊이 연장 형성될 수 있는데, 본 실시예의 도면에서는 편의상 상기 트렌치(109)의 바닥이 상기 버퍼층(101)의 표면에 까지만 형성된 것으로 도시한다. 이와 같이 상기 버퍼층(101)에 까지 연장 형성될 수 있는 트렌치(109)는 상기 제1다층블럭(ML1)과 제2다층블럭(ML2)의 일측(도면에서는 왼쪽)에 동시 형성하며, 이때 트렌치(109)의 내부 측면(109a)에 제1다층블럭(ML1)과 제2다층블럭(ML2) 각각의 실리콘 채널 물질층(102, 105)의 일단부 측단면(102a, 105a)이 노출되어 있다.
도15에 도시된 바와 같이 ALD 방법 등에 의해 상기 커버층(108) 표면에와 트랜치(109)의 내부에 촉매물질층(110)을 수 나노미터의 두께로 형성한다.
상기 촉매물질로는 Ni, NiOx, NiCxOy, NiNxOy, NiCxNyOz, NiCxOy:H, NiNxOy:H, NiCxNyOz:H, NixSiy, NixGey 으로 구성되는 이루어지는 그룹에서 선택된 어느 하나 일 수 있다.
촉매물질층(110)를 형성한 후, 열처리(heat treatment)에 의한 MIC(metal induced crystallization)를 진행한다. 열처리는 가열로(furnace)에서 진행할 수 있으며, 상기 가열로에는 전자기장이 인가될 수 있다. 이러한 열처리에 의하면 상기 비정질 도전층(103) 및 비정질 반도체층(을102)는 결정화되어 단결정립을 가지는 다결정 도전층(103) 및 다결정 반도체층(102)을 얻게 된다.
도16에 도시된 바와 같이, 열처리에 의해 다결정 반도체층(102)을 얻은 후, 금속층(104) 위의 적층물을 에칭에 의해 제거한다. 도16에서는 촉매물질층(110)과 그 아래의 커버층(108)이 같이 제거된 것으로 표현되어 있는데, 다른 실시 예에 따르면 촉매물질층(109)만 제거되고 그 아래의 커버층(108)은 그대로 잔류할 수 있다.
도17에 도시된 바와 같이, 상기 제1트랜지스터(T1) 영역과, 제2트랜지스터(T2) 영역 각각에서 도전성 반도체층(103, 106)과 금속층(104, 107)을 패터닝하여 각 영역에 소스 또는 드레인(103a, 106a) 및 드레인 또는 소스(103c, 106c), 그리고 소스 전극 또는 드레인 전극(104a, 107a) 및 드레인 전극 또는 소스 전극(104c, 107c)를 형성한다.
도18에 도시된 바와 같이, 상기 소스 전극 또는 드레인 전극(104a, 107a) 및 드레인 전극 또는 소스 전극(104c, 107c) 위에 게이트 절연층(110)을 형성하고 게이트 절연층(110) 위에 각 제1트랜지스터(T1)와 제2트랜지스터(T2)의 해당 위치에 게이트(111, 112)를 각각 형성한다.
도19에 도시된 바와 같이, 상기 게이트(111, 112) 위에 전체 트랜지스터 구조물을 덮는 ILD층(116)을 형성한다. 상기 ILD층(116)에는 후속하는 패터닝 공정에 의해 상기 제1트랜지스터(T1)와 제2트랜지스터(T2)의 소스, 게이트, 드레인에 대응하는 다수의 컨택홀(111a, 111b, 111c)(112a, 112b, 112c)을 형성한다.
도20에 도시된 바와 같이 상기 ILD층(116) 위에 상기 컨택홀(111a, 111b, 111c)(112a, 112b, 112c)을 통해 그 하부의 제1, 제2트랜지스터(T1, T2)의 소스 또는 드레인 전극(104a, 107a), 드레인 또는 소스 전극(104c, 107c) 및 게이트(104b, 107b)에 전기적으로 연결되는 금속 패드(113a, 113b, 113c)(114a, 114b, 114c)를 형성하고, 그 위를 패시베이션층(115)로 덮는다.
이와 같은 공정에 후속하여 적용대상 전자 소자의 설계에 따라 추가 공정이 수행될 수 있다.
위의 실시 예를 통해 예시적으로 설명된 나노와이어 반도체 소자는 기판에 나란하게 배치되는 소스와 드레인의 사이에 횡방향으로 결정립이 성장된 단결정립 나노와이어 채널을 갖춘다. 이러한 나노와이어가 얇은 핀(fin)의 형상으로 형성하면 소위 FIN 트랜지스터를 얻을 수 있게 된다. 이러한 나노와이어는 금속 촉매를 이용하는 MIC에 의해 <111> 방향으로 성장된 결정 구조를 가진다.
상기 실리콘 나노와이어의 결정 성장은 MIC에 의존하면, 결정화 촉매층으로는 수 나노미터 두께의 NiOx, NiCxOy, NiNxOy, NiCxNyOz, NiCxOy:H, NiNxOy:H, NiCxNyOz:H, NixSiy, NixGey 으로 이루어지는 그룹에서 선택된 적어도 어느 하나로 형성되는 비정질막을 적용할 수 있다. 이러한 촉매층의 형성은 ALD 방법으로 증착 할 수 있다. 위의 실시 예의 설명에서 채널에 해당하는 실리콘 채널 물질층은 공지의 n 타입 또는 p 타입의 불술물로 도핑될 수 있고, 다른 실시 예에 따르면, 진성 실리콘으로 형성될 수 도 있다.
비정질 실리콘을 결정화를 위한 MIC 열처리는 보통 가열로(furnace)에서 진행 할 수 있고 전자기장(electromagnetic field)이 있는 가열로(furnace)에서 진행할 수 있다. 모범적 실시 예에서 설명되는 반도체 나노와이어의 제조방법은 트랜지스터뿐 아니라, 메모리 소자, 다이오드의 제조 방법에도 응용 가능하다.
전술할 실시 예에서 소스와 드레인 영역의 도전층 및 채널 영역의 반도체 물질로 실리콘이 적용되는 예가 설명되었으나, 실리콘 외에 SiGe, Ge 등으로 형성될 수 있다.
위의 실시 예에서는 상기 나노와이어 채널에 대응하는 게이트가 일측에만 형성된다. 그러나, 위에서 설명되는 공정의 일부를 수정함으로써 나노와이어를 완전히 에워싸는 게이트 올 어라운드(gate all around gate)를 가지는 나노 와이어 트랜지스터 등의 반도체 소자를 얻을 수 있다.
모범적 다른 실시예에 따르면, 위와 같은 방법에 기초하여 멀티 채널(Multi-channel) 게이트 올 어라운드 나노 와이어 트랜지스터 반도체 소자를 얻을 수있다.
도21내지 도25는 올 어라운드 게이트를 가지는 나노 와이어 트랜지터 제조 공정의 일부를 도시한다. 각 도면에서 (a)는 개략적 수직 단면도이며, (b)는 개략적 사시도이다.
도21은 전술한 과정을 통해서 기판(100)에 다결정 반도체층(102), 도전성 반도체층(103) 및 금속층(104)를 포함하는 다층블럭(ML1)을 형성한다. 이러한 도21은 전술한 실시 예의 설명에서 언급된 도16에 대응한다. 이러한 다층블럭(ML1)는 하나의 트랜지스터를 위한 것이며, 다른 실시 예에 따르면 전술한 실시 예에서와 같이 복수의 다층블럭이 마련될 수 있다.
도22에 도시된 바와 같이, 상기 다층블럭(ML1)의 메탈층(104)과 그 아래의 도전성 반도체층(103)을 동시에 패터닝하여, 소스 또는 드레인(103aa) 및 드레인 또는 소스(103c,), 그리고 소스 전극 또는 드레인 전극(104a) 및 드레인 전극 또는 소스 전극(104c)를 형성한다.
도23에 도시된 바와 같이, 버퍼층(102)에 대한 선택적 에칭에 의해, 그 양측의 소스와 드레인 영역 사이의 채널 영역에 대응하는 버퍼층(101)의 일부 영역을 소정 깊이 에칭하여 공동부(101a)를 형성하여 상기 다결정 반도체층(102)의 채널 영역을 기기판(100)으로부터 띄워, 상기 다결정 반도체층(102)의 브릿지 형태로 형성한다.
도24에 도시된 바와 같이, ALD 방법 등에 의해 상기 상기 다결정 반도체층(102)을 감싸는 게이트 절연층(110)을 형성한다. 상기 게이트 절연층(110)은 상기 공동부(101a)의 내부에도 형성된다.
도25에 도시된 바와 같이, ALD 방법 등에 의해 상기 게이트 절연층(110) 위에 게이트 물질을 증착 후 패터닝하여 다결정 반도체층(102)의 채널을 감싸는 어라운드 게이트(111a) 를 형성한다. ALD 방법에 의하면 노출된 적층 구조물의 모든 표면에 막을 형성하게 되는데 상기 공동부(101a) 내에도 목적하는 물질막을 형성할 수 있다.
이상과 같은 과정을 거친 후, 일반적으로 알려 진 추가 공정을 통해 목표하는 반도체 소자를 완성한다.
한편, 전술한 실시 예에서는 하나의 채널을 가지는 반도체 소자가 소개되었는데, 위에서 설명된 공정을 응용함으로써 멀티 채널 반도체 소자를 제조할 수 있다.
모범적 다른 실시 예에 따르면 전술한 도4와 도5의 공정을 응용한 반복 공정을 통해 다층 구조의 나노와이어 적층을 형성할 수 있다.
도26에 도시된 바와 같이, 기판(10) 상의 버퍼층(11) 위에 결정화 대상물질로 된 비정질 물질층(12)과 이를 덮는 절연층(16)를 포함하는 샌드위치 구조의 적층을 형성한다.
도27에 도시된 바와 같이, 상기 샌드위치 구조의 적층을 패터닝하여 다수의나노와이어(12')가 다중 적층되어 있는 나노와이어 다중층(MLN, multi-layered nano-wire)을 형성한다.
도28에 되시된 바와 같이 상기 나노와이어 다중층을 덮는 커버층(13)을 형성하고, 여기에 전술한 바와 같은 공정에 의해 트렌치(14)를 형성한다. 이 공정은 전술한 도5의 공정에 대응한다. 이후에는 도6과 도7의 과정을 거치면서 다중층 구조의 다결정 나노와이어를 얻고, 후속하는 공정을 통해서 목적하는 반도체 소자를 얻는다.
모범적 다른 실시 예에 따르면, 위와 같은 방법에 기초하여 다결정 실리콘 기판 혹은 이종 기판 위에 실리콘 솔라 셀을 제작 할 수도 있으며, 3D 적층 구조를 제작하여 3D 적층 메모리를 제작 할 수 있고, 다양한 소자를 하나의 기판 위에 집적(integration)할 수 있다.
본 발명의 실시 예에 따른 반도체 소자 제조 방법은 이해를 돕기 위하여 도면에 도시된 실시 예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 당해 분야에서 통상적 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위에 의해 정해져야 할 것이다.

Claims (12)

  1. 기판 상에 비정질의 채널 물질층을 형성하는 단계;
    상기 채널 물질층을 패터닝 하여 기판 상에서 횡방향으로 연장된 반도체 나노와이어를 형성하는 단계;
    상기 반도체 나노와이어의 위를 덮는 커버층을 형성하는 단계;
    상기 커버층과 나노와이어를 패터닝하여 상기 반도체 나노와이어의 일단의측단면만 노출시키는 트렌치를 형성하는 단계;
    상기 반도체 나노와이어의 측단면에 접촉되는 촉매물질층을 형성하는 단계; 그리고
    열처리에 의한 MIC(metal induced crystallization)를 수행하여, 상기 촉매물질과 접촉하는 상기 반도체 나노와이어의 일단부로부터 나노와이어의 길이방향으로 반도체 나노와이어를 결정화하는 단계;를 포함하는 반도체 나노 와이어의 제조 방법.
  2. 제1항에 있어서,
    상기 채널 물질층은 Si, SiGe, Ge 로 이루어지는 그룹에서 선택된 어느 하나로 형성되는 것을 특징으로 하는 반도체 나노 와이어의 제조 방법.
  3. 제2항에 있어서,
    상기 촉매물질층은 Ni, NiOx, NiCxOy, NiNxOy, NiCxNyOz, NiCxOy:H, NiNxOy:H, NiCxNyOz:H, NixSiy, NixGey 으로 이루어지는 그룹에서 선택된 적어도 어느 하나의 물질로 형성되는, 반도체 나노와이어 제조 방법.
  4. 제3항에 있어서,
    상기 기판과 채널 물질층의 사이에 버퍼층을 형성하는 단계를 더 포함하는, 반도체 나노와이어의 제조방법.
  5. 제1항에 있어서,
    상기 채널 물질층은 진성 반도체 또는 비진성 반도체 물질로 형성하는, 반도체 나노 와이어의 제조 방법.
  6. 기판 상에 비정질의 채널 물질층, 비정질의 도전성 반도체층, 금속층을 포함하는 다층막을 형성하는 단계;
    상기 다층막을 패터닝하여 트랜지스터 영역으로 정의된 부분에 나노와이어채널 물질층, 스트립형 도전성 반도체층 및 금속층을 포함하는 적어도 하나의 다층블럭을 형성하는 단계;
    상기 다층블럭을 덮는 커버층을 형성하는 단계;
    상기 커버층에 그 내벽에 적어도 상기 채널 물질층의 일단부 측단면만 노출되는 트렌치를 형성하는 단계;
    상기 커버층 위에와 트렌치 내부에 촉매물질층을 형성하여 상기 트렌치의내벽에 노출된 상기 채널 물질층의 일단부 측단면에 상기 촉매물질층을 접촉시키는 단계;
    상기 다층막을 열처리하여 상기 채널 물질층을 결정화하는 단계;
    상기 금속층을 덮고 있는 커버층을 제거한 후 상기 금속층과 도전성 반도체층을 패터닝하여 상기 반도체 물질층에 대응하는 소스 및 드레인 및 소스 전극과 드레인 전극을 형성하는 단계;를 포함하는 나노와이어 반도체 소자의 제조 방법.
  7. 제6항에 있어서,
    상기 다층블럭을 형성하는 단계:는
    p형 나노 와이어 채널 물질층, n형 도전성 반도체층 및 금속층을 포함하는 제1다층블럭을 형성하는 단계; 그리고,
    n형 나노 와이어 채널물질층, p형 도전성 반도체층 및 금속층을 포함하는 제2다층블럭을 형성하는 단계;를 포함하는, 나노와이어 반도체 소자의 제조 방법.
  8. 제6항에 있어서,
    상기 채널 물질층을 Si, SiGe, Ge 로 이루어지는 그룹에서 선택된 어느 하나로 형성하는 하는, 나노와이어 반도체 소자의 제조 방법.
  9. 제8항에 있어서,
    상기 촉매물질층은 Ni, NiOx, NiCxOy, NiNxOy, NiCxNyOz, NiCxOy:H, NiNxOy:H, NiCxNyOz:H, NixSiy, NixGey 으로 이루어지는 그룹에서 선택된 적어도 어느 하나의 물질로 형성하는, 나노와이어 반도체 소자의 제조 방법.
  10. 제6항에 있어서,
    상기 촉매물질층은 Ni, NiOx, NiCxOy, NiNxOy, NiCxNyOz, NiCxOy:H, NiNxOy:H, NiCxNyOz:H, NixSiy, NixGey 으로 이루어지는 그룹에서 선택된 적어도 어느 하나의 물질로 형성하는, 나노와이어 반도체 소자의 제조 방법.
  11. 제6항에 있어서,
    상기 채널 물질층은 진성 반도체 물질 또는 비진성 반도체 물질로 형성하는, 나노 와이어 반도체 소자의 제조 방법.
  12. 제7항에 있어서,
    상기 채널 물질층은 진성 반도체 물질 또는 비진성 반도체 물질로 형성하는 것을 특징으로 하는 나노와이어 반도체 소자의 제조 방법.
PCT/KR2019/002504 2018-03-23 2019-03-05 단결정립 나노와이어 제조 방법 및 이를 적용하는 반도체 소자의 제조 방법 WO2019182261A1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201980021414.3A CN111902943B (zh) 2018-03-23 2019-03-05 制造半导体纳米线及纳米线半导体装置的方法
US17/028,332 US11205570B2 (en) 2018-03-23 2020-09-22 Method for manufacturing single-grained nanowire and method for manufacturing semiconductor device employing same single-grained nanowire
US17/490,673 US11594414B2 (en) 2018-03-23 2021-09-30 Method for manufacturing a single-grained semiconductor nanowire

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR10-2018-0034098 2018-03-23
KR20180034098 2018-03-23
KR1020180169900A KR20190111732A (ko) 2018-03-23 2018-12-26 단결정립 나노와이어 제조 방법 및 이를 적용하는 반도체 소자의 제조 방법
KR10-2018-0169900 2018-12-26

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US17/028,332 Continuation US11205570B2 (en) 2018-03-23 2020-09-22 Method for manufacturing single-grained nanowire and method for manufacturing semiconductor device employing same single-grained nanowire
US17/028,322 Continuation US11846515B2 (en) 2020-06-11 2020-09-22 User interfaces for customized navigation routes

Publications (1)

Publication Number Publication Date
WO2019182261A1 true WO2019182261A1 (ko) 2019-09-26

Family

ID=67987869

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2019/002504 WO2019182261A1 (ko) 2018-03-23 2019-03-05 단결정립 나노와이어 제조 방법 및 이를 적용하는 반도체 소자의 제조 방법

Country Status (3)

Country Link
US (2) US11205570B2 (ko)
KR (1) KR102363930B1 (ko)
WO (1) WO2019182261A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220033596A (ko) * 2020-09-08 2022-03-17 삼성디스플레이 주식회사 다결정 실리콘층의 제조 방법, 표시 장치 및 이의 제조 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100611761B1 (ko) * 2004-08-13 2006-08-10 삼성에스디아이 주식회사 박막트랜지스터 제조 방법
KR100635068B1 (ko) * 2004-06-09 2006-10-16 삼성에스디아이 주식회사 박막트랜지스터의 제조방법, 그를 사용하여 제조된박막트랜지스터 및 그를 포함하는 평판표시장치
JP2010141224A (ja) * 2008-12-15 2010-06-24 Mitsubishi Electric Corp 半導体装置およびその製造方法
KR100984618B1 (ko) * 2008-12-16 2010-09-30 하이디스 테크놀로지 주식회사 박막 실리콘 태양전지의 제조방법
JP5445207B2 (ja) * 2010-02-17 2014-03-19 三菱電機株式会社 薄膜トランジスタ及びその製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW317643B (ko) * 1996-02-23 1997-10-11 Handotai Energy Kenkyusho Kk
EP1312120A1 (en) * 2000-08-14 2003-05-21 Matrix Semiconductor, Inc. Dense arrays and charge storage devices, and methods for making same
KR100387122B1 (ko) * 2000-09-15 2003-06-12 피티플러스(주) 백 바이어스 효과를 갖는 다결정 실리콘 박막 트랜지스터의 제조 방법
KR100439345B1 (ko) * 2000-10-31 2004-07-07 피티플러스(주) 폴리실리콘 활성층을 포함하는 박막트랜지스터 및 제조 방법
KR100473996B1 (ko) 2002-01-09 2005-03-08 장 진 비정질 실리콘의 결정화 방법
DE102005041225B3 (de) 2005-08-31 2007-04-26 Advanced Micro Devices, Inc., Sunnyvale Verfahren zur Herstellung vertiefter verformter Drain/Source-Gebiete in NMOS- und PMOS-Transistoren
KR101571803B1 (ko) 2009-06-09 2015-11-26 삼성디스플레이 주식회사 어레이 기판 및 이의 제조 방법
US8673750B2 (en) * 2011-12-19 2014-03-18 Palo Alto Research Center Incorporated Single crystal silicon TFTs made by lateral crystallization from a nanowire seed
KR102441585B1 (ko) * 2015-02-12 2022-09-07 삼성전자주식회사 광검출 소자 및 그 제조방법과, 이미지 센서 및 그 제조방법
US9780103B2 (en) * 2015-11-16 2017-10-03 Micron Technology, Inc. Methods of forming integrated structures

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100635068B1 (ko) * 2004-06-09 2006-10-16 삼성에스디아이 주식회사 박막트랜지스터의 제조방법, 그를 사용하여 제조된박막트랜지스터 및 그를 포함하는 평판표시장치
KR100611761B1 (ko) * 2004-08-13 2006-08-10 삼성에스디아이 주식회사 박막트랜지스터 제조 방법
JP2010141224A (ja) * 2008-12-15 2010-06-24 Mitsubishi Electric Corp 半導体装置およびその製造方法
KR100984618B1 (ko) * 2008-12-16 2010-09-30 하이디스 테크놀로지 주식회사 박막 실리콘 태양전지의 제조방법
JP5445207B2 (ja) * 2010-02-17 2014-03-19 三菱電機株式会社 薄膜トランジスタ及びその製造方法

Also Published As

Publication number Publication date
KR20210127895A (ko) 2021-10-25
US20210005452A1 (en) 2021-01-07
KR102363930B1 (ko) 2022-02-17
US20220291000A9 (en) 2022-09-15
US11205570B2 (en) 2021-12-21
US20220018671A1 (en) 2022-01-20
US11594414B2 (en) 2023-02-28

Similar Documents

Publication Publication Date Title
JP6513210B2 (ja) デュアルゲート構造の低温多結晶シリコン薄膜トランジスタ及びその製造方法
WO2011004945A1 (ko) 스타 구조를 갖는 반도체 소자와 이를 이용한 낸드 플래시 메모리 어레이 및 그 제조방법
US6933526B2 (en) CMOS thin film transistor
KR100380141B1 (ko) 액정 표시 장치용 어레이 기판 및 그의 제조 방법
WO2017035851A1 (zh) Tft、阵列基板及tft的制备方法
JP2007241237A (ja) 二層金属ラインを有する薄膜トランジスタディスプレイアレイを製造するための方法
WO2017219421A1 (zh) 一种tft阵列基板及其制作方法、液晶显示装置
WO2017054259A1 (zh) 液晶显示面板、阵列基板及其制造方法
WO2016090690A1 (zh) 一种ltps像素单元及其制造方法
WO2019182261A1 (ko) 단결정립 나노와이어 제조 방법 및 이를 적용하는 반도체 소자의 제조 방법
WO2016078112A1 (zh) 薄膜晶体管基板的制作方法及制造设备
WO2014201716A1 (zh) 薄膜晶体管的沟道形成方法及补偿电路
WO2021103142A1 (zh) 一种显示面板及其制作方法及电子设备
WO2019182263A1 (ko) 저온 다결정 반도체 소자 및 그 제조 방법
KR20190111732A (ko) 단결정립 나노와이어 제조 방법 및 이를 적용하는 반도체 소자의 제조 방법
WO2019182264A1 (ko) 수직 나노와이어 반도체 소자 및 그 제조 방법
US20130087800A1 (en) Thin film transistor array panel and manufacturing method thereof
WO2012071988A1 (en) Metal-oxide-semiconductor field-effect transistor and method for manufacturing the same
KR100635067B1 (ko) 엘디디 구조를 갖는 박막트랜지스터 및 그의 제조방법
KR100749872B1 (ko) 실리콘 박막 트랜지스터 및 그 제조방법
WO2019182262A1 (ko) 반도체 소자의 제조 방법
KR20090073479A (ko) 액정표시장치용 어레이 기판 및 그의 제조방법
KR101018757B1 (ko) 박막 트랜지스터 표시판의 제조 방법
JPS59167065A (ja) 電界効果トランジスタ
JP2515040B2 (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19771094

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19771094

Country of ref document: EP

Kind code of ref document: A1