WO2019021527A1 - 光半導体ユニットの製造方法 - Google Patents

光半導体ユニットの製造方法 Download PDF

Info

Publication number
WO2019021527A1
WO2019021527A1 PCT/JP2018/011155 JP2018011155W WO2019021527A1 WO 2019021527 A1 WO2019021527 A1 WO 2019021527A1 JP 2018011155 W JP2018011155 W JP 2018011155W WO 2019021527 A1 WO2019021527 A1 WO 2019021527A1
Authority
WO
WIPO (PCT)
Prior art keywords
bump
optical semiconductor
manufacturing
bumps
electrode pad
Prior art date
Application number
PCT/JP2018/011155
Other languages
English (en)
French (fr)
Inventor
宙和 山本
直 井上
真太郎 鎌田
Original Assignee
浜松ホトニクス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 浜松ホトニクス株式会社 filed Critical 浜松ホトニクス株式会社
Publication of WO2019021527A1 publication Critical patent/WO2019021527A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • H01L2224/05558Shape in side view conformal layer on a patterned surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • H01L2224/05572Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/0558Plural external layers being stacked
    • H01L2224/05582Two-layer coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/0558Plural external layers being stacked
    • H01L2224/05583Three-layer coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05601Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05611Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • H01L2224/11462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/118Post-treatment of the bump connector
    • H01L2224/11848Thermal treatments, e.g. annealing, controlled cooling
    • H01L2224/11849Reflowing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13012Shape in top view
    • H01L2224/13014Shape in top view being circular or elliptic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13016Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13109Indium [In] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/16147Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a bonding area disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/81005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81053Bonding environment
    • H01L2224/81054Composition of the atmosphere
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81193Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81238Applying energy for connecting using electric resistance welding, i.e. ohmic heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81805Soldering or alloying involving forming a eutectic alloy at the bonding interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1433Application-specific integrated circuit [ASIC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Definitions

  • the present disclosure relates to a method of manufacturing an optical semiconductor unit.
  • Patent Document 1 describes the following method of manufacturing a semiconductor device. First, a plurality of semiconductor chips provided with solder bumps and a mounting substrate provided with a solder layer having a melting point lower than that of the solder bumps are prepared. Subsequently, the plurality of semiconductor chips are temporarily fixed to the mounting substrate by heating at a temperature at which the solder layer is melted but the solder bumps are not melted. Subsequently, the plurality of semiconductor chips are simultaneously main-bonded to the mounting substrate by reflowing the solder bumps to integrate them with the solder layer.
  • An object of the present disclosure is to provide a method of manufacturing an optical semiconductor unit capable of joining an optical semiconductor device and a circuit device while suppressing characteristic deterioration of the optical semiconductor device.
  • a method of manufacturing an optical semiconductor unit prepares an optical semiconductor device having a semiconductor substrate and a first electrode pad formed on the surface of the semiconductor substrate, and forms In on the first electrode pad.
  • Preparing a circuit device having a first step of forming a first bump, a circuit board, and a second electrode pad formed on the surface of the circuit board, and a second process including SnAg on the second electrode pad After the second step of forming the bumps, and the first and second steps, the surface of the semiconductor substrate and the surface of the circuit substrate are made to face each other, and the first bump and the second bump are brought into contact with each other. And heating the first bumps and the second bumps at a temperature lower than the temperature to cause the first bumps and the second bumps to be eutectic to bond the optical semiconductor device and the circuit device.
  • the thickness of the second bump in the direction perpendicular to the surface of the circuit substrate may be larger than the thickness of the first bump in the direction perpendicular to the surface of the semiconductor substrate. Good. According to this, even if the positional deviation occurs when the first bump and the second bump are in contact, or the first bump is deformed when the first bump and the second bump are heated, the second on the surface of the circuit board It can suppress that the bump after eutectic contact a periphery of an electrode pad.
  • the circuit device may be an IC chip. If the circuit device is an IC chip, the circuits and the like are integrated on the circuit board, and the generation of unnecessary capacitance and the occurrence of a short circuit can be suppressed, in particular, in order to suppress the characteristic deterioration of the circuit device. is important.
  • a plurality of circuit devices may be sequentially joined to one optical semiconductor device. Also in this case, since the optical semiconductor device is prevented from being exposed to a high temperature, a plurality of circuit devices are formed for one optical semiconductor device while suppressing the characteristic deterioration of the optical semiconductor device and the oxidation of the first bump. It can be joined.
  • the first bump and the second bump may be heated from the circuit device side. According to this, it is possible to join the optical semiconductor device and the circuit device while suppressing the characteristic deterioration of the optical semiconductor device and the oxidation of the first bump more reliably.
  • the first bump and the second bump may be heated by pulse heat. According to this, it is possible to join the optical semiconductor device and the circuit device while suppressing the characteristic deterioration of the optical semiconductor device and the oxidation of the first bump more reliably.
  • the optical semiconductor device includes an insulating film formed on the surface of the semiconductor substrate to cover an outer edge area excluding the inner area of the surface of the first electrode pad; And an under bump metal formed in the inner region so as to cover the insulating film on the outer edge region. According to this, it is possible to prevent the characteristic deterioration of the optical semiconductor device due to the first bump getting in between the surface of the semiconductor substrate and the insulating film.
  • the first bump and the second bump may be brought into contact so as to press the second bump against the first bump. According to this, when the first bump and the second bump are in contact, the surface of the first bump is recessed and the first bump is deformed so that a part of the second bump fits in the recess.
  • One bump and the second bump can be eutectic.
  • an optical semiconductor unit capable of joining an optical semiconductor device and a circuit device while suppressing the characteristic deterioration of the optical semiconductor device.
  • FIG. 1 is a cross-sectional view of an optical semiconductor unit manufactured by the method of manufacturing an optical semiconductor unit according to one embodiment.
  • FIG. 2 is a cross-sectional view showing a process of the method of manufacturing an optical semiconductor unit according to one embodiment.
  • FIG. 3 is a cross-sectional view showing a process of the method of manufacturing an optical semiconductor unit according to one embodiment.
  • FIG. 4 is a cross-sectional view showing a process of the method of manufacturing an optical semiconductor unit according to one embodiment.
  • FIG. 5 is a cross-sectional view showing a process of the method of manufacturing an optical semiconductor unit according to one embodiment.
  • FIG. 6 is a cross-sectional view showing a process of the method of manufacturing an optical semiconductor unit according to one embodiment.
  • FIG. 7 is a cross-sectional view showing a process of the method of manufacturing an optical semiconductor unit according to one embodiment.
  • FIG. 8 is a cross-sectional view showing a process of the method of manufacturing an optical semiconductor unit according to an embodiment.
  • FIG. 9 is a cross-sectional view showing a process of the method of manufacturing an optical semiconductor unit according to one embodiment.
  • the optical semiconductor device 10 includes a semiconductor substrate 11, a plurality of first electrode pads 12, a plurality of under bump metals 13, and an insulating film 14.
  • the optical semiconductor device 10 is a light receiving element (light detecting element) such as a photodiode array.
  • the semiconductor substrate 11 is provided with a plurality of light receiving portions arranged in a matrix.
  • the semiconductor substrate 11 is formed in a rectangular plate shape, for example, of a semiconductor material such as Si.
  • the outer shape of the semiconductor substrate 11 is, for example, about 4 cm ⁇ 4 cm, and the thickness of the semiconductor substrate 11 is, for example, about 150 ⁇ m.
  • the plurality of first electrode pads 12 are formed on the surface 11 a of the semiconductor substrate 11. Each first electrode pad 12 is electrically connected to a corresponding light receiving unit (a light receiving unit provided on the semiconductor substrate 11) through a wiring provided on the semiconductor substrate 11. Each first electrode pad 12 is formed in a circular film shape, for example, by a metal material such as Al or AlCu.
  • the diameter of each first electrode pad 12 is, for example, about 40 ⁇ m, and the thickness of each first electrode pad 12 is, for example, about 1.5 ⁇ m.
  • the distance (center-to-center distance) between adjacent first electrode pads 12 is, for example, about 50 ⁇ m.
  • the insulating film 14 is formed on the surface 11 a of the semiconductor substrate 11 so as to cover the outer edge area of the surface of each first electrode pad 12 (surface opposite to the semiconductor substrate 11) except the inner area.
  • the insulating film 14 is formed of, for example, an insulating material such as SiO 2 .
  • the thickness of the insulating film 14 is, for example, about 0.7 ⁇ m.
  • the opening for exposing the inner region of each first electrode pad 12 in the insulating film 14 is formed, for example, in a circular shape. The diameter of the opening is, for example, about 20 ⁇ m.
  • Each under bump metal 13 is formed in the inner region so as to cover the insulating film 14 on the outer edge region on the surface of each first electrode pad 12. That is, each under bump metal 13 is joined to each first electrode pad 12 in the inner region of the surface of each first electrode pad 12.
  • the under bump metal 13 is formed to cover the insulating film 14 on the side surface of the first electrode pad 12, and a portion of the insulating film 14 covering the surface of the first electrode pad 12 and the first of the insulating film 14. It extends outside the boundary with the part covering the side surface of the electrode pad 12. That is, when viewed in a direction perpendicular to the surface 11 a of the semiconductor substrate 11, the outer edge of each under bump metal 13 is located outside the outer edge of the first electrode pad 12.
  • Each under bump metal 13 is formed, for example, in a circular film shape by a metal material.
  • the diameter of each under bump metal 13 is, for example, about 26 ⁇ m, and the thickness of each under bump metal 13 is, for example, about 200 nm.
  • each under bump metal 13 is a multilayer film in which Ti (thickness 100 nm) / Ni (thickness 50 nm) / Au (thickness 50 nm) is sequentially stacked from the side of each first electrode pad 12.
  • Each circuit device 20 includes a circuit board 21, a plurality of second electrode pads 22, a plurality of seed layers 23, a plurality of under bump metals 24, and an insulating film 25.
  • Each circuit device 20 is, for example, an IC chip such as an application specific integrated circuit (ASIC).
  • ASIC application specific integrated circuit
  • the circuit board 21 is provided with a circuit or the like for reading out a signal from the optical semiconductor device 10 at high speed.
  • the circuit board 21 is formed in, for example, a rectangular plate shape from a semiconductor material such as Si.
  • the outer shape of the circuit board 21 is, for example, about 2 cm ⁇ 2 cm, and the thickness of the circuit board 21 is, for example, about 150 ⁇ m.
  • four circuit devices 20 arranged in a matrix are joined to one optical semiconductor device 10.
  • the plurality of second electrode pads 22 are formed on the surface 21 a of the circuit board 21. Each second electrode pad 22 is electrically connected to a circuit or the like provided on the circuit board 21. Each second electrode pad 22 is formed in a rectangular film shape, for example, by a metal material such as Al. The outer shape of each second electrode pad 22 is, for example, about 25 ⁇ m ⁇ 25 ⁇ m, and the thickness of each second electrode pad 22 is, for example, about 4 ⁇ m. The distance (center-to-center distance) between adjacent second electrode pads 22 is, for example, about 50 ⁇ m.
  • the insulating film 25 is formed on the surface 21 a of the circuit board 21 so as to cover the outer edge area of the surface of each second electrode pad 22 (surface opposite to the circuit board 21) excluding the inner area.
  • the insulating film 25 is formed of, for example, an insulating material such as SiO 2 .
  • the thickness of the insulating film 25 is, for example, about 1.5 ⁇ m.
  • the opening for exposing the inner region of each second electrode pad 22 in the insulating film 25 is formed in, for example, a rectangular shape.
  • the outer shape of the opening is, for example, about 12 ⁇ m ⁇ 12 ⁇ m.
  • Each seed layer 23 is formed in the inner region so as to cover the insulating film 25 on the outer edge region on the surface of each second electrode pad 22. That is, each seed layer 23 is bonded to each second electrode pad 22 in the inner region of the surface of each second electrode pad 22.
  • Each seed layer 23 is formed of, for example, a metal material in a circular film shape.
  • the diameter of each seed layer is, for example, about 23 ⁇ m, and the thickness of each seed layer 23 is, for example, about 350 nm.
  • each seed layer 23 is a multilayer film in which Ti (50 nm in thickness) / Cu (300 nm in thickness) is laminated in order from each second electrode pad 22 side.
  • Each under bump metal 24 is formed on each seed layer 23.
  • Each under bump metal 24 is formed in a circular film shape, for example, by a metal material such as Ni.
  • the diameter of each under bump metal 24 is, for example, about 23 ⁇ m, and the thickness of each under bump metal 24 is, for example, about 3 ⁇ m.
  • the optical semiconductor device 10 is prepared, and the first bumps 16 made of In are formed on the respective first electrode pads 12 (first step).
  • first step As an example, by depositing In on each under bump metal 13, the first bump 16 is formed on each first electrode pad 12 via the under bump metal 13.
  • Each first bump 16 is formed, for example, in a circular layer having a flat surface.
  • the diameter of each first bump 16 is, for example, about 23 ⁇ m, and the thickness of each first bump 16 is about 5 ⁇ m.
  • the optical semiconductor device 10 is prepared as a wafer including the plurality of optical semiconductor devices 10 and is cut into the plurality of optical semiconductor devices 10 after the formation of the plurality of first bumps 16.
  • the circuit device 20 is prepared, and the second bumps 26 made of SnAg are formed on the respective second electrode pads 22 (second step ).
  • each of the second bumps 26 in the direction perpendicular to the surface 21 a of the circuit board 21 is greater than the thickness of the first bumps 16 in the direction perpendicular to the surface 11 a of the semiconductor substrate 11. 2
  • the bumps 26 are formed.
  • electrolytic plating of SnAg is performed on each under bump metal 24 ((a) in FIG. 3), and a reflow process is further performed ((b) in FIG. 3), on each second electrode pad 22.
  • the second bump 26 is formed through the seed layer 23 and the under bump metal 24.
  • the circuit device 20 on which the plurality of second bumps 26 are formed is heated in a furnace at about 250 to 260.degree.
  • Each second bump 26 is formed, for example, in a convex shape having a surface such as a convexly curved hemispherical surface.
  • the diameter of each second bump 26 is, for example, about 23 ⁇ m, and the thickness of each second bump 26 is about 20 ⁇ m.
  • the circuit device 20 is prepared as a wafer including the plurality of circuit devices 20, and is cut into the plurality of circuit devices 20 after the formation of the plurality of second bumps 26.
  • the optical semiconductor device 10 is held by the stage-side suction collet 50, and the circuit device 20 is held by the head-side suction collet 60.
  • warping of the optical semiconductor device 10 is corrected by adsorbing the optical semiconductor device 10 with the stage-side adsorption collet 50.
  • the warp of the circuit device 20 is corrected.
  • the circuit device 20 is subjected to a hydrogen plasma reflow process to remove the oxide film of each second bump 26. Thereby, the wettability of each second bump 26 is improved, and fluxless bonding is possible.
  • the surface 11a of the semiconductor substrate 11 and the surface 21a of the circuit substrate 21 are made to face each other, and the corresponding first bumps 16 and second bumps 26 are brought into contact (third step) .
  • the corresponding first bumps 16 and the corresponding first bumps 16 are pressed to press the second bumps 26 against the first bumps 16. 2.
  • the surface of the first bump 16 is recessed, and the first bump 16 is deformed so that a part of the second bump 26 is accommodated in the recess.
  • the first bumps 16 made of In deform more than the second bumps 26 made of SnAg because In is softer than SnAg.
  • the first bump 16 and the second bump 26 are heated to a temperature lower than the melting point of the second bump 26 made of SnAg, and as shown in FIG.
  • the bumps 16 and the second bumps 26 are made eutectic to bond the optical semiconductor device 10 and the circuit device 20 (third step).
  • the melting point of SnAg is about 221 ° C.
  • the corresponding first bump 16 and the corresponding first bump 16 are at a temperature of about 150 ° C. (the eutectic temperature of Sn—In, which may change according to the weight ratio etc.)
  • the second bumps 26 can be eutectic.
  • the melting point of In is about 156 ° C.
  • the pulse heat is a method of locally instantaneously heating an object to be heated using resistance heat generation or the like.
  • the suction of the head-side suction collet 60 is released.
  • a plurality of circuit devices 20 are sequentially joined to one optical semiconductor device 10, and as shown in FIG. 9, when the junction between the optical semiconductor device 10 and the plurality of circuit devices 20 is completed.
  • the suction of the stage side suction collet 50 is released. Thereby, the optical semiconductor unit 1 is obtained.
  • the formation of the first bump 16 on the optical semiconductor device 10 is performed using In having a melting point lower than that of SnAg. Furthermore, bonding between the optical semiconductor device 10 and the circuit device 20 is performed at a temperature lower than the melting point of the second bump 26 made of SnAg. Therefore, in both the formation of the first bumps 16 and the junction with the circuit device 20, the optical semiconductor device 10 is prevented from being exposed to a high temperature higher than the melting point of the second bumps 26 made of SnAg. Therefore, according to the manufacturing method of the optical semiconductor unit 1, the optical semiconductor device 10 and the circuit device 20 can be joined while suppressing the characteristic deterioration of the optical semiconductor device 10.
  • the underfill resin disposed around the bumps 30 can be reduced or eliminated. Therefore, for example, when the light receiving surface is provided on the surface 11 a of the semiconductor substrate 11, adhesion of the underfill resin to the light receiving surface can be prevented.
  • the thickness of the second bump 26 in the direction perpendicular to the surface 21 a of the circuit board 21 is made larger than the thickness of the first bump 16 in the direction perpendicular to the surface 11 a of the semiconductor substrate 11. Ru.
  • the wiring formed around the first electrode pad 12 on the surface 11a of the semiconductor substrate 11 is often at the same potential as the bump 30. Therefore, in the optical semiconductor device 10, the generation of the unnecessary capacitance and the generation of the short circuit as described above are unlikely to occur.
  • the warpage that occurs to them also becomes large, so that the bumps are reflowed after temporarily fixing the optical semiconductor device 10 and the circuit device 20.
  • the connection failure may occur in the bumps due to the influence of the warpage.
  • the circuit device 20 may be an IC chip. As described above, when the circuit device 20 is an IC chip, since the circuit and the like are integrated on the circuit board 21, generation of unnecessary electrostatic capacitance and occurrence of short circuit can be suppressed. It is particularly important in suppressing the characteristic deterioration.
  • a plurality of circuit devices 20 are sequentially joined to one optical semiconductor device 10. Also in this case, the optical semiconductor device 10 is prevented from being exposed to a high temperature, and thus, a plurality of optical semiconductor devices 10 can be obtained for one optical semiconductor device 10 while suppressing the characteristic deterioration of the optical semiconductor device 10 and the oxidation of the first bump 16. Circuit devices 20 can be joined together.
  • the first bumps 16 and the second bumps 26 are heated from the circuit device 20 side. Thereby, the optical semiconductor device 10 and the circuit device 20 can be joined while suppressing the characteristic deterioration of the optical semiconductor device 10 and the oxidation of the first bump 16 more reliably.
  • the first bumps 16 and the second bumps 26 are heated by pulse heat. Thereby, the optical semiconductor device 10 and the circuit device 20 can be joined while suppressing the characteristic deterioration of the optical semiconductor device 10 and the oxidation of the first bump 16 more reliably.
  • the insulating film 14 is formed on the surface 11 a of the semiconductor substrate 11 so as to cover the outer edge area of the surface of the first electrode pad 12 excluding the inner area.
  • An under bump metal 13 is formed in the inner region so as to cover the insulating film 14 on the outer edge region.
  • under bump metal 13 is formed to cover insulating film 14 on the side surface of first electrode pad 12, and a portion of insulating film 14 covering the surface of first electrode pad 12 and insulating film 14. It extends outside the boundary with the part covering the side surface of the first electrode pad 12. Thereby, the penetration of the first bump 16 into the space between the surface 11 a of the semiconductor substrate 11 and the insulating film 14 is more reliably prevented.
  • the first bump 16 and the second bump 26 are brought into contact so as to press the second bump 26 against the first bump 16.
  • the surface of the first bump 16 is recessed when the first bump 16 and the second bump 26 are in contact, and the first bump 16 is deformed so that a part of the second bump 26 fits in the recess.
  • the first bump 16 and the second bump 26 can be eutectic.
  • the optical semiconductor device 10 may be a light emitting element such as an LD (semiconductor laser) or an LED (light emitting diode).
  • LD semiconductor laser
  • LED light emitting diode
  • the method of manufacturing the optical semiconductor unit 1 capable of obtaining high bonding strength reducing the underfill resin disposed around the bumps 30? It is effective because the adhesion of the underfill resin to the light emitting surface can be prevented by eliminating it or not.
  • the circuit device 20 may be a mounting substrate such as a wiring substrate.
  • the optical semiconductor device 10 and the circuit device 20 may be joined on a one-to-one basis.
  • the first bumps 16 may not be formed of In alone. That is, the first bumps 16 may contain In as a main component. The first bumps 16 may contain 50% or more by weight of In so that the melting point is about 150 ° C. or less.
  • the second bumps 26 may not be formed of only SnAg. That is, the second bumps 26 may contain SnAg as a main component. The second bumps 26 may contain 90% or more by weight of SnAg. Also in these cases, the optical semiconductor device 10 is prevented from being exposed to a high temperature higher than the melting point of the second bump 26 containing SnAg both in the formation of the first bump 16 and in the junction with the circuit device 20.
  • the second bumps 26 may be formed of Sn-based solder (SnAgCu, SuAgCuBi, SnAgBiIn, SnBi, etc.) other than SnAg.
  • SYMBOLS 1 Optical semiconductor unit, 10 ... Optical semiconductor device, 11 ... Semiconductor substrate, 11a ... Surface, 12 ... 1st electrode pad, 13 ... Under bump metal, 14 ... Insulating film, 16 ... 1st bump, 20 ... Circuit device, 21: circuit board, 21a: surface, 22: second electrode pad, 26: second bump.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)
  • Led Device Packages (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

光半導体ユニットの製造方法は、半導体基板と、半導体基板の表面に形成された第1電極パッドと、を有する光半導体デバイスを用意し、第1電極パッド上に、Inを含む第1バンプを形成する第1工程と、回路基板と、回路基板の表面に形成された第2電極パッドと、を有する回路デバイスを用意し、第2電極パッド上に、SnAgを含む第2バンプを形成する第2工程と、第1工程及び第2工程の後に、半導体基板の表面と回路基板の表面とを対向させて第1バンプと第2バンプとを接触させ、第2バンプの融点未満の温度で第1バンプ及び第2バンプを加熱して第1バンプ及び第2バンプを共晶させ、光半導体デバイスと回路デバイスとを接合する第3工程と、を備える。

Description

光半導体ユニットの製造方法
 本開示は、光半導体ユニットの製造方法に関する。
 特許文献1には、次のような半導体装置の製造方法が記載されている。まず、はんだバンプが設けられた複数の半導体チップと、はんだバンプよりも融点が低いはんだ層が設けられた実装基板と、を用意する。続いて、はんだ層は溶融するがはんだバンプは溶融しない温度で加熱することにより、複数の半導体チップを実装基板に仮固定する。続いて、はんだバンプをリフローさせてはんだ層と一体化することにより、複数の半導体チップを実装基板に同時に本接合する。
特開2007-208056号公報
 しかしながら、特許文献1に記載の半導体装置の製造方法では、例えば、半導体チップが光半導体デバイス(受光素子、発光素子等)である場合、仮固定及び本接合の2度の加熱による光半導体デバイスの特性劣化が懸念される。特に、本接合時のリフローでは、光半導体デバイスの全体が高温に晒されるため、その懸念は顕著である。
 本開示は、光半導体デバイスの特性劣化を抑制しつつ、光半導体デバイスと回路デバイスとを接合することができる光半導体ユニットの製造方法を提供することを目的とする。
 本開示の一側面の光半導体ユニットの製造方法は、半導体基板と、半導体基板の表面に形成された第1電極パッドと、を有する光半導体デバイスを用意し、第1電極パッド上に、Inを含む第1バンプを形成する第1工程と、回路基板と、回路基板の表面に形成された第2電極パッドと、を有する回路デバイスを用意し、第2電極パッド上に、SnAgを含む第2バンプを形成する第2工程と、第1工程及び第2工程の後に、半導体基板の表面と回路基板の表面とを対向させて第1バンプと第2バンプとを接触させ、第2バンプの融点未満の温度で第1バンプ及び第2バンプを加熱して第1バンプ及び第2バンプを共晶させ、光半導体デバイスと回路デバイスとを接合する第3工程と、を備える。
 この光半導体ユニットの製造方法では、光半導体デバイスに対する第1バンプの形成が、SnAgよりも融点が低いInを含む材料を用いて実施される。更に、光半導体デバイスと回路デバイスとの接合が、SnAgを含む第2バンプの融点未満の温度で実施される。したがって、第1バンプの形成及び回路デバイスとの接合の両方において、光半導体デバイスが、SnAgを含む第2バンプの融点以上の高温に晒されることが防止される。よって、この光半導体ユニットの製造方法によれば、光半導体デバイスの特性劣化を抑制しつつ、光半導体デバイスと回路デバイスとを接合することができる。なお、第1工程及び第2工程については、いずれの工程が先に実施されてもよいし、或いは、同時に実施されてもよい。
 本開示の一側面の光半導体ユニットの製造方法では、回路基板の表面に垂直な方向における第2バンプの厚さは、半導体基板の表面に垂直な方向における第1バンプの厚さよりも大きくてもよい。これによれば、第1バンプと第2バンプとの接触時に位置ずれが生じたり、第1バンプ及び第2バンプの加熱時に第1バンプが変形したりしても、回路基板の表面における第2電極パッドの周囲に共晶後のバンプが接触するのを抑制することができる。したがって、回路基板に設けられた配線と共晶後のバンプとの間に不要な静電容量が生じたり、回路基板に設けられた配線に共晶後のバンプの接触によって短絡が生じたりするのを抑制することができる。
 本開示の一側面の光半導体ユニットの製造方法では、回路デバイスは、ICチップであってもよい。回路デバイスがICチップであると、回路基板に回路等が集積されているため、不要な静電容量の発生及び短絡の発生を抑制し得ることは、回路デバイスの特性劣化を抑制する上で特に重要である。
 本開示の一側面の光半導体ユニットの製造方法では、第3工程においては、1つの光半導体デバイスに対して複数の回路デバイスを順次に接合してもよい。この場合にも、光半導体デバイスが高温に晒されることが防止されるため、光半導体デバイスの特性劣化及び第1バンプの酸化を抑制しつつ、1つの光半導体デバイスに対して複数の回路デバイスを接合することができる。
 本開示の一側面の光半導体ユニットの製造方法では、第3工程においては、回路デバイス側から第1バンプ及び第2バンプを加熱してもよい。これによれば、光半導体デバイスの特性劣化及び第1バンプの酸化をより確実に抑制しつつ、光半導体デバイスと回路デバイスとを接合することができる。
 本開示の一側面の光半導体ユニットの製造方法では、第3工程においては、パルスヒートによって第1バンプ及び第2バンプを加熱してもよい。これによれば、光半導体デバイスの特性劣化及び第1バンプの酸化をより確実に抑制しつつ、光半導体デバイスと回路デバイスとを接合することができる。
 本開示の一側面の光半導体ユニットの製造方法では、光半導体デバイスは、第1電極パッドの表面のうち内側領域を除いた外縁領域を覆うように半導体基板の表面に形成された絶縁膜と、外縁領域上の絶縁膜を覆うように内側領域に形成されたアンダーバンプメタルと、を更に有してもよい。これによれば、第1バンプが半導体基板の表面と絶縁膜との間に入り込むことによる光半導体デバイスの特性劣化を防止することができる。
 本開示の一側面の光半導体ユニットの製造方法では、第3工程においては、第1バンプに対して第2バンプを押圧するように第1バンプと第2バンプとを接触させてもよい。これによれば、第1バンプと第2バンプとの接触時に第1バンプの表面が凹んでその凹みに第2バンプの一部が収まるように第1バンプが変形するため、安定した状態で第1バンプ及び第2バンプを共晶させることができる。
 本開示によれば、光半導体デバイスの特性劣化を抑制しつつ、光半導体デバイスと回路デバイスとを接合することができる光半導体ユニットの製造方法を提供することが可能となる。
図1は、一実施形態の光半導体ユニットの製造方法によって製造された光半導体ユニットの断面図である。 図2は、一実施形態の光半導体ユニットの製造方法の一工程を示す断面図である。 図3は、一実施形態の光半導体ユニットの製造方法の一工程を示す断面図である。 図4は、一実施形態の光半導体ユニットの製造方法の一工程を示す断面図である。 図5は、一実施形態の光半導体ユニットの製造方法の一工程を示す断面図である。 図6は、一実施形態の光半導体ユニットの製造方法の一工程を示す断面図である。 図7は、一実施形態の光半導体ユニットの製造方法の一工程を示す断面図である。 図8は、一実施形態の光半導体ユニットの製造方法の一工程を示す断面図である。 図9は、一実施形態の光半導体ユニットの製造方法の一工程を示す断面図である。
 以下、本開示の実施形態について、図面を参照して詳細に説明する。なお、各図において同一又は相当部分には同一符号を付し、重複する説明を省略する。
 図1に示されるように、光半導体ユニット1は、光半導体デバイス10と、複数の回路デバイス20と、を備えている。光半導体デバイス10と各回路デバイス20とは、複数のバンプ30を介して互いに接合されている。光半導体デバイス10と各回路デバイス20と距離(クリアランス)は、例えば10~20μm程度である。
 光半導体デバイス10は、半導体基板11と、複数の第1電極パッド12と、複数のアンダーバンプメタル13と、絶縁膜14と、を有している。光半導体デバイス10は、フォトダイオードアレイ等の受光素子(光検出素子)である。
 半導体基板11には、マトリックス状に配列された複数の受光部が設けられている。半導体基板11は、例えば、Si等の半導体材料によって矩形板状に形成されている。半導体基板11の外形は、例えば4cm×4cm程度であり、半導体基板11の厚さは、例えば150μm程度である。
 複数の第1電極パッド12は、半導体基板11の表面11aに形成されている。各第1電極パッド12は、半導体基板11に設けられた配線を介して、対応する受光部(半導体基板11に設けられた受光部)と電気的に接続されている。各第1電極パッド12は、例えば、Al、AlCu等の金属材料によって円形膜状に形成されている。各第1電極パッド12の直径は、例えば40μm程度であり、各第1電極パッド12の厚さは、例えば1.5μm程度である。隣り合う第1電極パッド12間の距離(中心間距離)は、例えば50μm程度である。
 絶縁膜14は、各第1電極パッド12の表面(半導体基板11とは反対側の表面)のうち内側領域を除いた外縁領域を覆うように半導体基板11の表面11aに形成されている。絶縁膜14は、例えばSiO等の絶縁材料によって形成されている。絶縁膜14の厚さは、例えば0.7μm程度である。絶縁膜14において各第1電極パッド12の内側領域を露出させる開口は、例えば円形状に形成されている。当該開口の直径は、例えば20μm程度である。
 各アンダーバンプメタル13は、各第1電極パッド12の表面において外縁領域上の絶縁膜14を覆うように内側領域に形成されている。つまり、各アンダーバンプメタル13は、各第1電極パッド12の表面のうち内側領域において各第1電極パッド12に接合されている。アンダーバンプメタル13は、第1電極パッド12の側面上の絶縁膜14を覆うように形成されており、絶縁膜14のうち第1電極パッド12の表面を覆う部分と絶縁膜14のうち第1電極パッド12の側面を覆う部分との境界よりも外側に広がっている。つまり、半導体基板11の表面11aに垂直な方向から見た場合に、各アンダーバンプメタル13の外縁は、第1電極パッド12の外縁よりも外側に位置している。各アンダーバンプメタル13は、例えば、金属材料によって円形膜状に形成されている。各アンダーバンプメタル13の直径は、例えば26μm程度であり、各アンダーバンプメタル13の厚さは、例えば200nm程度である。具体例として、各アンダーバンプメタル13は、各第1電極パッド12側から順にTi(厚さ100nm)/Ni(厚さ50nm)/Au(厚さ50nm)が積層された多層膜である。
 各回路デバイス20は、回路基板21と、複数の第2電極パッド22と、複数のシード層23と、複数のアンダーバンプメタル24と、絶縁膜25と、を有している。各回路デバイス20は、例えばASIC(application specific integrated circuit)等のICチップである。
 回路基板21には、光半導体デバイス10から高速で信号を読み出すための回路等が設けられている。回路基板21は、例えば、Si等の半導体材料によって矩形板状に形成されている。回路基板21の外形は、例えば2cm×2cm程度であり、回路基板21の厚さは、例えば150μm程度である。この場合、1つの光半導体デバイス10に対して、マトリックス状に配列された4つの回路デバイス20が接合されている。
 複数の第2電極パッド22は、回路基板21の表面21aに形成されている。各第2電極パッド22は、回路基板21に設けられた回路等と電気的に接続されている。各第2電極パッド22は、例えば、Al等の金属材料によって矩形膜状に形成されている。各第2電極パッド22の外形は、例えば25μm×25μm程度であり、各第2電極パッド22の厚さは、例えば4μm程度である。隣り合う第2電極パッド22間の距離(中心間距離)は、例えば50μm程度である。
 絶縁膜25は、各第2電極パッド22の表面(回路基板21とは反対側の表面)のうち内側領域を除いた外縁領域を覆うように回路基板21の表面21aに形成されている。絶縁膜25は、例えばSiO等の絶縁材料によって形成されている。絶縁膜25の厚さは、例えば1.5μm程度である。絶縁膜25において各第2電極パッド22の内側領域を露出させる開口は、例えば矩形状に形成されている。当該開口の外形は、例えば12μm×12μm程度である。
 各シード層23は、各第2電極パッド22の表面において外縁領域上の絶縁膜25を覆うように内側領域に形成されている。つまり、各シード層23は、各第2電極パッド22の表面のうち内側領域において各第2電極パッド22に接合されている。各シード層23は、例えば、金属材料によって円形膜状に形成されている。各シード層の直径は、例えば23μm程度であり、各シード層23の厚さは、例えば350nm程度である。具体例として、各シード層23は、各第2電極パッド22側から順にTi(厚さ50nm)/Cu(厚さ300nm)が積層された多層膜である。
 各アンダーバンプメタル24は、各シード層23上に形成されている。各アンダーバンプメタル24は、例えば、Ni等の金属材料によって円形膜状に形成されている。各アンダーバンプメタル24の直径は、例えば23μm程度であり、各アンダーバンプメタル24の厚さは、例えば3μm程度である。
 次に、光半導体ユニット1の製造方法について説明する。まず、図2に示されるように、光半導体デバイス10を用意し、各第1電極パッド12上に、Inからなる第1バンプ16を形成する(第1工程)。一例として、各アンダーバンプメタル13上にInの蒸着を施すことで、各第1電極パッド12上に、アンダーバンプメタル13を介して第1バンプ16を形成する。各第1バンプ16は、例えば、平坦な表面を有する円形層状に形成される。各第1バンプ16の直径は、例えば23μm程度であり、各第1バンプ16の厚さは5μm程度である。なお、光半導体デバイス10は、複数の光半導体デバイス10を含むウェハとして用意され、複数の第1バンプ16の形成後に、複数の光半導体デバイス10に切断される。
 その一方で、図3の(a)及び(b)に示されるように、回路デバイス20を用意し、各第2電極パッド22上に、SnAgからなる第2バンプ26を形成する(第2工程)。ここでは、回路基板21の表面21aに垂直な方向における各第2バンプ26の厚さが、半導体基板11の表面11aに垂直な方向における第1バンプ16の厚さよりも大きくなるように、各第2バンプ26を形成する。一例として、各アンダーバンプメタル24上にSnAgの電解メッキを施して(図3の(a))、更に、リフロー処理を施すことで(図3の(b))、各第2電極パッド22上に、シード層23及びアンダーバンプメタル24を介して第2バンプ26を形成する。リフロー処理では、複数の第2バンプ26が形成された回路デバイス20を250~260℃程度の炉内において加熱する。各第2バンプ26は、例えば、凸状に湾曲した半球面等の表面を有する凸部状に形成される。各第2バンプ26の直径は、例えば23μm程度であり、各第2バンプ26の厚さは20μm程度である。なお、回路デバイス20は、複数の回路デバイス20を含むウェハとして用意され、複数の第2バンプ26の形成後に、複数の回路デバイス20に切断される。
 続いて、フリップチップボンダーにおいて、図4に示されるように、ステージ側吸着コレット50で光半導体デバイス10を保持し、ヘッド側吸着コレット60で回路デバイス20を保持する。このとき、ステージ側吸着コレット50で光半導体デバイス10を吸着することで、光半導体デバイス10の反りが矯正される。また、ヘッド側吸着コレット60で回路デバイス20を吸着することで、回路デバイス20の反りが矯正される。なお、回路デバイス20がフリップチップボンダーに投入される前に、回路デバイス20には、各第2バンプ26の酸化膜を除去するために水素プラズマリフロー処理が施される。これにより、各第2バンプ26の濡れ性が向上し、フラックレス接合が可能となる。
 続いて、図5に示されるように、半導体基板11の表面11aと回路基板21の表面21aとを対向させて、対応する第1バンプ16と第2バンプ26とを接触させる(第3工程)。このとき、ステージ側吸着コレット50に対してヘッド側吸着コレット60を相対的に移動させることで、第1バンプ16に対して第2バンプ26を押圧するように、対応する第1バンプ16と第2バンプ26とを接触させる。これにより、第1バンプ16の表面が凹んでその凹みに第2バンプ26の一部が収まるように第1バンプ16が変形する。Inからなる第1バンプ16がSnAgからなる第2バンプ26よりも大きく変形するのは、InがSnAgよりも柔らかいためである。
 続いて、図6に示されるように、SnAgからなる第2バンプ26の融点未満の温度で第1バンプ16及び第2バンプ26を加熱して、図7に示されるように、対応する第1バンプ16及び第2バンプ26を共晶させ、光半導体デバイス10と回路デバイス20とを接合する(第3工程)。例えば、SnAgの融点が約221℃であるのに対し、150℃程度の温度(Sn-Inの共晶温度であり、重量比等に応じて変化し得る)で、対応する第1バンプ16及び第2バンプ26を共晶させることができる。なお、Inの融点は約156℃である。
 このとき、第1バンプ16に対する第2バンプ26の押圧を保持した状態で、回路デバイス20側からパルスヒートによって第1バンプ16及び第2バンプ26を加熱する。パルスヒートとは、抵抗発熱等を利用して、加熱対象を局所的に瞬間加熱する方式である。
 続いて、図8に示されるように、ヘッド側吸着コレット60の吸着を解除する。その後、同様にして、1つの光半導体デバイス10に対して複数の回路デバイス20を順次に接合し、図9に示されるように、光半導体デバイス10と複数の回路デバイス20との接合が完了したら、ステージ側吸着コレット50の吸着を解除する。これにより、光半導体ユニット1が得られる。
 以上説明したように、光半導体ユニット1の製造方法では、光半導体デバイス10に対する第1バンプ16の形成が、SnAgよりも融点が低いInを用いて実施される。更に、光半導体デバイス10と回路デバイス20との接合が、SnAgからなる第2バンプ26の融点未満の温度で実施される。したがって、第1バンプ16の形成及び回路デバイス20との接合の両方において、光半導体デバイス10が、SnAgからなる第2バンプ26の融点以上の高温に晒されることが防止される。よって、光半導体ユニット1の製造方法によれば、光半導体デバイス10の特性劣化を抑制しつつ、光半導体デバイス10と回路デバイス20とを接合することができる。
 光半導体ユニット1の製造方法によれば、高い接合強度が得られるため、バンプ30の周囲に配置するアンダーフィル樹脂を減少させるか、或いは、なくすことが可能である。したがって、例えば、半導体基板11の表面11aに受光面が設けられている場合に、当該受光面へのアンダーフィル樹脂の付着を防止することができる。
 光半導体ユニット1の製造方法では、回路基板21の表面21aに垂直な方向における第2バンプ26の厚さが、半導体基板11の表面11aに垂直な方向における第1バンプ16の厚さよりも大きくされる。これにより、第1バンプ16と第2バンプ26との接触時に位置ずれが生じたり、第1バンプ16及び第2バンプ26の加熱時に第1バンプ16が変形したりしても、回路基板21の表面21aにおける第2電極パッド22の周囲に共晶後のバンプ30が接触するのを抑制することができる。したがって、回路基板21に設けられた配線と共晶後のバンプ30との間に絶縁膜25を介して不要な静電容量が生じるのを抑制することができる。回路基板21の表面21aに絶縁膜25が形成されていない場合には、回路基板21の表面21aにおける第2電極パッド22の周囲に共晶後のバンプ30が接触すると、回路基板21に設けられた配線に短絡が生じ得るが、光半導体ユニット1の製造方法によれば、そのような短絡の発生も抑制することができる。これらの効果は、光半導体デバイス10を高速で駆動するための回路等が集積されたICチップ等の回路デバイス20においては、その特性劣化を抑制する上で特に重要である。
 なお、光半導体デバイス10では、半導体基板11の表面11aにおける第1電極パッド12の周囲に形成された配線は、バンプ30と同電位であることが多い。そのため、光半導体デバイス10では、上述したような不要な静電容量の発生及び短絡の発生は生じ難い。
 また、光半導体デバイス10及び回路デバイス20の両方にInによってバンプを形成しても、Inの融点程度の温度で光半導体デバイス10と回路デバイス20とを接合することは可能であるが、Inからなるバンプの厚さを大きくすることは、SnAgからなるバンプに比べて困難である。上述した例のように、光半導体デバイス10及び回路デバイス20の外形が大きくなると、それらに生じる反りも大きくなるため、厚さの小さいバンプ同士では、光半導体デバイス10と回路デバイス20との安定した接合は困難である。そのような場合に、一方のバンプをSnAgによって形成し、そのバンプの厚さを確保することは、光半導体デバイス10と回路デバイス20との安定した接合を実現する上で特に重要である。
 また、上述した例のように、光半導体デバイス10及び回路デバイス20の外形が大きくなると、それらに生じる反りも大きくなるため、光半導体デバイス10と回路デバイス20とを仮固定した後にバンプをリフローさせるような方法では、反りの影響によってバンプに接続不良が生じるおそれがある。そのようなリフローを要しない光半導体ユニット1の製造方法によれば、光半導体デバイス10と回路デバイス20との安定した接合を実現することができる。
 光半導体ユニット1の製造方法では、回路デバイス20は、ICチップであってもよい。上述したように、回路デバイス20がICチップであると、回路基板21に回路等が集積されているため、不要な静電容量の発生及び短絡の発生を抑制し得ることは、回路デバイス20の特性劣化を抑制する上で特に重要である。
 光半導体ユニット1の製造方法では、1つの光半導体デバイス10に対して複数の回路デバイス20を順次に接合する。この場合にも、光半導体デバイス10が高温に晒されることが防止されるため、光半導体デバイス10の特性劣化及び第1バンプ16の酸化を抑制しつつ、1つの光半導体デバイス10に対して複数の回路デバイス20を接合することができる。
 光半導体ユニット1の製造方法では、回路デバイス20側から第1バンプ16及び第2バンプ26を加熱する。これにより、光半導体デバイス10の特性劣化及び第1バンプ16の酸化をより確実に抑制しつつ、光半導体デバイス10と回路デバイス20とを接合することができる。
 光半導体ユニット1の製造方法では、パルスヒートによって第1バンプ16及び第2バンプ26を加熱する。これにより、光半導体デバイス10の特性劣化及び第1バンプ16の酸化をより確実に抑制しつつ、光半導体デバイス10と回路デバイス20とを接合することができる。
 光半導体ユニット1の製造方法では、光半導体デバイス10において、第1電極パッド12の表面のうち内側領域を除いた外縁領域を覆うように半導体基板11の表面11aに絶縁膜14が形成されており、当該外縁領域上の絶縁膜14を覆うように当該内側領域にアンダーバンプメタル13が形成されている。これにより、第1バンプ16が半導体基板11の表面11aと絶縁膜14との間に入り込むことによる光半導体デバイス10の特性劣化を防止することができる。特に、アンダーバンプメタル13は、第1電極パッド12の側面上の絶縁膜14を覆うように形成されており、絶縁膜14のうち第1電極パッド12の表面を覆う部分と絶縁膜14のうち第1電極パッド12の側面を覆う部分との境界よりも外側に広がっている。これにより、半導体基板11の表面11aと絶縁膜14との間への第1バンプ16の入り込みが、より確実に防止される。
 光半導体ユニット1の製造方法では、第1バンプ16に対して第2バンプ26を押圧するように第1バンプ16と第2バンプ26とを接触させる。これにより、第1バンプ16と第2バンプ26との接触時に第1バンプ16の表面が凹んでその凹みに第2バンプ26の一部が収まるように第1バンプ16が変形するため、安定した状態で第1バンプ16及び第2バンプ26を共晶させることができる。
 本開示は、上述した実施形態に限定されない。例えば、光半導体デバイス10は、LD(半導体レーザ)、LED(発光ダイオード)等の発光素子であってもよい。特に、光半導体デバイス10が端面発光型のLD、LED等である場合には、高い接合強度が得られる光半導体ユニット1の製造方法は、バンプ30の周囲に配置するアンダーフィル樹脂を減少させるか、或いは、なくすことで、発光面へのアンダーフィル樹脂の付着を防止することができるので、有効である。また、回路デバイス20は、配線基板等の実装基板であってもよい。また、光半導体デバイス10と回路デバイス20とは、1対1で接合されてもよい。
 また、第1バンプ16は、Inのみによって形成されていなくてもよい。すなわち、第1バンプ16は、Inを主要成分として含んでいればよい。第1バンプ16は、融点が150℃程度以下となるようにInを重量%で50%以上含んでいればよい。第2バンプ26は、SnAgのみによって形成されていなくてもよい。すなわち、第2バンプ26は、SnAgを主要成分として含んでいればよい。第2バンプ26は、SnAgを重量%で90%以上含んでいればよい。これらの場合にも、第1バンプ16の形成及び回路デバイス20との接合の両方において、光半導体デバイス10が、SnAgを含む第2バンプ26の融点以上の高温に晒されることが防止される。よって、光半導体デバイス10の特性劣化を抑制しつつ、光半導体デバイス10と回路デバイス20とを接合することができる。なお、第2バンプ26は、SnAg以外のSn系半田(SnAgCu、SuAgCuBi、SnAgBiIn、SnBi等)によって形成されてもよい。
 1…光半導体ユニット、10…光半導体デバイス、11…半導体基板、11a…表面、12…第1電極パッド、13…アンダーバンプメタル、14…絶縁膜、16…第1バンプ、20…回路デバイス、21…回路基板、21a…表面、22…第2電極パッド、26…第2バンプ。

Claims (8)

  1.  半導体基板と、前記半導体基板の表面に形成された第1電極パッドと、を有する光半導体デバイスを用意し、前記第1電極パッド上に、Inを含む第1バンプを形成する第1工程と、
     回路基板と、前記回路基板の表面に形成された第2電極パッドと、を有する回路デバイスを用意し、前記第2電極パッド上に、SnAgを含む第2バンプを形成する第2工程と、
     前記第1工程及び前記第2工程の後に、前記半導体基板の前記表面と前記回路基板の前記表面とを対向させて前記第1バンプと前記第2バンプとを接触させ、前記第2バンプの融点未満の温度で前記第1バンプ及び前記第2バンプを加熱して前記第1バンプ及び前記第2バンプを共晶させ、前記光半導体デバイスと前記回路デバイスとを接合する第3工程と、を備える光半導体ユニットの製造方法。
  2.  前記回路基板の前記表面に垂直な方向における前記第2バンプの厚さは、前記半導体基板の前記表面に垂直な方向における前記第1バンプの厚さよりも大きい、請求項1に記載の光半導体ユニットの製造方法。
  3.  前記回路デバイスは、ICチップである、請求項2に記載の光半導体ユニットの製造方法。
  4.  前記第3工程においては、1つの前記光半導体デバイスに対して複数の前記回路デバイスを順次に接合する、請求項1~3のいずれか一項に記載の光半導体ユニットの製造方法。
  5.  前記第3工程においては、前記回路デバイス側から前記第1バンプ及び前記第2バンプを加熱する、請求項1~4のいずれか一項に記載の光半導体ユニットの製造方法。
  6.  前記第3工程においては、パルスヒートによって前記第1バンプ及び前記第2バンプを加熱する、請求項1~5のいずれか一項に記載の光半導体ユニットの製造方法。
  7.  前記光半導体デバイスは、前記第1電極パッドの表面のうち内側領域を除いた外縁領域を覆うように前記半導体基板の前記表面に形成された絶縁膜と、前記外縁領域上の前記絶縁膜を覆うように前記内側領域に形成されたアンダーバンプメタルと、を更に有する、請求項1~6のいずれか一項に記載の光半導体ユニットの製造方法。
  8.  前記第3工程においては、前記第1バンプに対して前記第2バンプを押圧するように前記第1バンプと前記第2バンプとを接触させる、請求項1~7のいずれか一項に記載の光半導体ユニットの製造方法。
PCT/JP2018/011155 2017-07-27 2018-03-20 光半導体ユニットの製造方法 WO2019021527A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-145603 2017-07-27
JP2017145603A JP2019029441A (ja) 2017-07-27 2017-07-27 光半導体ユニットの製造方法

Publications (1)

Publication Number Publication Date
WO2019021527A1 true WO2019021527A1 (ja) 2019-01-31

Family

ID=65041021

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/011155 WO2019021527A1 (ja) 2017-07-27 2018-03-20 光半導体ユニットの製造方法

Country Status (2)

Country Link
JP (1) JP2019029441A (ja)
WO (1) WO2019021527A1 (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0832296A (ja) * 1994-07-11 1996-02-02 Ibiden Co Ltd 電子部品を実装する際の位置合わせ方法
JP2000031206A (ja) * 1998-07-08 2000-01-28 Fujitsu Ltd 印刷回路基板および実装回路基板の製造方法
JP2002305216A (ja) * 2001-04-06 2002-10-18 Seiko Epson Corp 半導体装置及びその製造方法
JP2010238887A (ja) * 2009-03-31 2010-10-21 Fujitsu Ltd 半導体装置の製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0832296A (ja) * 1994-07-11 1996-02-02 Ibiden Co Ltd 電子部品を実装する際の位置合わせ方法
JP2000031206A (ja) * 1998-07-08 2000-01-28 Fujitsu Ltd 印刷回路基板および実装回路基板の製造方法
JP2002305216A (ja) * 2001-04-06 2002-10-18 Seiko Epson Corp 半導体装置及びその製造方法
JP2010238887A (ja) * 2009-03-31 2010-10-21 Fujitsu Ltd 半導体装置の製造方法

Also Published As

Publication number Publication date
JP2019029441A (ja) 2019-02-21

Similar Documents

Publication Publication Date Title
JP5649805B2 (ja) 半導体装置の製造方法
US7420814B2 (en) Package stack and manufacturing method thereof
JP6044885B2 (ja) 実装方法
JP5381753B2 (ja) 半導体装置およびその製造方法
CN104871309A (zh) 背靠背堆叠集成电路组合件以及制作方法
JP5535448B2 (ja) 半導体装置、半導体装置の実装方法、および半導体装置の実装構造
KR20060044637A (ko) 반도체 장치의 제조 방법, 반도체 장치 및 반도체 칩
TWI397978B (zh) 晶片結構及其製程與覆晶封裝結構及其製程
JP6489965B2 (ja) 電子部品装置及びその製造方法
US9397137B2 (en) Interconnect structure for CIS flip-chip bonding and methods for forming the same
WO2014054451A1 (ja) 半導体装置及びその製造方法
JP2014143305A (ja) 半導体装置の実装構造および半導体装置の製造方法
KR101712459B1 (ko) 적층 패키지의 제조 방법, 및 이에 의하여 제조된 적층 패키지의 실장 방법
KR20070042492A (ko) 전자 장치 및 이를 이용한 반도체 장치, 및 반도체 장치의제조 방법
WO2014148485A1 (ja) 半導体装置及びその製造方法
JP2006114604A (ja) 半導体装置及びその組立方法
CN107507809B (zh) 倒装芯片
JP6754769B2 (ja) 半導体モジュールおよびその製造方法
JP2007067175A (ja) 半導体装置の製造方法
WO2019021527A1 (ja) 光半導体ユニットの製造方法
JP2016181607A (ja) 半導体装置及びその製造方法
JP2007208056A (ja) 半導体装置の製造方法
JP4972968B2 (ja) 半導体装置及びその製造方法
JP2007115789A (ja) 積層型半導体装置および積層型半導体装置の製造方法
JP2007142124A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18838649

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18838649

Country of ref document: EP

Kind code of ref document: A1