WO2018179634A1 - 光起電装置及び光起電装置の製造方法 - Google Patents
光起電装置及び光起電装置の製造方法 Download PDFInfo
- Publication number
- WO2018179634A1 WO2018179634A1 PCT/JP2017/046116 JP2017046116W WO2018179634A1 WO 2018179634 A1 WO2018179634 A1 WO 2018179634A1 JP 2017046116 W JP2017046116 W JP 2017046116W WO 2018179634 A1 WO2018179634 A1 WO 2018179634A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- conductive
- semiconductor film
- film
- type semiconductor
- photovoltaic device
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 54
- 238000004519 manufacturing process Methods 0.000 title claims description 34
- 239000004065 semiconductor Substances 0.000 claims abstract description 273
- 230000001681 protective effect Effects 0.000 claims abstract description 74
- 239000000758 substrate Substances 0.000 claims abstract description 42
- 239000000463 material Substances 0.000 claims description 18
- 229910003437 indium oxide Inorganic materials 0.000 claims description 13
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 claims description 13
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 claims description 12
- 239000000470 constituent Substances 0.000 claims description 11
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 10
- 229910052802 copper Inorganic materials 0.000 claims description 10
- 239000010949 copper Substances 0.000 claims description 10
- VNWKTOKETHGBQD-UHFFFAOYSA-N methane Chemical compound C VNWKTOKETHGBQD-UHFFFAOYSA-N 0.000 claims description 10
- 229910052709 silver Inorganic materials 0.000 claims description 10
- 239000004332 silver Substances 0.000 claims description 10
- 238000009832 plasma treatment Methods 0.000 claims description 9
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 claims description 6
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 claims description 6
- 229910001887 tin oxide Inorganic materials 0.000 claims description 6
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 claims description 6
- 239000011787 zinc oxide Substances 0.000 claims description 6
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 claims description 5
- 229910052739 hydrogen Inorganic materials 0.000 claims description 5
- 239000001257 hydrogen Substances 0.000 claims description 5
- 229910052738 indium Inorganic materials 0.000 claims description 5
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 claims description 5
- 238000009713 electroplating Methods 0.000 claims description 4
- 239000010408 film Substances 0.000 description 366
- 239000007789 gas Substances 0.000 description 13
- 230000015572 biosynthetic process Effects 0.000 description 12
- 238000005229 chemical vapour deposition Methods 0.000 description 11
- 239000002019 doping agent Substances 0.000 description 9
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 8
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 8
- 239000012535 impurity Substances 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- 239000010409 thin film Substances 0.000 description 7
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 5
- 230000007774 longterm Effects 0.000 description 5
- 229910021417 amorphous silicon Inorganic materials 0.000 description 4
- 239000013078 crystal Substances 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 230000001678 irradiating effect Effects 0.000 description 4
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 4
- XYFCBTPGUUZFHI-UHFFFAOYSA-N Phosphine Chemical compound P XYFCBTPGUUZFHI-UHFFFAOYSA-N 0.000 description 3
- 239000004020 conductor Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 229910052799 carbon Inorganic materials 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 229910021419 crystalline silicon Inorganic materials 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 2
- 229910021424 microcrystalline silicon Inorganic materials 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 229910000073 phosphorus hydride Inorganic materials 0.000 description 2
- 238000005036 potential barrier Methods 0.000 description 2
- 230000006798 recombination Effects 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 238000009751 slip forming Methods 0.000 description 2
- 238000002834 transmittance Methods 0.000 description 2
- 229910052684 Cerium Inorganic materials 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- -1 diborane Chemical compound 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910000077 silane Inorganic materials 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000007921 spray Substances 0.000 description 1
- 229910052717 sulfur Inorganic materials 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 238000001771 vacuum deposition Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- 239000011701 zinc Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/02—Details
- H01L31/0224—Electrodes
- H01L31/022408—Electrodes for devices characterised by at least one potential jump barrier or surface barrier
- H01L31/022425—Electrodes for devices characterised by at least one potential jump barrier or surface barrier for solar cells
- H01L31/022441—Electrode arrangements specially adapted for back-contact solar cells
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/02—Details
- H01L31/0216—Coatings
- H01L31/02161—Coatings for devices characterised by at least one potential jump barrier or surface barrier
- H01L31/02167—Coatings for devices characterised by at least one potential jump barrier or surface barrier for solar cells
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/02—Details
- H01L31/0224—Electrodes
- H01L31/022466—Electrodes made of transparent conductive layers, e.g. TCO, ITO layers
- H01L31/022475—Electrodes made of transparent conductive layers, e.g. TCO, ITO layers composed of indium tin oxide [ITO]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/02—Details
- H01L31/0224—Electrodes
- H01L31/022466—Electrodes made of transparent conductive layers, e.g. TCO, ITO layers
- H01L31/022483—Electrodes made of transparent conductive layers, e.g. TCO, ITO layers composed of zinc oxide [ZnO]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/04—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
- H01L31/06—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers
- H01L31/072—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN heterojunction type
- H01L31/0745—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN heterojunction type comprising a AIVBIV heterojunction, e.g. Si/Ge, SiGe/Si or Si/SiC solar cells
- H01L31/0747—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN heterojunction type comprising a AIVBIV heterojunction, e.g. Si/Ge, SiGe/Si or Si/SiC solar cells comprising a heterojunction of crystalline and amorphous materials, e.g. heterojunction with intrinsic thin layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/18—Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
- H01L31/186—Particular post-treatment for the devices, e.g. annealing, impurity gettering, short-circuit elimination, recrystallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/18—Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
- H01L31/1884—Manufacture of transparent electrodes, e.g. TCO, ITO
Definitions
- the present invention relates to a photovoltaic device and a method for manufacturing the photovoltaic device.
- Patent Document 1 discloses a solar cell having a first conductive type semiconductor film and a second conductive type semiconductor film stacked so as to overlap the first conductive type semiconductor film on the back side of the semiconductor substrate. Has been. A common transparent electrode film is formed on the back surfaces of the first conductive semiconductor film and the second conductive semiconductor film. Thereafter, in order to prevent the first conductive type semiconductor film and the second conductive type semiconductor film from being short-circuited, the transparent electrode film in the overlapping region between the first conductive type semiconductor film and the second conductive type semiconductor film is formed by wet etching. An isolated solar cell is disclosed.
- the conventional solar cell described above has long-term reliability and has room for improvement.
- the conventional configuration has a function of protecting the surfaces of the first conductive semiconductor film and the second conductive semiconductor film in the overlapping region of the first conductive semiconductor film and the second conductive semiconductor film.
- the transparent electrode film is removed by etching, and at least a part of the first conductive type semiconductor film and the second conductive type semiconductor film is exposed.
- the long-term reliability of the solar cell has been lowered. .
- the present disclosure has been made in view of the above problems, and an object thereof is to improve the long-term reliability of the photovoltaic device.
- a photovoltaic device includes a first conductivity type semiconductor film disposed on a back surface side of a semiconductor substrate, and at least a part of the first conductivity type semiconductor film on a back surface side of the semiconductor substrate.
- a second conductive type semiconductor film disposed at a different position in plan view, and a conductive part and a non-conductive altered part provided on the back side of the first conductive type semiconductor film and the second conductive type semiconductor film;
- an electrode film provided on the back side of the conductive portion, wherein the altered portion of the protective film includes the back surface of the first conductive type semiconductor film and the second conductive type semiconductor. It is configured to be disposed in a conductive path with the back surface of the film.
- the altered portion may have a crack.
- the protective film may include at least one of indium oxide, zinc oxide, tin oxide, and titanium oxide as a constituent material. Good.
- the protective film may contain indium oxide, and the altered portion may have a configuration in which indium is reduced as compared with other regions.
- the electrode film may include at least one of copper and silver as a constituent material.
- a method for manufacturing a photovoltaic device includes a first conductive type semiconductor film forming step of forming a first conductive type semiconductor film on a back side of a semiconductor substrate, and a back side of the semiconductor substrate, A second conductive type semiconductor film forming step of forming a second conductive type semiconductor film at least partially disposed at a position different from the first conductive type semiconductor film in plan view; the first conductive type semiconductor film; A protective film forming step of forming a protective film having a conductive portion on the back side of the two-conductivity type semiconductor film; an electrode film forming step of forming an electrode film on the back side of the conductive portion; and the first conductive type semiconductor An altered portion forming step of forming a non-conductive altered portion in the protective film in a conductive path between the back surface of the film and the back surface of the second conductive type semiconductor film.
- the method for manufacturing a photovoltaic device in (6) above may be a method in which the altered portion is formed by laser irradiation in the altered portion forming step.
- the electrode film is used as a mask, and the protective film is altered at the connection portion with the electrode film. It is good also as a method which does not form a part.
- the laser irradiation is performed between the back surface of the first conductive semiconductor film and the back surface of the second conductive semiconductor film. It is good also as a method performed with respect to the said protective film in a conductive path.
- the method for manufacturing a photovoltaic device in (6) above may be a method in which, in the altered portion forming step, the altered portion is formed by plasma treatment.
- the method for manufacturing a photovoltaic device in (10) may be a method in which the plasma treatment is performed in a hydrogen atmosphere or a methane atmosphere in the altered portion forming step.
- the protective film is at least one of indium oxide, zinc oxide, tin oxide, and titanium oxide. It is good also as a method formed using.
- the method for manufacturing a photovoltaic device in the above (6) to (12) may be a method in which, in the electrode film forming step, the electrode film is formed using copper or silver.
- the method for manufacturing a photovoltaic device in (13) may be a method in which, in the electrode film forming step, the electrode film is formed of copper as a material by an electrolytic plating method.
- FIG. 1 is a plan view showing the back side of the photovoltaic device according to this embodiment. It is sectional drawing which shows the cross section in the II-II line
- FIG. 3 is a cross-sectional view showing a method for manufacturing a photovoltaic device according to this embodiment.
- FIG. 4 is a cross-sectional view showing a method for manufacturing a photovoltaic device according to this embodiment.
- FIG. 5 is a cross-sectional view showing a method for manufacturing a photovoltaic device according to this embodiment.
- FIG. 6 is a cross-sectional view showing a method for manufacturing a photovoltaic device according to this embodiment.
- FIG. 7 is a cross-sectional view showing a method for manufacturing a photovoltaic device according to this embodiment.
- FIG. 8 is a cross-sectional view showing a method for manufacturing a photovoltaic device according to this embodiment.
- FIG. 9 is a sectional view showing another example of the photovoltaic device according
- FIG. 1 is a plan view showing the back side of the photovoltaic device 100 according to this embodiment.
- the photovoltaic device 100 in this embodiment has a semiconductor substrate, and on the back surface thereof, as shown in FIG. 1, a first conductivity type electrode film 50A and a second conductivity type electrode film 50B are formed. That is, the photovoltaic device 100 according to the present embodiment is a back junction solar cell, and collects the generated carrier on the back surface side opposite to the light receiving surface.
- the first conductive type electrode film 50A and the second conductive type electrode film 50B each have a comb shape, and the second conductive type is interposed between the comb teeth of the first conductive type electrode film 50A.
- the mold electrode film 50B has a structure in which comb teeth are inserted.
- the altered portion 40A of the protective film 40 subjected to the insulation treatment is formed as a semiconductor. Covers the back of the board.
- FIG. 2 is a sectional view showing a section taken along line II-II in FIG.
- the light receiving surface side of the photovoltaic device 100 is displayed below, and the back surface side is displayed upward.
- the photovoltaic device 100 has a configuration in which a first conductive semiconductor film 20 and a second conductive semiconductor film 30 are provided on the back side of the semiconductor substrate 10.
- the first conductive semiconductor film 20 and the second conductive semiconductor film 30 are arranged in different regions in plan view.
- a part of the first conductivity type semiconductor film 20 and a part of the second conductivity type semiconductor film 30 may be arranged so as to overlap in plan view.
- a protective film 40 is provided on the back side of the first conductive semiconductor film 20 and the second conductive semiconductor film 30.
- the protective film 40 has a function of protecting the back surfaces of the first conductive semiconductor film 20 and the second conductive semiconductor film 30.
- the back surfaces of the first conductive semiconductor film 20 and the second conductive semiconductor film 30 are electrically connected to the electrode film 50 through the protective film 40.
- the protective film 40 is made of a conductive material, and enables the first conductive semiconductor film 20 and the second conductive semiconductor film 30 to be electrically connected to the electrode film 50. Further, the presence of the protective film 40 can suppress diffusion of metal atoms from the electrode film 50 to the first conductive semiconductor film 20 and the second conductive semiconductor film 30.
- the protective film 40 is made of a conductive material, but is a non-conductive altered portion that inhibits conduction between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30. It is set as the structure which has 40A. That is, the protective film 40 includes a conductive portion 40B that is electrically connected to the electrode film 50 and a non-conductive altered portion 40A. In the present embodiment, at least the conductive path between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30 has a non-conductive altered portion 40A.
- the structure has a non-conductive altered portion 40 ⁇ / b> A that hinders conduction with the back surface of the second conductive type semiconductor film 30.
- the non-conductive altered portion 40 ⁇ / b> A is formed at least from the side surface of the second conductive semiconductor film 30 stacked on the back surface side of the first conductive semiconductor film 20 to the back surface of the first conductive semiconductor film 20. It has composition which has. That is, the altered portion 40 ⁇ / b> A is arranged in a conductive path between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30.
- the protective film 40 protects the surfaces of the first conductive semiconductor film 20 and the second conductive semiconductor film 30, and the altered portion 40 ⁇ / b> A of the protective film 40 is connected to the first conductive semiconductor film 20. Since a configuration that prevents a short circuit with the second conductivity type semiconductor film 30 can be realized, a configuration that improves the long-term reliability of the photovoltaic device 100 can be realized.
- the photovoltaic device 100 includes a semiconductor substrate 10.
- a substrate made of crystalline silicon is prepared as the semiconductor substrate 10.
- the semiconductor substrate 10 is an n-type semiconductor substrate.
- the first intrinsic semiconductor film 60 is partially disposed on the back surface of the semiconductor substrate 10.
- a first conductivity type semiconductor film 20 is disposed on the back surface of the first intrinsic semiconductor film 60.
- the first intrinsic semiconductor film 60 and the first conductivity type semiconductor film 20 are arranged so that substantially the whole overlaps in plan view.
- the first conductive semiconductor film 20 may be a p-type semiconductor film or an n-type semiconductor film, but in the present embodiment, an example in which the first conductive semiconductor film 20 is a p-type semiconductor film will be described. To do.
- the first conductive semiconductor film 20 which is a p-type semiconductor film takes out holes generated in the semiconductor substrate 10.
- the second intrinsic semiconductor film 70 is disposed.
- the second conductivity type semiconductor film 30 is disposed on the back surface of the second intrinsic semiconductor film 70.
- the second intrinsic semiconductor film 70 and the second conductive semiconductor film 30 are arranged so that substantially the whole overlaps in plan view. At least a part of the second conductivity type semiconductor film 30 is disposed at a position different from the first conductivity type semiconductor film 20 in plan view.
- the second conductive semiconductor film 30 may be a p-type semiconductor film or an n-type semiconductor film, but has a conductivity type opposite to that of the first conductive semiconductor film 20. An example in which the second conductive semiconductor film 30 is an n-type semiconductor film will be described.
- the second intrinsic semiconductor film 70 is disposed so as to overlap a part of the back surface of the first conductivity type semiconductor film 20 and overlaps the second intrinsic semiconductor film 70 in plan view.
- the second conductive type semiconductor film 30 and the first conductive type semiconductor film 20 are arranged so that at least a part thereof overlaps in plan view. Also in this configuration, at least a part of the second conductive semiconductor film 30 is disposed at a position different from the first conductive semiconductor film 20 in plan view.
- a protective film 40 is provided on the exposed surfaces of the first conductive semiconductor film 20 and the second conductive semiconductor film 30.
- the protective film 40 is a transparent conductive film containing at least one of indium oxide, zinc oxide, tin oxide, and titanium oxide as a constituent material.
- An electrode film 50 is provided on the back side of the conductive portion 40B of the protective film 40. At least a part of the back surface of the first conductive type semiconductor film 20 is electrically connected to the electrode film 50 through the conductive portion 40B of the protective film 40.
- the electrode film 50 electrically connected to the first conductivity type semiconductor film 20 is defined as a first conductivity type electrode film 50A.
- the back surface of the second conductive type semiconductor film 30 is electrically connected to the electrode film 50 via the conductive portion 40B of the protective film 40.
- the electrode film 50 electrically connected to the second conductivity type semiconductor film 30 is defined as a second conductivity type electrode film 50B.
- the first conductive type electrode film 50A and the second conductive type electrode film 50B include, for example, at least one of copper and silver as constituent materials.
- the protective film 40 is made of a conductive material, and the electrical connection between the first conductive type semiconductor film 20 and the first conductive type electrode film 50A, and the second conductive type semiconductor film 30 and the second conductive type.
- the electrical connection with the mold electrode film 50B is made possible, but the non-conductive altered portion 40A that inhibits the conduction between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30 is provided. is doing.
- the altered portion 40A becomes non-conductive as a whole due to a physical boundary generated in the crystal, an increase in potential barrier, and an extremely low carrier density.
- the physical boundary is expressed by the occurrence of a physical boundary such as a crack in the crystal.
- the protective film 40 contains indium oxide
- the increase in potential barrier and the extreme decrease in carrier density are manifested by reducing indium oxide. Since the compound produced by reducing indium oxide is in a state in which the crystal structure and composition are greatly disordered, it cannot exhibit conductivity.
- the reduction of indium can be performed, for example, by plasma treatment.
- the non-conductive altered portion 40A is disposed in a conductive path between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30, and at least the first conductive semiconductor film 20 and the second conductive semiconductor.
- the non-conductive altered portion 40A is disposed in a conductive path between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30, and at least the first conductive semiconductor film 20 and the second conductive semiconductor.
- the protective film 40 protects the surfaces of the first conductive semiconductor film 20 and the second conductive semiconductor film 30, and the altered portion 40 ⁇ / b> A of the protective film 40 is connected to the first conductive semiconductor film 20. Since a configuration that prevents a short circuit with the second conductivity type semiconductor film 30 can be realized, a configuration that improves the long-term reliability of the photovoltaic device 100 can be realized.
- FIGS. 2 to 8 are sectional views showing a section taken along line II-II in FIG. 2 to 8, the light receiving surface side of the photovoltaic device 100 is displayed on the lower side, and the back surface side is displayed on the upper side.
- a semiconductor substrate 10 is prepared.
- a single crystal silicon substrate can be used.
- an n-type single crystal silicon substrate and a p-type single crystal silicon substrate can be used, but an n-type single crystal silicon substrate is preferably used because of the long carrier life in the crystal substrate. That is, in p-type single crystal silicon, B (boron), which is a p-type dopant, may be affected by light irradiation to cause LID (Light Induced Degradation) as a recombination center. By using a single crystal silicon substrate, generation of LID can be suppressed.
- the single crystal silicon substrate used for the semiconductor substrate 10 preferably has a thickness of 50 to 200 ⁇ m, more preferably 60 to 180 ⁇ m, and even more preferably 70 to 180 ⁇ m. By using a substrate having a thickness in this range, the material cost can be further reduced.
- the semiconductor substrate 10 preferably has an uneven structure called a texture structure on the incident surface side from the viewpoint of light confinement.
- the incident surface side of the semiconductor substrate 10, that is, the lower side shown in FIG. 3, has a passivation film and an antireflection film in this order.
- the passivation film is not particularly limited as long as carrier recombination can be suppressed and surface defects can be terminated, but an intrinsic silicon film is preferably used.
- As the antireflection film a translucent film having a refractive index of about 1.5 to 2.3 is preferably used, and SiO, SiN, and SiON are particularly preferably used.
- the method for forming the antireflection film is not particularly limited, but film formation by a CVD (Chemical Vapor Deposition) method capable of precise film thickness control is preferable. If the film is formed by the CVD method, the film quality can be controlled by controlling the material gas and the film forming conditions.
- CVD Chemical Vapor Deposition
- a first intrinsic semiconductor film 60 is formed on the back surface of the semiconductor substrate 10 by, for example, a plasma CVD method.
- the first intrinsic semiconductor film 60 is formed in the same region as the region where the first conductive semiconductor film 20 formed in the first conductive semiconductor film forming step described later is formed.
- the surface defects of the semiconductor substrate 10 can be terminated and the lifetime can be improved.
- the output as the photovoltaic device 100 can be improved.
- the first conductive semiconductor film 20 is formed on the back surface of the first intrinsic semiconductor film 60 by, for example, plasma CVD.
- the first conductivity type semiconductor film 20 is formed so as to substantially overlap the first intrinsic semiconductor film 60 in plan view.
- the second conductive semiconductor film 30 may be a p-type semiconductor film or an n-type semiconductor film. In the present embodiment, an example in which the first conductive semiconductor film 20 is configured by a p-type semiconductor film will be described.
- a material used for forming the first conductive type semiconductor film 20 is an amorphous silicon thin film, a microcrystalline silicon (a thin film containing amorphous silicon and crystalline silicon) or the like containing an amorphous component. It is desirable to include a quality silicon film. Moreover, B (boron) etc. can be used as a dopant impurity.
- the film formation method of the first conductivity type semiconductor film 20 is not particularly limited, but for example, a CVD method can be used. By using the CVD method, the first conductive semiconductor film 20 and the second conductive semiconductor film 30 can be formed in the same plane.
- SiH4 gas is used, and hydrogen-diluted B2H6 is preferably used as the dopant addition gas.
- the addition amount of a dopant impurity may be trace amount, it is preferable to use the mixed gas previously diluted with SiH4 or H2.
- the energy gap of the silicon-based thin film is changed by adding a gas containing a different element such as CH 4, CO 2, NH 3, GeH 4 to alloy the silicon-based thin film.
- a gas containing a different element such as CH 4, CO 2, NH 3, GeH 4
- impurities such as oxygen and carbon may be added in a small amount in order to improve light transmittance. In that case, it can be formed by introducing a gas such as CO 2 or CH 4 during CVD film formation.
- a second intrinsic semiconductor film 70 is formed on the back surface of the semiconductor substrate 10 in a region where the first intrinsic semiconductor film 60 is not formed using, for example, a plasma CVD method. . That is, at least a part of the second intrinsic semiconductor film 70 is formed at a position different from that of the first conductivity type semiconductor film 20 in plan view.
- the second intrinsic semiconductor film 70 is formed on a part of the back surface of the first conductivity type semiconductor film 20 from a region where the first intrinsic semiconductor film 60 is not formed. Form to overlap.
- the second conductive semiconductor film 30 is formed on the back surface of the second intrinsic semiconductor film 70 by, for example, plasma CVD.
- the second conductivity type semiconductor film 30 is formed so as to substantially overlap the second intrinsic semiconductor film 70 in plan view.
- the second conductive semiconductor film 30 is at least partially disposed in a different position from the first conductive semiconductor film 20 in plan view.
- the second intrinsic semiconductor film 70 is formed so as to overlap a part of the back surface of the first conductivity type semiconductor film 20. Therefore, the second conductive type semiconductor film 30 formed so as to overlap with the second intrinsic semiconductor film 70 in plan view is formed so as to at least partially overlap with the first conductive type semiconductor film 20 in plan view. Will be. Even when the structure shown in FIG. 9 is manufactured, the second conductive type semiconductor film 30 is formed so that at least a part thereof is arranged at a position different from the first conductive type semiconductor film 20 in plan view. .
- the second conductive semiconductor film 30 may be a p-type semiconductor film or an n-type semiconductor film.
- the second conductive semiconductor film 30 has a conductivity type opposite to that of the first conductive semiconductor film 20.
- An example in which the conductive semiconductor film 30 is formed of an n-type semiconductor film will be described.
- the material used for forming the second conductivity type semiconductor film 30 includes an amorphous silicon film containing an amorphous component, such as an amorphous silicon thin film or microcrystalline silicon.
- an amorphous component such as an amorphous silicon thin film or microcrystalline silicon.
- P (phosphorus) etc. can be used as a dopant impurity.
- the method for forming the second conductivity type semiconductor film 30 is not particularly limited, but for example, a CVD method can be used.
- the first conductive semiconductor film 20 and the second conductive semiconductor film 30 can be formed in the same plane.
- SiH4 gas is used, and hydrogen-diluted PH3 is preferably used as the dopant addition gas.
- the addition amount of a dopant impurity may be trace amount, it is preferable to use the mixed gas previously diluted with SiH4 or H2.
- the energy gap of the silicon-based thin film is changed by adding a gas containing a different element such as CH 4, CO 2, NH 3, GeH 4 to alloy the silicon-based thin film.
- impurities such as oxygen and carbon may be added in a small amount in order to improve light transmittance. In that case, it can be formed by introducing a gas such as CO 2 or CH 4 during CVD film formation.
- a protective film 40 is formed on the back surfaces of the first conductive semiconductor film 20 and the second conductive semiconductor film 30 by sputtering, MOCVD, or the like.
- a constituent material of the protective film 40 transparent conductive metal oxides such as indium oxide, zinc oxide, tin oxide, titanium oxide, and composite oxides thereof are used.
- an indium-based composite oxide containing indium oxide as a main component as the protective film 40 from the viewpoint of high conductivity and transparency.
- a dopant examples include Sn, W, Ce, Zn, As, Al, Si, S, and Ti.
- the protective film 40 is formed by sputtering, MOCVD, or the like, the protective film 40 is uniformly formed on the exposed back surface of the first conductive semiconductor film 20 and the second conductive semiconductor film 30.
- the protective film 40 is continuously formed from the back surface of the first conductivity type semiconductor film 20 to the back surface of the second conductivity type semiconductor film 30, and at this time, the back surface of the first conductivity type semiconductor film 20,
- the protective film 40 is electrically connected to the back surface of the two-conductivity type semiconductor film 30.
- the protective film 40 is continuously formed from the back surface of the first conductive semiconductor film 20 to the back surface of the second conductive semiconductor film 30. At this time, the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30 are electrically connected by the protective film 40.
- the first conductivity type electrode film 50 ⁇ / b> A is formed on the back side of the conductive protective film 40.
- the first conductive type electrode film 50A is electrically connected to the first conductive type semiconductor film 20 through a protective film 40 made of a transparent conductive film.
- the second conductivity type electrode film 50B is formed on the back surface side of the conductive protective film 40.
- the second conductive type electrode film 50B is electrically connected to the second conductive type semiconductor film 30 through the protective film 40 made of a transparent conductive film.
- the first conductive type electrode film 50A and the second conductive type electrode film 50B are formed using, for example, copper or silver as a constituent material thereof.
- a resist is previously formed in a region where the electrode film 50 is not formed, and the electrode film 50 is formed by electroplating using the electrical connection from the protective film 40, and then the resist is formed. Remove.
- the electrode film 50 is formed by screen printing using a silver paste.
- the material of the first conductivity type electrode film 50A and the second conductivity type electrode film 50B is not particularly limited as long as it has at least a metal electrode film, and the formation method is not particularly limited.
- the metal electrode film can be formed by a known technique such as an ink jet method, a screen printing method, a wire bonding method, a spray method, a vacuum deposition method, or a sputtering method.
- a silver electrode by a printing method using a silver paste or a copper plating electrode by an electroplating method is preferably used.
- a non-conductive altered portion 40 ⁇ / b> A that inhibits conduction between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30 on a part of the protective film 40.
- the formation region of the altered portion 40 ⁇ / b> A is formed at least in the conductive path between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30.
- the non-conductive altered portion 40 ⁇ / b> A that inhibits conduction between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30 is formed.
- the non-conductive alteration occurs from the side surface of the second conductive semiconductor film 30 stacked on the back surface side of the first conductive semiconductor film 20 to the back surface of the first conductive semiconductor film 20.
- Part 40A is formed. That is, the altered portion 40 ⁇ / b> A is formed in the conductive path between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30.
- the altered portion 40A can be formed, for example, by irradiating the protective film 40 with a laser. By irradiating the protective film 40 with a laser, a physical boundary is generated and non-conductivity is developed.
- a pulse laser with a wavelength of 308 nm is irradiated to the formation region of the altered portion 40A in the protective film 40 having a film thickness of 100 nm with a pulse width of 150 ns.
- the laser irradiation is performed for the purpose of preventing a short circuit between the back surface of the first conductive semiconductor film 20 and the back surface of the second conductive semiconductor film 30.
- the back surface of the protective film 40 and the entire back surface of the electrode film 50 are irradiated with laser.
- laser irradiation can be performed without aligning the electrode film 50 and the protective film 40, and manufacturing efficiency can be improved.
- the electrode film 50 Even if the electrode film 50 is irradiated with the laser, the electrode film 50 functions as a mask, and the protective film 40 interposed between the first conductive type electrode film 50A and the first conductive type semiconductor film 20, The protective film 40 interposed between the second conductive type electrode film 50B and the second conductive type semiconductor film 30 can maintain its original conductivity without being altered. Therefore, the electrical connection between the first conductive type semiconductor film 20 and the first conductive type electrode film 50A and the electrical connection between the second conductive type semiconductor film 30 and the second conductive type electrode film 50B are maintained. A configuration that prevents a short circuit between the back surface of the first conductive type semiconductor film 20 and the side surface of the second conductive type semiconductor film 30 can be realized in a single step of this laser irradiation step.
- the transparent conductive film is not separated by etching, it is not necessary to provide a margin for separation, and the design freedom of the photovoltaic device 100 can be improved.
- the method for forming the altered portion 40A by irradiating the protective film 40 with a laser has been described.
- the altered portion can also be obtained by performing plasma treatment in a hydrogen atmosphere or a methane atmosphere.
- a method of increasing the resistance of the altered portion 40A by setting indium in 40A may be used.
- the plasma treatment can be performed by, for example, hydrogen plasma, and the etching of the electrode can be suppressed by adding a small amount of a compound gas such as methane, diborane, silane, phosphine or the like at a rate of 0.01% to 3% during the treatment. It is.
- the same merit as the above-described manufacturing method by laser irradiation can be obtained. That is, it is not necessary to align the electrode film 50 and the protective film 40, and the manufacturing efficiency can be improved.
- the electrode film 50 functions as a mask, and the protective film 40 interposed between the first conductive type electrode film 50A and the first conductive type semiconductor film 20, and the second conductive type electrode film 50B and the second conductive type.
- the protective film 40 interposed between the type semiconductor film 30 can maintain its original conductivity without being altered.
- the electrical connection between the first conductive type semiconductor film 20 and the first conductive type electrode film 50A and the electrical connection between the second conductive type semiconductor film 30 and the second conductive type electrode film 50B are maintained.
- a configuration that prevents a short circuit between the back surface of the first conductive type semiconductor film 20 and the side surface of the second conductive type semiconductor film 30 can be realized in one step by plasma treatment.
- the transparent conductive film is not separated by etching, it is not necessary to provide a margin for separation, and the design freedom of the photovoltaic device can be improved.
- the altered portion 40A by adopting laser irradiation as a method for forming the altered portion 40A, no vacuum process is required, and the first conductive type electrode film 50A and the second conductive type electrode film 50B are exposed to gas to be altered. This is desirable because it never happens. Further, in the case where the altered portion 40A is locally generated in the protective film 40, it is desirable to use laser irradiation from the viewpoint that the irradiated portion is less spread.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Sustainable Energy (AREA)
- Life Sciences & Earth Sciences (AREA)
- Sustainable Development (AREA)
- Manufacturing & Machinery (AREA)
- Photovoltaic Devices (AREA)
Abstract
本開示に係る光起電装置は、半導体基板の裏面側に配置された第1導電型半導体膜と、前記半導体基板の裏面側に、少なくとも一部が前記第1導電型半導体膜と平面視で異なる位置に配置された第2導電型半導体膜と、前記第1導電型半導体膜及び前記第2導電型半導体膜の裏面側に設けられ、導電性部と、非導電性の変質部と、を有する保護膜と、前記導電性部の裏面側に設けられた電極膜と、を含み、前記保護膜の変質部は、前記第1導電型半導体膜の裏面と前記第2導電型半導体膜の裏面との導電経路に配置されている。
Description
本発明は、光起電装置及び光起電装置の製造方法に関する。
下記特許文献1には、半導体基板の裏面側に、第1導電型半導体膜と、この第1導電型半導体膜に重複するように積層された第2導電型半導体膜とを有する太陽電池が開示されている。第1導電型半導体膜と第2導電型半導体膜の裏面には、共通の透明電極膜が形成される。その後、第1導電型半導体膜と第2導電型半導体膜とがショートするのを防ぐため、第1導電型半導体膜と第2導電型半導体膜との重複領域における透明電極膜が、ウェットエッチングにより分離された太陽電池が開示されている。
しかし、上記の従来の太陽電池においては、長期信頼性が高くなく改善の余地があった。即ち、上記従来の構成においては、第1導電型半導体膜と第2導電型半導体膜との重複領域においては、第1導電型半導体膜と第2導電型半導体膜の表面を保護する機能を有する透明電極膜がエッチングにより除去され、第1導電型半導体膜、及び第2導電型半導体膜の少なくとも一部が露出されてしまい、その結果として、太陽電池の長期信頼性が低くなってしまっていた。
本開示は、上記問題点に鑑みてなされたものであり、その目的は、光起電装置の長期信頼性を向上させることにある。
(1)本開示に係る光起電装置は、半導体基板の裏面側に配置された第1導電型半導体膜と、前記半導体基板の裏面側に、少なくとも一部が前記第1導電型半導体膜と平面視で異なる位置に配置された第2導電型半導体膜と、前記第1導電型半導体膜及び前記第2導電型半導体膜の裏面側に設けられ、導電性部と、非導電性の変質部と、を有する保護膜と、前記導電性部の裏面側に設けられた電極膜と、を含み、前記保護膜の変質部は、前記第1導電型半導体膜の裏面と前記第2導電型半導体膜の裏面との導電経路に配置された構成をしている。
(2)上記(1)における光起電装置において、前記変質部は、クラックを有する構成としてもよい。
(3)上記(1)~(2)における光起電装置において、前記保護膜は、その構成材料として、酸化インジウム、酸化亜鉛、酸化錫、酸化チタンの内の少なくとも一つを含む構成としてもよい。
(4)上記(1)における光起電装置において、前記保護膜は酸化インジウムを含み、前記変質部は、他の領域に比べてインジウムが還元されている構成としてもよい。
(5)上記(1)~(4)における光起電装置において、前記電極膜は、その構成材料として、銅、銀の内の少なくとも一つを含む構成としてもよい。
(6)本開示に係る光起電装置の製造方法は、半導体基板の裏面側に、第1導電型半導体膜を形成する第1導電型半導体膜形成ステップと、前記半導体基板の裏面側に、少なくとも一部が前記第1導電型半導体膜と平面視で異なる位置に配置される第2導電型半導体膜を形成する第2導電型半導体膜形成ステップと、前記第1導電型半導体膜及び前記第2導電型半導体膜の裏面側に導電性部を有する保護膜を形成する保護膜形成ステップと、前記導電性部の裏面側に電極膜を形成する電極膜形成ステップと、前記第1導電型半導体膜の裏面と前記第2導電型半導体膜の裏面との導電経路において、前記保護膜に非導電性の変質部を形成する変質部形成ステップと、を含む。
(7)上記(6)における光起電装置の製造方法は、前記変質部形成ステップにおいて、前記変質部は、レーザー照射により形成される方法としてもよい。
(8)上記(6)~(7)における光起電装置の製造方法は、前記変質部形成ステップにおいて、前記電極膜をマスクとして用い、前記保護膜における前記電極膜との接続部においては変質部を形成させない方法としてもよい。
(9)上記(7)における光起電装置の製造方法は、前記変質部形成ステップにおいて、前記レーザー照射は、前記第1導電型半導体膜の裏面と前記第2導電型半導体膜の裏面との導電経路における前記保護膜に対して行う方法としてもよい。
(10)上記(6)における光起電装置の製造方法は、前記変質部形成ステップにおいて、前記変質部は、プラズマ処理により形成される方法としてもよい。
(11)上記(10)における光起電装置の製造方法は、前記変質部形成ステップにおいて、前記プラズマ処理は、水素雰囲気中、又はメタン雰囲気中において行われる方法としてもよい。
(12)上記(6)~(11)における光起電装置の製造方法は、前記保護膜形成ステップにおいて、前記保護膜は、酸化インジウム、酸化亜鉛、酸化錫、酸化チタンの内の少なくとも一つを用いて形成される方法としてもよい。
(13)上記(6)~(12)における光起電装置の製造方法は、前記電極膜形成ステップにおいて、前記電極膜は、銅又は銀を用いて形成される方法としてもよい。
(14)上記(13)における光起電装置の製造方法は、前記電極膜形成ステップにおいて、前記電極膜は、電解めっき法により銅を材料として形成される、方法としてもよい。
本開示の実施形態について、図面を用いて以下に説明する。
[光起電装置100の構成]
図1は、本実施形態に係る光起電装置100の裏面側を示す平面図である。
図1は、本実施形態に係る光起電装置100の裏面側を示す平面図である。
本実施形態における光起電装置100は半導体基板を有し、その裏面において、図1に示すように、第1導電型用電極膜50A、第2導電型用電極膜50Bが形成されている。即ち、本実施形態に係る光起電装置100は、裏面接合型太陽電池であり、受光面とは反対側の裏面側において、生成したキャリアを回収する。
本実施形態においては、第1導電型用電極膜50A、第2導電型用電極膜50Bはそれぞれ櫛状をしており、第1導電型用電極膜50Aの櫛歯の間に、第2導電型用電極膜50Bの櫛歯が入り込んだ構造をしている。
光起電装置100の裏面において、第1導電型用電極膜50A、第2導電型用電極膜50Bを形成していない領域においては、絶縁処理を施された保護膜40の変質部40Aが半導体基板の裏面を覆っている。
図2は、図1のII‐II線における断面を示す断面図である。図2においては光起電装置100における受光面側が下方に表示されており、裏面側が上方に表示されている。
図2に示すように、本実施形態に係る光起電装置100は、半導体基板10の裏面側において、第1導電型半導体膜20、第2導電型半導体膜30を有する構成をしている。
本実施形態においては、半導体基板10の裏面側において、第1導電型半導体膜20と第2導電型半導体膜30とは、平面視で互いに異なる領域に配置されている。なお、図9に示すように平面視において、第1導電型半導体膜20の一部と第2導電型半導体膜30の一部とが、重なるように配置されていても構わない。
そして、第1導電型半導体膜20、第2導電型半導体膜30の裏面側には、保護膜40を設けている。保護膜40は第1導電型半導体膜20及び第2導電型半導体膜30の裏面を保護する機能を有する。
第1導電型半導体膜20及び第2導電型半導体膜30の裏面は、保護膜40を介して電極膜50に電気的に接続されている。このように保護膜40は導電性を有する材料からなり、第1導電型半導体膜20及び第2導電型半導体膜30と、電極膜50との電気的接続を可能とする。また、保護膜40の存在により、電極膜50から第1導電型半導体膜20、第2導電型半導体膜30への金属原子の拡散を抑制することができる。
上述した通り、保護膜40は導電性を有する材料から構成されるが、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導通を阻害する非導電性の変質部40Aを有する構成としている。即ち、保護膜40は、電極膜50と電気的に接続される導電性部40Bと、非導電性の変質部40Aとを有する。本実施形態においては、少なくとも第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導電経路においては、非導電性の変質部40Aを有する構成としている。
なお、図9に示した、平面視において、第1導電型半導体膜20の一部と第2導電型半導体膜30の一部とが重なる構成においても、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導通を阻害する非導電性の変質部40Aを有する構成としている。具体的には、少なくとも第1導電型半導体膜20の裏面側に積層された第2導電型半導体膜30の側面から、第1導電型半導体膜20の裏面までに、非導電性の変質部40Aを有する構成としている。即ち、変質部40Aが、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導電経路に配置された構成としている。
このような構成により、保護膜40が、第1導電型半導体膜20、第2導電型半導体膜30の表面を保護しつつ、保護膜40の変質部40Aが、第1導電型半導体膜20と第2導電型半導体膜30とのショートを防ぐ構成を実現することができるため、光起電装置100の長期信頼性を向上させる構成を実現させることができるのである。
以下、本実施形態の光起電装置について、より具体的な構成について説明する。
図2に示すように、本実施形態に係る光起電装置100は、半導体基板10を備えている。半導体基板10としては例えば結晶シリコンからなる基板を用意する。本実施形態では、半導体基板10がn型半導体基板である例について説明する。
半導体基板10の裏面には、第1の真性半導体膜60が部分的に配置されている。第1の真性半導体膜60の裏面には第1導電型半導体膜20が配置されている。第1の真性半導体膜60と第1導電型半導体膜20とは、平面視においてその略全体が重なるように配置されている。ここで、第1導電型半導体膜20は、p型半導体膜でもよくn型半導体膜でもよいが、本実施形態においては、第1導電型半導体膜20が、p型半導体膜である例について説明する。p型半導体膜である第1導電型半導体膜20は、半導体基板10で生成された正孔を取り出す。
半導体基板10の裏面における、第1の真性半導体膜60を形成していない領域において、第2の真性半導体膜70が配置されている。第2の真性半導体膜70の裏面には第2導電型半導体膜30が配置されている。第2の真性半導体膜70と第2導電型半導体膜30とは、平面視においてその略全体が重なるように配置されている。第2導電型半導体膜30の少なくとも一部は、平面視で第1導電型半導体膜20と異なる位置に配置される。ここで、第2導電型半導体膜30は、p型半導体膜でもよくn型半導体膜でもよいが、第1導電型半導体膜20とは逆の導電型を有しており、本実施形態においては、第2導電型半導体膜30が、n型半導体膜である例について説明する。
図9に示した構成においては、第2の真性半導体膜70は、第1導電型半導体膜20の裏面の一部に重なるように配置され、平面視において第2の真性半導体膜70に重なるように配置された第2導電型半導体膜30と、第1導電型半導体膜20とは、平面視において少なくとも一部が重なるように配置される。なお、この構成においても、第2導電型半導体膜30の少なくとも一部は、平面視で第1導電型半導体膜20と異なる位置に配置される。
図2に示すように、第1導電型半導体膜20、第2導電型半導体膜30の露出する表面には保護膜40が設けられている。保護膜40は、その構成材料として、酸化インジウム、酸化亜鉛、酸化錫、酸化チタンの内の少なくとも一つを含む透明導電膜である。
保護膜40の導電性部40Bの裏面側には電極膜50が設けられている。第1導電型半導体膜20の裏面の内の少なくとも一部は、保護膜40の導電性部40Bを介して電極膜50に電気的に接続されている。この第1導電型半導体膜20に電気的に接続される電極膜50を第1導電型用電極膜50Aとする。
また、第2導電型半導体膜30の裏面の内の少なくとも一部は、保護膜40の導電性部40Bを介して電極膜50に電気的に接続されている。この第2導電型半導体膜30に電気的に接続される電極膜50を第2導電型用電極膜50Bとする。
これら第1導電型用電極膜50A、及び第2導電型用電極膜50Bは、その構成材料として、例えば銅、銀の内の少なくとも一つを含む。
上述した通り、保護膜40は導電性を有する材料からなり、第1導電型半導体膜20と第1導電型用電極膜50Aとの電気的接続、及び第2導電型半導体膜30と第2導電型用電極膜50Bとの電気的接続を可能とするが、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導通を阻害する非導電性の変質部40Aを有している。
本実施形態においては、変質部40Aは、結晶内に発生した物理的な境界や、ポテンシャルバリアの増大、極度のキャリア密度の低下により、全体としては非導電性となる。物理的な境界とは、例えば結晶内にクラックのような物理的境界が発生することによって発現する。ポテンシャルバリアの増大や極度のキャリア密度低下は、例えば保護膜40が酸化インジウムを含む場合、酸化インジウムを還元することで発現する。酸化インジウムが還元されることにより生成する化合物は、結晶構造・組成ともに大幅に秩序が乱れた状態となるため、導電性を発現することができない。インジウムの還元は、例えばプラズマ処理によって実施可能である。
非導電性の変質部40Aは、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導電経路に配置され、少なくとも第1導電型半導体膜20と第2導電型半導体膜30との境界領域に設けることにより、第1導電型半導体膜20と第2導電型半導体膜30とのショートを防ぐ構成を実現することができる。なお、本実施形態においては、第1導電型用電極膜50Aと第1導電型半導体膜20との間、及び第2導電型用電極膜50Bと第2導電型半導体膜30との間を除く全ての領域において、保護膜40が変質部40Aを有する構成としている。
このような構成により、保護膜40が、第1導電型半導体膜20、第2導電型半導体膜30の表面を保護しつつ、保護膜40の変質部40Aが、第1導電型半導体膜20と第2導電型半導体膜30とのショートを防ぐ構成を実現することができるため、光起電装置100の長期信頼性を向上させる構成を実現させることができるのである。
[光起電装置100の製造方法]
以下、本実施形態に係る光起電装置100の製造方法について、図2から図8を用いて説明する。図2から図8は、図1のII‐II線における断面を示す断面図である。図2から図8においては光起電装置100における受光面側が下方に表示されており、裏面側が上方に表示されている。
以下、本実施形態に係る光起電装置100の製造方法について、図2から図8を用いて説明する。図2から図8は、図1のII‐II線における断面を示す断面図である。図2から図8においては光起電装置100における受光面側が下方に表示されており、裏面側が上方に表示されている。
[半導体基板準備ステップ]
まず図3に示すように、半導体基板10を準備する。半導体基板10としては、例えば、単結晶シリコン基板を用いることができる。単結晶シリコン基板としては、n型単結晶シリコン基板とp型単結晶シリコン基板を用いることができるが、結晶基板内のキャリア寿命の長さから、n型単結晶シリコン基板を用いることが好ましい。即ち、p型単結晶シリコンにおいては、光照射によってp型ドーパントであるB(ホウ素)が影響して再結合中心となるLID(Light Induced Degradation)が起こる場合があるが、半導体基板10としてn型単結晶シリコン基板を用いることにより、LIDの発生を抑制することができる。
まず図3に示すように、半導体基板10を準備する。半導体基板10としては、例えば、単結晶シリコン基板を用いることができる。単結晶シリコン基板としては、n型単結晶シリコン基板とp型単結晶シリコン基板を用いることができるが、結晶基板内のキャリア寿命の長さから、n型単結晶シリコン基板を用いることが好ましい。即ち、p型単結晶シリコンにおいては、光照射によってp型ドーパントであるB(ホウ素)が影響して再結合中心となるLID(Light Induced Degradation)が起こる場合があるが、半導体基板10としてn型単結晶シリコン基板を用いることにより、LIDの発生を抑制することができる。
半導体基板10に用いる単結晶シリコン基板としては、膜厚が50~200μmが好ましく、60~180μmがより好ましく、70~180μmが更に好ましい。この範囲の膜厚の基板を用いることにより、より材料コストを低減することができる。
半導体基板10は、光閉じ込めの観点から、入射面側にテクスチャ構造と呼ばれる凹凸構造を有することが好ましい。
また、半導体基板10の入射面側、即ち、図3に示す下方側は、パッシベーション膜と反射防止膜とをこの順に有するものが好ましい。パッシベーション膜としては、キャリア再結合を抑制することができ、表面欠陥を終端することができれば種類を問わないが、真性シリコン膜が好ましく用いられる。反射防止膜としては、屈折率1.5~2.3程度の透光性膜が好ましく用いられ、特に好ましくはSiO、SiN、SiONが用いられる。反射防止膜の形成方法は特に問わないが、精密な膜厚制御が可能なCVD(Chemical Vaper Deposition)法による製膜が好ましい。CVD法による製膜であれば、材料ガスや製膜条件をコントロールすることで、膜質を制御することが可能である。
[第1の真性半導体膜形成ステップ]
次に、図3に示すように、半導体基板10の裏面に、例えばプラズマCVD法により第1の真性半導体膜60を形成する。第1の真性半導体膜60は、後述する第1導電型半導体膜形成ステップにおいて形成する第1導電型半導体膜20を形成する領域と同じ領域に形成する。
次に、図3に示すように、半導体基板10の裏面に、例えばプラズマCVD法により第1の真性半導体膜60を形成する。第1の真性半導体膜60は、後述する第1導電型半導体膜形成ステップにおいて形成する第1導電型半導体膜20を形成する領域と同じ領域に形成する。
第1の真性半導体膜60を、第1導電型半導体膜20と半導体基板10との間に形成しておくことで、半導体基板10の表面欠陥が終端され、ライフタイムを向上させることができ、光起電装置100としての出力を向上させることができる。
[第1導電型半導体膜形成ステップ]
次に、図4に示すように、第1の真性半導体膜60の裏面に、例えばプラズマCVD法により第1導電型半導体膜20を形成する。第1導電型半導体膜20は、第1の真性半導体膜60と平面視においてその略全体が重なるように形成する。第2導電型半導体膜30は、p型半導体膜でもよくn型半導体膜でもよいが、本実施形態においては、第1導電型半導体膜20を、p型半導体膜によって構成する例を説明する。
次に、図4に示すように、第1の真性半導体膜60の裏面に、例えばプラズマCVD法により第1導電型半導体膜20を形成する。第1導電型半導体膜20は、第1の真性半導体膜60と平面視においてその略全体が重なるように形成する。第2導電型半導体膜30は、p型半導体膜でもよくn型半導体膜でもよいが、本実施形態においては、第1導電型半導体膜20を、p型半導体膜によって構成する例を説明する。
第1導電型半導体膜20を形成する上で用いる材料としては、非晶質シリコン薄膜、微結晶シリコン(非晶質シリコンと結晶質シリコンとを含む薄膜)等、非晶質成分を含む非晶質シリコン膜を含むことが望ましい。また、ドーパント不純物としては、B(ホウ素)などを用いることができる。
第1導電型半導体膜20の製膜方法は特に限定されないが、例えばCVD法を使用することができる。CVD法を用いることにより、第1導電型半導体膜20と第2導電型半導体膜30とを同一面内に形成することができる。CVD法を用いる場合、SiH4ガスを用い、ドーパント添加ガスとしては、水素希釈されたB2H6が好ましく用いられる。なお、ドーパント不純物の添加量は微量でよいため、予めSiH4やH2で希釈された混合ガスを用いることが好ましい。第1導電型半導体膜20の製膜時に、CH4、CO2、NH3、GeH4等の異種元素を含むガスを添加して、シリコン系薄膜を合金化することにより、シリコン系薄膜のエネルギーギャップを変更することもできる。また、光の透過性を向上させるために酸素や炭素といった不純物を微量添加しても良い。その場合、CO2やCH4といったガスをCVD製膜の際に導入することにより形成することができる。
[第2の真性半導体膜形成ステップ]
次に、図5に示すように、半導体基板10の裏面における、第1の真性半導体膜60を形成していない領域に、例えばプラズマCVD法を用いて、第2の真性半導体膜70を形成する。即ち、第2の真性半導体膜70は、平面視において少なくともその一部が、第1導電型半導体膜20と異なる位置に形成する。
次に、図5に示すように、半導体基板10の裏面における、第1の真性半導体膜60を形成していない領域に、例えばプラズマCVD法を用いて、第2の真性半導体膜70を形成する。即ち、第2の真性半導体膜70は、平面視において少なくともその一部が、第1導電型半導体膜20と異なる位置に形成する。
なお、図9に示した構成を製造する場合は、第2の真性半導体膜70を、第1の真性半導体膜60を形成していない領域から第1導電型半導体膜20の裏面の一部に重なるように形成する。
[第2導電型半導体膜形成ステップ]
次に、図6に示すように、第2の真性半導体膜70の裏面に、例えばプラズマCVD法により第2導電型半導体膜30を形成する。第2導電型半導体膜30は、第2の真性半導体膜70と平面視においてその略全体が重なるように形成する。第2導電型半導体膜30は、平面視において少なくともその一部が、第1導電型半導体膜20と異なる位置に配置される。
次に、図6に示すように、第2の真性半導体膜70の裏面に、例えばプラズマCVD法により第2導電型半導体膜30を形成する。第2導電型半導体膜30は、第2の真性半導体膜70と平面視においてその略全体が重なるように形成する。第2導電型半導体膜30は、平面視において少なくともその一部が、第1導電型半導体膜20と異なる位置に配置される。
なお、図9に示した構成を製造する場合は、第2の真性半導体膜形成ステップにおいて、第2の真性半導体膜70は、第1導電型半導体膜20の裏面の一部に重なるように形成しているため、この第2の真性半導体膜70と平面視において重なるように形成する第2導電型半導体膜30は、第1導電型半導体膜20と平面視において少なくとも一部が重なるように形成されることとなる。なお、図9に示した構成を製造する場合においても、第2導電型半導体膜30は、平面視において少なくともその一部が、第1導電型半導体膜20と異なる位置に配置されるよう形成する。
ここで、第2導電型半導体膜30は、p型半導体膜でもよくn型半導体膜でもよいが、第1導電型半導体膜20と逆の導電型を有し、本実施形態においては、第2導電型半導体膜30を、n型半導体膜によって構成する例について説明する。
第2導電型半導体膜30を形成する上で用いる材料としては、非晶質シリコン薄膜、微結晶シリコン等、非晶質成分を含む非晶質シリコン膜を含むことが望ましい。また、ドーパント不純物としては、P(リン)などを用いることができる。
第2導電型半導体膜30の製膜方法は特に限定されないが、例えばCVD法を使用することができる。CVD法を用いることにより、第1導電型半導体膜20と第2導電型半導体膜30とを同一面内に形成することができる。CVD法を用いる場合、SiH4ガスを用い、ドーパント添加ガスとしては、水素希釈されたPH3が好ましく用いられる。なお、ドーパント不純物の添加量は微量でよいため、予めSiH4やH2で希釈された混合ガスを用いることが好ましい。第1導電型半導体膜20の製膜時に、CH4、CO2、NH3、GeH4等の異種元素を含むガスを添加して、シリコン系薄膜を合金化することにより、シリコン系薄膜のエネルギーギャップを変更することもできる。また、光の透過性を向上させるために酸素や炭素といった不純物を微量添加しても良い。その場合、CO2やCH4といったガスをCVD製膜の際に導入することにより形成することができる。
[保護膜形成ステップ]
次に、図7に示すように、第1導電型半導体膜20及び第2導電型半導体膜30の裏面にスパッタ法や、MOCVD法等によって保護膜40を形成する。保護膜40の構成材料としては、酸化インジウム、酸化亜鉛、酸化錫、酸化チタン、及びそれらの複合酸化物等の透明導電性金属酸化物を用いる。上述した構成材料の中でも、高い導電率と透明性の観点からは、酸化インジウムを主成分とするインジウム系複合酸化物を保護膜40として用いることが好ましい。また、信頼性やより高い導電率を確保する為に、酸化インジウムにドーパントを添加して用いることが更に好ましい。ドーパントとして用いる不純物としては、Sn、W、Ce、Zn、As、Al、Si、S、Ti等が挙げられる。
次に、図7に示すように、第1導電型半導体膜20及び第2導電型半導体膜30の裏面にスパッタ法や、MOCVD法等によって保護膜40を形成する。保護膜40の構成材料としては、酸化インジウム、酸化亜鉛、酸化錫、酸化チタン、及びそれらの複合酸化物等の透明導電性金属酸化物を用いる。上述した構成材料の中でも、高い導電率と透明性の観点からは、酸化インジウムを主成分とするインジウム系複合酸化物を保護膜40として用いることが好ましい。また、信頼性やより高い導電率を確保する為に、酸化インジウムにドーパントを添加して用いることが更に好ましい。ドーパントとして用いる不純物としては、Sn、W、Ce、Zn、As、Al、Si、S、Ti等が挙げられる。
保護膜40は、スパッタ法や、MOCVD法等によって形成するため、第1導電型半導体膜20、第2導電型半導体膜30の露出する裏面に均一に製膜される。保護膜40は、第1導電型半導体膜20の裏面から第2導電型半導体膜30の裏面にまで、連続的に形成されており、この時点では第1導電型半導体膜20の裏面と、第2導電型半導体膜30の裏面とは、この保護膜40によって、電気的に接続されていることになる。
なお、図9に示した構成を製造する場合においては、保護膜40は、第1導電型半導体膜20の裏面から第2導電型半導体膜30の裏面にまで、連続的に形成されており、この時点では第1導電型半導体膜20の裏面と、第2導電型半導体膜30の裏面とは、この保護膜40によって、電気的に接続されていることになる。
[電極膜形成ステップ]
次に図8に示すように、導電性を有する保護膜40の裏面側に、第1導電型用電極膜50Aを形成する。第1導電型用電極膜50Aは、透明導電膜からなる保護膜40を介して第1導電型半導体膜20と電気的に接続される。
次に図8に示すように、導電性を有する保護膜40の裏面側に、第1導電型用電極膜50Aを形成する。第1導電型用電極膜50Aは、透明導電膜からなる保護膜40を介して第1導電型半導体膜20と電気的に接続される。
また、導電性を有する保護膜40の裏面側に、第2導電型用電極膜50Bを形成する。第2導電型用電極膜50Bは、透明導電膜からなる保護膜40を介して第2導電型半導体膜30に電気的に接続される。
これら第1導電型用電極膜50A、第2導電型用電極膜50Bは、その構成材料として例えば銅、又は銀などを用いて形成される。銅を構成材料として用いる場合、予め、電極膜50を形成しない領域にレジストを形成し、保護膜40からの電気的接続を生かして、電界めっき法により電極膜50を形成し、その後にレジストを除去する。銀を構成材料として用いる場合には、銀ペーストによるスクリーン印刷法を用いて電極膜50を形成する。
なお、第1導電型用電極膜50A、第2導電型用電極膜50Bの材料は、少なくとも金属電極膜を有していれば、特に限定されず、形成方法も特に問わない。金属電極膜としては、一般に、インクジェット法、スクリーン印刷法、導線接着法、スプレー法、真空蒸着法、スパッタ法等の公知技術によって形成することが可能である。銀ペーストを用いた印刷法による銀電極や、電界めっき法による銅めっき電極が好ましく用いられる。
[変質部形成ステップ]
次に、図2に示すように、保護膜40の一部に、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導通を阻害する非導電性の変質部40Aを形成する。本実施形態においては、変質部40Aの形成領域としては、少なくとも第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導電経路において形成する。
次に、図2に示すように、保護膜40の一部に、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導通を阻害する非導電性の変質部40Aを形成する。本実施形態においては、変質部40Aの形成領域としては、少なくとも第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導電経路において形成する。
図9に示す構成においても、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導通を阻害する非導電性の変質部40Aを形成する。図9に示す構成においては、第1導電型半導体膜20の裏面側に積層された第2導電型半導体膜30の側面から、第1導電型半導体膜20の裏面までに、非導電性の変質部40Aを形成する。即ち、変質部40Aを、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導電経路において形成する。
この変質部40Aは、例えば保護膜40にレーザーを照射することにより形成することができる。レーザーを保護膜40に照射することにより、物理的境界が発生し、非導電性が発現する。
保護膜40にレーザーを照射する条件の一例としては、波長308nmのパルスレーザーを、パルス幅150nsにて、膜厚100nmの保護膜40における変質部40Aの形成領域に照射する。
なお、変質部形成ステップにおいて、レーザー照射は、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面とのショートを防ぐ目的からすれば、第1導電型半導体膜20の裏面と第2導電型半導体膜30の裏面との導電経路に対して行えば足りるが、本実施形態においては、保護膜40の裏面、及び電極膜50の裏面全体に対してレーザー照射を行う。
裏面全体にレーザー照射を行う製造方法とすることにより、電極膜50と保護膜40との位置合わせなどを行うことなくレーザー照射を行うことができ、製造効率を向上させることができる。
また、レーザーが電極膜50に照射されたとしても、この電極膜50がマスクとして機能し、第1導電型用電極膜50Aと第1導電型半導体膜20との間に介在する保護膜40、及び第2導電型用電極膜50Bと第2導電型半導体膜30との間に介在する保護膜40は、変質されずに本来の導電性を保つことができる。そのため、第1導電型半導体膜20と第1導電型用電極膜50Aとの電気的接続、及び第2導電型半導体膜30と第2導電型用電極膜50Bとの電気的接続を保ったまま、第1導電型半導体膜20の裏面と第2導電型半導体膜30の側面とのショートを防ぐ構成を、このレーザー照射ステップによる一つの工程で実現することができる。
更に、エッチングにより透明導電膜を分離することがないため、分離するためのマージンを設けておく必要がなく、光起電装置100の設計自由度を向上させることができる。
なお、本実施形態においては、保護膜40にレーザーを照射することにより変質部40Aを形成する方法を説明したが、その他、水素雰囲気中やメタン雰囲気中において、プラズマ処理を行うことにより、変質部40Aにおいて、インジウムが還元された状態とすることにより、変質部40Aを高抵抗化する方法をとってもよい。プラズマ処理は、例えば水素プラズマによって実施でき、処理時にメタン、ジボラン、シラン、ホスフィン等の化合物系のガスを0.01%~3%程度微量添加することで、電極のエッチングを抑制することが可能である。
この水素雰囲気中やメタン雰囲気中におけるプラズマ処理を用いる方法においても、上述したレーザー照射による製造方法と同等のメリットを得ることができる。即ち、電極膜50と保護膜40との位置合わせなどを行う必要がなく、製造効率を向上させることができる。また、電極膜50がマスクとして機能し、第1導電型用電極膜50Aと第1導電型半導体膜20との間に介在する保護膜40、及び第2導電型用電極膜50Bと第2導電型半導体膜30との間に介在する保護膜40は、変質されずに本来の導電性を保つことができる。そのため、第1導電型半導体膜20と第1導電型用電極膜50Aとの電気的接続、及び第2導電型半導体膜30と第2導電型用電極膜50Bとの電気的接続を保ったまま、第1導電型半導体膜20の裏面と第2導電型半導体膜30の側面とのショートを防ぐ構成を、プラズマ処理による一つの工程で実現することができる。更に、エッチングにより透明導電膜を分離することがないため、分離するためのマージンを設けておく必要がなく、光起電装置の設計自由度を向上させることができる。
ただし、変質部40A形成方法としてレーザー照射を採用することにより、真空プロセスを必要とせず、また、第1導電型用電極膜50A、第2導電型用電極膜50Bをガスにさらして変質させてしまうことがないため望ましい。また、保護膜40に局所的に変質部40Aを生成する場合においては、照射部分の広がりが少ない点でレーザー照射を用いることが望ましい。
Claims (14)
- 半導体基板の裏面側に配置された第1導電型半導体膜と、
前記半導体基板の裏面側に、少なくとも一部が前記第1導電型半導体膜と平面視で異なる位置に配置された第2導電型半導体膜と、
前記第1導電型半導体膜及び前記第2導電型半導体膜の裏面側に設けられ、導電性部と、非導電性の変質部と、を有する保護膜と、
前記導電性部の裏面側に設けられた電極膜と、を含み、
前記保護膜の変質部は、前記第1導電型半導体膜の裏面と前記第2導電型半導体膜の裏面との導電経路に配置された、
光起電装置。 - 前記変質部は、クラックを有する、
請求項1に記載の光起電装置。 - 前記保護膜は、その構成材料として、酸化インジウム、酸化亜鉛、酸化錫、酸化チタンの内の少なくとも一つを含む、
請求項1又は2に記載の光起電装置。 - 前記保護膜は酸化インジウムを含み、
前記変質部は、他の領域に比べてインジウムが還元されている、
請求項1に記載の光起電装置。 - 前記電極膜は、その構成材料として、銅、銀の内の少なくとも一つを含む、
請求項1乃至4のいずれか一つに記載の光起電装置。 - 半導体基板の裏面側に、第1導電型半導体膜を形成する第1導電型半導体膜形成ステップと、
前記半導体基板の裏面側に、少なくとも一部が前記第1導電型半導体膜と平面視で異なる位置に配置される第2導電型半導体膜を形成する第2導電型半導体膜形成ステップと、
前記第1導電型半導体膜及び前記第2導電型半導体膜の裏面側に導電性を有する保護膜を形成する保護膜形成ステップと、
前記保護膜の裏面側に電極膜を形成する電極膜形成ステップと、
前記第1導電型半導体膜の裏面と前記第2導電型半導体膜の裏面との導電経路において、前記保護膜に非導電性の変質部を形成する変質部形成ステップと、
を含む、光起電装置の製造方法。 - 前記変質部形成ステップにおいて、前記変質部は、レーザー照射により形成される、
請求項6に記載の光起電装置の製造方法。 - 前記変質部形成ステップにおいて、前記電極膜をマスクとして用い、前記保護膜における前記電極膜との接続部においては変質部を形成させない、
請求項6又は7に記載の光起電装置の製造方法。 - 前記変質部形成ステップにおいて、前記レーザー照射は、前記第1導電型半導体膜の裏面と前記第2導電型半導体膜の裏面との導電経路における前記保護膜に対して行う、
請求項7に記載の光起電装置の製造方法。 - 前記変質部形成ステップにおいて、前記変質部は、プラズマ処理により形成される、
請求項6に記載の光起電装置の製造方法。 - 前記変質部形成ステップにおいて、前記プラズマ処理は、水素雰囲気中、又はメタン雰囲気中において行われる、
請求項10に記載の光起電装置の製造方法。 - 前記保護膜形成ステップにおいて、前記保護膜は、酸化インジウム、酸化亜鉛、酸化錫、酸化チタンの内の少なくとも一つを用いて形成される、
請求項6乃至11のいずれか一つに記載の光起電装置の製造方法。 - 前記電極膜形成ステップにおいて、前記電極膜は、銅又は銀を用いて形成される、
請求項6乃至12のいずれか一つに記載の光起電装置の製造方法。 - 前記電極膜形成ステップにおいて、前記電極膜は、電解めっき法により銅を材料として形成される、
請求項13に記載の光起電装置の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019508575A JP7073341B2 (ja) | 2017-03-29 | 2017-12-22 | 光起電装置及び光起電装置の製造方法 |
US16/499,175 US11302829B2 (en) | 2017-03-29 | 2017-12-22 | Photovoltaic device and method for manufacturing photovoltaic device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017-065645 | 2017-03-29 | ||
JP2017065645 | 2017-03-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2018179634A1 true WO2018179634A1 (ja) | 2018-10-04 |
Family
ID=63674498
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2017/046116 WO2018179634A1 (ja) | 2017-03-29 | 2017-12-22 | 光起電装置及び光起電装置の製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11302829B2 (ja) |
JP (1) | JP7073341B2 (ja) |
WO (1) | WO2018179634A1 (ja) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010062084A (ja) * | 2008-09-05 | 2010-03-18 | Hitachi Plasma Display Ltd | プラズマディスプレイパネル及びその製造方法 |
WO2013073045A1 (ja) * | 2011-11-18 | 2013-05-23 | 三洋電機株式会社 | 太陽電池及び太陽電池の製造方法 |
JP2013239476A (ja) * | 2012-05-11 | 2013-11-28 | Mitsubishi Electric Corp | 光起電力装置およびその製造方法、光起電力モジュール |
US20140224307A1 (en) * | 2013-02-08 | 2014-08-14 | International Business Machines Corporation | Interdigitated back contact heterojunction photovoltaic device |
WO2016194301A1 (ja) * | 2015-05-29 | 2016-12-08 | パナソニックIpマネジメント株式会社 | 太陽電池 |
JP2017017219A (ja) * | 2015-07-02 | 2017-01-19 | 株式会社アルバック | 太陽電池 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2073269A1 (en) * | 2007-12-21 | 2009-06-24 | Helianthos B.V. | Method for providing a series connection in a solar cell system |
JP5174114B2 (ja) | 2010-09-30 | 2013-04-03 | 三洋電機株式会社 | 太陽電池 |
EP2690667A4 (en) | 2011-03-25 | 2014-10-08 | Sanyo Electric Co | METHOD FOR PRODUCING PHOTOELECTRIC CONVERSION DEVICE |
JP5820265B2 (ja) | 2011-12-21 | 2015-11-24 | シャープ株式会社 | 裏面電極型太陽電池及びその製造方法 |
JP5774204B2 (ja) | 2012-03-29 | 2015-09-09 | 三菱電機株式会社 | 光起電力素子およびその製造方法、太陽電池モジュール |
JP2014183073A (ja) | 2013-03-18 | 2014-09-29 | Sharp Corp | 光電変換素子および光電変換素子の製造方法 |
-
2017
- 2017-12-22 JP JP2019508575A patent/JP7073341B2/ja active Active
- 2017-12-22 WO PCT/JP2017/046116 patent/WO2018179634A1/ja active Application Filing
- 2017-12-22 US US16/499,175 patent/US11302829B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010062084A (ja) * | 2008-09-05 | 2010-03-18 | Hitachi Plasma Display Ltd | プラズマディスプレイパネル及びその製造方法 |
WO2013073045A1 (ja) * | 2011-11-18 | 2013-05-23 | 三洋電機株式会社 | 太陽電池及び太陽電池の製造方法 |
JP2013239476A (ja) * | 2012-05-11 | 2013-11-28 | Mitsubishi Electric Corp | 光起電力装置およびその製造方法、光起電力モジュール |
US20140224307A1 (en) * | 2013-02-08 | 2014-08-14 | International Business Machines Corporation | Interdigitated back contact heterojunction photovoltaic device |
WO2016194301A1 (ja) * | 2015-05-29 | 2016-12-08 | パナソニックIpマネジメント株式会社 | 太陽電池 |
JP2017017219A (ja) * | 2015-07-02 | 2017-01-19 | 株式会社アルバック | 太陽電池 |
Also Published As
Publication number | Publication date |
---|---|
US11302829B2 (en) | 2022-04-12 |
US20210111287A1 (en) | 2021-04-15 |
JPWO2018179634A1 (ja) | 2020-02-06 |
JP7073341B2 (ja) | 2022-05-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2149156B1 (en) | Method for cleaning a solar cell surface opening made with a solar etch paste | |
KR100993513B1 (ko) | 태양전지 | |
JP2010518609A (ja) | ハイブリッドシリコン太陽電池及び該ハイブリッドシリコン太陽電池の製造方法 | |
KR20150031886A (ko) | 테양전지 및 이의 제조 방법 | |
KR101768907B1 (ko) | 태양 전지 제조 방법 | |
KR20140042063A (ko) | 태양 전지 및 이의 제조 방법 | |
US20110284060A1 (en) | Solar cell and method of fabricating the same | |
JP7228561B2 (ja) | 太陽電池の製造方法 | |
CN107735866B (zh) | 太阳能电池 | |
KR20130068410A (ko) | 태양 전지 및 이의 제조 방법 | |
JP7221276B2 (ja) | 太陽電池の製造方法、および、太陽電池 | |
US20190386160A1 (en) | Solar cell | |
WO2019163648A1 (ja) | 太陽電池の製造方法 | |
WO2018179634A1 (ja) | 光起電装置及び光起電装置の製造方法 | |
KR101349484B1 (ko) | 태양전지 모듈 및 이의 제조방법 | |
JP2016187027A (ja) | 結晶シリコン太陽電池およびその製造方法、ならびに太陽電池モジュール | |
KR20120034964A (ko) | 기판, 상기 기판을 포함하는 태양 전지 및 이들의 제조 방법 | |
KR20140066087A (ko) | 태양전지 및 그 제조방법 | |
WO2019163786A1 (ja) | 太陽電池の製造方法 | |
KR101134730B1 (ko) | 태양전지 및 이의 제조방법 | |
JP6743286B2 (ja) | 光電変換素子及び光電変換素子の製造方法 | |
JP2019133985A (ja) | 太陽電池セル及び太陽電池セルの製造方法 | |
KR20130119072A (ko) | 태양광 발전장치 | |
KR101393859B1 (ko) | 태양전지 및 이의 제조 방법 | |
JP2011018884A (ja) | 光起電力装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 17903601 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2019508575 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 17903601 Country of ref document: EP Kind code of ref document: A1 |