WO2017077876A1 - 基板処理方法及び基板処理装置 - Google Patents

基板処理方法及び基板処理装置 Download PDF

Info

Publication number
WO2017077876A1
WO2017077876A1 PCT/JP2016/081190 JP2016081190W WO2017077876A1 WO 2017077876 A1 WO2017077876 A1 WO 2017077876A1 JP 2016081190 W JP2016081190 W JP 2016081190W WO 2017077876 A1 WO2017077876 A1 WO 2017077876A1
Authority
WO
WIPO (PCT)
Prior art keywords
gas
film
etching
layer
processed
Prior art date
Application number
PCT/JP2016/081190
Other languages
English (en)
French (fr)
Inventor
正彦 冨田
高橋 宏幸
Original Assignee
東京エレクトロン株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 東京エレクトロン株式会社 filed Critical 東京エレクトロン株式会社
Priority to US15/772,546 priority Critical patent/US10629446B2/en
Priority to KR1020187011703A priority patent/KR102159869B1/ko
Priority to CN201680064463.1A priority patent/CN108352309B/zh
Publication of WO2017077876A1 publication Critical patent/WO2017077876A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02043Cleaning before device manufacture, i.e. Begin-Of-Line process
    • H01L21/02046Dry cleaning only
    • H01L21/02049Dry cleaning only with gaseous HF
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67207Apparatus for manufacturing or treating in a plurality of work-stations comprising a chamber adapted to a particular process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67248Temperature monitoring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68707Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a robot blade, or gripped by a gripper for conveyance

Definitions

  • the present invention relates to a substrate processing method and a substrate processing apparatus using a semiconductor wafer.
  • a film forming process for forming a conductive film or an insulating film on the surface of the wafer, a formed conductive film or an insulating film
  • a lithography process for forming a photoresist layer with a predetermined pattern thereon, using the photoresist layer as a mask, forming a conductive film into a gate electrode by plasma generated from a processing gas, or wiring grooves or contact holes in an insulating film Etching process etc. which shape
  • an SiO 2 layer 81 that is an oxide film filling the groove is formed (Next, the formed SiO 2 layer 81 is partially removed by etching or the like so as to have a predetermined thickness.
  • a substrate processing method in which a COR (Chemical Oxide Removal) process and a PHT (Post Heat Treatment) process are performed on the wafer W.
  • the COR process is a process for generating a reaction product by chemically reacting the SiO 2 layer 81 and gas molecules.
  • the PHT process is a process of heating the wafer W that has been subjected to the COR process and sublimating the reaction product generated in the COR process to remove it from the wafer W.
  • a substrate processing apparatus including a chemical reaction processing chamber (COR processing chamber) and a heat treatment chamber (PHT processing chamber) connected to the chemical reaction processing chamber as a substrate processing apparatus that executes a substrate processing method including COR processing and PHT processing.
  • COR processing chamber chemical reaction processing chamber
  • PHT processing chamber heat treatment chamber
  • a substrate processing apparatus that performs PHT processing by performing COR processing on a wafer W at a low temperature in the same processing chamber, and then heating the wafer W to a predetermined temperature (for example, (See Patent Document 2).
  • a reaction product is generated from the SiO 2 layer 81 using hydrogen fluoride (HF) gas and ammonia (NH 3 ) gas in the COR processing.
  • HF hydrogen fluoride
  • NH 3 ammonia
  • the HF gas used in the COR process has high reactivity, and when it comes into contact with the NH 3 gas or the SiO 2 layer 81, a chemical reaction occurs immediately to generate a reaction product. That is, since the HF gas causes a chemical reaction with the NH 3 gas or the SiO 2 layer 81 before reaching the corner of the groove, for example, at the corner of the groove, the SiO 2 layer (hereinafter, “Corner SiO 2 layer”) 82 is not transformed into a reaction product and cannot be sublimed in the subsequent PHT process. That is, even if the substrate processing method including COR processing and PHT processing is executed, the corner SiO 2 layer 82 remains (FIG. 7B), and it is difficult to obtain a flat SiO 2 layer 81.
  • An object of the present invention is to provide a substrate processing method and a substrate processing apparatus capable of obtaining a flat film to be processed.
  • a substrate processing method for removing at least a part of a film to be processed formed on a surface of a substrate wherein a first etching is performed on the film to be processed. And a second etching step of performing a second etching on the film to be processed that has been subjected to the first etching, and the second etching step is performed by applying the first etching.
  • a substrate processing method including a generation step of generating a product by reacting the first processing gas and the second processing gas, and a removal step of sublimating and removing the generated product.
  • a mounting table for mounting a substrate having a film to be processed formed on the surface, a processing chamber for storing the mounting table, and a first chamber into the processing chamber.
  • a processing gas supply unit that supplies the processing gas and the second processing gas, and a control unit that controls the operation of the processing gas supply unit, and the control unit places the substrate on the mounting table.
  • the control unit controls the operation of the processing gas supply unit to adsorb molecules of the first processing gas to the processing target film subjected to the first etching, and The first treatment gas molecules adsorbed
  • the second process gas is supplied toward the sense layer, the target film, the first process gas and the substrate processing apparatus to produce a product by reacting the second processing gas is provided.
  • molecules of the first processing gas are adsorbed on the film to be processed that has been subjected to the first etching, and the second processing gas is directed toward the film to be processed on which the molecules of the first processing gas have been adsorbed.
  • the first processing gas and the second processing gas react to generate a product, and the generated product is sublimated and removed.
  • the non-flat portion of the film to be processed that remains after the first etching is subjected to the first etching so that the structure is sparse so that the surface area increases and a large amount of molecules of the first processing gas are adsorbed.
  • the non-flat portion of the film to be processed reacts more positively with the second processing gas than the other portions of the film to be processed, and the non-flat portion of the film to be processed is Almost transforms into product.
  • the product by sublimating the product, non-flat portions can be almost removed, and a flat film to be processed can be obtained.
  • FIG. 1 is a plan view schematically showing a configuration of a substrate processing system including a substrate processing apparatus according to an embodiment of the present invention.
  • 2 is a cross-sectional view schematically showing the configuration of the etching apparatus in FIG.
  • FIGS. 3A to 3F are process diagrams for explaining a substrate processing method according to the present embodiment.
  • FIG. 4 is an enlarged partial cross-sectional view for explaining a state in which molecules of HF gas are adsorbed on the surface of a minute concave portion or a minute void of a corner SiO 2 layer.
  • FIGS. 5A to 5F are process diagrams for explaining a modification of the substrate processing method according to the present embodiment.
  • FIG. 5A to 5F are process diagrams for explaining a modification of the substrate processing method according to the present embodiment.
  • FIGS. 7A to 7C are process diagrams for explaining a conventional oxide film removal process.
  • FIG. 1 is a plan view schematically showing a configuration of a substrate processing system including a substrate processing apparatus according to an embodiment of the present invention.
  • a substrate processing system 1 includes a loading / unloading section 2 for loading / unloading a wafer W as a substrate, two load lock chambers (L / L) 3 provided adjacent to the loading / unloading section 2, A heat treatment apparatus 4 that is provided adjacent to each load lock chamber 3 and heat-treats the wafer W, and an oxide film removal process that is provided adjacent to each heat treatment apparatus 4 and is an example of an etching process for the wafer W.
  • An etching apparatus 5 that performs (COR processing and PHT processing described later) (first etching step) and a control unit 6 are provided.
  • the loading / unloading unit 2 has a transfer chamber (L / M) 8 in which a first wafer transfer mechanism 7 for transferring the wafer W is provided.
  • the first wafer transfer mechanism 7 has two transfer arms 7a and 7b that hold the wafer W substantially horizontally.
  • a mounting table 9 is provided on the side of the transfer chamber 8 in the longitudinal direction, and on the mounting table 9, for example, about three carriers C that can accommodate a plurality of wafers W can be mounted and connected.
  • an orienter 10 is installed adjacent to the transfer chamber 8 for rotating and aligning the wafer W by optically determining the amount of eccentricity.
  • the wafer W is held by the transfer arms 7a and 7b, and is moved to a desired position by moving straight up and down in a substantially horizontal plane by driving the first wafer transfer mechanism 7. Then, by moving the transfer arms 7 a and 7 b back and forth, the wafer W can be loaded into and unloaded from the carrier C, the orienter 10 and the load lock chamber 3 on the mounting table 9.
  • Each load lock chamber 3 is connected to the transfer chamber 8 with a gate valve 11 interposed between the load lock chamber 3 and the transfer chamber 8, respectively.
  • a second wafer transfer mechanism 12 for transferring the wafer W is provided in each load lock chamber 3.
  • the load lock chamber 3 is configured to be evacuated to a predetermined degree of vacuum.
  • the second wafer transfer mechanism 12 has an articulated arm (not shown), and further has a pick 12a provided at the tip of the articulated arm to hold the wafer W substantially horizontally.
  • the pick 12 a is positioned in the load lock chamber 3 with the articulated arm contracted, the pick 12 a reaches the heat treatment apparatus 4 by extending the articulated arm, and etching is performed by further extending.
  • the device 5 can be reached. That is, the second wafer transfer mechanism 12 can transfer the wafer W between the load lock chamber 3, the heat treatment apparatus 4 and the etching apparatus 5.
  • the heat treatment apparatus 4 has a chamber 13 that can be evacuated.
  • a mounting table (not shown) for mounting the wafer W is provided inside the chamber 13, and a heater (not shown) is embedded in the mounting table.
  • the wafer W that has been subjected to the oxide film removal process in the etching apparatus 5 is placed on the mounting table, and the heater heats the wafer W to perform a heat treatment that vaporizes the residue remaining on the wafer W. .
  • a loading / unloading port (not shown) for transferring the wafer W to / from the loadlock chamber 3 is provided on the loadlock chamber 3 side of the chamber 13, and this loading / unloading port can be opened and closed by a gate valve 14.
  • a loading / unloading port (not shown) for transferring the wafer W to / from the etching device 5 is provided on the etching device 5 side of the chamber 13, and this loading / unloading port can be opened and closed by a gate valve 15.
  • a gas supply path (not shown) is connected to the upper portion of the side wall of the chamber 13, and this gas supply path is connected to a gas supply unit (not shown).
  • An exhaust path (not shown) is connected to the bottom wall of the chamber 13, and this exhaust path is connected to a vacuum pump (not shown).
  • the gas supply path from the gas supply unit to the chamber 13 is provided with a flow rate adjusting valve, while the exhaust path is provided with a pressure adjusting valve. By adjusting these valves, the inside of the chamber 13 is adjusted to a predetermined pressure. It is possible to carry out heat treatment while holding it.
  • FIG. 2 is a cross-sectional view schematically showing the configuration of the etching apparatus 5 in FIG.
  • the etching apparatus 5 is disposed so as to face the mounting table 17 above the chamber 16, a chamber 16 that is a processing chamber container, a mounting table 17 that is disposed in the chamber 16 and mounts the wafer W thereon.
  • shower head 18 The etching apparatus 5 is disposed between a TMP (Turbo Molecular Pump) 19 and an exhaust duct 20 connected to the TMP 19 and the chamber 16 as an exhaust unit for exhausting gas in the chamber 16. It has an APC (Adaptive Pressure Control) valve 21 as a variable valve for controlling the pressure.
  • TMP Torbo Molecular Pump
  • APC Adaptive Pressure Control
  • the shower head 18 has a two-layer structure including a plate-like lower layer portion 22 and an upper layer portion 23, and the lower layer portion 22 and the upper layer portion 23 each have a first buffer chamber 24 and a second buffer chamber 25.
  • the first buffer chamber 24 and the second buffer chamber 25 communicate with the chamber 16 through gas vents 26 and 27, respectively. That is, the shower head 18 includes two plate-like bodies (lower layers) stacked in a layered manner having internal passages into the chamber 16 for gases supplied to the first buffer chamber 24 and the second buffer chamber 25, respectively. Part 22 and upper layer part 23).
  • the chamber 16 is connected to a gas supply unit having an ammonia (NH 3 ) gas supply system 28 (processing gas supply unit) and a hydrogen fluoride (HF) gas supply system 29 (processing gas supply unit).
  • NH 3 gas supply system 28 includes a NH 3 gas supply pipe 30 communicating with the first buffer chamber 24 of the lower portion 22, an NH 3 gas valve 31 disposed in the NH 3 gas supply line 30, the NH 3 gas supply pipe And an NH 3 gas supply unit 32 connected to 30.
  • NH 3 gas supply section 32 first NH 3 gas is supplied into the buffer chamber 24 through the NH 3 gas supply pipe 30, further adjusting the flow rate of the NH 3 gas is supplied.
  • the NH 3 gas valve 31 freely blocks and communicates with the NH 3 gas supply pipe 30.
  • the NH 3 gas supply system 28 includes a nitrogen (N 2 ) gas supply unit 33, an N 2 gas supply pipe 34 connected to the N 2 gas supply unit 33, and an N 2 gas valve disposed in the N 2 gas supply pipe 34. 35.
  • the N 2 gas supply pipe 34 is connected to the NH 3 gas supply pipe 30 between the first buffer chamber 24 and the NH 3 gas valve 31.
  • N 2 gas supply unit 33 supplies a N 2 gas into the first buffer chamber 24 through the N 2 gas supply pipe 34 and the NH 3 gas supply line 30.
  • the N 2 gas supply unit 33 adjusts the flow rate of the supplied N 2 gas.
  • the N 2 gas valve 35 freely cuts off and communicates with the N 2 gas supply pipe 34.
  • the gas type supplied into the first buffer chamber 24 and thus into the chamber 16 can be selectively switched by switching the opening and closing of the NH 3 gas valve 31 and the N 2 gas valve 35.
  • the upper layer part 23 of the shower head 18 is connected to the HF gas supply system 29.
  • the HF gas supply system 29 is connected to the HF gas supply pipe 36 communicating with the second buffer chamber 25 of the upper layer part 23, the HF gas valve 37 disposed in the HF gas supply pipe 36, and the HF gas supply pipe 36.
  • an HF gas supply unit 38 supplies HF gas to the second buffer chamber 25 via the HF gas supply pipe 36 and further adjusts the flow rate of the supplied HF gas.
  • the HF gas valve 37 freely cuts off and communicates with the HF gas supply pipe 36.
  • the upper layer portion 23 of the shower head 18 incorporates a heater (not shown), and the HF gas in the second buffer chamber 25 can be heated by this heater.
  • the HF gas supply system 29 includes an argon (Ar) gas supply unit 39, an Ar gas supply pipe 40 connected to the Ar gas supply unit 39, and an Ar gas valve 41 arranged in the Ar gas supply pipe 40.
  • the Ar gas supply pipe 40 is connected to the HF gas supply pipe 36 between the second buffer chamber 25 and the HF gas valve 37.
  • the Ar gas supply unit 39 supplies Ar gas to the second buffer chamber 25 via the Ar gas supply pipe 40 and the HF gas supply pipe 36.
  • the Ar gas supply unit 39 adjusts the flow rate of Ar gas to be supplied.
  • the Ar gas valve 41 freely blocks and communicates the Ar gas supply pipe 40.
  • the NH 3 gas supply unit 32 of the NH 3 gas supply system 28 and the HF gas supply unit 38 of the HF gas supply system 29 cooperate to supply NH 3 supplied from the shower head 18 into the chamber 16.
  • the volume flow rate ratio of gas and HF gas is adjusted.
  • the etching apparatus 5 is designed (postmix design) so that the NH 3 gas and the HF gas are mixed in the chamber 16 for the first time. This prevents the NH 3 gas and the HF gas from being mixed and reacted before being introduced into the chamber 16.
  • the etching apparatus 5 incorporates a heater (not shown) on the side wall of the chamber 16, thereby preventing a decrease in the atmospheric temperature in the chamber 16, thereby improving the reproducibility of the oxide film removal process. be able to. Note that by controlling the temperature of the side wall, it is possible to prevent the reaction product sublimated in the chamber 16 and the vaporized by-product from reattaching to the inside of the side wall during the oxide film removal process.
  • the mounting table 17 has a substantially circular shape in plan view and is fixed to the bottom of the chamber 16. Inside the mounting table 17, a temperature controller 42 (temperature adjusting unit) that adjusts the temperature of the mounting table 17 is provided.
  • the temperature controller 42 includes a pipe line through which a temperature adjusting medium such as water circulates, and the temperature of the mounting table 17 is adjusted by heat exchange with the temperature adjusting medium flowing in the pipe line. Then, the temperature control of the wafer W on the mounting table 17 is performed. Further, the mounting table 17 has lift pins (not shown) for moving the wafer W up and down on the upper surface of the mounting table 17 in order to transfer the wafer W to and from the second wafer transfer mechanism 12. The details of the oxide film removal process performed by the etching apparatus 5 will be described later.
  • the control unit 6 includes a process controller 43 including a microprocessor (computer) that controls each component of the substrate processing system 1.
  • the process controller 43 includes a keyboard (not shown) through which an operator inputs commands to manage the substrate processing system 1, a user interface having a display that visualizes and displays the operating status of the substrate processing system 1, and the like. 44 is connected.
  • the process controller 43 also supplies various processing executed by the substrate processing system 1, for example, supply of processing gas used for oxide film removal processing performed by the etching apparatus 5 and exhaust of the chamber 16.
  • a storage unit 45 that stores a control program to be realized by control, a processing recipe that is a control program for causing each component of the substrate processing system 1 to execute a predetermined process according to processing conditions, various databases, and the like.
  • the processing recipe and the like are stored in a storage medium (not shown) in the storage unit 45. If necessary, an arbitrary processing recipe is called from the storage unit 45 and is executed by the process controller 43, so that a desired process is performed in the substrate processing system 1 under the control of the process controller 43.
  • a wafer W having a SiO 2 layer (a film to be processed) to be subjected to an oxide film removal process in the etching apparatus 5 is accommodated in the carrier C and transferred to the substrate processing system 1. Is done. Thereafter, in the substrate processing system 1, one wafer W is loaded from the carrier C of the loading / unloading unit 2 by one of the transfer arms 7 a and 7 b of the first wafer transfer mechanism 7 with the atmospheric-side gate valve 11 opened. The wafer is transferred to the lock chamber 3 and transferred to the pick 12 a of the second wafer transfer mechanism 12 in the load lock chamber 3. Thereafter, the gate valve 11 on the atmosphere side is closed and the load lock chamber 3 is evacuated, then the gate valve 15 is opened, the pick 12 a is moved to the etching apparatus 5, and the wafer W is transferred to the etching apparatus 5.
  • the pick 12 a is returned to the load lock chamber 3, the gate valve 15 is closed, and an oxide film removing process described later is performed in the etching apparatus 5.
  • the gate valves 14 and 15 are opened, and the wafer W after the oxide film removal process is transferred to the heat treatment apparatus 4 by the pick 12a of the second wafer transfer mechanism 12, and provided in the heat treatment apparatus 4. Place on the mounting table.
  • the wafer W on the mounting table is heated by the heater, and the residue or the like on the wafer W is removed by heating.
  • the gate valve 14 is opened, the wafer W on the mounting table of the heat treatment apparatus 4 is retracted to the load lock chamber 3 by the pick 12a of the second wafer transfer mechanism 12, and the first The wafer is returned to the carrier C by one of the transfer arms 7 a and 7 b of the wafer transfer mechanism 7. Thereby, processing of one wafer is completed.
  • the heat treatment apparatus 4 is not essential.
  • the wafer W after the oxide film removal process is completed is retracted to the load lock chamber 3 by the pick 12a of the second wafer transfer mechanism 12, and the transfer arm 7a of the first wafer transfer mechanism 7 is set. , 7b may be returned to the carrier C.
  • the oxide film removal process first, when the wafer W having the SiO 2 layer (film to be processed) is transferred to the etching apparatus 5 and placed on the mounting table 17, the N 2 gas supply unit 33 and the Ar gas supply unit 39. N 2 gas and Ar gas are supplied into the chamber 16. Further, the operation of the TMP 19 keeps the pressure in the chamber 16 reduced to a predetermined degree of vacuum lower than the atmospheric pressure. Further, the temperature controller 42 maintains the temperature of the wafer W at a constant temperature in the range of 70 ° C. to 120 ° C., for example, 120 ° C. The wafer W is held at a constant temperature on the mounting table 17 until the oxide film removal process is completed.
  • COR process a reaction process in which a part of the SiO 2 layer is reacted with NH 3 gas and HF gas to change into a reaction product (other product).
  • the COR step first, the NH 3 gas is supplied from the NH 3 gas supply section 32 into the chamber 16. At this time, Ar gas is also supplied into the chamber 16, but the supply of N 2 gas is stopped. Conversely, the supply of N 2 gas may be stopped to stop the supply of Ar gas, or both N 2 gas and Ar gas may be continuously supplied.
  • PHT process a sublimation process (hereinafter referred to as “PHT process”) (other removal process) for removing the reaction product (mainly ammonium fluorosilicate) generated in the COR process from the wafer W by sublimation is performed.
  • PHT process the supply of HF gas and NH 3 gas into the chamber 16 is stopped and Ar gas or N 2 gas is supplied.
  • the temperature of the wafer W is maintained at the same temperature as that in the COR process, but the reaction product generated in the COR process is sublimated by heat and discharged from the chamber 16 by the operation of the TMP 19.
  • a reaction product is generated from the SiO 2 layer through the COR process and the PHT process, and further, the generated reaction product is sublimated to remove the SiO 2 layer.
  • the removal amount of the SiO 2 layer is controlled mainly by the supply amount of NH 3 gas or HF gas in the COR process.
  • the HF gas when the HF gas is started to be supplied into the chamber 16 in the COR process, the HF gas has high reactivity, and when it comes into contact with the NH 3 gas or the SiO 2 layer, a chemical reaction occurs immediately to generate a reaction product. That is, the HF gas causes a chemical reaction with the NH 3 gas or the SiO 2 layer before reaching the corner of the groove formed on the surface of the wafer W where the gas is difficult to diffuse.
  • the SiO 2 layer does not change into a reaction product and cannot be sublimated in the subsequent PHT process. That is, even if the oxide film removal process is performed by the etching apparatus 5, the SiO 2 layer remains in the corner of the groove in the wafer W.
  • the removal process of the SiO 2 layer remaining in the corner of the groove is executed.
  • FIGS. 3A to 3F are process diagrams for explaining the substrate processing method according to the present embodiment.
  • the substrate processing method shown in FIGS. 3A to 3F is realized by the process controller 43 executing a processing recipe called from the storage unit 45. Further, in the wafer W subjected to the substrate processing method of FIGS. 3A to 3F, a groove is formed in a predetermined pattern in the polysilicon film 46 formed on the surface of the base made of silicon (Si), and the groove is filled. Thus, it has a structure in which the SiO 2 layer 47 is formed. In the substrate processing method of FIGS. 3A to 3F, a part of the SiO 2 layer 47 is removed.
  • an oxide film removing process is first executed.
  • a COR process is executed. That is, the pressure in the chamber 16 is reduced to a predetermined vacuum level lower than the atmospheric pressure while maintaining the temperature of the wafer W at a constant temperature in the range of 70 ° C. to 120 ° C., for example, 120 ° C.
  • HF gas is supplied (FIG. 3A).
  • the SiO 2 layer 47 reacts with NH 3 gas or HF gas to be transformed into ammonium fluorosilicate (hereinafter referred to as “AFS”) 48 which is a main reaction product. (FIG. 3B).
  • AFS ammonium fluorosilicate
  • corner SiO 2 layer the SiO 2 layer (hereinafter referred to as “corner SiO 2 layer”) 49 at the corner of the groove does not change into the AFS 48 for the reason described above.
  • the variable mass of the SiO 2 layer 47 is controlled by the supply amount of NH 3 gas or HF gas.
  • the PHT process is performed. That is, the supply of the HF gas and the NH 3 gas into the chamber 16 is stopped while keeping the temperature of the wafer W at the same temperature as in the COR process. Thereby, the transformation of the SiO 2 layer 47 into the AFS 48 is stopped, and the generated AFS 48 is sublimated by heat and discharged from the chamber 16. As a result, the oxide film removal process, a portion of the SiO 2 layer 47 is removed, the SiO 2 layer 47 remaining in the central portion of the groove is flattened. On the other hand, the corner SiO 2 layer 49 that has not been transformed into the AFS 48 remains without being sublimated.
  • corner removal process a removal process of the corner SiO 2 layer 49 (hereinafter referred to as “corner removal process”) (second etching step) is performed.
  • the removal process of the corner SiO 2 layer 49 uses an ALE (Atomic Layer Etching) process in which approximately one layer of processing gas molecules is adsorbed on the surface of the processing target film and the processing target film is removed by a chemical reaction.
  • ALE Atomic Layer Etching
  • the AFS 48 that has been altered in the COR process is completely sublimated in the PHT process while maintaining the temperature of the wafer W at the same temperature as the oxide film removal process, and then, first, the N 2 gas supply unit 33 and the Ar gas N 2 gas and Ar gas are supplied from the supply unit 39 into the chamber 16, and HF gas (first processing gas) is supplied from the HF gas supply unit 38 into the chamber 16 only for a predetermined period (see FIG. 3C).
  • the HF gas does not react with the SiO 2 layer 47 or the corner SiO 2 layer 49 remaining in the center of the groove after the oxide film removal process, and remains in the groove as it is. It reaches the surface of the SiO 2 layer 47 and the corner SiO 2 layer 49 remaining in the center, and the HF gas molecules are adsorbed on the surface of the corner SiO 2 layer 49 and the like (adsorption process) (FIG. 3D).
  • each surface of the corner SiO 2 layer 49 has a number of molecules of HF gas adsorbed on the surface of the SiO 2 layer 47 remaining in the center of the groove. A much larger number of HF gas molecules are adsorbed.
  • NH 3 gas (second processing gas) is supplied from the NH 3 gas supply unit 32 into the chamber 16 only for a predetermined period while the supply of N 2 gas and Ar gas into the chamber 16 is continued. .
  • the NH 3 gas reaches the surface of the SiO 2 layer 47 and the corner SiO 2 layer 49 remaining in the central portion of the groove into the chamber 16, but as described above, on each surface of the corner SiO 2 layer 49, Since the number of HF gas molecules adsorbed on the surface of the SiO 2 layer 47 remaining in the center of the groove is much larger than the number of HF gas molecules adsorbed, the corner SiO 2 layer 49 is formed in the groove.
  • the supply of HF gas is stopped while the supply of N 2 gas and Ar gas into the chamber 16 is continued, and the alteration to the AFS 48 is stopped.
  • the altered AFS 48 is sublimated by the heat from the temperature controller 42 of the mounting table 17 and discharged from the chamber 16, but the SiO 2 layer 47 remaining in the center of the groove is almost transformed into the AFS 48.
  • the corner SiO 2 layer 49 is almost transformed into the AFS 48, as a result, the corner SiO 2 layer 49 is selectively removed (removal step) (FIG. 3F). Thereafter, the method ends.
  • the HF gas molecules are adsorbed to the corner SiO 2 layer 49 remaining on the wafer W subjected to the oxide film removal process, and the HF gas molecules are adsorbed.
  • NH 3 gas is supplied toward the SiO 2 layer 49, the corner SiO 2 layer 49, the HF gas and the NH 3 gas react to generate AFS 48, and the AFS 48 is sublimated and removed.
  • the corner SiO 2 layer 49 remaining on the wafer W after the oxide film removal process has a sparse structure due to the oxide film removal process, so that the surface area increases and a large amount of HF gas molecules are adsorbed.
  • the corner SiO 2 layer 49 reacts more actively with the NH 3 gas than the SiO 2 layer 47 remaining in the center of the groove, and the corner SiO 2 layer 49 is almost completely AFS 48. To change. As a result, by sublimating the AFS 48, the corner SiO 2 layer 49 can be selectively removed, and a flat SiO 2 layer 47 in the groove can be obtained.
  • the size effect is an effect in which the properties (physical properties) of a material change when the size of the material is reduced and becomes smaller than a specific size.
  • the size effect of normal gold (Au) Despite having a melting point of 1064 ° C., gold having a diameter of 2.4 nm is known as an effect of decreasing the melting point to near 100 ° C.
  • the cause of the size effect is that when the size of the particles constituting the substance is reduced, the ratio of the surface area of atoms and molecules in one particle is increased, and the portion affected by external action and the like is increased.
  • the type of gas used in the corner removal processing is the same as the type of gas used in the oxide film removal processing. Therefore, any processing can be performed by the etching apparatus 5, and this can further improve the throughput. Further, when the oxide film removing process and the corner removing process are executed by the same etching apparatus 5, it is not necessary to increase the types of gas supply systems of the etching apparatus 5, and thus the configuration of the etching apparatus 5 is prevented from becoming complicated. be able to.
  • N 2 gas and Ar gas are supplied into the chamber 16 in any of the adsorption process, the discharge process, the generation process, and the removal process. In either step, only one of N 2 gas and Ar gas may be supplied into the chamber 16.
  • HF gas is supplied into the chamber 16 in the adsorption process, and then excess HF gas is discharged from the chamber 16 in the discharge process.
  • NH 3 gas is supplied into the chamber 16 in the generation step
  • the supply order of the gas is not limited to this.
  • NH 3 gas is supplied into the chamber 16 in the adsorption step and is adsorbed on the surface of the corner SiO 2 layer 49 and the like, and then excess NH 3 gas is discharged from the chamber 16 in the discharge step.
  • HF gas may be supplied into the chamber 16 to transform the corner SiO 2 layer 49 into the AFS 48.
  • 5A to 5F are process diagrams for explaining a modification of the substrate processing method according to the present embodiment.
  • the substrate processing method of FIGS. 5A to 5F is also realized by the process controller 43 executing the processing recipe called from the storage unit 45.
  • 5A to 5F includes a pair of silicon nitride (SiN) walls 51 formed on the surface of a base 50 made of Si, and is constituted by the pair of walls 51.
  • a gate oxide film 52 is formed at the bottom of the trench, and a polysilicon film 53 covers the upper portion of the gate oxide film 52 inside the trench.
  • the polysilicon film 53 is all removed.
  • the substrate processing method of FIGS. 5A to 5F is also executed by the etching apparatus 5, the type of gas used is different from the substrate processing method of FIGS. 3A to 3F.
  • a polysilicon film removal process (first etching process) is first executed.
  • first etching process a polysilicon film removal process
  • a COR process is executed.
  • the pressure in the chamber 16 is reduced to a predetermined degree of vacuum lower than the atmospheric pressure while keeping the temperature of the wafer W at a constant temperature in the range of 70 ° C. to 120 ° C., and further into the chamber 16.
  • F 2 gas is supplied (FIG. 5A).
  • the polysilicon film 53 reacts with NH 3 gas or F 2 gas and changes to AFS 48 (FIG.
  • the F 2 gas is also highly reactive like HF gas, and the gas is difficult to diffuse.
  • a polysilicon film (hereinafter referred to as “corner polysilicon film”) is formed at the corner of the groove. ) 54 does not change to AFS48.
  • the PHT process is performed. Specifically, the supply of F 2 gas and NH 3 gas into the chamber 16 is stopped while maintaining the temperature of the wafer W at the same temperature as in the COR process. Thereby, the transformation of the polysilicon film 53 into the AFS 48 is stopped, and the generated AFS 48 is sublimated by heat and discharged from the chamber 16. As a result, most of the polysilicon film 53 is removed by the polysilicon film removal process, but the corner polysilicon film 54 that has not been transformed into the AFS 48 remains without being sublimated.
  • a removal process (second etching process) of the corner polysilicon film 54 is performed.
  • the ALE process is also used in the removal process of the corner polysilicon film 54. Specifically, while maintaining the temperature of the wafer W at the same temperature as the polysilicon film removal treatment, was completely sublimed in AFS48 the PHT process was altered in COR process, first, N 2 gas and into the chamber 16 Ar gas is supplied, and further, F 2 gas (first processing gas) is supplied into the chamber 16 only for a predetermined period (FIG. 5C).
  • the F 2 gas does not reach the corner polysilicon film 54 at all. F 2 gas reaches. Therefore, a very small part of the corner polysilicon film 54 is transformed into a small amount of AFS 48, and in the subsequent PHT process, a small amount of AFS 48 contained in the corner polysilicon film 54 is sublimated. As a result, the structure of the corner polysilicon film 54 becomes sparse, and like the corner SiO 2 layer 49, the surface of the corner polysilicon film 54 has a large number of minute recesses, and further, there are minute voids inside. There are many.
  • NH 3 gas (second processing gas) is supplied into the chamber 16 only for a predetermined period while the supply of N 2 gas and Ar gas into the chamber 16 is continued.
  • the NH 3 gas reaches the surface of the corner polysilicon film 54 into the chamber 16, but as described above, a very large number of F 2 gas molecules are adsorbed on each surface of the corner polysilicon film 54. Therefore, the corner polysilicon film 54 positively reacts with F 2 gas or NH 3 gas, and the corner polysilicon film 54 is almost transformed into AFS 48, and AFS 48 is generated (generation process) (FIG. 5E). ).
  • the supply of F 2 gas is stopped while the supply of N 2 gas and Ar gas into the chamber 16 is continued, and the alteration to the AFS 48 is stopped.
  • the altered AFS 48 is sublimated by the heat from the temperature controller 42 of the mounting table 17 and is discharged from the chamber 16, but the corner polysilicon film 54 is almost transformed into the AFS 48.
  • the corner polysilicon film 54 can be selectively removed (removal step) (FIG. 5F).
  • the polysilicon film 53 can be completely removed from the groove formed by the wall 51 in the groove, and the gate oxide film 52 can be exposed at the bottom of the groove. Thereafter, the method ends.
  • the gas supply order is not limited to this.
  • NH 3 gas is supplied into the chamber 16 in the adsorption process to be adsorbed on the surface of the corner polysilicon film 54 and the like, and then the excess NH 3 gas is exhausted from the chamber 16 in the exhaust process.
  • F 2 gas may be supplied into the chamber 16 to transform the corner polysilicon film 54 into the AFS 48.
  • the COR process, the PHT process, and the ALE process are performed once, but the number of times each process is performed is not limited to one. Specifically, when the COR process and the PHT process are repeated a plurality of times, the COR process, the PHT process, and the CST (Cooling Storage) process for cooling the wafer W are combined, the combination is repeated a plurality of times, and then the ALE process is performed.
  • the ALE process and the PHT process may be executed once, or the COR process, the ALE process and the PHT process may be executed once. Further, when the AFS 48 hardly occurs in the COR process, in the substrate processing method, the PHT process may be omitted and the COR process and the ALE process may be performed only once, or the COR process and the ALE process may be performed once. After that, the PHT process may be executed only once.
  • etching (COR process, PHT process) mainly using a chemical reaction is used in the first etching process, but in the first etching process.
  • dry etching for example, plasma etching may be used.
  • a layer made of SiO 2 or silicon and remaining at the corner of the groove is formed using the ALE process.
  • an ALE process may be used to remove a layer made of SiN and remaining at the corner of the groove.
  • the layer made of SiN remaining in the corner of the groove can be selectively removed.
  • an object of the present invention is to supply, for example, a storage medium storing software program codes for realizing the functions of the above-described embodiment to the process controller 43, and the process controller 43 is stored in the storage medium. It is also achieved by reading and executing the code.
  • the program code itself read from the storage medium realizes the functions of the above-described embodiment, and the program code and the storage medium storing the program code constitute the present invention. .
  • a test wafer W having a structure in which a SiO 2 layer 47 is formed so as to fill a groove having a predetermined pattern in a polysilicon film 46 formed on the surface of a base portion made of silicon is prepared as a comparative example.
  • the wafer W is transferred to the etching apparatus 5, and after the oxide film removal process in the substrate processing method of FIGS. 3A to 3F is executed in the etching apparatus 5, the wafer W is taken out from the substrate processing system 1, and the surface of the wafer W is taken by SEM. Confirmed (FIG. 6A).
  • Example 2 the same wafer W as that in Comparative Example 1 is prepared as Example 1, and after the oxide film removing process and the corner removing process in the substrate processing method of FIGS. 3A to 3F are performed on the wafer W in the etching apparatus 5, the wafer W is processed. W was taken out from the substrate processing system 1, and the surface of the wafer W was confirmed by SEM (FIG. 6B). In the corner removing process of the first embodiment, the temperature of the wafer W was maintained at 100 ° C. by the temperature controller 42 of the mounting table 17.
  • Example 2 the same wafer W as Comparative Example 1 is prepared as Example 2, and after the oxide film removing process and the corner removing process in the substrate processing method of FIGS. 3A to 3F are performed on the wafer W in the etching apparatus 5, the wafer W is processed. W was taken out from the substrate processing system 1, and the surface of the wafer W was confirmed by SEM (FIG. 6C). In the corner removal process of Example 2, the temperature of the wafer W was maintained at 80 ° C.
  • Example 3 the same wafer W as Comparative Example 1 was prepared as Example 3, and after the oxide film removal process and the corner removal process in the substrate processing method of FIGS. 3A to 3F were performed on the wafer W in the etching apparatus 5, the wafer W was processed. W was taken out from the substrate processing system 1, and the surface of the wafer W was confirmed by SEM (FIG. 6D). In the corner removal process of Example 3, the temperature of the wafer W was kept at 60 ° C.
  • the temperature of the wafer W is preferably maintained between 70 ° C. and 120 ° C., preferably 80 ° C. in order to remove the corner SiO 2 layer 49. It has been found that the temperature should be kept between ⁇ 100 ° C. and even close to 100 ° C.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Robotics (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

平坦な被処理膜を得ることができる基板処理方法を提供する。酸化膜除去処理が施されたウエハWの溝の隅部に残存する隅部SiO層49へHFガスの分子を吸着させ、余剰のHFガスを排出し、HFガスの分子が吸着した隅部SiO層49へ向けてNHガスを供給し、隅部SiO層49、HFガス及びNHガスを反応させてAFS48を生成し、AFS48を昇華させて除去する。

Description

基板処理方法及び基板処理装置
 本発明は、半導体ウエハを用いる基板処理方法及び基板処理装置に関する。
 半導体ウエハ(以下、単に「ウエハ」という。)を用いた電子デバイスの製造方法では、例えば、ウエハの表面に導電膜や絶縁膜を成膜する成膜工程、成膜された導電膜や絶縁膜上に所定のパターンのフォトレジスト層を形成するリソグラフィ工程、フォトレジスト層をマスクとして用い、処理ガスから生成されたプラズマによって導電膜をゲート電極に成形し、若しくは、絶縁膜に配線溝やコンタクトホールを成形するエッチング工程等が実行される。
 例えば、或る電子デバイスの製造方法では、ウエハWの表面に形成されたポリシリコン膜80に所定のパターンで溝を形成した後に、この溝を埋める酸化膜であるSiO層81を形成し(図7A)、次いで、形成されたSiO層81を、所定の厚さとなるようにエッチング等によって部分的に除去する。
 このとき、SiO層81の除去方法として、ウエハWにCOR(Chemical Oxide Removal)処理及びPHT(Post Heat Treatment)処理を施す基板処理方法が知られている。COR処理はSiO層81とガス分子を化学反応させて反応生成物を生成する処理である。PHT処理はCOR処理が施されたウエハWを加熱し、COR処理において生成された反応生成物を昇華させてウエハWから除去する処理である。
 COR処理及びPHT処理からなる基板処理方法を実行する基板処理装置として、化学反応処理室(COR処理室)と、化学反応処理室に接続された熱処理室(PHT処理室)とを備える基板処理装置が知られている(例えば、特許文献1参照。)。また、同じ処理室内において、ウエハWに対して低温でCOR処理を行った後に、ウエハWを加熱して所定温度に昇温することでPHT処理を行う基板処理装置が知られている(例えば、特許文献2参照。)。いずれの基板処理装置でも、COR処理において弗化水素(HF)ガスとアンモニア(NH)ガスを用い、SiO層81から反応生成物を生成する。
特開2008−160000号公報 特開2007−266455号公報
 しかしながら、COR処理において用いられるHFガスは反応性が高く、NHガスやSiO層81と接すると直ちに化学反応を起こして反応生成物を生成する。すなわち、HFガスはガスが拡散しにくい場所、例えば、溝の隅部へ到達する前にNHガスやSiO層81と化学反応を起こすため、溝の隅部のSiO層(以下、「隅部SiO層」という。)82は反応生成物に変質せず、続くPHT処理において昇華させることができない。すなわち、COR処理及びPHT処理からなる基板処理方法を実行しても隅部SiO層82が残存し(図7B)、平坦なSiO層81を得るのは困難である。
 そこで、溝の隅部までHFガスが拡散できるほどCOR処理を長時間に亘って実行し、隅部SiO層82を強引に反応生成物へ変質させることも考えられるが、この場合、隅部SiO層82以外のSiO層81が必要以上に反応生成物へ変質し、やはり、平坦なSiO層81を得るのは困難である(図7C)。
 本発明の目的は、平坦な被処理膜を得ることができる基板処理方法及び基板処理装置を提供することにある。
 上記目的を達成するために、本発明によれば、基板の表面に形成された被処理膜を少なくとも部分的に除去する基板処理方法であって、前記被処理膜へ第1のエッチングを施す第1のエッチング工程と、前記第1のエッチングが施された被処理膜へ第2のエッチングを施す第2のエッチング工程とを備え、前記第2のエッチング工程は、前記第1のエッチングが施された被処理膜へ第1の処理ガスの分子を吸着させる吸着工程と、前記第1の処理ガスの分子が吸着した被処理膜へ向けて第2の処理ガスを供給して前記被処理膜、前記第1の処理ガス及び前記第2の処理ガスを反応させて生成物を生成する生成工程と、前記生成された生成物を昇華させて除去する除去工程とを有する基板処理方法が提供される。
 上記目的を達成するために、本発明によれば、表面に被処理膜が形成された基板を載置する載置台と、前記載置台を収容する処理室と、前記処理室の内部へ第1の処理ガス及び第2の処理ガスを供給する処理ガス供給部と、前記処理ガス供給部の動作を制御する制御部とを備え、前記制御部は、前記載置台に前記基板が載置される際、前記被処理膜へ第1のエッチングを施す第1のエッチング工程と、前記第1のエッチングが施された被処理膜へ第2のエッチングを施す第2のエッチング工程とを実行し、前記制御部は、前記第2のエッチング工程において、前記処理ガス供給部の動作を制御することにより、前記第1のエッチングが施された被処理膜へ第1の処理ガスの分子を吸着させ、さらに、前記第1の処理ガスの分子が吸着した被処理膜へ向けて第2の処理ガスを供給し、前記被処理膜、前記第1の処理ガス及び前記第2の処理ガスを反応させて生成物を生成する基板処理装置が提供される。
 本発明によれば、第1のエッチングが施された被処理膜へ第1の処理ガスの分子を吸着させ、第1の処理ガスの分子が吸着した被処理膜へ向けて第2の処理ガスが供給され、第1の処理ガス及び第2の処理ガスが反応して生成物が生成され、生成された生成物が昇華されて除去される。第1のエッチングが施された後に残存する被処理膜の非平坦部分は、第1のエッチングによって構造が疎となっているために表面積が増え、多量の第1の処理ガスの分子が吸着する。したがって、第2の処理ガスが供給されると、被処理膜の非平坦部分は被処理膜の他の部分よりも積極的に第2の処理ガスと反応し、被処理膜の非平坦部分は殆ど生成物へ変質する。その結果、生成物を昇華させることにより、非平坦部分を殆ど除去することができ、もって、平坦な被処理膜を得ることができる。
 [図1]本発明の実施の形態に係る基板処理装置を備える基板処理システムの構成を概略的に示す平面図である。
 [図2]図1におけるエッチング装置の構成を概略的に示す断面図である。
 [図3A乃至図3F]本実施の形態に係る基板処理方法を説明するための工程図である。
 [図4]隅部SiO層の微少の凹部や微少の空隙の表面にHFガスの分子が吸着する様子を説明するための拡大部分断面図である。
 [図5A乃至図5F]本実施の形態に係る基板処理方法の変形例を説明するための工程図である。
 [図6A]本発明の比較例におけるウエハの表面のSEM写真である。
 [図6B]本発明の実施例1におけるウエハの表面のSEM写真である。
 [図6C]本発明の実施例2におけるウエハの表面のSEM写真である。
 [図6D]本発明の実施例3におけるウエハの表面のSEM写真である。
 [図7A乃至図7C]従来の酸化膜除去処理を説明するための工程図である。
 以下、本発明の実施の形態について、図面を参照して詳細に説明する。
 図1は、本発明の実施の形態に係る基板処理装置を備える基板処理システムの構成を概略的に示す平面図である。
 図1において、基板処理システム1は、基板としてのウエハWを搬入出する搬入出部2と、搬入出部2に隣接させて設けられた2つのロードロック室(L/L)3と、各ロードロック室3にそれぞれ隣接して設けられ、ウエハWに熱処理を施す熱処理装置4と、各熱処理装置4にそれぞれ隣接して設けられ、ウエハWに対してエッチング処理の一例である酸化膜除去処理(後述のCOR処理とPHT処理)(第1のエッチング工程)を施すエッチング装置5と、制御部6とを備える。
 搬入出部2は、ウエハWを搬送する第1ウエハ搬送機構7が内部に設けられた搬送室(L/M)8を有する。第1ウエハ搬送機構7は、ウエハWを略水平に保持する2つの搬送アーム7a,7bを有する。搬送室8の長手方向の側部には載置台9が設けられ、載置台9には、ウエハWを複数枚並べて収容可能なキャリアCが、例えば、3つほど載置、接続することができる。また、搬送室8に隣接して、ウエハWを回転させて偏心量を光学的に求めて位置合わせを行うオリエンタ10が設置される。
 搬入出部2において、ウエハWは搬送アーム7a,7bによって保持され、第1ウエハ搬送機構7の駆動によって略水平面内で直進移動、昇降されることにより、所望の位置に搬送される。そして、搬送アーム7a,7bが進退することにより、載置台9上のキャリアC、オリエンタ10、ロードロック室3に対してそれぞれウエハWを搬入出させることができる。
 各ロードロック室3は、搬送室8との間にそれぞれゲートバルブ11が介在された状態で、搬送室8にそれぞれ連結される。各ロードロック室3内には、ウエハWを搬送する第2ウエハ搬送機構12が設けられる。また、ロードロック室3は、所定の真空度まで真空引き可能に構成される。
 第2ウエハ搬送機構12は多関節アーム(図示しない)を有し、さらに、多関節アームの先端に設けられてウエハWを略水平に保持するピック12aを有している。第2ウエハ搬送機構12では、多関節アームを縮めた状態でピック12aがロードロック室3内に位置し、多関節アームを伸ばすことによってピック12aが熱処理装置4に到達し、更に伸ばすことによりエッチング装置5に到達することができる。すなわち、第2ウエハ搬送機構12はウエハWをロードロック室3、熱処理装置4及びエッチング装置5の間で搬送することができる。
 熱処理装置4は真空引き可能なチャンバ13を有する。チャンバ13の内部にはウエハWを載置する不図示の載置台が設けられ、載置台には不図示のヒータが埋設される。熱処理装置4では、エッチング装置5で酸化膜除去処理が施された後のウエハWが載置台に載置され、ヒータがウエハWを加熱することによってウエハWに残存する残渣を気化させる熱処理を施す。チャンバ13のロードロック室3側には、ロードロック室3との間でウエハWを搬送する搬入出口(図示しない)が設けられ、この搬入出口はゲートバルブ14によって開閉可能となっている。また、チャンバ13のエッチング装置5側にはエッチング装置5との間でウエハWを搬送する搬入出口(図示しない)が設けられ、この搬入出口はゲートバルブ15によって開閉可能となっている。
 チャンバ13の側壁上部には、不図示のガス供給路が接続され、このガス供給路は不図示のガス供給ユニットに接続される。また、チャンバ13の底壁には不図示の排気路が接続され、この排気路は不図示の真空ポンプに接続される。なお、ガス供給ユニットからチャンバ13へのガス供給路には流量調節弁が設けられ、一方、排気路には圧力調整弁が設けられ、これらの弁を調整することにより、チャンバ13内を所定圧力に保持して熱処理を行うことができる。
 図2は、図1におけるエッチング装置5の構成を概略的に示す断面図である。
 図2において、エッチング装置5は、処理室容器であるチャンバ16と、チャンバ16内に配置されてウエハWを載置する載置台17と、チャンバ16の上方において載置台17と対向するように配置されたシャワーヘッド18とを有する。また、エッチング装置5は、チャンバ16内のガス等を排気する排気ユニットとして、TMP(Turbo Molecular Pump)19と、TMP19及びチャンバ16に接続された排気ダクト20の間に配置され、チャンバ16内の圧力を制御する可変式バルブとしてのAPC(Adaptive Pressure Control)バルブ21とを有する。
 シャワーヘッド18はそれぞれ板状の下層部22及び上層部23からなる2層構造を有し、下層部22及び上層部23のそれぞれは第1のバッファ室24及び第2のバッファ室25を有する。第1のバッファ室24及び第2のバッファ室25はそれぞれガス通気孔26,27を介してチャンバ16内に連通する。すなわち、シャワーヘッド18は、第1のバッファ室24及び第2のバッファ室25にそれぞれ供給されるガスのチャンバ16内への内部通路を有する、階層状に積み重ねられた2つの板状体(下層部22、上層部23)からなる。
 チャンバ16は、アンモニア(NH)ガス供給系28(処理ガス供給部)と弗化水素(HF)ガス供給系29(処理ガス供給部)とを有するガス供給ユニットと接続される。シャワーヘッド18の下層部22はNHガス供給系28に接続される。NHガス供給系28は、下層部22の第1のバッファ室24に連通するNHガス供給管30と、NHガス供給管30に配されたNHガスバルブ31と、NHガス供給管30に接続されたNHガス供給部32とを有する。NHガス供給部32はNHガス供給管30を介して第1のバッファ室24へNHガスを供給し、さらに供給するNHガスの流量を調節する。NHガスバルブ31は、NHガス供給管30の遮断・連通を自在に行う。
 NHガス供給系28は、窒素(N)ガス供給部33と、Nガス供給部33に接続されたNガス供給管34と、Nガス供給管34に配されたNガスバルブ35とを有する。また、Nガス供給管34は、第1のバッファ室24及びNHガスバルブ31の間においてNHガス供給管30に接続される。Nガス供給部33は、Nガス供給管34及びNHガス供給管30を介して第1のバッファ室24へNガスを供給する。また、Nガス供給部33は供給するNガスの流量を調節する。Nガスバルブ35はNガス供給管34の遮断・連通を自在に行う。NHガス供給系28では、NHガスバルブ31及びNガスバルブ35の開閉を切り替えることによって第1のバッファ室24、ひいてはチャンバ16内へ供給するガス種を選択的に切り替えることができる。
 シャワーヘッド18の上層部23はHFガス供給系29に接続される。HFガス供給系29は、上層部23の第2のバッファ室25に連通するHFガス供給管36と、HFガス供給管36に配されたHFガスバルブ37と、HFガス供給管36に接続されたHFガス供給部38とを備える。HFガス供給部38はHFガス供給管36を介して第2のバッファ室25へHFガスを供給し、さらに供給するHFガスの流量を調節する。HFガスバルブ37はHFガス供給管36の遮断・連通を自在に行う。シャワーヘッド18の上層部23は不図示のヒータを内蔵し、このヒータによって第2のバッファ室25内のHFガスを加熱することができる。
 HFガス供給系29は、アルゴン(Ar)ガス供給部39と、Arガス供給部39に接続されたArガス供給管40と、Arガス供給管40に配されたArガスバルブ41とを有する。Arガス供給管40は、第2のバッファ室25及びHFガスバルブ37の間においてHFガス供給管36に接続される。Arガス供給部39は、Arガス供給管40及びHFガス供給管36を介して第2のバッファ室25へArガスを供給する。また、Arガス供給部39は供給するArガスの流量を調節する。Arガスバルブ41は、Arガス供給管40の遮断・連通を自在に行う。
 エッチング装置5では、NHガス供給系28のNHガス供給部32とHFガス供給系29のHFガス供給部38とが協働して、シャワーヘッド18からチャンバ16内へ供給されるNHガスとHFガスの体積流量比を調整する。また、エッチング装置5は、チャンバ16内において初めてNHガス及びHFガスが混合するように設計(ポストミックス設計)される。これにより、NHガスとHFガスがチャンバ16内に導入される前に混合されて反応するのを防止する。さらに、エッチング装置5は、チャンバ16の側壁に不図示のヒータを内蔵し、これにより、チャンバ16内の雰囲気温度の低下を防止することができ、ひいては、酸化膜除去処理の再現性を向上させることができる。なお、側壁の温度を制御することにより、酸化膜除去処理の際にチャンバ16内において昇華した反応生成物や気化した副生成物が側壁の内側へ再付着するのを抑制することができる。
 載置台17は平面視略円形を呈し、チャンバ16の底部に固定される。載置台17の内部には該載置台17の温度を調節する温度調節器42(温度調節部)が設けられる。温度調節器42は、例えば、水等の温度調節用媒体が循環する管路を備え、該管路内を流れる温度調節用媒体と熱交換が行われることにより、載置台17の温度が調節され、載置台17上のウエハWの温度制御が行われる。また、載置台17は、第2ウエハ搬送機構12との間でウエハWの受け渡しを行うために、ウエハWを載置台17の上面上で昇降させる不図示のリフトピンを有する。なお、エッチング装置5で実行される酸化膜除去処理の詳細については後述する。
 図1の説明に戻り、制御部6は、基板処理システム1の各構成要素を制御するマイクロプロセッサ(コンピュータ)を備えたプロセスコントローラ43を有する。プロセスコントローラ43には、オペレータが基板処理システム1を管理するためにコマンドの入力操作等を行うキーボード(図示しない)や、基板処理システム1の稼働状況を可視化して表示するディスプレイ等を有するユーザインタフェース44が接続される。また、プロセスコントローラ43には、基板処理システム1で実行される各種処理、例えば、エッチング装置5で行われる酸化膜除去処理に用いられる処理ガスの供給やチャンバ16内の排気等をプロセスコントローラ43の制御にて実現するための制御プログラム、処理条件に応じて基板処理システム1の各構成要素に所定の処理を実行させるための制御プログラムである処理レシピ、及び各種データベース等が格納される記憶部45が接続される。なお、処理レシピ等は、記憶部45の中の記憶媒体(図示せず)に記憶される。そして、必要に応じて、任意の処理レシピを記憶部45から呼び出してプロセスコントローラ43に実行させることで、プロセスコントローラ43の制御下で基板処理システム1での所望の処理が行われる。
 本実施の形態では、例えば、まず、エッチング装置5での酸化膜除去処理の対象となるSiO層(被処理膜)を有するウエハWがキャリアC内に収納されて、基板処理システム1に搬送される。その後、基板処理システム1では、大気側のゲートバルブ11を開いた状態で搬入出部2のキャリアCから第1ウエハ搬送機構7の搬送アーム7a,7bのいずれかによってウエハWを1枚、ロードロック室3に搬送し、ロードロック室3内の第2ウエハ搬送機構12のピック12aに受け渡す。その後、大気側のゲートバルブ11を閉じてロードロック室3内を真空排気し、次いで、ゲートバルブ15を開いて、ピック12aをエッチング装置5まで移動させてウエハWをエッチング装置5へ搬送する。
 その後、ピック12aをロードロック室3に戻し、ゲートバルブ15を閉じ、エッチング装置5において後述の酸化膜除去処理を行う。酸化膜除去処理が終了した後、ゲートバルブ14,15を開き、第2ウエハ搬送機構12のピック12aによって酸化膜除去処理後のウエハWを熱処理装置4に搬送し、熱処理装置4に設けられた載置台に載置する。次いで、チャンバ13内にNガス等を導入しつつ、ヒータによって載置台上のウエハWを加熱して、ウエハWの残渣等を加熱して除去する。
 次いで、熱処理装置4での熱処理が終了した後、ゲートバルブ14を開き、第2ウエハ搬送機構12のピック12aによって熱処理装置4の載置台上のウエハWをロードロック室3に退避させ、第1ウエハ搬送機構7の搬送アーム7a,7bのいずれかによってキャリアCに戻す。これにより、一枚のウエハの処理が完了する。
 なお、基板処理システム1において、熱処理装置4は必須ではない。熱処理装置4を設けない場合には、酸化膜除去処理が終了した後のウエハWを第2ウエハ搬送機構12のピック12aによりロードロック室3に退避させ、第1ウエハ搬送機構7の搬送アーム7a,7bのいずれかによりキャリアCに戻せばよい。
 次に、エッチング装置5で実行される酸化膜除去処理について詳細に説明する。
 酸化膜除去処理では、まず、SiO層(被処理膜)を有するウエハWがエッチング装置5へ搬送されて載置台17に載置されると、Nガス供給部33及びArガス供給部39からチャンバ16内へNガス及びArガスが供給される。また、TMP19の稼動により、チャンバ16内の圧力が大気圧よりも低い所定の真空度に減圧された状態に維持される。さらに、温度調節器42により、ウエハWの温度が70℃~120℃の範囲の一定温度、例えば、120℃に保持される。なお、ウエハWは、酸化膜除去処理が終了するまでの間、載置台17上で一定温度に保持される。
 次いで、SiO層の一部をNHガス及びHFガスと反応させて反応生成物(他の生成物)に変化させる反応工程(以下、「COR工程」という。)を実行する。COR工程では、まず、NHガス供給部32からチャンバ16内へNHガスが供給される。このとき、チャンバ16内にはArガスも供給されるがNガスの供給は停止される。なお、逆に、Nガスを供給してArガスの供給を停止してもよく、若しくは、NガスとArガスのいずれも供給し続けてもよい。
 その後、チャンバ16内にNHガスを供給し続けながら、HFガス供給部38からチャンバ16内へHFガスを供給し始める。このとき、チャンバ16内には、予めNHガスが供給されているので、HFガスが供給されることにより、チャンバ16内の雰囲気はHFガスとNHガスとを含む混合ガスとなる。そして、SiO層が混合ガスに暴露されることで、以下の反応式に従い、フルオロケイ酸アンモニウム((NHSiF:Ammonium hexa−fluorosilicate)等の反応生成物に変質し、反応生成物が生成される。
 SiO+4HF → SiF+2HO↑
 SiF+2NH+2HF → (NHSiF
 次いで、COR工程において生成した反応生成物(主にフルオロケイ酸アンモニウム)を昇華させることによってウエハWから除去するための昇華工程(以下「PHT工程」という)(他の除去工程)を実行する。PHT工程では、チャンバ16内へのHFガスとNHガスの供給を停止すると共に、Arガス又はNガスを供給する。このとき、ウエハWの温度はCOR工程と同じ温度に保持されるが、COR工程において生成した反応生成物は熱によって昇華し、TMP19の稼動により、チャンバ16内から排出される。
 すなわち、酸化膜除去処理では、COR工程及びPHT工程を通じて、SiO層から反応生成物を生成し、さらに、生成された反応生成物を昇華させることにより、SiO層を除去する。なお、SiO層の除去量は、主にCOR工程におけるNHガスやHFガスの供給量によって制御される。
 ところで、COR工程においてチャンバ16内へHFガスを供給し始めた際、HFガスは反応性が高く、NHガスやSiO層と接すると直ちに化学反応を起こして反応生成物を生成する。すなわち、HFガスはガスが拡散しにくい場所、例えば、ウエハWの表面に形成された溝の隅部へ到達する前にNHガスやSiO層と化学反応を起こすため、溝の隅部のSiO層は反応生成物に変質せず、続くPHT工程において昇華させることができない。すなわち、エッチング装置5で酸化膜除去処理を実行しても、ウエハWにおいて溝の隅部にSiO層が残存する。本実施の形態では、これに対応して、エッチング装置5で酸化膜除去処理を実行した後、溝の隅部に残存するSiO層の除去処理を実行する。
 図3A乃至図3Fは、本実施の形態に係る基板処理方法を説明するための工程図である。図3A乃至図3Fの基板処理方法は、記憶部45から呼び出された処理レシピをプロセスコントローラ43が実行することによって実現される。また、図3A乃至図3Fの基板処理方法が施されるウエハWは、シリコン(Si)からなる基部の表面に形成されたポリシリコン膜46に所定のパターンで溝が形成され、この溝を埋めるようにSiO層47が形成された構造を有する。図3A乃至図3Fの基板処理方法ではSiO層47の一部を除去するものとする。
 図3A乃至図3Fの基板処理方法では、最初に酸化膜除去処理を実行する。例えば、ウエハWがエッチング装置5へ搬送されて載置台17に載置されると、まず、COR工程を実行する。すなわち、ウエハWの温度を70℃~120℃の範囲の一定温度、例えば、120℃に保持したまま、チャンバ16内の圧力を大気圧よりも低い所定の真空度に減圧し、さらに、チャンバ16内へArガス及びNHガスを供給した後、HFガスを供給する(図3A)。このとき、上述したように、SiO層47の一部がNHガスやHFガスと反応して主な反応生成物であるフルオロケイ酸アンモニウム(以下、「AFS」という。)48に変質する(図3B)。一方、溝の隅部のSiO層(以下、「隅部SiO層」という。)49は、上述した理由により、AFS48へ変質しない。なお、SiO層47の変質量はNHガスやHFガスの供給量によって制御される。
 次いで、PHT工程を実行する。すなわち、ウエハWの温度をCOR工程と同じ温度に保持したまま、チャンバ16内へのHFガスとNHガスの供給を停止する。これにより、SiO層47のAFS48への変質は停止し、生成されたAFS48は熱によって昇華され、チャンバ16内から排出される。その結果、酸化膜除去処理により、SiO層47の一部が除去され、溝の中央部に残存するSiO層47は平坦化される。一方、AFS48へ変質していない隅部SiO層49は昇華されることなく残存する。
 次いで、隅部SiO層49の除去処理(以下、「隅部除去処理」という。)(第2のエッチング工程)を実行する。隅部SiO層49の除去処理では、被処理膜の表面に略一層の処理ガスの分子を吸着させて当該被処理膜を化学反応で除去するALE(Atomic Layer Etching)工程を用いる。具体的には、ウエハWの温度を酸化膜除去処理と同じ温度に保持したまま、COR工程において変質したAFS48をPHT工程において完全に昇華させた後、まず、Nガス供給部33及びArガス供給部39からチャンバ16内へNガス及びArガスを供給し、さらに、所定の期間に限り、HFガス供給部38からチャンバ16内へHFガス(第1の処理ガス)を供給する(図3C)。このとき、チャンバ16内にはNHガスが存在しないため、HFガスは酸化膜除去処理後に溝の中央部に残存するSiO層47や隅部SiO層49と反応することなくそのまま溝の中央部に残存するSiO層47や隅部SiO層49の表面へ到達し、隅部SiO層49等の表面にはHFガスの分子が吸着する(吸着工程)(図3D)。
 次いで、チャンバ16内へのNガス及びArガスの供給を継続したまま、HFガスの供給を停止し、さらに、積極的にTMP19を稼働させることにより、隅部SiO層49等の表面に吸着していない余剰のHFガスをチャンバ16内から排出する(排出工程)。
 ところで、COR工程では、隅部SiO層49へ全くHFガスが到達しない訳では無く、微量のHFガスが到達する。したがって、隅部SiO層49の極一部が微量のAFS48へ変質し、続くPHT工程において隅部SiO層49に含まれる微量のAFS48が昇華する。その結果、隅部SiO層49の構造は、酸化膜除去処理後に溝の中央部に残存するSiO層47の構造よりも疎となり、隅部SiO層49の表面には微少の凹部が数多く存在し、さらに、内部に微少の空隙が数多く存在する。そして、隅部SiO層49にHFガスの分子が吸着する際、図4に示すように、隅部SiO層49の微少の凹部や微少の空隙の表面にHEガスの分子が吸着する。これにより、隅部SiO層49の各表面に吸着するHFガスの分子の数は、溝の中央部に残存するSiO層47の表面に吸着するHFガスの分子の数よりも遙かに多くなる。すなわち、余剰のHFガスをチャンバ16内から排出した後、隅部SiO層49の各表面には、溝の中央部に残存するSiO層47の表面に吸着するHFガスの分子の数よりも遙かに多い数のHFガスの分子が吸着する。また、上述したように、余剰のHFガスがチャンバ16内から排出されるため、隅部SiO層49の各表面へ過剰にHFガスの分子が吸着するのを防止することができ、結果として隅部SiO層49の各表面は略一層のHFガスの分子によって覆われる。
 次いで、チャンバ16内へのNガス及びArガスの供給を継続したまま、所定の期間に限り、NHガス供給部32からチャンバ16内へNHガス(第2の処理ガス)を供給する。チャンバ16内へNHガスは溝の中央部に残存するSiO層47や隅部SiO層49の表面に到達するが、上述したように、隅部SiO層49の各表面には、溝の中央部に残存するSiO層47の表面に吸着するHFガスの分子の数よりも遙かに多い数のHFガスの分子が吸着しているため、隅部SiO層49は溝の中央部に残存するSiO層47よりも積極的にHFガスやNHガスと反応し、隅部SiO層49は殆どAFS48へ変質し、AFS48が生成される(生成工程)(図3E)。一方、溝の中央部に残存するSiO層47の表面に吸着するHFガスの分子の数は少ないため、溝の中央部に残存するSiO層47は殆どAFS48へ変質しない。
 次いで、チャンバ16内へのNガス及びArガスの供給を継続したまま、HFガスの供給を停止し、AFS48への変質を停止させる。このとき、変質されたAFS48は載置台17の温度調節器42からの熱によって昇華され、チャンバ16内から排出されるが、溝の中央部に残存するSiO層47は殆どAFS48へ変質していない一方、隅部SiO層49は殆どAFS48へ変質しているため、結果として隅部SiO層49が選択的に除去される(除去工程)(図3F)。その後、本方法を終了する。
 図3A乃至図3Fの基板処理方法によれば、酸化膜除去処理が施されたウエハWに残存する隅部SiO層49へHFガスの分子を吸着させ、HFガスの分子が吸着した隅部SiO層49へ向けてNHガスが供給され、隅部SiO層49、HFガス及びNHガスが反応してAFS48が生成され、AFS48が昇華されて除去される。酸化膜除去処理が施された後にウエハWに残存する隅部SiO層49は、酸化膜除去処理によって構造が疎となっているために表面積が増え、多量のHFガスの分子が吸着する。したがって、NHガスが供給されると、隅部SiO層49は溝の中央部に残存するSiO層47よりも積極的にNHガスと反応し、隅部SiO層49は殆どAFS48へ変質する。その結果、AFS48を昇華させることにより、隅部SiO層49を選択的に除去することができ、もって、溝において平坦なSiO層47を得ることができる。
 また、通常、所定のパターンの溝を埋めるように形成されたSiO層47に酸化膜除去処理を施して平坦なSiO層47を得るには、1回のCOR工程を実行する期間を極力短くしてHFガスの拡散度合いの差を少なくしてHFガスが到達しにくい領域を減らすことも考えられる。しかしながら、この場合、一定量のSiO層47を除去するために、期間が極力短くされたCOR工程を数多く繰り返す必要があるため、スループットが低下するという問題がある。これに対し、図3A乃至図3Fの基板処理方法では、一回の酸化膜除去処理でSiO層47を大きく除去し、残存する隅部SiO層49を一回の隅部除去処理で除去することができるため、大幅にスループットを向上することができる。
 さらに、図3A乃至図3Fの基板処理方法では、隅部SiO層49へHFガスの分子を吸着させた後、且つ隅部SiO層49へ向けてNHガスを供給する前に、余剰のHFガスをチャンバ16内から排出する。これにより、溝の中央部に残存するSiO層47へ過剰にHFガスの分子が吸着するのを防止することができ、もって、溝の中央部に残存するSiO層47が必要以上にAFS48へ変質して除去され、隅部SiO層49の形状が崩れるのを防止することができる。また、隅部SiO層49の各表面へも過剰にHFガスの分子が吸着するのを防止することができ、隅部SiO層49の各表面は略一層のHFガスの分子によって覆われる。これにより、隅部SiO層49の各表面をミクロに観察すれば、隅部SiO層49の各表面において微量のAFS48が生じることになる。その結果、いわゆるサイズ効果によってAFS48の昇華に必要な時間が極端に短くすることができ、よりスループットを向上させることができる。なお、ここでのサイズ効果とは、物質の大きさを小さくしていくと、ある特定の大きさよりも小さくなると物質の性質(物性)が変わる効果であり、例えば、通常の金(Au)の融点が1064℃であるにもかかわらず、直径2.4nmの粒子の金は融点が100℃近くまで低下する効果として知られている。サイズ効果の要因は、物質を構成する粒子の大きさが小さくなると1つの粒子における原子や分子の表面積の比率が大きくなり、外的作用等の影響を受ける部分が大きくなることにある。
 また、図3A乃至図3Fの基板処理方法では、隅部除去処理で用いられるガスの種類が、酸化膜除去処理で用いられるガスの種類と同じである。したがって、いずれの処理もエッチング装置5が実行することができ、これによっても、スループットをさらに向上することができる。また、酸化膜除去処理及び隅部除去処理を同じエッチング装置5で実行する場合、エッチング装置5のガス供給系の種類を増やす必要がないため、エッチング装置5の構成が複雑になるのを防止することができる。
 上述した図3A乃至図3Fの基板処理方法における隅部除去処理では、吸着工程、排出工程、生成工程及び除去工程のいずれにおいてもチャンバ16内へのNガス及びArガスが供給されたが、いずれの工程においても、Nガス及びArガスの一方のみがチャンバ16内へ供給されてもよい。
 また、上述した図3A乃至図3Fの基板処理方法における隅部除去処理では、吸着工程においてチャンバ16内へHFガスを供給し、その後、排出工程において余剰のHFガスをチャンバ16内から排出し、さらに、生成工程においてチャンバ16内へNHガスを供給したが、ガスの供給順序はこれに限られない。例えば、まず、吸着工程においてチャンバ16内へNHガスを供給して隅部SiO層49等の表面へ吸着させ、その後、排出工程において余剰のNHガスをチャンバ16内から排出し、さらに、生成工程においてチャンバ16内へHFガスを供給して隅部SiO層49をAFS48へ変質させてもよい。
 図5A乃至図5Fは、本実施の形態に係る基板処理方法の変形例を説明するための工程図である。図5A乃至図5Fの基板処理方法も記憶部45から呼び出された処理レシピをプロセスコントローラ43が実行することによって実現される。また、図5A乃至図5Fの基板処理方法が施されるウエハWは、Siからなる基部50の表面に一対の窒化珪素(SiN)の壁部51が形成され、一対の壁部51によって構成される溝の底部にゲート酸化膜52が形成され、さらにゲート酸化膜52の上方をポリシリコン膜53が溝の内部において覆う構造を有する。図5A乃至図5Fの基板処理方法ではポリシリコン膜53を全て除去するものとする。なお、図5A乃至図5Fの基板処理方法もエッチング装置5が実行するが、用いられるガスの種類が図3A乃至図3Fの基板処理方法と異なる。
 図5A乃至図5Fの基板処理方法では、最初にポリシリコン膜除去処理(第1のエッチング工程)を実行する。例えば、ウエハWがエッチング装置5へ搬送されて載置台17に載置されると、まず、COR工程を実行する。具体的には、ウエハWの温度を70℃~120℃の範囲の一定温度に保持したまま、チャンバ16内の圧力を大気圧よりも低い所定の真空度に減圧し、さらに、チャンバ16内へArガス及びNHガスを供給した後、Fガスを供給する(図5A)。このとき、ポリシリコン膜53がNHガスやFガスと反応してAFS48に変質する(図5B)が、FガスもHFガスと同様に反応性が高く、ガスが拡散しにくい場所、例えば、壁部51によって構成された溝の隅部へ到達する前にNHガスやポリシリコン膜53と化学反応を起こすため、溝の隅部のポリシリコン膜(以下、「隅部ポリシリコン膜」という。)54はAFS48へ変質しない。
 次いで、PHT工程を実行する。具体的には、ウエハWの温度をCOR工程と同じ温度に保持したまま、チャンバ16内へのFガスとNHガスの供給を停止する。これにより、ポリシリコン膜53のAFS48への変質は停止し、生成されたAFS48は熱によって昇華され、チャンバ16内から排出される。その結果、ポリシリコン膜除去処理により、大部分のポリシリコン膜53が除去されるがAFS48へ変質していない隅部ポリシリコン膜54は昇華されることなく残存する。
 次いで、隅部ポリシリコン膜54の除去処理(第2のエッチング工程)を実行する。隅部ポリシリコン膜54の除去処理でも、ALE工程を用いる。具体的には、ウエハWの温度をポリシリコン膜除去処理と同じ温度に保持したまま、COR工程において変質したAFS48をPHT工程において完全に昇華させた後、まず、チャンバ16内へNガス及びArガスを供給し、さらに、所定の期間に限り、チャンバ16内へFガス(第1の処理ガス)を供給する(図5C)。このとき、チャンバ16内にはNHガスが存在しないため、Fガスは残存する隅部ポリシリコン膜54と反応することなく隅部ポリシリコン膜54の表面へ到達し、隅部ポリシリコン膜54の表面にはFガスの分子が吸着する(吸着工程)(図5D)。
 次いで、チャンバ16内へのNガス及びArガスの供給を継続したまま、Fガスの供給を停止し、さらに、積極的にTMP19を稼働させることにより、隅部ポリシリコン膜54等の表面に吸着していない余剰のFガスをチャンバ16内から排出する(排出工程)。
 ところで、図5A乃至図5Fの基板処理方法においても、図3A乃至図3Fの基板処理方法と同様に、COR工程では、隅部ポリシリコン膜54へ全くFガスが到達しない訳では無く、微量のFガスが到達する。したがって、隅部ポリシリコン膜54の極一部が微量のAFS48へ変質し、続くPHT工程において隅部ポリシリコン膜54に含まれる微量のAFS48が昇華する。その結果、隅部ポリシリコン膜54の構造は疎となり、隅部SiO層49と同様に、隅部ポリシリコン膜54の表面には微少の凹部が数多く存在し、さらに、内部に微少の空隙が数多く存在する。そして、隅部ポリシリコン膜54にFガスの分子が吸着する際、隅部ポリシリコン膜54の微少の凹部や微少の空隙の表面にFガスの分子が吸着する。これにより、隅部ポリシリコン膜54の各表面に吸着するFガスの分子の数は非常に多くなる。また、上述したように、余剰のFガスがチャンバ16内から排出されるため、隅部ポリシリコン膜54の各表面へ過剰にFガスの分子が吸着するのを防止することができ、結果として隅部ポリシリコン膜54の各表面は略一層のFガスの分子によって覆われる。
 次いで、チャンバ16内へのNガス及びArガスの供給を継続したまま、所定の期間に限り、チャンバ16内へNHガス(第2の処理ガス)を供給する。チャンバ16内へNHガスは隅部ポリシリコン膜54の表面に到達するが、上述したように、隅部ポリシリコン膜54の各表面には非常に多い数のFガスの分子が吸着しているため、隅部ポリシリコン膜54は積極的にFガスやNHガスと反応し、隅部ポリシリコン膜54は殆どAFS48へ変質し、AFS48が生成される(生成工程)(図5E)。
 次いで、チャンバ16内へのNガス及びArガスの供給を継続したまま、Fガスの供給を停止し、AFS48への変質を停止させる。このとき、変質されたAFS48は載置台17の温度調節器42からの熱によって昇華され、チャンバ16内から排出されるが、隅部ポリシリコン膜54は殆どAFS48へ変質しているため、結果として隅部ポリシリコン膜54を選択的に除去することができる(除去工程)(図5F)。その結果、溝において壁部51によって構成された溝からポリシリコン膜53を完全に除去することができ、もって、溝の底部にゲート酸化膜52を露出させることができる。その後、本方法を終了する。
 上述した図5A乃至図5Fの基板処理方法の変形例における隅部除去処理では、吸着工程においてチャンバ16内へFガスを供給し、その後、排出工程において余剰のFガスをチャンバ16内から排出し、さらに、生成工程においてチャンバ16内へNHガスを供給したが、ガスの供給順序はこれに限られない。例えば、まず、吸着工程においてチャンバ16内へNHガスを供給して隅部ポリシリコン膜54等の表面へ吸着させ、その後、排出工程において余剰のNHガスをチャンバ16内から排出し、さらに、生成工程においてチャンバ16内へFガスを供給して隅部ポリシリコン膜54をAFS48へ変質させてもよい。
 以上、本発明の実施の形態について説明したが、本発明は上記実施の形態に限定されるものではない。例えば、図3A乃至図3F及び図5A乃至図5Fの基板処理方法では、COR工程、PHT工程及びALE工程が1回ずつ実行されたが、各工程の実施回数は1回に限られない。具体的には、COR工程及びPHT工程を複数回繰り返す場合、COR工程、PHT工程及びウエハWを冷却するCST(Cooling Storage)工程を組合せ、該組合せを複数回繰り返して実行した後、ALE工程を1回実行するか、ALE工程及びPHT工程を1回ずつ実行するか、若しくは、COR工程、ALE工程及びPHT工程を1回ずつ実行してもよい。また、COR工程においてAFS48が殆ど発生しない場合、基板処理方法において、PHT工程を省略してCOR工程及びALE工程を1回ずつ実行するだけでもよく、若しくは、COR工程及びALE工程を1回ずつ実行した後にPHT工程を1回だけ実行してもよい。
 また、図3A乃至図3F及び図5A乃至図5Fの基板処理方法では、第1のエッチング工程において化学反応を主とするエッチング(COR工程、PHT工程)を利用したが、第1のエッチング工程ではドライエッチングを利用できればよく、例えば、プラズマエッチングを利用してもよい。
 さらに、図3A乃至図3F及び図5A乃至図5Fの基板処理方法では、ALE工程を用いてSiOやシリコンからなり且つ溝の隅部に残存する層(隅部SiO層49や隅部ポリシリコン膜54)を除去したが、同様に、ALE工程を用いてSiNからなり且つ溝の隅部に残存する層を除去してもよい。この場合も、溝の隅部に残存する、SiNからなる層を選択的に除去することができる。
 また、本発明の目的は、例えば、上述した本実施の形態の機能を実現するソフトウェアのプログラムコードを記録した記憶媒体を、プロセスコントローラ43に供給し、プロセスコントローラ43が記憶媒体に格納されたプログラムコードを読み出して実行することによっても達成される。
 この場合、記憶媒体から読み出されたプログラムコード自体が上述した本実施の形態の機能を実現することになり、そのプログラムコード及び該プログラムコードを記憶した記憶媒体は本発明を構成することになる。
 次に本発明の実施例について説明する。
 まず、シリコンからなる基部の表面に形成されたポリシリコン膜46の所定のパターンの溝を埋めるようにSiO層47が形成された構造を有するテスト用のウエハWを比較例として準備し、当該ウエハWをエッチング装置5へ搬送し、エッチング装置5において図3A乃至図3Fの基板処理方法における酸化膜除去処理を実行した後、ウエハWを基板処理システム1から取り出し、ウエハWの表面をSEMで確認した(図6A)。
 次いで、比較例1と同じウエハWを実施例1として準備し、エッチング装置5において図3A乃至図3Fの基板処理方法における酸化膜除去処理及び隅部除去処理を当該ウエハWへ施した後、ウエハWを基板処理システム1から取り出し、ウエハWの表面をSEMで確認した(図6B)。実施例1の隅部除去処理では載置台17の温度調節器42によってウエハWの温度が100℃に保持された。
 次いで、比較例1と同じウエハWを実施例2として準備し、エッチング装置5において図3A乃至図3Fの基板処理方法における酸化膜除去処理及び隅部除去処理を当該ウエハWへ施した後、ウエハWを基板処理システム1から取り出し、ウエハWの表面をSEMで確認した(図6C)。実施例2の隅部除去処理ではウエハWの温度が80℃に保持された。
 次いで、比較例1と同じウエハWを実施例3として準備し、エッチング装置5において図3A乃至図3Fの基板処理方法における酸化膜除去処理及び隅部除去処理を当該ウエハWへ施した後、ウエハWを基板処理システム1から取り出し、ウエハWの表面をSEMで確認した(図6D)。実施例3の隅部除去処理ではウエハWの温度が60℃に保持された。
 比較例1及び実施例1乃至3のSEMの確認結果から、比較例1では隅部SiO層49が除去されていないことが確認された一方、実施例1,2では隅部SiO層49が除去され、特に、実施例2では隅部SiO層49が殆ど残存していないことが確認された。したがって、隅部SiO層49の除去にALE工程を利用する隅部除去処理が大変に有効であることが分かった。
 また、上述したように、実施例1,2では隅部SiO層49が除去されたことが確認された一方、実施例3では隅部にAFS48が残存していることが確認された。これは、実施例3の隅部除去処理におけるウエハWの温度が60℃と低く、隅部除去処理において隅部SiO層49から変質したAFS48が十分に昇華しなかったためと推察された。
 以上より、ALE工程を利用する隅部除去処理では、隅部SiO層49を除去するために、ウエハWの温度を70℃~120℃の間に保持するのがよく、好ましくは、80℃~100℃の間、さらには100℃に近い温度に保持するのがよいことが分かった。
 本出願は、2015年11月5日に出願された日本出願第2015−217701号に基づく優先権を主張するものであり、当該日本出願に記載された全内容を本出願に援用する。
 W  ウエハ
 1  基板処理システム
 5  エッチング装置
 17  載置台
 16  チャンバ
 42  温度調節器
 43  プロセスコントローラ
 47  SiO
 48  AFS
 49  隅部SiO
 53  ポリシリコン膜
 54  隅部ポリシリコン膜
 55  SiN層
 56  隅部SiN層

Claims (10)

  1.  基板の表面に形成された被処理膜を少なくとも部分的に除去する基板処理方法であって、
     前記被処理膜へ第1のエッチングを施す第1のエッチング工程と、
     前記第1のエッチングが施された被処理膜へ第2のエッチングを施す第2のエッチング工程とを備え、
     前記第2のエッチング工程は、
     前記第1のエッチングが施された被処理膜へ第1の処理ガスの分子を吸着させる吸着工程と、
     前記第1の処理ガスの分子が吸着した被処理膜へ向けて第2の処理ガスを供給して前記被処理膜、前記第1の処理ガス及び前記第2の処理ガスを反応させて生成物を生成する生成工程と、
     前記生成された生成物を昇華させて除去する除去工程とを有することを特徴とする基板処理方法。
  2.  前記第2のエッチング工程は、前記吸着工程と前記生成工程との間において、余剰の前記第1の処理ガスを排出する排出工程をさらに有することを特徴とする請求項1記載の基板処理方法。
  3.  前記第1のエッチング工程は、前記被処理膜を他の生成物に変質させる反応工程と、前記他の生成物を昇華させて除去する他の除去工程とを有することを特徴とする請求項1又は2記載の基板処理方法。
  4.  前記第1のエッチング工程を複数回繰り返して実行した後、前記第2のエッチング工程を実行することを特徴とする請求項1乃至3のいずれか1項に記載の基板処理方法。
  5.  前記被処理膜は前記基板の表面に形成された溝の内部に形成されることを特徴とする請求項1乃至4のいずれか1項に記載の基板処理方法。
  6.  前記第1の処理ガスはハロゲン系のガスであり、前記第2の処理ガスは塩基系のガスであり、前記被処理膜はシリコン系の膜であることを特徴とする請求項1乃至5のいずれか1項に記載の基板処理方法。
  7.  前記第1の処理ガスは塩基系のガスであり、前記第2の処理ガスはハロゲン系のガスであり、前記被処理膜はシリコン系の膜であることを特徴とする請求項1乃至5のいずれか1項に記載の基板処理方法。
  8.  前記第2のエッチング工程において前記基板の温度は70℃~120℃の間に保持されることを特徴とする請求項1乃至7のいずれか1項に記載の基板処理方法。
  9.  表面に被処理膜が形成された基板を載置する載置台と、
     前記載置台を収容する処理室と、
     前記処理室の内部へ第1の処理ガス及び第2の処理ガスを供給する処理ガス供給部と、
     前記処理ガス供給部の動作を制御する制御部とを備え、
     前記制御部は、前記載置台に前記基板が載置される際、前記被処理膜へ第1のエッチングを施す第1のエッチング工程と、前記第1のエッチングが施された被処理膜へ第2のエッチングを施す第2のエッチング工程とを実行し、
     前記制御部は、前記第2のエッチング工程において、前記処理ガス供給部の動作を制御することにより、前記第1のエッチングが施された被処理膜へ第1の処理ガスの分子を吸着させ、さらに、前記第1の処理ガスの分子が吸着した被処理膜へ向けて第2の処理ガスを供給し、前記被処理膜、前記第1の処理ガス及び前記第2の処理ガスを反応させて生成物を生成することを特徴とする基板処理装置。
  10.  前記載置台に載置された基板の温度を調節する温度調節部をさらに備え、
     前記制御部は、前記第2のエッチング工程において、前記温度調節部の動作を制御することにより、前記生成された生成物を昇華させて除去することを特徴とする請求項9記載の基板処理装置。
PCT/JP2016/081190 2015-11-05 2016-10-14 基板処理方法及び基板処理装置 WO2017077876A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US15/772,546 US10629446B2 (en) 2015-11-05 2016-10-14 Substrate treatment method and substrate treatment apparatus
KR1020187011703A KR102159869B1 (ko) 2015-11-05 2016-10-14 기판 처리 방법 및 기판 처리 장치
CN201680064463.1A CN108352309B (zh) 2015-11-05 2016-10-14 基板处理方法和基板处理装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015217701A JP6643045B2 (ja) 2015-11-05 2015-11-05 基板処理方法及び基板処理装置
JP2015-217701 2015-11-05

Publications (1)

Publication Number Publication Date
WO2017077876A1 true WO2017077876A1 (ja) 2017-05-11

Family

ID=58662403

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/081190 WO2017077876A1 (ja) 2015-11-05 2016-10-14 基板処理方法及び基板処理装置

Country Status (6)

Country Link
US (1) US10629446B2 (ja)
JP (1) JP6643045B2 (ja)
KR (1) KR102159869B1 (ja)
CN (1) CN108352309B (ja)
TW (1) TWI692806B (ja)
WO (1) WO2017077876A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6308637B1 (ja) 2017-05-08 2018-04-11 国立大学法人福井大学 特徴量を用いた3次元計測方法およびその装置
JP7113681B2 (ja) 2018-06-28 2022-08-05 株式会社日立ハイテク エッチング処理方法およびエッチング処理装置
JP7137976B2 (ja) * 2018-07-04 2022-09-15 東京エレクトロン株式会社 基板処理方法及び基板処理装置
JP7138529B2 (ja) * 2018-09-28 2022-09-16 東京エレクトロン株式会社 エッチング方法
JP7415594B2 (ja) * 2020-01-24 2024-01-17 東京エレクトロン株式会社 基板処理方法及び基板処理装置
JP2021180281A (ja) * 2020-05-15 2021-11-18 東京エレクトロン株式会社 エッチング方法およびエッチング装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004128382A (ja) * 2002-10-07 2004-04-22 Tokyo Electron Ltd 処理方法及び処理装置
JP2007214513A (ja) * 2006-02-13 2007-08-23 Tokyo Electron Ltd 基板処理装置、基板処理方法及び記憶媒体
JP2010245512A (ja) * 2009-03-19 2010-10-28 Tokyo Electron Ltd 基板のエッチング方法及びシステム
WO2012018010A1 (ja) * 2010-08-03 2012-02-09 東京エレクトロン株式会社 基板処理方法および基板処理装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007266455A (ja) 2006-03-29 2007-10-11 Tokyo Electron Ltd 基板処理装置、基板処理方法及び記憶媒体
US7416989B1 (en) * 2006-06-30 2008-08-26 Novellus Systems, Inc. Adsorption based material removal process
JP5084250B2 (ja) 2006-12-26 2012-11-28 東京エレクトロン株式会社 ガス処理装置およびガス処理方法ならびに記憶媒体

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004128382A (ja) * 2002-10-07 2004-04-22 Tokyo Electron Ltd 処理方法及び処理装置
JP2007214513A (ja) * 2006-02-13 2007-08-23 Tokyo Electron Ltd 基板処理装置、基板処理方法及び記憶媒体
JP2010245512A (ja) * 2009-03-19 2010-10-28 Tokyo Electron Ltd 基板のエッチング方法及びシステム
WO2012018010A1 (ja) * 2010-08-03 2012-02-09 東京エレクトロン株式会社 基板処理方法および基板処理装置

Also Published As

Publication number Publication date
CN108352309A (zh) 2018-07-31
US10629446B2 (en) 2020-04-21
KR102159869B1 (ko) 2020-09-24
KR20180054841A (ko) 2018-05-24
TWI692806B (zh) 2020-05-01
JP2017092144A (ja) 2017-05-25
TW201727728A (zh) 2017-08-01
US20180330962A1 (en) 2018-11-15
JP6643045B2 (ja) 2020-02-12
CN108352309B (zh) 2022-06-24

Similar Documents

Publication Publication Date Title
JP6568769B2 (ja) 基板処理方法及び基板処理装置
WO2017077876A1 (ja) 基板処理方法及び基板処理装置
JP5084250B2 (ja) ガス処理装置およびガス処理方法ならびに記憶媒体
JP4890025B2 (ja) エッチング方法及び記録媒体
TWI727023B (zh) 基板處理方法及基板處理裝置
KR101882531B1 (ko) 기판 처리 방법 및 기판 처리 장치
JP2016025195A (ja) エッチング方法
JP5881612B2 (ja) 半導体装置の製造方法および製造装置
KR20080084565A (ko) 기판 처리 장치
US10923358B2 (en) Substrate processing method
WO2013183437A1 (ja) ガス処理方法
US10622205B2 (en) Substrate processing method and substrate processing apparatus
JP2017157660A (ja) 半導体装置の製造方法および基板処理装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16861940

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20187011703

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15772546

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16861940

Country of ref document: EP

Kind code of ref document: A1