WO2016132578A1 - 銅基合金スパッタリングターゲット - Google Patents

銅基合金スパッタリングターゲット Download PDF

Info

Publication number
WO2016132578A1
WO2016132578A1 PCT/JP2015/075916 JP2015075916W WO2016132578A1 WO 2016132578 A1 WO2016132578 A1 WO 2016132578A1 JP 2015075916 W JP2015075916 W JP 2015075916W WO 2016132578 A1 WO2016132578 A1 WO 2016132578A1
Authority
WO
WIPO (PCT)
Prior art keywords
copper
mass
sputtering target
protective layer
based alloy
Prior art date
Application number
PCT/JP2015/075916
Other languages
English (en)
French (fr)
Inventor
池田 真
Original Assignee
三井金属鉱業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三井金属鉱業株式会社 filed Critical 三井金属鉱業株式会社
Priority to JP2016507945A priority Critical patent/JP6033493B1/ja
Priority to KR1020167009746A priority patent/KR20170118586A/ko
Priority to CN201580002257.3A priority patent/CN106103792A/zh
Publication of WO2016132578A1 publication Critical patent/WO2016132578A1/ja

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3407Cathode assembly for sputtering apparatus, e.g. Target
    • C23C14/3414Metallurgical or chemical aspects of target preparation, e.g. casting, powder metallurgy
    • CCHEMISTRY; METALLURGY
    • C22METALLURGY; FERROUS OR NON-FERROUS ALLOYS; TREATMENT OF ALLOYS OR NON-FERROUS METALS
    • C22CALLOYS
    • C22C9/00Alloys based on copper
    • C22C9/01Alloys based on copper with aluminium as the next major constituent
    • CCHEMISTRY; METALLURGY
    • C22METALLURGY; FERROUS OR NON-FERROUS ALLOYS; TREATMENT OF ALLOYS OR NON-FERROUS METALS
    • C22CALLOYS
    • C22C9/00Alloys based on copper
    • C22C9/02Alloys based on copper with tin as the next major constituent
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/14Metallic material, boron or silicon
    • C23C14/18Metallic material, boron or silicon on other inorganic substrates
    • C23C14/185Metallic material, boron or silicon on other inorganic substrates by cathodic sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings

Definitions

  • the present invention relates to a copper-based alloy sputtering target.
  • TFTs thin film transistors
  • aluminum is often used for the wiring.
  • TFTs thin film transistors
  • flat panel displays have been increased in size and definition, and as a result, there has been an increasing demand for signal speedup. In order to meet this requirement, it is necessary to further reduce the resistance of the TFT wiring.
  • copper which is a metal having a lower resistance than aluminum
  • copper is being used as a wiring material.
  • copper itself has a lower resistance than aluminum, it has a drawback that it is easily oxidized when exposed to high-temperature air or an atmosphere containing oxygen, resulting in high resistance.
  • Patent Document 1 discloses that a protective layer is formed using a Cu alloy sputtering target containing Cr, Ti, V, Al, Ta, Co, Zr, Nb, and Mo, the balance being copper and inevitable impurities.
  • Patent Document 2 describes forming a Cu wiring protective layer using a Cu alloy containing Ni, further containing Al and / or Ti, and the balance being Cu.
  • Patent Document 3 describes that a Cu wiring protective layer is formed using a Cu alloy containing Ni and Mg, with the balance being Cu.
  • Patent Document 4 describes that a protective layer for Cu wiring is formed using a sputtering target containing Zn, Ni, and Mn, with the balance being Cu and inevitable impurities.
  • Patent Document 5 describes that a protective layer for Cu wiring is formed using a sputtering target containing Al, Fe, Ni, and Mn, with the balance being Cu and inevitable impurities.
  • Patent Document 6 describes that a protective layer containing Mo, Ni, and W, the balance being made of inevitable impurities, has oxidation resistance even in the air at 350 ° C.
  • the copper wiring can be prevented from being oxidized within a certain temperature range.
  • the temperature of manufacturing processes such as flat panel displays is expected to become higher in the future, and in such a high temperature region, for example, a high temperature region exceeding 250 ° C., even if the materials described in the above-mentioned patent documents are used, It is difficult to prevent the copper wiring from being oxidized.
  • a Mo-based alloy is used for the protective layer, when the protective layer is etched together with the Cu wiring, since the difference between the two etching rates is generally large, a desired pattern shape such as a step in the tapered portion is produced. It may not be obtained. For this reason, it is desirable to use a material having a small etching rate difference with the Cu wiring as the protective layer.
  • an object of the present invention is to prevent copper wiring from being oxidized, and more specifically, to provide a copper-based alloy sputtering target for forming a copper wiring protective layer that can effectively prevent oxidation of copper wiring even in a high temperature region.
  • the present invention provides a copper-based alloy sputtering target for forming a copper wiring protective layer, containing 4 mass% to 16 mass% tin, 4 mass% to 11 mass% aluminum, and the balance containing copper and inevitable impurities.
  • the sputtering target of the present invention is made of a copper-based alloy.
  • the sputtering target of the present invention is used for forming a protective layer on a copper wiring.
  • the copper wiring is a wiring of an electric circuit made of copper or a copper alloy, and is generally composed of a thin film layer formed by various thin film forming methods.
  • the copper alloy constituting the copper wiring include a copper-based alloy containing one or more elements selected from manganese, magnesium, bismuth, indium and the like as an alloy component. These alloy components can be contained in the copper alloy at a ratio of 0.01 atomic% to 20 atomic%.
  • the copper alloy is different from an alloy constituting a protective layer described later.
  • the sputtering target of the present invention contains 4% by mass to 16% by mass of tin, 4% by mass to 11% by mass of aluminum, and the remainder contains copper and inevitable impurities.
  • the sputtering target of the present invention preferably contains only tin and aluminum as constituent elements, except for copper and inevitable impurities. However, a small amount of other elements is allowed as long as the advantageous effects of the present invention are not impaired.
  • the ratio of tin contained in the sputtering target is preferably 4% by mass or more and 10% by mass or less, and preferably 5% by mass or more and 7% by mass or less. Is more preferable.
  • the proportion of aluminum contained in the sputtering target is preferably 4% by mass or more and 10% by mass or less, and more preferably 5% by mass or more and 9% by mass or less.
  • the ratio of the total amount of tin and aluminum contained in the sputtering target is preferably 8% by mass or more and 20% by mass or less, and more preferably 10% by mass or more and 16% by mass or less.
  • the ratio of tin and aluminum in the copper-based alloy is expressed as a mass ratio, and the value of Sn / Al is preferably 0.4 or more and 2.5 or less, and 0.5 or more and 1 More preferably, it is 4 or less.
  • the sputtering target of the present invention is characterized in that the volume resistivity of a protective layer of a copper wiring formed using the sputtering target decreases as the annealing temperature of the protective layer increases. For this reason, when a transparent conductive film such as ITO is formed on the protective layer, there is an advantageous effect that the contact resistance to the transparent conductive film can be reduced.
  • the aforementioned characteristics can be evaluated by, for example, forming a protective layer directly on the substrate using the sputtering target of the present invention and measuring the volume resistivity of the protective layer before and after annealing. Specifically, first, a protective layer is directly formed on a glass substrate using the sputtering target of the present invention.
  • the sputtering target of the present invention is characterized in that when a protective layer is formed using this, the volume resistivity R 2 is lower than the volume resistivity R 1 , that is, R 1 > R 2 .
  • the volume resistivity R 2 is preferably 85% or less, more preferably 80% or less, and even more preferably 75% or less with respect to the volume resistivity R 1 .
  • the reason why the volume resistivity of the protective layer decreases as the annealing temperature of the protective layer increases is that the intermetallic compound of copper and tin is precipitated in the copper base alloy by annealing, so that the pure copper component is relatively
  • a glass substrate used for measuring volume resistivity for example, EAGLE XG (Corning / glass for liquid crystal display, registered trademark) can be used.
  • the sputtering target of the present invention can be produced by various methods known in the art. For example, copper, tin and aluminum melted in a vacuum are cast and alloyed. Next, a sputtering target is manufactured using the obtained ingot. There is no restriction
  • a copper base alloy sputtering target can be obtained by sticking the obtained plate material to a backing plate, which is a sputtering jig, using a bonding material such as indium.
  • the copper-based alloy sputtering target includes the state of the sputtering target material before the sputtering target finishing process such as surface grinding or bonding.
  • copper wiring is formed on a substrate by various thin film forming methods using copper or a copper-based alloy as a wiring material.
  • the thin film forming method include sputtering, but are not limited thereto.
  • the substrate for example, a substrate made of a nonconductive material such as a glass substrate can be used. Or you may form a wiring material on this transparent conductive film in the glass substrate in which transparent conductive films, such as ITO, were formed in the surface.
  • the thickness of the copper wiring can be arbitrarily set according to the specific application, and can be set to, for example, 50 nm or more and 500 nm or less.
  • an adhesion layer may be formed between them.
  • the adhesion layer for example, when the substrate is a glass substrate, a layer made of titanium can be used.
  • a protective layer is formed on the copper wiring thus formed.
  • the protective layer is formed by sputtering using the sputtering target of the present invention.
  • the formed protective layer is made of a copper-based alloy having substantially the same composition as the sputtering target.
  • the thickness of the protective layer can be arbitrarily set according to a specific application, and can be set to, for example, 20 nm or more and 60 nm or less. By setting the thickness of the protective layer to 20 nm or more, it is possible to effectively prevent oxidation of the copper wiring to be protected. Moreover, the productivity of a protective layer can be prevented from being impaired by setting the thickness of the protective layer to 60 nm or less.
  • Example 1 Each copper, tin and aluminum ingot was precisely weighed so as to have the composition shown in Table 1 below. These ingots were put in a magnesia crucible and heated to melt in a vacuum. Casting was performed using the obtained molten metal to obtain an ingot made of a copper-based alloy. The obtained ingot was rolled and then processed to obtain a target having a diameter of 101.6 mm and a thickness of 5 mm.
  • “Cu-4Sn-4Al” means that the proportion of Sn contained in the copper-based alloy is 4 mass% and the proportion of Al is 4 mass%.
  • a glass substrate was mounted on a DC magnetron sputtering apparatus, and sputtering targets of titanium, copper, and the copper-based alloy obtained above were mounted. Sputtering is performed in this state, and a 15-nm-thick adhesion layer made of titanium, a 400-nm-thick copper wiring, and a 50-nm-thick protective layer are formed in this order on the glass substrate, and the wiring has three layers on the glass substrate.
  • a substrate was used.
  • the sputtering conditions were as follows.
  • Comparative Example 7 This comparative example is an example in which no protective layer was formed in Examples 1 to 9. Therefore, in this comparative example, the copper wiring is exposed.
  • the volume resistivity was measured by pressing a low resistivity meter (Loresta-HP / Mitsubishi Chemical Analytech Co., Ltd.) and a four-probe probe against the protective film layer on the outermost surface of the wiring board. . Moreover, the surface reflectance measured the value in wavelength 550nm using the ultraviolet visible spectrophotometer.
  • the volume of the entire three layers including the copper wiring portion having low resistance is obtained even when annealing is performed at a high temperature of 350 ° C. It can be seen that the increase in resistivity and the decrease in surface reflectance are small, and the oxidation resistance effect due to the formation of the outermost protective layer is high.
  • the wiring substrate of each comparative example when annealing is performed at a high temperature of 350 ° C., the volume resistivity increases and the surface reflectance decreases remarkably, and it can be seen that the copper wiring is oxidized.
  • Example 10 to 18 Using the target having the composition of Examples 1 to 9, a protective layer was formed directly on the glass substrate. The sputtering conditions were the same as in Examples 1 to 9, and the thickness of the protective layer was 400 nm. As the glass substrate, EAGLE XG (Corning / glass for liquid crystal display, registered trademark) was used.
  • a copper-based alloy sputtering target capable of effectively preventing copper wiring from being oxidized even in a high temperature region.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Physical Vapour Deposition (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 本発明の銅基合金スパッタリングターゲットは、スズを4質量%以上16質量%以下、及びアルミニウムを4質量%以上11質量%以下含み、残部が銅及び不可避不純物を含む。本発明のターゲットは、該ターゲットを使用してガラス基板上に直接形成された保護層のアニール前の室温(25℃)における体積抵抗率をRとし、前記保護層を大気雰囲気下において350℃で30分間にわたりアニールした後の体積抵抗率をR2としたとき、R>Rとなることが好適である。

Description

銅基合金スパッタリングターゲット
 本発明は、銅基合金スパッタリングターゲットに関する。
 液晶ディスプレイやプラズマディスプレイ等のフラットパネルディスプレイは、多数の薄膜トランジスタ(TFT)を有するものであり、その配線にはアルミニウムが用いられている場合が多い。近年ではフラットパネルディスプレイが大型化や高精細化しており、このことに起因して信号の高速化の要求が高まっている。その要求に対応すべく、TFTの配線の一層の低抵抗化が必要となる。
 配線の低抵抗化の観点から、配線材料としてアルミニウムよりも抵抗の低い金属である銅が用いられつつある。銅自体はアルミニウムよりも抵抗は低いものの、高温の大気や酸素を含む雰囲気に曝されると酸化されやすく、そのことに起因して高抵抗化してしまうという欠点がある。
 銅配線の酸化を防止する観点から、銅配線の表面に保護層を設ける方法が提案されている。例えば特許文献1には、Cr、Ti、V、Al、Ta、Co、Zr、Nb、Moを含み、残部が銅と不可避的不純物であるCu合金スパッタリングターゲットを用いて保護層を形成することが記載されている。特許文献2には、Niを含み、更にAl及び/又はTiを含み、残部がCuからなるCu合金を用いてCu配線保護層を形成することが記載されている。特許文献3には、Ni及びMgを含み、残部がCuからなるCu合金を用いてCu配線保護層を形成することが記載されている。
 特許文献4には、Zn、Ni及びMnを含み、残部がCuと不可避不純物とからなるスパッタリングターゲットを用いてCu配線の保護層を形成することが記載されている。特許文献5には、Al、Fe、Ni及びMnを含み、残部がCuと不可避不純物とからなるスパッタリングターゲットを用いてCu配線の保護層を形成することが記載されている。
 一方で、Mo基合金を用いて保護層を形成する方法も提案されている。例えば特許文献6には、Mo、Ni及びWを含み、残部が不可避的不純物からなる保護層が、350℃大気中でも耐酸化性を有することが記載されている。
特開2013-133489号公報 特開2014-105362号公報 特開2014-129596号公報 特開2014-114481号公報 特開2014-156621号公報 特開2014-199920号公報
 前述した特許文献1ないし5に記載の材料を用いれば、ある程度の温度範囲までであれば、銅配線が酸化されることを防止できる。しかし、フラットパネルディスプレイ等の製造プロセスの温度は今後一層高くなることが予想され、そのような高温領域、例えば250℃を超える高温領域では、前述した各特許文献に記載の材料を用いても、銅配線の酸化を防止することは困難である。一方、Mo基合金を保護層に用いると、該保護層をCu配線と一括でエッチングする際に、一般に両者のエッチング速度の差が大きいため、テーパー部に段差が生じるなど、所望のパターン形状が得られない場合がある。このため、保護層としては、Cu配線とのエッチング速度の差が少ない材料を用いることが望ましい。
 したがって、本発明の課題は銅配線の酸化の防止にあり、更に詳しくは、高温領域においても銅配線の酸化を効果的に防止し得る銅配線保護層形成用の銅基合金スパッタリングターゲットを提供することにある。
 本発明は、スズを4質量%以上16質量%以下、及びアルミニウムを4質量%以上11質量%以下含み、残部が銅及び不可避不純物を含む、銅配線保護層形成用の銅基合金スパッタリングターゲットを提供することで、前記課題を解決したものである。
 以下本発明を、その好ましい実施形態に基づき説明する。本発明のスパッタリングターゲットは銅基合金からなる。本発明のスパッタリングターゲットは、銅配線の上に保護層を形成するために使用されるものである。本発明において銅配線とは、銅又は銅合金からなる電気回路の配線のことであり、一般には各種の薄膜形成方法によって形成された薄膜層から構成されている。銅配線を構成する銅合金としては、合金成分としてマンガン、マグネシウム、ビスマス、インジウム等から選択される1種又は2種以上の元素を含む銅基合金が挙げられる。これらの合金成分は、銅合金中に0.01原子%以上20原子%以下の割合で含有させることができる。銅配線が銅合金からなる場合、該銅合金は、後述する保護層を構成する合金とは異種のものが用いられる。
 本発明のスパッタリングターゲットは、スズを4質量%以上16質量%以下、及びアルミニウムを4質量%以上11質量%以下含み、残部が銅及び不可避不純物を含むものである。本発明のスパッタリングターゲットは、銅及び不可避不純物を除けば、構成元素としてスズ及びアルミニウムのみを含むものであることが好ましい。しかし、本発明の有利な効果を損なわない範囲において、他元素が少量含まれていることは許容される。
 本発明のスパッタリングターゲットにスズ及びアルミニウムを組み合わせて含有させることで、該スパッタリングターゲットを用いて形成された保護層による銅配線の酸化が効果的に防止されることが、本発明者の検討の結果判明した。詳細には、スパッタリングターゲットに含まれるスズの割合を4質量%以上に設定し、かつアルミニウムの割合を4質量%以上に設定することで、保護層に起因する銅配線の耐酸化性を充分に高めることが可能となる。また、スパッタリングターゲットに含まれるスズの割合を16質量%以下に設定し、かつアルミニウムの割合を11質量%以下に設定することで、保護層と銅配線とを一括で同時にエッチングする際に、両者のエッチング速度差が小さくなり、所望の配線パターンをエッチングによって容易に形成することができる。
 上述した本発明の効果を一層顕著なものとする観点から、スパッタリングターゲットに含まれるスズの割合は4質量%以上10質量%以下であることが好ましく、5質量%以上7質量%以下であることが更に好ましい。一方、スパッタリングターゲットに含まれるアルミニウムの割合は4質量%以上10質量%以下であることが好ましく、5質量%以上9質量%以下であることが更に好ましい。更に、スパッタリングターゲットに含まれるスズ及びアルミニウムの合計量の割合は8質量%以上20質量%以下であることが好ましく、10質量%以上16質量%以下であることが更に好ましい。
 前記と同様の観点から、銅基合金におけるスズとアルミニウムとの比率は、質量比で表して、Sn/Alの値が0.4以上2.5以下であることが好ましく、0.5以上1.4以下であることが更に好ましい。
 本発明のスパッタリングターゲットは、これを用いて形成された銅配線の保護層の体積抵抗率が、該保護層のアニール温度の上昇に連れて低下するものであるという特徴を有する。このことに起因して、保護層の上にITOなどの透明導電膜を形成する場合、透明導電膜に対するコンタクト抵抗を低減できるという有利な効果が奏される。前述の特徴は、例えば本発明のスパッタリングターゲットを用いて基板上に直接保護層を形成し、該保護層のアニール前後での体積抵抗率を測定することで評価することができる。詳細には、まず本発明のスパッタリングターゲットを使用してガラス基板上に直接保護層を形成する。そして、前記保護層をアニールする前の室温(25℃)における前記保護層の体積抵抗率Rを測定し、前記保護層を350℃でアニールした後の前記保護層の体積抵抗率Rを測定して比較評価する。本発明のスパッタリングターゲットは、これを用いて保護層を形成すると前記体積抵抗率Rよりも前記体積抵抗率Rが低くなる、すなわちR>Rとなる特徴を有する。体積抵抗率Rは体積抵抗率Rに対して85%以下になることが好ましく、80%以下になることが更に好ましく、75%以下になることが一層好ましい。保護層の体積抵抗率が、該保護層のアニール温度の上昇に連れて低下する理由は、アニールによって銅基合金中に銅とスズの金属間化合物が析出し、そのことによって純銅成分が相対的に増加するからではないかと、本発明者は考えている。なお、この体積抵抗率の低下は、アニール温度の上昇に連れて漸次連続するものであることがより好ましい。アニールは、大気雰囲気下において、目的とするアニール温度を例えば30分間保持することで行う。アニールは、例えば室温から温度を徐々に上昇させることで行う。体積抵抗率の測定のために使用するガラス基板としては、例えばEAGLE XG(コーニング社/液晶ディスプレイ用ガラス、登録商標)等を用いることができる。
 本発明のスパッタリングターゲットは当該技術分野において公知の種々の方法で製造することができる。例えば真空中で溶融させた銅、スズ及びアルミニウムを鋳造して合金化させる。次に、得られた鋳塊を用いてスパッタリングターゲットを製造する。スパッタリングターゲットに加工する加工方法に特に制限はなく、例えば熱間鍛造でもよく、冷間鍛造でもよく、あるいは熱間圧延でもよい。また、ワイヤーカットで切り出し加工を行い、板材に形成してもよい。得られた板材を、スパッタリングの冶具であるバッキングプレートにインジウムなどのボンディング材を用いて貼り付けることで、銅基合金スパッタリングターゲットを得ることができる。なお本発明において、銅基合金スパッタリングターゲットとは、平面研削やボンディング等のスパッタリングターゲット仕上げ工程前のスパッタリングターゲット材の状態も包含する。
 次に、本発明のスパッタリングターゲットを用いて銅配線の保護層を形成する方法について説明する。まず基板上に、配線材である銅又は銅基合金を用い、各種の薄膜形成方法によって銅配線を成膜する。薄膜形成方法としては、例えばスパッタリングが挙げられるが、これに限られない。基板としては、例えばガラス基板等の非導電性材料からなる基板を用いることができる。あるいはITOなどの透明導電膜が表面に形成されたガラス基板における該透明導電膜上に配線材を形成してもよい。銅配線の厚みは、その具体的な用途に応じて任意に設定可能であり、例えば50nm以上500nm以下に設定することができる。基板と銅配線との密着性を高めることを目的として、両者間に密着層を形成してもよい。密着層としては、例えば基板がガラス基板である場合には、チタンからなる層を用いることができる。
 このようにして形成された銅配線の上に保護層を形成する。保護層の形成は、本発明のスパッタリングターゲットを用い、スパッタリングによって行う。形成された保護層は、スパッタリングターゲットと実質的に同組成の銅基合金からなるものである。保護層の厚みは、具体的な用途に応じて任意に設定可能であり、例えば20nm以上60nm以下に設定することができる。保護層の厚みを20nm以上に設定することで、保護の対象である銅配線の酸化を効果的に防止することができる。また、保護層の厚みを60nm以下に設定することで、保護層の生産性が損なわれないようにすることができる。
 以下、実施例により本発明を更に詳細に説明する。しかしながら本発明の範囲は、かかる実施例に制限されない。特に断らない限り、「%」は「質量%」を意味する。
 まず、本発明のスパッタリングターゲットを使用して形成した保護層の、銅配線に対する耐酸化効果を調べるため、以下の評価を行った。
  〔実施例1ないし9〕
 銅、スズ及びアルミニウムの各インゴットを、以下の表1に示す組成を有するように精秤した。これらのインゴットをマグネシア製のるつぼに入れ、真空中で加熱して溶融させた。得られた溶湯を用いて鋳造を行い銅基合金からなる鋳塊を得た。得られた鋳塊を圧延後、加工して直径101.6mmで、厚み5mmのターゲットを得た。なお表1中、例えば「Cu-4Sn-4Al」とあるのは、銅基合金に含まれるSnの割合が4質量%で、Alの割合が4質量%であることを意味する。
 DCマグネトロンスパッタ装置にガラス基板を装着するとともに、チタン、銅及び、前記で得られた銅基合金の各スパッタリングターゲットを装着した。この状態下でスパッタリングを行い、前記ガラス基板上に、チタンからなる厚み15nmの密着層、厚み400nmの銅配線、及び厚み50nmの保護層をこの順で形成しガラス基板上に3層を有する配線基板とした。スパッタリングの条件は、以下のとおりとした。
・スパッタ方式 :DCマグネトロンスパッタ
・排気装置 :ロータリーポンプ+クライオポンプ
・到達真空度 :2×10-5Pa以下
・Ar圧力 :0.5Pa
・基板温度 :室温
・スパッタ電力 :250W (電力密度3.2W/cm2
・使用基板 :EAGLE XG(コーニング社/液晶ディスプレイ用ガラス、登録商標
)50mm×50mm×0.7mmt
  〔比較例1ないし6〕
 実施例1ないし9で用いたターゲットに代えて、以下の表1に示す組成を有する銅基合金からなるターゲットを用いた。これ以外は実施例1ないし9と同様にして保護層を形成した。
  〔比較例7〕
 本比較例は、実施例1ないし9において保護層を形成しなかった例である。したがって、本比較例では、銅配線が露出した状態になっている。
  〔評価1〕
 実施例及び比較例で得られた前記の3層を有する配線基板について、アニール温度と体積抵抗率との関係、及びアニール温度と表面反射率との関係を調べた。具体的には、大気雰囲気下において、前記配線基板を加熱して温度を上昇させ、350℃で30分間にわたりその温度を保持して、その温度での前記配線基板の表面側からの体積抵抗率及び表面反射率を測定した。そして、25℃(すなわちアニール前)における体積抵抗率及び表面反射率を基準として、当該温度での体積抵抗率及び表面反射率の割合(%)を算出した(アニール後の値/アニール前の値×100)。アニール温度が350℃のときの結果を以下の表1に示す。
 体積抵抗率は、低抵抗率計(ロレスタ-HP/(株)三菱化学アナリテック製)と四探針プローブを用い、このプローブを前記配線基板最表面の保護膜層に押し当てることにより測定した。また、表面反射率は、紫外可視分光光度計を用い、波長550nmにおける値を測定した。
Figure JPOXMLDOC01-appb-T000001
 表1に示す結果から明らかなとおり、実施例で得られた配線基板においては、350℃という高温でアニールを行った場合であっても、低抵抗である銅配線部分を含む3層全体の体積抵抗率の上昇及び表面反射率の減少が小さく、最表層の保護層の形成に起因する耐酸化効果が高いことが判る。これに対して、各比較例の配線基板においては、350℃という高温でアニールを行うと、体積抵抗率の上昇及び表面反射率の減少が著しくなり、銅配線が酸化されていることが判る。
 次に、保護層のアニール温度上昇に伴う体積抵抗率の変化を調べるため、以下の評価を行った。
  〔実施例10ないし18〕
 実施例1ないし9の組成を有するターゲットを使用して、ガラス基板上に直接保護層を形成した。スパッタ条件は実施例1ないし9と同様にし、保護層の厚みは400nmとした。ガラス基板はEAGLE XG(コーニング社/液晶ディスプレイ用ガラス、登録商標)を使用した。
  〔比較例8ないし13〕
 実施例10ないし18で用いたターゲットに代えて、比較例1ないし6の組成を有するターゲットを用いた。これ以外は実施例10ないし18と同様にしてガラス基板上に直接保護層を形成した。
  〔評価2〕
 実施例及び比較例で得られた保護層付き基板について、アニール温度と体積抵抗率との関係を、上述の評価1と同様の手順で調べた。アニール温度が350℃のときの結果を以下の表2に示す。
Figure JPOXMLDOC01-appb-T000002
 表2に示す結果から明らかなとおり、実施例10ないし18で得られた保護層付き基板においては、アニール前に比べて、アニール温度が350℃のときに、体積抵抗率が低下していることが判る。これに対して、比較例11ないし13の保護層付き基板においては、アニール前に比べて、アニール温度が350℃のときでも体積抵抗率に大きな変化は観察されない。また、比較例8ないし10の保護層付き基板においては、アニール温度が350℃のときに、若干体積抵抗率の低下が見られる。しかし、比較例1ないし3の結果から判るように銅配線への耐酸化効果は十分には得られない。
 本発明によれば、高温領域においても銅配線の酸化を効果的に防止し得る銅基合金スパッタリングターゲットが提供される。

Claims (7)

  1.  スズを4質量%以上16質量%以下、及びアルミニウムを4質量%以上11質量%以下含み、残部が銅及び不可避不純物を含む、銅配線保護層形成用の銅基合金スパッタリングターゲット。
  2.  前記銅基合金スパッタリングターゲットを使用してガラス基板上に直接形成された保護層のアニール前の室温(25℃)における体積抵抗率をRとし、前記保護層を大気雰囲気下において350℃で30分間にわたりアニールした後の体積抵抗率をR2としたとき、R>Rとなる請求項1に記載の銅基合金スパッタリングターゲット。
  3.  前記体積抵抗率Rが前記体積抵抗率Rの85%以下である請求項2に記載の銅基合金スパッタリングターゲット。
  4.  スズ及びアルミニウムの合計量の割合が8質量%以上20質量%以下である請求項1ないし3のいずれか一項に記載の銅基合金スパッタリングターゲット。
  5.  Sn/Alの質量比が0.4以上2.5以下である請求項1ないし4のいずれか一項に記載の銅基合金スパッタリングターゲット。
  6.  銅及び不可避不純物を除き、構成元素としてスズ及びアルミニウムのみを含む請求項1ないし5のいずれか一項に記載の銅基合金スパッタリングターゲット。
  7. スズを4質量%以上16質量%以下、及びアルミニウムを4質量%以上11質量%以下含み、残部が銅及び不可避不純物を含む、銅配線保護膜。
     
PCT/JP2015/075916 2015-02-19 2015-09-11 銅基合金スパッタリングターゲット WO2016132578A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2016507945A JP6033493B1 (ja) 2015-02-19 2015-09-11 銅基合金スパッタリングターゲット
KR1020167009746A KR20170118586A (ko) 2015-02-19 2015-09-11 구리 기반 합금 스퍼터링 타겟
CN201580002257.3A CN106103792A (zh) 2015-02-19 2015-09-11 铜基合金溅射靶

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015031022 2015-02-19
JP2015-031022 2015-02-19

Publications (1)

Publication Number Publication Date
WO2016132578A1 true WO2016132578A1 (ja) 2016-08-25

Family

ID=56692116

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/075916 WO2016132578A1 (ja) 2015-02-19 2015-09-11 銅基合金スパッタリングターゲット

Country Status (5)

Country Link
JP (1) JP6033493B1 (ja)
KR (1) KR20170118586A (ja)
CN (1) CN106103792A (ja)
TW (1) TW201631168A (ja)
WO (1) WO2016132578A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019093348A1 (ja) * 2017-11-09 2019-05-16 三井金属鉱業株式会社 配線構造及びターゲット材

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003064722A1 (fr) * 2002-01-30 2003-08-07 Nikko Materials Company, Limited Cible de pulverisation d'alliage de cuivre et procede de fabrication de cette cible
US20050285273A1 (en) * 2002-11-21 2005-12-29 Nikko Materials Co., Ltd. Copper alloy sputtering target and semiconductor element wiring
JP2011035347A (ja) * 2009-08-06 2011-02-17 Fujitsu Semiconductor Ltd 半導体装置の製造方法
JP2014156621A (ja) * 2013-02-14 2014-08-28 Mitsubishi Materials Corp 保護膜形成用スパッタリングターゲットおよび積層配線膜

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005021828A2 (en) * 2003-08-21 2005-03-10 Honeywell International Inc. Copper-containing pvd targets and methods for their manufacture

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003064722A1 (fr) * 2002-01-30 2003-08-07 Nikko Materials Company, Limited Cible de pulverisation d'alliage de cuivre et procede de fabrication de cette cible
US20050285273A1 (en) * 2002-11-21 2005-12-29 Nikko Materials Co., Ltd. Copper alloy sputtering target and semiconductor element wiring
JP2011035347A (ja) * 2009-08-06 2011-02-17 Fujitsu Semiconductor Ltd 半導体装置の製造方法
JP2014156621A (ja) * 2013-02-14 2014-08-28 Mitsubishi Materials Corp 保護膜形成用スパッタリングターゲットおよび積層配線膜

Also Published As

Publication number Publication date
KR20170118586A (ko) 2017-10-25
CN106103792A (zh) 2016-11-09
JP6033493B1 (ja) 2016-11-30
TW201631168A (zh) 2016-09-01
JPWO2016132578A1 (ja) 2017-04-27

Similar Documents

Publication Publication Date Title
KR102118816B1 (ko) 플랫 패널 디스플레이용 배선막 형성용 스퍼터링 타깃
TWI697572B (zh) Ag合金膜及其製造方法,Ag合金濺鍍靶以及層合膜
JP2010103331A (ja) 薄膜トランジスター用配線膜形成用スパッタリングターゲット
KR101854009B1 (ko) 도전성 막 형성용 은 합금 스퍼터링 타겟 및 그 제조 방법
WO2012137461A1 (ja) 導電性膜形成用銀合金スパッタリングターゲットおよびその製造方法
TW202011420A (zh) 層合膜,及Ag合金濺鍍靶
JP2004043868A (ja) 薄膜形成用スパッタリングターゲット材及びその製造方法
JP2022008503A (ja) 積層膜、及び、Ag合金スパッタリングターゲット
JP2017066519A (ja) 電子部品用積層配線膜および被覆層形成用スパッタリングターゲット材
WO2019221257A1 (ja) 積層膜、及び、Ag合金スパッタリングターゲット
WO2014021173A1 (ja) Cu合金薄膜形成用スパッタリングターゲットおよびその製造方法
TWI654323B (zh) 銅合金濺鍍靶材及銅合金濺鍍靶材之製造方法
KR20160112995A (ko) 전자 부품용 적층 배선막 및 피복층 형성용 스퍼터링 타깃재
JP5927744B2 (ja) Ag合金導電膜及び膜形成用スパッタリングターゲット
JP6033493B1 (ja) 銅基合金スパッタリングターゲット
JP6250614B2 (ja) Cu積層膜、およびCu合金スパッタリングターゲット
JP6380837B2 (ja) 被覆層形成用スパッタリングターゲット材およびその製造方法
WO2016043183A1 (ja) Ag合金スパッタリングターゲット、Ag合金スパッタリングターゲットの製造方法、Ag合金膜およびAg合金膜の製造方法
JP6292466B2 (ja) 金属薄膜および金属薄膜形成用Mo合金スパッタリングターゲット材
JP2019131850A (ja) 積層膜、及び、Ag合金スパッタリングターゲット
WO2020070824A1 (ja) 積層膜、及び、Ag合金スパッタリングターゲット
JP4062599B2 (ja) 表示装置用Ag合金膜、平面表示装置およびAg合金膜形成用スパッタリングターゲット材
JP3410278B2 (ja) 液晶ディスプレイ用Al系ターゲット材およびその製造方法
KR102197979B1 (ko) 구리 합금 스퍼터링 타깃
US20050238527A1 (en) Silver alloy film, flat panel display, and sputtering-target material used for forming the silver alloy film

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2016507945

Country of ref document: JP

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 20167009746

Country of ref document: KR

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15882679

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15882679

Country of ref document: EP

Kind code of ref document: A1