WO2016021057A1 - 半導体光素子及び半導体光素子の製造方法 - Google Patents

半導体光素子及び半導体光素子の製造方法 Download PDF

Info

Publication number
WO2016021057A1
WO2016021057A1 PCT/JP2014/071060 JP2014071060W WO2016021057A1 WO 2016021057 A1 WO2016021057 A1 WO 2016021057A1 JP 2014071060 W JP2014071060 W JP 2014071060W WO 2016021057 A1 WO2016021057 A1 WO 2016021057A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
single crystal
semiconductor optical
optical device
light emitting
Prior art date
Application number
PCT/JP2014/071060
Other languages
English (en)
French (fr)
Inventor
忠嗣 奥村
和樹 谷
Original Assignee
株式会社日立製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立製作所 filed Critical 株式会社日立製作所
Priority to PCT/JP2014/071060 priority Critical patent/WO2016021057A1/ja
Publication of WO2016021057A1 publication Critical patent/WO2016021057A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/32Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures

Definitions

  • the present invention relates to a semiconductor optical device using a group IV element and a method for manufacturing the semiconductor optical device.
  • Laser diodes using compound semiconductors such as III-V and II-VI groups are used for transmission and reception of light in this optical communication.
  • silicon-based LSIs information processing and storage processing are performed on silicon-based LSIs, and short-distance optical wiring between silicon chips and within chips is realized with optical elements using group IV elements such as silicon.
  • This research field is called silicon photonics. This is a technique for producing an optical element using a silicon line that is widely spread and technically refined worldwide.
  • silicon lines are producing LSIs (Large Scale Integration, abbreviated large-scale integrated circuits) based on CMOS (Complementary Metal-Oxide-Semiconductor, complementary MOS transistors). Is considered to realize a photonics-electronics fusion circuit technology that integrates an optical circuit of silicon photonics as described above with a CMOS circuit.
  • silicon and germanium in a bulk state are indirect transition semiconductors, it is generally known that these have extremely low luminous efficiency. For this reason, in silicon photonics, obtaining a light emitting element capable of obtaining sufficient light emission efficiency as a light source is the most challenging task.
  • Patent Document 1 the Ge epitaxial layer 6 directly epitaxially grown on the Si wafer 4 is annealed at a predetermined temperature, so that tensile stress is applied to each Ge epi layer 6 due to the difference in thermal expansion coefficient between silicon and germanium.
  • a photodetector 2 that is adapted to be introduced is disclosed.
  • Patent Document 2 utilizes the fact that the energy gap between the L point of germanium (the bottom of the conduction band) and the ⁇ point (a point indicating direct transition energy) is as small as 0.136 eV, and is formed by epitaxial growth of Ge. By introducing an extension strain of about 0.25% into the layer 8, even if it is not completely a direct transition, carriers are injected into the highly doped n + -type Ge layer 8, so A laser diode capable of emitting light by direct transition recombination with a hole is disclosed.
  • Patent Documents 1 and 2 since germanium of the light emitting layer is directly epitaxially grown on silicon, a large number of crystal defects are generated at the interface between silicon and the germanium light emitting layer, and the light emission efficiency of the germanium light emitting layer is lowered. There is a problem of doing.
  • Patent Document 3 discloses a light emitting device in which bond elongation is applied to an active layer of silicon so that electrons and holes are recombined to emit light.
  • Patent Document 4 discloses a light-emitting element in which laser oscillation is performed by the Purcell effect by strongly confining light in the core 11 that is a germanium layer.
  • Non-Patent Document 2 discloses a vertical LED element produced by epitaxially growing a germanium layer on a silicon substrate.
  • Non-Patent Document 2 the amount of tensile strain introduced into the germanium light-emitting layer is about 0.2%, which is insufficient for direct transition of germanium.
  • the Ge-on-SiLED element of Non-Patent Document 2 has a vertical structure as described above, and an n-type electrode is provided on the upper surface of the germanium light-emitting layer. It is impossible in terms of design to provide a layer for introducing the light directly on the upper surface of the germanium light-emitting layer. Further, an n-type electrode and a p + Si (100) substrate are provided on the upper surface and the lower surface of the germanium light emitting layer, respectively, and there is a large overlap between the light propagating in the germanium light emitting layer. Optical loss increases due to free carrier absorption due to doping components in the substrate.
  • the conduction band energy is designed so that the cladding layer is higher than the active layer, and the valence band energy is higher in the active layer than in the cladding layer.
  • the conduction band energy of silicon is lower than the conduction band energy of germanium. This makes it difficult to confine electrons.
  • the semiconductor optical device it is required to increase the emission intensity.
  • the emission intensity since there are many crystal defects that cause a decrease in the emission intensity in the vicinity of the interface with the silicon substrate, from the viewpoint of suppressing crystal defects in the light emitting layer, the silicon substrate, the light emitting layer, and It is desirable to increase the film thickness between.
  • the silicon substrate absorbs light having a wavelength emitted from the germanium light emitting layer. Without optical loss.
  • silicon since silicon has a lower refractive index than germanium, the silicon substrate totally reflects light from the germanium light-emitting layer and exhibits an excellent light confinement function.
  • the thickness of the layer between the germanium light-emitting layer and the silicon substrate increases, a part of the light emitted from the germanium light-emitting layer is absorbed before reaching the silicon substrate, and the light emission efficiency decreases.
  • the light confinement function by the silicon substrate cannot be sufficiently obtained because the germanium light emitting layer is isolated from the silicon substrate.
  • the light emission efficiency is reduced due to non-radiative recombination due to crystal defects in the light emitting layer, and light loss due to free carrier absorption in the device is suppressed. It is necessary to suppress light absorption inside the device and to have a good light confinement structure.
  • an object of the present invention is to solve the above-described problems and provide a semiconductor optical device capable of emitting light with high efficiency using a light emitting layer made of a group IV semiconductor.
  • a first conductive material comprising a silicon substrate made of single crystal silicon and a single crystal material provided on the silicon substrate and containing a group IV element.
  • a buffer layer having a type, a well layer having a second conductivity type provided on the buffer layer and made of a first group IV single crystal material, and a second IV provided on the well layer.
  • a light-emitting layer made of a group single crystal material, a first diffusion layer having a third conductivity type provided on the well layer, and a fourth conductivity type having a fourth conductivity type provided on the well layer.
  • a semiconductor optical device is provided.
  • a buffer layer having a first conductivity type made of a single crystal material containing a group IV element is provided on a silicon substrate made of single crystal silicon.
  • the present invention it is possible to provide a semiconductor optical device capable of emitting light with high efficiency using a light emitting layer made of a group IV semiconductor.
  • FIG. 1 is a schematic plan view of a semiconductor optical device according to a first embodiment.
  • FIG. 1B is a sectional view taken along line AA in FIG. 1A.
  • 1B is a sectional view taken along line BB in FIG. 1A.
  • FIG. It is a plane schematic diagram for demonstrating the manufacturing process of the semiconductor optical element concerning 1st Embodiment.
  • FIG. 2B is a sectional view taken along line AA in FIG. 2A.
  • FIG. 2B is a sectional view taken along line BB in FIG. 2A.
  • FIG. 3B is a sectional view taken along line AA in FIG. 3A.
  • FIG. 3B is a sectional view taken along line BB in FIG. 3A. It is a plane schematic diagram for demonstrating the manufacturing process of the semiconductor optical element concerning 1st Embodiment.
  • FIG. 4B is a sectional view taken along line AA in FIG. 4A.
  • FIG. 4B is a sectional view taken along line BB in FIG. 4A.
  • It is a plane schematic diagram of the semiconductor optical element which concerns on 2nd Embodiment.
  • It is the sectional view on the AA line of FIG. 5A.
  • FIG. 5B is a sectional view taken along line BB in FIG. 5A.
  • FIG. 6B is a sectional view taken along line AA in FIG. 6A.
  • FIG. 6B is a sectional view taken along line BB in FIG. 6A.
  • FIG. 6 is a schematic plan view of a semiconductor optical device according to a fourth embodiment. It is the sectional view on the AA line of FIG. 7A. It is the BB sectional view taken on the line of FIG. 7A.
  • a structure of a Fabry-Perot (FP) germanium laser diode manufactured by a method that can be easily formed using a normal silicon process and a manufacturing method thereof will be described.
  • FIG. 1A is a schematic plan view of the semiconductor optical device according to the first embodiment
  • FIG. 1B is a cross-sectional view taken along line AA in FIG. 1A
  • FIG. 1C is a cross-sectional view taken along line BB in FIG. 1A. It is.
  • the semiconductor optical device 100 includes a silicon-on-insulator (hereinafter, referred to as “silicon-on-insulator”) on a silicon substrate 1 made of single-crystal silicon via a BOX layer 2 as a buried oxide film made of silicon dioxide (Buried-Oxide).
  • a layer 3 abbreviated as SOI
  • a buffer layer 4 having a first conductivity type and a well layer 5 having a second conductivity type are stacked in this order.
  • a BOX layer 2 is formed on the lower surface as well as the upper surface.
  • the well layer 5 has a convex shape with a central region protruding, and a p-type diffusion layer 6 having a third conductivity type and an n having a fourth conductivity type so as to face each other with the protruding portion interposed therebetween.
  • a mold diffusion layer 7 is provided on the well layer 5.
  • a light emitting layer 9 is provided on the protruding portion of the well layer 5, and a silicon nitride layer 8 is provided so as to cover the light emitting layer 9.
  • a TiN electrode 11 and an Al electrode 12 are stacked in this order on the p-type diffusion layer 6 and the n-type diffusion layer 7, respectively.
  • the region excluding the formation region of the TiN electrode 11 and Al electrode 12 the upper surface and side surfaces of the silicon nitride layer 8, the SOI layer 3, the buffer layer 4, and the well layer 5, a silicon dioxide layer 10 is provided on the side surface of the laminate composed of the p-type diffusion layer 6 and the n-type diffusion layer 7.
  • the buffer layer 4 is a layer that relaxes the lattice constant mismatch between the light emitting layer 9 and silicon to reduce crystal defects in the light emitting layer, and also serves as a light confinement layer for light from the light emitting layer 9. It is composed of a single crystal material containing a group IV element.
  • the buffer layer 4 has a first conductivity type doped with a low p-type concentration of about 1 ⁇ 10 17 cm ⁇ 3 and is a germanium layer made of single-crystal germanium or a mixed crystal of silicon and germanium.
  • a single layer structure of a silicon / germanium layer made of silicon / germanium may be used, or a stacked structure of a silicon / germanium layer and a germanium layer may be used.
  • the well layer 5 is a layer that functions as an optical confinement layer together with the buffer layer 4, and is composed of a first group IV single crystal material.
  • germanium such as single crystal germanium or germanium tin which is a mixed crystal of germanium and tin is used.
  • the well layer 5 has a second conductivity type in which the first group IV single crystal material is doped to a low concentration n-type of about 1 ⁇ 10 17 cm ⁇ 3 .
  • the p-type diffusion layer 6 and the n-type diffusion layer 7 are layers for injecting holes and electrons into the light emitting layer 9.
  • the p-type diffusion layer 6 is a first diffusion layer having a third conductivity type in which, for example, BF 2 ions are implanted at a high concentration of about 1 ⁇ 10 15 / cm 2 into the first group IV single crystal material.
  • the n-type diffusion layer 7 is a second diffusion layer having a fourth conductivity type in which, for example, P ions are implanted into the first group IV single crystal material at a high concentration of about 1 ⁇ 10 15 / cm 2. It is.
  • the light emitting layer 9 is a layer that emits light by combining injected electrons and holes, and is made of a second group IV single crystal material.
  • the light emitting layer 9 is formed in a thin line shape, and light is distributed and propagated in the light emitting layer 9, the well layer 5 and the buffer layer 4 along the extending direction of the light emitting layer 9.
  • germanium or germanium tin is used as the second group IV single crystal material constituting the light emitting layer 9.
  • the silicon nitride layer 8 is a stressor that applies stress to the light emitting layer 9.
  • the light emitting layer 9 is introduced with an extension strain in a predetermined direction by the stress applied from the silicon nitride layer 8, and the second group IV single crystal material constituting the light emitting layer 9 has a lattice spacing in the extension direction. Is larger than the lattice spacing of the first group IV single crystal material constituting the well layer 5.
  • this region changes from the indirect transition type to the direct transition type and functions as a light emitting layer. Details will be described later.
  • the threading dislocation density of the light emitting layer 9 is preferably 10 7 cm ⁇ 2 or less. By setting the threading dislocation density of the light emitting layer 9 to 10 7 cm ⁇ 2 or less, non-radiative recombination in the light emitting layer 9 can be suppressed, and high luminous efficiency can be obtained. Details will be described later.
  • the thickness from the lower surface of the buffer layer 4 to the lower surface of the light emitting layer 9 is preferably approximately 0.7 ⁇ m or more and 5 ⁇ m or less.
  • Both end surfaces of the light emitting layer 9, the well layer 5 and the buffer layer 4 are processed into vertical mirrors, which also serve as Fabry-Perot type optical resonators.
  • a first dielectric such as GeO 2 may be interposed between the silicon nitride layer 8 and the light emitting layer 9.
  • the first dielectric is made of any one of GeO 2 , SiO 2 , Al 2 O 3 , TiO 2 , HfO 2 , ZrO 2 , SiON, or a combination thereof.
  • the interface state density existing at the interface between the first dielectric and the light emitting layer 9 is preferably 10 12 cm ⁇ 2 or less.
  • the interface state density at the interface between the light emitting layer 9 and the first dielectric is 10 12 cm ⁇ 2 or less, non-radiative recombination of carriers generated on the surface of the light emitting layer 9 is suppressed, and light emission efficiency is improved. To do.
  • FIGS. 3A to 3C, and FIGS. 4A to 4C are schematic plan views for explaining a manufacturing process of the semiconductor optical device 100 according to the first embodiment.
  • FIGS. 4B is a cross-sectional view taken along line AA in FIGS. 2A, 3A, and 4A, respectively.
  • FIGS. 2C, 3C, and 4C are cross-sectional views taken along line BB in FIGS. 2A, 3A, and 4A, respectively. It is.
  • a BOX layer 2 having a thickness of 2000 nm is formed as a supporting substrate on one surface of a silicon substrate 1 on the upper surface and the lower surface via the BOX layer 2.
  • An SOI substrate on which the SOI layer 3 was laminated was prepared.
  • the SOI layer 3 used in this example had a (100) plane on the surface, and the initial film thickness was 20 nm.
  • an SOI substrate is used as the support substrate.
  • a silicon substrate may be used as the support substrate, and necessary layers may be appropriately formed later.
  • a BOX layer 2 having the same thickness as 2000 nm formed on the upper surface of the silicon substrate 1 is also formed on the lower surface of the silicon substrate 1, so that both sides of the silicon substrate 1 are formed on both sides.
  • a strong compressive stress is applied from the BOX layer 2, and the warpage of the entire wafer is reduced or prevented.
  • the BOX layer 2 exposed on the lower surface side is easily lost during a cleaning process and a wet etching process described later.
  • the BOX layer 2 disappears, the entire wafer warps, for example, the wafer cannot be attracted to the electrostatic chuck.
  • a p-type single crystal germanium buffer layer 4 (film thickness 800 nm, carrier concentration 1 ⁇ 10 17). the cm of about -3) was epitaxially grown at a temperature of 350 ° C. or higher 550 ° C. or less.
  • the temperature during epitaxial growth was set to 350 ° C. or higher, the raw material components can be sufficiently decomposed, and good epitaxial growth can be performed.
  • the temperature during growth exceeds 550 ° C., the resulting layer tends to be island-shaped, and a uniform single crystal germanium layer may not be formed.
  • the single crystal germanium buffer layer 4 was heat-treated at a temperature of 650 ° C. or higher and 950 ° C. or lower.
  • the unevenness present on the surface of the single crystal germanium buffer layer 4 can be planarized.
  • the heat treatment temperature exceeds 950 ° C., the single crystal germanium buffer layer 4 itself is thermally decomposed, which may deteriorate the surface state.
  • germanium as the first group IV single crystal material is epitaxially grown on the single crystal germanium buffer layer 4 at a temperature of 600 ° C. or higher and 950 ° C. or lower to form a well layer having the second conductivity type.
  • an n-type single crystal germanium well formation layer 5a (film thickness: 200 nm, carrier concentration: about 1 ⁇ 10 17 cm ⁇ 3 ) was formed.
  • the single crystal germanium well formation layer 5a is a layer in the process before the single crystal germanium well formation layer 5 shown in FIG. 1 is formed. In FIGS. 3A, 3B, and 3C, It is a layer indicated by reference numeral 5a.
  • the single crystal germanium / well formation layer 5a has a base layer mainly composed of the same germanium as the single crystal germanium / well formation layer 5a, and is not affected by the base layer. Epitaxial growth can be performed in an optimum temperature range of 600 ° C. or higher. For this reason, a favorable single crystal germanium layer can be formed. If the temperature during epitaxial growth exceeds 950 ° C., the raw material component gas becomes too high, and stable epitaxial growth may not be possible.
  • the single crystal germanium buffer layer 4 and the single crystal germanium well formation layer 5a were subjected to an elongation strain of about 0.2% due to a difference in thermal expansion coefficient from the underlying silicon substrate 1. .
  • the layer of germanium on the silicon substrate 1 are epitaxially grown, due to the difference in lattice constant between silicon, crystal defects occur called threading dislocations, generally, in the region near the interface between silicon and germanium, 1 ⁇ 10 8 A threading dislocation density of about cm -2 occurs. By this threading transition, non-radiative recombination increases and the luminous efficiency decreases.
  • the threading dislocation density in the region near the interface with silicon was about 1 ⁇ 10 8 cm ⁇ 2 , but the formation of the single crystal germanium well formed with the single crystal germanium buffer layer 4 interposed therebetween. In the layer 5a, the threading dislocation density decreased to 1 ⁇ 10 6 cm ⁇ 2 or less.
  • the resist is left only in a desired region by mask exposure by photolithography, and then anisotropic dry etching is performed, so that the SOI layer 3, the single crystal germanium buffer layer 4, the single layer are formed.
  • the crystalline germanium well forming layer 5a was processed into a mesa shape.
  • the SOI layer 3, the single crystal germanium buffer layer 4, and the single crystal germanium well formation layer 5a are separated into island shapes (mesa shape).
  • the end surfaces of the SOI layer 3, the single crystal germanium buffer layer 4, and the single crystal germanium well formation layer 5a are processed vertically, so that after the device is completed, the end surfaces function as a mirror that reflects light.
  • a step having a height smaller than the film thickness of the single crystal germanium well formation layer 5a was formed and processed into a shape having a protrusion at the center as shown in FIG. 3B.
  • the single crystal germanium buffer layer 4 and the single crystal germanium well layer 5 described later also serve as an optical confinement layer after the device is completed
  • the single crystal germanium buffer layer 4 and the single crystal germanium well layer 5 are used in this embodiment. Is designed to be a thin-line optical resonator. At this time, it is necessary to design the height and width of the fine line shape so that the light propagates through the single crystal germanium well layer 5 processed on the fine line.
  • the single crystal germanium well layer 5 is designed in a ring shape so that the single crystal germanium buffer layer 4 and the single crystal germanium well layer 5 are formed at the end face of the optical waveguide after the device is completed. It is also possible to fabricate a ring type laser that uses a ring type optical confinement layer without loss due to reflection.
  • an impurity was implanted into a desired region of the single crystal germanium well formation layer 5a by ion implantation.
  • BF 2 ions are implanted at a dose of 1 ⁇ 10 15 / cm 2.
  • the p-type diffusion layer 6 (first diffusion layer) having the third conductivity type was formed in the single crystal germanium well formation layer 5a.
  • the resist is left only in a desired region of the single crystal germanium well formation layer 5a by resist patterning using photolithography, and P ions are dosed at a dose of 1 ⁇ 10 15 / cm 2 . Ions were implanted to form the n-type diffusion layer 7 (second diffusion layer) having the fourth conductivity type in the single crystal germanium well formation layer 5a.
  • the single crystal germanium well forming layer 5a in the ion implanted region is amorphized and the crystallinity is deteriorated. For this reason, in the ion implantation process, only the upper layer portion of the single crystal germanium well forming layer 5a for forming the p-type diffusion layer 6 and the n-type diffusion layer 7 is made amorphous, and the single crystal germanium in the region below it is made amorphous.
  • ion implantation was performed by adjusting conditions such as an acceleration voltage during ion implantation so that crystalline germanium remains.
  • the acceleration voltage for ion implantation is set too high, all regions of the single crystal germanium well forming layer 5a and the single crystal germanium buffer layer 4 are made amorphous in the ion implanted region. Even if it is applied, single crystallinity is not recovered, and there is a problem that it becomes polycrystalline.
  • the ion implantation conditions are adjusted so that only the upper layer portion of the single crystal germanium well forming layer 5a is made amorphous, the single crystal germanium well forming layer 5a in the lower region, etc. The crystallinity is restored by a subsequent activation heat treatment or the like. From the viewpoint of suppressing an increase in resistance between the p-type diffusion layer 6 and the n-type diffusion layer 7, it is important that the single crystal germanium well forming layer 5 a has single crystallinity.
  • the laminated body after the ion implantation at 600 ° C. in a nitrogen atmosphere was annealed to activate the impurities and simultaneously restore the crystallinity of the single crystal germanium well forming layer 5a.
  • the laminated body was subjected to a cleaning step, and a silicon nitride layer was deposited on the single crystal germanium well forming layer 5a by CVD or the like. Then, by resist patterning using photolithography, the resist is left only in a desired region of the silicon nitride layer, and anisotropic dry etching is performed, whereby the silicon nitride layer as the stressor shown in FIGS. 4A, 4B, and 4C. 8 was formed.
  • the silicon nitride layer 8 applies stress to a part of the single crystal germanium well forming layer 5a to apply an extension strain. As shown in FIGS. 4B and 4C, the silicon nitride layer 8 Is provided in the vicinity of the single crystal germanium well forming layer 5a, so that an extension strain can be efficiently applied to the single crystal germanium well forming layer 5a.
  • 2% elongation strain in a predetermined direction was applied to the region of the single crystal germanium well formation layer 5a provided with the silicon nitride layer 8 due to the stress from the silicon nitride layer 8.
  • the light emitting layer 9 was formed.
  • the region to which the extension strain was applied changed from the indirect transition type to the direct transition type, and the emission intensity was improved.
  • a region obtained by removing the light emitting layer 9, the p-type diffusion layer 6 and the n-type diffusion layer 7 from the single crystal germanium well forming layer 5a is a well layer having the second conductivity type.
  • the single crystal germanium well layer 5 was obtained.
  • the single crystal germanium buffer layer 4 is p-type, and the single crystal germanium well layer 5 formed from the single crystal germanium well formation layer 5a is n-type, but the single crystal germanium buffer layer 4 Since the electrical polarity of the single crystal germanium well layer 5 is different, the single crystal germanium buffer layer 4 and the single crystal germanium well layer 5 can be electrically separated.
  • the second group IV single crystal material constituting the region where the extension strain is introduced has a lattice spacing in the extension direction that is greater than the lattice spacing of the first group IV single crystal material constituting the single crystal germanium well layer 5. It is getting bigger.
  • the single crystal germanium well layer 5 to which no extension strain is applied is a region having a relatively short emission wavelength and a low refractive index as compared with the light emitting layer 9 to which the extension strain is applied.
  • Such a single crystal germanium well layer 5 is provided between the light emitting layer 9 and the silicon substrate 1 together with the single crystal germanium buffer layer 4, so that the region from the light emitting layer 9 to the silicon substrate 1 is provided. Therefore, excellent light emission efficiency can be realized.
  • the band gap energy is smaller in the region to which the extension strain is applied than when the extension strain is not applied. For this reason, the light emitting layer 9 has a band gap energy smaller than that of the single crystal germanium well layer 5, carriers (electrons and holes) are easily confined in the light emitting layer 9, and recombination efficiency. Is increased.
  • the single crystal germanium buffer layer 4 has a doping concentration as low as about 10 17 cm ⁇ 3, and carriers are moved only in a very narrow region between the p-type diffusion layer 6 and the n-type diffusion layer 7. Further, free carrier absorption in the single crystal germanium buffer layer 4 is suppressed, and excellent luminous efficiency with little optical loss can be obtained.
  • the single crystal germanium buffer layer 4 is formed between the silicon substrate 1 and the light emitting layer 9, and the film thickness between the silicon substrate 1 and the light emitting layer 9 is secured, the light emitting layer
  • the threading transition density at 9 can be reduced, and high luminous efficiency can be obtained.
  • it is desirable that the threading transition density is 1 ⁇ 10 7 cm ⁇ 2 or less.
  • the silicon nitride layer 8 is directly provided on the surface of the single crystal germanium well forming layer 5a after anisotropic dry etching, an interface state of 10 13 cm ⁇ 2 or more may be generated at the interface with the silicon nitride layer 8. is there. Therefore, before the silicon nitride layer 8 was formed, the surface of the single crystal germanium well forming layer 5a was heat-treated and oxidized to form germanium dioxide on the surface, and the surface was passivated.
  • the interface state with the silicon nitride layer 8 can be reduced to 10 12 cm ⁇ 2 or less. Non-radiative recombination is suppressed, and luminous efficiency can be improved.
  • the resist was left only in a desired region by resist patterning using photolithography, and the Al layer was processed by wet etching. Later, the TiN layer was processed by wet etching to form the TiN electrode 11 and the Al electrode 12 shown in FIGS. 4A, 4B, and 4C.
  • the processing method of the silicon dioxide layer 10, the Al layer, and the TiN layer is not limited to wet etching, and anisotropic dry etching may be used.
  • the semiconductor optical device 100 shown in FIG. 1A, FIG. 1B, and FIG. 1C was manufactured by performing a hydrogen annealing process and performing a hydrogen termination process for defects generated during the process.
  • the first group IV single crystal material constituting the single crystal germanium well layer 5 and the second group IV single crystal material constituting the light emitting layer 9 are both made of germanium.
  • the second group IV single crystal material may be made of a material different from the first group IV single crystal material.
  • Carriers (electrons + holes) were injected into the light emitting layer 9 by flowing a forward current between the p-type diffusion layer 6 and the n-type diffusion layer 7 from the Al electrode 12 and the TiN electrode 11.
  • the band gap energy of the light emitting layer 9 is smaller than the band gap energy of the single crystal germanium well layer 5 due to elongation strain, electrons and holes are confined in the light emitting layer 9 and recombined efficiently. Emitted light.
  • the emitted light propagated in the extending direction using the light emitting layer 9 as a core layer, and when a current exceeding the threshold was passed, stimulated emission was caused and laser oscillation occurred.
  • the light emitting layer 9 had characteristics of a direct transition semiconductor, and its oscillation wavelength was about 2500 nm which is a design wavelength.
  • the elongation strain in the single crystal germanium buffer layer 4 and the single crystal germanium well layer 5 was small, light with a wavelength of 2500 nm was hardly absorbed.
  • the waveguide structure has a small loss with respect to the oscillated laser light. Furthermore, since the laser beam is emitted in a balanced manner with respect to the silicon substrate 1, it has been proved that the laser beam is optimal for applications such as on-chip optical wiring.
  • FIG. 1A, 1B, and 1C described above show the process and the structure before the wiring process. However, when an optical integrated circuit is formed, a desired wiring process may be performed thereafter. When the electronic circuit is mixed, some of the above steps can be performed simultaneously with the transistor formation step. When an optical device is manufactured through a normal silicon process in this way, it can be easily mixed with an electronic device.
  • a waveguide-coupled germanium light-receiving element useful for on-chip optical wiring can be manufactured using the same process.
  • the waveguide-coupled germanium light receiving element has high sensitivity to long wavelength light because the band gap energy of the light receiving portion is small, and is optimal for on-chip light transmission / reception.
  • a semiconductor optical device (Fabry-Perot type laser diode) capable of efficiently injecting electrons into a light emitting layer composed of a group IV element and capable of emitting light with high efficiency is provided. be able to.
  • FIGS. 5A, 5B, and 5C are schematic plan views of the semiconductor optical device according to the second embodiment
  • FIG. 5B is a cross-sectional view taken along the line AA in FIG. 5A
  • FIG. 5C is a cross-sectional view taken along the line BB in FIG. It is. Note that, in the configuration of the semiconductor optical device 100 according to the following second to fourth embodiments, the description of the portion overlapping with the semiconductor optical device of the first embodiment is omitted.
  • the second ends of the light emitting layer 9 processed into a thin line are extended in the extension direction in the extending direction in the vicinity of both ends.
  • the dielectric two small pieces made of germanium, silicon, or the like are arranged at periodic intervals.
  • the small piece group made of the second dielectric can form a distributed Bragg reflection (DBR) DBR mirror 13 to be a DBR germanium laser diode.
  • the DBR mirror 13 is a dielectric mirror configured using a refractive index difference from the surrounding insulating film, and can obtain a high reflectance of 99.9% or more.
  • the width and interval of the small pieces are important parameters, and they are appropriately designed and arranged so that they are an integral multiple of about 1 ⁇ 2 of the emission wavelength in the medium.
  • a plurality of small pieces as the second dielectric are periodically arranged in the vicinity of both ends of the semiconductor optical device 100 on the extended line of the light emitting layer 9 in the extending direction.
  • one may be arranged at each end, or only one may be arranged at either end of the semiconductor optical device 100.
  • FIGS. 6A, 6B, and 6C are schematic plan views of a semiconductor optical device according to the third embodiment
  • FIG. 6B is a cross-sectional view taken along line AA in FIG. 6A
  • FIG. 6C is a cross-sectional view taken along line BB in FIG. It is.
  • the light emitting layer 9 is formed in small pieces, and the small pieces are periodically arranged at predetermined intervals.
  • the light emitting layer 9 not only functions as a light emitting layer but also gives a periodic refractive index change to the propagating light, and can be used as a distributed feedback (DFB) laser.
  • DFB distributed feedback
  • 6A to 6C show a form in which only the light emitting layer 9 is periodically arranged as a plurality of small pieces, but as the third embodiment, for example, the light emitting layer 9 and the well layer 5 are integrated. It is also possible to adopt a form in which a plurality of pieces formed in a periodic manner are periodically arranged with a predetermined interval.
  • FIGS. 7A, 7B, and 7C are schematic plan views of a semiconductor optical device according to the fourth embodiment
  • FIG. 7B is a cross-sectional view taken along line AA in FIG. 7A
  • FIG. 7C is a cross-sectional view taken along line BB in FIG. 7A. It is.
  • the BOX layer 2 is opened, and the buffer layer 4 is formed on the silicon substrate 1 in the opening by selective epitaxial growth. .
  • the buffer layer 4 As in the first embodiment, the well layer 5, the p-type diffusion layer 6 and the n-type diffusion layer 7, the light emitting layer 9, the silicon nitride layer 8, the silicon dioxide layer 10 and the TiN electrode 11 are formed. And the Al electrode 12 is laminated
  • a light receiving region 15 in which an SOI layer 3 and a silicon dioxide layer 10 are stacked in this order on the BOX layer 2 is formed at a position spaced apart from the light emitting region 14, and the light emitting layer of the light emitting region 14 is formed. 9, the film thickness of each layer is adjusted to be the same height as the SOI layer 3 in the light receiving region 15.
  • a germanium laser capable of efficiently coupling light from the light emitting layer 9 to the silicon fine wire waveguide made of the SOI layer 3 can be obtained.
  • SYMBOLS 100 Semiconductor optical device, 1 ... Silicon substrate, 2 ... BOX layer, 3 ... SOI layer, 4 ... Buffer layer (single crystal germanium buffer layer), 5 ... Well layer (single crystal germanium well layer), 5a ... Well Formation layer (single crystal germanium well formation layer), 6 ... p-type diffusion layer, 7 ... n-type diffusion layer, 8 ... silicon nitride layer, 9 ... light emitting layer, 10 ... silicon dioxide layer, 11 ... TiN electrode, 12 ... Al electrode, 13 ... DBR mirror, 14 ... light emitting region, 15 ... light receiving region

Abstract

 単結晶シリコンからなるシリコン基板と、前記シリコン基板上に設けられ、IV族元素を含む単結晶材料で構成された、第1の導電型を有するバッファ層と、前記バッファ層上に設けられ、第1のIV族単結晶材料で構成された第2の導電型を有するウェル層と、前記ウェル層上に設けられ、第2のIV族単結晶材料で構成された発光層と、前記ウェル層上に設けられた第3の導電型を有する第1の拡散層と、前記ウェル層上に設けられた第4の導電型を有する第2の拡散層と、前記発光層に応力を印加するストレッサとを備え、前記発光層を構成する第2のIV族単結晶材料の、所定の方向における格子間隔が、前記ウェル層を構成する第1のIV族単結晶材料の格子間隔より大きい半導体光素子である。

Description

半導体光素子及び半導体光素子の製造方法
 本発明は、IV族元素を用いた半導体光素子及び半導体光素子の製造方法に関する。
 インターネット産業を支えるブロード・バンド・ネットワークでは、光通信が採用されている。この光通信における光の送受信には、III-V族やII-VI族などの化合物半導体を用いたレーザ・ダイオードが使用されている。
 一方、情報処理や記憶処理はシリコンを基幹としたLSI上で行われており、シリコンのチップ間やチップ内といった近距離の光配線を、シリコン等のIV族元素を用いた光学素子で実現しようとする試みがなされており、この研究分野はシリコン・フォトニクスと呼ばれている。これは、世界的に広く普及し技術的に洗練されているシリコン・ラインを用いて、光学素子を作製する技術である。現在は、これらのシリコン・ラインでCMOS(Complementary Metal-Oxide-Semiconductorの略、相補的MOS型トランジスタ)に基づくLSI(Large Scale Integrationの略、大規模集積回路)が生産されているが、将来的には、上記のようなシリコン・フォトニクスによる光回路をCMOS回路と集積した、フォトニクスとエレクトロニクスの融合回路技術が実現すると考えられている。
 しかしながら、バルク状態のシリコンやゲルマニウムは間接遷移型半導体であるため、一般に、これらは極めて発光効率が悪いことが知られている。このため、シリコン・フォトニクスにおいて、光源として十分な発光効率を得られる発光素子を得ることが、最もチャレンジングな課題となっている。
 そこで、シリコンやゲルマニウムを高効率で発光させるため、これらを間接遷移型から直接遷移型半導体に変化させる方法が近年提案されている。ゲルマニウムを直接遷移型半導体に変える方法の一つとして、ゲルマニウムに伸長歪みを印加する方法が知られている。ゲルマニウムに伸長歪みを印加すると、歪みの大きさに応じて伝導帯のΓ点のエネルギーが小さくなる。Γ点のエネルギーがL点のエネルギーよりも小さくなればゲルマニウムは直接遷移型の半導体に変化する。非特許文献1では、約2%の伸長歪みを印加することにより、ゲルマニウムが直接遷移型半導体に変化することが報告されている。
 特許文献1には、Siウェハー4上に直接エピタキシャル生長させたGeエピ層6を所定の温度でアニールすることで、シリコンとゲルマニウムとの熱膨張係数の差により各Geエピ層6に引っ張り応力を導入するようにした光検出器2が開示されている。
 特許文献2は、ゲルマニウムのL点(伝導帯の底)とΓ点(直接遷移エネルギーを示す点)との間のエネルギーギャップが0.136eVと小さいことを利用したものであり、エピタキシャル成長させたGe層8に0.25%程度の伸長歪みを導入することにより、完全には直接遷移にならずとも、高濃度にドーピングされたn+型Ge層8にキャリアを注入することで、電子と正孔との直接遷移型の再結合による発光を可能としたレーザー・ダイオードが開示されている。
 しかしながら、特許文献1及び2では、シリコン上に発光層のゲルマニウムが直接エピタキシャル成長されているために、シリコンとゲルマニウム発光層との界面に多数の結晶欠陥が発生し、ゲルマニウム発光層の発光効率が低下するという問題がある。
 特許文献3には、シリコンの活性層にボンド伸長を与えて電子と正孔を再結合発光させるようにした発光素子が開示されている。また、特許文献4には、ゲルマニウム層であるコア11内に光を強く閉じ込めることで、パーセル効果によりレーザー発振させるようにした発光素子が開示されている。
 しかしながら、上記特許文献3、4でも、室温で十分な発光効率をもって連続発振する機能を得ることは困難であった。
 一方、非特許文献2には、シリコン基板上にゲルマニウム層をエピタキシャル成長させて作製した縦型のLED素子が開示されている。
 しかしながら、非特許文献2では、ゲルマニウム発光層に導入される伸張歪量は0.2%程度であり、ゲルマニウムの直接遷移化には不十分である。なお、非特許文献2のGe-on-SiLED素子は、上記したように、縦型の構造を有しており、ゲルマニウム発光層の上面に、n型電極が設けられているため、伸張歪量を導入するための層を、直接ゲルマニウム発光層上面に設けることは、設計上不可能である。また、ゲルマニウム発光層の上面及び下面には、それぞれn型電極とp+Si(100)基板が設けられており、これらと、ゲルマニウム発光層内を伝搬する光との重なりが大きいため、電極や基板内のドーピング成分に起因する自由キャリア吸収により、光損失が大きくなる。
 また、ダブルへテロ構造の半導体レーザでは、一般に、伝導帯エネルギーに関しては、活性層よりクラッド層の方が高くなるように設計し、価電子帯エネルギーに関しては、クラッド層より活性層の方が高くなるように設計することで、電子及び正孔が活性層内に閉じ込められ易くなる。非特許文献2では、p+Si(100)基板とゲルマニウム発光層とのヘテロ接合によってPNダイオードを形成しているものの、シリコンの伝導帯エネルギーがゲルマニウムの伝導帯エネルギーより低いため、ゲルマニウム発光層内に電子を閉じ込めるのが困難な構造となっている。
特表2005-530360号公報 特表2009-514231号公報 特開2007-173590号公報 特開2009-76498号公報
F. Zhang, V.H. Crespi, フィジカル・レビュー・レターズ(Physical Review Letters), 102, 2009年, p.156401 X. Sun, J. Liu, L. C. Kimerling, J. Michel, オプティクス・レターズ(Optics Letters), Vol.34, No. 8, 2009年, p.1198
 ところで、半導体光素子においては、発光強度をより高くすることが求められている。発光強度を低下させる要因となる結晶欠陥は、上述したように、シリコン基板との界面近傍に多く存在する傾向にあるため、発光層における結晶欠陥を抑制する観点からは、シリコン基板と発光層との間の膜厚を大きくすることが望ましい。
 一方、例えばシリコン基板上にゲルマニウム発光層を設けた半導体光素子では、シリコンがゲルマニウムよりも短波長側に発光波長領域を有するため、シリコン基板は、ゲルマニウム発光層から発光される波長の光を吸収せず、光損失が抑制されている。また、シリコンがゲルマニウムより低い屈折率を有するため、シリコン基板は、ゲルマニウム発光層からの光を全反射し、優れた光閉じ込め機能を発揮する。
 しかしながら、ゲルマニウム発光層とシリコン基板との間の層の膜厚が大きくなると、ゲルマニウム発光層から発せられた光の一部が、シリコン基板に至るまでの間に吸収されて、発光効率が低下するおそれがあり、また、ゲルマニウム発光層がシリコン基板と隔離されることで、シリコン基板による光閉じ込め機能を十分に得られなくなるおそれがある。
 したがって、半導体光素子において高効率で発光可能とするには、発光層の結晶欠陥に起因する非発光再結合による発光効率の低下や、素子内での自由キャリア吸収による光損失を抑制するとともに、素子内部での光吸収を抑制し、また良好な光閉じ込め構造を持たせることが必要である。
 そこで本発明の目的は、上記課題を解決し、IV族半導体で構成された発光層を用いて高効率に発光可能な半導体光素子を提供することにある。
 上記課題を解決するため、本発明は、好ましい実施形態として、単結晶シリコンからなるシリコン基板と、前記シリコン基板上に設けられ、IV族元素を含む単結晶材料で構成された、第1の導電型を有するバッファ層と、前記バッファ層上に設けられ、第1のIV族単結晶材料で構成された第2の導電型を有するウェル層と、前記ウェル層上に設けられ、第2のIV族単結晶材料で構成された発光層と、前記ウェル層上に設けられた第3の導電型を有する第1の拡散層と、前記ウェル層上に設けられた第4の導電型を有する第2の拡散層と、前記発光層に応力を印加するストレッサとを備え、前記発光層を構成する第2のIV族単結晶材料の、所定の方向における格子間隔が、前記ウェル層を構成する第1のIV族単結晶材料の格子間隔より大きいことを特徴とする半導体光素子を提供する。
 また、上記課題を解決するため、本発明は、好ましい実施形態として、単結晶シリコンからなるシリコン基板上に、IV族元素を含む単結晶材料で構成された第1の導電型を有するバッファ層をエピタキシャル成長させる工程と、前記バッファ層上に、第1のIV族単結晶材料で構成された第2の導電型を有するウェル形成層をエピタキシャル成長により形成する工程と、前記ウェル形成層の一部にイオン注入して第3の導電型を有する第1の拡散層を形成する工程と、前記ウェル形成層の一部にイオン注入して第4の導電型を有する第2の拡散層を形成する工程と、前記ウェル形成層の一部の上に、被形成領域に応力を印加するストレッサを形成して発光層を形成する工程と、を有し、前記発光層を形成する工程では、前記ウェル形成層から該発光層を除いた領域に、第1のIV族単結晶材料で構成された第2の導電型を有するウェル層が形成され、前記発光層を構成する第2のIV族単結晶材料は、所定の方向における格子間隔が、前記ウェル層を構成する第1のIV族単結晶材料の格子間隔より大きくなるように形成されることを特徴とする半導体光素子の製造方法を提供する。
 本発明によれば、IV族半導体で構成された発光層を用いて高効率に発光可能な半導体光素子を提供することができる。
第1の実施形態に係る半導体光素子の平面模式図である。 図1AのA-A線断面図である。 図1AのB-B線断面図である。 第1の実施形態に係る半導体光素子の製造工程を説明するための平面模式図である。 図2AのA-A線断面図である。 図2AのB-B線断面図である。 第1の実施形態に係る半導体光素子の製造工程を説明するための平面模式図である。 図3AのA-A線断面図である。 図3AのB-B線断面図である。 第1の実施形態に係る半導体光素子の製造工程を説明するための平面模式図である。 図4AのA-A線断面図である。 図4AのB-B線断面図である。 第2の実施形態に係る半導体光素子の平面模式図である。 図5AのA-A線断面図である。 図5AのB-B線断面図である。 第3の実施形態に係る半導体光素子の平面模式図である。 図6AのA-A線断面図である。 図6AのB-B線断面図である。 第4の実施形態に係る半導体光素子の平面模式図である。 図7AのA-A線断面図である。 図7AのB-B線断面図である。
 以下に、本発明の好適な実施の形態について添付図面に基づいて説明する。
 以下の実施形態では、通常のシリコン・プロセスを用いて容易に形成可能な方法によって作製したファブリ・ペロー型(Fabry-Perot:FP)ゲルマニウム・レーザ・ダイオードの構造及びその製造方法について説明する。
 (第1の実施形態) 
図1Aは、第1の実施形態に係る半導体光素子の平面模式図であり、図1Bは、図1AのA-A線断面図であり、図1Cは、図1AのB-B線断面図である。
 第1の実施形態に係る半導体光素子100は、単結晶シリコンからなるシリコン基板1上に、二酸化シリコンからなる埋め込み酸化膜(Buried Oxide)としてのBOX層2を介して、Silicon On Insulator(以下、SOIと略す)層3、第1の導電型を有するバッファ層4、第2の導電型を有するウェル層5がこの順で積層されている。シリコン基板1には、上面と併せて下面にも、BOX層2が形成されている。
 ウェル層5は、中央領域が突出した凸形状を有しており、この突出部を挟んで対峙するように、第3の導電型を有するp型拡散層6、第4の導電型を有するn型拡散層7が、ウェル層5の上に設けられている。
 ウェル層5の突出部の上には、発光層9が設けられており、この発光層9を覆うように、窒化シリコン層8が設けられている。
 p型拡散層6及びn型拡散層7上には、それぞれ、TiN電極11及びAl電極12がこの順で積層されている。p型拡散層6及びn型拡散層7の上面のうちTiN電極11及びAl電極12の形成領域を除く領域と、窒化シリコン層8の上面及び側面、並びにSOI層3、バッファ層4、ウェル層5、p型拡散層6及びn型拡散層7からなる積層体の側面には、二酸化シリコン層10が設けられている。
 バッファ層4は、発光層9とシリコンとの格子定数の不整合を緩和して発光層の結晶欠陥を低減するとともに、発光層9からの光に対する光閉じ込め層としての機能を担う層であり、IV族元素を含む単結晶材料で構成される。
 バッファ層4は、1×1017cm-3程度の低濃度のp型にドーピングされた第1の導電型を有しており、単結晶ゲルマニウムからなるゲルマニウム層もしくはシリコンとゲルマニウムの混晶であるシリコン・ゲルマニウムからなるシリコン・ゲルマニウム層の単層構造で構成されていてもよく、シリコン・ゲルマニウム層とゲルマニウム層との積層構造で構成されていてもよい。
 ウェル層5は、バッファ層4とともに光閉じ込め層としての機能を担う層であり、第1のIV族単結晶材料で構成される。
 ウェル層5を構成する第1のIV族単結晶材料としては、単結晶ゲルマニウム等のゲルマニウム又はゲルマニウムとスズの混晶であるゲルマニウム・スズが用いられる。ウェル層5は、第1のIV族単結晶材料が、1×1017cm-3程度の低濃度のn型にドーピングされた第2の導電型を有している。
 p型拡散層6及びn型拡散層7は、発光層9に正孔及び電子を注入するための層である。p型拡散層6は、第1のIV族単結晶材料に、例えばBFイオンが1×1015/cm程度の高濃度に注入された第3の導電型を有する第1の拡散層であり、n型拡散層7は、第1のIV族単結晶材料に、例えばPイオンが1×1015/cm程度の高濃度に注入された第4の導電型を有する第2の拡散層である。
 発光層9は、注入された電子と正孔が結合して発光する層であり、第2のIV族単結晶材料で構成される。発光層9は細線状に形成されており、発光層9の延伸方向にそって、光が発光層9、ウェル層5及びバッファ層4に分布し伝搬する。
 発光層9を構成する第2のIV族単結晶材料としては、ゲルマニウム、又はゲルマニウム・スズが用いられる。
 窒化シリコン層8は、発光層9に応力を印加するストレッサである。
 発光層9は、窒化シリコン層8から印加された応力により、所定の方向に伸長歪みが導入されており、発光層9を構成する第2のIV族単結晶材料は、その伸長方向における格子間隔が、ウェル層5を構成する第1のIV族単結晶材料の格子間隔より大きくなっている。
 このように、窒化シリコン層8から伸長歪みが導入されることにより、この領域が、間接遷移型から直接遷移型に変化し、発光層として機能する。詳しくは後述する。
 発光層9の貫通転位密度は10cm-2以下であることが好ましい。発光層9の貫通転位密度を10cm-2以下とすることで、発光層9での非発光再結合を抑制し、高い発光効率を得ることができる。詳しくは後述する。
 発光層9での貫通転移密度を低減する観点から、バッファ層4の下面から発光層9の下面までの厚さは、概ね0.7μm以上5μm以下であることが好ましい。バッファ層4の下面から発光層9の下面までの厚さを0.7μm以上とすることで、発光層9における結晶欠陥が少なくなり、貫通転位密度を所望の範囲に低減することができる。
 発光層9、ウェル層5及びバッファ層4の両端面は垂直なミラーに加工されており、ファブリ・ペロー型の光共振器としての役割も担っている。
 発光層9と窒化シリコン層8とが直接接触していると、窒化シリコン層8などの界面に、1013cm-2以上の界面準位が生じ、この界面準位でのキャリアトラップにより、非発光再結合が生じて発光効率が低下することがある。このため、窒化シリコン層8と発光層9との間には、例えばGeO等の、不図示の第1の誘電体を介在させてもよい。
 第1の誘電体は、GeO、SiO、Al、TiO、HfO、ZrO、SiONのいずれか、またはそれらの組み合わせから構成される。
 第1の誘電体と発光層9との界面に存在する界面準位密度は1012cm-2以下であることが好ましい。
 発光層9と第1の誘電体との界面における界面準位密度を1012cm-2以下とすることで、発光層9の表面で生じるキャリアの非発光再結合が抑制され、発光効率が向上する。
 [製造方法] 
以下に、上記した第1の実施形態に係る半導体光素子100の製造方法について説明する。 
図2A~2C、図3A~図3C、図4A~図4Cは、第1の実施形態に係る半導体光素子100の製造工程を説明するための平面模式図であり、図2B、図3B、図4Bは、それぞれ、図2A、図3A、図4AのA-A線断面図であり、図2C、図3C、図4Cは、それぞれ、図2A、図3A、図4AのB-B線断面図である。
 まず、図2A、図2B及び図2Cに示すように、支持基板として、膜厚2000nmのBOX層2が上面及び下面に形成されたシリコン基板1の一方の面に、このBOX層2を介してSOI層3が積層されたSOI基板を用意した。
 本実施例で用いたSOI層3は表面に(100)面を有しており、初期膜厚は20nmであった。なお、本実施例では、支持基板としてSOI基板を用いたが、シリコン基板を支持基板に用い、後から適宜必要な層を形成するようにしても差し支えない。
 図2B及び図2Cに示すように、シリコン基板1の上面に形成したのと同じ厚さ2000nmのBOX層2を、シリコン基板1の下面にも形成することで、シリコン基板1の両面に、両BOX層2から強い圧縮応力が印加され、ウェハ全体としての反りが低減、あるいは防止される。
 なお、下面側に露出するBOX層2は、後述する洗浄工程やウェットエッチング工程中に消失しやすいが、BOX層2が消失すると、ウェハ全体が反り、例えばウェハを静電チャックに吸着できない等の不具合が生じ、その後の製造プロセスに支障を来すおそれがある。このため、上記した工程では、下面側に露出するBOX層2が消失しないよう留意して行った。
 洗浄工程を行った後、まず、SOI基板のSOI層3上に、第1の導電型を有するバッファ層として、p型の単結晶ゲルマニウム・バッファ層4(膜厚800nm、キャリア濃度1×1017cm-3程度)を、350℃以上550℃以下の温度でエピタキシャル成長させた。エピタキシャル成長時の温度を350℃以上とすることで、原料成分を十分に分解し、良好なエピタキシャル成長を行える。一方、成長時の温度が550℃を超えると、得られる層が島状となり易く、均一な単結晶ゲルマニウムの層を形成できないおそれがある。
 次に、この単結晶ゲルマニウム・バッファ層4を、650℃以上950℃以下の温度で熱処理した。上記の温度範囲で熱処理することで、単結晶ゲルマニウム・バッファ層4の表面に存在する凹凸を平坦化することができる。熱処理温度が950℃を超えると、単結晶ゲルマニウム・バッファ層4自体が熱分解し、かえって表面状態を劣化させるおそれがある。
 熱処理後、単結晶ゲルマニウム・バッファ層4の上に、第1のIV族単結晶材料としてのゲルマニウムを600℃以上950℃以下の温度でエピタキシャル成長させて、第2の導電型を有するウェル層を形成するためのウェル形成層として、n型の単結晶ゲルマニウム・ウェル形成層5a(膜厚200nm、キャリア濃度1×1017cm-3程度)を形成した。なお、単結晶ゲルマニウム・ウェル形成層5aは、図1に示す単結晶ゲルマニウム・ウェル形成層5が形成される前の工程における層を示したものであり、図3A、図3B及び図3C中、5aの符号で示される層である。
 単結晶ゲルマニウム・ウェル形成層5aは、その下地層が、単結晶ゲルマニウム・ウェル形成層5aと同じゲルマニウムを主体とした層となっており、この下地層の影響を受けることなく、単結晶ゲルマニウムとして最適な、600℃以上の温度範囲でエピタキシャル成長させることができる。このため、良好な単結晶ゲルマニウム層を形成することができる。エピタキシャル成長時の温度が950℃を超えると、原料成分気体が高温になり過ぎ、安定したエピタキシャル成長を行えなくなるおそれがある。
 このエピタキシャル成長の過程で、単結晶ゲルマニウム・バッファ層4及び単結晶ゲルマニウム・ウェル形成層5aには、下地のシリコン基板1との熱膨張係数の差により、0.2%程度の伸長歪みが生じた。
 シリコン基板1上にエピタキシャル成長されているゲルマニウムの層には、シリコンとの格子定数の違いにより、貫通転移と呼ばれる結晶欠陥が発生し、一般に、シリコンとゲルマニウムの界面付近の領域では、1×10cm-2程度の貫通転位密度が発生する。この貫通転移により、非発光再結合が増大し、発光効率が低下する。
 一方、シリコンとの界面から離れるほど、ゲルマニウムの層における結晶欠陥の数は減少するため、シリコン基板1の上に形成される層の膜厚が厚くなると、界面から離れた領域の層では、貫通転位密度は減少する。本実施例では、シリコンとの界面付近の領域での貫通転位密度は1×10cm-2程度であったが、単結晶ゲルマニウム・バッファ層4を挟んで形成された単結晶ゲルマニウム・ウェル形成層5aでは、貫通転位密度は1×10cm-2以下にまで減少した。
 次に、レジストを塗布した後に、フォトリソグラフィーによるマスク露光によって、所望の領域にのみレジストを残した後に、異方性ドライエッチングを施すことによって、SOI層3、単結晶ゲルマニウム・バッファ層4、単結晶ゲルマニウム・ウェル形成層5aをメサ形状に加工した。この工程によって、SOI層3、単結晶ゲルマニウム・バッファ層4、単結晶ゲルマニウム・ウェル形成層5aを島状(メサ形状)に分離する。また、この工程においてSOI層3、単結晶ゲルマニウム・バッファ層4及び単結晶ゲルマニウム・ウェル形成層5aの端面は垂直に加工されたため、デバイス完成後には、端面は光を反射するミラーとして機能する。
 次に、レジストを除去した後、再びレジストを塗布し、フォトリソグラフィーによるマスク露光によって、所望の領域にのみレジストを残し、単結晶ゲルマニウム・ウェル形成層5aに異方性ドライエッチングを施すことによって、この単結晶ゲルマニウム・ウェル形成層5aの膜厚より小さい高さの段差を形成し、図3Bに示すように、中央に突出部を有する形状に加工した。
 単結晶ゲルマニウム・バッファ層4及び後述する単結晶ゲルマニウム・ウェル層5はデバイス完成後に光閉じ込め層としての役割も担うので、本実施例では単結晶ゲルマニウム・バッファ層4及び単結晶ゲルマニウム・ウェル層5が細線状の光共振器になるように設計されている。この際、細線上に加工された単結晶ゲルマニウム・ウェル層5中を光が伝播するように細線形状の高さ、幅を設計する必要がある。また、本実施例では示していないが、単結晶ゲルマニウム・ウェル層5をリング状に設計することによって、単結晶ゲルマニウム・バッファ層4及び単結晶ゲルマニウム・ウェル層5はデバイス完成後に光導波路端面での反射による損失が無いリング型の光閉じ込め層とするリング型レーザを作製することも可能である。
 次に、イオン注入によって、単結晶ゲルマニウム・ウェル形成層5aの所望の領域に不純物を注入した。まず、フォトリソグラフィーを用いたレジストパターニングによって、単結晶ゲルマニウム・ウェル形成層5aの所望の領域のみにレジストを残した後、BFイオンをドーズ量:1×1015/cmでイオン注入して、単結晶ゲルマニウム・ウェル形成層5a中に、第3の導電型を有するp型拡散層6(第1の拡散層)を形成した。
 次いで、レジストを除去した後に、再び、フォトリソグラフィーを用いたレジストパターニングによって、単結晶ゲルマニウム・ウェル形成層5aの所望の領域のみにレジストを残し、Pイオンをドーズ量1×1015/cmでイオン注入し、単結晶ゲルマニウム・ウェル形成層5a中に、第4の導電型を有するn型拡散層7(第2の拡散層)を形成した。
 上記のようにしてイオン注入がなされると、イオン注入された領域の単結晶ゲルマニウム・ウェル形成層5aはアモルファス化され、結晶性が悪化する。このため、イオン注入工程においては、単結晶ゲルマニウム・ウェル形成層5aのうち、p型拡散層6、n型拡散層7を形成する、上層部のみをアモルファス化し、その下の領域の単結晶ゲルマニウム・ウェル形成層5a及び単結晶ゲルマニウム・バッファ層4には、結晶ゲルマニウムが残存するように、イオン注入時の加速電圧等の条件を調整してイオン注入を行った。
 イオン注入の加速電圧を過度に高く設定すると、イオン注入した領域において、単結晶ゲルマニウム・ウェル形成層5a及び単結晶ゲルマニウム・バッファ層4の全ての領域が非晶質化され、仮に、その後アニール処理を施しても、単結晶性が回復されず、多結晶となってしまうという不具合が発生する。一方、上記したように、単結晶ゲルマニウム・ウェル形成層5aの上層部のみをアモルファス化するように、イオン注入条件を調整して行えば、その下の領域の単結晶ゲルマニウム・ウェル形成層5a等の結晶性は、その後の活性化熱処理等により回復される。p型拡散層6とn型拡散層7との間の抵抗の増大を抑制する観点から、単結晶ゲルマニウム・ウェル形成層5aが単結晶性を有することは重要である。
 次いで、窒素雰囲気中600℃でイオン注入後の積層体にアニール処理を行い、不純物を活性化させると同時に単結晶ゲルマニウム・ウェル形成層5aの結晶性を回復させた。
 アニール処理後の積層体に洗浄工程を施した後、CVD等により、単結晶ゲルマニウム・ウェル形成層5a上に窒化シリコンの層を堆積させた。そして、フォトリソグラフィーを用いたレジストパターニングによって、窒化シリコンの層の所望の領域のみにレジストを残し、異方性ドライエッチングすることで、図4A、図4B及び図4Cに示すストレッサとしての窒化シリコン層8を形成した。
 窒化シリコン層8は、上記したように、単結晶ゲルマニウム・ウェル形成層5aの一部に応力を与えて伸長歪みを印加するものであり、図4B、図4Cに示すように、窒化シリコン層8を、単結晶ゲルマニウム・ウェル形成層5aの近傍に設けることにより、この単結晶ゲルマニウム・ウェル形成層5aに効率的に伸長歪みを印加することができる。
 本実施例では、窒化シリコン層8が設けられた単結晶ゲルマニウム・ウェル形成層5aの領域には、窒化シリコン層8からの応力により、所定の方向に2%の伸長歪みが印加された。これにより、発光層9が形成された。伸長歪みが印加された領域は、間接遷移型から直接遷移型に変化し、発光強度が向上した。また、発光層9の形成と同時に、単結晶ゲルマニウム・ウェル形成層5aから発光層9、p型拡散層6及びn型拡散層7を除いた領域が、第2の導電型を有するウェル層としての単結晶ゲルマニウム・ウェル層5となった。
 本実施例では単結晶ゲルマニウム・バッファ層4をp型に、単結晶ゲルマニウム・ウェル形成層5aから形成される単結晶ゲルマニウム・ウェル層5をn型としたが、単結晶ゲルマニウム・バッファ層4と単結晶ゲルマニウム・ウェル層5の電気的な極性が異なっているため、単結晶ゲルマニウム・バッファ層4と単結晶ゲルマニウム・ウェル層5を電気的に分離することができる。
 伸長歪みが導入された領域を構成する第2のIV族単結晶材料は、その伸長方向における格子間隔が、単結晶ゲルマニウム・ウェル層5を構成する第1のIV族単結晶材料の格子間隔より大きくなっている。
 このように伸長歪みが印加された領域は、伸長歪みが印加されていないときよりも、発光波長が長波長側に移行し、かつ屈折率が高められる。このため、伸長歪みが印加されていない単結晶ゲルマニウム・ウェル層5は、伸長歪みが印加された発光層9と比較すると、相対的に、発光波長が短く、かつ屈折率の低い領域となる。このような単結晶ゲルマニウム・ウェル層5が、単結晶ゲルマニウム・バッファ層4とともに、発光層9とシリコン基板1との間に設けられることで、発光層9からシリコン基板1に至るまでの領域での光損失が抑制され、かつ良好な光閉じ込め機能を得られるため、優れた発光効率を実現することができる。
 また、上記のように、伸長歪みが印加された領域は、伸長歪みが印加されていないときよりも、バンドギャップ・エネルギーが小さくなっている。このため、発光層9は、単結晶ゲルマニウム・ウェル層5よりもバンドギャップ・エネルギーが小さい構成となっており、発光層9内にキャリア(電子と正孔)が閉じ込められ易く、再結合の効率が高められる。
 また、単結晶ゲルマニウム・バッファ層4を、ドーピング濃度を例えば1017cm-3程度と低くし、p型拡散層6とn型拡散層7との間のごく狭い領域でのみキャリア移動させることで、単結晶ゲルマニウム・バッファ層4での自由キャリア吸収が抑えられ、光損失の少ない優れた発光効率を得ることができる。
 また、シリコン基板1と発光層9との間には、単結晶ゲルマニウム・バッファ層4が形成されており、シリコン基板1と発光層9との間の膜厚が確保されているため、発光層9における貫通転移密度を低減することができ、高い発光効率を得ることができる。良好な発光特性を得るためには、貫通転移密度を1×10cm-2以下にすることが望ましい。
 異方性ドライエッチング後の単結晶ゲルマニウム・ウェル形成層5aの表面に、窒化シリコン層8を直接設けると、窒化シリコン層8との界面に1013cm-2以上の界面準位が生じるおそれがある。このため、窒化シリコン層8を形成する前に、単結晶ゲルマニウム・ウェル形成層5aの表面を、熱処理して酸化させることにより表面に二酸化ゲルマニウムを形成し、表面をパッシベートした。
 単結晶ゲルマニウム・ウェル形成層5aの表面をパッシベートした後に窒化シリコン層8を設けることで、窒化シリコン層8との界面準位を1012cm-2以下とすることができ、発光層9での非発光再結合が抑制され、発光効率を向上させることができる。
 引き続き、窒化シリコン層8を形成した積層体の表面に、CVD等で二酸化シリコン層10を堆積した後、フォトリソグラフィーを用いたレジストパターニングによって、所望の領域のみにレジストを残し、フッ酸を用いたウェットエッチングによって所望の領域の二酸化シリコン層を除去した。
 引き続き、積層体の表面全体に、TiN層及びAl層を、この順で堆積させた後、フォトリソグラフィーを用いたレジストパターニングによって、所望の領域のみにレジストを残し、Al層をウェットエッチングで加工した後にTiN層をウェットエッチングで加工し、図4A、図4B、及び図4Cに示すTiN電極11及びAl電極12を形成した。なお、二酸化シリコン層10、Al層及びTiN層の加工方法は、ウェットエッチングに限られず、異方性ドライエッチングを用いても差し支えない。
 引き続き、水素アニール処理を施し、プロセス中に生じた欠陥を水素終端する処理を行うことで図1A、図1B、及び図1Cに示す半導体光素子100を作製した。
 なお、本実施例では、単結晶ゲルマニウム・ウェル層5を構成する第1のIV族単結晶材料と、発光層9を構成する第2のIV族単結晶材料を、共にゲルマニウムからなるものとしたが、必ずしもこのような構成に限られず、第2のIV族単結晶材料を、第1のIV族単結晶材料とは異なる材質からなるものとしてもよい。
 図1Aを用いて、上記のようにした作製した半導体光素子100の動作について説明する。
 Al電極12及びTiN電極11から、p型拡散層6とn型拡散層7との間に順方向電流を流すことにより、発光層9にキャリア(電子+正孔)が注入された。
 発光層9のバンドギャップ・エネルギーは、伸長歪みによって単結晶ゲルマニウム・ウェル層5のバンドギャップ・エネルギーより小さくなっているため、電子と正孔が発光層9中に閉じ込められ、効率良く再結合して発光した。発光した光は発光層9をコア層として延伸方向に伝播し、閾値以上の電流を流すと誘導放出が引き起こされ、レーザ発振した。
 また、発光層9には2%の伸長歪みが印加されており、このため、発光層9は直接遷移半導体の特性を有し、その発振波長は、設計波長である約2500nmであった。一方、単結晶ゲルマニウム・バッファ層4及び単結晶ゲルマニウム・ウェル層5中の伸長歪みは小さいため、波長2500nmの光はほとんど吸収しなかった。
 また、単結晶ゲルマニウム・バッファ層4のドーピング濃度は1017cm-3程度と低く、自由キャリア吸収が少ないため、発振したレーザ光に関してロスが少ない導波構造となっていた。さらに、レーザ光はシリコン基板1に対して平衡に出射されるため、オンチップ上での光配線などの用途に最適であることも実証された。
 ところで、上述の図1A、図1B及び図1Cでは配線工程の前までの工程とその構造を示したが、光集積回路を形成する場合には、この後所望の配線処理を施せばよい。また、電子回路と混載させる時には、上述の工程の幾つかをトランジスタ形成の工程と同時に行うことが出来る。このように通常のシリコン・プロセスを通して光デバイスを作製すると、電子デバイスとの混載は容易である。本実施例では記載していないが、同様の工程を用いてオンチップ光配線に有用な導波路結合型ゲルマニウム受光素子を作製することができる。上記の導波路結合型ゲルマニウム受光素子は受光部のバンドギャップ・エネルギーが小さくなっているので長波長の光に対して感度が高く、オンチップ光送受信に最適である。
 以上、本実施例によれば、IV族元素で構成された発光層に電子を効率良く注入することができ、高効率で発光可能な半導体光素子(ファブリ・ペロー型レーザ・ダイオード)を提供することができる。
 また、本実施例では示していないが、発光層9をリング状に設計することによって、端面での反射による損失の無いゲルマニウム・リングレーザを作製することも可能である。
 (第2の実施形態) 
次に、第2の実施形態に係る半導体光素子について、図5A、図5Bおよび図5Cを用いて説明する。 
図5Aは、第2の実施形態に係る半導体光素子の平面模式図であり、図5Bは、図5AのA-A線断面図であり、図5Cは、図5AのB-B線断面図である。なお、以下の第2実施形態~第4実施形態に係る半導体光素子100の構成のうち、第1の実施形態の半導体光素子と重複する部分については、その説明を省略した。
 図5A及び図5Cに示すように、第2の実施形態に係る半導体光素子100では、細線状に加工された発光層9の延伸方向の延長線上における半導体光素子100の両端近傍に、第2の誘電体として、ゲルマニウム、又はシリコンなどからなる小片が、それぞれ2個ずつ周期的な間隔で配置されている。これにより、第2の誘電体からなる小片群は、分布ブラッグ反射型(Distributed Bragg Reflector:DBR)のDBRミラー13を形成し、DBRゲルマニウム・レーザ・ダイオードとすることができる。なお、DBRミラー13は、周囲の絶縁膜との屈折率差を利用して構成される誘電体ミラーであり、99.9%以上の高反射率を得ることができる。
 このような高反射率のミラーを、シリコン・プロセスによって簡便に形成できるため、仮にゲルマニウムからの発光が微弱であったとしても、レーザ発振を達成することが可能となる。DBRミラー13は、小片の幅と間隔が重要なパラメータであり、それらを媒質中の発光波長の約1/2の整数倍になるように、適宜設計して配置される。
 第2の誘電体としての小片は、図5A~図5Cに示すように、発光層9の延伸方向の延長線上において、半導体光素子100の両端近傍に、それぞれ、複数個を周期的に配置してもよく、各両端部に1個ずつ配置してもよく、半導体光素子100のいずれかの端部に、1個だけ配置してもよい。
 (第3の実施形態) 
次に、第3の実施形態に係る半導体光素子について、図6A、図6Bおよび図6Cを用いて説明する。 
図6Aは、第3の実施形態に係る半導体光素子の平面模式図であり、図6Bは、図6AのA-A線断面図であり、図6Cは、図6AのB-B線断面図である。
 図6Cに示すように、第3の実施形態に係る半導体光素子100では、発光層9が小片状に形成され、各小片が所定の間隔を空けて周期的に配置されている。これによって、発光層9は、発光層としての機能のみならず、伝搬する光に周期的な屈折率変化を与え、分布帰還型(Distributed Feed-Back:DFB)レーザとして用いることができる。
 なお、図6A~図6Cでは、発光層9のみを、複数の小片として周期的に配置した形態を示したが、第3の実施形態としては、例えば、発光層9とウェル層5とを一体的に形成した小片の複数個を、所定の間隔を空けて、周期的に配置した形態とすることも可能である。
 (第4の実施形態) 
次に、第4の実施形態に係る半導体光素子について、図7A、図7Bおよび図7Cを用いて説明する。
図7Aは、第4の実施形態に係る半導体光素子の平面模式図であり、図7Bは、図7AのA-A線断面図であり、図7Cは、図7AのB-B線断面図である。
 図7A~図7Cに示すように、第4の実施形態に係る半導体光素子100では、BOX層2が開口され、開口部のシリコン基板1上に、バッファ層4が選択エピタキシャル成長によって形成されている。バッファ層4上には、第1の実施形態と同様にして、ウェル層5、p型拡散層6及びn型拡散層7、発光層9、窒化シリコン層8、二酸化シリコン層10並びにTiN電極11及びAl電極12が積層されて、発光領域14が形成されている。発光領域14から所定の間隔を空けた位置には、SOI層3、二酸化シリコン層10がこの順でBOX層2上に積層された、受光領域15が形成されており、発光領域14の発光層9は、受光領域15のSOI層3と同じ高さになるように、各層の膜厚が調整されている。
 第4の実施形態に係る半導体光素子では、SOI層3からなるシリコン細線導波路に、発光層9からの光を、効率よく結合することができるゲルマニウム・レーザとすることができる。
 100…半導体光素子、1…シリコン基板、2…BOX層、3…SOI層、4…バッファ層(単結晶ゲルマニウム・バッファ層)、5…ウェル層(単結晶ゲルマニウム・ウェル層)、5a…ウェル形成層(単結晶ゲルマニウム・ウェル形成層)、6…p型拡散層、7…n型拡散層、8…窒化シリコン層、9…発光層、10…二酸化シリコン層、11…TiN電極、12…Al電極、13…DBRミラー、14…発光領域、15…受光領域

Claims (15)

  1.  単結晶シリコンからなるシリコン基板と、
     前記シリコン基板上に設けられ、IV族元素を含む単結晶材料で構成された、第1の導電型を有するバッファ層と、
     前記バッファ層上に設けられ、第1のIV族単結晶材料で構成された第2の導電型を有するウェル層と、
     前記ウェル層上に設けられ、第2のIV族単結晶材料で構成された発光層と、
     前記ウェル層上に設けられた第3の導電型を有する第1の拡散層と、
     前記ウェル層上に設けられた第4の導電型を有する第2の拡散層と、
     前記発光層に応力を印加するストレッサとを備え、
     前記発光層を構成する第2のIV族単結晶材料の、所定の方向における格子間隔が、前記ウェル層を構成する第1のIV族単結晶材料の格子間隔より大きいことを特徴とする半導体光素子。
  2.  請求項1記載の半導体光素子において、
     前記第3の導電型はp型であり、前記第4の導電型はn型であることを特徴とする半導体光素子。
  3.  請求項2記載の半導体光素子において、
     前記第1のIV族単結晶材料がゲルマニウム、又はゲルマニウム・スズであることを特徴とする半導体光素子。
  4.  請求項2記載の半導体光素子において、
     前記第2のIV族単結晶材料がゲルマニウム、又はゲルマニウム・スズであることを特徴とする半導体光素子。
  5.  請求項2記載の半導体光素子において、
     前記バッファ層がゲルマニウム層もしくはシリコン・ゲルマニウム層からなる単層構造、又はシリコン・ゲルマニウム層とゲルマニウム層との積層構造から構成されることを特徴とする半導体光素子。
  6.  請求項1記載の半導体光素子において、
     前記発光層の貫通転位密度が10cm-2以下であることを特徴とする半導体光素子。
  7.  請求項1記載の半導体光素子において、
     前記ストレッサが窒化シリコンで構成されていることを特徴とする半導体光素子。
  8.  請求項1記載の半導体光素子において、
     前記発光層と前記ストレッサとが接触していることを特徴とする半導体光素子。
  9.  請求項1記載の半導体光素子において、
     前記発光層と前記ストレッサが第1の誘電体を介して隣接していることを特徴とする半導体光素子。
  10.  請求項9記載の半導体光素子において、
     前記第1の誘電体がGeO、SiO、Al、TiO、HfO、ZrO、SiONのいずれか、またはそれらの組み合わせから構成されることを特徴とする半導体光素子。
  11.  請求項7記載の半導体光素子において、
     前記発光層が細線形状を有しており、前記発光層の延伸方向の延長線上に、小片状の第2の誘電体が一個、または周期的に複数個配置されていることを特徴とする半導体光素子。
  12.  請求項7記載の半導体光素子において、
     前記発光層、又は前記発光層及び前記ウェル層が前記発光層の延伸方向に沿って周期的に配置された構造を有することを特徴とする半導体光素子。
  13.  単結晶シリコンからなるシリコン基板上に、IV族元素を含む単結晶材料で構成された第1の導電型を有するバッファ層をエピタキシャル成長させる工程と、
     前記バッファ層上に、第1のIV族単結晶材料で構成された第2の導電型を有するウェル形成層をエピタキシャル成長により形成する工程と、
     前記ウェル形成層の一部にイオン注入して第3の導電型を有する第1の拡散層を形成する工程と、
     前記ウェル形成層の一部にイオン注入して第4の導電型を有する第2の拡散層を形成する工程と、
     前記ウェル形成層の一部の上に、被形成領域に応力を印加するストレッサを形成して発光層を形成する工程と、を有し、
     前記発光層を形成する工程では、前記ウェル形成層から該発光層を除いた領域に、第1のIV族単結晶材料で構成された第2の導電型を有するウェル層が形成され、
     前記発光層を構成する第2のIV族単結晶材料は、所定の方向における格子間隔が、前記ウェル層を構成する第1のIV族単結晶材料の格子間隔より大きくなるように形成されることを特徴とする半導体光素子の製造方法。
  14.  請求項13記載の半導体光素子の製造方法において、
     前記バッファ層を形成する工程及び前記ウェル形成層を形成する工程が、前記シリコン基板上に350℃以上550℃以下の温度で単結晶ゲルマニウム・バッファ層をエピタキシャル成長させる工程と、前記単結晶ゲルマニウム・バッファ層を650℃以上950℃以下の温度で熱処理する工程と、前記前記単結晶ゲルマニウム・バッファ層上に600℃以上950℃以下の温度で単結晶ゲルマニウム・ウェル形成層をエピタキシャル成長させる工程と、を有することを特徴とする半導体光素子の製造方法。
  15.  請求項13記載の半導体光素子の製造方法において、
     前記ウェル形成層を形成する工程は、前記第1のIV族単結晶材料をエピタキシャル成長させる工程と、前記第1のIV族単結晶材料からなる層に、該第1のIV族単結晶材料の膜厚より小さい高さの段差を設ける工程と、を有し、
     前記発光層を形成する工程は、前記ウェル形成層の一部に窒化シリコン層を堆積させる工程と、前記窒化シリコン層をドライエッチングする工程と、を有することを特徴とする半導体光素子の製造方法。
PCT/JP2014/071060 2014-08-08 2014-08-08 半導体光素子及び半導体光素子の製造方法 WO2016021057A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PCT/JP2014/071060 WO2016021057A1 (ja) 2014-08-08 2014-08-08 半導体光素子及び半導体光素子の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2014/071060 WO2016021057A1 (ja) 2014-08-08 2014-08-08 半導体光素子及び半導体光素子の製造方法

Publications (1)

Publication Number Publication Date
WO2016021057A1 true WO2016021057A1 (ja) 2016-02-11

Family

ID=55263359

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/071060 WO2016021057A1 (ja) 2014-08-08 2014-08-08 半導体光素子及び半導体光素子の製造方法

Country Status (1)

Country Link
WO (1) WO2016021057A1 (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5548128A (en) * 1994-12-14 1996-08-20 The United States Of America As Represented By The Secretary Of The Air Force Direct-gap germanium-tin multiple-quantum-well electro-optical devices on silicon or germanium substrates
JP2007173590A (ja) * 2005-12-22 2007-07-05 Toshiba Corp 半導体発光材料およびそれを用いた発光素子
JP2009514231A (ja) * 2005-10-28 2009-04-02 マサチューセッツ・インスティテュート・オブ・テクノロジー シリコン上のゲルマニウムレーザーの方法と構造
WO2011111436A1 (ja) * 2010-03-08 2011-09-15 株式会社日立製作所 ゲルマニウム発光素子
WO2013088490A1 (ja) * 2011-12-12 2013-06-20 株式会社日立製作所 半導体光素子
JP2013207231A (ja) * 2012-03-29 2013-10-07 Hitachi Ltd 半導体装置及びその製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5548128A (en) * 1994-12-14 1996-08-20 The United States Of America As Represented By The Secretary Of The Air Force Direct-gap germanium-tin multiple-quantum-well electro-optical devices on silicon or germanium substrates
JP2009514231A (ja) * 2005-10-28 2009-04-02 マサチューセッツ・インスティテュート・オブ・テクノロジー シリコン上のゲルマニウムレーザーの方法と構造
JP2007173590A (ja) * 2005-12-22 2007-07-05 Toshiba Corp 半導体発光材料およびそれを用いた発光素子
WO2011111436A1 (ja) * 2010-03-08 2011-09-15 株式会社日立製作所 ゲルマニウム発光素子
WO2013088490A1 (ja) * 2011-12-12 2013-06-20 株式会社日立製作所 半導体光素子
JP2013207231A (ja) * 2012-03-29 2013-10-07 Hitachi Ltd 半導体装置及びその製造方法

Similar Documents

Publication Publication Date Title
JP5468011B2 (ja) 発光素子並びに受光素子及びその製造方法
US9653639B2 (en) Laser using locally strained germanium on silicon for opto-electronic applications
JP5923121B2 (ja) 半導体光素子
JP5917978B2 (ja) 半導体装置及びその製造方法
WO2011111436A1 (ja) ゲルマニウム発光素子
TWI398061B (zh) Semiconductor device
US7809039B2 (en) Light-emitting device and manufacturing method of the same
JP6091273B2 (ja) 半導体装置とその製造方法
JP2014522576A (ja) 半導体への高濃度活性ドーピングおよびこのようなドーピングにより生成される半導体装置
KR102210325B1 (ko) Cmos 소자 및 그 제조 방법
US9570359B2 (en) Substrate structure, complementary metal oxide semiconductor device, and method of manufacturing complementary metal oxide semiconductor device
JP2015046429A (ja) 受光素子およびその製造方法
JP6033714B2 (ja) 半導体光素子およびその製造方法
JP5205729B2 (ja) 半導体レーザ装置及びその製造方法
JP6228874B2 (ja) 半導体光素子
CN111430499A (zh) 光电集成器件及其制备方法
JP6228873B2 (ja) 半導体光素子の製造方法
JP2014183055A (ja) 発光素子及びその製造方法
WO2016021057A1 (ja) 半導体光素子及び半導体光素子の製造方法
WO2011093226A1 (ja) ゲルマニウム光学素子
WO2016151759A1 (ja) 半導体光素子およびその製造方法
Koerner et al. Optical bleaching in electrical pumped n-doped Ge on Si optical devices

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14899504

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14899504

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP