WO2015178307A1 - 光電変換素子 - Google Patents
光電変換素子 Download PDFInfo
- Publication number
- WO2015178307A1 WO2015178307A1 PCT/JP2015/064017 JP2015064017W WO2015178307A1 WO 2015178307 A1 WO2015178307 A1 WO 2015178307A1 JP 2015064017 W JP2015064017 W JP 2015064017W WO 2015178307 A1 WO2015178307 A1 WO 2015178307A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- amorphous silicon
- silicon layer
- type amorphous
- type
- photoelectric conversion
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 137
- 239000000758 substrate Substances 0.000 claims abstract description 117
- 239000004065 semiconductor Substances 0.000 claims abstract description 113
- 229910021417 amorphous silicon Inorganic materials 0.000 abstract description 252
- 229910021421 monocrystalline silicon Inorganic materials 0.000 abstract description 77
- 230000002265 prevention Effects 0.000 abstract description 3
- 239000010410 layer Substances 0.000 description 245
- 238000000034 method Methods 0.000 description 49
- 238000010248 power generation Methods 0.000 description 33
- 238000010586 diagram Methods 0.000 description 30
- 230000002093 peripheral effect Effects 0.000 description 26
- 238000004519 manufacturing process Methods 0.000 description 23
- 238000003860 storage Methods 0.000 description 14
- 238000009792 diffusion process Methods 0.000 description 12
- 125000004435 hydrogen atom Chemical group [H]* 0.000 description 12
- 238000009826 distribution Methods 0.000 description 11
- 230000004048 modification Effects 0.000 description 11
- 238000012986 modification Methods 0.000 description 11
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 11
- 238000000605 extraction Methods 0.000 description 10
- 239000000463 material Substances 0.000 description 8
- 229910052581 Si3N4 Inorganic materials 0.000 description 7
- 230000015572 biosynthetic process Effects 0.000 description 7
- 239000000969 carrier Substances 0.000 description 7
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 7
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 239000007789 gas Substances 0.000 description 6
- 229910052751 metal Inorganic materials 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 229910052698 phosphorus Inorganic materials 0.000 description 6
- 239000011574 phosphorus Substances 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- 239000002585 base Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 3
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 229910021426 porous silicon Inorganic materials 0.000 description 3
- 239000011241 protective layer Substances 0.000 description 3
- 229910000077 silane Inorganic materials 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- XYFCBTPGUUZFHI-UHFFFAOYSA-N Phosphine Natural products P XYFCBTPGUUZFHI-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 238000003491 array Methods 0.000 description 2
- 125000004429 atom Chemical group 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 239000011247 coating layer Substances 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 239000012495 reaction gas Substances 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- PIGFYZPCRLYGLF-UHFFFAOYSA-N Aluminum nitride Chemical compound [Al]#N PIGFYZPCRLYGLF-UHFFFAOYSA-N 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 229910006404 SnO 2 Inorganic materials 0.000 description 1
- 239000003513 alkali Substances 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 150000002431 hydrogen Chemical class 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 229910000073 phosphorus hydride Inorganic materials 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 239000003566 sealing material Substances 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/02—Details
- H01L31/0216—Coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/04—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
- H01L31/06—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers
- H01L31/072—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN heterojunction type
- H01L31/0745—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN heterojunction type comprising a AIVBIV heterojunction, e.g. Si/Ge, SiGe/Si or Si/SiC solar cells
- H01L31/0747—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN heterojunction type comprising a AIVBIV heterojunction, e.g. Si/Ge, SiGe/Si or Si/SiC solar cells comprising a heterojunction of crystalline and amorphous materials, e.g. heterojunction with intrinsic thin layer
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E10/00—Energy generation through renewable energy sources
- Y02E10/50—Photovoltaic [PV] energy
Definitions
- the present invention relates to a photoelectric conversion element.
- solar cells as photoelectric conversion elements have attracted attention.
- An example of a solar cell is a back junction solar cell.
- the back junction solar cell is formed on the back surface of the semiconductor substrate, the n-type amorphous semiconductor film formed on the back surface of the semiconductor substrate opposite to the solar irradiation surface, and the back surface. It consists of a p-type amorphous semiconductor film and electrodes formed on the n-type amorphous semiconductor film and the p-type amorphous semiconductor film.
- Patent Document 1 describes that after forming a p-type amorphous semiconductor film and an n-type amorphous semiconductor film on the back surface of a semiconductor substrate, an antireflection film is formed on the light incident side surface.
- Patent Document 2 an i-type amorphous semiconductor film, an n-type amorphous semiconductor film, and a protective layer having an antireflection function are formed on a light-receiving surface of a semiconductor substrate, and then an n-type region and a p-type are formed on the back surface. The formation of a region is described.
- the formed film is a peripheral edge of the side surface of the semiconductor substrate and the opposite surface.
- the phenomenon that wraps around the part occurs.
- a portion of the semiconductor film on the light incident side for example, n-type semiconductor film
- a semiconductor substrate in the semiconductor film on the back surface side for example, p-type semiconductor film.
- Patent Documents 1 and 2 do not describe anything about the structure of the side surface portion of the semiconductor substrate of the photoelectric conversion unit. Therefore, the portion of the semiconductor film on the light incident side that wraps around the side surface and the back surface of the semiconductor substrate, and the portion of the semiconductor film on the back surface side that wraps around the side surface of the semiconductor substrate and the light incident surface In some cases, they are in contact with each other.
- An object of the present invention is to provide a photoelectric conversion element in which a reduction in the lifetime of minority carriers in a semiconductor film is suppressed.
- the photoelectric conversion element of the present invention that solves the above-described problems is a semiconductor substrate, a first semiconductor film that is formed in contact with a light incident side surface of the semiconductor substrate and has a first conductivity type, and the first semiconductor film.
- the first semiconductor film, the dielectric film, and the second semiconductor film are stacked in this order.
- the first semiconductor film and the second semiconductor film having opposite conductivity types are laminated on the side surface of the semiconductor substrate via the dielectric film without contacting each other. Therefore, the extraction of hydrogen atoms from the n-type semiconductor film to the p-type semiconductor film of the first semiconductor film and the second semiconductor film is blocked by the dielectric film. That is, the generation of dangling bonds due to the extraction of hydrogen atoms is suppressed by the dielectric film, and as a result, the reduction of the minority carrier lifetime can be suppressed.
- the first semiconductor film, the dielectric film, and the second semiconductor film are laminated in this order at the periphery of the light incident surface of the semiconductor substrate.
- the first semiconductor film and the second semiconductor film having the opposite conductivity types are also stacked through the dielectric film without contact with each other at the peripheral portion of the light incident side surface of the semiconductor substrate.
- the extraction of hydrogen atoms from the n-type semiconductor film to the p-type semiconductor film of the first semiconductor film and the second semiconductor film is blocked by the dielectric film.
- dangling bonds due to extraction of hydrogen atoms are suppressed by the dielectric film even at the periphery of the light incident surface of the semiconductor substrate, and as a result, the lifetime of minority carriers is more effectively suppressed. can do.
- the first conductivity type is n-type and the second conductivity type is p-type.
- the first semiconductor film (conductivity type: n-type) is formed prior to the second semiconductor film (conductivity type: p-type)
- the number of times of receiving a thermal history increases.
- a p-type semiconductor film is more likely to generate a dangling bond by extracting a hydrogen atom from a surrounding amorphous silicon layer by receiving a thermal history.
- it can prevent that a p-type semiconductor film receives a thermal history as much as possible. Therefore, the occurrence of dangling bonds is suppressed, and as a result, the lifetime of minority carriers can be more effectively suppressed.
- the photoelectric conversion element of the present invention is in contact with the surface opposite to the light incident side of the semiconductor substrate, has a second semiconductor film having a conductivity type opposite to the semiconductor substrate, and has the same conductivity type as the semiconductor substrate.
- a third semiconductor film adjacent to the second semiconductor film in the in-plane direction of the semiconductor substrate may be provided.
- the dielectric film preferably contains a positive fixed charge.
- the dielectric film of the photoelectric conversion element of the present invention may be formed of SiN.
- the first semiconductor film and the second semiconductor film having opposite conductivity types are laminated on the side surface of the semiconductor substrate via the dielectric film without contacting each other. Therefore, it is possible to block the extraction of hydrogen atoms from the n-type semiconductor film to the p-type semiconductor film of the first semiconductor film and the second semiconductor film by the dielectric film. That is, the generation of dangling bonds due to the extraction of hydrogen atoms is suppressed by the dielectric film, and as a result, the reduction of the minority carrier lifetime can be suppressed.
- FIG. 1 is a cross-sectional view illustrating a configuration of the photoelectric conversion element according to the first embodiment.
- FIG. 2A is a first process diagram illustrating a method for manufacturing the photoelectric conversion element illustrated in FIG. 1.
- FIG. 2B is a second process diagram illustrating a method for manufacturing the photoelectric conversion element illustrated in FIG. 1.
- FIG. 2C is a third process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 1.
- FIG. 2D is a fourth process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 1.
- FIG. 2E is a fifth process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 1.
- FIG. 2F is a sixth process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 1.
- FIG. 2A is a first process diagram illustrating a method for manufacturing the photoelectric conversion element illustrated in FIG. 1.
- FIG. 2B is a second process diagram illustrating a method for manufacturing the photoelectric conversion element illustrated in FIG
- FIG. 2G is a seventh process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 1.
- FIG. 3 is a cross-sectional view illustrating a configuration of the photoelectric conversion element of the second embodiment.
- FIG. 4A is a first process diagram illustrating a method for manufacturing the photoelectric conversion element illustrated in FIG. 3.
- FIG. 4B is a second process diagram illustrating the method of manufacturing the photoelectric conversion element illustrated in FIG. 3.
- FIG. 4C is a third process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 3.
- FIG. 5 is a cross-sectional view illustrating a configuration of the photoelectric conversion element of the third embodiment.
- FIG. 6A is a first process diagram illustrating a method for manufacturing the photoelectric conversion element illustrated in FIG. 5.
- FIG. 5 is a first process diagram illustrating a method for manufacturing the photoelectric conversion element illustrated in FIG. 5.
- FIG. 5 is a first process diagram illustrating a method for manufacturing the photoelectric conversion element illustrated in FIG. 5.
- FIG. 6B is a second process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 5.
- FIG. 6C is a third process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 5.
- FIG. 6D is a fourth process diagram illustrating the method of manufacturing the photoelectric conversion element illustrated in FIG. 5.
- FIG. 6E is a fifth process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 5.
- FIG. 6F is a sixth process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 5.
- FIG. 6G is a seventh process diagram illustrating the method for manufacturing the photoelectric conversion element illustrated in FIG. 5.
- FIG. 7 is a schematic diagram illustrating an example of the configuration of the photoelectric conversion module according to the fourth embodiment.
- FIG. 7 is a schematic diagram illustrating an example of the configuration of the photoelectric conversion module according to the fourth embodiment.
- FIG. 8 is a schematic diagram illustrating an example of the configuration of the photovoltaic power generation system according to the fifth embodiment.
- FIG. 9 is a schematic diagram illustrating another example of the configuration of the solar power generation system according to the fifth embodiment.
- FIG. 10 is a schematic diagram showing an example of the configuration of the photoelectric conversion module array shown in FIG.
- FIG. 11 is a schematic diagram illustrating an example of a configuration of a photovoltaic power generation system according to the sixth embodiment.
- FIG. 12 is a schematic diagram illustrating another example of the configuration of the solar power generation system according to the sixth embodiment.
- amorphous phase refers to a state in which silicon (Si) atoms and the like are randomly arranged. Further, although amorphous silicon is expressed as “a-Si”, this notation actually means that hydrogen (H) atoms are included.
- FIG. 1 is a cross-sectional view showing a configuration of a photoelectric conversion element 100 according to Embodiment 1 of the present invention.
- the photoelectric conversion element 100 of Embodiment 1 includes an n-type single crystal silicon substrate 1, an i-type amorphous silicon layer 2, an n-type amorphous silicon layer 3, an antireflection film 4, and an i-type amorphous. Silicon layers 5a and 5b, a p-type amorphous silicon layer 6, an n-type amorphous silicon layer 7, and an electrode 8 are provided.
- the n-type single crystal silicon substrate 1 has, for example, a (100) plane orientation and a specific resistance of 0.1 to 10 ⁇ ⁇ cm.
- the thickness of the n-type single crystal silicon substrate 1 is, for example, 100 to 300 ⁇ m.
- the n-type single crystal silicon substrate 1 has a textured surface on the light incident side.
- the i-type amorphous silicon layer 2 is provided in contact with the light incident surface of the n-type single crystal silicon substrate 1.
- the i-type amorphous silicon layer 2 is made of an amorphous phase and is made of, for example, i-type a-Si.
- the thickness of the i-type amorphous silicon layer 2 is, for example, 2 to several tens of nm.
- the i-type amorphous silicon layer 2t which is a part of the i-type amorphous silicon layer 2 is provided so as to cover the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1u of the back surface.
- the i-type amorphous silicon layer 2t is provided so as to extend from the end face 1t of the n-type single crystal silicon substrate 1 to, for example, about 3 mm at the peripheral edge 1u on the back surface.
- the n-type amorphous silicon layer 3 is formed in contact with the i-type amorphous silicon layer 2.
- the n-type amorphous silicon layer 3 is made of an amorphous phase and is made of, for example, n-type a-Si.
- the thickness of the n-type amorphous silicon layer 3 is, for example, 5 to several tens of nm.
- the phosphorus (P) concentration of the n-type amorphous silicon layer 3 is, for example, 1 ⁇ 10 20 to 1 ⁇ 10 22 cm ⁇ 3 .
- the n-type amorphous silicon layer 3t which is a part of the n-type amorphous silicon layer 3, is an i-type amorphous silicon layer also on the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1u of the back surface. It is in contact with 2t.
- the antireflection film 4 is provided in contact with the n-type amorphous silicon layer 3.
- the antireflection film 4 is preferably made of a material containing a positive fixed charge.
- the antireflection film 4 is made of, for example, silicon nitride (SiN), diamond-like carbon (DLC), silicon carbide (SiC), aluminum nitride (AlN), or the like.
- the thickness of the antireflection film 4 is preferably 100 to 200 nm, for example.
- the antireflection film 4t which is a part of the antireflection film 4, is provided in contact with the n-type amorphous silicon layer 3t also on the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1u of the back surface. .
- the i-type amorphous silicon layer 5a is provided in contact with the surface of the n-type single crystal silicon substrate 1 opposite to the light incident side.
- the i-type amorphous silicon layer 5a is made of an amorphous phase, and is made of, for example, i-type a-Si.
- the thickness of the i-type amorphous silicon layer 5a is, for example, 2 nm to several tens of nm.
- an i-type amorphous silicon layer 5at is provided in contact with the antireflection film 4t at a portion covering the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral portion 1s on the light incident side.
- the i-type amorphous silicon layer 5at is provided so as to extend from the end face 1t of the n-type single crystal silicon substrate 1 to, for example, about 3 mm in the peripheral portion 1s on the light incident side.
- the i-type amorphous silicon layer 5at is formed of the same semiconductor film as the i-type amorphous silicon layer 5a.
- the p-type amorphous silicon layer 6 is formed in contact with the i-type amorphous silicon layer 5a.
- the p-type amorphous silicon layer 6 is made of an amorphous phase and is made of, for example, p-type a-Si.
- the thickness of the p-type amorphous silicon layer 6 is, for example, 10 nm to several tens of nm.
- the boron (B) concentration of the p-type amorphous silicon layer 6 is, for example, 1 ⁇ 10 20 to 1 ⁇ 10 22 cm ⁇ 3 .
- a p-type amorphous silicon layer 6t is provided in contact with the i-type amorphous silicon layer 5at also on the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1s on the light incident side.
- the p-type amorphous silicon layer 6 t is formed of the same semiconductor film as the p-type amorphous silicon layer 6.
- the i-type amorphous silicon layer 5b is provided in contact with the surface of the n-type single crystal silicon substrate 1 opposite to the light incident side.
- the i-type amorphous silicon layer 5b is provided in a portion where the i-type amorphous silicon layer 5a is not provided in a portion in contact with the surface of the n-type single crystal silicon substrate 1 opposite to the light incident side. Yes. That is, i-type amorphous silicon layer 5 a and i-type amorphous silicon layer 5 b are arranged adjacent to each other in the in-plane direction of n-type single crystal silicon substrate 1.
- the i-type amorphous silicon layer 5b is made of an amorphous phase and is made of, for example, i-type a-Si.
- the i-type amorphous silicon layer 5b has a thickness of 3 nm to several tens of nm, for example.
- an i-type amorphous silicon layer 5bt is provided in contact with the p-type amorphous silicon layer 5at at a portion covering the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral portion 1s on the light incident side. ing.
- i-type amorphous silicon layer 5bt is formed of the same semiconductor film as i-type amorphous silicon layer 5b.
- the n-type amorphous silicon layer 7 is formed in contact with the i-type amorphous silicon layer 5b.
- the n-type amorphous silicon layer 7 is disposed adjacent to the p-type amorphous silicon layer 6 in the in-plane direction of the n-type single crystal silicon substrate 1.
- the n-type amorphous silicon layer 7 is made of an amorphous phase and is made of, for example, n-type a-Si.
- the thickness of the n-type amorphous silicon layer 7 is, for example, 10 to several tens of nm.
- the phosphorus (P) concentration of the n-type amorphous silicon layer 7 is, for example, 1 ⁇ 10 20 to 1 ⁇ 10 22 cm ⁇ 3 .
- an n-type amorphous silicon layer 7t is also provided in contact with the i-type amorphous silicon layer 5bt on the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1s on the light incident side.
- the n-type amorphous silicon layer 7 t is formed of the same semiconductor film as the n-type amorphous silicon layer 7.
- the electrodes 8 are provided in contact with the p-type amorphous silicon layer 6 or the n-type amorphous silicon layer 7, respectively.
- the electrode 8 has a configuration in which, for example, a transparent conductive film 8a and a metal film 8b are laminated.
- the transparent conductive film 8a include ITO (indium tin oxide), Zn, SnO 2 and the like.
- the metal film 8b silver (Ag) is mentioned, for example.
- the thickness of the transparent conductive film 8a is, for example, 70 to 100 nm.
- a side surface 1t (region T1 in FIG. 1) of the n-type single crystal silicon substrate 1 is formed in order from the side in contact with the n-type single crystal silicon substrate 1, i-type amorphous silicon layer 2t, n-type amorphous silicon layer 3t,
- the antireflection film 4t, the i-type amorphous silicon layer 5at, the p-type amorphous silicon layer 6t, the i-type amorphous silicon layer 5bt, and the n-type amorphous silicon layer 7t are stacked.
- the antireflection film 4t exists between the i-type amorphous silicon layer 2t and the n-type amorphous silicon layer 3t and the i-type amorphous silicon layer 5at and the p-type amorphous silicon layer 6t. To do.
- peripheral edge 1s (region T2 in FIG. 1) on the light incident side surface of the n-type single crystal silicon substrate 1 has the same structure as the region T1.
- the photoelectric conversion element 100 when sunlight is irradiated to the photoelectric conversion element 100 from the antireflection film 4 side, electrons and holes are photoexcited in the n-type single crystal silicon substrate 1.
- the photoexcited holes and electrons diffuse into the p-type amorphous silicon layer 6 and the n-type amorphous silicon layer 7, respectively, thereby generating an electromotive force.
- (Production method) 2A to 2G are process diagrams showing a method for manufacturing the photoelectric conversion element 100 shown in FIG.
- an n-type single crystal silicon substrate 1 is prepared.
- the texture structure 1a is formed on the entire light incident side surface of the n-type single crystal silicon substrate 1. It is formed.
- an i-type amorphous silicon layer 2 is formed on the light incident side surface of the n-type single crystal silicon substrate 1 by plasma CVD.
- the reaction gas is silane gas and hydrogen gas.
- the temperature of the n-type single crystal silicon substrate 1 is, for example, 100 to 300 ° C.
- the i-type amorphous silicon layer 2t which is a part of the i-type amorphous silicon layer 2, wraps around the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1u of the back surface.
- an n-type amorphous silicon layer 3 is formed on the i-type amorphous silicon layer 2 by plasma CVD.
- the reactive gases are silane gas, hydrogen gas, and phosphine gas.
- the temperature of the n-type single crystal silicon substrate 1 is, for example, 100 to 300 ° C.
- the n-type amorphous silicon layer 3t which is a part of the n-type amorphous silicon layer 3, wraps around the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1u of the back surface.
- the antireflection film 4 is formed by the plasma CVD method.
- the antireflection film 4t which is a part of the antireflection film 4, wraps around the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1u of the back surface.
- the i-type amorphous silicon 2, the n-type amorphous silicon layer 3, and the antireflection film 4 are preferably formed in the same formation chamber.
- an i-type amorphous silicon layer 5ap and a p-type amorphous silicon layer 6p are sequentially formed on the back surface of the n-type single crystal silicon substrate 1 by plasma CVD.
- the formation conditions of the i-type amorphous silicon layer 5ap are the same as the formation conditions of the i-type amorphous silicon layer 2.
- silane gas, hydrogen gas, and diborane gas are used as the reaction gas.
- the temperature of the n-type single crystal silicon substrate 1 is, for example, 100 to 300 ° C.
- the i-type amorphous silicon layer 5ap and the p-type amorphous silicon layer 6t which are parts of the i-type amorphous silicon layer 5ap and the p-type amorphous silicon layer 6p, are formed on the n-type single crystal silicon substrate. 1 side 1t and the peripheral edge 1s of the light incident side surface.
- a coating layer 10 as a mask is formed on the p-type amorphous silicon layer 6p.
- the covering layer 10 is obtained, for example, by patterning a silicon nitride film formed on the p-type amorphous silicon layer 6p.
- a silicon oxide film, a silicon oxynitride film, or the like may be used instead of the silicon nitride film.
- the patterning is performed by, for example, a photolithography method.
- Covering layer 10 covers a portion of p-type amorphous silicon layer 6p formed on i-type amorphous silicon layer 5ap that will later become p-type amorphous silicon layer 6.
- portions of the i-type amorphous silicon layer 5ap and the p-type amorphous silicon layer 6p that are not covered with the coating layer 10 are removed.
- a method for removing the i-type amorphous silicon layer 5ap and the p-type amorphous silicon layer 6p is, for example, dry etching. Thereby, the i-type amorphous silicon layer 5a and the p-type amorphous silicon layer 6 are formed. At this time, the covering layer 10 is formed on the p-type amorphous silicon layer 6.
- an i-type amorphous silicon layer 5bp and an n-type amorphous silicon layer 7p are sequentially formed by plasma CVD.
- the formation conditions of the i-type amorphous silicon layer 5bp and the n-type amorphous silicon layer 7p are the same as the formation conditions of the i-type amorphous silicon layer 2 and the n-type amorphous silicon layer 3, respectively.
- the i-type amorphous silicon layer 5bp and the i-type amorphous silicon layer 5bt and the n-type amorphous silicon layer 7t, which are part of the n-type amorphous silicon layer 7p, are formed on the n-type single crystal silicon substrate. 1 side 1t and the peripheral edge 1s of the light incident side surface.
- the covering layer 10, the i-type amorphous silicon layer 5bp, and the n-type amorphous silicon layer 7p formed on the p-type amorphous silicon layer 6 are removed. Thereby, as shown in FIG. 2F, an i-type amorphous silicon layer 5b and an n-type amorphous silicon layer 7 are formed.
- a method for removing the covering layer 10 and the like formed on the p-type amorphous silicon layer 6 is, for example, wet etching.
- a transparent conductive film such as ITO is formed on the n-type amorphous silicon layer 7 and the p-type amorphous silicon layer 6 side, and a metal such as Ag is further deposited. Then, the metal film and the transparent conductive film are patterned by photolithography and etching so as to correspond to the p-type amorphous silicon layer 6 and the n-type amorphous silicon layer 7 to form the electrode 8. Thereby, the photoelectric conversion element 100 of Embodiment 1 is obtained.
- the generation of dangling bonds due to the extraction of hydrogen atoms is suppressed by the antireflection film 4t, and as a result, the reduction of the minority carrier lifetime of the n-type amorphous silicon layer 3t can be suppressed.
- the antireflection film 4t exists between the quality silicon layer 5at and the p-type amorphous silicon layer 6t. Therefore, the antireflection film 4t can block the extraction of hydrogen atoms from the n-type amorphous silicon layer 3t to the p-type amorphous silicon layer 6t.
- the generation of dangling bonds due to the extraction of hydrogen atoms is suppressed by the antireflection film 4t, and as a result, the reduction of the minority carrier lifetime of the n-type amorphous silicon layer 3t can be suppressed.
- the antireflection film 4 of this embodiment is formed of a SiN film having a positive fixed charge, even if minority carriers of the n-type amorphous silicon layer 3 try to diffuse into the surrounding layers, the antireflection film 4 Due to the repulsive action with the positive positive charge in the medium, a force acts to push the holes back to the n-type semiconductor film side. Therefore, the reduction of the minority carrier lifetime in the n-type amorphous silicon layer 3t can be more effectively suppressed.
- the thickness of the antireflection film 4 of this embodiment is 100 to 200 nm, it has an effect of suppressing the diffusion of hydrogen atoms from the n-type amorphous silicon layer 3t to the p-type amorphous silicon layer 6t. You can get enough.
- the n-type amorphous silicon layer 3 is provided on the i-type amorphous silicon layer 2 on the light incident side of the n-type single crystal silicon substrate 1.
- a p-type amorphous silicon layer may be provided.
- the n-type amorphous silicon layer 3 or the p-type amorphous silicon layer may be provided as a single layer between the n-type single crystal silicon substrate 1 and the antireflection film 4.
- the texture structure 1a is provided on the light incident side surface of the n-type single crystal silicon substrate 1, but the texture structure is also provided on the opposite side of the light incident side surface. It may be.
- the substrate used as the semiconductor substrate is not limited to the n-type single crystal silicon substrate 1, and a p-type single crystal silicon substrate may be used.
- the substrate used as the semiconductor substrate is not limited to a single crystal silicon substrate, and an n-type or p-type polycrystalline silicon substrate may be used.
- the texture structure on the light incident side surface can be formed by dry etching.
- FIG. 3 is a cross-sectional view showing a configuration of a photoelectric conversion element 100A according to Embodiment 2 of the present invention.
- the photoelectric conversion element 100A according to the second embodiment is different from the photoelectric conversion element 100 according to the first embodiment in that the i-type amorphous silicon layers 5a and 5b are changed to the i-type amorphous silicon layer 5A and the p-type amorphous silicon film 6 is used.
- the n-type amorphous silicon film 7 is replaced with a p-type amorphous silicon film 6A
- the electrode 8 is replaced with an electrode 8A and an electrode 9A.
- the i-type amorphous silicon layer 5A is provided in contact with the surface of the n-type single crystal silicon substrate 1 opposite to the light incident side.
- the i-type amorphous silicon layer 5A is made of an amorphous phase, and is made of, for example, i-type a-Si.
- the thickness of the i-type amorphous silicon layer 5A is, for example, 2 to several tens of nm.
- An i-type amorphous silicon layer 5At is provided in contact with the antireflection film 4t on the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1s on the light incident side.
- the i-type amorphous silicon layer 5At is provided so as to extend from the end face 1t of the n-type single crystal silicon substrate 1 to, for example, about 3 mm in the peripheral portion 1s on the light incident side.
- the i-type amorphous silicon layer 5At is a part of the i-type amorphous silicon layer 5A.
- the p-type amorphous silicon layer 6A is formed in contact with the i-type amorphous silicon layer 5A so as to cover the entire surface of the i-type amorphous silicon layer 5A.
- the p-type amorphous silicon layer 6A is made of an amorphous phase, and is made of, for example, p-type a-Si.
- the thickness of the p-type amorphous silicon layer 6A is, for example, 3 to several tens of nm.
- the boron (B) concentration of the p-type amorphous silicon layer 6A is, for example, 1 ⁇ 10 20 to 1 ⁇ 10 22 cm ⁇ 3 .
- a p-type amorphous silicon layer 6At is provided in contact with the i-type amorphous silicon layer 5At also on the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1s on the light incident side.
- the p-type amorphous silicon layer 6At is a part of the p-type amorphous silicon layer 6A.
- the electrode 8A is provided in contact with the p-type amorphous silicon layer 6A.
- the electrode 8A has, for example, a structure in which a transparent conductive film 8a and a metal film 8b are stacked.
- the electrode 9A is provided in contact with the n-type amorphous silicon layer 3 on the light incident side of the n-type amorphous silicon layer 3 where the antireflection film 4 is not provided.
- the electrode 9A is made of, for example, silver (Ag).
- the side surface 1t (region T1 in FIG. 3) of the n-type single crystal silicon substrate 1 is formed in order from the side in contact with the n-type single crystal silicon substrate 1, i-type amorphous silicon layer 2t, n-type amorphous silicon layer 3t, An antireflection film 4t, an i-type amorphous silicon layer 5At, and a p-type amorphous silicon layer 6At are stacked. That is, the antireflection film 4t exists between the i-type amorphous silicon layer 2t and the n-type amorphous silicon layer 3t and the i-type amorphous silicon layer 5At and the p-type amorphous silicon layer 6At. To do.
- peripheral portion 1s (region T2 in FIG. 3) on the light incident side surface of the n-type single crystal silicon substrate 1 has the same structure as the region T1.
- (Production method) 4A to 4C are process diagrams showing a method for manufacturing the photoelectric conversion element 100A shown in FIG.
- an n-type single crystal silicon substrate 1 is prepared as in the first embodiment, and an i-type amorphous silicon layer 2 and an n-type amorphous silicon layer are formed on the light incident side surface. 3 is formed. Further, similarly to the first embodiment, an antireflection film 4 is formed on the n-type amorphous silicon layer 3.
- an i-type amorphous silicon layer 5A is formed on the back surface of the n-type single crystal silicon substrate 1 by a plasma CVD method.
- the i-type amorphous silicon layer 5At which is a part of the i-type amorphous silicon layer 5A, wraps around the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1s side of the light incident surface to prevent reflection. It is laminated on the film 4t.
- a p-type amorphous silicon layer 6A is formed on the i-type amorphous silicon layer 5A by a plasma CVD method.
- the p-type amorphous silicon film 6pt which is a part of the p-type amorphous silicon film 6p, wraps around the side surface 1t of the n-type single crystal silicon substrate 1 and the peripheral edge 1s side of the light incident surface, thereby forming the i-type. It is laminated on the amorphous silicon layer 5At.
- an electrode 8A is formed by forming a transparent conductive film 8a and a metal film 8b on the p-type amorphous silicon layer 6A. Further, after removing a part of the antireflection film 4, for example, an Ag paste is applied by a screen printing method and then baked to form an electrode 9A on the light incident side of the n-type single crystal silicon substrate 1. Either the electrode 8A or the electrode 9A may be formed first.
- the i-type amorphous silicon layer 2t and the n-type amorphous silicon layer 3t on the side surface 1t of the n-type single crystal silicon substrate, the i-type amorphous silicon layer 2t and the n-type amorphous silicon layer 3t, the i-type amorphous silicon layer 5At and the p-type amorphous material are used. Since the antireflection film 4t is present between the porous silicon layer 6At and the minority carrier lifetime of the n-type amorphous silicon layer 3t can be suppressed as in the first embodiment.
- the n-type amorphous silicon layer 3 is provided on the i-type amorphous silicon layer 2 on the light incident side of the n-type single crystal silicon substrate 1, and the i-type amorphous silicon on the opposite side to the light incident side.
- the p-type amorphous silicon layer 6A is provided on the porous silicon layer 5A.
- the p-type amorphous silicon layer is provided on the i-type amorphous silicon layer 2, and the opposite side of the light incident side is provided.
- An n-type amorphous silicon layer may be provided on the i-type amorphous silicon layer 5A.
- FIG. 5 is a cross-sectional view showing a configuration of a photoelectric conversion element 100B according to Embodiment 3 of the present invention.
- the photoelectric conversion element 100B according to the third embodiment is similar to the photoelectric conversion element 100 according to the first embodiment except that the i-type amorphous silicon layer 5b and the n-type amorphous silicon layer 7 are provided instead of the n-type single crystal silicon substrate 1.
- the n-type diffusion region 7B is formed on the surface.
- n-type diffusion region 7B phosphorus or the like is doped in a portion including the surface opposite to the light irradiation side of the n-type single crystal silicon substrate 1 where the i-type amorphous silicon layer 5a is not provided. Is formed.
- the phosphorus (P) concentration in the n-type diffusion region 7B is, for example, 5 ⁇ 10 20 cm ⁇ 3 .
- the electrode 8 has the p-type amorphous silicon layer 6 or the n-type diffusion region 7B, respectively. It is provided in contact with.
- the photoelectric conversion element 100B when sunlight is irradiated to the photoelectric conversion element 100B from the antireflection film 4 side, electrons and holes are photoexcited in the n-type single crystal silicon substrate 1. The photoexcited holes and electrons are diffused into the p-type amorphous silicon layer 6 and the n-type diffusion region 7B, respectively, thereby generating an electromotive force.
- the i-type amorphous silicon layer 2t and the n-type amorphous silicon layer 3t are sequentially formed from the side in contact with the n-type single crystal silicon substrate 1.
- the antireflection film 4t, the i-type amorphous silicon layer 5at, and the p-type amorphous silicon layer 6t are stacked. That is, the antireflection film 4t exists between the i-type amorphous silicon layer 2t and the n-type amorphous silicon layer 3t and the i-type amorphous silicon layer 5at and the p-type amorphous silicon layer 6t.
- peripheral portion 1s (the region T2 in FIG. 5) on the light incident side surface of the n-type single crystal silicon substrate 1 has the same structure as the region T1.
- (Production method) 6A to 6G are process diagrams showing a method for manufacturing the photoelectric conversion element 100B shown in FIG.
- the n-type diffusion region 7B is formed by doping phosphorus on the surface opposite to the light incident side of the n-type single crystal silicon substrate 1 prepared in the same manner as in the first embodiment.
- the method for doping phosphorus include an ion implantation method, a method of baking a dopant layer or a doping paste, and a method using thermal diffusion.
- a protective film 30 is formed on the entire surface of the n-type single crystal silicon substrate 1 opposite to the light incident side.
- the protective film 30 is formed of, for example, a silicon nitride film, a silicon oxide film, a silicon oxynitride film, or the like. Thereby, the surface of the n-type diffusion region 7B is protected.
- the i-type amorphous silicon layer 2, the n-type amorphous silicon layer 3, and the reflection are formed on the light incident side of the n-type single crystal silicon substrate 1.
- the prevention film 4 is sequentially formed by a plasma CVD method.
- portions of the protective layer 30 on the side opposite to the light incident side of the n-type single crystal silicon substrate 1 other than the portion in contact with the n-type diffusion region 7B are removed by etching.
- the i-type amorphous silicon layer 5ap and the p-type amorphous silicon layer 6p are formed on the back surface of the n-type single crystal silicon substrate 1 as in the first embodiment.
- the protective layer 30, and the i-type amorphous silicon layer 5ap and the p-type amorphous silicon layer 6p as the upper layer are removed.
- a method for removing the i-type amorphous silicon layer 5ap and the p-type amorphous silicon layer 6p is dry etching. Thereby, the i-type amorphous silicon layer 5a and the p-type amorphous silicon layer 6 are formed on the back surface of the n-type single crystal silicon substrate 1.
- electrodes 8 are formed in the same manner as in the first embodiment so as to correspond to the p-type amorphous silicon layer 6 and the n-type diffusion region 7B, respectively. Thereby, the photoelectric conversion element 100B of Embodiment 3 is obtained.
- the i-type amorphous silicon layer 2t and the n-type amorphous silicon layer 3t on the side surface 1t of the n-type single crystal silicon substrate, the i-type amorphous silicon layer 2t and the n-type amorphous silicon layer 3t, the i-type amorphous silicon layer 5at and the p-type amorphous material are used. Since the antireflection film 4t exists between the porous silicon layer 6t and the first exemplary embodiment, the minority carrier lifetime of the n-type amorphous silicon layer 3t can be prevented from being reduced, as in the first embodiment.
- the n-type amorphous silicon layer 3 is provided on the i-type amorphous silicon layer 2 on the light incident side of the n-type single crystal silicon substrate 1. 2 may be provided, and the n-type amorphous silicon layer 3 may be provided in contact with the surface on the light incident side of the n-type single crystal silicon substrate 1.
- the fourth embodiment is a photoelectric conversion module including at least one of the photoelectric conversion elements of the first to third embodiments and the modifications thereof.
- FIG. 7 is a schematic diagram illustrating an example of the configuration of the photoelectric conversion module according to the present embodiment.
- the photoelectric conversion module 1000 includes a plurality of photoelectric conversion elements 1001, a cover 1002, and output terminals 1013 and 1014.
- a plurality of photoelectric conversion elements 1001 are arranged in an array and connected in series.
- FIG. 7 illustrates an arrangement in which the photoelectric conversion elements 1001 are connected in series.
- the arrangement and connection method are not limited to this, and the photoelectric conversion elements 1001 may be connected in parallel or may be combined in series and parallel. It is good also as an arrangement.
- any one of the first to third embodiments and the photoelectric conversion elements of the modified examples is used.
- the photoelectric conversion module 1000 is not limited to the above description as long as at least one of the plurality of photoelectric conversion elements 1001 includes any of the photoelectric conversion elements according to the first to third embodiments and modifications thereof, and may take any configuration. Shall. Further, the number of photoelectric conversion elements 1001 included in the photoelectric conversion module 1000 can be any integer of 2 or more.
- the cover 1002 is composed of a weatherproof cover and covers the plurality of photoelectric conversion elements 1001.
- the cover 1002 includes, for example, a transparent base material (for example, glass) provided on the light receiving surface side of the photoelectric conversion element 1001 and a back surface base material provided on the back surface side opposite to the light receiving surface side of the photoelectric conversion element 1001. (For example, glass, a resin sheet etc.) and the sealing material (for example, EVA etc.) which fills the clearance gap between the said transparent base material and the said resin base material.
- a transparent base material for example, glass
- a back surface base material provided on the back surface side opposite to the light receiving surface side of the photoelectric conversion element 1001.
- the sealing material for example, EVA etc.
- the output terminal 1013 is connected to a photoelectric conversion element 1001 arranged at one end of a plurality of photoelectric conversion elements 1001 connected in series.
- the output terminal 1014 is connected to the photoelectric conversion element 1001 arranged at the other end of the plurality of photoelectric conversion elements 1001 connected in series.
- the fifth embodiment is a photovoltaic power generation system including at least one of the photoelectric conversion elements of the first to third embodiments and the modifications thereof. Since the photoelectric conversion element of the present invention has high conversion efficiency, the photovoltaic power generation system of the present invention including the photoelectric conversion element can also have high conversion efficiency. Note that the solar power generation system is a device that appropriately converts the power output from the photoelectric conversion module and supplies the converted power to a commercial power system or an electric device.
- FIG. 8 is a schematic diagram illustrating an example of the configuration of the photovoltaic power generation system according to the present embodiment.
- the photovoltaic power generation system 2000 includes a photoelectric conversion module array 2001, a connection box 2002, a power conditioner 2003, a distribution board 2004, and a power meter 2005.
- the photoelectric conversion module array 2001 includes a plurality of photoelectric conversion modules 1000 (Embodiment 4). Since the photoelectric conversion element of the present invention has high conversion efficiency, the photovoltaic power generation system of the present invention including the photoelectric conversion element can also have high conversion efficiency.
- the solar power generation system 2000 is added with a function generally called “Home Energy Management System (HEMS)”, “Building Energy Management System (BEMS)”, or the like. can do. Accordingly, the energy consumption can be reduced by monitoring the power generation amount of the solar power generation system 2000, monitoring / controlling the power consumption amount of each electrical device connected to the solar power generation system 2000, and the like.
- HEMS Home Energy Management System
- BEMS Building Energy Management System
- connection box 2002 is connected to the photoelectric conversion module array 2001.
- the power conditioner 2003 is connected to the connection box 2002.
- the distribution board 2004 is connected to the power conditioner 2003 and the electrical equipment 2011.
- the power meter 2005 is connected to the distribution board 2004 and the commercial power system.
- a storage battery 2100 may be connected to the power conditioner 2003 as shown in FIG. In this case, output fluctuation due to fluctuations in the amount of sunlight can be suppressed, and power stored in the storage battery 2100 can be supplied even in a time zone without sunlight.
- the storage battery 2100 may be built in the power conditioner 2003.
- the photoelectric conversion module array 2001 converts sunlight into electricity to generate DC power and supplies the DC power to the connection box 2002.
- the power conditioner 2003 converts the DC power received from the connection box 2002 into AC power and supplies it to the distribution board 2004. Note that part or all of the DC power received from the connection box 2002 may be supplied to the distribution board 2004 as it is without being converted to AC power.
- the power conditioner 2003 receives the direct current received from the connection box 2002. A part or all of the electric power can be appropriately converted into electric power and stored in the storage battery 2100.
- the power stored in the storage battery 2100 is appropriately supplied to the power conditioner 2003 according to the amount of power generated by the photoelectric conversion module and the power consumption of the electrical equipment 2011, and is appropriately converted to the distribution board 2004. Supplied.
- the distribution board 2004 supplies the electric equipment 2011 with at least one of the electric power received from the power conditioner 2003 and the commercial electric power received via the electric power meter 2005.
- the distribution board 2004 supplies the AC power received from the power conditioner 2003 to the electrical equipment 2011 when the AC power received from the power conditioner 2003 is larger than the power consumption of the electrical equipment 2011. Then, surplus AC power is supplied to the commercial power system via the power meter 2005.
- the distribution board 2004 receives the AC power received from the commercial power system and the AC power received from the power conditioner 2003 in the electrical equipment. To 2011.
- the power meter 2005 measures the power in the direction from the commercial power system to the distribution board 2004 and measures the power in the direction from the distribution board 2004 to the commercial power system.
- the photoelectric conversion module array 2001 will be described.
- FIG. 10 is a schematic diagram showing an example of the configuration of the photoelectric conversion module array 2001 shown in FIG.
- the photoelectric conversion module array 2001 includes a plurality of photoelectric conversion modules 1000 and output terminals 2013 and 2014.
- FIG. 10 illustrates an arrangement in which the photoelectric conversion modules 1000 are connected in series.
- the arrangement and connection method are not limited to this, and the photoelectric conversion modules 1000 may be connected in parallel or may be combined in series and parallel. It is good also as an arrangement.
- the number of photoelectric conversion modules 1000 included in the photoelectric conversion module array 2001 can be any integer of 2 or more.
- the output terminal 2013 is connected to the photoelectric conversion module 1000 located at one end of the plurality of photoelectric conversion modules 1000 connected in series.
- the output terminal 2014 is connected to the photoelectric conversion module 1000 located at the other end of the plurality of photoelectric conversion modules 1000 connected in series.
- At least one of the plurality of photoelectric conversion elements 1001 includes any of the photoelectric conversion elements of Embodiments 1 to 3 and its modifications. As long as it is not limited to the above description, any configuration can be used.
- the sixth embodiment is a larger-scale solar power generation system than the solar power generation system described as the fifth embodiment.
- the photovoltaic power generation system according to the sixth embodiment also includes at least one of the photoelectric conversion elements of the first to third embodiments and the modifications thereof. Since the photoelectric conversion element of the present invention has high conversion efficiency, the photovoltaic power generation system of the present invention including the photoelectric conversion element can also have high conversion efficiency.
- FIG. 11 is a schematic diagram illustrating an example of the configuration of the photovoltaic power generation system according to the present embodiment.
- solar power generation system 4000 includes a plurality of subsystems 4001, a plurality of power conditioners 4003, and a transformer 4004.
- the photovoltaic power generation system 4000 is a larger scale photovoltaic power generation system than the photovoltaic power generation system 2000 shown in FIG. Since the photoelectric conversion element of the present invention has high conversion efficiency, the photovoltaic power generation system of the present invention including the photoelectric conversion element can also have high conversion efficiency.
- the plurality of power conditioners 4003 are each connected to the subsystem 4001.
- the number of the power conditioners 4003 and the subsystems 4001 connected thereto can be any integer of 2 or more.
- a storage battery 4100 may be connected to the power conditioner 4003 as shown in FIG. In this case, output fluctuation due to fluctuations in the amount of sunshine can be suppressed, and power stored in the storage battery 4100 can be supplied even in a time zone without sunshine.
- the storage battery 4100 may be built in the power conditioner 4003.
- the transformer 4004 is connected to a plurality of power conditioners 4003 and a commercial power system.
- Each of the plurality of subsystems 4001 includes a plurality of module systems 3000.
- the number of module systems 3000 in the subsystem 4001 can be any integer greater than or equal to two.
- Each of the plurality of module systems 3000 includes a plurality of photoelectric conversion module arrays 2001, a plurality of connection boxes 3002, and a current collection box 3004.
- the number of the junction box 3002 in the module system 3000 and the photoelectric conversion module array 2001 connected to the junction box 3002 can be any integer of 2 or more.
- the current collection box 3004 is connected to a plurality of connection boxes 3002.
- the power conditioner 4003 is connected to a plurality of current collection boxes 3004 in the subsystem 4001.
- the plurality of photoelectric conversion module arrays 2001 of the module system 3000 convert sunlight into electricity to generate DC power, and supply the DC power to the current collecting box 3004 via the connection box 3002.
- a plurality of current collection boxes 3004 in the subsystem 4001 supplies DC power to the power conditioner 4003.
- the plurality of power conditioners 4003 convert DC power into AC power and supply the AC power to the transformer 4004.
- the power conditioner 4003 is received from the current collection box 3004. A part or all of the DC power can be appropriately converted into power and stored in the storage battery 4100.
- the electric power stored in the storage battery 4100 is appropriately supplied to the power conditioner 4003 side according to the power generation amount of the subsystem 4001, appropriately converted into electric power, and supplied to the transformer 4004.
- the transformer 4004 converts the voltage level of AC power received from a plurality of power conditioners 4003 and supplies it to the commercial power system.
- the solar power generation system 4000 only needs to include at least one of the photoelectric conversion elements of the first to third embodiments and the modifications thereof, and all the photoelectric conversion elements included in the solar power generation system 4000 are the first embodiment. It is not necessary to be a photoelectric conversion element of .about.
- all of the photoelectric conversion elements included in a certain subsystem 4001 are any of the photoelectric conversion elements of Embodiments 1 to 3 and modifications thereof, and some or all of the photoelectric conversion elements included in another subsystem 4001
- the present invention is useful for photoelectric conversion elements.
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Life Sciences & Earth Sciences (AREA)
- Sustainable Energy (AREA)
- Photovoltaic Devices (AREA)
Abstract
光を電力に変換する光電変換素子(100)は、n型単結晶シリコン基板(1)(半導体基板)と、n型単結晶シリコン基板(1)の光入射側の表面に接して形成されたn型を有するi型非晶質シリコン層(2)及びn型非晶質シリコン層(3)(第1半導体膜)と、第1半導体膜に接して形成された反射防止膜(4)(誘電体膜)と、n型単結晶シリコン基板(1)の光入射側とは反対側に形成されたp型を有する第2半導体膜(i型非晶質シリコン層(5a)及びp型非晶質シリコン層(6))と、を備える。n型単結晶シリコン基板1の側面(1t)において、第1半導体膜(2t),(3t)、反射防止膜(4t)、及び第2半導体膜(5at),(6t)が、この順に積層されている。
Description
本発明は、光電変換素子に関する。
近年、光電変換素子としての太陽電池が注目されている。太陽電池の一例として、裏面接合型の太陽電池がある。
裏面接合型の太陽電池は、例えば、特許文献1(特開2007-281156号公報)及び特許文献2(特開2013-211385号公報)に開示されている。上記文献において、裏面接合型の太陽電池は、半導体基板と、半導体基板の太陽光の照射面とは反対側になる裏面に形成されたn型非晶質半導体膜と、前記裏面に形成されたp型非晶質半導体膜と、前記n型非晶質半導体膜上及び前記p型非晶質半導体膜上に形成された電極とからなる。
特許文献1には、半導体基板の裏面にp型非晶質半導体膜及びn型非晶質半導体膜を形成した後、光入射側の面に反射防止膜を形成することが記載されている。また、特許文献2には、半導体基板の受光面にi型非晶質半導体膜、n型非晶質半導体膜及び反射防止機能を有する保護層を形成した後、裏面にn型領域及びp型領域を形成することが記載されている。
ところで、半導体基板の上に半導体膜や反射防止膜等の誘電体膜などをプラズマCVD法で形成すると、半導体基板の周縁部においては、形成した膜が半導体基板の側面及び反対側の面の周縁部に回りこむ現象が起こる。そして、光入射側の半導体膜(例えば、n型の半導体膜)のうち半導体基板の側面又は裏面に回りこんだ部分と、裏面側の半導体膜(例えば、p型の半導体膜)のうち半導体基板の側面又は光入射面に回りこんだ部分が、互いに接して重なり合っていると、n型の半導体膜中の少数キャリアである正孔が、p型の半導体膜に移動してしまう。これにより、n型半導体膜の少数キャリアのライフタイムが短くなる問題がある。
特許文献1及び2には、光電変換部の半導体基板の側面部分の構造については、何等記載されていない。そのため、光入射側の半導体膜のうち半導体基板の側面や裏面に回りこんだ部分と、裏面側の半導体膜のうち半導体基板の側面や光入射面に回りこんだ部分が、半導体基板の側面において、互いに接している場合も考えられる。
本発明は、半導体膜中での少数キャリアのライフタイムの低減を抑制した光電変換素子を提供することを目的とする。
上記の課題を解決する本発明の光電変換素子は、半導体基板と、前記半導体基板の光入射側の表面に接して形成され、第1導電型を有する第1半導体膜と、前記第1半導体膜に接して形成された誘電体膜と、前記半導体基板の光入射側とは反対側に形成され、前記第1導電型とは反対の第2導電型を有する第2半導体膜と、を備える。半導体基板の側面において、前記第1半導体膜、前記誘電体膜及び前記第2半導体膜が、この順に積層されている。
上記の構成によれば、半導体基板の側面において、互いに反対の導電型を有する第1半導体膜及び第2半導体膜が接することなく、前記誘電体膜を介して積層されている。このため、第1半導体膜及び第2半導体膜のうちn型の半導体膜からp型の半導体膜に水素原子が引き抜かれるのが、誘電体膜によってブロックされる。つまり、水素原子の引き抜きによるダングリングボンドの発生が誘電体膜によって抑制され、結果として、少数キャリアのライフタイムの低減を抑制することができる。
本発明の光電変換素子は、前記半導体基板の光入射側の表面の周縁部において、前記第1半導体膜、前記誘電体膜及び前記第2半導体膜が、この順に積層されていることが好ましい。
上記の構成によれば、半導体基板の光入射側の表面の周縁部においても、互いに反対の導電型を有する第1半導体膜及び第2半導体膜が接することなく、前記誘電体膜を介して積層されている。このため、第1半導体膜及び第2半導体膜のうちn型の半導体膜からp型の半導体膜に水素原子が引き抜かれるのが、誘電体膜によってブロックされる。つまり、半導体基板の光入射側の表面の周縁部においても、水素原子の引き抜きによるダングリングボンドの発生が誘電体膜によって抑制され、結果として、少数キャリアのライフタイムの低減をより効果的に抑制することができる。
本発明の光電変換素子は、前記第1の導電型はn型であり、前記第2の導電型はp型であることが好ましい。
上記の構成によれば、第1半導体膜(導電型:n型)は、第2半導体膜(導電型:p型)に先行して製膜されるので、熱履歴を受ける回数が多くなる。p型の半導体膜は、n型の半導体膜と比べて、熱履歴を受けることにより、周辺のアモルファスシリコン層から水素原子を引き抜いてダングリングボンドを発生させる傾向が強い。上記の構成によれば、p型の半導体膜ができるだけ熱履歴を受けないようにすることができる。従って、ダングリングボンドの発生が抑制され、結果として、少数キャリアのライフタイムの低減をより効果的に抑制することができる。
本発明の光電変換素子は、前記半導体基板の光入射側とは反対の表面に接して、該半導体基板とは反対の導電型を有する第2半導体膜、及び該半導体基板と同じ導電型を有し且つ該半導体基板の面内方向において前記第2半導体膜に隣接する第3半導体膜が設けられていてもよい。
本発明の光電変換素子は、前記誘電体膜は、正の固定電荷を含むことが好ましい。
上記の構成によれば、第1半導体膜及び第2半導体膜のうちn型の半導体膜の少数キャリアが周辺の層に拡散しようとしても、誘電体膜に含まれる正の固定電荷との反発作用により、正孔をn型の半導体膜側に押し戻そうとする力が働く。そのため、n型の半導体膜における少数キャリアのライフタイムの低減をより効果的に抑制することができる。
本発明の光電変換素子の誘電体膜は、SiNで形成されていてもよい。
本発明によれば、半導体基板の側面において、互いに反対の導電型を有する第1半導体膜及び第2半導体膜が接することなく、前記誘電体膜を介して積層されている。このため、第1半導体膜及び第2半導体膜のうちn型の半導体膜からp型の半導体膜に水素原子が引き抜かれるのを、誘電体膜によってブロックできる。つまり、水素原子の引き抜きによるダングリングボンドの発生が誘電体膜によって抑制され、結果として、少数キャリアのライフタイムの低減を抑制することができる。
本発明の実施形態について図面を参照しながら詳細に説明する。なお、図中同一または相当部分には同一符号を付してその説明は繰返さない。
この明細書において、「非晶質相」とは、シリコン(Si)原子等がランダムに配列された状態を言う。また、アモルファスシリコンを「a-Si」と表記するが、この表記は、実際には、水素(H)原子が含まれていることを意味する。
[実施形態1]
図1は、この発明の実施形態1による光電変換素子100の構成を示す断面図である。実施形態1の光電変換素子100は、n型単結晶シリコン基板1と、i型非晶質シリコン層2と、n型非晶質シリコン層3と、反射防止膜4と、i型非晶質シリコン層5a,5bと、p型非晶質シリコン層6と、n型非晶質シリコン層7と、電極8と、を備える。
図1は、この発明の実施形態1による光電変換素子100の構成を示す断面図である。実施形態1の光電変換素子100は、n型単結晶シリコン基板1と、i型非晶質シリコン層2と、n型非晶質シリコン層3と、反射防止膜4と、i型非晶質シリコン層5a,5bと、p型非晶質シリコン層6と、n型非晶質シリコン層7と、電極8と、を備える。
n型単結晶シリコン基板1は、例えば、(100)の面方位および0.1~10Ω・cmの比抵抗を有する。また、n型単結晶シリコン基板1の厚さは、例えば、100~300μmである。そして、n型単結晶シリコン基板1は、光入射側の表面がテクスチャ化されている。
i型非晶質シリコン層2は、n型単結晶シリコン基板1の光入射側の表面に接して設けられる。i型非晶質シリコン層2は、非晶質相からなり、例えば、i型a-Siで形成されている。i型非晶質シリコン層2の厚さは、例えば、2~数十nmである。i型非晶質シリコン層2の一部であるi型非晶質シリコン層2tは、n型単結晶シリコン基板1の側面1t、及び裏面の周縁部1uを覆うように設けられている。このとき、i型非晶質シリコン層2tは、裏面の周縁部1uにおいて、n型単結晶シリコン基板1の端面1tから例えば3mm程度まで広がるように設けられている。
n型非晶質シリコン層3は、i型非晶質シリコン層2に接して形成される。n型非晶質シリコン層3は、非晶質相からなり、例えば、n型a-Siで形成されている。n型非晶質シリコン層3の厚さは、例えば、5~数十nmである。n型非晶質シリコン層3のリン(P)濃度は、例えば、1×1020~1×1022cm-3である。n型非晶質シリコン層3の一部であるn型非晶質シリコン層3tは、n型単結晶シリコン基板1の側面1t、及び裏面の周縁部1uにおいても、i型非晶質シリコン層2tに接して設けられている。
反射防止膜4は、n型非晶質シリコン層3に接して設けられる。反射防止膜4は、好ましくは、正の固定電荷を含む材料で形成されている。反射防止膜4は、例えば、窒化シリコン(SiN)、ダイヤモンドライクカーボン(DLC)、炭化ケイ素(SiC)、窒化アルミニウム(AlN)等で形成されている。反射防止膜4の厚さは、例えば、100~200nmであることが好ましい。反射防止膜4の一部である反射防止膜4tは、n型単結晶シリコン基板1の側面1t、及び裏面の周縁部1uにおいても、n型非晶質シリコン層3tに接して設けられている。
i型非晶質シリコン層5aは、n型単結晶シリコン基板1の光入射側とは反対側の表面に接して設けられている。i型非晶質シリコン層5aは、非晶質相からなり、例えば、i型a-Siで形成されている。i型非晶質シリコン層5aの厚さは、例えば、2nm~数十nmである。なお、n型単結晶シリコン基板1の側面1t、及び光入射側の周縁部1sを覆う部分には、反射防止膜4tに接して、i型非晶質シリコン層5atが設けられている。このとき、i型非晶質シリコン層5atは、光入射側の周縁部1sにおいて、n型単結晶シリコン基板1の端面1tから例えば3mm程度まで広がるように設けられている。なお、i型非晶質シリコン層5atは、i型非晶質シリコン層5aと同一の半導体膜で形成されている。
p型非晶質シリコン層6は、i型非晶質シリコン層5aに接して形成される。p型非晶質シリコン層6は、非晶質相からなり、例えば、p型a-Siで形成されている。p型非晶質シリコン層6の厚さは、例えば、10nm~数十nmである。p型非晶質シリコン層6のボロン(B)濃度は、例えば、1×1020~1×1022cm-3である。なお、n型単結晶シリコン基板1の側面1t、及び光入射側の周縁部1sにおいても、i型非晶質シリコン層5atに接して、p型非晶質シリコン層6tが設けられている。p型非晶質シリコン層6tは、p型非晶質シリコン層6と同一の半導体膜で形成されている。
i型非晶質シリコン層5bは、n型単結晶シリコン基板1の光入射側とは反対側の表面に接して設けられている。i型非晶質シリコン層5bは、n型単結晶シリコン基板1の光入射側とは反対側の表面に接する部分のうちi型非晶質シリコン層5aが設けられていない部分に設けられている。つまり、i型非晶質シリコン層5aとi型非晶質シリコン層5bとは、n型単結晶シリコン基板1の面内方向において、互いに隣接して配置される。i型非晶質シリコン層5bは、非晶質相からなり、例えば、i型a-Siで形成されている。i型非晶質シリコン層5bの厚さは、例えば、3nm~数十nmである。なお、n型単結晶シリコン基板1の側面1t、及び光入射側の周縁部1sを覆う部分には、p型非晶質シリコン層5atに接して、i型非晶質シリコン層5btが設けられている。i型非晶質シリコン層5btは、i型非晶質シリコン層5bと同一の半導体膜で形成されている。
n型非晶質シリコン層7は、i型非晶質シリコン層5bに接して形成される。また、n型非晶質シリコン層7は、n型単結晶シリコン基板1の面内方向において、p型非晶質シリコン層6に隣接して配置される。n型非晶質シリコン層7は、非晶質相からなり、例えば、n型a-Siで形成されている。n型非晶質シリコン層7の厚さは、例えば、10~数十nmである。n型非晶質シリコン層7のリン(P)濃度は、例えば、1×1020~1×1022cm-3である。なお、n型単結晶シリコン基板1の側面1t、及び光入射側の周縁部1sにおいても、i型非晶質シリコン層5btに接して、n型非晶質シリコン層7tが設けられている。n型非晶質シリコン層7tは、n型非晶質シリコン層7と同一の半導体膜で形成されている。
電極8は、それぞれ、p型非晶質シリコン層6又はn型非晶質シリコン層7に接して設けられる。電極8は、例えば、透明導電膜8aと金属膜8bとが積層された構成からなる。透明導電膜8aとしては、例えば、ITO(酸化インジウムスズ)、Zn、SnO2等が挙げられる。また、金属膜8bとしては、例えば、銀(Ag)が挙げられる。透明導電膜8aの厚さは、例えば、70~100nmである。
n型単結晶シリコン基板1の側面1t(図1の領域T1)は、n型単結晶シリコン基板1に接する側から順に、i型非晶質シリコン層2t、n型非晶質シリコン層3t、反射防止膜4t、i型非晶質シリコン層5at、p型非晶質シリコン層6t、i型非晶質シリコン層5bt、及びn型非晶質シリコン層7tが積層されている。つまり、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5at及びp型非晶質シリコン層6tとの間には、反射防止膜4tが存在する。
また、n型単結晶シリコン基板1の光入射側の表面の周縁部1s(図1の領域T2)は、領域T1と同じ構造からなる。
光電変換素子100において、太陽光が反射防止膜4側から光電変換素子100に照射されると、n型単結晶シリコン基板1中で電子および正孔が光励起される。光励起された正孔及び電子は、それぞれ、p型非晶質シリコン層6及びn型非晶質シリコン層7に拡散し、これにより、起電力が生じる。
(製造方法)
図2A~図2Gは、それぞれ、図1に示す光電変換素子100の製造方法を示す工程図である。
図2A~図2Gは、それぞれ、図1に示す光電変換素子100の製造方法を示す工程図である。
まず、図2Aに示すように、n型単結晶シリコン基板1を準備する。n型単結晶シリコン基板1の光入射側の面の全体にアルカリを用いた異方性エッチングを実施することにより、n型単結晶シリコン基板1の光入射側の面の全体にテクスチャ構造1aが形成される。
次に、図2Bに示すように、n型単結晶シリコン基板1の光入射側の面にi型非晶質シリコン層2をプラズマCVDにより形成する。i型非晶質シリコン層2をプラズマCVDで形成する場合、反応ガスは、シランガス及び水素ガスである。また、n型単結晶シリコン基板1の温度は、例えば、100~300℃である。このとき、i型非晶質シリコン層2の一部であるi型非晶質シリコン層2tが、n型単結晶シリコン基板1の側面1tや裏面の周縁部1uに回り込む。
そして、同じく図2Bに示すように、i型非晶質シリコン層2上に、n型非晶質シリコン層3をプラズマCVDにより形成する。n型非晶質シリコン層3をプラズマCVDで形成する場合、反応ガスは、シランガス、水素ガス及びフォスフィンガスである。n型単結晶シリコン基板1の温度は、例えば、100~300℃である。このとき、n型非晶質シリコン層3の一部であるn型非晶質シリコン層3tが、n型単結晶シリコン基板1の側面1tや裏面の周縁部1uに回り込む。
続いて、同じく図2Bに示すように、n型非晶質シリコン層3の形成後に連続して、反射防止膜4をプラズマCVD法により形成する。このとき、反射防止膜4の一部である反射防止膜4tが、n型単結晶シリコン基板1の側面1tや裏面の周縁部1uに回り込む。なお、i型非晶質シリコン2、n型非晶質シリコン層3及び反射防止膜4は、同一の形成室内で形成されることが好ましい。
次に、図2Cに示すように、n型単結晶シリコン基板1の裏面にi型非晶質シリコン層5ap及びp型非晶質シリコン層6pを、プラズマCVDにより順次形成する。i型非晶質シリコン層5apの形成条件は、i型非晶質シリコン層2の形成条件と同じである。p型非晶質シリコン層6pを形成する場合、反応ガスとしては、シランガス、水素ガス及びジボランガスを用いる。n型単結晶シリコン基板1の温度は、例えば、100~300℃である。このとき、i型非晶質シリコン層5ap及びp型非晶質シリコン層6pの一部であるi型非晶質シリコン層5at及びp型非晶質シリコン層6tが、n型単結晶シリコン基板1の側面1tや光入射側の表面の周縁部1sに回り込む。
さらに、同じく図2Cに示すように、p型非晶質シリコン層6pの上に、マスクとしての被覆層10を形成する。この被覆層10は、例えば、p型非晶質シリコン層6pの上に形成された窒化シリコン膜をパターニングすることで得られる。被覆層10の材料として、窒化シリコン膜の代わりに、酸化シリコン膜または酸窒化シリコン膜等を用いてもよい。パターニングは、例えば、フォトリソグラフィ法によって実施される。被覆層10は、i型非晶質シリコン層5ap上に形成されたp型非晶質シリコン層6pのうち、後にp型非晶質シリコン層6となる部分を覆う。
そして、図2Dに示すように、i型非晶質シリコン層5ap及びp型非晶質シリコン層6pのうち、被覆層10で覆われていない部分を除去する。i型非晶質シリコン層5ap及びp型非晶質シリコン層6pを除去する方法は、例えば、ドライエッチングである。これにより、i型非晶質シリコン層5a及びp型非晶質シリコン層6が形成される。このとき、p型非晶質シリコン層6上には、被覆層10が形成された状態となっている。
続いて、図2Eに示すように、i型非晶質シリコン層5bp及びn型非晶質シリコン層7pを、プラズマCVDにより順次形成する。i型非晶質シリコン層5bp及びn型非晶質シリコン層7pの形成条件は、それぞれ、i型非晶質シリコン層2及びn型非晶質シリコン層3の形成条件と同じである。このとき、i型非晶質シリコン層5bp及びn型非晶質シリコン層7pの一部であるi型非晶質シリコン層5bt及びn型非晶質シリコン層7tが、n型単結晶シリコン基板1の側面1tや光入射側の表面の周縁部1sに回り込む。
次いで、p型非晶質シリコン層6上に形成された被覆層10、i型非晶質シリコン層5bp、及びn型非晶質シリコン層7pを除去する。これにより、図2Fに示すように、i型非晶質シリコン層5b及びn型非晶質シリコン層7が形成される。p型非晶質シリコン層6上に形成された被覆層10等を除去する方法は、例えば、ウェットエッチングである。
続いて、図2Gに示すように、n型非晶質シリコン層7及びp型非晶質シリコン層6側にITOなどの透明導電膜を成膜し、さらに、Agなどの金属を蒸着する。そして、金属膜及び透明導電膜をp型非晶質シリコン層6及びn型非晶質シリコン層7のそれぞれに対応するように、フォトリソグラフィ及びエッチングによってパターンニングし、電極8を形成する。これにより、実施形態1の光電変換素子100が得られる。
(効果)
実施形態1によれば、n型単結晶シリコン基板1の側面1t(図1の領域T1)において、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5at及びp型非晶質シリコン層6tとの間に、反射防止膜4tが存在する。そのため、n型非晶質シリコン層3tからp型非晶質シリコン層6tに水素原子が引き抜かれるのを、反射防止膜4tによってブロックできる。つまり、水素原子の引き抜きによるダングリングボンドの発生が反射防止膜4tによって抑制され、結果として、n型非晶質シリコン層3tの少数キャリアのライフタイムの低減を抑制することができる。
実施形態1によれば、n型単結晶シリコン基板1の側面1t(図1の領域T1)において、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5at及びp型非晶質シリコン層6tとの間に、反射防止膜4tが存在する。そのため、n型非晶質シリコン層3tからp型非晶質シリコン層6tに水素原子が引き抜かれるのを、反射防止膜4tによってブロックできる。つまり、水素原子の引き抜きによるダングリングボンドの発生が反射防止膜4tによって抑制され、結果として、n型非晶質シリコン層3tの少数キャリアのライフタイムの低減を抑制することができる。
また、n型単結晶シリコン基板1の光入射側の周縁部1s(図1の領域T2)においても、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5at及びp型非晶質シリコン層6tとの間に、反射防止膜4tが存在する。そのため、n型非晶質シリコン層3tからp型非晶質シリコン層6tに水素原子が引き抜かれるのを、反射防止膜4tによってブロックできる。つまり、水素原子の引き抜きによるダングリングボンドの発生が反射防止膜4tによって抑制され、結果として、n型非晶質シリコン層3tの少数キャリアのライフタイムの低減を抑制することができる。
本実施形態の反射防止膜4は、正の固定電荷を有するSiN膜で形成されているので、n型非晶質シリコン層3の少数キャリアが周辺の層に拡散しようとしても、反射防止膜4中の正の固定電荷との反発作用により、正孔をn型の半導体膜側に押し戻そうとする力が働く。そのため、n型非晶質シリコン層3tにおける少数キャリアのライフタイムの低減をより効果的に抑制することができる。
さらに、本実施形態の反射防止膜4の厚さが100~200nmであるので、n型非晶質シリコン層3tからp型非晶質シリコン層6tに水素原子が拡散するのを抑制する効果を十分に得ることができる。
(実施形態1の変形例)
実施形態1では、n型単結晶シリコン基板1の光入射側のi型非晶質シリコン層2の上にn型非晶質シリコン層3を設けると説明したが、n型非晶質シリコン層3の代わりにp型非晶質シリコン層を設けてもよい。また、n型単結晶シリコン基板1と反射防止膜4の間に、n型非晶質シリコン層3、又はp型非晶質シリコン層を単層で設けてもよい。
実施形態1では、n型単結晶シリコン基板1の光入射側のi型非晶質シリコン層2の上にn型非晶質シリコン層3を設けると説明したが、n型非晶質シリコン層3の代わりにp型非晶質シリコン層を設けてもよい。また、n型単結晶シリコン基板1と反射防止膜4の間に、n型非晶質シリコン層3、又はp型非晶質シリコン層を単層で設けてもよい。
また、実施形態1では、n型単結晶シリコン基板1のうち光入射側の表面にテクスチャ構造1aが設けられていると説明したが、光入射側の面の反対側にもテクスチャ構造が設けられていてもよい。また、半導体基板として用いる基板としては、n型単結晶シリコン基板1に限定されず、p型単結晶シリコン基板を用いてもよい。さらに、半導体基板として用いる基板としては、単結晶シリコン基板に限定されず、n型またはp型の多結晶シリコン基板を用いてもよい。半導体基板として多結晶シリコン基板を用いる場合、光入射側の表面のテクスチャ構造は、ドライエッチングにより形成することができる。
[実施形態2]
図3は、この発明の実施形態2による光電変換素子100Aの構成を示す断面図である。実施形態2の光電変換素子100Aは、実施形態1の光電変換素子100において、i型非晶質シリコン層5a,5bをi型非晶質シリコン層5Aに変え、p型非晶質シリコン膜6及びn型非晶質シリコン膜7をp型非晶質シリコン膜6Aに変え、電極8を電極8A及び電極9Aに代えた構成を有する。
図3は、この発明の実施形態2による光電変換素子100Aの構成を示す断面図である。実施形態2の光電変換素子100Aは、実施形態1の光電変換素子100において、i型非晶質シリコン層5a,5bをi型非晶質シリコン層5Aに変え、p型非晶質シリコン膜6及びn型非晶質シリコン膜7をp型非晶質シリコン膜6Aに変え、電極8を電極8A及び電極9Aに代えた構成を有する。
i型非晶質シリコン層5Aは、n型単結晶シリコン基板1の光入射側とは反対側の表面に接して設けられる。i型非晶質シリコン層5Aは、非晶質相からなり、例えば、i型a-Siで形成されている。i型非晶質シリコン層5Aの厚さは、例えば、2~数十nmである。なお、n型単結晶シリコン基板1の側面1t、及び光入射側の周縁部1sにおいて、反射防止膜4tに接して、i型非晶質シリコン層5Atが設けられている。このとき、i型非晶質シリコン層5Atは、光入射側の周縁部1sにおいて、n型単結晶シリコン基板1の端面1tから例えば3mm程度まで広がるように設けられている。なお、i型非晶質シリコン層5Atは、i型非晶質シリコン層5Aの一部である。
p型非晶質シリコン層6Aは、i型非晶質シリコン層5Aの全面を覆うように、i型非晶質シリコン層5Aに接して形成される。p型非晶質シリコン層6Aは非晶質相からなり、例えば、p型a-Siで形成されている。p型非晶質シリコン層6Aの厚さは、例えば、3~数十nmである。p型非晶質シリコン層6Aのボロン(B)濃度は、例えば、1×1020~1×1022cm-3である。
なお、n型単結晶シリコン基板1の側面1t、及び光入射側の周縁部1sにおいても、i型非晶質シリコン層5Atに接して、p型非晶質シリコン層6Atが設けられている。p型非晶質シリコン層6Atは、p型非晶質シリコン層6Aの一部である。
電極8Aは、p型非晶質シリコン層6Aに接して設けられる。電極8Aは、例えば、透明導電膜8aと金属膜8bとが積層された構造からなる。
電極9Aは、n型非晶質シリコン層3の光入射側のうち反射防止膜4が設けられていない部分に、n型非晶質シリコン層3に接して設けられている。電極9Aは、例えば、銀(Ag)からなる。
n型単結晶シリコン基板1の側面1t(図3の領域T1)は、n型単結晶シリコン基板1に接する側から順に、i型非晶質シリコン層2t、n型非晶質シリコン層3t、反射防止膜4t、i型非晶質シリコン層5At、及びp型非晶質シリコン層6Atが積層されている。つまり、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5At及びp型非晶質シリコン層6Atとの間には、反射防止膜4tが存在する。
また、n型単結晶シリコン基板1の光入射側の表面の周縁部1s(図3の領域T2)は、領域T1と同じ構造からなる。
(製造方法)
図4A~図4Cは、それぞれ、図3に示す光電変換素子100Aの製造方法を示す工程図である。
図4A~図4Cは、それぞれ、図3に示す光電変換素子100Aの製造方法を示す工程図である。
まず、図4Aに示すように、実施形態1と同様に、n型単結晶シリコン基板1を準備し、その光入射側の面にi型非晶質シリコン層2及びn型非晶質シリコン層3を形成する。さらに、実施形態1と同様に、n型非晶質シリコン層3上に反射防止膜4を形成する。
次に、図4Bに示すように、実施形態1と同様に、n型単結晶シリコン基板1の裏面にi型非晶質シリコン層5Aを、プラズマCVD法により形成する。このとき、i型非晶質シリコン層5Aの一部であるi型非晶質シリコン層5Atが、n型単結晶シリコン基板1の側面1tや光入射表面の周縁部1s側に回り込み、反射防止膜4tの上に積層される。そしてさらに、実施形態1のp型非晶質シリコン膜6pと同様に、i型非晶質シリコン層5Aの上にp型非晶質シリコン層6Aを、プラズマCVD法により形成する。このとき、p型非晶質シリコン膜6pの一部であるp型非晶質シリコン膜6ptが、n型単結晶シリコン基板1の側面1tや光入射表面の周縁部1s側に回り込み、i型非晶質シリコン層5Atの上に積層される。
さらに、図4Cに示すように、p型非晶質シリコン層6Aの上に、透明導電膜8a及び金属膜8bを成膜することにより、電極8Aを形成する。また、反射防止膜4の一部を除去した後、例えば、Agペーストをスクリーン印刷法によって塗布した後、焼成して、n型単結晶シリコン基板1の光入射側に電極9Aを形成する。電極8Aの形成と電極9Aの形成は、いずれを先に行ってもよい。
これにより、実施形態2の光電変換素子100Aが得られる。
(効果)
実施形態2によれば、n型単結晶シリコン基板の側面1tにおいて、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5At及びp型非晶質シリコン層6Atとの間に、反射防止膜4tが存在するので、実施形態1と同様に、n型非晶質シリコン層3tの少数キャリアのライフタイムの低減を抑制することができる。
実施形態2によれば、n型単結晶シリコン基板の側面1tにおいて、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5At及びp型非晶質シリコン層6Atとの間に、反射防止膜4tが存在するので、実施形態1と同様に、n型非晶質シリコン層3tの少数キャリアのライフタイムの低減を抑制することができる。
(実施形態2の変形例)
実施形態2では、n型単結晶シリコン基板1の光入射側のi型非晶質シリコン層2の上にn型非晶質シリコン層3を設け、光入射側の反対側のi型非晶質シリコン層5Aの上にp型非晶質シリコン層6Aを設けると説明したが、i型非晶質シリコン層2の上にp型非晶質シリコン層を設け、光入射側の反対側のi型非晶質シリコン層5Aの上にn型非晶質シリコン層を設けてもよい。
実施形態2では、n型単結晶シリコン基板1の光入射側のi型非晶質シリコン層2の上にn型非晶質シリコン層3を設け、光入射側の反対側のi型非晶質シリコン層5Aの上にp型非晶質シリコン層6Aを設けると説明したが、i型非晶質シリコン層2の上にp型非晶質シリコン層を設け、光入射側の反対側のi型非晶質シリコン層5Aの上にn型非晶質シリコン層を設けてもよい。
[実施形態3]
図5は、この発明の実施形態3による光電変換素子100Bの構成を示す断面図である。実施形態3の光電変換素子100Bは、実施形態1の光電変換素子100において、i型非晶質シリコン層5b及びn型非晶質シリコン層7を設ける代わりに、n型単結晶シリコン基板1の表面にn型拡散領域7Bが形成された構成を有する。
図5は、この発明の実施形態3による光電変換素子100Bの構成を示す断面図である。実施形態3の光電変換素子100Bは、実施形態1の光電変換素子100において、i型非晶質シリコン層5b及びn型非晶質シリコン層7を設ける代わりに、n型単結晶シリコン基板1の表面にn型拡散領域7Bが形成された構成を有する。
n型拡散領域7Bは、n型単結晶シリコン基板1の光照射側とは反対側の表面を含む部分のうち、i型非晶質シリコン層5aが設けられていない部分にリン等がドープされて形成されている。n型拡散領域7Bのリン(P)濃度は、例えば、5×1020cm-3である。なお、実施形態1のn型非晶質シリコン層7の代わりにn型拡散領域7Bが設けられることに伴って、電極8は、それぞれ、p型非晶質シリコン層6又はn型拡散領域7Bに接して設けられる。
光電変換素子100Bにおいて、太陽光が反射防止膜4側から光電変換素子100Bに照射されると、n型単結晶シリコン基板1中で電子および正孔が光励起される。光励起された正孔及び電子は、それぞれ、p型非晶質シリコン層6及びn型拡散領域7Bに拡散し、これにより、起電力が生じる。
n型単結晶シリコン基板1の側面1tにおいて(図5の領域T1)は、n型単結晶シリコン基板1に接する側から順に、i型非晶質シリコン層2t、n型非晶質シリコン層3t、反射防止膜4t、i型非晶質シリコン層5at、及びp型非晶質シリコン層6tが積層されている。つまり、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5at及びp型非晶質シリコン層6tとの間には、反射防止膜4tが存在する。
また、n型単結晶シリコン基板1の光入射側の表面の周縁部1sにおいて(図5の領域T2)は、領域T1と同じ構造からなる。
(製造方法)
図6A~図6Gは、それぞれ、図5に示す光電変換素子100Bの製造方法を示す工程図である。
図6A~図6Gは、それぞれ、図5に示す光電変換素子100Bの製造方法を示す工程図である。
まず、図6Aに示すように、実施形態1と同様に準備したn型単結晶シリコン基板1の光入射側とは反対側の面にリンをドープして、n型拡散領域7Bを形成する。リンをドープする方法としては、例えば、イオン注入法、ドーパント層又はドーピングペーストを形成した後にそれを焼成する方法、熱拡散による方法等が挙げられる。
続いて、図6Bに示すように、n型単結晶シリコン基板1の光入射側とは反対側の全面に、保護膜30を形成する。保護膜30は、例えば、窒化シリコン膜、酸化シリコン膜、酸窒化シリコン膜等で形成されている。これにより、n型拡散領域7Bの表面が保護される。
次に、図6Cに示すように、実施形態1と同様にして、n型単結晶シリコン基板1の光入射側にi型非晶質シリコン層2、n型非晶質シリコン層3、及び反射防止膜4を、プラズマCVD法により順次形成する。
次に、図6Dに示すように、n型単結晶シリコン基板1の光入射側と反対側の保護層30のうち、n型拡散領域7Bに接する部分以外の部分をエッチングして除去する。
次いで、図6Eに示すように、実施形態1と同様に、n型単結晶シリコン基板1の裏面に、i型非晶質シリコン層5ap及びp型非晶質シリコン層6pを形成する。そして、図6Fに示すように、保護層30、並びにその上層のi型非晶質シリコン層5ap及びp型非晶質シリコン層6pを除去する。i型非晶質シリコン層5ap及びp型非晶質シリコン層6pを除去する方法は、ドライエッチングである。これにより、n型単結晶シリコン基板1の裏面にi型非晶質シリコン層5a及びp型非晶質シリコン層6が形成される。
続いて、図6Gに示すように、p型非晶質シリコン層6及びn型拡散領域7Bのそれぞれに対応するように、実施形態1と同様に電極8を形成する。これにより、実施形態3の光電変換素子100Bが得られる。
(効果)
実施形態3によれば、n型単結晶シリコン基板の側面1tにおいて、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5at及びp型非晶質シリコン層6tとの間に、反射防止膜4tが存在するので、実施形態1と同様に、n型非晶質シリコン層3tの少数キャリアのライフタイムの低減を抑制することができる。
実施形態3によれば、n型単結晶シリコン基板の側面1tにおいて、i型非晶質シリコン層2t及びn型非晶質シリコン層3tと、i型非晶質シリコン層5at及びp型非晶質シリコン層6tとの間に、反射防止膜4tが存在するので、実施形態1と同様に、n型非晶質シリコン層3tの少数キャリアのライフタイムの低減を抑制することができる。
(実施形態3の変形例)
実施形態3では、n型単結晶シリコン基板1の光入射側のi型非晶質シリコン層2の上にn型非晶質シリコン層3を設けると説明したが、i型非晶質シリコン層2を設けず、n型単結晶シリコン基板1の光入射側の表面に接してn型非晶質シリコン層3を設けてもよい。
実施形態3では、n型単結晶シリコン基板1の光入射側のi型非晶質シリコン層2の上にn型非晶質シリコン層3を設けると説明したが、i型非晶質シリコン層2を設けず、n型単結晶シリコン基板1の光入射側の表面に接してn型非晶質シリコン層3を設けてもよい。
[実施形態4]
実施形態4は、実施形態1~3及びその変形例の光電変換素子のうち少なくとも1つを備える光電変換モジュールである。
実施形態4は、実施形態1~3及びその変形例の光電変換素子のうち少なくとも1つを備える光電変換モジュールである。
<光電変換モジュール>
図7は、本実施形態にかかる光電変換モジュールの構成の一例を示す概略図である。図7を参照して光電変換モジュール1000は、複数の光電変換素子1001と、カバー1002と、出力端子1013,1014とを備える。
図7は、本実施形態にかかる光電変換モジュールの構成の一例を示す概略図である。図7を参照して光電変換モジュール1000は、複数の光電変換素子1001と、カバー1002と、出力端子1013,1014とを備える。
複数の光電変換素子1001はアレイ状に配列され直列に接続されている。図7には光電変換素子1001を直列に接続する配列を図示しているが、配列および接続方式はこれに限定されず、並列に接続して配列してもよいし、直列と並列とを組み合わせた配列としてもよい。複数の光電変換素子1001の各々には、実施形態1~3及びその変形例の光電変換素子のいずれか1つが用いられる。なお、光電変換モジュール1000は、複数の光電変換素子1001のうち少なくとも1つが実施形態1~3及びその変形例の光電変換素子のいずれかからなる限り、上記の説明に限定されず如何なる構成もとり得るものとする。また、光電変換モジュール1000に含まれる光電変換素子1001の数は2以上の任意の整数とすることができる。
カバー1002は耐候性のカバーから構成されており、複数の光電変換素子1001を覆う。カバー1002は、例えば、光電変換素子1001の受光面側に設けられた透明基材(例えばガラス等)と、前記光電変換素子1001の受光面側とは反対の裏面側に設けられた裏面基材(例えば、ガラス、樹脂シート等)と、前記透明基材と前記樹脂基材との間の隙間を埋める封止材(例えばEVA等)とを含む。
出力端子1013は、直列に接続された複数の光電変換素子1001の一方端に配置される光電変換素子1001に接続される。
出力端子1014は、直列に接続された複数の光電変換素子1001の他方端に配置される光電変換素子1001に接続される。
[実施形態5]
実施形態5は、実施形態1~3及びその変形例の光電変換素子のうち少なくとも1つを備える太陽光発電システムである。本発明の光電変換素子は高い変換効率を有するため、これを備える本発明の太陽光発電システムも高い変換効率を有することができる。なお、太陽光発電システムとは、光電変換モジュールが出力する電力を適宜変換して、商用電力系統または電気機器等に供給する装置である。
実施形態5は、実施形態1~3及びその変形例の光電変換素子のうち少なくとも1つを備える太陽光発電システムである。本発明の光電変換素子は高い変換効率を有するため、これを備える本発明の太陽光発電システムも高い変換効率を有することができる。なお、太陽光発電システムとは、光電変換モジュールが出力する電力を適宜変換して、商用電力系統または電気機器等に供給する装置である。
<太陽光発電システム>
図8は、本実施形態にかかる太陽光発電システムの構成の一例を示す概略図である。図8を参照して、太陽光発電システム2000は、光電変換モジュールアレイ2001と、接続箱2002と、パワーコンディショナ2003と、分電盤2004と、電力メータ2005とを備える。後述するように光電変換モジュールアレイ2001は複数の光電変換モジュール1000(実施形態4)から構成される。本発明の光電変換素子は高い変換効率を有するため、これを備える本発明の太陽光発電システムも高い変換効率を有することができる。
図8は、本実施形態にかかる太陽光発電システムの構成の一例を示す概略図である。図8を参照して、太陽光発電システム2000は、光電変換モジュールアレイ2001と、接続箱2002と、パワーコンディショナ2003と、分電盤2004と、電力メータ2005とを備える。後述するように光電変換モジュールアレイ2001は複数の光電変換モジュール1000(実施形態4)から構成される。本発明の光電変換素子は高い変換効率を有するため、これを備える本発明の太陽光発電システムも高い変換効率を有することができる。
太陽光発電システム2000には、一般に「ホーム・エネルギー・マネジメント・システム(HEMS:Home Energy Management System)」、「ビルディング・エネルギー・マネジメント・システム(BEMS:Building Energy Management System)」等と呼ばれる機能を付加することができる。これにより太陽光発電システム2000の発電量の監視、太陽光発電システム2000に接続される各電気機器類の消費電力量の監視・制御等を行うことで、エネルギー消費量を削減することができる。
接続箱2002は光電変換モジュールアレイ2001に接続される。パワーコンディショナ2003は接続箱2002に接続される。分電盤2004はパワーコンディショナ2003および電気機器類2011に接続される。電力メータ2005は分電盤2004および商用電力系統に接続される。
なお、図9に示すようにパワーコンディショナ2003には蓄電池2100が接続されていてもよい。この場合、日照量の変動による出力変動を抑制することができるとともに、日照のない時間帯であっても蓄電池2100に蓄電された電力を供給することができる。前記蓄電池2100はパワーコンディショナ2003に内蔵されていてもよい。
(動作)
太陽光発電システム2000の動作を説明する。
太陽光発電システム2000の動作を説明する。
光電変換モジュールアレイ2001は太陽光を電気に変換して直流電力を発電し、直流電力を接続箱2002へ供給する。
パワーコンディショナ2003は接続箱2002から受けた直流電力を交流電力に変換して分電盤2004へ供給する。なお、接続箱2002から受けた直流電力の一部または全部を交流電力に変換せず、直流電力のままで分電盤2004へ供給してもよい。
なお、図9に示すようにパワーコンディショナ2003に蓄電池2100が接続されている場合(または、蓄電池2100がパワーコンディショナ2003に内蔵される場合)、パワーコンディショナ2003は接続箱2002から受けた直流電力の一部または全部を適切に電力変換して、蓄電池2100に蓄電することができる。蓄電池2100に蓄電された電力は、光電変換モジュールの発電量や電気機器類2011の電力消費量の状況に応じて適宜パワーコンディショナ2003側に供給され、適切に電力変換されて分電盤2004へ供給される。
分電盤2004はパワーコンディショナ2003から受けた電力および電力メータ2005を介して受けた商用電力の少なくともいずれかを電気機器類2011へ供給する。また分電盤2004はパワーコンディショナ2003から受けた交流電力が電気機器類2011の消費電力よりも多いとき、パワーコンディショナ2003から受けた交流電力を電気機器類2011へ供給する。そして、電力メータ2005を介して余った交流電力を商用電力系統へ供給する。
また分電盤2004はパワーコンディショナ2003から受けた交流電力が電気機器類2011の消費電力よりも少ないとき、商用電力系統から受けた交流電力およびパワーコンディショナ2003から受けた交流電力を電気機器類2011へ供給する。
電力メータ2005は、商用電力系統から分電盤2004へ向かう方向の電力を計測するとともに、分電盤2004から商用電力系統へ向かう方向の電力を計測する。
(光電変換モジュールアレイ)
光電変換モジュールアレイ2001について説明する。
光電変換モジュールアレイ2001について説明する。
図10は、図8に示す光電変換モジュールアレイ2001の構成の一例を示す概略図である。図10を参照して、光電変換モジュールアレイ2001は、複数の光電変換モジュール1000と出力端子2013,2014とを含む。
複数の光電変換モジュール1000はアレイ状に配列され直列に接続されている。図10には光電変換モジュール1000を直列に接続する配列を図示しているが、配列および接続方式はこれに限定されず、並列に接続して配列してもよいし、直列と並列とを組み合わせた配列としてもよい。なお光電変換モジュールアレイ2001に含まれる光電変換モジュール1000の数は2以上の任意の整数とすることができる。
出力端子2013は、直列に接続された複数の光電変換モジュール1000の一方端に位置する光電変換モジュール1000に接続される。
出力端子2014は、直列に接続された複数の光電変換モジュール1000の他方端に位置する光電変換モジュール1000に接続される。
なお以上の説明はあくまでも一例であり、本実施形態の太陽光発電システムは、複数の光電変換素子1001のうち、少なくとも1つが実施形態1~3及びその変形例の光電変換素子のいずれかからなる限り、上記の説明に限定されず如何なる構成もとり得るものとする。
[実施形態6]
実施形態6は、実施形態5として説明した太陽光発電システムよりも大規模な太陽光発電システムである。実施形態6にかかる太陽光発電システムも、実施形態1~3及びその変形例の光電変換素子のうち少なくとも1つを備えるものである。本発明の光電変換素子は高い変換効率を有するため、これを備える本発明の太陽光発電システムも高い変換効率を有することができる。
実施形態6は、実施形態5として説明した太陽光発電システムよりも大規模な太陽光発電システムである。実施形態6にかかる太陽光発電システムも、実施形態1~3及びその変形例の光電変換素子のうち少なくとも1つを備えるものである。本発明の光電変換素子は高い変換効率を有するため、これを備える本発明の太陽光発電システムも高い変換効率を有することができる。
<大規模太陽光発電システム>
図11は、本実施形態にかかる太陽光発電システムの構成の一例を示す概略図である。図11を参照して、太陽光発電システム4000は、複数のサブシステム4001と、複数のパワーコンディショナ4003と、変圧器4004とを備える。太陽光発電システム4000は、図8に示す太陽光発電システム2000よりも大規模な太陽光発電システムである。本発明の光電変換素子は高い変換効率を有するため、これを備える本発明の太陽光発電システムも高い変換効率を有することができる。
図11は、本実施形態にかかる太陽光発電システムの構成の一例を示す概略図である。図11を参照して、太陽光発電システム4000は、複数のサブシステム4001と、複数のパワーコンディショナ4003と、変圧器4004とを備える。太陽光発電システム4000は、図8に示す太陽光発電システム2000よりも大規模な太陽光発電システムである。本発明の光電変換素子は高い変換効率を有するため、これを備える本発明の太陽光発電システムも高い変換効率を有することができる。
複数のパワーコンディショナ4003は、それぞれサブシステム4001に接続される。太陽光発電システム4000において、パワーコンディショナ4003およびそれに接続されるサブシステム4001の数は2以上の任意の整数とすることができる。
なお、図12に示すようにパワーコンディショナ4003には蓄電池4100が接続されていてもよい。この場合、日照量の変動による出力変動を抑制することができるとともに、日照のない時間帯であっても蓄電池4100に蓄積された電力を供給することができる。また、前記蓄電池4100はパワーコンディショナ4003に内蔵されていてもよい。
変圧器4004は、複数のパワーコンディショナ4003および商用電力系統に接続される。
複数のサブシステム4001の各々は、複数のモジュールシステム3000から構成される。サブシステム4001内のモジュールシステム3000の数は2以上の任意の整数とすることができる。
複数のモジュールシステム3000の各々は、複数の光電変換モジュールアレイ2001と、複数の接続箱3002と、集電箱3004とを含む。モジュールシステム3000内の接続箱3002およびそれに接続される光電変換モジュールアレイ2001の数は2以上の任意の整数とすることができる。
集電箱3004は複数の接続箱3002に接続される。またパワーコンディショナ4003はサブシステム4001内の複数の集電箱3004に接続される。
(動作)
太陽光発電システム4000の動作を説明する。
太陽光発電システム4000の動作を説明する。
モジュールシステム3000の複数の光電変換モジュールアレイ2001は、太陽光を電気に変換して直流電力を発電し、接続箱3002を介して直流電力を集電箱3004へ供給する。サブシステム4001内の複数の集電箱3004は、直流電力をパワーコンディショナ4003へ供給する。さらに複数のパワーコンディショナ4003は、直流電力を交流電力に変換して、交流電力を変圧器4004へ供給する。
なお、図12に示すようにパワーコンディショナ4003に蓄電池4100が接続されている場合(または、蓄電池4100がパワーコンディショナ4003に内蔵される場合)、パワーコンディショナ4003は集電箱3004から受けた直流電力の一部または全部を適切に電力変換して、蓄電池4100に蓄電することができる。蓄電池4100に蓄電された電力は、サブシステム4001の発電量に応じて適宜パワーコンディショナ4003側に供給され、適切に電力変換されて変圧器4004へ供給される。
変圧器4004は複数のパワーコンディショナ4003から受けた交流電力の電圧レベルを変換して商用電力系統へ供給する。
なお太陽光発電システム4000は実施形態1~3及びその変形例の光電変換素子のうち少なくとも1つを備えるものであればよく、太陽光発電システム4000に含まれるすべての光電変換素子が実施形態1~3及びその変形例の光電変換素子である必要はない。例えば、あるサブシステム4001に含まれる光電変換素子のすべてが実施形態1~3及びその変形例の光電変換素子のいずれかであり、別のサブシステム4001に含まれる光電変換素子の一部または全部が、実施形態1~3及びその変形例の光電変換素子でない場合等もあり得るものとする。
以上、上述した実施形態は本発明を実施するための例示に過ぎない。よって、本発明は上述した実施形態に限定されることなく、その趣旨を逸脱しない範囲内で上述した実施形態を適宜変形して実施することが可能である。
本発明は、光電変換素子について有用である。
Claims (5)
- 光を電力に変換する光電変換素子であって、
半導体基板と、
前記半導体基板の光入射側の表面に接して形成され、第1導電型を有する第1半導体膜と、
前記第1半導体膜に接して形成された誘電体膜と、
前記半導体基板の光入射側とは反対側に形成され、前記第1導電型とは反対の第2導電型を有する第2半導体膜と、
を備え、
前記半導体基板の側面において、前記第1半導体膜、前記誘電体膜及び前記第2半導体膜が、この順に積層されている、
光電変換素子。 - 請求項1に記載の光電変換素子において、
前記半導体基板の光入射側の表面の周縁部において、前記第1半導体膜、前記誘電体膜及び前記第2半導体膜が、この順に積層されている、
光電変換素子。 - 請求項1又は2に記載の光電変換素子において、
前記第1の導電型はn型であり、前記第2の導電型はp型である、光電変換素子。 - 請求項1~3のいずれか一項に記載の光電変換素子において、
前記半導体基板の光入射側とは反対の表面に接して、該半導体基板とは反対の導電型を有する第2半導体膜、及び該半導体基板と同じ導電型を有し且つ該半導体基板の面内方向において前記第2半導体膜に隣接する第3半導体膜が設けられた、光電変換素子。 - 請求項1~4のいずれか一項に記載の光電変換素子において、
前記誘電体膜は、正の固定電荷を含む、光電変換素子。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014107294 | 2014-05-23 | ||
JP2014-107294 | 2014-05-23 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2015178307A1 true WO2015178307A1 (ja) | 2015-11-26 |
Family
ID=54553979
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2015/064017 WO2015178307A1 (ja) | 2014-05-23 | 2015-05-15 | 光電変換素子 |
Country Status (1)
Country | Link |
---|---|
WO (1) | WO2015178307A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017150104A1 (ja) * | 2016-03-04 | 2017-09-08 | シャープ株式会社 | 光電変換素子および光電変換モジュール |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09129904A (ja) * | 1995-10-26 | 1997-05-16 | Sanyo Electric Co Ltd | 光起電力素子およびその製造方法 |
JP2001044461A (ja) * | 1999-07-26 | 2001-02-16 | Sanyo Electric Co Ltd | 光起電力素子及びその製造方法 |
JP2011060971A (ja) * | 2009-09-09 | 2011-03-24 | Kaneka Corp | 結晶シリコン太陽電池及びその製造方法 |
JP2011187904A (ja) * | 2010-03-11 | 2011-09-22 | Mitsubishi Electric Corp | 太陽電池の製造方法 |
WO2013153950A1 (ja) * | 2012-04-13 | 2013-10-17 | ナガセケムテックス株式会社 | 塗布拡散剤組成物、塗布拡散剤組成物の製造方法、太陽電池及び太陽電池の製造方法 |
EP2682990A1 (en) * | 2012-07-02 | 2014-01-08 | Roth & Rau AG | Hetero-junction solar cell with edge isolation and method of manufacturing same |
-
2015
- 2015-05-15 WO PCT/JP2015/064017 patent/WO2015178307A1/ja active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09129904A (ja) * | 1995-10-26 | 1997-05-16 | Sanyo Electric Co Ltd | 光起電力素子およびその製造方法 |
JP2001044461A (ja) * | 1999-07-26 | 2001-02-16 | Sanyo Electric Co Ltd | 光起電力素子及びその製造方法 |
JP2011060971A (ja) * | 2009-09-09 | 2011-03-24 | Kaneka Corp | 結晶シリコン太陽電池及びその製造方法 |
JP2011187904A (ja) * | 2010-03-11 | 2011-09-22 | Mitsubishi Electric Corp | 太陽電池の製造方法 |
WO2013153950A1 (ja) * | 2012-04-13 | 2013-10-17 | ナガセケムテックス株式会社 | 塗布拡散剤組成物、塗布拡散剤組成物の製造方法、太陽電池及び太陽電池の製造方法 |
EP2682990A1 (en) * | 2012-07-02 | 2014-01-08 | Roth & Rau AG | Hetero-junction solar cell with edge isolation and method of manufacturing same |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017150104A1 (ja) * | 2016-03-04 | 2017-09-08 | シャープ株式会社 | 光電変換素子および光電変換モジュール |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101000064B1 (ko) | 이종접합 태양전지 및 그 제조방법 | |
US10084107B2 (en) | Transparent conducting oxide for photovoltaic devices | |
JP7023975B2 (ja) | P型perc両面太陽電池及びそのモジュール、システムと製造方法 | |
JP7023976B2 (ja) | P型perc両面太陽電池の製造方法 | |
WO2015060437A1 (ja) | 光電変換素子、光電変換モジュール、並びに、太陽光発電システム | |
JP2020509600A (ja) | P型perc両面太陽電池及びそのモジュール、システムと製造方法 | |
JP6114029B2 (ja) | 光起電力素子およびその製造方法 | |
JP2001267598A (ja) | 積層型太陽電池 | |
CN107710420B (zh) | 光电转换装置 | |
JP6564767B2 (ja) | 光電変換装置 | |
WO2015178307A1 (ja) | 光電変換素子 | |
KR20100021539A (ko) | 고효율 태양전지 | |
JP5913446B2 (ja) | 光電変換装置およびその製造方法 | |
JPWO2014162979A1 (ja) | 光電変換装置 | |
WO2015178305A1 (ja) | 光電変換素子及びその製造方法 | |
US20120255608A1 (en) | Back-surface-field type of heterojunction solar cell and a production method therefor | |
KR20120077712A (ko) | 양면 수광형 국부화 에미터 태양전지 및 그 제조 방법 | |
JP6133465B2 (ja) | 光電変換装置およびその製造方法 | |
CN221783226U (zh) | 一种背接触电池、电池组件和光伏系统 | |
JP5871996B2 (ja) | 光電変換装置およびその製造方法 | |
WO2015198978A1 (ja) | 光電変換装置およびその製造方法 | |
KR20130039896A (ko) | 박막 태양 전지 | |
US20120132244A1 (en) | Solar cell module with current control and method of fabricating the same | |
KR101680694B1 (ko) | 흑연필라멘트 태양전지 | |
CN107667435B (zh) | 光电转换装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 15795597 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 15795597 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |