WO2014083628A1 - 中継装置及び通信システム及び中継方法 - Google Patents
中継装置及び通信システム及び中継方法 Download PDFInfo
- Publication number
- WO2014083628A1 WO2014083628A1 PCT/JP2012/080716 JP2012080716W WO2014083628A1 WO 2014083628 A1 WO2014083628 A1 WO 2014083628A1 JP 2012080716 W JP2012080716 W JP 2012080716W WO 2014083628 A1 WO2014083628 A1 WO 2014083628A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- transmission
- data
- delay time
- unit
- circuit
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/0033—Correction by delay
- H04L7/0041—Delay of data signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/20—Repeater circuits; Relay circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
Definitions
- This invention relates to a relay device for relaying data.
- a delay associated with the relay may occur. If the delay associated with the relay is substantially constant, the arrival of data at the receiving device is delayed, but the interval at which a plurality of continuous data arrives at the receiving device is substantially the same as the interval at which the transmitting device sends out the data. . For this reason, it is desired that the delay time fluctuation (jitter) accompanying the relay is small.
- An object of the present invention is, for example, to reduce jitter caused by a shift in operation timing between a receiving unit and a processing unit.
- the relay device is A receiving unit for receiving received data; A processing unit that processes the received data and generates transmission data; A transmission unit that transmits the transmission data at a timing when a transmission delay time has elapsed from the timing at which the processing unit generates the transmission data;
- the transmission delay time is a difference obtained by subtracting the processing delay time from the predetermined overall delay time,
- the processing delay time is a time from a timing at which the receiving unit receives the received data to a timing at which the processing unit processes the received data.
- the relay device According to the relay device according to the present invention, it is possible to reduce jitter caused by a shift in operation timing between the receiving unit and the processing unit.
- FIG. 1 is a diagram illustrating an example of an overall configuration of a communication system 10 according to Embodiment 1.
- FIG. FIG. 3 is a diagram illustrating an example of a functional block configuration of a relay device 12 according to the first embodiment.
- FIG. 4 is a diagram illustrating an example of operation timing of the relay device 12 according to the first embodiment.
- FIG. 6 is a diagram illustrating an example of a circuit configuration of a relay device 12 according to a second embodiment.
- FIG. 10 is a diagram illustrating an example of operation timing of the relay device 12 according to the second embodiment.
- FIG. 10 is a diagram illustrating an example of a circuit configuration of a relay device 12 according to a third embodiment.
- FIG. 10 is a diagram illustrating an example of operation timing of the relay device 12 according to the third embodiment.
- Embodiment 1 FIG. Embodiment 1 will be described with reference to FIGS.
- FIG. 1 is a diagram showing an example of the overall configuration of the communication system 10 in this embodiment.
- the communication system 10 includes, for example, a transmission device 11, a relay device 12, and a reception device 13.
- the transmission device 11 and the relay device 12 are communicably connected via, for example, a cable, a wireless communication path, or a network.
- the relay device 12 and the receiving device 13 are communicably connected via, for example, a cable, a wireless communication path, or a network.
- the first relay device 12 is communicably connected to the transmission device 11 and the next relay device 12.
- the intermediate relay device 12 is communicably connected to the previous relay device 12 and the next relay device 12.
- the last relay device 12 is communicably connected to the previous relay device 12 and the receiving device 13.
- the transmission device 11 transmits data.
- the relay device 12 relays data transmitted by the transmission device 11.
- the receiving device 13 receives data relayed by the relay device 12.
- the data transmitted by the transmission device 11 is data in which the reception timing of the reception device 13 is important, such as streaming data.
- the transmission device 11 transmits a plurality of data at a certain interval, it is desired that the reception device 13 receives the data at almost the same interval as the transmission interval. For this reason, it is important to reduce variation (jitter) in delay time caused by data relay.
- FIG. 2 is a diagram showing an example of a functional block configuration of the relay device 12 in this embodiment.
- the relay device 12 includes, for example, a reception unit 21, a processing unit 22, a delay unit 23, and a transmission unit 24.
- the receiving unit 21 receives data transmitted by the transmission device 11 (or the previous relay device 12).
- the data received by the receiving unit 21 is referred to as “received data”.
- the processing unit 22 processes the received data and generates data to be transmitted by the transmission unit 24.
- the data transmitted by the transmission unit 24 is referred to as “transmission data”.
- the delay unit 23 receives the transmission data generated by the processing unit 22 and outputs the input transmission data to the transmission unit 24.
- the delay unit 23 waits for a certain period of time after the transmission data is input, and then outputs the transmission data.
- the transmission unit 24 transmits the transmission data output from the delay unit 23 to the reception device 13 (or the next relay device 12).
- the transmission unit 24 transmits the transmission data at a timing when a certain time has elapsed from the timing at which the processing unit generates the transmission data.
- the delay time from when the processing unit 22 generates transmission data until the transmission unit 24 transmits the transmission data is referred to as “transmission delay time”.
- the receiving unit 21 and the processing unit 22 are not necessarily synchronized. For this reason, a non-constant delay occurs between the timing at which the receiving unit 21 receives the received data and the timing at which the processing unit 22 processes the received data. This delay time is called “processing delay time”.
- the delay unit 23 delays the transmission data so that the sum of the processing delay time and the transmission delay time becomes a certain time (hereinafter referred to as “total delay time”). For example, the delay unit 23 calculates the processing delay time based on the timing at which the receiving unit 21 receives the received data and the timing at which the processing unit 22 starts processing the received data. The delay unit 23 calculates a difference obtained by subtracting the calculated processing delay time from a predetermined overall delay time to obtain a transmission delay time. The delay unit 23 receives the transmission data generated by the processing unit 22, and outputs the transmission data after the calculated transmission delay time has elapsed.
- FIG. 3 is a diagram showing an example of the operation timing of the relay device 12 in this embodiment.
- the horizontal axis represents time.
- the receiving unit 21 outputs the received data received in parallel with receiving the received data. For example, the receiving unit 21 starts receiving received data at time 81 and starts outputting received data at time 82. It is assumed that the time taken from the start of reception of reception data by the reception unit 21 to the start of output of reception data is substantially constant.
- the processing unit 22 inputs the reception data output from the reception unit 21, processes the input reception data in parallel with it, and outputs transmission data. For example, the processing unit 22 starts to receive data at time 83 when the processing delay time 91 has elapsed from time 82 and starts to output transmission data at time 84. It is assumed that the time taken from the start of input of received data by the processing unit 22 to the start of output of transmission data is substantially constant.
- the delay unit 23 inputs the transmission data output from the processing unit 22 and outputs the input transmission data with a delay in parallel with the input. For example, the delay unit 23 starts inputting transmission data at time 84 and starts outputting transmission data at time 85 when the transmission delay time 92 has elapsed from time 84.
- the transmission delay time 92 varies depending on the processing delay time 91.
- the transmission unit 24 transmits the input transmission data in parallel with the transmission data output from the delay unit 23 while inputting the transmission data. For example, the transmission unit 24 starts input of transmission data at time 85 and starts transmission of transmission data at time 86. It is assumed that the time taken from the start of transmission data input by the transmission unit 24 to the start of transmission of transmission data is substantially constant.
- the processing delay time 91 and the transmission delay time 92 change in the delay time 90 required from when the relay device 12 starts to receive the received data until the transmission of the transmission data is started. Since the sum of the processing delay time 91 and the transmission delay time 92 is constant, the delay time 90 is substantially constant.
- Embodiment 2 FIG. The second embodiment will be described with reference to FIGS.
- symbol is attached
- FIG. 4 is a diagram showing an example of a circuit configuration of the relay device 12 in this embodiment.
- the relay device 12 includes, for example, a reception circuit 211, a buffer circuit 212, a processing circuit 221, a delay circuit 231, a transmission circuit 241, a clock generation unit 25, a counter circuit 261, and a latch circuit 271.
- the clock generator 25 generates two clock signals 451 and 452.
- the clock signal 451 is a reference signal that determines the operation timing of the reception circuit 211 and the transmission circuit 241.
- the clock signal 451 is an example of a first clock and a third clock.
- the clock signal 452 is a reference signal that determines the operation timing of the processing circuit 221.
- the clock signal 452 is an example of a second clock.
- the frequency (processing frequency) of the clock signal 452 is lower than the frequency (communication frequency) of the clock signal 451.
- the clock generation unit 25 includes, for example, an oscillation circuit 251 and a frequency dividing circuit 252.
- the oscillation circuit 251 has a crystal oscillator, for example, and generates a clock signal 451.
- the frequency dividing circuit 252 generates the clock signal 452 by dividing the clock signal 451.
- the frequency dividing ratio of the frequency dividing circuit 252 is 4, for example. In this case, the frequency of the clock signal 452 is a quarter of the frequency of the clock signal 451.
- the reception circuit 211 receives data transmitted from the transmission device 11 (or the previous relay device 12) and outputs reception data 411.
- the receiving circuit 211 is an example of the receiving unit 21.
- the receiving circuit 211 operates at a timing synchronized with the clock signal 451.
- the buffer circuit 212 temporarily stores the reception data output from the reception circuit 211.
- the buffer circuit 212 is a FIFO-type buffer that can read stored reception data in order from the oldest.
- the processing circuit 221 reads and processes the reception data 412 stored in the buffer circuit 212, generates transmission data 421, and outputs it.
- the processing circuit 221 is an example of the processing unit 22.
- the processing circuit 221 operates at a timing synchronized with the clock signal 452.
- the counter circuit 261 counts the number of cycles of the clock signal 451 on the basis of the cycle of the clock signal 452.
- the value counted by the counter circuit 261 is referred to as “count value”.
- the counter circuit 261 outputs the counted value 461. For example, when the frequency of the clock signal 451 is four times the frequency of the clock signal 452, one cycle of the clock signal 452 corresponds to four cycles of the clock signal 451.
- the counter circuit 261 counts which of the four periods the current clock signal 451 is. For example, the counter circuit 261 increases the count value 461 by one in synchronization with the rising edge of the clock signal 451. In addition, the counter circuit 261 resets the count value 461 to 0 in synchronization with the rising edge of the clock signal 452.
- the count value 461 becomes “0”.
- the count value 461 is “1”.
- the count value 461 is “2”.
- the count value 461 is “3”.
- the latch circuit 271 stores the count value 461 of the counter circuit 261 at the timing when the reception circuit 211 starts outputting received data.
- the latch circuit 271 outputs the stored count value 471.
- the latch circuit 271 holds the stored count value until the reception circuit 211 starts outputting the next reception data.
- the latch circuit 271 is an example of a recording unit.
- the count value 471 is an example of delay time information and an example of the number of transmission delays.
- the delay circuit 231 inputs the transmission data 421 output from the processing circuit 221 and outputs it after delaying.
- the delay circuit 231 is an example of the delay unit 23.
- the delay circuit 231 outputs the transmission data 431 at the timing when the count value 461 of the counter circuit 261 matches the count value 471 of the latch circuit 271.
- the transmission circuit 241 inputs and transmits the transmission data 431 output from the delay circuit 231.
- the transmission circuit 241 is an example of the transmission unit 24.
- the transmission circuit 241 operates at a timing synchronized with the clock signal 451.
- FIG. 5 is a diagram showing an example of the operation timing of the relay device 12 in this embodiment.
- the horizontal axis represents time.
- the frequency of the clock signal 451 is four times the frequency of the clock signal 452.
- Four cycles of the clock signal 451 correspond to one cycle of the clock signal 452.
- the count value 461 of the counter circuit 261 is “0” from the rise of the clock signal 451 and the clock signal 452 to the next rise of the clock signal 451.
- the count value 461 of the counter circuit 261 increases by one. However, after “3”, it returns to “0”.
- the reception circuit 211 outputs reception data 411 in synchronization with the rising edge of the clock signal 451. For example, the reception circuit 211 starts outputting reception data 411 at time 82. At this time, since the count value 461 of the counter circuit 261 is “1”, the latch circuit 271 stores “1” as the count value 471.
- the processing circuit 221 inputs and processes the received data 412 in synchronization with the rising edge of the clock signal 452. That is, the processing circuit 221 inputs and processes the reception data 412 at a timing when the count value 461 of the counter circuit 261 is “0”. For example, the processing circuit 221 starts to input the reception data 412 at time 83. At this time, the processing delay time 91 is three cycles of the clock signal 451.
- the processing delay time 91 is four cycles of the clock signal 451. If the reception circuit 211 starts outputting received data when the count value 461 of the counter circuit 261 is “2”, the processing delay time 91 is two cycles of the clock signal 451. If the reception circuit 211 starts outputting received data when the count value 461 of the counter circuit 261 is “3”, the processing delay time 91 is one cycle of the clock signal 451.
- the processing circuit 221 outputs transmission data 421 in synchronization with the rising edge of the clock signal 452. That is, the processing circuit 221 outputs transmission data at a timing when the count value 461 of the counter circuit 261 is “0”. For example, the processing circuit 221 starts transmission of transmission data at time 84.
- the delay circuit 231 waits until the count value 461 of the counter circuit 261 matches the count value 471 of the latch circuit 271, and then outputs the transmission data 431. For example, when the count value 471 of the latch circuit 271 is “1”, the transmission data 431 is output at the timing when the count value 461 of the counter circuit 261 becomes “1”. For example, the delay circuit 231 starts outputting the transmission data 431 at time 85. At this time, the transmission delay time 92 is one cycle of the clock signal 451.
- the transmission delay time 92 is equivalent to two cycles of the clock signal 451.
- the transmission delay time 92 is equivalent to three cycles of the clock signal 451.
- the delay circuit 231 immediately outputs the transmission data. In this case, the transmission delay time 92 becomes zero.
- the sum of the processing delay time 91 and the transmission delay time 92 is equal to four periods of the clock signal 451 and is constant.
- the relay circuit (relay device 12) in this embodiment includes a circuit (latch circuit 271) that records the phase position of the clock at the time of reception, and a circuit (delay circuit 231) that delays transmission in accordance with the recorded phase. ).
- the clock generation unit (clock generation unit 25) supplies a clock to the relay unit (processing unit 22; processing circuit 221), reception unit (21; reception circuit 211), and transmission unit (24; transmission circuit 241).
- the receiving unit outputs received data synchronized with the high-speed clock from the recovered clock generated from the received signal and the demodulated received data.
- the relay unit generates transmission data synchronized with the low-speed clock from the reception data synchronized with the high-speed clock, performs arithmetic processing necessary for the relay, and outputs the transmission data.
- the recording unit (latch circuit 271) records information indicating the phase of data.
- the delay unit performs a delay according to the phase from the information indicating the recorded phase.
- the jitter generated internally can be effectively invalidated.
- Embodiment 3 will be described with reference to FIGS. 6 to 7.
- FIG. 6 is a diagram illustrating an example of a circuit configuration of the relay device 12 in this embodiment.
- the relay device 12 includes a reception circuit 211, a buffer circuit 212, a processing circuit 221, a delay circuit 231, a transmission circuit 241, a clock generation unit 25, a counter circuit 261, and a latch circuit 271.
- the reception circuit 211, the buffer circuit 212, the transmission circuit 241, the clock generation unit 25, the counter circuit 261, and the latch circuit 271 are the same as those in the second embodiment.
- the processing circuit 221 When the reception circuit 211 outputs the reception data 411, the processing circuit 221 first reads the count value 471 stored in the latch circuit 271. Thereafter, the processing circuit 221 reads the received data 412 stored in the buffer circuit 212. The processing circuit 221 generates data in which the count value 471 is added before the reception data 412. Data generated by the processing circuit 221 is referred to as “reception data with count value”.
- the processing circuit 221 is an example of an adding unit.
- the processing circuit 221 processes the reception data with a count value, and generates and outputs transmission data 422 with a count value.
- the processing circuit 221 is an example of the processing unit 22.
- the transmission data with count value 422 is obtained by adding a count value 471 to the front of the transmission data 421 that is the result of processing the reception data 412.
- the processing circuit 221 operates at a timing synchronized with the clock signal 452.
- the delay circuit 231 receives the transmission data 422 with count value output from the processing circuit 221 and separates it into a count value 471 and transmission data 421.
- the delay circuit 231 delays and outputs the separated transmission data 421.
- the delay circuit 231 is an example of the delay unit 23.
- the delay circuit 231 outputs the transmission data 431 at a timing when the count value 461 of the counter circuit 261 matches the separated count value 471.
- FIG. 7 is a diagram showing an example of the operation timing of the relay device 12 in this embodiment.
- the horizontal axis represents time.
- the reception circuit 211 outputs reception data 411 in synchronization with the rising edge of the clock signal 451. For example, the reception circuit 211 starts outputting reception data 411 at time 82. At this time, since the count value 461 of the counter circuit 261 is “1”, the latch circuit 271 stores “1” as the count value 471.
- the processing circuit 221 inputs the count value 471 of the latch circuit 271 in synchronization with the rising edge of the clock signal 452, and then inputs the reception data 412. For example, the processing circuit 221 starts inputting the count value 471 and the reception data 412 at time 83.
- the processing circuit 221 outputs the generated transmission data with count value in synchronization with the rising edge of the clock signal 452. For example, the processing circuit 221 starts outputting the count value 471 at time 86 and then starts outputting transmission data 421 at time 84.
- the delay circuit 231 inputs and stores the count value 471 output from the processing circuit 221.
- the delay circuit 231 waits until the count value 461 of the counter circuit 261 matches the stored count value 471 before outputting the transmission data 431. For example, the delay circuit 231 starts outputting the transmission data 431 at time 85.
- the reception circuit 211 starts the next reception data 411 before the processing circuit 221 starts outputting the transmission data 421. Output may start.
- the count value 471 stored in the latch circuit 271 is updated to a value for the next received data 411. For this reason, if the output of the transmission data 431 is started at the timing when the count value 461 of the counter circuit 261 and the count value 471 of the latch circuit 271 match, the sum of the processing delay time 91 and the transmission delay time 92 is constant. do not become.
- the count value 471 is added to the reception data 412, and the transmission data 422 with count value to which the count value 471 is added is generated. Since the delay circuit 231 acquires the count value 471 from the transmission data 422 with count value, even when the count value 471 held by the latch circuit 271 is updated, the delay based on the count value 471 corresponding to the transmission data 421 is obtained. And the sum of the processing delay time 91 and the transmission delay time 92 can be made constant.
- the relay circuit (relay device 12) in this embodiment performs transmission based on the circuit (processing circuit 221) that adds the position of the clock phase at the time of reception to the head of data and the phase position of the head of the transmission data.
- the clock generation unit (clock generation unit 25) supplies a clock to the relay unit (processing unit 22; processing circuit 221), reception unit (21; reception circuit 211), and transmission unit (24; transmission circuit 241).
- the receiving unit outputs received data synchronized with the high-speed clock from the recovered clock generated from the received signal and the demodulated received data.
- the adding unit adds information indicating the phase to the head of the data.
- the relay unit generates transmission data synchronized with the low-speed clock from the reception data synchronized with the high-speed clock, performs arithmetic processing necessary for the relay, and outputs the transmission data.
- the recording unit (latch circuit 271) records information indicating the phase of data.
- the delay unit performs a delay based on information indicating the top phase of the data.
- the jitter generated internally can be effectively invalidated. Furthermore, by adding phase information to the head of data, a different delay can be specified for each frame. Thereby, for example, even if the processing order of frames is changed, a correct delay can be applied.
- Embodiment 4 FIG. A fourth embodiment will be described. Note that portions common to Embodiments 1 to 3 are denoted by the same reference numerals, and description thereof is omitted.
- the circuit configuration of the relay device 12 in this embodiment is the same as that in the third embodiment, and will be described with reference to FIG.
- the reception data 411 received by the reception circuit 211 includes information indicating the type of data.
- Data transmitted from the transmission device 11 to the reception device 13 via the relay device 12 includes data that requires jitter suppression and data that does not require jitter suppression.
- the processing circuit 221 determines whether the data is data that needs jitter suppression or data that does not need jitter suppression based on the type represented by the information included in the received data 412.
- the processing circuit 221 When it is determined that the data requires jitter suppression, the processing circuit 221 generates and outputs transmission data 422 with a count value in the same manner as in the third embodiment. If it is determined that the data does not need jitter suppression, the processing circuit 221 generates and outputs transmission data 422 with a count value to which “0” is added instead of the count value 471.
- the delay circuit 231 receives the transmission data with count value 422 output from the processing circuit 221 and separates it into a count value 471 and transmission data 421.
- the delay circuit 231 delays and outputs the separated transmission data 421.
- the delay circuit 231 is an example of the delay unit 23.
- the delay circuit 231 outputs the transmission data 431 at a timing when the count value 461 of the counter circuit 261 matches the separated count value 471.
- the processing circuit 221 determines that the data does not require jitter suppression, the count value 471 is “0”, so the delay circuit 231 immediately outputs the transmission data. As a result, the transmission delay time 92 becomes zero.
- the time required for data transmission / reception can be shortened by eliminating the delay.
- the specific configuration for setting the transmission delay time 92 to 0 may be another configuration. .
- the relay circuit (relay device 12) in this embodiment has a frame selection function that causes a delay only in the relay frame (data that requires jitter suppression).
- the configurations described in the above embodiments are examples, and other configurations may be used.
- a configuration obtained by combining configurations described in different embodiments within a consistent range may be used, or a configuration in which a non-essential part is replaced with another configuration may be used.
- the relay device (12) described above includes a reception unit (21; reception circuit 211), a processing unit (22; processing circuit 221), and a transmission unit (24; transmission circuit 241).
- the reception unit receives the reception data (411).
- the processing unit processes the reception data to generate transmission data (421).
- the transmission unit transmits the transmission data at a timing when a transmission delay time (92) has elapsed from a timing at which the processing unit generates the transmission data.
- the transmission delay time is a difference obtained by subtracting the processing delay time (91) from a predetermined overall delay time.
- the processing delay time is the time from the timing when the receiving unit receives the received data to the timing when the processing unit processes the received data.
- the receiving unit operates at a timing synchronized with the first clock (clock signal 451) of the communication frequency.
- the processing unit operates at a timing synchronized with a second clock (clock signal 452) having a processing frequency lower than the communication frequency.
- the transmission unit operates at a timing synchronized with a third clock (clock signal 451) of the communication frequency.
- the transmission delay time is the period of the third clock of the transmission delay number (count value 471).
- the number of transmission delays is the cycle of the first clock when the reception unit receives the reception data with reference to the cycle of the second clock.
- the relay device includes a delay unit (23; delay circuit 231).
- the delay unit receives the transmission data generated by the processing unit, and outputs the transmission data after the transmission delay time has elapsed.
- the transmission unit receives and transmits the transmission data output from the delay unit.
- the relay device includes a recording unit (latch circuit 271).
- the recording unit records delay time information (count value 471) indicating the processing delay time or the transmission delay time.
- the delay unit operates based on the delay time information recorded by the recording unit.
- the relay device includes an adding unit (processing circuit 221).
- the adding unit adds delay time information (count value 471) indicating the processing delay time or the transmission delay time to the reception data.
- the processing unit processes the reception data to which the delay time information is added (reception data with count value), and generates transmission data to which the delay time information is added (transmission data with count value 422).
- the delay unit operates based on delay time information added to the transmission data, and outputs transmission data from which the delay time information is removed.
- the transmission unit transmits the transmission data without waiting for the transmission delay time to elapse when the type of the reception data is not a predetermined type (data that needs jitter suppression).
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Small-Scale Networks (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
Description
中継に伴う遅延がほぼ一定であれば、受信装置にデータが到着するのは遅れるが、連続した複数のデータが受信装置に到着する間隔は、送信装置がデータを送出した間隔とほぼ同じになる。
このため、中継に伴う遅延時間の揺らぎ(ジッタ)が小さいことが望まれる。
例えば、中継するデータを受信する受信部の動作クロックと、中継するデータを処理する処理部の動作クロックとが異なるなど、動作タイミングが同期していないと、動作タイミングのずれに起因するジッタが発生する場合がある。
この発明は、例えば、受信部と処理部との動作タイミングのずれに起因するジッタを小さくすることを目的とする。
受信データを受信する受信部と、
上記受信データを処理し、送信データを生成する処理部と、
上記処理部が上記送信データを生成したタイミングから送信遅延時間が経過したタイミングで、上記送信データを送信する送信部とを有し、
上記送信遅延時間は、所定の全体遅延時間から処理遅延時間を差し引いた差であり、
上記処理遅延時間は、上記受信部が上記受信データを受信したタイミングから、上記処理部が上記受信データを処理したタイミングまでの時間である
ことを特徴とする。
実施の形態1について、図1~図3を用いて説明する。
送信装置11と中継装置12との間は、例えば、ケーブル、無線通信路、あるいは、ネットワークなどを介して、通信可能に接続している。中継装置12と受信装置13との間も同様に、例えば、ケーブル、無線通信路、あるいは、ネットワークなどを介して、通信可能に接続している。
なお、中継装置12は、複数あってもよい。その場合、最初の中継装置12は、送信装置11及び次の中継装置12と通信可能に接続している。中間の中継装置12は、前の中継装置12及び次の中継装置12と通信可能に接続している。最後の中継装置12は、前の中継装置12及び受信装置13と通信可能に接続している。
このため、データの中継により発生する遅延時間のばらつき(ジッタ)を小さくすることが重要になる。
処理部22は、受信データを処理して、送信部24が送信するデータを生成する。以下、送信部24が送信するデータを「送信データ」と呼ぶ。
遅延部23は、処理部22が生成した送信データを入力し、入力した送信データを送信部24に対して出力する。遅延部23は、送信データを入力してから、ある時間が経過するのを待ち、それから、送信データを出力する。
送信部24は、遅延部23が出力した送信データを、受信装置13(または、次の中継装置12)に対して送信する。遅延部23による遅延があるので、送信部24は、処理部が送信データを生成したタイミングから、ある時間が経過したタイミングで、送信データを送信することになる。処理部22が送信データを生成してから送信部24がその送信データを送信するまでの遅延時間を「送信遅延時間」と呼ぶ。
実施の形態2について、図4~図5を用いて説明する。
なお、実施の形態1と共通する部分については、同一の符号を付し、説明を省略する。
クロック信号451は、受信回路211及び送信回路241の動作タイミングを定める基準となる信号である。クロック信号451は、第一クロック及び第三クロックの一例である。
クロック信号452は、処理回路221の動作タイミングを定める基準となる信号である。クロック信号452は、第二クロックの一例である。
クロック信号452の周波数(処理周波数)は、クロック信号451の周波数(通信周波数)よりも低い。
発振回路251は、例えば水晶発振子などを有し、クロック信号451を発生させる。
分周回路252は、クロック信号451を分周することにより、クロック信号452を発生させる。分周回路252の分周比は、例えば4である。この場合、クロック信号452の周波数は、クロック信号451の周波数の4分の1である。
例えば、クロック信号451の周波数がクロック信号452の周波数の4倍である場合、クロック信号452の1周期は、クロック信号451の4周期に相当する。カウンタ回路261は、現在のクロック信号451が、この4つの周期のうちのどれであるかを計数する。
例えば、カウンタ回路261は、クロック信号451の立ち上がりに同期して、カウント値461を1つ増やす。また、カウンタ回路261は、クロック信号452の立ち上りに同期して、カウント値461を0にリセットする。これにより、クロック信号451の周期が1周期目である場合、カウント値461は「0」になる。2周期目である場合、カウント値461は「1」になる。3周期目である場合、カウント値461は「2」になる。4周期目である場合、カウント値461は「3」になる。
クロック信号451及びクロック信号452の立ち上がりから、クロック信号451の次の立ち上がりまでの間、カウンタ回路261のカウント値461は「0」である。クロック信号451の立ち上がりごとに、カウンタ回路261のカウント値461は、1つずつ増えていく。ただし、「3」の次は、「0」に戻る。
このとき、処理遅延時間91は、クロック信号451の3周期分になる。
カウンタ回路261のカウント値461が「2」のときに、受信回路211が受信データの出力を開始したとすると、処理遅延時間91は、クロック信号451の2周期分になる。
カウンタ回路261のカウント値461が「3」のときに、受信回路211が受信データの出力を開始したとすると、処理遅延時間91は、クロック信号451の1周期分になる。
このとき、送信遅延時間92は、クロック信号451の1周期分になる。
ラッチ回路271のカウント値471が「3」である場合、送信遅延時間92は、クロック信号451の3周期分になる。
ラッチ回路271のカウント値471が「0」である場合、遅延回路231は、送信データをすぐに出力する。この場合、送信遅延時間92は、0になる。
受信部は、受信信号から生成した再生クロックと、復調した受信データから、高速クロックに同期した受信データを出力する。
中継部は、高速クロックに同期した受信データから、低速クロックに同期した送信データを生成し、中継に必要な演算処理を行い、送信データを出力する。
記録部(ラッチ回路271)は、データの位相を示す情報を記録する。
遅延部は、記録されている位相を示す情報から、位相に合わせた遅延を行う。
実施の形態3について、図6~図7を用いて説明する。
なお、実施の形態1または実施の形態2と共通する部分については、同一の符号を付し、説明を省略する。
このうち、受信回路211、バッファ回路212、送信回路241、クロック発生部25、カウンタ回路261及びラッチ回路271は、実施の形態2と同様である。
その場合、時刻84において、ラッチ回路271が記憶しているカウント値471は、次の受信データ411についての値に更新されている。
このため、カウンタ回路261のカウント値461と、ラッチ回路271のカウント値471とが一致するタイミングで送信データ431の出力を開始したのでは、処理遅延時間91と送信遅延時間92との合計が一定にならない。
受信部は、受信信号から生成した再生クロックと、復調した受信データから、高速クロックに同期した受信データを出力する。
付加部(処理回路221)は、データの先頭に位相を示す情報を付加する。
中継部は、高速クロックに同期した受信データから、低速クロックに同期した送信データを生成し、中継に必要な演算処理を行い、送信データを出力する。
記録部(ラッチ回路271)は、データの位相を示す情報を記録する。
遅延部は、データの先頭の位相を示す情報を基に遅延を行う。
実施の形態4について、説明する。
なお、実施の形態1~実施の形態3と共通する部分については、同一の符号を付し、説明を省略する。
送信装置11が中継装置12を介して受信装置13に対して送信するデータには、ジッタ抑制が必要なものと、ジッタ抑制が不要なものとがある。
処理回路221は、受信データ412に含まれる情報によって表わされる種別に基づいて、そのデータが、ジッタ抑制が必要なデータであるか、ジッタ抑制が不要なデータであるかを判定する。
ジッタ抑制が不要なデータであると判定した場合、処理回路221は、カウント値471の代わりに「0」を付加したカウント値付き送信データ422を生成し出力する。
ジッタ抑制が不要なデータであると処理回路221が判定した場合、カウント値471が「0」なので、遅延回路231は、送信データをすぐに出力する。これにより、送信遅延時間92は、0になる。
上記受信部は、受信データ(411)を受信する。
上記処理部は、上記受信データを処理し、送信データ(421)を生成する。
上記送信部は、上記処理部が上記送信データを生成したタイミングから送信遅延時間(92)が経過したタイミングで、上記送信データを送信する。
上記送信遅延時間は、所定の全体遅延時間から処理遅延時間(91)を差し引いた差である。
上記処理遅延時間は、上記受信部が上記受信データを受信したタイミングから、上記処理部が上記受信データを処理したタイミングまでの時間である。
上記処理部は、上記通信周波数よりも低い処理周波数の第二クロック(クロック信号452)に同期したタイミングで動作する。
上記送信部は、上記通信周波数の第三クロック(クロック信号451)に同期したタイミングで動作する。
上記送信遅延時間は、送信遅延数(カウント値471)の上記第三クロックの周期である。
上記送信遅延数は、上記第二クロックの周期を基準として、上記受信部が上記受信データを受信したタイミングが、上記第一クロックの何周期目であるかである。
上記遅延部は、上記処理部が生成した上記送信データを入力し、上記送信遅延時間が経過してから、上記送信データを出力する。
上記送信部は、上記遅延部が出力した送信データを入力して、送信する。
上記記録部は、上記処理遅延時間または上記送信遅延時間を表わす遅延時間情報(カウント値471)を記録する。
上記遅延部は、上記記録部が記録した遅延時間情報に基づいて動作する。
上記付加部は、上記処理遅延時間または上記送信遅延時間を表わす遅延時間情報(カウント値471)を上記受信データに付加する。
上記処理部は、上記遅延時間情報が付加された受信データ(カウント値付き受信データ)を処理して、上記遅延時間情報が付加された送信データ(カウント値付き送信データ422)を生成する。
上記遅延部は、上記送信データに付加された遅延時間情報に基づいて動作し、上記遅延時間情報を除去した送信データを出力する。
Claims (8)
- 受信データを受信する受信部と、
上記受信データを処理し、送信データを生成する処理部と、
上記処理部が上記送信データを生成したタイミングから送信遅延時間が経過したタイミングで、上記送信データを送信する送信部とを有し、
上記送信遅延時間は、所定の全体遅延時間から処理遅延時間を差し引いた差であり、
上記処理遅延時間は、上記受信部が上記受信データを受信したタイミングから、上記処理部が上記受信データを処理したタイミングまでの時間である
ことを特徴とする中継装置。 - 上記受信部は、通信周波数の第一クロックに同期したタイミングで動作し、
上記処理部は、上記通信周波数よりも低い処理周波数の第二クロックに同期したタイミングで動作し、
上記送信部は、上記通信周波数の第三クロックに同期したタイミングで動作し、
上記送信遅延時間は、送信遅延数の上記第三クロックの周期であり、
上記送信遅延数は、上記第二クロックの周期を基準として、上記受信部が上記受信データを受信したタイミングが、上記第一クロックの何周期目であるかである
ことを特徴とする請求項1に記載の中継装置。 - 上記中継装置は、
上記処理部が生成した上記送信データを入力し、上記送信遅延時間が経過してから、上記送信データを出力する遅延部を有し、
上記送信部は、上記遅延部が出力した送信データを入力して、送信する
ことを特徴とする請求項1または請求項2に記載の中継装置。 - 上記中継装置は、
上記処理遅延時間または上記送信遅延時間を表わす遅延時間情報を記録する記録部を有し、
上記遅延部は、上記記録部が記録した遅延時間情報に基づいて動作する
ことを特徴とする請求項3に記載の中継装置。 - 上記中継装置は、
上記処理遅延時間または上記送信遅延時間を表わす遅延時間情報を上記受信データに付加する付加部を有し、
上記処理部は、上記遅延時間情報が付加された受信データを処理して、上記遅延時間情報が付加された送信データを生成し、
上記遅延部は、上記送信データに付加された遅延時間情報に基づいて動作し、上記遅延時間情報を除去した送信データを出力する
ことを特徴とする請求項3に記載の中継装置。 - 上記送信部は、上記受信データの種類が所定の種類でない場合、上記送信遅延時間が経過するのを待たずに、上記送信データを送信する
ことを特徴とする請求項1または請求項2に記載の中継装置。 - 請求項1または請求項2に記載の中継装置と、
上記中継装置に対して、上記受信データを送信する送信装置と、
上記中継装置が送信した上記送信データを受信する受信装置と
を有することを特徴とする通信システム。 - 受信データを受信し、
上記受信データを処理して、送信データを生成し、
上記送信データを生成したタイミングから送信遅延時間が経過したタイミングで、上記送信データを送信し、
上記送信遅延時間は、所定の全体遅延時間から処理遅延時間を差し引いた差であり、
上記処理遅延時間は、上記受信データを受信したタイミングから、上記受信データを処理したタイミングまでの時間である
ことを特徴とする中継方法。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014549680A JP5791828B2 (ja) | 2012-11-28 | 2012-11-28 | 中継装置及び通信システム及び中継方法 |
US14/424,336 US9497018B2 (en) | 2012-11-28 | 2012-11-28 | Relay device, communication system and relay method |
KR1020157014263A KR101704324B1 (ko) | 2012-11-28 | 2012-11-28 | 중계 장치 및 통신 시스템 및 중계 방법 |
PCT/JP2012/080716 WO2014083628A1 (ja) | 2012-11-28 | 2012-11-28 | 中継装置及び通信システム及び中継方法 |
DE112012007181.6T DE112012007181B4 (de) | 2012-11-28 | 2012-11-28 | Relais-Gerät, Kommunikationssystem und Relais-Verfahren |
CN201280077374.2A CN104813606B (zh) | 2012-11-28 | 2012-11-28 | 中继装置、通信系统以及中继方法 |
TW102103422A TWI497938B (zh) | 2012-11-28 | 2013-01-30 | A relay device, a communication system, and a relay method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2012/080716 WO2014083628A1 (ja) | 2012-11-28 | 2012-11-28 | 中継装置及び通信システム及び中継方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014083628A1 true WO2014083628A1 (ja) | 2014-06-05 |
Family
ID=50827304
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2012/080716 WO2014083628A1 (ja) | 2012-11-28 | 2012-11-28 | 中継装置及び通信システム及び中継方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US9497018B2 (ja) |
JP (1) | JP5791828B2 (ja) |
KR (1) | KR101704324B1 (ja) |
CN (1) | CN104813606B (ja) |
DE (1) | DE112012007181B4 (ja) |
TW (1) | TWI497938B (ja) |
WO (1) | WO2014083628A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20170001512A (ko) | 2015-06-26 | 2017-01-04 | 샘박 | 질문과 답 기억법 |
KR102387867B1 (ko) * | 2015-09-07 | 2022-04-18 | 삼성전자주식회사 | 통신 시스템에서 데이터 송수신 방법 및 장치 |
DE102016207591A1 (de) * | 2016-05-03 | 2017-11-09 | Robert Bosch Gmbh | Verfahren zur Korrektur eines Prozessdatums auf Grundlage eines Zeitversatzes zwischen einem Verarbeitungszeitpunkt und einem Taktzeitpunkt eines Kommunikationstaktes |
JP2018207237A (ja) * | 2017-05-31 | 2018-12-27 | 株式会社東芝 | 通信中継システム及び方法 |
JP7323782B2 (ja) * | 2019-07-16 | 2023-08-09 | 富士通株式会社 | パケット解析プログラム、パケット解析方法およびパケット解析装置 |
TWI769046B (zh) * | 2021-08-10 | 2022-06-21 | 瑞昱半導體股份有限公司 | 具有頻率校正機制的訊號中繼裝置及方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10341233A (ja) * | 1997-06-09 | 1998-12-22 | Nec Corp | 非同期転送モード圧縮音声通信における揺らぎ吸収方式 |
WO2010023955A1 (ja) * | 2008-08-28 | 2010-03-04 | 株式会社 東芝 | 通過時間固定装置 |
Family Cites Families (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61182343A (ja) | 1985-02-08 | 1986-08-15 | Hitachi Ltd | タイミング伝送方式 |
US5146477A (en) | 1987-03-17 | 1992-09-08 | Antonio Cantoni | Jitter control in digital communication links |
WO1988007300A1 (en) | 1987-03-17 | 1988-09-22 | Antonio Cantoni | Jitter control in digital communications links |
JPH0720107B2 (ja) | 1987-06-04 | 1995-03-06 | 株式会社明電舎 | 伝送用リピ−タ− |
JP2782731B2 (ja) | 1988-09-19 | 1998-08-06 | 日本電気株式会社 | 同期多重化網の回線乗換え方式及び回線乗換えに用いられる演算回路 |
JPH04278746A (ja) | 1991-03-07 | 1992-10-05 | Nec Corp | 装置内シリアルデータ受信回路 |
JP2861515B2 (ja) | 1991-07-29 | 1999-02-24 | 日本電気株式会社 | パケット網における送受信間クロック同期方式及びクロック同期装置 |
JPH05136775A (ja) | 1991-11-12 | 1993-06-01 | Hitachi Ltd | 多段再生中継システム |
US5429426A (en) * | 1994-03-31 | 1995-07-04 | Westinghouse Air Brake Company | Brake cylinder pressure relay valve for railroad freight car |
JP3451971B2 (ja) | 1999-03-23 | 2003-09-29 | ヤマハ株式会社 | パケット転送装置 |
US6751228B1 (en) | 1999-03-23 | 2004-06-15 | Yamaha Corporation | Packet handler of audio data by isochronous mode |
JP2000332802A (ja) | 1999-05-24 | 2000-11-30 | Sony Corp | 通信方法、通信システム、通信端末および中継装置 |
US6658073B1 (en) | 1999-12-03 | 2003-12-02 | Koninklijke Philips Electronics N.V. | Method and system for reducing jitter on constant rate data transfer between asynchronous systems |
DE60104353T2 (de) | 2000-04-07 | 2005-07-21 | Ntt Docomo Inc. | Verfahren und Einrichtung zur Reduktion des Verzögerungsjitters in der Datenübertragung |
JP3833490B2 (ja) | 2000-04-07 | 2006-10-11 | 株式会社エヌ・ティ・ティ・ドコモ | データ伝送において発生する遅延ジッタを吸収する装置および方法 |
US20040128413A1 (en) * | 2001-06-08 | 2004-07-01 | Tiberiu Chelcea | Low latency fifo circuits for mixed asynchronous and synchronous systems |
JP2004023187A (ja) * | 2002-06-12 | 2004-01-22 | Matsushita Electric Ind Co Ltd | データ送信装置、データ受信装置 |
US7881741B2 (en) * | 2005-03-18 | 2011-02-01 | Panasonic Corporation | Mobile station apparatus and wireless communication method |
JP4793247B2 (ja) * | 2006-12-18 | 2011-10-12 | 株式会社日立製作所 | 記録装置、記録方法、再生装置及び再生方法 |
JP5241846B2 (ja) * | 2007-10-23 | 2013-07-17 | コニンクリーケ・ケイピーエヌ・ナムローゼ・フェンノートシャップ | 終端端末のグループの同期方法およびシステム |
KR100896795B1 (ko) * | 2007-11-21 | 2009-05-11 | 한국전자통신연구원 | 중계기 및 그의 신호 처리 방법과 그의 주파수 동기 변환방법 |
EP2134116A1 (en) * | 2008-06-11 | 2009-12-16 | Mitsubishi Electric R&D Centre Europe B.V. | Method and a device for identifying at least one terminal for which signals transferred between the at least one terminal and a base station have to be relayed by a relay |
JP5053974B2 (ja) | 2008-10-06 | 2012-10-24 | アラクサラネットワークス株式会社 | パケット中継装置 |
JP2011077751A (ja) | 2009-09-30 | 2011-04-14 | Renesas Electronics Corp | データ処理装置及びデータ処理システム |
EP2515590A1 (en) * | 2009-12-18 | 2012-10-24 | NTT DoCoMo, Inc. | Wireless base station, and relay device |
US8416731B2 (en) * | 2010-04-27 | 2013-04-09 | Research In Motion Limited | Transmission in a relay node-based wireless communication system |
JP5577937B2 (ja) * | 2010-08-19 | 2014-08-27 | 富士通株式会社 | 無線通信システム、中継局、受信局及び無線通信方法 |
JP5577938B2 (ja) * | 2010-08-19 | 2014-08-27 | 富士通株式会社 | 無線通信システム、受信局及び無線通信方法 |
US9131460B2 (en) * | 2011-02-15 | 2015-09-08 | Intel Mobile Communications GmbH | Radio relay communication device, method for relaying data, mobile terminal, and method for determining a sender of a signal |
JP5561426B2 (ja) * | 2011-03-03 | 2014-07-30 | 日本電気株式会社 | 同期システム、同期方法、第一の同期装置、第二の同期装置及びコンピュータプログラム |
JP5768624B2 (ja) * | 2011-09-26 | 2015-08-26 | 富士通株式会社 | 中継装置及び中継方法 |
US20150222520A1 (en) * | 2012-08-10 | 2015-08-06 | Abb Research Ltd | Latency determination in substation networks |
-
2012
- 2012-11-28 DE DE112012007181.6T patent/DE112012007181B4/de active Active
- 2012-11-28 WO PCT/JP2012/080716 patent/WO2014083628A1/ja active Application Filing
- 2012-11-28 JP JP2014549680A patent/JP5791828B2/ja not_active Expired - Fee Related
- 2012-11-28 CN CN201280077374.2A patent/CN104813606B/zh not_active Expired - Fee Related
- 2012-11-28 KR KR1020157014263A patent/KR101704324B1/ko active IP Right Grant
- 2012-11-28 US US14/424,336 patent/US9497018B2/en not_active Expired - Fee Related
-
2013
- 2013-01-30 TW TW102103422A patent/TWI497938B/zh not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10341233A (ja) * | 1997-06-09 | 1998-12-22 | Nec Corp | 非同期転送モード圧縮音声通信における揺らぎ吸収方式 |
WO2010023955A1 (ja) * | 2008-08-28 | 2010-03-04 | 株式会社 東芝 | 通過時間固定装置 |
JP2010056947A (ja) * | 2008-08-28 | 2010-03-11 | Toshiba Corp | 通過時間固定装置 |
EP2320602A1 (en) * | 2008-08-28 | 2011-05-11 | Kabushiki Kaisha Toshiba | Elapsed time fixing device |
CN102138302A (zh) * | 2008-08-28 | 2011-07-27 | 株式会社东芝 | 经过时间固定装置 |
Also Published As
Publication number | Publication date |
---|---|
DE112012007181B4 (de) | 2019-10-31 |
US20150256327A1 (en) | 2015-09-10 |
JP5791828B2 (ja) | 2015-10-07 |
CN104813606A (zh) | 2015-07-29 |
US9497018B2 (en) | 2016-11-15 |
KR20150082381A (ko) | 2015-07-15 |
CN104813606B (zh) | 2017-11-21 |
TWI497938B (zh) | 2015-08-21 |
DE112012007181T5 (de) | 2015-08-13 |
JPWO2014083628A1 (ja) | 2017-01-05 |
KR101704324B1 (ko) | 2017-02-22 |
TW201421932A (zh) | 2014-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5791828B2 (ja) | 中継装置及び通信システム及び中継方法 | |
US9548831B2 (en) | Synchronizing system, synchronizing method, first synchronizing device, second synchronizing device, and computer program | |
KR102031268B1 (ko) | 시간-인식 디바이스들 사이에 시간 정보를 통신하는 방법 및 장치 | |
US9608855B2 (en) | Time control apparatus, time control method, and program | |
US8428045B2 (en) | Media clock recovery | |
US8081663B2 (en) | Time synchronization method and relay apparatus | |
US8689035B2 (en) | Communication system, communication interface, and synchronization method | |
US9026831B2 (en) | Synchronous control system including a master device and a slave device, and synchronous control method for controlling the same | |
WO2013190602A1 (ja) | 時刻同期システム、時刻同期方法及び時刻同期プログラムが格納された記憶媒体 | |
US20210281339A1 (en) | Communication system and slave device | |
JP2013083451A (ja) | 時刻制御装置、時刻制御方法、およびプログラム | |
CN101795190B (zh) | 用于调整时钟信号的方法和装置 | |
JPWO2017006469A1 (ja) | ネットワークシステム、タイムマスタ局、及びタイムスレーブ局 | |
JP6413585B2 (ja) | 送信回路、集積回路及びパラレルシリアル変換方法 | |
JP6822407B2 (ja) | 受信装置、データ処理方法、及び、プログラム | |
JP5068282B2 (ja) | 映像伝送装置及び方法 | |
JP2007228040A (ja) | 受信パケット欠損対応pll装置 | |
JP2016040892A (ja) | 調歩同期式シリアルデータ取得装置及び調歩同期式シリアルデータ取得方法 | |
JP6198075B2 (ja) | 時刻同期装置、時刻同期方法及び時刻同期プログラム | |
JP6312772B1 (ja) | 位相差推定装置及びその位相差推定装置を備えた通信機器 | |
JP2006157271A (ja) | シリアル伝送装置の同期方法 | |
JP5430501B2 (ja) | 中継システム | |
JP2024011842A (ja) | 情報通信システム及び情報通信装置 | |
JP2009200872A (ja) | 冗長構成システムにおける基準信号同期制御方法 | |
JP6024820B2 (ja) | 通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 12889151 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2014549680 Country of ref document: JP Kind code of ref document: A |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14424336 Country of ref document: US |
|
WWE | Wipo information: entry into national phase |
Ref document number: 1120120071816 Country of ref document: DE Ref document number: 112012007181 Country of ref document: DE |
|
ENP | Entry into the national phase |
Ref document number: 20157014263 Country of ref document: KR Kind code of ref document: A |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 12889151 Country of ref document: EP Kind code of ref document: A1 |