TWI769046B - 具有頻率校正機制的訊號中繼裝置及方法 - Google Patents

具有頻率校正機制的訊號中繼裝置及方法 Download PDF

Info

Publication number
TWI769046B
TWI769046B TW110129416A TW110129416A TWI769046B TW I769046 B TWI769046 B TW I769046B TW 110129416 A TW110129416 A TW 110129416A TW 110129416 A TW110129416 A TW 110129416A TW I769046 B TWI769046 B TW I769046B
Authority
TW
Taiwan
Prior art keywords
signal
frequency
circuit
relay device
clock
Prior art date
Application number
TW110129416A
Other languages
English (en)
Other versions
TW202308337A (zh
Inventor
詹鈞傑
吳岱融
張家豪
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW110129416A priority Critical patent/TWI769046B/zh
Application granted granted Critical
Publication of TWI769046B publication Critical patent/TWI769046B/zh
Priority to US17/848,761 priority patent/US11658852B2/en
Publication of TW202308337A publication Critical patent/TW202308337A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/20Repeater circuits; Relay circuits
    • H04L25/24Relay circuits using discharge tubes or semiconductor devices
    • H04L25/242Relay circuits using discharge tubes or semiconductor devices with retiming
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L1/00Stabilisation of generator output against variations of physical values, e.g. power supply
    • H03L1/02Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only
    • H03L1/022Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only by indirect stabilisation, i.e. by generating an electrical correction signal which is a function of the temperature
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Radio Relay Systems (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Transmitters (AREA)

Abstract

一種具有頻率校正機制的訊號中繼裝置,包含:時脈產生電路、頻率產生電路、時脈量測電路、頻率調整電路及傳送電路。時脈產生電路產生源頭時脈訊號。頻率產生電路接收源頭時脈訊號並根據轉換參數產生目標頻率訊號。時脈量測電路根據外部參考時脈訊號,對源頭時脈訊號的源頭頻率量測相對於第一預設頻率之第一頻偏量。頻率調整電路在第一頻偏量不位於第一預設範圍時,根據第一頻偏量對頻率產生電路的轉換參數進行調整,以使目標頻率訊號的目標頻率相對第二預設頻率之第二頻偏量位於第二預設範圍內。傳送電路根據目標頻率訊號進行訊號傳送。

Description

具有頻率校正機制的訊號中繼裝置及方法
本發明是關於訊號中繼技術,尤其是關於一種具有頻率校正機制的訊號中繼裝置及方法。
在電子裝置中,訊號的傳輸技術對於速度有愈來愈高的需求。以HDMI 2.1 規格為例,此技術為提升傳輸頻寬定義了全新的固定速率連結(Fixed Rate Link; FRL)傳輸模式,在訊號開始傳送前,會先進行交握,檢測訊號在高速傳送下的品質是否能符合HDMI 2.1的要求。如若固定速率連結的連線成立,最高頻寬可支援到12Gbps。
在這樣的情形下,當訊號中繼裝置被應用以進行高速傳輸技術的資料傳輸時,往往需要設置石英振盪技術的時脈來維持傳送的精確度。然而,這樣的配置方式將造成成本上升。如何兼顧精準度以及成本,在訊號中繼裝置的設計上成為一大挑戰。
鑑於先前技術的問題,本發明之一目的在於提供一種具有頻率校正機制的訊號中繼裝置及方法,以改善先前技術。
本發明包含一種具有頻率校正機制的訊號中繼裝置,包含:時脈產生電路、頻率產生電路、時脈量測電路、頻率調整電路以及傳送電路。時脈產生電路配置以產生源頭時脈訊號。頻率產生電路配置以接收源頭時脈訊號並根據轉換參數產生目標頻率訊號。時脈量測電路配置以根據外部參考時脈訊號,對源頭時脈訊號的源頭頻率量測相對於第一預設頻率之第一頻偏量。頻率調整電路配置以在第一頻偏量不位於第一預設範圍時,根據第一頻偏量對頻率產生電路的轉換參數進行調整,以使目標頻率訊號的目標頻率相對第二預設頻率之第二頻偏量位於第二預設範圍內。傳送電路配置以根據目標頻率訊號進行訊號傳送。
本發明更包含一種具有頻率校正機制的訊號中繼方法,應用於訊號中繼裝置中,包含:使時脈產生電路產生源頭時脈訊號;使頻率產生電路接收源頭時脈訊號並根據轉換參數產生目標頻率訊號;使時脈量測電路根據外部參考時脈訊號,對源頭時脈訊號的源頭頻率量測相對於第一預設頻率之第一頻偏量;使頻率調整電路在第一頻偏量不位於第一預設範圍時,根據第一頻偏量對頻率產生電路的轉換參數進行調整,以使目標頻率訊號的目標頻率相對第二預設頻率之第二頻偏量位於第二預設範圍內;以及使傳送電路根據目標頻率訊號進行訊號傳送
有關本案的特徵、實作與功效,茲配合圖式作較佳實施例詳細說明如下。
本發明之一目的在於提供一種具有頻率校正機制的訊號中繼裝置及方法,根據源頭時脈訊號的頻偏量調整頻率產生電路的目標頻率訊號的頻偏量,在不需設置石英振盪技術的時脈的低成本情形下維持時脈訊號的精準度。
請同時參照圖1A以及圖1B。圖1A以及圖1B分別顯示本發明之一實施例中,一種電子裝置100的方塊圖。
在圖1A的實施例中,電子裝置100包含:電路板110、訊號接收晶片120以及具有頻率校正機制的訊號中繼裝置130。其中,訊號接收晶片120以及訊號中繼裝置130設置於電路板110上。
電子裝置100可與包含訊號傳送晶片140的另一電子裝置(未繪示)根據例如,但不限於高畫質多媒體介面(High Definition Multimedia Interface;HDMI)、顯示埠(DisplayPort;DP)以及通用序列匯流排(Universal Serial Bus;USB)Type-C其中之一的傳輸介面規格進行通訊。
在圖1A中,訊號中繼裝置130設置於訊號接收晶片120以及訊號傳送晶片140之間,並配置以在訊號接收晶片120以及訊號傳送晶片140之間進行訊號中繼傳送。舉例而言,包含訊號接收晶片120的電子裝置100是運作為訊號接收端(sink),並可為例如但不限於電視或是顯示器等裝置。包含訊號傳送晶片140的另一電子裝置是運作為訊號傳送端(source),並可為筆記型電腦或DVD播放器等裝置。因此,訊號接收晶片120透過訊號中繼裝置130接收來自訊號傳送晶片140的訊號接收並進行處理,例如但不限於進行影像訊號的處理與顯示。
訊號中繼裝置130包含傳送電路TX以及接收電路RX。如圖1A所示,訊號中繼裝置130可透過虛線路徑由接收電路RX自訊號傳送晶片140接收訊號,並透過傳送電路TX傳送至訊號接收晶片120。
相對的,在圖1B的實施例中,電子裝置100包含:電路板110、訊號傳送晶片140以及具有頻率校正機制的訊號中繼裝置130。其中,訊號傳送晶片140以及訊號中繼裝置130設置於電路板110上。
電子裝置100可與包含訊號接收晶片120的另一電子裝置(未繪示)根據例如,但不限於高畫質多媒體介面、顯示埠以及通用序列匯流排Type-C其中之一的傳輸介面規格進行通訊。
在圖1B中,訊號中繼裝置130同樣設置於訊號接收晶片120以及訊號傳送晶片140之間,並配置以在訊號接收晶片120以及訊號傳送晶片140之間進行訊號中繼傳送。舉例而言,包含訊號傳送晶片140的電子裝置100是運作為訊號傳送端,並可為例如但不限於筆記型電腦或DVD播放器等裝置。包含訊號接收晶片120的另一電子裝置是運作為訊號接收端,並可為例如但不限於電視或是顯示器等裝置。因此,訊號傳送晶片140透過訊號中繼裝置130傳送訊號以由訊號接收晶片120接收並進行處理,例如但不限於進行影像訊號的處理與顯示。
類似地,訊號中繼裝置130包含傳送電路TX以及接收電路RX。如圖1B所示,訊號中繼裝置130可透過虛線路徑由接收電路RX自訊號傳送晶片140接收訊號,並透過傳送電路TX傳送至訊號接收晶片120。
訊號中繼裝置130可根據訊號接收晶片120以及訊號傳送晶片140的傳輸介面規格進行訊號中繼傳送,避免訊號接收晶片120以及訊號傳送晶片140之間的連接線(例如:HDMI線)或電路板走線過長造成訊號衰減。
舉例而言,訊號中繼裝置130可根據高畫質多媒體介面、顯示埠以及通用序列匯流排Type-C其中之一的傳輸介面規格進行訊號中繼傳送。在不同實施例中,訊號中繼裝置130可以例如,但不限於重定時器(retimer)或重驅動器(redriver)的形式實現。
須注意的是,上述將訊號中繼裝置130設置於訊號接收晶片120以及訊號傳送晶片140間的結構僅為一範例。於其他實施例中,訊號中繼裝置130亦可視需求設置於電子裝置100所包含的任二電路之間。
以下將對於訊號中繼裝置130的結構以及運作方式進行更詳細的說明。
請參照圖2。圖2顯示本發明一實施例中,訊號中繼裝置130更詳細的電路圖。
如圖2所示,除傳送電路TX以及接收電路RX外,訊號中繼裝置130更包含:時脈產生電路200、頻率產生電路210、時脈量測電路220以及頻率調整電路230。
時脈產生電路200配置以產生源頭時脈訊號CKS。頻率產生電路210配置以接收源頭時脈訊號CKS並根據轉換參數CP產生目標頻率訊號FQS。更詳細的說,頻率產生電路210配置以將具有源頭頻率的時脈訊號CKS根據轉換參數CP進行升頻,以產生具有目標頻率的目標頻率訊號FQS。傳送電路TX配置以根據目標頻率訊號FQS進行訊號傳送。
須注意的是,於一實施例中,時脈產生電路200、頻率產生電路210、時脈量測電路220以及頻率調整電路230亦可與傳送電路TX包含的電路整合在一起,而成為傳送電路TX的一部分。本發明並不限於此。
在沒有溫度變化的影響下,源頭時脈訊號CKS的源頭頻率將維持在第一預設頻率,而目標頻率訊號FQS的目標頻率將維持在第二預設頻率。在一數值範例中,第一預設頻率可為例如,但不限於27百萬赫茲(MHz),第二預設頻率可視需求而為例如,但不限於3吉赫(GHz)、8吉赫以及12吉赫。
於一實施例中,時脈產生電路200為例如,但不限於容感振盪電路(LC tank),以根據非石英振盪技術產生源頭時脈訊號CKS。然而,非石英振盪技術容易受溫度的變化影響,而使源頭時脈訊號CKS的源頭頻率偏離第一預設頻率。在轉換參數CP並未改變的情形下,頻率產生電路210所產生的目標頻率訊號FQS的目標頻率也將偏離第二預設頻率。
當訊號中繼裝置130的傳送電路TX根據目標頻率訊號FQS,透過前述的傳輸介面規格(例如:HDMI、DP或USB Type-C)進行訊號中繼傳送時,將可能由於目標頻率訊號FQS的目標頻率偏離第二預設頻率過大,而不符合此些傳輸介面規格的規範。
時脈量測電路220配置以根據外部參考時脈訊號CKE,對源頭時脈訊號CKS的源頭頻率量測相對於第一預設頻率之第一頻偏量。其中,外部參考時脈訊號CKE是由設置於電路板110上且在訊號中繼裝置130之外的一個元件所提供,例如但不限於圖1A所示的訊號接收晶片120,或是圖1B所示的訊號傳送晶片140。
於一實施例中,外部參考時脈訊號CKE在預設時間內的平均頻率的變動幅度小於預設值。更詳細地說,不像石英振盪技術產生的無抖動(jitter)時脈訊號,外部參考時脈訊號CKE僅需要在一段時間內大致穩定即可,並允許抖動的情形出現。
於一實施例中,時脈量測電路220是藉由比較源頭時脈訊號CKS以及外部參考時脈訊號CKE的時脈數來計算頻率偏移。其中,時脈數可透過計數各時脈訊號的正緣(rising edge)數目得到。
請參照圖3。圖3顯示本發明一實施例中,源頭時脈訊號CKS以及外部參考時脈訊號CKE的示意圖。
如圖3所示,源頭時脈訊號CKS具有週期長度Tcks(相當於源頭頻率Fcks的倒數),並有多個週期Cycle_cks。外部參考時脈訊號CKE具有週期長度Tcke(相當於源頭頻率Fcke的倒數),並有多個週期Cycle_cke。如自源頭時脈訊號CKS與外部參考時脈訊號CKE兩者的頻率比值為M/N,則兩者之間的關係可表示為:
Tcke*Cycle_cke(N) = Tcks*Cycle_cks(M) (式1)
在一數值範例中,源頭時脈訊號CKS的源頭頻率為27百萬赫茲(MHz),外部參考時脈訊號CKE的參考頻率為14.318百萬赫茲。如量測的外部參考時脈訊號CKE為8000個週期,則與源頭時脈訊號CKS的關係是如下所示:
(1/14.318) *8000=(1/ Fcks) *Cycle_cks (式2)
因此,如量測到的週期數Cycle_cks為15086,則源頭時脈訊號CKS的源頭頻率Fcks為準確的27百萬赫茲。而如量測到的週期數Cycle_cks為15091,則源頭時脈訊號CKS的源頭頻率Fcks為27.009百萬赫茲,偏移了333ppm,即超過300ppm。
頻率調整電路230配置以在第一頻偏量不位於第一預設範圍時,根據第一頻偏量對頻率產生電路210的轉換參數CP進行調整,以使目標頻率訊號FQS相對目標頻率之第二頻偏量位於第二預設範圍內。更詳細的說,頻率調整電路230可在源頭時脈訊號CKS的源頭頻率相對第一預設頻率的差距過高或是過低時,使目標頻率訊號FQS的目標頻率相對第二預設頻率的差距不過高或是不過低。
其中,就目標頻率而言,「位於第二預設範圍內」 是指符合傳輸介面規格並且位於其所規範的容許範圍內。舉例而言,在HDMI 2.1 標準化協議中,對於傳送端的時序有每百萬赫茲不超過300赫茲(300ppm(parts per million))的誤差要求。其他的HDMI、DP或USB Type-C的傳輸介面規格亦具有相應的容許範圍,在此不再贅述。相對應地,若上述第二預設範圍是指每百萬赫茲不超過300赫茲的誤差要求,那麼就源頭時脈訊號CKS的源頭頻率而言,「位於第一預設範圍內」也可以是指每百萬赫茲不超過300赫茲的誤差要求。
於一實施例中,頻率調整電路230為例如,但不限於8051控制晶片或是其他可執行軟體或韌體的晶片。時脈量測電路220在所量測的第一頻偏量不位於第一預設範圍時,將發出中斷訊號IS至頻率調整電路230。於一實施例中,此中斷訊號IS可包含第一頻偏量的資訊,以使頻率調整電路230據以根據第一頻偏量計算產生參數調整量PA,進而根據參數調整量PA對頻率產生電路210的轉換參數CP進行調整。
在經過轉換參數CP的調整後,頻率產生電路210可使目標頻率訊號FQS相對目標頻率之第二頻偏量位於第二預設範圍內,進而使傳送電路TX進行的訊號中繼傳送符合對應的傳輸介面規格的規範。
於一實施例中,當第一頻偏量位於第一預設範圍時,頻率調整電路230不對轉換參數CP進行調整。
因此,本發明的訊號中繼裝置可量測源頭時脈訊號的源頭頻率量測相對於第一預設頻率之第一頻偏量,進而在第一頻偏量不位於第一預設範圍時調整頻率產生電路的轉換參數,而將目標頻率訊號相對目標頻率之第二頻偏量維持於第二預設範圍內。訊號中繼裝置可在不需設置石英振盪技術的時脈的低成本情形下維持時脈訊號的精準度。
請參照圖4。圖4顯示本發明一實施例中,一種具有頻率校正機制的訊號中繼方法400的流程圖。
除前述裝置外,本發明另揭露一種訊號中繼方法400,應用於例如,但不限於圖2的訊號中繼裝置130中。訊號中繼方法300之一實施例如圖4所示,包含下列步驟:
於步驟S410,使時脈產生電路200產生源頭時脈訊號CKS。
於步驟S420,使頻率產生電路210接收源頭時脈訊號CKS並根據轉換參數產生目標頻率訊號FQS。
於步驟S430,使時脈量測電路220根據外部參考時脈訊號CKE,對源頭時脈訊號CKS的源頭頻率量測相對於第一預設頻率之第一頻偏量。
於步驟S440,第一頻偏量被判斷是否不位於第一預設範圍中。於一實施例中,第一頻偏量的判斷是由時脈量測電路220進行,並在判斷第一頻偏量不位於第一預設範圍時,傳送中斷訊號IS至頻率調整電路230。
於步驟S450,使頻率調整電路230在第一頻偏量不位於第一預設範圍時,根據第一頻偏量對頻率產生電路210的轉換參數CP進行調整,以使目標頻率訊號的目標頻率相對第二預設頻率之第二頻偏量位於第二預設範圍內。
於步驟S460,使頻率調整電路230在第一頻偏量位於第一預設範圍時,不對轉換參數CP進行調整。
於步驟S470,在流程執行步驟S450或步驟S460後,使傳送電路TX根據目標頻率訊號FQS進行訊號傳送。
需注意的是,上述的實施方式僅為一範例。於其他實施例中,本領域的通常知識者當可在不違背本發明的精神下進行更動。
綜合上述,本發明中訊號中繼裝置及方法可根據源頭時脈訊號的頻偏量調整頻率產生電路的目標頻率訊號的頻偏量,在不需設置石英振盪技術的時脈的低成本情形下維持時脈訊號的精準度。
雖然本案之實施例如上所述,然而該些實施例並非用來限定本案,本技術領域具有通常知識者可依據本案之明示或隱含之內容對本案之技術特徵施以變化,凡此種種變化均可能屬於本案所尋求之專利保護範疇,換言之,本案之專利保護範圍須視本說明書之申請專利範圍所界定者為準。
100:電子裝置 110:電路板 120:訊號接收晶片 130:訊號中繼裝置 140:訊號傳送晶片 200:時脈產生電路 210:頻率產生電路 220:時脈量測電路 230:頻率調整電路 400:訊號中繼方法 S410~S470:步驟 CKE:外部參考時脈訊號 CKS:源頭時脈訊號 CP:轉換參數 FQS:目標頻率訊號 IS:中斷訊號 PA:參數調整量 RX:接收電路 Tcke、Tcks:週期長度 Cycle_cke、Cycle_cks:週期 TX:傳送電路
[圖1A]以及[圖1B]分別顯示本發明之一實施例中,一種電子裝置的方塊圖; [圖2]顯示本發明一實施例中,訊號中繼裝置更詳細的電路圖; [圖3]顯示本發明一實施例中,源頭時脈訊號以及外部參考時脈訊號的示意圖;以及 [圖4] 顯示本發明一實施例中,一種具有頻率校正機制的訊號中繼方法的流程圖。
130:訊號中繼裝置
200:時脈產生電路
210:頻率產生電路
220:時脈量測電路
230:頻率調整電路
CKE:外部參考時脈訊號
CKS:源頭時脈訊號
CP:轉換參數
FQS:目標頻率訊號
IS:中斷訊號
PA:參數調整量
RX:接收電路
TX:傳送電路

Claims (10)

  1. 一種具有頻率校正機制的訊號中繼裝置,包含: 一時脈產生電路,配置以產生一源頭時脈訊號; 一頻率產生電路,配置以接收該源頭時脈訊號並根據一轉換參數產生一目標頻率訊號; 一時脈量測電路,配置以根據一外部參考時脈訊號,對該源頭時脈訊號的一源頭頻率量測相對於一第一預設頻率之一第一頻偏量; 一頻率調整電路,配置以在該第一頻偏量不位於一第一預設範圍時,根據該第一頻偏量對該頻率產生電路的該轉換參數進行調整,以使該目標頻率訊號的一目標頻率相對一第二預設頻率之一第二頻偏量位於一第二預設範圍內;以及 一傳送電路,配置以根據該目標頻率訊號進行一訊號傳送。
  2. 如請求項1所述之訊號中繼裝置,其中該時脈量測電路在該第一頻偏量不位於該第一預設範圍時,產生一中斷訊號至該頻率調整電路。
  3. 如請求項1所述之訊號中繼裝置,其中該頻率調整電路配置以根據該第一頻偏量計算產生一參數調整量,進而根據該參數調整量對該頻率產生電路的該轉換參數進行調整。
  4. 如請求項1所述之訊號中繼裝置,其中該時脈產生電路根據一非石英振盪技術產生該源頭時脈訊號。
  5. 如請求項1所述之訊號中繼裝置,其中該外部參考時脈訊號在一預設時間內的一平均頻率的一變動幅度小於一預設值。
  6. 如請求項1所述之訊號中繼裝置,其中該訊號中繼裝置設置於一電路板上,且設置於一訊號傳送晶片以及一訊號接收晶片之間,該訊號傳送晶片以及該訊號接收晶片其中之一設置於該電路板上並提供該外部參考時脈訊號。
  7. 如請求項6所述之訊號中繼裝置,其中該訊號中繼裝置更包含一接收電路,以透過該傳送電路與該接收電路在該訊號傳送晶片以及該訊號接收晶片之間進行訊號中繼傳送。
  8. 如請求項1所述之訊號中繼裝置,其中該訊號中繼裝置根據高畫質多媒體介面(High Definition Multimedia Interface;HDMI)、顯示埠(DisplayPort;DP)以及通用序列匯流排(Universal Serial Bus;USB)其中之一的傳輸介面規格進行訊號中繼傳送。
  9. 如請求項1所述之訊號中繼裝置,其中該訊號中繼裝置為一重定時器(retimer)或一重驅動器(redriver)。
  10. 一種具有頻率校正機制的訊號中繼方法,應用於一訊號中繼裝置中,包含: 使一時脈產生電路產生一源頭時脈訊號; 使一頻率產生電路接收該源頭時脈訊號並根據一轉換參數產生一目標頻率訊號; 使一時脈量測電路根據一外部參考時脈訊號,對該源頭時脈訊號的一源頭頻率量測相對於一第一預設頻率之一第一頻偏量; 使一頻率調整電路在該第一頻偏量不位於一第一預設範圍時,根據該第一頻偏量對該頻率產生電路的該轉換參數進行調整,以使該目標頻率訊號的一目標頻率相對一第二預設頻率之一第二頻偏量位於一第二預設範圍內;以及 使一傳送電路根據該目標頻率訊號進行一訊號傳送。
TW110129416A 2021-08-10 2021-08-10 具有頻率校正機制的訊號中繼裝置及方法 TWI769046B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110129416A TWI769046B (zh) 2021-08-10 2021-08-10 具有頻率校正機制的訊號中繼裝置及方法
US17/848,761 US11658852B2 (en) 2021-08-10 2022-06-24 Signal relay apparatus and method having frequency calibration mechanism

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110129416A TWI769046B (zh) 2021-08-10 2021-08-10 具有頻率校正機制的訊號中繼裝置及方法

Publications (2)

Publication Number Publication Date
TWI769046B true TWI769046B (zh) 2022-06-21
TW202308337A TW202308337A (zh) 2023-02-16

Family

ID=83104169

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110129416A TWI769046B (zh) 2021-08-10 2021-08-10 具有頻率校正機制的訊號中繼裝置及方法

Country Status (2)

Country Link
US (1) US11658852B2 (zh)
TW (1) TWI769046B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI831283B (zh) * 2022-07-07 2024-02-01 瑞昱半導體股份有限公司 具有頻率追鎖機制的訊號中繼裝置及方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101841682A (zh) * 2009-03-16 2010-09-22 三星电子株式会社 处理数字接口信号的设备及其方法
CN102811361A (zh) * 2009-05-01 2012-12-05 索尼公司 立体图像数据发送、接收和中继方法以及其设备
CN103546710A (zh) * 2012-07-10 2014-01-29 三星电子株式会社 Hdmi信号调整方法及hdmi信号接收设备、发送设备和处理系统
TW201448473A (zh) * 2013-06-06 2014-12-16 Ind Tech Res Inst 非石英時脈產生器及其運作方法
TWI508457B (zh) * 2009-06-05 2015-11-11 Elan Microelectronics Corp Methods and circuits for correcting the frequency of USB devices
TW201628367A (zh) * 2015-01-28 2016-08-01 瑞昱半導體股份有限公司 時脈資料回復電路及其頻率偵測方法
CN106105248A (zh) * 2014-03-12 2016-11-09 Lg电子株式会社 用于利用hdmi发送和接收数据的装置和方法
TW201711388A (zh) * 2015-09-01 2017-03-16 高通公司 多相位時脈資料回復電路校正
TWI601384B (zh) * 2014-07-29 2017-10-01 Clock correction circuit and clock correction method and detection method

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8477444B1 (en) * 2009-05-27 2013-07-02 Marvell International Ltd. Clock frequency synchronization for magnetic recording device
WO2011074664A1 (ja) * 2009-12-18 2011-06-23 株式会社エヌ・ティ・ティ・ドコモ 無線基地局及び中継装置
JP5791828B2 (ja) * 2012-11-28 2015-10-07 三菱電機株式会社 中継装置及び通信システム及び中継方法
TWI675280B (zh) * 2018-10-25 2019-10-21 新唐科技股份有限公司 時脈產生電路及其時脈調整方法
TWI748532B (zh) 2020-06-24 2021-12-01 瑞昱半導體股份有限公司 訊號強化中繼裝置及方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101841682A (zh) * 2009-03-16 2010-09-22 三星电子株式会社 处理数字接口信号的设备及其方法
CN102811361A (zh) * 2009-05-01 2012-12-05 索尼公司 立体图像数据发送、接收和中继方法以及其设备
TWI508457B (zh) * 2009-06-05 2015-11-11 Elan Microelectronics Corp Methods and circuits for correcting the frequency of USB devices
CN103546710A (zh) * 2012-07-10 2014-01-29 三星电子株式会社 Hdmi信号调整方法及hdmi信号接收设备、发送设备和处理系统
TW201448473A (zh) * 2013-06-06 2014-12-16 Ind Tech Res Inst 非石英時脈產生器及其運作方法
TWI520495B (zh) * 2013-06-06 2016-02-01 財團法人工業技術研究院 非石英時脈產生器及其運作方法
CN106105248A (zh) * 2014-03-12 2016-11-09 Lg电子株式会社 用于利用hdmi发送和接收数据的装置和方法
TWI601384B (zh) * 2014-07-29 2017-10-01 Clock correction circuit and clock correction method and detection method
TW201628367A (zh) * 2015-01-28 2016-08-01 瑞昱半導體股份有限公司 時脈資料回復電路及其頻率偵測方法
TW201711388A (zh) * 2015-09-01 2017-03-16 高通公司 多相位時脈資料回復電路校正

Also Published As

Publication number Publication date
US20230046082A1 (en) 2023-02-16
US11658852B2 (en) 2023-05-23
TW202308337A (zh) 2023-02-16

Similar Documents

Publication Publication Date Title
US9544069B2 (en) Methods and apparatus for link training, initialization and management via a high speed bus interface
EP2130055B1 (en) Integrated circuit having receiver jitter tolerance ("jtol") measurement
CN109392074B (zh) 时钟校准方法和装置
TWI769046B (zh) 具有頻率校正機制的訊號中繼裝置及方法
US7656979B2 (en) Data communication device
US20110311012A1 (en) Method and data transceiving system for generating reference clock signal
JP5805158B2 (ja) 伝送周波数自動校正の伝送インタフェース装置及び方法
US20120051479A1 (en) Clock frequency adjusting circuit and clock frequency adjusting method thereof
US20090284298A1 (en) Method for automatically adjusting clock frequency and clock frequency adjusting circuit
US8724680B2 (en) Transceiver without using a crystal oscillator
TWI719862B (zh) 高速串列連結偏斜校正之混合方法
CN115706584A (zh) 具有频率校正机制的信号中继装置及方法
US8283983B2 (en) Frequency calibration device and method for programmable oscillator
TWI831283B (zh) 具有頻率追鎖機制的訊號中繼裝置及方法
TWI692208B (zh) 時脈校正方法、參考時脈產生方法、時脈校正電路以及參考時脈產生電路
JP2008249529A (ja) ジッタ判定回路およびジッタ判定方法
CN106603044B (zh) 时钟校正方法与校正电路和参考时钟产生方法与产生电路
US7835469B2 (en) Method of compensating skew, digital communication system, receiver, electronic device, circuit and computer program product
US20170030761A1 (en) Radar liquid level measuring apparatus and radar liquid level measuring method
TWI582566B (zh) 通訊裝置的控制電路及控制方法
TW201931787A (zh) 具有本地振盪器信號的無線系統
CN117440121A (zh) 具有频率追锁机制的信号中继装置及方法
JP2015230296A (ja) データ受信機、入出力装置、ジッタ測定装置およびジッタ測定方法
Ding et al. On-die instrumentation to solve challenges for 28nm, 28Gbps timing variability and stressing
TW201317738A (zh) 時脈頻率調整電路及其時脈頻率調整方法