WO2014061426A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2014061426A1
WO2014061426A1 PCT/JP2013/076314 JP2013076314W WO2014061426A1 WO 2014061426 A1 WO2014061426 A1 WO 2014061426A1 JP 2013076314 W JP2013076314 W JP 2013076314W WO 2014061426 A1 WO2014061426 A1 WO 2014061426A1
Authority
WO
WIPO (PCT)
Prior art keywords
chip
electrodes
package substrate
electrode
wiring
Prior art date
Application number
PCT/JP2013/076314
Other languages
English (en)
French (fr)
Inventor
和孝 輿石
片桐 光昭
聡 伊佐
大 佐々木
Original Assignee
ピーエスフォー ルクスコ エスエイアールエル
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ピーエスフォー ルクスコ エスエイアールエル filed Critical ピーエスフォー ルクスコ エスエイアールエル
Priority to DE112013004993.7T priority Critical patent/DE112013004993B4/de
Priority to US14/436,028 priority patent/US9418967B2/en
Priority to KR1020157011337A priority patent/KR20150066555A/ko
Publication of WO2014061426A1 publication Critical patent/WO2014061426A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/32Holders for supporting the complete device in operation, i.e. detachable fixtures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06596Structural arrangements for testing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5286Arrangements of power or ground buses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA

Definitions

  • the present invention relates to a semiconductor device including a chip stack in which a plurality of semiconductor chips are stacked on each other.
  • Chip-on-chip (CoC) type semiconductor devices including a chip stack in which a plurality of semiconductor chips are stacked on each other have been developed (Japanese Patent Laid-Open No. 2010-2010). 161102 (hereinafter referred to as Patent Document 1).
  • Each semiconductor chip constituting the chip stack has a through electrode penetrating the semiconductor substrate. The semiconductor chips are electrically connected to each other through the through electrode.
  • one semiconductor chip constituting the chip stack is a logic chip (interface chip), and the other semiconductor chip is a memory chip.
  • the memory chip has a circuit formation surface on which a memory circuit is formed and a through electrode penetrating the memory chip.
  • the interface (IF) chip has a circuit forming surface on which an IF circuit is formed, and a through electrode penetrating the IF chip.
  • the logic chip is mounted on the package substrate, and the memory chip is provided on the logic chip.
  • the package substrate is provided with a plurality of metal balls serving as external terminals.
  • the arrangement of the metal balls and the pitch between the metal balls are generally determined by a standardized standard.
  • An electrode pad is provided on the surface of the package substrate opposite to the surface on which the external terminals are formed. This electrode pad and the electrode pad formed on the IF chip are electrically connected.
  • the circuit pattern of the IF chip is simpler than the circuit pattern of the memory chip, the circuit area of the IF chip can be made smaller than the circuit area of the memory chip. Therefore, the IF chip is usually smaller than the memory chip.
  • FIGS. 1 and 2 are prepared by the applicant of the present application in order to explain one of the problems to be solved by the invention, and show an example of the wiring patterns on the front and back surfaces of the package substrate.
  • FIG. 1 shows a wiring pattern 122 formed on the surface of the package substrate 103 on which the external terminals 104 are formed (hereinafter referred to as the back surface).
  • FIG. 1 also shows lines indicating the outer shape of the electrode pads 109, the IF chip 101, and the memory chip 102 formed on the surface opposite to the back surface of the package substrate 103 (hereinafter referred to as the front surface). ing. In the vicinity of each external electrode 104, vias 118a and 118b penetrating the package substrate 103 are provided.
  • FIG. 2 shows a wiring pattern 123 formed on the surface of the package substrate 103.
  • lines indicating the outer shapes of the IF chip 101 and the core chip 102 are also shown for convenience.
  • Vias 118 a and 118 b electrically connected to the external terminal 104 are connected to electrode pads 109 formed on the surface of the package substrate 103 through wiring 123.
  • the position of the external terminal 104 of the package substrate 103 is determined by the standard.
  • the IF chip 101 is smaller than the memory chip 102. Since the electrode pad 109 is connected to the electrode pad of the IF chip 101, it is arranged near the center of the package substrate 103.
  • the plurality of electrode pads 109 of the package substrate 103 are arranged along one direction in the region where the IF chip 101 exists. As a result, when the length of the IF chip 101 in the pad row direction (Y direction in the figure) is short, the wiring 123 formed on the surface of the package substrate 103, that is, the external electrode 104 and the IF chip 101 are electrically connected. The wiring density is increased.
  • a plurality of wirings 123 routed from vias 118a electrically connected to the external electrodes 104 provided outside the package substrate 103 are crowded.
  • a semiconductor device includes a package substrate, an interface chip, and a core chip.
  • the package substrate includes a plurality of first electrodes arranged on the first back surface and a plurality of second electrodes arranged along the first direction on the first surface opposite to the first back surface. And a wiring for electrically connecting the first electrode and the second electrode.
  • the interface chip is provided on the first surface of the package substrate.
  • the interface chip has a plurality of third electrodes arranged on the second back surface facing the package substrate and joined to the plurality of second electrodes.
  • the core chip is provided on the second surface opposite to the second back surface of the interface chip, and is electrically connected to the interface chip.
  • the length of the interface chip in the first direction is longer than the length of the core chip in the first direction and not more than the length of the package substrate in the first direction. At least one of the plurality of first electrodes is disposed outside the end portion in the first direction of the core chip. At least one of the plurality of second electrodes is disposed outside the end portion in the first direction of the core chip.
  • the wiring connecting the first electrode and the second electrode formed on the package substrate can be formed along a second direction substantially orthogonal to the first direction.
  • the wiring of the package substrate can be easily routed without being densely packed.
  • FIG. 1 is a cross-sectional view of a semiconductor device according to a first embodiment. It is another sectional view of the semiconductor device in a 1st embodiment. It is a figure which shows the wiring layout of the back surface of a package substrate. It is a figure which shows the wiring layout of the surface of a package substrate. It is sectional drawing of the core chip along the part which penetrates a penetration wiring. It is sectional drawing of IF chip in one Example. It is sectional drawing of the IF chip
  • a DRAM is given as an example of a semiconductor device.
  • the semiconductor device of the present invention is not limited to the DRAM, and may be another semiconductor device such as SRAM, PRAM, or flash memory.
  • FIG. 3 and 4 are cross-sectional views of the semiconductor device according to the first embodiment.
  • FIG. 5 shows a wiring layout on the back surface of the package substrate of the semiconductor device.
  • 6 shows a wiring layout of the surface of the package substrate of the semiconductor device, that is, the surface opposite to the surface shown in FIG.
  • the cross section shown in FIG. 3 is a cross section taken along line 3A-3A in FIG. 5
  • the cross section shown in FIG. 4 is a cross section taken along line 4A-4A in FIG.
  • the semiconductor device is a CoC type semiconductor device including a chip stack in which a plurality of semiconductor chips 1 and 2 are stacked on each other.
  • the semiconductor device includes a package substrate 3 and chip stacks 1 and 2 provided on the package substrate 3.
  • a non-conductive paste (NCP) 12 is provided between the package substrate 3 and the chip stacks 1 and 2.
  • An underfill material 13 may be filled in a gap between the semiconductor chips 1 and 2 constituting the chip stack.
  • a sealing resin 14 is preferably provided on the package substrate 3 and around the chip stack.
  • the lowermost semiconductor chip of the chip stack that is, the semiconductor chip connected to the package substrate 3 is an IF chip (logic chip) 1.
  • the IF chip 1 is provided on the surface of the package substrate 3.
  • a core chip (memory chip) 2 is provided on the IF chip 1.
  • a plurality of first electrodes 4 are provided on the back surface of the package substrate 3.
  • the first electrode 4 may be an external terminal of the semiconductor device.
  • the external terminal 4 may be a metal ball such as a solder ball.
  • a plurality of electrodes (pads) 9 are provided on the surface of the package substrate 3. Each electrode 9 is electrically connected to the corresponding external terminal 4 via wirings 22 and 23 formed on the package substrate 3.
  • a plurality of electrodes (pads) 5 are provided on the back surface of the IF chip 1, that is, the surface facing the package substrate 3.
  • Each electrode 5 formed on the back surface of the IF chip 1 is joined to a corresponding electrode 9 formed on the surface of the package substrate 3. Therefore, the electrode 9 of the package substrate 3 and the electrode 5 of the IF chip 1 are arranged at positions substantially coincident when viewed from the Z direction in the figure.
  • a plurality of electrodes (pads) 6 are provided on the surface of the IF chip 1, that is, the surface facing the core chip 2.
  • the plurality of electrodes (pads) 6 formed on the surface of the IF chip 1 are electrically connected to the electrodes 5 formed on the back surface of the IF chip 1 through wiring formed on the IF chip 1.
  • the IF chip 1 and the core chip 2 are electrically connected via bump electrodes 10. Adjacent core chips 2 are electrically connected to each other via bump electrodes 11.
  • the core chip 2 is provided with through wirings 16 that electrically connect the bump electrodes 11 formed on the front surface of the core chip 2 and the bump electrodes 10 or 11 formed on the back surface of the core chip 2.
  • the core chip 2 in the uppermost layer of the chip stacked body may not include the through wiring 16.
  • FIG. 5 shows a wiring layout on the back side of the package substrate 3.
  • FIG. 5 also shows lines indicating the outer shapes of the IF chip 1 and the core chip 2.
  • V indicates a power supply terminal
  • G indicates a ground terminal
  • S indicates a signal terminal.
  • V indicates a power supply terminal
  • G indicates a ground terminal
  • S indicates a signal terminal.
  • FIG. 6 shows a wiring layout on the surface side of the package substrate 3.
  • lines indicating the outer shapes of the IF chip 1 and the core chip 2 and the electrodes formed on the surface of the IF chip 1 are also shown.
  • only a part of the wiring is shown, and another part of the wiring is omitted.
  • the package substrate 3 has a contact plug 18 provided corresponding to each external electrode 4.
  • the contact plug 18 electrically connects the wiring 22 on the back surface side of the package substrate 3 and the wiring 23 on the front surface side of the package substrate 3.
  • the external electrode 4 that receives a certain signal is electrically connected to the electrode 9 via the wiring 22 formed on the back surface of the package substrate 3, the contact plug 18, and the wiring 23 formed on the surface of the package substrate 3.
  • the plurality of second electrodes 9 arranged on the front surface of the package substrate 3 are respectively connected to the electrodes 5 arranged on the back surface of the IF chip 1.
  • a signal (or voltage) input from the electrode 5 formed on the back surface of the IF chip 1 is output to the electrode 6 formed on the surface of the IF chip 1 via the internal control circuit of the IF chip 1.
  • the internal signal output from the electrode 6 of the IF chip 1 is input to the electrode provided on the back surface of the core chip 2 provided immediately above the IF chip 1.
  • the internal signal is transmitted to the other core chip 2 through the through electrode 16 and the bump electrode 11.
  • the IF chip 1 and the core chip 2 are as small as possible.
  • the length of the IF chip 1 in the Y direction that is, the pad row direction is longer than the length of the core chip 2 in the Y direction, and is less than the length of the package substrate 3 in the Y direction.
  • the plurality of electrodes 5 formed on the surface of the IF chip 1 facing the package substrate 3 are arranged along the Y direction.
  • a plurality of electrodes 9 formed on the surface of the package substrate 3 facing the IF chip 1 are also arranged along the Y direction.
  • the plurality of electrodes 5 and 9 are arranged in two rows, but the number of electrodes 5 and 9 is not limited to two rows.
  • At least one of the plurality of external electrodes 4 of the package substrate 3 is disposed outside the end portion of the core chip 2 in the Y direction. Furthermore, at least one of the plurality of electrodes 9 formed on the surface of the package substrate 3 is disposed outside the end portion of the core chip 2 in the Y direction.
  • the wiring for connecting the electrodes 4 and 9 formed on both surfaces of the package substrate 3, particularly the wiring 23 shown in FIG. 6, can be formed substantially along the X direction. That is, as shown in FIG. 2, it is not necessary to concentrate wiring from the outer peripheral portion of the package substrate to the center. As a result, the wiring 23 of the package substrate 3 can be easily routed. In addition, since the length of the wiring 23 on the outer peripheral portion of the package substrate 3 is shortened, an effect that the wiring capacity is reduced is also obtained.
  • the IF chip 1 extends to the same position as the outer electrode 4 located on the outermost side in the Y direction on the package substrate 3.
  • the external terminal 4 of the package substrate 3 and the electrode 9 corresponding to the external terminal 4 can be arranged at substantially the same position in the Y direction.
  • the wiring 23 connecting the external terminal 4 and the electrode 9 corresponding to the external terminal 4 becomes shorter, and the wiring 23 can be routed more easily.
  • the length of the IF chip 1 in the X direction is shorter than the lengths of the core chip 2 and the package substrate 3 in the X direction.
  • the length of the package substrate 3 in the Y direction may be 15 mm, and the length in the X direction may be 11 mm.
  • the length of the IF chip 1 in the Y direction may be 13.25 mm, and the length in the X direction may be 2.18 mm.
  • the length of the core chip 2 in the Y direction may be 8.5 mm, and the length in the X direction may be 7 mm.
  • the numerical values of these lengths are examples, and the semiconductor device of the present invention is not limited to the above numerical values.
  • the IF chip 1 is arranged at the center of the package substrate 3 in the X direction.
  • the electrodes 9 provided on the surface of the package substrate 3 are arranged in two rows along the Y direction.
  • the external terminals 4 of the package substrate 3 are preferably provided on both sides of the IF chip 1.
  • the external terminal 4 provided on one side of the IF chip 1 is preferably electrically connected to the electrode 9 in one row.
  • the external terminal 4 provided on the other side of the IF chip 1 is preferably electrically connected to the electrode 9 in the other column.
  • more external terminals 4 can be connected to the electrodes 9 with a simple wiring layout.
  • the number of electrodes 9 arranged on the surface of the package substrate 3 and the installation position of the IF chip 1 can be arbitrarily changed.
  • FIG. 7 shows a cross-sectional view of the core chip 2 along a portion passing through the through wiring 16.
  • the core chip 2 includes a semiconductor substrate 30 such as a silicon substrate, and multilayer wiring structures 33 and 34 provided on the semiconductor substrate 30. A plurality of insulating layers 31 are formed on one surface of the semiconductor substrate 30.
  • the multilayer wiring structure includes contact plugs 33 and wiring pads 34 formed in the insulating layer 31.
  • the multilayer wiring structure includes a circuit pattern corresponding to the function and application of the semiconductor chip. In the case of a memory chip, the multilayer wiring structure includes a memory circuit.
  • a through electrode 35 penetrating the semiconductor substrate 30 is formed.
  • a pad (conductor) 7 is formed on the surface of the through electrode 35.
  • a pad 8 is formed on the surface of the insulating film 31.
  • a passivation film 32 is formed around the pad (conductor) 8 formed on the surface of the core chip 2.
  • the pad 7 formed on the back surface of the core chip 2 and the pad 8 formed on the surface of the core chip 2 are electrically connected by the multilayer wiring structures 33 and 34.
  • a pad 7 formed on the back surface of a certain core chip 2 and a pad 8 formed on the surface of another core chip 2 are joined together, and a bump electrode 11 shown in FIG.
  • FIG. 8 shows a cross-sectional view of the IF chip 1 along a portion passing through the through wiring.
  • the IF chip 1 includes a semiconductor substrate 40 such as a silicon substrate, and a multilayer wiring structure 44 provided on the semiconductor substrate 40. A plurality of insulating layers 41 are formed on one surface of the semiconductor substrate 40.
  • the multilayer wiring structure includes a wiring pad 44 and the like formed in the insulating layer 41.
  • the multilayer wiring structure includes a circuit pattern corresponding to the function and application of the semiconductor chip. In the case of an IF chip, the multilayer wiring structure includes an IF circuit.
  • a through electrode 45 penetrating the semiconductor substrate 40 is formed.
  • An electrode 5 is formed on the surface of the through electrode 45.
  • An electrode 6 is formed on the surface of the insulating film 41.
  • a passivation film 42 is formed around the electrode 6 formed on the surface of the IF chip 1.
  • the electrode 5 formed on the back surface of the IF chip 1 and the electrode 6 formed on the surface of the IF chip 1 are electrically connected by a multilayer wiring structure 44. Further, the electrode 5 formed on the back surface of the IF chip 1 is joined to the electrode 9 formed on the surface of the package substrate 3. Furthermore, the electrode 6 formed on the surface of the IF chip 1 is electrically connected to the electrode 7 formed on the back surface of the core chip 2. These electrodes 6 and 7 form the bump electrode 10 shown in FIG.
  • FIG. 9 is a cross-sectional view of the IF chip 1a along a portion passing through the through wiring, and shows a configuration different from that of the IF chip 1 shown in FIG.
  • the IF chip 1 includes a semiconductor substrate 40 and a multilayer wiring structure 44 provided on the semiconductor substrate 40.
  • the configuration of the IF chips 1 and 1a is not particularly limited, and any configuration can be used.
  • FIG. 10 shows a wiring layout of the package substrate 3 in the second embodiment.
  • FIG. 10 also shows lines indicating the outer shapes of the IF chip 1 and the core chip 2. For simplification of the drawing, only a part of the wiring is shown, and another part of the wiring is omitted.
  • the wiring 23 directly connects the external terminal 4 on the back surface of the package substrate 3 and the electrode 9 on the surface of the package substrate 3.
  • the contact plug 18 may be provided in the middle of the wiring 23. In other words, it can be said that the wiring 23 shown in FIG.
  • the length of the IF chip 1 in the Y direction is longer than the length of the core chip 2 in the Y direction and is not more than the length of the package substrate 3 in the Y direction.
  • At least one of the external electrodes 4 of the package substrate 3 is disposed outside the end portion of the core chip 2 in the Y direction.
  • At least one of the plurality of second electrodes 9 provided on the surface of the package substrate 3 is disposed outside the end portion of the core chip 2 in the Y direction.
  • the number of the electrodes 5 provided on the IF chip and the electrodes 9 on the surface of the package substrate 3 can be increased. Accordingly, it is possible to increase the power supply wiring 23 connected to the power supply terminal as the external electrode 4 and the ground wiring 23 connected to the ground terminal as the external electrode 4.
  • the number of electrodes 9, 9a on the surface of the package substrate can be made larger than the number of external electrodes 4 (see reference numeral 9a in FIG. 10).
  • at least one of the power supply terminal 4 and the ground terminal 4 can be electrically connected to at least two of the plurality of electrodes 9.
  • power supply wiring and ground wiring increase, the return path of current flowing through the power supply and ground increases. As a result, there is an advantage that inductance is reduced and power supply noise is suppressed.
  • the electrodes 9 on both sides of the electrodes 9 electrically connected to the signal terminals 4 can be electrically connected to either the power supply terminal 4 or the ground terminal 4. it can. Thereby, the noise between signal wiring can be shielded.
  • an increase in the number of electrodes 9 on the surface of the package substrate 3 has an advantage that test terminals can be provided in addition to the electrodes, ground and signal terminals.
  • FIG. 11 is a circuit block diagram of the semiconductor device according to this embodiment.
  • the IF chip 1 is a control chip that controls a plurality of core chips 2.
  • the electrodes 5 of the IF chips 1, 1 a receive an input signal via the electrodes 9 provided on the surface of the package substrate 3. This input signal is transmitted to the control circuit unit in the IF chip 1, 1 a through a wire electrically connected to the electrode 5.
  • the control circuit unit converts the signal into an internal signal and then outputs the signal to the electrode 6 through the wiring.
  • the internal signal output from the electrode 6 is input to each core chip 2 via the through electrode 16 provided in the core chip 2.
  • the electrode 5 provided in the IF chip 1 includes a clock terminal 5a, a command terminal 5b, address terminals 5c and 5d, and a data input / output terminal 5e.
  • a calibration terminal, a power supply terminal, and the like may be provided. These terminals 5a to 5e are connected to the electrodes 9 of the package substrate 3, respectively.
  • the clock terminal 5a is a terminal to which an external clock signal ICLK is supplied.
  • the external clock signal ICLK is supplied to the internal clock generation circuit 50.
  • the internal clock generation circuit 50 is a circuit that generates an internal clock signal ICLK.
  • the generated internal clock signal ICLK is supplied to various circuit blocks in the IF chip 1.
  • the command terminal 5b is a terminal to which a command signal is supplied. These command signals are supplied to the command decoder 52 via the command input circuit 51.
  • the command decoder 52 decodes the command signal output from the command input circuit 51 to generate various internal commands, and delays the generated internal commands based on a preset latency.
  • the internal command output from the command decoder 52 is supplied to the core chip 2 via the bump electrode 10.
  • the internal commands output from the command decoder 52 include an active command IACT, a precharge command IPRE, a read command IREAD, a write command IWRITE, and the like.
  • the address terminals 5c and 5d are terminals to which an address signal ADD and a bank address signal BA are supplied.
  • the supplied address signal ADD and bank address signal BA are supplied to the latch circuits 54 and 55 through the address input circuit 53. Is done.
  • the address input circuit 53 can extract or generate a chip address SID based on the supplied address signal ADD and bank address signal BA.
  • the chip address SID is latched by the latch circuit 54 in synchronization with the internal clock signal ICLK.
  • the chip address SID latched by the latch circuit 54 is supplied to the core chip 2 via the bump electrode 10.
  • the latch circuit 55 latches another part of the address signal ADD and the bank address signal BA in synchronization with the internal clock signal ICLK, and supplies these signals to the core chip 2 via the bump electrode 10.
  • the data input / output terminal 5e is a terminal for inputting / outputting the write data DQ, and is connected to the data input circuit 56.
  • the data input circuit 56 receives the write data DQ supplied from the data input / output terminal 5 e and supplies the write data to the core chip 2 via the bump electrode 10.
  • the chip address comparison circuit 60 of each core chip 2 outputs an internal signal in accordance with the internal command signal output from the command decoder when the chip selection signal SID and the chip information held by itself match. That is, the chip address comparison circuit 60 compares the chip address SID supplied from the IF chip 1 with the unique chip address assigned to the core chip 2 and activates the command when the two match.
  • the MDDADT signal is activated when a row internal command signal is activated.
  • the memory cell array 61 included in the core chip 2 is divided into a plurality of banks.
  • a bank is a unit that can accept commands individually. In other words, each bank can operate independently and non-exclusively.
  • a plurality of word lines WL intersect with a plurality of bit lines BL.
  • Memory cells MC are arranged at the intersections of the word lines WL and the bit lines BL. In FIG. 11, for convenience, only one word line WL, one bit line BL, and one memory cell MC are shown. Selection of the word line WL is performed by the row decoder 62.
  • the bit line BL is connected to the sense amplifier 63.
  • the selection of the sense amplifier 63 is performed by the column decoder 65.
  • a row address is supplied to the row decoder 62 via a row control circuit 64.
  • An address signal MDDADT and an address ADD are supplied to the row control circuit 64 via the chip address comparison circuit 60.
  • the row control circuit 64 supplies the address signal ADD to the row decoder of the bank selected based on the bank address when the active command is activated. As a result, the designated word line of the designated bank is activated. That is, row access is performed.
  • the row control circuit 64 supplies the count value of a refresh counter (not shown) to the row decoders of all banks when the refresh command is activated. As a result, the designated word lines of all the banks are activated and a refresh operation is performed.
  • the column address is supplied to the column decoder 65 via the column control circuit 66.
  • An address signal ADD, a bank address BA, a read command READEN, and a write command WRITEEN are supplied to the column system control circuit 66 via the chip address comparison circuit 60.
  • the column control circuit 66 supplies an address signal ADD to the column decoder 65 of the bank selected based on the bank address BA when the read command READEN or the write command WRITEEN is activated.
  • the designated sense amplifier 63 in the designated bank is connected to the data amplifier circuit 67.
  • the read command READEN When the read command READEN is activated, the read data read from the memory cell array 61 via the sense amplifier 63 is transferred to the IF chip 1 via the data amplifier circuit 67 and the bump electrode 10.
  • the write command WRITEEN When the write command WRITEEN is activated, the write data transferred from the IF chip 1 via the bump electrode 10 is written into the memory cell array 61 via the data amplifier circuit 67 and the sense amplifier 63.
  • a chip stack having four core chips 2 and one IF chip 1 is mounted on the package substrate 3.
  • the type and number of semiconductor chips constituting the chip stack are arbitrary and are appropriately selected according to the purpose and application.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

 容易に配線を引き回すことができるパッケージ基板を備えた半導体装置が提供される。この半導体装置は、パッケージ基板(3)とIFチップ(1)とコアチップ(2)とを備える。パッケージ基板は、第1の裏面上に配列された複数の第1の電極(4)と、第1の表面上に第1の方向(Y方向)に沿って配列された複数の第2の電極(9)と、第1の電極(4)と第2の電極(9)とを電気的に接続する配線(23)と、を有する。IFチップは複数の第2の電極(9)と接合された複数の第3の電極を有する。コアチップはIFチップと接続されている。第1の方向において、IFチップの長さは、コアチップの長さよりも長く、パッケージ基板の長さ以下である。第1の電極(4)の少なくとも1つは、コアチップの第1の方向の端部よりも外側に配置される。第2の電極(9)の少なくとも1つは、コアチップの第1の方向の端部よりも外側に配置される。

Description

半導体装置
 本発明は、複数の半導体チップが互いに積層されたチップ積層体を備えた半導体装置に関する。
 近年、電子機器の小型化や高機能化に伴って、複数の半導体チップが互いに積層されたチップ積層体を備えたチップオンチップ(CoC)型の半導体装置が開発されている(特開2010-161102号(以下、特許文献1と称する)参照)。チップ積層体を構成する各々の半導体チップは、半導体基板を貫通する貫通電極を有している。半導体チップ同士は、貫通電極を介して互いに電気的に接続される。
 特許文献1に記載の半導体装置では、チップ積層体を構成する1つの半導体チップがロジックチップ(インターフェースチップ)であり、他の半導体チップがメモリチップである。メモリチップは、メモリ回路が形成されている回路形成面と、メモリチップを貫通する貫通電極と、を有する。インターフェース(IF)チップは、IF回路が形成されている回路形成面と、IFチップを貫通する貫通電極と、を有する。ロジックチップはパッケージ基板に実装されており、メモリチップはロジックチップの上に設けられている。
 パッケージ基板には、外部端子となる複数の金属ボールが設けられている。金属ボールの配置や金属ボール間のピッチは、一般に、標準化された規格により決定されている。パッケージ基板の、外部端子が形成された面とは反対側の面には、電極パッドが設けられている。この電極パッドと、IFチップに形成された電極パッドとが、電気的に接続されている。
 一般的に、IFチップの回路パターンはメモリチップの回路パターンよりも簡易であるため、IFチップの回路面積はメモリチップの回路面積よりも小さくすることができる。したがって、通常、IFチップはメモリチップよりも小さい。
 図1および図2は、発明が解決しようとする課題の1つを説明するため、本願の出願人により作成されたものであり、パッケージ基板の表面および裏面の配線パターンの一例を示している。
 図1は、パッケージ基板103の、外部端子104が形成された面(以下、裏面と称する。)に形成された配線パターン122を示している。なお、図1では、便宜上、パッケージ基板103の裏面とは反対側の面(以下、表面と称する。)に形成された電極パッド109やIFチップ101およびメモリチップ102の外形を示す線も示されている。各々の外部電極104の付近には、パッケージ基板103を貫通するビア118a,118bが設けられている。
 図2は、パッケージ基板103の表面に形成された配線パターン123を示している。なお、図2では、便宜上、IFチップ101およびコアチップ102の外形を示す線も示されている。外部端子104と電気的に接続されたビア118a,118bは、配線123を介してパッケージ基板103の表面に形成された電極パッド109と接続される。
 パッケージ基板103の外部端子104の位置は規格により決められている。IFチップ101はメモリチップ102よりも小さい。電極パッド109は、IFチップ101の電極パッドと接続されるため、パッケージ基板103の中央付近に配列されている。パッケージ基板103の複数の電極パッド109は、IFチップ101が存在する領域内において、一方向に沿って配列されている。その結果、IFチップ101のパッド列方向(図のY方向)の長さが短いと、パッケージ基板103の表面に形成された配線123、つまり外部電極104とIFチップ101とを電気的に接続する配線の密度が高くなる。
 特に、図2に示すように、パッケージ基板103の外側に設けられた外部電極104と電気的に接続されたビア118aから引き回された複数の配線123が混み合ってしまう。場合によっては、パッケージ基板103の表面に形成されたパッド109に配線を接続することが困難なビア118bも存在する。
 そこで、容易に配線を引き回すことができるパッケージ基板を備えた半導体装置が望まれる。
特開2010-161102号
 一実施形態における半導体装置は、パッケージ基板とインターフェースチップとコアチップとを備える。パッケージ基板は、第1の裏面上に配列された複数の第1の電極と、第1の裏面とは反対側の第1の表面上に第1の方向に沿って配列された複数の第2の電極と、第1の電極と第2の電極とを電気的に接続する配線と、を有する。インターフェースチップは、パッケージ基板の第1の表面上に設けられている。インターフェースチップは、パッケージ基板と対向する第2の裏面上に配列された、複数の第2の電極と接合された複数の第3の電極を有する。コアチップは、インターフェースチップの第2の裏面とは反対側の第2の表面上に設けられ、インターフェースチップと電気的に接続されている。インターフェースチップの第1の方向の長さは、コアチップの第1の方向の長さよりも長く、且つ、パッケージ基板の第1の方向の長さ以下である。複数の第1の電極のうちの少なくとも1つは、コアチップの第1の方向の端部よりも外側に配置されている。複数の第2の電極のうちの少なくとも1つは、コアチップの第1の方向の端部よりも外側に配置されている。
 上記構成により、パッケージ基板に形成された第1の電極と第2の電極を接続する配線は、概ね第1の方向に直交する第2の方向に沿って形成することができる。その結果、パッケージ基板の配線が密集することなく、当該配線を容易に引き回すことができる。
 本発明の上記及び他の目的、特徴、利点は、本発明を例示した添付の図面を参照する以下の説明から明らかとなろう。
関連技術に係る半導体装置のパッケージ基板の裏面側の配線レイアウトを示す図である。 関連技術に係る半導体装置のパッケージ基板の表面側の配線レイアウトを示す図である。 第1の実施形態における半導体装置の断面図である。 第1の実施形態における半導体装置の別の断面図である。 パッケージ基板の裏面の配線レイアウトを示す図である。 パッケージ基板の表面の配線レイアウトを示す図である。 貫通配線をとおる部分に沿ったコアチップの断面図である。 一実施例におけるIFチップの断面図である。 別の実施例におけるIFチップの断面図である。 第2の実施形態におけるパッケージ基板の配線レイアウトを示す図である。 半導体装置の回路ブロック図である。
 以下、本発明の実施形態について図面を参照して説明する。以下の実施形態では、半導体装置の一例としてDRAMを挙げている。本発明の半導体装置は、DRAMに限られるものではなく、SRAM、PRAMまたはフラッシュメモリ等の他の半導体装置であっても構わない。
 図3および図4は、第1の実施形態における半導体装置の断面図である。図5は、半導体装置のパッケージ基板の裏面の配線レイアウトを示している。図6は、半導体装置のパッケージ基板の表面、つまり図5に示す面とは反対側の面の配線レイアウトを示している。ここで、図3に示す断面は図5の3A-3A線に沿った断面であり、図4に示す断面は図5の4A-4A線に沿った断面である。
 半導体装置は、複数の半導体チップ1,2が互いに積層されたチップ積層体を備えたCoC型の半導体装置である。半導体装置は、パッケージ基板3と、パッケージ基板3上に設けられたチップ積層体1,2と、を備えている。
 パッケージ基板3とチップ積層体1,2との間には非導電性ペースト(NCP)12が設けられている。チップ積層体を構成する半導体チップ1,2間の隙間には、アンダーフィル材13が充填されていて良い。パッケージ基板3上であってチップ積層体の周りには、封止樹脂14が設けられていることが好ましい。
 図3及び図4に示す例では、チップ積層体の最下層の半導体チップ、すなわちパッケージ基板3に接続された半導体チップは、IFチップ(ロジックチップ)1である。IFチップ1は、パッケージ基板3の表面上に設けられている。IFチップ1の上には、コアチップ(メモリチップ)2が設けられている。コアチップ2は、1つであっても良く、互いに複数積層されていても良い。
 パッケージ基板3の裏面には、複数の第1の電極4が設けられている。第1の電極4は、半導体装置の外部端子であって良い。外部端子4は、例えば半田ボールのような金属ボールであって良い。パッケージ基板3の表面には、複数の電極(パッド)9が設けられている。各々の電極9は、パッケージ基板3に形成された配線22,23を介して、対応する外部端子4と電気的に接続されている。
 IFチップ1の裏面、すなわちパッケージ基板3に対向する面には、複数の電極(パッド)5が設けられている。IFチップ1の裏面に形成された各々の電極5は、パッケージ基板3の表面に形成された対応する電極9と接合されている。それゆえ、パッケージ基板3の電極9とIFチップ1の電極5は、図のZ方向から見たときに、実質的に一致する位置に配置される。
 IFチップ1の表面、つまりコアチップ2に対向する面は、複数の電極(パッド)6が設けられている。IFチップ1の表面に形成された複数の電極(パッド)6は、IFチップ1に形成された配線を介して、IFチップ1の裏面に形成された電極5と電気的接続されている。
 IFチップ1とコアチップ2は、バンプ電極10を介して電気的に接続されている。互いに隣接するコアチップ2は、バンプ電極11を介して互いに電気的に接続されている。コアチップ2には、コアチップ2の表面に形成されたバンプ電極11と、コアチップ2の裏面に形成されたバンプ電極10または11と、を電気的に接続する貫通配線16が設けられている。ただし、チップ積層体の最上層のコアチップ2は、貫通配線16を備えていなくて良い。
 図5は、パッケージ基板3の裏面側の配線レイアウトを示している。配線および電極の位置をわかりやすくするために、図5には、IFチップ1およびコアチップ2の外形を示す線も示されている。なお、図5において、「V」は電源端子を示しており、「G」はグランド端子を示しており、「S」は信号端子を示している。また、図の簡略化のため、一部の配線のみが示されており、別の一部の配線は省略されている。
 図6は、パッケージ基板3の表面側の配線レイアウトを示している。配線および電極の位置をわかりやすくするために、図6では、IFチップ1およびコアチップ2の外形を示す線とIFチップ1の表面に形成された電極も示されている。また、図の簡略化のため、一部の配線のみが示されており、別の一部の配線は省略されている。
 パッケージ基板3は、各々の外部電極4に対応して設けられたコンタクトプラグ18を有する。コンタクトプラグ18は、パッケージ基板3の裏面側の配線22とパッケージ基板3の表面側の配線23とを電気的に接続している。例えば、ある信号を受ける外部電極4は、パッケージ基板3の裏面に形成された配線22、コンタクトプラグ18およびパッケージ基板3の表面に形成された配線23を介して、電極9に電気的に接続される。
 パッケージ基板3の表面に並んでいる複数の第2の電極9は、それぞれ、IFチップ1の裏面に並んでいる電極5に接続されている。IFチップ1の裏面上に形成された電極5から入力された信号(又は電圧)は、IFチップ1の内部制御回路を介して、IFチップ1の表面に形成された電極6に出力される。IFチップ1の電極6から出力された内部信号は、IFチップ1の直上に設けられたコアチップ2の裏面に設けられた電極に入力される。当該内部信号は、貫通電極16およびバンプ電極11を介して、他のコアチップ2に伝送される。
 1つのウエハから多数個のIFチップ1およびコアチップ2を製造することを0考慮すると、IFチップ1およびコアチップ2はなるべく小さいことが好ましい。しかしながら、本実施形態の半導体装置において、IFチップ1のY方向、つまりパッド列方向の長さは、コアチップ2のY方向の長さよりも長く、パッケージ基板3のY方向の長さ以下となっている。
 本実施形態では、IFチップ1の、パッケージ基板3に対向する面に形成された複数の電極5は、Y方向に沿って配列している。同様に、パッケージ基板3の、IFチップ1に対向する面に形成された複数の電極9も、Y方向に沿って配列している。図5では、複数の電極5,9はそれぞれ2列で配列しているが、電極5,9の配列数は2列に限られない。
 パッケージ基板3の複数の外部電極4のうちの少なくとも1つは、コアチップ2のY方向の端部よりも外側に配置されている。さらに、パッケージ基板3の表面に形成された複数の電極9のうちの少なくとも1つは、コアチップ2のY方向の端部よりも外側に配置されている。これにより、パッケージ基板3の両面に形成された電極4,9を接続する配線、特に図6に示す配線23は、概ねX方向に沿って形成することができる。つまり、図2に示すようにパッケージ基板の外周部から中央へ配線を密集させる必要がなくなる。その結果、パッケージ基板3の配線23を容易に引き回すことができるようになる。また、パッケージ基板3の外周部の配線23の長さが短くなるので、配線容量が小さくなるという効果も得られる。
 IFチップ1は、パッケージ基板3上のY方向における最も外側に位置する外部電極4と同程度の位置まで延在していることがより好ましい。これにより、パッケージ基板3の外部端子4と当該外部端子4に対応する電極9とを、Y方向においてほぼ同程度の位置に配置することができる。その結果、外部端子4と当該外部端子4に対応する電極9とを接続する配線23がより短くなり、当該配線23をより容易に引き回すことが可能になる。
 なお、チップの微小化の観点からは、IFチップ1のX方向の長さが、コアチップ2およびパッケージ基板3のX方向の長さよりも短いことが好ましい。パッケージ基板3のY方向の長さは15mmであり、X方向の長さは11mmであって良い。また、IFチップ1のY方向の長さは13.25mmであり、X方向の長さは2.18mmであって良い。さらに、コアチップ2のY方向の長さは8.5mmであり、X方向の長さは7mmであって良い。これらの長さの数値は一例であり、本発明の半導体装置では、上記の数値に限られない。
 図5および図6に示す例では、IFチップ1はパッケージ基板3のX方向における中央部に配置されている。パッケージ基板3の表面に設けられた電極9は、Y方向に沿って2列配列されている。パッケージ基板3の外部端子4は、IFチップ1の両側に設けられていることが好ましい。IFチップ1の片側に設けられた外部端子4は、片方の列の電極9と電気的に接続されていることが好ましい。IFチップ1の別の片側に設けられた外部端子4は、他方の列の電極9と電気的に接続されていることが好ましい。このような構成により、より多くの外部端子4を簡易な配線レイアウトで電極9と接続できる。もっとも、パッケージ基板3の表面の電極9の配列数やIFチップ1の設置位置などは、任意に変更可能である。
 図7は、貫通配線16を通る部分に沿ったコアチップ2の断面図を示している。コアチップ2は、例えばシリコン基板のような半導体基板30と、半導体基板30上に設けられた多層配線構造33,34と、を有する。半導体基板30の一方の面には、複数の絶縁層31が形成されている。多層配線構造は、絶縁層31中に形成されたコンタクトプラグ33や配線パッド34を含む。また、多層配線構造は、半導体チップの機能及び用途に応じた回路パターンを含んでいる。メモリチップの場合、多層配線構造はメモリ回路を含む。
 コアチップ2には、半導体基板30を貫通する貫通電極35が形成されている。貫通電極35の表面には、パッド(導電体)7が形成されている。絶縁膜31の表面には、パッド8が形成されている。コアチップ2の表面に形成されたパッド(導電体)8の周囲には、パッシベーション膜32が形成されている。
 コアチップ2の裏面に形成されたパッド7と、コアチップ2の表面に形成されたパッド8とは、多層配線構造33,34によって電気的に接続されている。あるコアチップ2の裏面に形成されたパッド7と、別のコアチップ2の表面に形成されたパッド8とが接合され、両パッド7,8により図3に示すバンプ電極11が形成される。
 図8は、貫通配線を通る部分に沿ったIFチップ1の断面図を示している。IFチップ1は、例えばシリコン基板のような半導体基板40と、半導体基板40上に設けられた多層配線構造44と、を有する。半導体基板40の一方の面には、複数の絶縁層41が形成されている。多層配線構造は、絶縁層41中に形成された配線パッド44等を含む。多層配線構造は、半導体チップの機能及び用途に応じた回路パターンを含んでいる。IFチップの場合、多層配線構造はIF回路を含む。
 IFチップ1には、半導体基板40を貫通する貫通電極45が形成されている。貫通電極45の表面には、電極5が形成されている。絶縁膜41の表面には、電極6が形成されている。IFチップ1の表面に形成された電極6の周囲には、パッシベーション膜42が形成されている。
 IFチップ1の裏面に形成された電極5と、IFチップ1の表面に形成された電極6とは、多層配線構造44によって電気的に接続されている。また、IFチップ1の裏面に形成された電極5は、パッケージ基板3の表面に形成された電極9と接合されている。さらに、IFチップ1の表面に形成された電極6は、コアチップ2の裏面に形成された電極7と電気的に接続されている。これらの電極6,7は、図3に示すバンプ電極10を形成している。
 図9は、貫通配線をとおる部分に沿ったIFチップ1aの断面図であって、図8に示すIFチップ1とは別の構成を示している。IFチップ1は、半導体基板40と、半導体基板40上に設けられた多層配線構造44と、を有する。
 図8に示すIFチップ1は、パッケージ基板3側に半導体基板40が位置するように配置されている。これ代えて、図9に示すIFチップ1は、パッケージ基板3側に多層配線構造44が位置するように配置されている。このように、IFチップ1,1aの構成は、特に限定されず、任意のものを用いることができる。
 図10は、第2の実施形態におけるパッケージ基板3の配線レイアウトを示している。配線および電極の位置をわかりやすくするために、図10には、IFチップ1およびコアチップ2の外形を示す線も示されている。また、図の簡略化のため、一部の配線のみが示されており、別の一部の配線は省略されている。図10では、配線23は、パッケージ基板3の裏面の外部端子4とパッケージ基板3の表面の電極9とを直接接続している。しかしながら、実際には、図5および図6に示すように、配線23の途中にコンタクトプラグ18が設けられていて良い。すなわち、図10に示す配線23は、パッケージ基板3の表面の配線とパッケージ基板3の裏面の配線とを一体的に描いたものと言える。
 本実施形態においても、IFチップ1のY方向の長さは、コアチップ2のY方向の長さよりも長く、パッケージ基板3のY方向の長さ以下である。パッケージ基板3の外部電極4のうちの少なくとも1つは、コアチップ2のY方向の端部よりも外側に配置されている。パッケージ基板3の表面に設けられた複数の第2の電極9のうちの少なくとも1つはコアチップ2のY方向の端部よりも外側に配置されている。これにより、パッケージ基板3に形成された外部電極4と電極9を接続する配線23を概ねX方向に沿って形成することができる。その結果、パッケージ基板3の配線の密集を抑制できる。
 IFチップ1のY方向の長さが長くなると、IFチップに設けられた電極5およびパッケージ基板3の表面の電極9の数を増やすことができる。これにより、外部電極4としての電源端子に接続される電源用配線23や、外部電極4としてのグランド端子に接続されるグランド用配線23を増やすことが可能になる。
 具体的な一例として、パッケージ基板の表面の電極9,9aの数を外部電極4の数よりも多くすることができる(図10の符号9aを参照)。これにより、電源端子4とグランド端子4のうちの少なくとも1つを、複数の電極9のうちの少なくとも2つと電気的に接続させることも可能となる。電源用配線やグランド用配線が増えると、電源およびグランドに流れる電流のリターンパスが増える。その結果、インダクタンスが低下し、電源ノイズが抑制されるという利点がある。
 また、パッケージ基板3の表面の電極9の数の増加により、信号配線の間に電源用配線やグランド用配線が配置できるようになる。より具体的には、パッケージ基板3において、各信号端子4と電気的に接続された電極9の両側の電極9を、電源端子4とグランド端子4のうちのいずれかと電気的に接続させることができる。これにより、信号配線どうしの間でのノイズをシールドすることができる。
 さらに、パッケージ基板3の表面の電極9の数の増加により、電極、グランドおよび信号用の端子以外にも、テスト用の端子を設けることができるという利点もある。
 図11は、本実施形態における半導体装置の回路ブロック図を示す。IFチップ1は、複数のコアチップ2を制御するコントロールチップである。IFチップ1,1aの電極5は、パッケージ基板3の表面上に設けられた電極9を介して入力信号を受ける。この入力信号は、電極5に電気的に接続された配線によりIFチップ1,1a内の制御回路部に伝送される。制御回路部は該信号を内部信号に変換した後に、配線を介して電極6に出力する。電極6から出力された内部信号は、コアチップ2に設けられた貫通電極16を介して、各コアチップ2に入力される。
 IFチップ1に設けられた電極5には、クロック端子5a、コマンド端子5b、アドレス端子5c,5d、データ入出力端子5eが含まれる。その他、キャリブレーション端子や電源端子などが設けられていて良い。これらの端子5a~5eは、それぞれパッケージ基板3の電極9と接続されている。
 クロック端子5aは外部クロック信号ICLKが供給される端子である。外部クロック信号ICLKは、内部クロック発生回路50に供給される。内部クロック発生回路50は内部クロック信号ICLKを生成する回路である。生成された内部クロック信号ICLKは、IFチップ1内の各種回路ブロックに供給される。
 コマンド端子5bは、コマンド信号が供給される端子である。これらのコマンド信号は、コマンド入力回路51を介してコマンドデコーダ52に供給される。コマンドデコーダ52は、コマンド入力回路51から出力されたコマンド信号をデコードすることによって、各種内部コマンドを生成するとともに、生成した内部コマンドをあらかじめ設定されたレイテンシに基づいて遅延させる。コマンドデコーダ52から出力される内部コマンドは、バンプ電極10を介してコアチップ2に供給される。コマンドデコーダ52から出力される内部コマンドには、アクティブコマンドIACT,プリチャージコマンドIPRE,リードコマンドIREAD、ライトコマンドIWRITE等が含まれる。
 アドレス端子5c,5dは、アドレス信号ADD及びバンクアドレス信号BAが供給される端子であり、供給されたアドレス信号ADD及びバンクアドレス信号BAは、アドレス入力回路53を介してラッチ回路54,55に供給される。
 アドレス入力回路53は、供給されたアドレス信号ADD及びバンクアドレス信号BAに基づいてチップアドレスSIDを抽出又は生成することができる。チップアドレスSIDは、内部クロック信号ICLKに同期してラッチ回路54にラッチされる。ラッチ回路54にラッチされたチップアドレスSIDは、バンプ電極10を介してコアチップ2に供給される。
 また、ラッチ回路55は、アドレス信号ADD及びバンクアドレス信号BAの別の一部を内部クロック信号ICLKに同期してラッチし、バンプ電極10を介してこれらの信号をコアチップ2に供給する。
 データ入出力端子5eは、ライトデータDQの入出力を行うための端子であり、データ入力回路56に接続されている。データ入力回路56は、データ入出力端子5eから供給されるライトデータDQを受け、バンプ電極10を介してライトデータをコアチップ2に供給する。
 次に、コアチップ2の回路構成について説明する。各コアチップ2のチップアドレス比較回路60は、チップ選択信号SIDと自身が保持するチップ情報が一致したときに、コマンドデコーダが出力する内部コマンド信号に応じて内部信号を出力する。つまり、チップアドレス比較回路60は、IFチップ1より供給されたチップアドレスSIDと、コアチップ2に割り当てられた固有のチップアドレスとを比較し、両者が一致した場合にコマンドを活性化させる。MDDADT信号はロウ系の内部コマンド信号が活性化した時に活性化される信号である。
 コアチップ2に含まれるメモリセルアレイ61は、複数のバンクに分割されている。バンクとは、個別にコマンドを受け付け可能な単位である。言い換えれば、各々のバンクは互いに非排他的に独立して動作することができる。メモリセルアレイ61内においては、複数のワード線WLが複数のビット線BLと交差している。ワード線WLとビット線BLの交点にメモリセルMCが配置されている。なお、図11においては、便宜上、1本のワード線WL、1本のビット線BL及び1個のメモリセルMCのみが示されている。ワード線WLの選択はロウデコーダ62によって行われる。また、ビット線BLはセンスアンプ63に接続されている。センスアンプ63の選択はカラムデコーダ65によって行われる。
 ロウデコーダ62には、ロウ系制御回路64を介してロウアドレスが供給される。ロウ系制御回路64には、チップアドレス比較回路60を介してアドレス信号MDDADT及びアドレスADDが供給される。
 ロウ系制御回路64は、アクティブコマンドが活性化している場合には、バンクアドレスに基づき選択されたバンクのロウデコーダにアドレス信号ADDを供給する。これにより、指定されたバンクの指定されたワード線が活性化される。つまり、ロウアクセスが行われる。
 ロウ系制御回路64は、リフレッシュコマンドが活性化している場合には、図示しないリフレッシュカウンタのカウント値を全てのバンクのロウデコーダに供給する。これにより、全てのバンクの指定されたワード線が活性化され、リフレッシュ動作が行われる。
 カラムデコーダ65には、カラム系制御回路66を介してカラムアドレスが供給される。カラム系制御回路66には、チップアドレス比較回路60を介して、アドレス信号ADD、バンクアドレスBA、リードコマンドREADEN及びライトコマンドWRITEENが供給される。
 カラム系制御回路66は、リードコマンドREADEN又はライトコマンドWRITEENが活性化している場合、バンクアドレスBAに基づき選択されたバンクのカラムデコーダ65にアドレス信号ADDを供給する。これにより、指定されたバンクの指定されたセンスアンプ63がデータアンプ回路67に接続される。
 リードコマンドREADENが活性化している場合、センスアンプ63を介してメモリセルアレイ61から読み出されたリードデータは、データアンプ回路67及びバンプ電極10を介してIFチップ1に転送される。また、ライトコマンドWRITEENが活性化している場合、バンプ電極10を介してIFチップ1から転送されたライトデータは、データアンプ回路67及びセンスアンプ63を介してメモリセルアレイ61に書き込まれる。
 以上、本発明者によってなされた発明を実施例に基づき説明したが、本発明は上記実施例に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることは言うまでもない。
 例えば、上記実施例では、4つのコアチップ2と1つのIFチップ1を有するチップ積層体がパッケージ基板3に搭載されている。しかしながら、チップ積層体を構成する半導体チップの種類や数は任意であり、目的や用途等に応じて適宜選択される。
 この出願は、2012年10月15日に出願された日本国特許出願番号第2012-227844号を基礎とする優先権を主張し、参照によりその開示の全てをここに取り込む。
1  IFチップ
2  コアチップ
3  パッケージ基板
4  外部端子
5  IFチップの裏面の電極
6  IFチップの表面の電極
9  パッケージ基板の表面の電極
10 バンプ電極
11 貫通配線
12 非導電性ペースト
13 アンダーフィル材
14 封止樹脂
18 コンタクトプラグ
22 パッケージ基板の裏面の配線
23 パッケージ基板の表面の配線

Claims (6)

  1.  第1の裏面上に配列された複数の第1の電極と、前記第1の裏面とは反対側の第1の表面上に第1の方向に沿って配列された複数の第2の電極と、前記第1の電極と前記第2の電極とを電気的に接続する配線と、を有するパッケージ基板と、
     前記パッケージ基板の前記第1の表面上に設けられたインターフェースチップであって、前記パッケージ基板と対向する第2の裏面上に配列され、前記複数の第2の電極と接合された複数の第3の電極を有するインターフェースチップと、
     前記インターフェースチップの前記第2の裏面とは反対側の第2の表面上に設けられ、前記インターフェースチップと電気的に接続されたコアチップと、を備え、
     前記インターフェースチップの前記第1の方向の長さは、前記コアチップの前記第1の方向の長さよりも長く、且つ、前記パッケージ基板の前記第1の方向の長さ以下であり、
     前記複数の第1の電極のうちの少なくとも1つは、前記コアチップの前記第1の方向の端部よりも外側に配置されており、
     前記複数の第2の電極のうちの少なくとも1つは、前記コアチップの前記第1の方向の端部よりも外側に配置されている、半導体装置。
  2.  前記インターフェースチップの前記第1の方向に直交する第2の方向の長さは、前記コアチップ及び前記パッケージ基板の前記第2の方向の長さよりも短い、請求項1に記載の半導体装置。
  3.  前記インターフェースチップの前記第2の表面には、前記第1の方向に沿って配列した複数の第4の電極が設けられており、
     前記コアチップの前記インターフェースチップと対向する面には、前記第1の方向に沿って配列し、前記複数の第4の電極の各々と接合された複数の第5の電極が設けられている、請求項1または2に記載の半導体装置。
  4.  前記複数の第1の電極は、電源端子、グランド端子および信号端子を含み、
     前記第2の電極の数は前記第1の電極の数よりも多く、
     前記電源端子とグランド端子のうちの少なくとも1つは、前記配線により、前記第2の電極の少なくとも2つと電気的に接続されている、請求項1から3のいずれか1項に記載の半導体装置。
  5.  前記複数の第1の電極は、電源端子、グランド端子および信号端子を含み、
     各々の前記信号端子と電気的に接続された前記第2の電極の両側の前記第2の電極は、前記電源端子と前記グランド端子のうちのいずれかと電気的に接続されている、請求項1から3のいずれか1項に記載の半導体装置。
  6.  前記第2の電極は、電源用の電極、グランド用の電極、信号用の電極およびテスト用の電極を含む、請求項1から5のいずれか1項に記載の半導体装置。
PCT/JP2013/076314 2012-10-15 2013-09-27 半導体装置 WO2014061426A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE112013004993.7T DE112013004993B4 (de) 2012-10-15 2013-09-27 Halbleitervorrichtung
US14/436,028 US9418967B2 (en) 2012-10-15 2013-09-27 Semiconductor device
KR1020157011337A KR20150066555A (ko) 2012-10-15 2013-09-27 반도체 장치

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012227844 2012-10-15
JP2012-227844 2012-10-15

Publications (1)

Publication Number Publication Date
WO2014061426A1 true WO2014061426A1 (ja) 2014-04-24

Family

ID=50487998

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/076314 WO2014061426A1 (ja) 2012-10-15 2013-09-27 半導体装置

Country Status (4)

Country Link
US (1) US9418967B2 (ja)
KR (1) KR20150066555A (ja)
DE (1) DE112013004993B4 (ja)
WO (1) WO2014061426A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019054160A (ja) * 2017-09-15 2019-04-04 東芝メモリ株式会社 半導体装置
KR20190041071A (ko) 2017-10-12 2019-04-22 에스케이하이닉스 주식회사 메모리 칩, 이를 포함하는 패키지 장치 및 이의 동작 방법
US11205630B2 (en) 2019-09-27 2021-12-21 Intel Corporation Vias in composite IC chip structures
US11094672B2 (en) 2019-09-27 2021-08-17 Intel Corporation Composite IC chips including a chiplet embedded within metallization layers of a host IC chip
US10998302B2 (en) * 2019-09-27 2021-05-04 Intel Corporation Packaged device with a chiplet comprising memory resources

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006222252A (ja) * 2005-02-10 2006-08-24 Elpida Memory Inc 半導体記憶装置及びその負荷試験方法
JP2006301863A (ja) * 2005-04-19 2006-11-02 Elpida Memory Inc メモリモジュール
JP2007134426A (ja) * 2005-11-09 2007-05-31 Renesas Technology Corp マルチチップモジュール
JP2011129684A (ja) * 2009-12-17 2011-06-30 Elpida Memory Inc 半導体装置及びその製造方法
JP2012156238A (ja) * 2011-01-25 2012-08-16 Elpida Memory Inc 半導体装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5601842B2 (ja) * 2010-01-18 2014-10-08 ピーエスフォー ルクスコ エスエイアールエル 半導体装置、半導体装置の試験方法、及びデータ処理システム
KR101710658B1 (ko) * 2010-06-18 2017-02-27 삼성전자 주식회사 관통 전극을 갖는 3차원 적층 구조의 반도체 장치 및 그 반도체 장치의 시그널링 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006222252A (ja) * 2005-02-10 2006-08-24 Elpida Memory Inc 半導体記憶装置及びその負荷試験方法
JP2006301863A (ja) * 2005-04-19 2006-11-02 Elpida Memory Inc メモリモジュール
JP2007134426A (ja) * 2005-11-09 2007-05-31 Renesas Technology Corp マルチチップモジュール
JP2011129684A (ja) * 2009-12-17 2011-06-30 Elpida Memory Inc 半導体装置及びその製造方法
JP2012156238A (ja) * 2011-01-25 2012-08-16 Elpida Memory Inc 半導体装置

Also Published As

Publication number Publication date
KR20150066555A (ko) 2015-06-16
US20150262974A1 (en) 2015-09-17
DE112013004993T5 (de) 2015-07-09
DE112013004993B4 (de) 2020-09-10
US9418967B2 (en) 2016-08-16

Similar Documents

Publication Publication Date Title
US11301405B2 (en) Stacked semiconductor device assembly in computer system
US11227639B2 (en) Stacked DRAM device and method of manufacture
JP4072505B2 (ja) 積層型半導体パッケージ
KR101456503B1 (ko) 스택 메모리
US7834450B2 (en) Semiconductor package having memory devices stacked on logic device
WO2014077154A1 (ja) 半導体装置
US9337139B2 (en) Semiconductor device having compensation capacitor to stabilize power supply voltage
US20240312978A1 (en) Layout design methodology for stacked devices
JP2011166147A (ja) 半導体メモリ装置及びそれを含む半導体パッケージ
WO2014061426A1 (ja) 半導体装置
US8633596B2 (en) Semiconductor package with bonding wires of reduced loop inductance
JP6543129B2 (ja) 電子装置
KR20210143568A (ko) 코어 다이가 제어 다이에 스택된 스택 패키지
KR20220036534A (ko) 관통 전극을 포함하는 반도체 칩, 및 이 반도체 칩을 포함하는 반도체 패키지
KR102312384B1 (ko) 반도체 장치
US20110058401A1 (en) Semiconductor memory device having pad electrodes arranged in plural rows
KR20110099384A (ko) 와이드 입출력 반도체 메모리 장치 및 이를 포함하는 반도체 패키지
JP2013131738A (ja) 半導体装置
US10679956B2 (en) Semiconductor memory chip, semiconductor memory package, and electronic system using the same
CN114121873A (zh) 具有球栅阵列的设备和系统及相关微电子装置和装置封装
US20110084395A1 (en) Semiconductor package substrate and semiconductor device having the same
WO2014132835A1 (ja) 半導体装置
CN114373745A (zh) 半导体装置中的esd放置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13846423

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14436028

Country of ref document: US

Ref document number: 1120130049937

Country of ref document: DE

Ref document number: 112013004993

Country of ref document: DE

ENP Entry into the national phase

Ref document number: 20157011337

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 13846423

Country of ref document: EP

Kind code of ref document: A1