WO2014056239A1 - 液晶显示装置及其驱动电路 - Google Patents

液晶显示装置及其驱动电路 Download PDF

Info

Publication number
WO2014056239A1
WO2014056239A1 PCT/CN2012/083007 CN2012083007W WO2014056239A1 WO 2014056239 A1 WO2014056239 A1 WO 2014056239A1 CN 2012083007 W CN2012083007 W CN 2012083007W WO 2014056239 A1 WO2014056239 A1 WO 2014056239A1
Authority
WO
WIPO (PCT)
Prior art keywords
field effect
line
effect transistor
scan
pixel
Prior art date
Application number
PCT/CN2012/083007
Other languages
English (en)
French (fr)
Inventor
王金杰
Original Assignee
深圳市华星光电技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 深圳市华星光电技术有限公司 filed Critical 深圳市华星光电技术有限公司
Priority to US13/695,020 priority Critical patent/US20140104148A1/en
Publication of WO2014056239A1 publication Critical patent/WO2014056239A1/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels

Definitions

  • the present invention relates to the field of liquid crystal display technology, and in particular to a liquid crystal display device and a driving circuit thereof.
  • the liquid crystal display device generally includes an array substrate, a color filter substrate, and a liquid crystal layer disposed between the array substrate and the color filter substrate.
  • the liquid crystal display device includes a plurality of pixel units, each of the pixel units includes a pixel electrode disposed on the array substrate and a common electrode disposed on the color filter substrate, and the pixel electrode and the color filter substrate
  • the common electrode constitutes a liquid crystal capacitor.
  • an array substrate as shown in FIG. 1 in order to drive a liquid crystal display device, an array substrate as shown in FIG. 1 is used.
  • the array substrate includes a scan line 101 disposed in a row direction, and a data line 103 disposed in a direction and intersecting with the scan line 101 but not conducting.
  • the R pixel electrode, the G pixel electrode, the B pixel electrode, and the thin film transistor 105 in the plurality of unit regions divided by the scanning line 101 and the data line 103.
  • the R pixel electrode, the G pixel electrode, and the B pixel electrode are arranged in the direction of the data line 103, respectively.
  • a data driver and a scan driver (not shown) are connected to the data line 103 and the scan line 101, respectively.
  • the gates of the thin film transistors 107 of the same row are electrically connected to the same nearest scan line; the sources of the thin film transistors 107 of the same column are electrically connected to the same nearest data line; the drain of each thin film transistor 105 Electrically connected to the pixel electrodes in the same cell area.
  • the liquid crystal molecules in the liquid crystal layer deflect The direction also changes to control the light passing rate through the pixel, thereby controlling the display brightness of each pixel.
  • a liquid crystal display device having a resolution of m ⁇ n is taken as an example, and 3 m data lines and n scanning lines are required. If the channels of the data driver and the scan driver are a and b, respectively, the number of required data drivers and scan drivers is 3 m/a and n/b, respectively.
  • the data driver is relatively expensive compared to the scan driver, and the number of data drivers is large, resulting in high production costs.
  • a general solution is to arrange the R pixel electrode, the G pixel electrode, and the B pixel electrode in the direction of the scanning line 102, respectively.
  • m data lines 104 and 3n scan lines 102 are required, and correspondingly, the number of data drivers and scan drivers required are m/a and 3n/b, respectively.
  • the number of drivers is reduced by 1/3, so the cost can be reduced to a certain extent, but the number of scan drivers is increased by three times, which is also disadvantageous for cost reduction.
  • the technical problem to be solved by the present invention is to provide a liquid crystal display device and a driving circuit thereof, which can reduce the required number of scanning drivers at the same resolution, thereby reducing the production cost.
  • the present invention provides a liquid crystal display device including a first substrate, a second substrate, and a liquid crystal layer sandwiched between the first substrate and the second substrate, wherein the first substrate includes a plurality of pixel units arranged in an array and a plurality of scan drivers, a plurality of data drivers, and a plurality of switch units located at a periphery of the pixel unit array; wherein each of the pixel units includes a column-oriented data line and at least three scan lines in a row direction a pixel electrode and a controlled switch, wherein the pixel electrode includes at least an R sub-pixel electrode, a G sub-pixel electrode, and a B sub-pixel electrode arranged in the data line direction, and the R sub-pixel electrode, the G sub-pixel electrode, and the B sub-pixel electrode respectively correspond to At least one scan line and one controlled switch, wherein each of the pixel units of each row is electrically connected to one of at least three scan lines, and the input end of the controlled switch is electrically connected
  • the controlled switch is a first thin film transistor; each pixel unit includes a first scan line, a second scan line, and a third scan line in a row direction, wherein a row of R sub-pixel electrodes corresponds to a row of pixel units
  • the gate of the first thin film transistor is electrically connected to the first scan line, the gate of the first thin film transistor corresponding to the G subpixel electrode of one row is electrically connected to the second scan line, and the first thin film transistor corresponding to the B subpixel electrode of one row
  • the gate is electrically connected to the third scan line; each switch unit corresponds to a row of pixel units, each switch unit includes a first output end, a second output end, and a third output end, the first output end of the switch unit and the pixel unit
  • the first scan line is electrically connected, the second output end of the switch unit is electrically connected to the second scan line of the pixel unit, and the third output end of the switch unit is electrically connected to the third scan line of the pixel unit for selectively coming from
  • the switch unit includes: a first selection line, a second selection line, a third selection line, a fourth selection line, a fifth selection line, a sixth selection line, and a low level signal line arranged in a column direction; the first driver, And outputting the level selection signal to the first selection line, the second selection line, the third selection line, the fourth selection line, the fifth selection line, and the sixth selection line, and outputting the low level to the low level signal line;
  • An effect transistor, the gate of the first FET is electrically connected to the first selection line, the source of the first FET is electrically connected to one of the channels of the scan driver, and the drain and pixel unit of the first FET
  • the first scan line is electrically connected;
  • the second field effect transistor, the gate of the second field effect transistor is electrically connected to the second select line, and the source of the second field effect transistor is electrically connected to the channel of the scan driver, the second field effect
  • the drain of the tube is electrically connected to the second scan line of the pixel unit; the third
  • the low-level signal outputted by the scan line and the low-level signal line is transmitted to the first scan line of the pixel unit of the same row through the fourth field effect transistor and to the second scan line of the pixel unit of the same row by the fifth field effect transistor.
  • a scan signal is provided to select B sub-pixel electrodes of one of the same row of pixel cells.
  • the present invention further provides another liquid crystal display device including a first substrate, a second substrate, and a liquid crystal layer sandwiched between the first substrate and the second substrate, wherein the first substrate a plurality of pixel units arranged in an array and a plurality of scan drivers located at a periphery of the pixel unit array, a plurality of data drivers, and a plurality of switch units; wherein each of the pixel units includes a column of data lines and at least three lines in a row direction a scan line, a pixel electrode, and a controlled switch, the pixel electrode including at least an R sub-pixel electrode, a G sub-pixel electrode, and a B sub-pixel electrode arranged in the data line direction, the R sub-pixel electrode, the G sub-pixel electrode, and the B sub-pixel electrode Corresponding to at least one scan line and one controlled switch respectively, in each pixel unit, the controlled end of each controlled switch is electrically connected to one of at least three scan lines, and the input end of the controlled switch
  • the controlled switch is a first thin film transistor; each pixel unit includes a first scan line, a second scan line, and a third scan line in a row direction, wherein a row of R sub-pixel electrodes corresponds to a row of pixel units
  • the gate of the first thin film transistor is electrically connected to the first scan line, the gate of the first thin film transistor corresponding to the G subpixel electrode of one row is electrically connected to the second scan line, and the first thin film transistor corresponding to the B subpixel electrode of one row
  • the gate is electrically connected to the third scan line; each switch unit corresponds to a row of pixel units, each switch unit includes a first output end, a second output end, and a third output end, the first output end of the switch unit and the pixel unit
  • the first scan line is electrically connected, the second output end of the switch unit is electrically connected to the second scan line of the pixel unit, and the third output end of the switch unit is electrically connected to the third scan line of the pixel unit for selectively coming from
  • the switch unit includes: a first selection line, a second selection line, a third selection line, a fourth selection line, a fifth selection line, a sixth selection line, and a low level signal line arranged in a column direction; the first driver, And outputting the level selection signal to the first selection line, the second selection line, the third selection line, the fourth selection line, the fifth selection line, and the sixth selection line, and outputting the low level to the low level signal line;
  • An effect transistor, the gate of the first FET is electrically connected to the first selection line, the source of the first FET is electrically connected to one of the channels of the scan driver, and the drain and pixel unit of the first FET
  • the first scan line is electrically connected;
  • the second field effect transistor, the gate of the second field effect transistor is electrically connected to the second select line, and the source of the second field effect transistor is electrically connected to the channel of the scan driver, the second field effect
  • the drain of the tube is electrically connected to the second scan line of the pixel unit; the third
  • the low-level signal outputted by the scan line and the low-level signal line is transmitted to the first scan line of the pixel unit of the same row through the fourth field effect transistor and to the second scan line of the pixel unit of the same row by the fifth field effect transistor.
  • a scan signal is provided to select B sub-pixel electrodes of one of the same row of pixel cells.
  • the present invention further provides a liquid crystal display driving circuit, comprising: a plurality of scan drivers disposed on a periphery of a pixel unit array of a liquid crystal display, a plurality of data drivers, and a plurality of switch units; each pixel unit including a column a data line, at least three scan lines in a row direction, a pixel electrode, and a controlled switch, the pixel electrode including at least an R sub-pixel electrode, a G sub-pixel electrode, and a B sub-pixel electrode arranged in the data line direction, and the R sub-pixel electrode
  • the G sub-pixel electrode and the B sub-pixel electrode respectively correspond to at least one scan line and one controlled switch.
  • each controlled end of each controlled switch is electrically connected to one of at least three scan lines, and is controlled.
  • the input end of the switch is electrically connected to the data line
  • the output end of the controlled switch is electrically connected to at least one of the R sub-pixel electrode, the G sub-pixel electrode and the B sub-pixel electrode; one of each switch unit and the scan driver and at least one row Pixel units corresponding to each, and each switching unit includes an input end and at least three output ends, an input of the switch unit Electrically connected to one of the channels of the scan driver, each output of the switch unit is electrically connected in one-to-one correspondence with one of the at least one row of pixel units for selectively outputting a scan signal from one of the scan drivers To the corresponding sub-pixel electrode to which one scan line is connected; in each column of pixel units, the data driver electrically connects the data line to input a data signal to the pixel electrode.
  • the controlled switch is a first thin film transistor; each pixel unit includes a first scan line, a second scan line, and a third scan line in a row direction, wherein a row of R sub-pixel electrodes corresponds to a row of pixel units
  • the gate of the first thin film transistor is electrically connected to the first scan line, the gate of the first thin film transistor corresponding to the G subpixel electrode of one row is electrically connected to the second scan line, and the first thin film transistor corresponding to the B subpixel electrode of one row
  • the gate is electrically connected to the third scan line; each switch unit corresponds to a row of pixel units, each switch unit includes a first output end, a second output end, and a third output end, the first output end of the switch unit and the pixel unit
  • the first scan line is electrically connected, the second output end of the switch unit is electrically connected to the second scan line of the pixel unit, and the third output end of the switch unit is electrically connected to the third scan line of the pixel unit for selectively coming from
  • the switch unit includes: a first selection line, a second selection line, a third selection line, a fourth selection line, a fifth selection line, a sixth selection line, and a low level signal line arranged in a column direction;
  • a first driver for outputting a level selection signal to the first selection line, the second selection line, the third selection line, the fourth selection line, the fifth selection line, and the sixth selection line, and outputting a low level to a low level a signal line;
  • a first field effect transistor a gate of the first field effect transistor is electrically connected to the first selection line, and a source of the first field effect transistor is electrically connected to one of the channels of the scan driver, and the first field effect transistor is leaked
  • the pole is electrically connected to the first scan line of the pixel unit;
  • the second field effect transistor, the gate of the second field effect transistor is electrically connected to the second select line, and the source of the second field effect transistor is electrically connected to the channel of the scan driver,
  • the drain of the second FET is electrically connected to the second scan line of the pixel unit;
  • the third FET the gate of the third FET is electrically connected to the third select line, and the source of the third FET is The channel of the scan driver is electrically connected,
  • the drain of the four field effect transistor is electrically connected to the first scan line of the pixel unit; the fifth field effect transistor, the gate of the fifth field effect transistor is electrically connected to the fifth select line, and the source of the fifth field effect transistor is low
  • the level signal line is electrically connected, the drain of the fifth field effect transistor is electrically connected to the second scan line of the pixel unit; the sixth field effect transistor, the gate of the sixth field effect transistor is electrically connected to the sixth selection line, and the sixth
  • the source of the FET is electrically connected to the low-level signal line, and the drain of the sixth FET is electrically connected to the third scan line of the pixel unit; wherein, when the first driver outputs a high level to the first select line, a first FET, a fifth FET, and a fifth selection line and a sixth selection line, and outputting a low level to the second selection line, the third selection line, the fourth selection line, and the low level signal line
  • the sixth FET is turned on, and the second FET, the third F
  • First scan line, low level signal line output low power The signal is transmitted to the second scan line of the pixel unit of the same row through the fifth field effect transistor and to the third scan line of the pixel unit of the same row through the sixth field effect transistor to select the R sub-segment of one row of the pixel unit in the same row
  • the pixel electrode provides a scan signal; when the first driver outputs a high level to the second select line, the fourth select line and the sixth select line, the output low level to the first select line, the third select line, the fifth select line, and
  • the signal line is low, the second field effect transistor, the fourth field effect transistor and the sixth field effect transistor are turned on, and the first field effect transistor, the third field effect transistor and the fifth field effect transistor are closed, so that the scan driver
  • the scan signal outputted by the channel is transmitted to the second scan line of the pixel unit of the same row through the second field effect transistor, and the low level signal outputted by the low level signal line is transmitted to the first row of the pixel unit of the same row through
  • the present invention realizes that a plurality of scanning lines can be realized by driving the switching unit so that the switching unit can drive three rows of sub-pixel electrodes corresponding to three scanning lines in one row of pixel units in a time division manner. Sharing the same channel of the scan drive reduces the number of scan drives required and reduces production costs.
  • FIG. 1 is a schematic structural view of an array substrate of the prior art
  • FIG. 2 is a schematic structural view of another array substrate in the prior art
  • Figure 3 is a front elevational view showing a first embodiment of the liquid crystal display device of the present invention.
  • Figure 4 is a side view of the liquid crystal display device shown in Figure 3;
  • Figure 5 is a circuit diagram of a first embodiment of a liquid crystal display driving circuit on the first substrate shown in Figure 3;
  • FIG. 6 is a specific circuit diagram of the liquid crystal display driving circuit shown in Figure 5;
  • Fig. 7 is a circuit diagram showing a second embodiment of the liquid crystal display driving circuit on the first substrate shown in Fig. 3.
  • Figure 3 is a front elevational view of a first embodiment of a liquid crystal display device of the present invention.
  • Fig. 4 is a side view of the liquid crystal display device shown in Fig. 3;
  • the first embodiment of the liquid crystal display device of the present invention includes a first substrate 201, a second substrate 203, and a liquid crystal layer 205 sandwiched between the first substrate 201 and the second substrate 203.
  • the first substrate 201 is an array substrate
  • the second substrate 203 is a color filter substrate.
  • FIG. 5 is a circuit diagram of the first embodiment of the liquid crystal display driving circuit on the first substrate 201 shown in FIG.
  • the first substrate 201 includes a plurality of pixel units 410 arranged in an array, a plurality of scan drivers 420 located at the periphery of the array of pixel units 410, a plurality of data drivers 430, and a plurality of switch units 440.
  • Each of the pixel units 410 includes a columnar data line 415, a first scan line 416, a second scan line 417 and a third scan line 418, a pixel electrode 411, and a plurality of first films that are insulated from the data line 415.
  • the pixel electrode 411 includes R sub-pixel electrodes, G sub-pixel electrodes, and B sub-pixel electrodes arranged in the direction of the data line 415.
  • the R sub-pixel electrode, the G sub-pixel electrode, and the B sub-pixel electrode respectively correspond to one first thin film transistor. 413 and corresponding to the first scan line 416, the second scan line 417, and the third scan line 418, respectively.
  • the data line 415, the first scan line 416, the second scan line 417, and the third scan line 418 between the respective pixel units 410 are respectively connected, and each constitutes a complete wire.
  • the R sub-pixel electrodes are respectively connected to the data line 415 and the first scan line 416
  • the G sub-pixel electrodes are respectively connected to the data line 415 and the second scan line 417
  • the B sub-pixel electrodes are respectively connected to the data line 415 and the third scan line 418.
  • the pixel of the first thin film transistor 413 corresponding to the R sub-pixel electrode of one row is electrically connected to the first scan line 416, the drain is electrically connected to the R sub-pixel electrode, and the source is electrically connected to the data line 415.
  • the gate of the first thin film transistor 413 corresponding to the G sub-pixel electrode of one row is electrically connected to the second scan line 417, the drain is electrically connected to the G sub-pixel electrode, the source is electrically connected to the data line 415, and the B sub-pixel electrode of one row is corresponding.
  • the gate of the first thin film transistor 413 is electrically connected to the third scan line 418, the drain is electrically connected to the B sub-pixel electrode, and the source is electrically connected to the data line 415.
  • Each of the switching units 440 corresponds to one of the channels of the scan driver 420 and the row of pixel units 410 for selectively outputting a scan signal from one of the scan drivers 420 to a sub-pixel electrode of one of the rows of pixel units 410.
  • the switch unit 440 includes an input terminal 441, a first output terminal 442, a second output terminal 443, and a third output terminal 444.
  • the input end 441 of the switching unit 440 is electrically connected to one of the channels of the scan driver 420, and the first output end 442 of the switching unit 440 is electrically connected to the first scan line 416 of the row of pixel units 410, the switch
  • the second output 443 of the cell 440 is electrically coupled to the second scan line 417 of the row of pixel cells 410
  • the third output 444 of the switch cell 440 is electrically coupled to the third scan line 418 of the row of pixel cells 410.
  • Each of the switch units 440 corresponds to one of the channels of the scan driver 420 and one row of the pixel units 410, that is, the plurality of switch units 440 share one scan driver 420.
  • the data driver 430 is electrically connected to the data line 415 to input a data signal into each of the sub-pixel electrodes through the data driver 430.
  • FIG. 5 shows only one scan driver 420 and one data driver 430. In practical applications, the number of scan drivers 420 and data drivers 430 should be set as needed.
  • first thin film transistor 413 may also be replaced by a triode, a Darlington tube or other controlled switches, which is not specifically limited in the present invention.
  • FIG. 6 is a specific circuit diagram of the liquid crystal display driving circuit shown in FIG.
  • Each of the switching units 540 includes a first selection line 5471, a second selection line 5472, a third selection line 5473, a fourth selection line 5474, a fifth selection line 5475, a sixth selection line 5476, a low level signal line 5477, and a A driver 547, a first field effect transistor 541, a second field effect transistor 542, a third field effect transistor 543, a fourth field effect transistor 544, a fifth field effect transistor 545, and a sixth field effect transistor 546.
  • the first selection line 5471, the second selection line 5472, the third selection line 5473, the fourth selection line 5474, the fifth selection line 5475, the sixth selection line 5476, and the low-level signal line 5477 are arranged in the first substrate 201. on.
  • the first driver 547 is electrically connected to the first selection line 5471, the second selection line 5472, the third selection line 5473, the fourth selection line 5474, the fifth selection line 5475, the sixth selection line 5476, and the low level signal line 5477, respectively. .
  • the first driver 547 is configured to output a level selection signal to the first selection line 5471, the second selection line 5472, the third selection line 5473, the fourth selection line 5474, the fifth selection line 5475, and the sixth selection line 5476, and the output is low. Level to low signal line 5477.
  • the gate of the first field effect transistor 541 is electrically connected to the first selection line 5471, and the source of the first field effect transistor 541 is electrically connected to one of the channels of the scan driver 420.
  • the drain and the pixel unit of the first field effect transistor 541 The first scan line 416 of 410 is electrically coupled.
  • the gate of the second field effect transistor 542 is electrically connected to the second selection line 5472, the source of the second field effect transistor 542 is electrically connected to the channel of the scan driver 420, and the drain and pixel unit of the second field effect transistor 542
  • the second scan line 417 of 410 is electrically connected.
  • the gate of the third field effect transistor 543 is electrically connected to the third selection line 5473, the source of the third field effect transistor 543 is electrically connected to the channel of the scan driver 420, and the drain and pixel unit of the third field effect transistor 543
  • the third scan line 418 is electrically connected.
  • the gate of the fourth field effect transistor 544 is connected to the fourth select line 5474, the source of the fourth field effect transistor 544 is electrically connected to the low level signal line 5477, and the drain of the fourth field effect transistor 544 is connected to the pixel unit 410.
  • the first scan line 416 is electrically connected.
  • the gate of the fifth field effect transistor 545 is electrically connected to the fifth selection line 5475, the source of the fifth field effect transistor 545 is electrically connected to the low level signal line 5477, and the drain of the fifth field effect transistor 545 is connected to the pixel unit 410.
  • the second scan line 417 is electrically connected.
  • the gate of the sixth field effect transistor 546 is electrically connected to the sixth selection line 5476, the source of the sixth field effect transistor 546 is electrically connected to the low level signal line 5477, and the drain of the sixth field effect transistor 546 is connected to the pixel unit.
  • the third scan line 418 is electrically connected.
  • the data driver 430 is electrically connected to the data line 415 to input a desired data signal to the R sub-pixel electrode, the G sub-pixel electrode, and the B sub-pixel electrode through the data driver 430.
  • the liquid crystal display device adopts a line scan form. Therefore, when scanning each frame, for example, starting from the first row of pixel units 410, the switching unit 440 selects to provide a scan signal to a row of R sub-pixel electrodes in the first row of pixel units 410, the data driver 430 simultaneously goes to the first The R sub-pixel electrode of the row pixel unit 410 provides a data signal; after the switch unit 440 selects to supply the scan signal to the G sub-pixel electrode in the same row of pixel unit 410, the data driver 430 simultaneously goes to the G of the first row of pixel unit 410.
  • the sub-pixel electrode provides a data signal; after the switch unit 440 selects to supply the scan signal to the B sub-pixel electrode in the first row of pixel unit 410, the data driver 430 simultaneously supplies the data signal to the B sub-pixel electrode of the first row of pixel unit 410. . Thereafter, the analogy is repeated until the last row of sub-pixel electrodes in the last row of pixel units is scanned to complete scanning and data input of one frame.
  • the output is low level to
  • the second selection line 5472, the third selection line 5473, the fourth selection line 5474, and the low level signal line 5477, the first FET 514, the fifth FET 545, and the sixth FET are turned on 546,
  • the second field effect transistor 542, the third field effect transistor 543, and the fourth field effect transistor 544 are closed, so that the scan signal outputted by one of the channels of the scan driver 420 is transmitted through the first field effect transistor 541 to a row of pixels corresponding to the channel.
  • the first scan line 416 of the unit, the low level signal output by the low level signal line 5477 is transmitted to the second scan line 417 of the row of pixel units through the fifth field effect transistor 545 and transmitted to the second scan line 417 of the row of pixel units.
  • a third scan line 418 of the row of pixel cells is selected to provide a scan signal to the R sub-pixel electrodes of one of the row of pixel cells.
  • data driver 430 provides a data signal to the R sub-pixel electrodes of the row through data line 415 to drive the R sub-pixel display of the row.
  • the fourth selection line 5474 and the sixth selection line 5476 When the first driver 547 outputs a high level to the second selection line 5472, the fourth selection line 5474 and the sixth selection line 5476, outputs a low level to the first selection line 5471, the third selection line 5473, the fifth selection
  • the line 5475 and the low level signal line 5477 are turned on, the second field effect transistor 542, the fourth field effect transistor 544, and the sixth field effect transistor 546 are turned on, the first field effect transistor 541, the third field effect transistor 543, and the first The five field effect transistors 545 are closed, so that the scan signal outputted by the channel of the scan driver 420 is transmitted through the second field effect transistor 542 to the second scan line 417 of the row of pixel units corresponding to the channel, and the low level signal line 5477 is output.
  • the low level signal is transmitted to the first scan line 416 of the row of pixel cells through the fourth field effect transistor 544 and to the third scan line 418 of the row of pixel cells through the sixth field effect transistor 546 to select the row.
  • a G sub-pixel electrode of one row in the pixel unit provides a scan signal.
  • data driver 430 provides a data signal to the G sub-pixel electrodes of the row through data line 415 to drive the G sub-pixel electrode display of the row.
  • the first driver 547 When the first driver 547 outputs a high level to the third selection line 5473, the fourth selection line 5474 and the fifth selection line 5475, and outputs a low level to the first selection line 5471, the second selection line 5472, and the sixth selection line 5476. And the low level signal line 5477, the third field effect transistor 543, the fourth field effect transistor 544 and the fifth field effect transistor 545 are turned on, the first field effect transistor 541, the second field effect transistor 542 and the sixth field The effect transistor 546 is closed, so that the scan signal outputted by the channel of the scan driver 420 is transmitted through the third field effect transistor 543 to the third scan line 418 of the row of pixel units corresponding to the channel, and the output of the low level signal line 5477 is low.
  • the level signal is transmitted to the first scan line 416 of the row of pixel cells through the fourth field effect transistor 544 and to the second scan line 417 of the row of pixel cells through the fifth field effect transistor 545 to select the row of pixel cells.
  • the B sub-pixel electrode of one of the rows provides a scan signal.
  • data driver 430 provides a data signal to the B sub-pixel electrodes of the row through data line 415 to drive the B sub-pixel electrode display of the row.
  • the first switching unit 440 selects to supply a scan signal to the R sub-pixel electrodes of one row of the first row of pixel units 410, after which the data driver 430 simultaneously simultaneously all of the rows.
  • the R sub-pixel electrode provides a data signal.
  • the first switching unit 440 selects to supply a scan signal to the G sub-pixel electrodes of one row in the same row, after which the data driver 430 simultaneously supplies data signals to all of the G sub-pixel electrodes of the row.
  • the first switching unit 440 selects to provide scan signals to the B sub-pixel electrodes in the same row, after which the data driver 430 simultaneously provides data signals for all of the B sub-pixel electrodes of the row.
  • each row of sub-pixel electrodes is line scanned until one frame of scanning is completed.
  • one switching unit 440 corresponds to more rows of pixels, the driving method thereof is similar to the above, and details are not described herein.
  • FIG. 7 is a circuit diagram of a second embodiment of the liquid crystal display driving circuit on the first substrate 201 shown in FIG. The difference between this embodiment and the first embodiment shown in FIG. 5 is that:
  • Each of the switching units 640 corresponds to an adjacent first row of pixel cells and a second row of pixel cells.
  • Each switch unit 640 includes an input end 641, a first output end 642, a second output end 643, a third output end 644, a fourth output end 645, a fifth output end 646, and a sixth output end 647.
  • the input end 641 of the switching unit 640 is electrically connected to one of the channels of the scan driver 420, and the first output end 642 of the switching unit 640 is electrically connected to the first scan line 416 of the first row of pixel units.
  • the second output end 643 of the switch unit 640 is electrically connected to the second scan line 417 of the first row of pixel units, and the third output end 644 of the switch unit 640 is electrically connected to the third scan line 418 of the first row of pixel units, the switch unit
  • the fourth output end 645 of the 640 is electrically connected to the first scan line 416 of the second row of pixel units, and the fifth output end 646 of the switch unit 640 is electrically connected to the second scan line 417 of the second row of pixel units, the switch unit 640
  • the sixth output terminal 647 is electrically connected to the third scan line 418 of the second row of pixel units for selectively outputting a scan signal from one of the scan driver 420 to one of the two rows of pixel cells. In a row of sub-pixel electrodes.
  • the switch unit 640 in the above embodiment may also correspond to more rows of pixel units. At this time, correspondingly, the switch unit 640 is provided with the same number of scan lines as the plurality of rows of pixel units, thereby further implementing scanning.
  • the reuse of drive channels saves more than half of the channels and reduces production costs.
  • the specific structure of the switch unit 440 is not limited to the above described form. After understanding the spirit of the present invention and the above structure, those skilled in the art can use the related knowledge in the field to design other functions that implement the same or similar functions.
  • the switch unit 440 of the structure Different from the prior art, the present invention can realize that the switch unit can drive a row of sub-pixel electrodes in at least one row of pixel units in a time division manner, so that multiple scan lines share the same channel of the scan driver, and the scan driver is reduced. The required quantity reduces production costs.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

一种液晶显示装置及其驱动电路,其中的每个开关单元(440)与扫描驱动器(420)的其中一个通道(441)和至少一行的像素单元(410)对应,每个开关单元(440)的输入端与扫描驱动器(420)的其中一个通道(441)电连接,开关单元(440)的每个输出端(442,443,444)与至少一行的像素单元(410)中的一条扫描线(416,417,418)一一对应电连接,用于将来自扫描驱动器(420)其中一个通道(441)的扫描信号输出至对应的一条对应的扫描线(416,417,418)所电连接的子像素电极(411)。

Description

液晶显示装置及其驱动电路
【技术领域】
本发明涉及液晶显示技术领域,特别是涉及一种液晶显示装置及其驱动电路。
【背景技术】
液晶显示装置通常包括阵列基板,彩膜基板,设置于阵列基板、彩膜基板之间的液晶层。液晶显示装置包括多个像素单元,每个像素单元均包括由氧化铟锡薄膜制成的设置于阵列基板上的像素电极及设置于彩膜基板上的公共电极,该像素电极与彩膜基板上的公共电极构成液晶电容。
现有技术为了驱动液晶显示装置采用如图1所示的一种阵列基板,阵列基板包括行向设置的扫描线101,列向设置且与扫描线101相交但不导通的数据线103,位于扫描线101和数据线103所分割的多个单元区域内的R像素电极、G像素电极、B像素电极以及薄膜晶体管105。R像素电极、G像素电极以及B像素电极分别沿数据线103方向排列。数据驱动器、扫描驱动器(图未示)分别和数据线103及扫描线101相连。其中,同一行的薄膜晶体管107的栅极电连接到同一条最近的扫描线上;同一列的薄膜晶体管107的源极电连接到同一条最近的数据线上;每个薄膜晶体管105的漏极电连接到同一个单元区域内的像素电极上。
当数据线从数据驱动器获得数据信号和扫描线从扫描驱动器获得扫描信号使得像素电极的电平发生变化,从而使得加在液晶电容之间的电平发生变化时,液晶层中的液晶分子的偏转方向也发生改变,从而控制通过该像素的光通过率,进而控制每个像素的显示亮度。
但是,在现有结构下,以分辨率为m×n的液晶显示装置为例,则需要3m条数据线,及n条扫描线。若数据驱动器和扫描驱动器的通道分别为a和b,则所需数据驱动器和扫描驱动器的数目分别为3m/a和n/b。数据驱动器相较扫描驱动器的价格比较高,数据驱动器的数目较多因而导致生产成本较高。
如图2所示,通常的解决方案是将R像素电极、G像素电极以及B像素电极分别沿扫描线102方向排列。对于相同分辨率为m×n的液晶显示装置,则需要m条数据线104以及3n条扫描线102,对应地所需的数据驱动器和扫描驱动器的数目分别是m/a和3n/b,数据驱动器的数目减少了1/3,因此在一定程度上可降低成本,但是扫描驱动器的数目增加为原来的3倍,也不利于成本的降低。
【发明内容】
本发明主要解决的技术问题是提供一种液晶显示装置及其驱动电路,能够在同样的分辨率下减少扫描驱动器的所需数量,进而降低生产成本。
为了解决上述问题,本发明提供了一种液晶显示装置,包括相对设置的第一基板、第二基板以及夹持在第一基板和第二基板之间的液晶层,其中,第一基板上包括多个呈阵列设置的像素单元和位于像素单元阵列外围的多个扫描驱动器、多个数据驱动器以及多个开关单元;其中,每个像素单元包括列向的数据线、行向的至少三条扫描线、像素电极以及受控开关,像素电极至少包括沿数据线方向依次排列的R子像素电极、G子像素电极以及B子像素电极,R子像素电极、G子像素电极以及B子像素电极分别对应至少一条扫描线和一个受控开关,每一行的像素单元中,每个受控开关的受控端电连接至少三条扫描线中的一条,受控开关的输入端电连接数据线,受控开关的输出端电连接至少R子像素电极、G子像素电极以及B子像素电极中的一个;每个像素单元之间的数据线分别相连,各自构成一条完整的导线,每个像素单元中的三条扫描线均分别相连的,各自构成一条完整的导线;每个开关单元与扫描驱动器的其中一个通道和至少一行的像素单元对应,并且每个开关单元包括输入端和至少三个输出端,开关单元的输入端与扫描驱动器的其中一个通道电连接,开关单元的每个输出端与至少一行的像素单元中的一条扫描线一一对应电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至对应的一条扫描线所连接的子像素电极中;每个开关单元输出端的数量与所对应的所有像素单元的扫描线总数量一致;每一列的像素单元中,数据驱动器电连接数据线以输入数据信号至像素电极。
其中,受控开关为第一薄膜晶体管;每个像素单元包括行向的第一扫描线、第二扫描线以及第三扫描线,其中,每一行的像素单元中,一行的R子像素电极对应的第一薄膜晶体管的栅极电连接第一扫描线,一行的G子像素电极对应的第一薄膜晶体管的栅极电连接第二扫描线,一行的B子像素电极对应的第一薄膜晶体管的栅极电连接第三扫描线;每个开关单元和一行像素单元对应,每个开关单元包括第一输出端、第二输出端和第三输出端,开关单元的第一输出端与像素单元的第一扫描线电连接,开关单元的第二输出端与像素单元的第二扫描线电连接,开关单元的第三输出端与像素单元的第三扫描线电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至一行像素单元中的其中一行的子像素电极;其中,在开关单元选择向一行像素单元的一行的R子像素电极提供扫描信号时,数据驱动器向该行的R子像素电极提供数据信号;当开关单元选择向一行像素单元的一行的G子像素电极提供扫描信号时,数据驱动器向该行的G子像素电极提供数据信号;当开关单元选择向一行像素单元的一行的B子像素电极提供扫描信号时,数据驱动器向该行的B子像素电极提供数据信号。
其中,开关单元包括:列向设置的第一选择线、第二选择线、第三选择线、第四选择线、第五选择线、第六选择线以及低电平信号线;第一驱动器,用于输出电平选择信号至第一选择线、第二选择线、第三选择线、第四选择线、第五选择线和第六选择线以及输出低电平至低电平信号线;第一场效应管,第一场效应管的栅极与第一选择线电连接,第一场效应管的源极与扫描驱动器的其中一个通道电连接,第一场效应管的漏极与像素单元的第一扫描线电连接;第二场效应管,第二场效应管的栅极与第二选择线电连接,第二场效应管的源极与扫描驱动器的通道电连接,第二场效应管的漏极与像素单元的第二扫描线电连接;第三场效应管,第三场效应管的栅极与第三选择线电连接,第三场效应管的源极与扫描驱动器的通道电连接,第三场效应管的漏极与像素单元的第三扫描线电连接;第四场效应管,第四场效应管的栅极与第四选择线电连接,第四场效应管的源极与低电平信号线电连接,第四场效应管的漏极与像素单元的第一扫描线电连接;第五场效应管,第五场效应管的栅极与第五选择线电连接,第五场效应管的源极与低电平信号线电连接,第五场效应管的漏极与像素单元的第二扫描线电连接;第六场效应管,第六场效应管的栅极与第六选择线电连接,第六场效应管的源极与低电平信号线电连接,第六场效应管的漏极与像素单元的第三扫描线电连接;其中,当第一驱动器输出高电平至第一选择线、第五选择线和第六选择线、输出低电平至第二选择线、第三选择线、第四选择线以及低电平信号线时,使第一场效应管、第五场效应管和第六场效应管导通,第二场效应管、第三场效应管和第四场效应管闭合,使得扫描驱动器的其中一个通道输出的扫描信号通过第一场效应管传送到一行像素单元的第一扫描线,低电平信号线输出的低电平信号通过第五场效应管传送到同一行像素单元的第二扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的R子像素电极提供扫描信号;当第一驱动器输出高电平至第二选择线、第四选择线和第六选择线、输出低电平至第一选择线、第三选择线、第五选择线以及低电平信号线时,使第二场效应管、第四场效应管和第六场效应管导通,第一场效应管、第三场效应管和第五场效应管闭合,使得扫描驱动器的通道输出的扫描信号通过第二场效应管传送到同一行像素单元的第二扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的G子像素电极提供扫描信号;当第一驱动器输出高电平至第三选择线、第四选择线和第五选择线、输出低电平至第一选择线、第二选择线、第六选择线以及低电平信号线时,使第三场效应管、第四场效应管和第五场效应管导通,第一场效应管、第二场效应管和第六场效应管闭合,使得扫描驱动器的通道输出的扫描信号通过第三场效应管传送到同一行像素单元的第三扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第五场效应管传送到同一行像素单元的第二扫描线,以选择向同一行像素单元中的一行的B子像素电极提供扫描信号。
为了解决上述问题,本发明还提供了另一种液晶显示装置,包括相对设置的第一基板、第二基板以及夹持在第一基板和第二基板之间的液晶层,其中,第一基板上包括多个呈阵列设置的像素单元和位于像素单元阵列外围的多个扫描驱动器、多个数据驱动器以及多个开关单元;其中,每个像素单元包括列向的数据线、行向的至少三条扫描线、像素电极以及受控开关,像素电极至少包括沿数据线方向依次排列的R子像素电极、G子像素电极以及B子像素电极,R子像素电极、G子像素电极以及B子像素电极分别对应至少一条扫描线和一个受控开关,每一行的像素单元中,每个受控开关的受控端电连接至少三条扫描线中的一条,受控开关的输入端电连接数据线,受控开关的输出端电连接至少R子像素电极、G子像素电极以及B子像素电极中的一个;每个开关单元与扫描驱动器的其中一个通道和至少一行的像素单元对应,并且每个开关单元包括输入端和至少三个输出端,开关单元的输入端与扫描驱动器的其中一个通道电连接,开关单元的每个输出端与至少一行的像素单元中的一条扫描线一一对应电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至对应的一条扫描线所连接的子像素电极中;每一列的像素单元中,数据驱动器电连接数据线以输入数据信号至像素电极。
其中,受控开关为第一薄膜晶体管;每个像素单元包括行向的第一扫描线、第二扫描线以及第三扫描线,其中,每一行的像素单元中,一行的R子像素电极对应的第一薄膜晶体管的栅极电连接第一扫描线,一行的G子像素电极对应的第一薄膜晶体管的栅极电连接第二扫描线,一行的B子像素电极对应的第一薄膜晶体管的栅极电连接第三扫描线;每个开关单元和一行像素单元对应,每个开关单元包括第一输出端、第二输出端和第三输出端,开关单元的第一输出端与像素单元的第一扫描线电连接,开关单元的第二输出端与像素单元的第二扫描线电连接,开关单元的第三输出端与像素单元的第三扫描线电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至一行像素单元中的其中一行的子像素电极;其中,在开关单元选择向一行像素单元的一行的R子像素电极提供扫描信号时,数据驱动器向该行的R子像素电极提供数据信号;当开关单元选择向一行像素单元的一行的G子像素电极提供扫描信号时,数据驱动器向该行的G子像素电极提供数据信号;当开关单元选择向一行像素单元的一行的B子像素电极提供扫描信号时,数据驱动器向该行的B子像素电极提供数据信号。
其中,开关单元包括:列向设置的第一选择线、第二选择线、第三选择线、第四选择线、第五选择线、第六选择线以及低电平信号线;第一驱动器,用于输出电平选择信号至第一选择线、第二选择线、第三选择线、第四选择线、第五选择线和第六选择线以及输出低电平至低电平信号线;第一场效应管,第一场效应管的栅极与第一选择线电连接,第一场效应管的源极与扫描驱动器的其中一个通道电连接,第一场效应管的漏极与像素单元的第一扫描线电连接;第二场效应管,第二场效应管的栅极与第二选择线电连接,第二场效应管的源极与扫描驱动器的通道电连接,第二场效应管的漏极与像素单元的第二扫描线电连接;第三场效应管,第三场效应管的栅极与第三选择线电连接,第三场效应管的源极与扫描驱动器的通道电连接,第三场效应管的漏极与像素单元的第三扫描线电连接;第四场效应管,第四场效应管的栅极与第四选择线电连接,第四场效应管的源极与低电平信号线电连接,第四场效应管的漏极与像素单元的第一扫描线电连接;第五场效应管,第五场效应管的栅极与第五选择线电连接,第五场效应管的源极与低电平信号线电连接,第五场效应管的漏极与像素单元的第二扫描线电连接;第六场效应管,第六场效应管的栅极与第六选择线电连接,第六场效应管的源极与低电平信号线电连接,第六场效应管的漏极与像素单元的第三扫描线电连接;其中,当第一驱动器输出高电平至第一选择线、第五选择线和第六选择线、输出低电平至第二选择线、第三选择线、第四选择线以及低电平信号线时,使第一场效应管、第五场效应管和第六场效应管导通,第二场效应管、第三场效应管和第四场效应管闭合,使得扫描驱动器的其中一个通道输出的扫描信号通过第一场效应管传送到一行像素单元的第一扫描线,低电平信号线输出的低电平信号通过第五场效应管传送到同一行像素单元的第二扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的R子像素电极提供扫描信号;当第一驱动器输出高电平至第二选择线、第四选择线和第六选择线、输出低电平至第一选择线、第三选择线、第五选择线以及低电平信号线时,使第二场效应管、第四场效应管和第六场效应管导通,第一场效应管、第三场效应管和第五场效应管闭合,使得扫描驱动器的通道输出的扫描信号通过第二场效应管传送到同一行像素单元的第二扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的G子像素电极提供扫描信号;当第一驱动器输出高电平至第三选择线、第四选择线和第五选择线、输出低电平至第一选择线、第二选择线、第六选择线以及低电平信号线时,使第三场效应管、第四场效应管和第五场效应管导通,第一场效应管、第二场效应管和第六场效应管闭合,使得扫描驱动器的通道输出的扫描信号通过第三场效应管传送到同一行像素单元的第三扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第五场效应管传送到同一行像素单元的第二扫描线,以选择向同一行像素单元中的一行的B子像素电极提供扫描信号。
为了解决上述问题,本发明还提供了一种液晶显示驱动电路,包括:设置于液晶显示的像素单元阵列外围的多个扫描驱动器、多个数据驱动器以及多个开关单元;每个像素单元包括列向的数据线、行向的至少三条扫描线、像素电极以及受控开关,像素电极至少包括沿数据线方向依次排列的R子像素电极、G子像素电极以及B子像素电极,R子像素电极、G子像素电极以及B子像素电极分别对应至少一条扫描线和一个受控开关,每一行的像素单元中,每个受控开关的受控端电连接至少三条扫描线中的一条,受控开关的输入端电连接数据线,受控开关的输出端电连接至少R子像素电极、G子像素电极以及B子像素电极中的一个;每个开关单元与扫描驱动器的其中一个通道和至少一行的像素单元对应,并且每个开关单元包括输入端和至少三个输出端,开关单元的输入端与扫描驱动器的其中一个通道电连接,开关单元的每个输出端与至少一行的像素单元中的一条扫描线一一对应电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至对应的一条扫描线所连接的子像素电极中;每一列的像素单元中,数据驱动器电连接数据线以输入数据信号至像素电极。
其中,受控开关为第一薄膜晶体管;每个像素单元包括行向的第一扫描线、第二扫描线以及第三扫描线,其中,每一行的像素单元中,一行的R子像素电极对应的第一薄膜晶体管的栅极电连接第一扫描线,一行的G子像素电极对应的第一薄膜晶体管的栅极电连接第二扫描线,一行的B子像素电极对应的第一薄膜晶体管的栅极电连接第三扫描线;每个开关单元和一行像素单元对应,每个开关单元包括第一输出端、第二输出端和第三输出端,开关单元的第一输出端与像素单元的第一扫描线电连接,开关单元的第二输出端与像素单元的第二扫描线电连接,开关单元的第三输出端与像素单元的第三扫描线电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至一行像素单元中的其中一行的子像素电极;其中,在开关单元选择向一行像素单元的一行的R子像素电极提供扫描信号时,数据驱动器向该行的R子像素电极提供数据信号;当开关单元选择向一行像素单元的一行的G子像素电极提供扫描信号时,数据驱动器向该行的G子像素电极提供数据信号;当开关单元选择向一行像素单元的一行的B子像素电极提供扫描信号时,数据驱动器向该行的B子像素电极提供数据信号。
其中,开关单元包括:列向设置的第一选择线、第二选择线、第三选择线、第四选择线、第五选择线、第六选择线以及低电平信号线;
第一驱动器,用于输出电平选择信号至第一选择线、第二选择线、第三选择线、第四选择线、第五选择线和第六选择线以及输出低电平至低电平信号线;第一场效应管,第一场效应管的栅极与第一选择线电连接,第一场效应管的源极与扫描驱动器的其中一个通道电连接,第一场效应管的漏极与像素单元的第一扫描线电连接;第二场效应管,第二场效应管的栅极与第二选择线电连接,第二场效应管的源极与扫描驱动器的通道电连接,第二场效应管的漏极与像素单元的第二扫描线电连接;第三场效应管,第三场效应管的栅极与第三选择线电连接,第三场效应管的源极与扫描驱动器的通道电连接,第三场效应管的漏极与像素单元的第三扫描线电连接;第四场效应管,第四场效应管的栅极与第四选择线电连接,第四场效应管的源极与低电平信号线电连接,第四场效应管的漏极与像素单元的第一扫描线电连接;第五场效应管,第五场效应管的栅极与第五选择线电连接,第五场效应管的源极与低电平信号线电连接,第五场效应管的漏极与像素单元的第二扫描线电连接;第六场效应管,第六场效应管的栅极与第六选择线电连接,第六场效应管的源极与低电平信号线电连接,第六场效应管的漏极与像素单元的第三扫描线电连接;其中,当第一驱动器输出高电平至第一选择线、第五选择线和第六选择线、输出低电平至第二选择线、第三选择线、第四选择线以及低电平信号线时,使第一场效应管、第五场效应管和第六场效应管导通,第二场效应管、第三场效应管和第四场效应管闭合,使得扫描驱动器的其中一个通道输出的扫描信号通过第一场效应管传送到一行像素单元的第一扫描线,低电平信号线输出的低电平信号通过第五场效应管传送到同一行像素单元的第二扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的R子像素电极提供扫描信号;当第一驱动器输出高电平至第二选择线、第四选择线和第六选择线、输出低电平至第一选择线、第三选择线、第五选择线以及低电平信号线时,使第二场效应管、第四场效应管和第六场效应管导通,第一场效应管、第三场效应管和第五场效应管闭合,使得扫描驱动器的通道输出的扫描信号通过第二场效应管传送到同一行像素单元的第二扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的G子像素电极提供扫描信号;当第一驱动器输出高电平至第三选择线、第四选择线和第五选择线、输出低电平至第一选择线、第二选择线、第六选择线以及低电平信号线时,使第三场效应管、第四场效应管和第五场效应管导通,第一场效应管、第二场效应管和第六场效应管闭合,使得扫描驱动器的通道输出的扫描信号通过第三场效应管传送到同一行像素单元的第三扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第五场效应管传送到同一行像素单元的第二扫描线,以选择向同一行像素单元中的一行的B子像素电极提供扫描信号。
本发明的有益效果是:区别于现有技术的情况,本发明通过设置开关单元,使得开关单元可以分时驱动一行像素单元中分别对应三条扫描线的三行子像素电极,实现多条扫描线共用扫描驱动器的同一个通道,减少扫描驱动器的所需数量,降低生产成本。
【附图说明】
图1是现有技术一种阵列基板的结构示意图;
图2是现有技术另一种阵列基板的结构示意图;
图3是本发明液晶显示装置第一实施例的正视图;
图4是图3所示的液晶显示装置的侧视图;
图5是图3所示的第一基板上的液晶显示驱动电路第一实施例的电路图;
图6是图5所示液晶显示驱动电路的一种具体电路图;
图7是图3所示的第一基板上的液晶显示驱动电路第二实施例的电路图。
【具体实施方式】
下面结合附图和实施例对本发明进行详细说明。
请参阅图3和图4,图3是本发明液晶显示装置第一实施例的正视图。图4是图3所示的液晶显示装置的侧视图。本发明液晶显示装置第一实施例包括相对设置的第一基板201、第二基板203以及夹持在第一基板201和第二基板203之间的液晶层205。其中,第一基板201为阵列基板,第二基板203为彩膜基板。
请一并参阅图5,图5是图3所示的第一基板201上的液晶显示驱动电路第一实施例的电路图。在本实施例中,第一基板201上包括多个呈阵列设置的像素单元410和位于像素单元410阵列外围的多个扫描驱动器420、多个数据驱动器430以及多个开关单元440。
每个像素单元410包括列向的数据线415,与数据线415绝缘相交的行向的第一扫描线416、第二扫描线417以及第三扫描线418、像素电极411以及多个第一薄膜晶体管413。其中,像素电极411包括沿数据线415方向依次排列的R子像素电极、G子像素电极以及B子像素电极,R子像素电极、G子像素电极以及B子像素电极分别对应一个第一薄膜晶体管413,并且分别与第一扫描线416、第二扫描线417以及第三扫描线418相对应。这里需要说明的是,各个像素单元410之间的数据线415、第一扫描线416、第二扫描线417以及第三扫描线418是分别相连的,各自构成一条完整的导线。
R子像素电极分别与数据线415和第一扫描线416连接,G子像素电极分别与数据线415和第二扫描线417连接,B子像素电极分别与数据线415和第三扫描线418连接。
其中,每一行的像素单元410中,一行的R子像素电极对应的第一薄膜晶体管413的栅极电连接第一扫描线416,漏极电连接R子像素电极,源极电连接数据线415;一行的G子像素电极对应的第一薄膜晶体管413的栅极电连接第二扫描线417,漏极电连接G子像素电极,源极电连接数据线415;一行的B子像素电极对应的第一薄膜晶体管413的栅极电连接第三扫描线418,漏极电连接B子像素电极,源极电连接数据线415。
每个开关单元440与扫描驱动器420的其中一个通道和一行像素单元410对应,用于选择性地将来自扫描驱动器420其中一个通道的扫描信号输出至一行像素单元410中的其中一行的子像素电极。开关单元440包括输入端441、第一输出端442、第二输出端443和第三输出端444。对于一个开关单元440而言,开关单元440的输入端441与扫描驱动器420的其中一个通道电连接,开关单元440的第一输出端442与一行像素单元410的第一扫描线416电连接,开关单元440的第二输出端443与该行像素单元410的第二扫描线417电连接,开关单元440的第三输出端444与该行像素单元410的第三扫描线418电连接。
其中,每个开关单元440与扫描驱动器420的其中一个通道和一行像素单元410对应,即,多个开关单元440共享一个扫描驱动器420。每一列的像素单元410中,数据驱动器430电连接数据线415,以通过数据驱动器430输入数据信号至各子像素电极中。
值得注意的是,图5仅示出了一个扫描驱动器420和一个数据驱动器430,在实际应用中扫描驱动器420和数据驱动器430的数目应按实际需要而设置。
应理解,第一薄膜晶体管413也可以由三极管、达林顿管或其它受控开关代替,本发明不作具体限定。
本实施例通过设置开关单元440可以分时驱动同一行像素单元中分别对应三条扫描线的三行子像素电极,实现多条扫描线共用扫描驱动器的同一个通道,减少扫描驱动器的所需数量,降低生产成本。
请参阅图6,图6是图5所示液晶显示驱动电路的一种具体电路图。
在本实施方式中,与图4所示的第一实施例的不同之处在于:
每个开关单元540包括第一选择线5471、第二选择线5472、第三选择线5473、第四选择线5474、第五选择线5475、第六选择线5476、低电平信号线5477、第一驱动器547、第一场效应管541、第二场效应管542、第三场效应管543、第四场效应管544、第五场效应管545以及第六场效应管546。
第一选择线5471、第二选择线5472、第三选择线5473、第四选择线5474、第五选择线5475、第六选择线5476以及低电平信号线5477列向设置于第一基板201上。
第一驱动器547分别与第一选择线5471、第二选择线5472、第三选择线5473、第四选择线5474、第五选择线5475、第六选择线5476以及低电平信号线5477电连接。第一驱动器547用于输出电平选择信号至第一选择线5471、第二选择线5472、第三选择线5473、第四选择线5474、第五选择线5475以及第六选择线5476及输出低电平至低电平信号线5477。
第一场效应管541的栅极与第一选择线5471电连接,第一场效应管541的源极与扫描驱动器420的其中一个通道电连接,第一场效应管541的漏极与像素单元410的第一扫描线416电连接。
第二场效应管542的栅极与第二选择线5472电连接,第二场效应管542的源极与扫描驱动器420的所述通道电连接,第二场效应管542的漏极与像素单元410的第二扫描线417电连接。
第三场效应管543的栅极与第三选择线5473电连接,第三场效应管543的源极与扫描驱动器420的所述通道电连接,第三场效应管543的漏极与像素单元的第三扫描线418电连接。
第四场效应管544的栅极与第四选择线电5474连接,第四场效应管544的源极与低电平信号线5477电连接,第四场效应管544的漏极与像素单元410的第一扫描线416电连接。
第五场效应管545的栅极与第五选择线5475电连接,第五场效应管545的源极与低电平信号线5477电连接,第五场效应管545的漏极与像素单元410的第二扫描线417电连接。
第六场效应管546的栅极与第六选择线5476电连接,第六场效应管546的源极与低电平信号线5477电连接,第六场效应管546的漏极与像素单元的第三扫描线418电连接。
数据驱动器430与数据线415电连接,以通过数据驱动器430输入所需的数据信号至R子像素电极、G子像素电极和B子像素电极。
本发明前述驱动电路及驱动方法的具体工作过程为:
请再次参阅图5,在本实施例中,液晶显示装置采用的是行扫描形式。因此,对每一帧进行扫描时,例如从第一行像素单元410开始,开关单元440选择向第一行像素单元410中的一行R子像素电极提供扫描信号后,数据驱动器430同时向第一行像素单元410的R子像素电极提供数据信号;开关单元440选择向同是第一行像素单元410中的G子像素电极提供扫描信号后,数据驱动器430同时向第一行像素单元410的G子像素电极提供数据信号;开关单元440选择向同是第一行像素单元410中的B子像素电极提供扫描信号后,数据驱动器430同时向第一行像素单元410的B子像素电极提供数据信号。此后依次类推,直至最后一行像素单元中的最后一行子像素电极扫描完毕,以完成一帧的扫描和数据输入。
请再次参阅图6,具体针对扫描驱动器420的一个通道而言,当第一驱动器547输出高电平至第一选择线5471、第五选择线5475和第六选择线5476、输出低电平至第二选择线5472、第三选择线5473、第四选择线5474以及低电平信号线5477时,使第一场效应管541、第五场效应管545和第六场效应管导通546,第二场效应管542、第三场效应管543和第四场效应管544闭合,使得扫描驱动器420的其中一个通道输出的扫描信号通过第一场效应管541传送到该通道所对应的一行像素单元的第一扫描线416,低电平信号线5477输出的低电平信号通过第五场效应管545传送到该行像素单元的第二扫描线417及通过第六场效应管546传送到该行像素单元的第三扫描线418,以选择向该行像素单元中的一行的R子像素电极提供扫描信号。
之后,数据驱动器430通过数据线415向该行的R子像素电极提供数据信号,以驱动该行的R子像素电极显示。
当所述第一驱动器547输出高电平至第二选择线5472、第四选择线5474和第六选择线5476、输出低电平至第一选择线5471、第三选择线5473、第五选择线5475以及低电平信号线5477时,使第二场效应管542、第四场效应管544和第六场效应管546导通,第一场效应管541、第三场效应管543和第五场效应管545闭合,使得扫描驱动器420的所述通道输出的扫描信号通过第二场效应管542传送到该通道所对应的一行像素单元的第二扫描线417,低电平信号线5477输出的低电平信号通过第四场效应管544传送到该行像素单元的第一扫描线416及通过第六场效应管546传送到该行像素单元的第三扫描线418,以选择向该行像素单元中的一行的G子像素电极提供扫描信号。
之后,数据驱动器430通过数据线415向该行的G子像素电极提供数据信号,以驱动该行的G子像素电极显示。
当第一驱动器547输出高电平至第三选择线5473、第四选择线5474和第五选择线5475、输出低电平至第一选择线5471、第二选择线5472、第六选择线5476以及低电平信号线5477时,使第三场效应管543、第四场效应管544和第五场效应管545导通,第一场效应管541、第二场效应管542和第六场效应管546闭合,使得扫描驱动器420的所述通道输出的扫描信号通过第三场效应管543传送到该通道所对应的一行像素单元的第三扫描线418,低电平信号线5477输出的低电平信号通过第四场效应管544传送到该行像素单元的第一扫描线416及通过第五场效应管545传送到该行像素单元的第二扫描线417,以选择向该行像素单元中的一行的B子像素电极提供扫描信号。
之后,数据驱动器430通过数据线415向该行的B子像素电极提供数据信号,以驱动该行的B子像素电极显示。
上面是针对扫描驱动器420的一个通道而言的具体情况,而该扫描驱动器420的其余通道,以及其他扫描驱动器420的全部通道均同时、整齐地参照前面方式操作。
也就是说,总而言之,在扫描每行时,首先,第一个开关单元440选择向第一行像素单元410中的一行的R子像素电极提供扫描信号,之后,数据驱动器430同时该行的所有R子像素电极提供数据信号。此后,第一个开关单元440选择向同一行中的一行的G子像素电极提供扫描信号,之后,数据驱动器430同时该行的所有G子像素电极提供数据信号。此后,第一个开关单元440选择向同一行中的B子像素电极提供扫描信号,之后,数据驱动器430同时该行的所有B子像素电极提供数据信号。依次类推,对每一行子像素电极进行行扫描,直到完成一帧的扫描。
应理解,当一个开关单元440对应更多行像素时,其驱动方法与上述类似,此处不再进行赘述。
请参阅图7,图7是图3所示的第一基板201上的液晶显示驱动电路第二实施例的电路图。本实施例与图5所示的第一实施例的不同之处在于:
每个开关单元640和相邻的第一行像素单元、第二行像素单元对应。
每个开关单元640包括输入端641、第一输出端642、第二输出端643、第三输出端644、第四输出端645、第五输出端646以及第六输出端647。
对于一个开关单元640而言,开关单元640的输入端641与扫描驱动器420的其中一个通道电连接,开关单元640的第一输出端642与第一行像素单元的第一扫描线416电连接,开关单元640的第二输出端643与第一行像素单元的第二扫描线417电连接,开关单元640的第三输出端644与第一行像素单元的第三扫描线418电连接,开关单元640的第四输出端645与第二行像素单元的第一扫描线416电连接,开关单元640的第五输出端646与第二行像素单元的第二扫描线417电连接,开关单元640的第六输出端647与第二行像素单元的第三扫描线418电连接,用于选择性地将来自扫描驱动器420其中一个通道的扫描信号输出至两行像素单元中的其中一行像素单元中的一行子像素电极中。
应理解,上述实施例中的开关单元640也可以与更多行的像素单元对应,此时,相应地,开关单元640设有与多行像素单元的扫描线数目相同输出端,从而进一步实现扫描驱动器通道的复用,节约一半以上的通道,减少生产成本。
此外,可以理解的是,开关单元440的具体结构并不限于上述描述的形式,本领域技术人员在了解本发明精神和上述结构后,可以利用本领域的相关知识设计实现相同或类似功能的其他结构的开关单元440。区别于现有技术的情况,本发明通过设置开关单元,使得开关单元可以分时驱动至少一行像素单元中的一行子像素电极,实现多条扫描线共用扫描驱动器的同一个通道,减少扫描驱动器的所需数量,降低生产成本。
以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (9)

  1. 一种液晶显示装置,包括相对设置的第一基板、第二基板以及夹持在所述第一基板和第二基板之间的液晶层,其中,
    所述第一基板为阵列基板,第二基板为彩膜基板;
    所述第一基板上包括多个呈阵列设置的像素单元和位于像素单元阵列外围的多个扫描驱动器、多个数据驱动器以及多个开关单元;
    其中,每个所述像素单元包括列向的数据线、行向的至少三条扫描线、像素电极以及受控开关,所述像素电极至少包括沿数据线方向依次排列的R子像素电极、G子像素电极以及B子像素电极,所述R子像素电极、G子像素电极以及B子像素电极分别对应至少一条所述扫描线和一个受控开关,每一行的所述像素单元中,每个所述受控开关的受控端电连接至少三条扫描线中的一条,受控开关的输入端电连接所述数据线,受控开关的输出端电连接至少所述R子像素电极、G子像素电极以及B子像素电极中的一个;
    每个所述像素单元之间的数据线分别相连,各自构成一条完整的导线,每个所述像素单元中的三条扫描线均分别相连的,各自构成一条完整的导线;
    每个所述开关单元与扫描驱动器的其中一个通道和至少一行的像素单元对应,并且每个所述开关单元包括输入端和至少三个输出端,所述开关单元的输入端与扫描驱动器的其中一个通道电连接,所述开关单元的每个输出端与至少一行的像素单元中的一条扫描线一一对应电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至对应的一条扫描线所连接的子像素电极中;
    每个所述开关单元输出端的数量与所对应的所有像素单元的扫描线总数量一致;
    每一列的所述像素单元中,所述数据驱动器电连接数据线以输入数据信号至所述像素电极。
  2. 根据权利要求1所述的装置,其中,
    所述受控开关为第一薄膜晶体管;
    每个所述像素单元包括行向的第一扫描线、第二扫描线以及第三扫描线,其中,每一行的所述像素单元中,一行的R子像素电极对应的所述第一薄膜晶体管的栅极电连接所述第一扫描线,一行的G子像素电极对应的所述第一薄膜晶体管的栅极电连接第二扫描线,一行的B子像素电极对应的所述第一薄膜晶体管的栅极电连接第三扫描线;
    每个所述开关单元和一行像素单元对应,每个所述开关单元包括第一输出端、第二输出端和第三输出端,所述开关单元的第一输出端与像素单元的第一扫描线电连接,所述开关单元的第二输出端与像素单元的第二扫描线电连接,所述开关单元的第三输出端与像素单元的第三扫描线电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至一行像素单元中的其中一行的子像素电极;
    其中,在所述开关单元选择向一行像素单元的一行的R子像素电极提供扫描信号时,数据驱动器向该行的R子像素电极提供数据信号;当所述开关单元选择向一行像素单元的一行的G子像素电极提供扫描信号时,数据驱动器向该行的G子像素电极提供数据信号;当所述开关单元选择向一行像素单元的一行的B子像素电极提供扫描信号时,数据驱动器向该行的B子像素电极提供数据信号。
  3. 根据权利要求2所述的装置,其中,
    所述开关单元包括:
    列向设置的第一选择线、第二选择线、第三选择线、第四选择线、第五选择线、第六选择线以及低电平信号线;
    第一驱动器,用于输出电平选择信号至所述第一选择线、第二选择线、第三选择线、第四选择线、第五选择线和第六选择线以及输出低电平至低电平信号线;
    第一场效应管,所述第一场效应管的栅极与第一选择线电连接,第一场效应管的源极与所述扫描驱动器的其中一个通道电连接,第一场效应管的漏极与像素单元的第一扫描线电连接;
    第二场效应管,所述第二场效应管的栅极与第二选择线电连接,第二场效应管的源极与所述扫描驱动器的所述通道电连接,第二场效应管的漏极与像素单元的第二扫描线电连接;
    第三场效应管,所述第三场效应管的栅极与第三选择线电连接,第三场效应管的源极与所述扫描驱动器的所述通道电连接,第三场效应管的漏极与像素单元的第三扫描线电连接;
    第四场效应管,所述第四场效应管的栅极与第四选择线电连接,第四场效应管的源极与低电平信号线电连接,第四场效应管的漏极与像素单元的第一扫描线电连接;
    第五场效应管,所述第五场效应管的栅极与第五选择线电连接,第五场效应管的源极与所述低电平信号线电连接,第五场效应管的漏极与像素单元的第二扫描线电连接;
    第六场效应管,所述第六场效应管的栅极与第六选择线电连接,第六场效应管的源极与所述低电平信号线电连接,第六场效应管的漏极与像素单元的第三扫描线电连接;
    其中,当所述第一驱动器输出高电平至第一选择线、第五选择线和第六选择线、输出低电平至第二选择线、第三选择线、第四选择线以及低电平信号线时,使所述第一场效应管、第五场效应管和第六场效应管导通,第二场效应管、第三场效应管和第四场效应管闭合,使得所述扫描驱动器的其中一个通道输出的扫描信号通过第一场效应管传送到一行像素单元的第一扫描线,低电平信号线输出的低电平信号通过第五场效应管传送到同一行像素单元的第二扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的R子像素电极提供扫描信号;
    当所述第一驱动器输出高电平至第二选择线、第四选择线和第六选择线、输出低电平至第一选择线、第三选择线、第五选择线以及低电平信号线时,使所述第二场效应管、第四场效应管和第六场效应管导通,第一场效应管、第三场效应管和第五场效应管闭合,使得所述扫描驱动器的所述通道输出的扫描信号通过第二场效应管传送到同一行像素单元的第二扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的G子像素电极提供扫描信号;
    当所述第一驱动器输出高电平至第三选择线、第四选择线和第五选择线、输出低电平至第一选择线、第二选择线、第六选择线以及低电平信号线时,使所述第三场效应管、第四场效应管和第五场效应管导通,第一场效应管、第二场效应管和第六场效应管闭合,使得所述扫描驱动器的所述通道输出的扫描信号通过第三场效应管传送到同一行像素单元的第三扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第五场效应管传送到同一行像素单元的第二扫描线,以选择向同一行像素单元中的一行的B子像素电极提供扫描信号。
  4. 一种液晶显示装置,包括相对设置的第一基板、第二基板以及夹持在所述第一基板和第二基板之间的液晶层,其中,
    所述第一基板上包括多个呈阵列设置的像素单元和位于像素单元阵列外围的多个扫描驱动器、多个数据驱动器以及多个开关单元;
    其中,每个所述像素单元包括列向的数据线、行向的至少三条扫描线、像素电极以及受控开关,所述像素电极至少包括沿数据线方向依次排列的R子像素电极、G子像素电极以及B子像素电极,所述R子像素电极、G子像素电极以及B子像素电极分别对应至少一条所述扫描线和一个受控开关,每一行的所述像素单元中,每个所述受控开关的受控端电连接至少三条扫描线中的一条,受控开关的输入端电连接所述数据线,受控开关的输出端电连接至少所述R子像素电极、G子像素电极以及B子像素电极中的一个;
    每个所述开关单元与扫描驱动器的其中一个通道和至少一行的像素单元对应,并且每个所述开关单元包括输入端和至少三个输出端,所述开关单元的输入端与扫描驱动器的其中一个通道电连接,所述开关单元的每个输出端与至少一行的像素单元中的一条扫描线一一对应电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至对应的一条扫描线所连接的子像素电极中;
    每一列的所述像素单元中,所述数据驱动器电连接数据线以输入数据信号至所述像素电极。
  5. 根据权利要求4所述的装置,其中,
    所述受控开关为第一薄膜晶体管;
    每个所述像素单元包括行向的第一扫描线、第二扫描线以及第三扫描线,其中,每一行的所述像素单元中,一行的R子像素电极对应的所述第一薄膜晶体管的栅极电连接所述第一扫描线,一行的G子像素电极对应的所述第一薄膜晶体管的栅极电连接第二扫描线,一行的B子像素电极对应的所述第一薄膜晶体管的栅极电连接第三扫描线;
    每个所述开关单元和一行像素单元对应,每个所述开关单元包括第一输出端、第二输出端和第三输出端,所述开关单元的第一输出端与像素单元的第一扫描线电连接,所述开关单元的第二输出端与像素单元的第二扫描线电连接,所述开关单元的第三输出端与像素单元的第三扫描线电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至一行像素单元中的其中一行的子像素电极;
    其中,在所述开关单元选择向一行像素单元的一行的R子像素电极提供扫描信号时,数据驱动器向该行的R子像素电极提供数据信号;当所述开关单元选择向一行像素单元的一行的G子像素电极提供扫描信号时,数据驱动器向该行的G子像素电极提供数据信号;当所述开关单元选择向一行像素单元的一行的B子像素电极提供扫描信号时,数据驱动器向该行的B子像素电极提供数据信号。
  6. 根据权利要求5所述的装置,其中,
    所述开关单元包括:
    列向设置的第一选择线、第二选择线、第三选择线、第四选择线、第五选择线、第六选择线以及低电平信号线;
    第一驱动器,用于输出电平选择信号至所述第一选择线、第二选择线、第三选择线、第四选择线、第五选择线和第六选择线以及输出低电平至低电平信号线;
    第一场效应管,所述第一场效应管的栅极与第一选择线电连接,第一场效应管的源极与所述扫描驱动器的其中一个通道电连接,第一场效应管的漏极与像素单元的第一扫描线电连接;
    第二场效应管,所述第二场效应管的栅极与第二选择线电连接,第二场效应管的源极与所述扫描驱动器的所述通道电连接,第二场效应管的漏极与像素单元的第二扫描线电连接;
    第三场效应管,所述第三场效应管的栅极与第三选择线电连接,第三场效应管的源极与所述扫描驱动器的所述通道电连接,第三场效应管的漏极与像素单元的第三扫描线电连接;
    第四场效应管,所述第四场效应管的栅极与第四选择线电连接,第四场效应管的源极与低电平信号线电连接,第四场效应管的漏极与像素单元的第一扫描线电连接;
    第五场效应管,所述第五场效应管的栅极与第五选择线电连接,第五场效应管的源极与所述低电平信号线电连接,第五场效应管的漏极与像素单元的第二扫描线电连接;
    第六场效应管,所述第六场效应管的栅极与第六选择线电连接,第六场效应管的源极与所述低电平信号线电连接,第六场效应管的漏极与像素单元的第三扫描线电连接;
    其中,当所述第一驱动器输出高电平至第一选择线、第五选择线和第六选择线、输出低电平至第二选择线、第三选择线、第四选择线以及低电平信号线时,使所述第一场效应管、第五场效应管和第六场效应管导通,第二场效应管、第三场效应管和第四场效应管闭合,使得所述扫描驱动器的其中一个通道输出的扫描信号通过第一场效应管传送到一行像素单元的第一扫描线,低电平信号线输出的低电平信号通过第五场效应管传送到同一行像素单元的第二扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的R子像素电极提供扫描信号;
    当所述第一驱动器输出高电平至第二选择线、第四选择线和第六选择线、输出低电平至第一选择线、第三选择线、第五选择线以及低电平信号线时,使所述第二场效应管、第四场效应管和第六场效应管导通,第一场效应管、第三场效应管和第五场效应管闭合,使得所述扫描驱动器的所述通道输出的扫描信号通过第二场效应管传送到同一行像素单元的第二扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的G子像素电极提供扫描信号;
    当所述第一驱动器输出高电平至第三选择线、第四选择线和第五选择线、输出低电平至第一选择线、第二选择线、第六选择线以及低电平信号线时,使所述第三场效应管、第四场效应管和第五场效应管导通,第一场效应管、第二场效应管和第六场效应管闭合,使得所述扫描驱动器的所述通道输出的扫描信号通过第三场效应管传送到同一行像素单元的第三扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第五场效应管传送到同一行像素单元的第二扫描线,以选择向同一行像素单元中的一行的B子像素电极提供扫描信号。
  7. 一种液晶显示驱动电路,其中,包括:设置于液晶显示的像素单元阵列外围的多个扫描驱动器、多个数据驱动器以及多个开关单元;
    每个所述像素单元包括列向的数据线、行向的至少三条扫描线、像素电极以及受控开关,所述像素电极至少包括沿数据线方向依次排列的R子像素电极、G子像素电极以及B子像素电极,所述R子像素电极、G子像素电极以及B子像素电极分别对应至少一条所述扫描线和一个受控开关,每一行的所述像素单元中,每个所述受控开关的受控端电连接至少三条扫描线中的一条,受控开关的输入端电连接所述数据线,受控开关的输出端电连接至少所述R子像素电极、G子像素电极以及B子像素电极中的一个;
    每个所述开关单元与扫描驱动器的其中一个通道和至少一行的像素单元对应,并且每个所述开关单元包括输入端和至少三个输出端,所述开关单元的输入端与扫描驱动器的其中一个通道电连接,所述开关单元的每个输出端与至少一行的像素单元中的一条扫描线一一对应电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至对应的一条扫描线所连接的子像素电极中;
    每一列的所述像素单元中,所述数据驱动器电连接数据线以输入数据信号至所述像素电极。
  8. 根据权利要求7所述的电路,其中,
    所述受控开关为第一薄膜晶体管;
    每个所述像素单元包括行向的第一扫描线、第二扫描线以及第三扫描线,其中,每一行的所述像素单元中,一行的R子像素电极对应的所述第一薄膜晶体管的栅极电连接所述第一扫描线,一行的G子像素电极对应的所述第一薄膜晶体管的栅极电连接第二扫描线,一行的B子像素电极对应的所述第一薄膜晶体管的栅极电连接第三扫描线;
    每个所述开关单元和一行像素单元对应,每个所述开关单元包括第一输出端、第二输出端和第三输出端,所述开关单元的第一输出端与像素单元的第一扫描线电连接,所述开关单元的第二输出端与像素单元的第二扫描线电连接,所述开关单元的第三输出端与像素单元的第三扫描线电连接,用于选择性地将来自扫描驱动器其中一个通道的扫描信号输出至一行像素单元中的其中一行的子像素电极;
    其中,在所述开关单元选择向一行像素单元的一行的R子像素电极提供扫描信号时,数据驱动器向该行的R子像素电极提供数据信号;当所述开关单元选择向一行像素单元的一行的G子像素电极提供扫描信号时,数据驱动器向该行的G子像素电极提供数据信号;当所述开关单元选择向一行像素单元的一行的B子像素电极提供扫描信号时,数据驱动器向该行的B子像素电极提供数据信号。
  9. 根据权利要求8所述的电路,其中,
    所述开关单元包括:
    列向设置的第一选择线、第二选择线、第三选择线、第四选择线、第五选择线、第六选择线以及低电平信号线;
    第一驱动器,用于输出电平选择信号至所述第一选择线、第二选择线、第三选择线、第四选择线、第五选择线和第六选择线以及输出低电平至低电平信号线;
    第一场效应管,所述第一场效应管的栅极与第一选择线电连接,第一场效应管的源极与所述扫描驱动器的其中一个通道电连接,第一场效应管的漏极与像素单元的第一扫描线电连接;
    第二场效应管,所述第二场效应管的栅极与第二选择线电连接,第二场效应管的源极与所述扫描驱动器的所述通道电连接,第二场效应管的漏极与像素单元的第二扫描线电连接;
    第三场效应管,所述第三场效应管的栅极与第三选择线电连接,第三场效应管的源极与所述扫描驱动器的所述通道电连接,第三场效应管的漏极与像素单元的第三扫描线电连接;
    第四场效应管,所述第四场效应管的栅极与第四选择线电连接,第四场效应管的源极与低电平信号线电连接,第四场效应管的漏极与像素单元的第一扫描线电连接;
    第五场效应管,所述第五场效应管的栅极与第五选择线电连接,第五场效应管的源极与所述低电平信号线电连接,第五场效应管的漏极与像素单元的第二扫描线电连接;
    第六场效应管,所述第六场效应管的栅极与第六选择线电连接,第六场效应管的源极与所述低电平信号线电连接,第六场效应管的漏极与像素单元的第三扫描线电连接;
    其中,当所述第一驱动器输出高电平至第一选择线、第五选择线和第六选择线、输出低电平至第二选择线、第三选择线、第四选择线以及低电平信号线时,使所述第一场效应管、第五场效应管和第六场效应管导通,第二场效应管、第三场效应管和第四场效应管闭合,使得所述扫描驱动器的其中一个通道输出的扫描信号通过第一场效应管传送到一行像素单元的第一扫描线,低电平信号线输出的低电平信号通过第五场效应管传送到同一行像素单元的第二扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的R子像素电极提供扫描信号;
    当所述第一驱动器输出高电平至第二选择线、第四选择线和第六选择线、输出低电平至第一选择线、第三选择线、第五选择线以及低电平信号线时,使所述第二场效应管、第四场效应管和第六场效应管导通,第一场效应管、第三场效应管和第五场效应管闭合,使得所述扫描驱动器的所述通道输出的扫描信号通过第二场效应管传送到同一行像素单元的第二扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第六场效应管传送到同一行像素单元的第三扫描线,以选择向同一行像素单元中的一行的G子像素电极提供扫描信号;
    当所述第一驱动器输出高电平至第三选择线、第四选择线和第五选择线、输出低电平至第一选择线、第二选择线、第六选择线以及低电平信号线时,使所述第三场效应管、第四场效应管和第五场效应管导通,第一场效应管、第二场效应管和第六场效应管闭合,使得所述扫描驱动器的所述通道输出的扫描信号通过第三场效应管传送到同一行像素单元的第三扫描线,低电平信号线输出的低电平信号通过第四场效应管传送到同一行像素单元的第一扫描线及通过第五场效应管传送到同一行像素单元的第二扫描线,以选择向同一行像素单元中的一行的B子像素电极提供扫描信号。
PCT/CN2012/083007 2012-10-11 2012-10-16 液晶显示装置及其驱动电路 WO2014056239A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US13/695,020 US20140104148A1 (en) 2012-10-11 2012-10-16 Liquid Crystal Display and the Driving Circuit Thereof

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201210384386.1 2012-10-11
CN201210384386.1A CN102866551B (zh) 2012-10-11 2012-10-11 液晶显示装置及其驱动电路

Publications (1)

Publication Number Publication Date
WO2014056239A1 true WO2014056239A1 (zh) 2014-04-17

Family

ID=47445504

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2012/083007 WO2014056239A1 (zh) 2012-10-11 2012-10-16 液晶显示装置及其驱动电路

Country Status (2)

Country Link
CN (1) CN102866551B (zh)
WO (1) WO2014056239A1 (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103198804B (zh) * 2013-03-27 2015-09-16 深圳市华星光电技术有限公司 一种液晶显示装置及其驱动方法
CN103855192B (zh) * 2014-02-20 2016-04-13 深圳市华星光电技术有限公司 一种amoled显示装置及其像素驱动方法
CN104751766B (zh) * 2015-04-08 2017-08-29 京东方科技集团股份有限公司 一种显示面板、其驱动方法及显示装置
CN105929616B (zh) * 2016-07-06 2020-03-10 深圳市华星光电技术有限公司 异形显示屏及其像素单元结构
CN106249496B (zh) * 2016-08-31 2020-02-18 深圳市华星光电技术有限公司 像素单元、像素驱动电路及驱动方法
CN106940505B (zh) * 2017-05-08 2019-11-15 深圳市华星光电技术有限公司 液晶显示面板及液晶显示装置
CN107134464A (zh) * 2017-07-03 2017-09-05 京东方科技集团股份有限公司 一种阵列基板、其驱动方法及显示装置
CN107564452B (zh) * 2017-09-21 2020-08-18 信利(惠州)智能显示有限公司 显示面板
CN108766368A (zh) * 2018-05-30 2018-11-06 武汉华星光电技术有限公司 背光驱动电路及其驱动方法、显示装置
US10726796B2 (en) 2018-05-30 2020-07-28 Wuhan China Star Optoelectronics Technology Co., Ltd. Backlight drive circuit, driving method thereof, and display device
US20200212141A1 (en) * 2018-12-26 2020-07-02 Int Tech Co., Ltd. Display panel, associated display system, and associated method
CN110264934A (zh) * 2019-06-11 2019-09-20 重庆惠科金渝光电科技有限公司 显示面板的驱动电路、显示面板及显示装置
CN110969975B (zh) * 2019-11-26 2022-11-22 厦门天马微电子有限公司 显示面板及其驱动方法和显示装置
CN111048051A (zh) * 2019-12-23 2020-04-21 武汉华星光电技术有限公司 显示面板
CN111210751B (zh) * 2020-01-14 2023-04-25 维沃移动通信有限公司 一种显示驱动电路、显示屏及电子设备
CN113066417B (zh) * 2021-03-25 2023-01-17 重庆惠科金渝光电科技有限公司 栅极驱动电路、驱动装置和显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1450509A (zh) * 2002-03-14 2003-10-22 株式会社半导体能源研究所 发光装置及其驱动方法
KR20060076480A (ko) * 2004-12-29 2006-07-04 엘지.필립스 엘시디 주식회사 액정 표시장치의 구동장치
CN101038383A (zh) * 2006-11-13 2007-09-19 上海广电光电子有限公司 一种降低配线信号延迟的液晶显示装置及其制造方法
CN101178879A (zh) * 2006-11-06 2008-05-14 中华映管股份有限公司 液晶显示器的显示面板及其驱动方法
CN101561597A (zh) * 2008-04-14 2009-10-21 中华映管股份有限公司 液晶面板及其驱动方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1450509A (zh) * 2002-03-14 2003-10-22 株式会社半导体能源研究所 发光装置及其驱动方法
KR20060076480A (ko) * 2004-12-29 2006-07-04 엘지.필립스 엘시디 주식회사 액정 표시장치의 구동장치
CN101178879A (zh) * 2006-11-06 2008-05-14 中华映管股份有限公司 液晶显示器的显示面板及其驱动方法
CN101038383A (zh) * 2006-11-13 2007-09-19 上海广电光电子有限公司 一种降低配线信号延迟的液晶显示装置及其制造方法
CN101561597A (zh) * 2008-04-14 2009-10-21 中华映管股份有限公司 液晶面板及其驱动方法

Also Published As

Publication number Publication date
CN102866551A (zh) 2013-01-09
CN102866551B (zh) 2015-04-15

Similar Documents

Publication Publication Date Title
WO2014056239A1 (zh) 液晶显示装置及其驱动电路
WO2013155683A1 (zh) 液晶显示装置及其驱动电路
WO2014190585A1 (zh) 液晶显示面板及其像素结构和驱动方法
WO2017024644A1 (zh) 一种液晶显示面板及其驱动电路
WO2017054373A1 (zh) 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板
WO2017041330A1 (zh) 液晶显示面板及其驱动电路、制造方法
WO2015021660A1 (zh) 阵列基板及液晶显示装置
WO2015043033A1 (zh) 一种阵列基板及液晶显示面板
WO2015158051A1 (zh) 栅极驱动电路及栅极驱动方法
WO2015010348A1 (zh) 一种阵列基板及液晶显示面板
WO2015043035A1 (zh) 一种液晶显示装置、像素结构及其驱动方法
WO2016176914A1 (zh) 基板及其液晶显示装置
WO2015192393A1 (zh) 像素结构及液晶显示装置
WO2015013988A1 (zh) 一种阵列基板及液晶显示面板
WO2017015973A1 (zh) 一种阵列基板、显示面板以及显示装置
WO2018176561A1 (zh) 一种液晶面板驱动电路及液晶显示装置
US10971091B2 (en) Array substrate, display panel and driving method thereof, and display device
WO2017059606A1 (zh) 一种液晶显示器及其制备方法
WO2015043032A1 (zh) 液晶显示装置及其显示控制方法
WO2018000490A1 (zh) 一种基于液晶面板的驱动电路及液晶面板
WO2014153771A1 (zh) 阵列基板及液晶显示装置
WO2017101176A1 (zh) 液晶显示装置
WO2020024530A1 (zh) 驱动装置、显示装置及液晶显示器
WO2020155254A1 (zh) 显示面板的驱动方法及显示设备
WO2019104839A1 (zh) 像素驱动架构、显示面板及显示装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 13695020

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12886280

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12886280

Country of ref document: EP

Kind code of ref document: A1