WO2014002949A1 - 接合基板及びその製造方法ならびに接合基板を用いた半導体モジュール及びその製造方法 - Google Patents

接合基板及びその製造方法ならびに接合基板を用いた半導体モジュール及びその製造方法 Download PDF

Info

Publication number
WO2014002949A1
WO2014002949A1 PCT/JP2013/067251 JP2013067251W WO2014002949A1 WO 2014002949 A1 WO2014002949 A1 WO 2014002949A1 JP 2013067251 W JP2013067251 W JP 2013067251W WO 2014002949 A1 WO2014002949 A1 WO 2014002949A1
Authority
WO
WIPO (PCT)
Prior art keywords
silver
layer
bonding
bonding layer
pores
Prior art date
Application number
PCT/JP2013/067251
Other languages
English (en)
French (fr)
Inventor
直貴 ▲樋▼口
Original Assignee
イビデン株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by イビデン株式会社 filed Critical イビデン株式会社
Priority to JP2014522614A priority Critical patent/JP6170045B2/ja
Publication of WO2014002949A1 publication Critical patent/WO2014002949A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3736Metallic materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/115Manufacturing methods by chemical or physical modification of a pre-existing or pre-deposited material
    • H01L2224/11505Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/118Post-treatment of the bump connector
    • H01L2224/11848Thermal treatments, e.g. annealing, controlled cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/13194Material with a principal constituent of the material being a liquid not provided for in groups H01L2224/131 - H01L2224/13191
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/13198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/13298Fillers
    • H01L2224/13299Base material
    • H01L2224/133Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/275Manufacturing methods by chemical or physical modification of a pre-existing or pre-deposited material
    • H01L2224/27505Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/278Post-treatment of the layer connector
    • H01L2224/27848Thermal treatments, e.g. annealing, controlled cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29194Material with a principal constituent of the material being a liquid not provided for in groups H01L2224/291 - H01L2224/29191
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81009Pre-treatment of the bump connector or the bonding area
    • H01L2224/81026Applying a precursor material to the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81053Bonding environment
    • H01L2224/81054Composition of the atmosphere
    • H01L2224/81065Composition of the atmosphere being reducing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81053Bonding environment
    • H01L2224/81095Temperature settings
    • H01L2224/81096Transient conditions
    • H01L2224/81097Heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81192Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8138Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/81399Material
    • H01L2224/81498Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/81598Fillers
    • H01L2224/81599Base material
    • H01L2224/816Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/81638Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/81639Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/8184Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83009Pre-treatment of the layer connector or the bonding area
    • H01L2224/83026Applying a precursor material to the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83053Bonding environment
    • H01L2224/83054Composition of the atmosphere
    • H01L2224/83065Composition of the atmosphere being reducing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83053Bonding environment
    • H01L2224/83095Temperature settings
    • H01L2224/83096Transient conditions
    • H01L2224/83097Heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/83498Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/83598Fillers
    • H01L2224/83599Base material
    • H01L2224/836Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83638Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/83639Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/8484Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49833Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • H01L2924/13033TRIAC - Triode for Alternating Current - A bidirectional switching device containing two thyristor structures with common gate contact
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides

Definitions

  • the present invention relates to a wiring substrate having a conductor layer on the surface of a base material, a bonding substrate having a bonding layer on the surface of the conductor layer, a manufacturing method thereof, a semiconductor module using the bonding substrate, and a manufacturing method thereof.
  • a paste containing fine metal particles such as silver is applied to one of the joining parts of a heat dissipation base, an insulating substrate, a power semiconductor element, etc., and the other joining part is placed in contact with the paste, and the paste is heated.
  • a power semiconductor module having a structure in which metal fine particles inside are sintered and bonded.
  • the present invention provides a bonded substrate having a small electric resistance, high heat dissipation efficiency, and a high-strength silver bonding layer, and a method for manufacturing the same.
  • the present invention also provides a semiconductor module using a bonded substrate and a method for manufacturing the same.
  • the bonded substrate of the present invention is a bonded substrate having a wiring substrate having a conductor layer on the surface of a base material and a bonding layer for mounting a semiconductor element on the surface of the conductor layer, It is made of silver or a silver alloy, and substantially spherical independent pores are dispersed inside. Further, the following configuration is desirable for the bonded substrate.
  • a dense underlayer made of silver or a silver alloy is further provided between the bonding layer and the conductor layer.
  • the bonding layer is made of silver.
  • the diameter of the largest independent pore included in the bonding layer is 1000 nm or less.
  • the bonding layer has a porosity of 1.0 to 10.0%.
  • substrate of this invention is a wiring board which has a conductor layer on the surface of a base material, and the manufacturing method of a joining substrate which has a joining layer for mounting a semiconductor element on the surface of this conductor layer.
  • a step of preparing a wiring board a step of applying a paste made of a silver-based metal powder having two peaks in particle size distribution and a solvent to the surface of the conductor layer, and forming a paste layer; Drying the solvent to form a silver metal powder holding layer on the wiring board, heating the wiring board having the holding layer, joining the silver metal powders constituting the holding layer, and dispersing the continuous pores
  • a wiring board having an organic silver complex-impregnated layer is formed into a reducing gas. Heating a medium, including: a second heating step of forming the bonding layer by reducing the organic silver complex solution.
  • the manufacturing method of the bonded substrate preferably has the following form.
  • (2a) It has the process of forming the base layer which consists of silver or a silver alloy after the process of preparing the said wiring board.
  • (2b) The silver-based metal powder is made of silver.
  • (2c) The second heating step is performed in a reducing gas.
  • the present invention includes a semiconductor module including the bonding substrate and a semiconductor element mounted on the bonding layer. Furthermore, after mounting a semiconductor element on the organic silver complex-impregnated layer of the porous silver body, the semiconductor element is mounted on the bonding substrate by bonding the semiconductor element in the second heating step, thereby providing a semiconductor.
  • a semiconductor module manufacturing method for manufacturing a module is also included in the present invention.
  • the organic silver complex solution is infiltrated into the pores, and silver is precipitated from the organic silver complex solution by heating, and bonded. I do.
  • the silver derived from the organic silver complex silver is deposited so as to minimize the surface energy in the irregular pores, that is, to minimize the surface area of the pores. Is almost a sphere. Therefore, when it is used as a bonding part for electronic components such as power semiconductor modules, the stress concentration on any part due to the pore shape is greater when thermal shock or mechanical shock is applied compared to conventional bonding substrates. It does not occur and cracks are less likely to occur.
  • the present invention can provide a bonded substrate having a small electric resistance, a high heat dissipation efficiency, and a high-strength silver bonding layer, and a method for manufacturing the same.
  • the scanning electron micrograph which expanded the cross section of the joining layer obtained in the Example partially.
  • the scanning electron micrograph which expanded the cross section of the joining layer obtained by the comparative example partially.
  • substrate of the Example of this invention is shown, and the detail of the manufacturing process which forms a joining layer on the conductor layer of a wiring board is shown.
  • (A) shows the process of forming a paste layer.
  • (B) shows a drying process.
  • (C) shows a 1st heating process.
  • D) shows an impregnation process and shows the state where the semiconductor element is placed before impregnating the organic silver complex solution.
  • (E) shows an impregnation step, and further shows a state in which an organic silver complex solution is impregnated.
  • (F) shows a 2nd heating process.
  • the bonding substrate of the present invention is a wiring substrate having a conductor layer on the surface of a base material and a bonding substrate for mounting a semiconductor element on the surface of the conductor layer, wherein the bonding layer is made of silver or It is made of a silver alloy and has substantially spherical independent pores dispersed therein.
  • any base material can be used for the bonding substrate.
  • Resin, ceramic, metal and the like are not particularly limited.
  • the resin base material is a resin substrate (resin wiring board)
  • the ceramic base material is a ceramic substrate (ceramic wiring board)
  • the metal base material is a metal substrate (metal base). Wiring board) is formed.
  • the resin may be any resin and is not particularly limited, such as a phenol resin or an epoxy resin.
  • the resin substrate may be made of only resin, but may be provided with aggregate. As the aggregate, for example, paper, glass fiber, ceramic particles and the like can be used and are not particularly limited. Any ceramic substrate can be used as long as it is ceramic. For example, alumina, aluminum nitride, beryllia, zirconia, silicon nitride, and a mixture thereof can be used.
  • the conductor layer of the bonding substrate is not particularly limited as long as it is a conductive metal.
  • a conductive metal For example, copper, silver, gold, nickel, aluminum or the like can be used.
  • the conductor layer may be used as a single layer or may be used by stacking different metals.
  • the conductor layer may be formed in any manner, and may be formed on the entire surface of the substrate surface or may be partially formed. When the conductor layer is partially formed, a wiring pattern may be formed.
  • the bonding layer of the bonding substrate is formed on the surface of the conductor layer.
  • a current can be drawn from the wiring board to the outside of the mounted component, the lead frame, and the wiring board via the bonding layer.
  • the joining layer is made of silver or a silver alloy.
  • Silver has a melting point of 962 ° C. and has a higher melting point than tin (melting point of 232 ° C.) and lead (melting point of 327 ° C.), which are widely used as solder, and can be used stably even at high temperatures.
  • silver has a low specific resistance among metals and high thermal conductivity, it can be suitably used as a bonding layer for power devices exposed to high temperatures.
  • the power device include a rectifier diode, a power transistor (power MOSFET, insulated gate bipolar transistor (IGBT), thyristor, gate turn-off thyristor (GTO), triac).
  • a power MOSFET power MOSFET
  • insulated gate bipolar transistor (IGBT) insulated gate bipolar transistor
  • GTO gate turn-off thyristor
  • triac triac
  • the bonding layer is made of silver or a silver alloy, it has a high melting point, and even when it receives heat from these power devices, it is difficult to melt and it is difficult to form a Kirkendall void due to the movement of metal atoms, so it has high connection reliability.
  • a bonding layer can be obtained.
  • the Kirkendall void is a void generated around the joint due to a difference in diffusion coefficient between different metals.
  • the bonding layer of the bonding substrate may be made of only silver or an alloy containing silver as a main component.
  • an alloy containing silver as a main component for example, an Ag—Cu alloy can be used.
  • the silver content is not particularly limited as long as the high melting point, high thermal conductivity, and low resistance of the bonding layer can be maintained, but it is preferably, for example, 60 atom% or more. If the silver content of the bonding layer is 60 atom% or more, when the silver alloy is used as the bonding layer, the resistance is low, so heat generation in the bonding layer can be reduced, and heat generation from the power device is smooth. And a highly reliable bonding layer can be obtained.
  • the bonding layer is preferably made of silver.
  • Silver has higher conductivity and thermal conductivity, and is excellent in malleability and ductility. Therefore, even if it is used for the bonding layer, it is difficult to cause stress in the inside, so that it is difficult to cause peeling or breakage of the bonding layer.
  • the bonding layer of the bonding substrate has substantially spherical independent pores dispersed inside.
  • a silver paste containing silver powder such as a silver ball is heated, then the solvent component is removed, and the heating is continued to bond the silver particles together.
  • the heating temperature is lower than the melting point of silver, pores (voids) are formed. Since the pore is the shape of the gap between the particles constituting the silver powder, it is mainly composed of a distorted shape having a high aspect ratio.
  • the substantially spherical independent pores are dispersed inside, the resistance to the current and heat flow through the bonding layer can be reduced. Furthermore, since the pores are dispersed in a substantially spherical shape, it is possible to make it difficult for stress concentration to occur around the pores, so that a bonding layer having high thermal conductivity, low resistance, and high strength can be obtained.
  • the pores are substantially spherical
  • the aspect ratio ratio of major axis to minor axis
  • the aspect ratio is preferably 3.0 or less. If the aspect ratio exceeds 3.0, resistance to current and heat flow through the bonding layer increases, stress is concentrated around the edges of the pores, and strength decreases, reducing the connection reliability of the bonding layer. To do.
  • a more desirable pore aspect ratio is 2.0 or less. When the aspect ratio of the pores is 2.0 or less, resistance to current and heat flow through the bonding layer can be reduced, and further, stress concentration hardly occurs around the pores, so that a high-strength bonding layer can be obtained. it can.
  • the pores formed inside the bonding layer of the bonding substrate are formed by dispersing independent pores. That the independent pores are dispersed means that the pores are apparently separated from adjacent pores. Specifically, it can be confirmed that the pores are independent pores by dripping the ink and preventing the penetration. In the case of continuous pores, when ink is dropped, the pores are soaked and can be distinguished by spreading around the dropped portion.
  • the pores formed inside the bonding layer are formed by dispersing independent pores, the continuous pores are not formed continuously with adjacent pores, and the resistance to electric current and heat flow through the bonding layer is reduced. Furthermore, since there is no larger and continuous void, stress concentration can be made difficult to occur, and a high-strength bonding layer can be obtained.
  • the bonding substrate of the present invention preferably further has a dense underlayer made of silver or a silver alloy between the bonding layer and the conductor layer.
  • the bonding force between the conductor layer and the bonding layer can be increased compared to the case where there is no underlayer.
  • the following two coexist as factors that reduce the bonding force at the boundary between the bonding layer and the conductor layer.
  • the factors that decrease the bonding force are the "material factors” at the conductor layer side boundary of the underlayer and the bonding layer side boundary. , And can be divided into “factors of shape”, and since no synergistic effect occurs at one boundary, a reduction in the bonding force between the conductor layer and the bonding layer can be suppressed, and a high bonding force can be obtained.
  • a dense underlayer made of silver or a silver alloy may be formed by any method. For example, it can be formed by using chemical plating, electroplating, sputtering, vacuum deposition, or the like.
  • the underlayer is preferably made of silver.
  • the underlayer is made of silver, high heat conductivity and high conductivity can be obtained, and heat generated by the semiconductor element can be quickly diffused.
  • the diameter of the largest independent pore included in the bonding layer is preferably 1000 nm or less. When the diameter of the largest independent pore exceeds 1000 nm, stress concentration tends to occur around the pore and the strength decreases.
  • the maximum independent pore size can be measured by observing the cross section of the bonding layer.
  • the cross section can be observed by any method as long as the length can be measured, but can be measured by, for example, a scanning electron microscope.
  • a method for exposing the cross section to be measured for example, the resin is buried so that the bonding layer of the bonding substrate can be confirmed, and then the surface is polished.
  • a polishing method any method such as an abrasive or ion milling can be used.
  • the magnification of the scanning electron microscope for observing the cross section is desirably displayed so that the diameter of the main pores is 1.0 to 15% of the diagonal line of the photographed image.
  • the diameter of the main pore is less than 1.0% of the diagonal line of the photographed image, the resolution of the pore becomes small, and the shape and size of the pore are difficult to distinguish.
  • the diameter of the main pores exceeds 15% of the diagonal line of the photographed image, the number of pores existing in the photographing range is reduced, so that a measurement error is likely to occur.
  • a clear photographed image can be obtained by conducting conduction between the silver bonding layer and the sample stage from the back of the sample. Further, conduction may be obtained by performing gold vapor deposition on the sample surface.
  • the diameter can be obtained by measuring the long diameter side.
  • the aspect ratio can be calculated by the ratio of the major and minor diameters of the observed pores (major diameter / minor diameter).
  • the aspect ratio of each pore existing in the observed area is calculated to obtain the arithmetic average. Is calculated by
  • the bonding layer of the bonding substrate preferably has a porosity of 1.0 to 10.0%. If the porosity is less than 1.0%, defects are likely to occur as described later, so that it becomes difficult to form substantially spherical independent pores. When the porosity exceeds 10.0%, the heat conductivity and conductivity are lowered and the strength is also lowered.
  • a more desirable bonding layer porosity is 2.0 to 5.0%.
  • the porosity is in the range of 2.0 to 5.0%, the bonding layer is less likely to be defective, and a bonding layer having high thermal conductivity, high conductivity, and high strength can be obtained.
  • the porosity can be measured by observing the cross section of the bonding layer. Specifically, the cross section of the bonding layer can be calculated by dividing the cross section into a pore portion and a metal portion by image processing, and calculating the area.
  • FIG. 3 shows the manufacturing process of the bonding substrate, shows details of the manufacturing process for forming the bonding layer on the conductor layer of the wiring substrate, (a) shows the process of forming the paste layer, (b) shows the drying process, (c ) Shows the first heating step, (d) shows the impregnation step, the semiconductor element is placed before impregnating the organic silver complex solution, (e) shows the impregnation step, and further the organic silver complex solution is The impregnated state (f) shows the second heating step.
  • a method for manufacturing a bonded substrate according to the present invention is a method for manufacturing a bonded substrate having a wiring substrate having a conductor layer on the surface of a base material and a bonding layer for mounting a semiconductor element on the surface of the conductor layer.
  • a step of preparing a substrate, a step of applying a paste composed of a silver-based metal powder having two peaks in particle size distribution and a solvent to the surface of the conductor layer, forming a paste layer, and wiring by drying the solvent of the paste layer A drying process for forming a holding layer of silver-based metal powder on a substrate, and a silver porous body layer in which continuous pores are dispersed by heating a wiring board having the holding layer and joining silver-based metal powders constituting the holding layer.
  • a wiring board having heat is heated in a reducing gas.
  • a wiring board having a conductor layer on the surface of a substrate can be manufactured by a known method, and for example, an additive method, a subtractive method (etching method), or the like can be used.
  • the resin base material is a resin substrate (resin wiring board), the ceramic base material is a ceramic substrate (ceramic wiring board), and the metal base material is a metal substrate (metal base). Wiring board) is formed.
  • the resin may be any resin and is not particularly limited, such as a phenol resin or an epoxy resin.
  • the resin substrate may be made of only resin, but may be provided with aggregate. As the aggregate, for example, paper, glass fiber, ceramic particles and the like can be used and are not particularly limited. Any ceramic substrate can be used as long as it is ceramic. For example, alumina, aluminum nitride, beryllia, zirconia, silicon nitride, and a mixture thereof can be used.
  • the conductor layer of the bonding substrate is not particularly limited as long as it is a conductive metal.
  • a conductive metal For example, copper, silver, gold, nickel, aluminum or the like can be used.
  • the conductor layer may be used as a single layer or may be used by stacking different metals.
  • the conductor layer may be formed in any manner, and may be formed on the entire surface of the substrate surface or may be partially formed. When the conductor layer is partially formed, a wiring pattern may be formed.
  • the bonding layer is formed on the surface of the conductor layer. A current can be drawn from the wiring board to the outside of the mounted component, the lead frame, and the wiring board via the bonding layer.
  • the silver-based metal powder having two peaks in the particle size distribution may be prepared by any method. For example, it can be prepared by mixing two types of median diameter silver-based metal powder (fine powder: first silver-based metal powder, coarse powder: second silver-based metal powder).
  • the first and second silver-based metal powders can be obtained, for example, by appropriately selecting various silver particle dry powders manufactured by DOWA Electronics.
  • the silver-based metal powder refers to a metal powder made of a metal whose main component is silver.
  • the first silver-based metal powder and the second silver-based metal powder may have the same composition or different compositions.
  • the first silver-based metal powder and the second silver-based metal powder can be separately prepared and mixed to obtain a silver-based metal powder having two peaks in the particle size distribution.
  • the median diameters of the first and second silver-based metal powders are sufficiently separated. Since the median diameter is sufficiently separated, two peaks can be formed without overlapping.
  • the preferred median diameter of the second silver-based metal powder is 1 to 5 ⁇ m. If the median diameter of the second silver-based metal powder exceeds 5 ⁇ m, the structure of the bonding layer becomes coarse, and sufficient bonding strength cannot be obtained for the bonding layer.
  • the median diameter of the second silver-based metal powder is less than 1 ⁇ m, it is difficult to prepare a sufficiently fine first silver-based metal powder, and it is difficult to obtain a silver-based metal powder having two peaks. If it becomes difficult to obtain a silver-based metal powder having two peaks, it will be difficult to increase the filling rate of the bonding layer as described later.
  • Desirable ratio of the median diameter of the second silver-based metal powder to the first silver-based metal powder is 10 or more. Preferably there is.
  • the ratio of the median diameter between the second silver-based metal powder and the first silver-based metal powder is 10 or more, the first silver-based metal powder is filled in the gap formed by the second silver-based metal powder. , The filling rate can be increased.
  • the particle shape of the first silver-based metal powder and the second silver-based metal powder may be any shape and is not particularly limited, but is preferably spherical to increase the filling rate.
  • the median diameter is a diameter (diameter) at which the cumulative value of the particle size distribution is 50%, and is also referred to as D50.
  • the solvent (also referred to as a vehicle) has a function of making powder into a paste and may contain a binder, a dispersant, and the like.
  • the solvent may contain either a binder or a dispersant or both.
  • the binder ethyl cellulose and polyvinyl alcohol can be used, and as the dispersant, stearic acid, (stearic acid, ethyl stearate), acetic acid (benzyl acetate), oleic acid (methyl oleate), and the like can be used.
  • the paste can be formed by mixing the silver-based metal powder and the solvent.
  • the paste thus formed is applied on the conductor layer on the surface of the wiring board to form a paste layer.
  • Application may be done by any method. Screen printing, coater, etc. can be used in any way.
  • the thickness of the paste layer is not particularly limited, but is preferably 10 to 500 ⁇ m. If the thickness of the paste layer is 500 ⁇ m or less, the amount of shrinkage in the subsequent drying step and heating step is small, so that the thickness variation after shrinkage can be reduced. If the thickness of the paste layer is 10 ⁇ m or more, even if thickness variation occurs during application, there is a certain amount of thickness even in a thin portion, so that it is difficult to cause poor bonding.
  • the paste layer may be formed on the entire surface of the conductor layer or may be formed partially. In the case of partial formation, it is applied so that a bonding layer is formed at a site where the semiconductor element is mounted. As a partial application method, masking may be performed and then removed after application, or the paste may be supplied only from the nozzle to the application site.
  • the joint layer to be manufactured is made of silver or a silver alloy.
  • Such a bonding layer is formed from a silver-based metal powder and an organic silver complex.
  • the material of the bonding layer is substantially determined by the material of the silver-based metal powder used in the manufacturing process.
  • Silver used has a melting point of 962 ° C. and has a higher melting point than tin (melting point: 232 ° C.) and lead (melting point: 327 ° C.), which are widely used as solder, and can be used stably even at high temperatures. Since silver has a low specific resistance among metals and high thermal conductivity, it can be suitably used as a bonding layer for power devices exposed to high temperatures. Examples of the power device include a rectifier diode, a power transistor (power MOSFET, insulated gate bipolar transistor (IGBT), thyristor, gate turn-off thyristor (GTO), triac). Among these, compared to silicon, it can be suitably used for a SiC semiconductor that can operate at a high breakdown voltage, low loss, and high temperature.
  • tin melting point: 232 ° C.
  • lead melting point: 327 ° C.
  • the formed bonding layer is silver or a silver alloy
  • the melting point is high, so even if it receives heat from these power devices, it is difficult to melt, and it is difficult to form Kirkendall void due to movement of metal atoms, so high connection A reliable bonding layer can be obtained.
  • Kirkendall void means that a void is generated around the joint due to a difference in diffusion coefficient between different metals.
  • the bonding layer formed by the manufacturing method of the bonding substrate may be made of only silver or an alloy containing silver as a main component.
  • an alloy containing silver as a main component for example, an Ag—Cu alloy can be used.
  • the silver content is not particularly limited as long as the high melting point, high thermal conductivity, and low resistance of the bonding layer can be maintained, but it is preferably, for example, 60 atom% or more. If the silver content of the bonding layer is 60 atom% or more, when the silver alloy is used as the bonding layer, the resistance is low, so heat generation in the bonding layer can be reduced, and heat generation from the power device is smooth. Thus, it is possible to obtain a method for manufacturing a bonded substrate that can be diffused into the conductor layer and a highly reliable bonding layer can be obtained.
  • the silver content can be measured according to JISZ-3901.
  • the bonding layer is preferably silver.
  • Silver has higher conductivity and thermal conductivity, and is excellent in malleability and ductility. Therefore, even if it is used for the bonding layer, it is difficult to cause stress in the inside, so that it is difficult to cause peeling or breakage of the bonding layer.
  • the drying temperature is not particularly limited as long as the solvent can be volatilized.
  • the low boiling point solvent can be dried at room temperature or low temperature, and the high boiling point solvent can be appropriately set so as to be dried at high temperature.
  • the drying temperature is not particularly limited, but is, for example, 25 to 150 ° C.
  • the silver-based metal powders adhere to each other by drying the solvent.
  • the metal powder holding layer simply forms a state in which the metal powder is held on the conductor pattern.
  • the solvent preferably contains the binder.
  • a wiring board having a silver metal powder holding layer held on a conductive pattern of the wiring board is heated to form a silver porous body.
  • the first heating process metal powders are joined together, so that they are bonded at a higher temperature than in the drying process.
  • the bonding can be performed at a temperature of 150 to 300 ° C.
  • the metal powder surfaces can be bonded to each other by metal bonding without melting the metal powder.
  • the silver porous body layer can be formed in any case where the binder is included or not included.
  • a silver porous body layer in which continuous pores are dispersed is formed only by joining the silver-based metal powder to each other.
  • the organic silver complex solution is prepared by mixing an organic silver complex and a solvent and adjusting the viscosity to 1 to 10 mPa ⁇ s.
  • Organic silver complexes include silver neodecanoate, silver oleate, silver linoleate, silver caprylate, silver caprate, silver myristate, silver 2-methylpropanoate, silver 2-methylbutanoate, silver 2-ethylbutanoate, silver 2-ethylhexanoate Various fatty acid silver salts such as butanol are used as a solvent.
  • an organic silver complex solution is used in which the concentration of the silver component that permeates into the pores in the porous silver body is adjusted so that the viscosity at 25 ° C. is in the range of 1 to 10 mPa ⁇ s.
  • the silver component is supplied to the pores of the silver porous body as an organic silver complex solution. It can supply uniformly to the whole porous body, without being biased to the pores of the part.
  • the bonding layer of the bonded body that can be produced according to the present invention has a pore volume ratio of 10.0% or less in the entire bonding layer.
  • a dense bonding layer can be formed as compared with a conventional bonding substrate. Therefore, the electric resistance when a large current flows is small, so that it becomes a heat source. It ’s hard to be. Also, the heat dissipation efficiency when heat is generated is improved.
  • the semiconductor element is placed on the silver porous body simultaneously with impregnation with the organic silver complex solution.
  • the order in which the semiconductor elements are placed on the silver porous body may be either before or after the impregnation with the organic silver complex solution, and is performed within or before the impregnation step.
  • Any semiconductor element is not particularly limited.
  • a power device that handles a large current can be suitably used. Examples of the power device include a rectifier diode, a power transistor (power MOSFET, insulated gate bipolar transistor (IGBT), thyristor, gate turn-off thyristor (GTO), triac).
  • the semiconductor element may be mounted directly or via a spacer or the like.
  • the spacer only needs to have a function of electrically connecting the electrode of the semiconductor element and the wiring substrate, and examples thereof include a rectangular parallelepiped shape and a cylindrical shape.
  • a cylindrical spacer When a cylindrical spacer is used, it may have a ridge having a T-shaped cross section.
  • the number of spacers used is not particularly limited. If the connection between one electrode of the semiconductor element and the wiring board is divided into a plurality of spacers, thermal distortion can be alleviated even if the semiconductor element generates heat.
  • the semiconductor element or spacer is positioned and placed on the porous silver body using a pressure press, a jig or the like. Further, when pressure is applied to the semiconductor element (or spacer), the silver porous body can maintain its shape by joining the particles of the silver-based metal powder, so that it is elastically deformed without flowing and the semiconductor element (or spacer) Adhesion can be improved.
  • the pressure that the semiconductor element or spacer applies to the silver porous body is preferably 0.1 to 5 kg / mm 2 .
  • the adhesion to the semiconductor element or the spacer can be enhanced without excessively crushing the silver porous body, and a strong bonding force can be obtained.
  • the organic silver complex solution is dried while moving to small pores in the silver porous body, silver is precipitated in the small pores. For this reason, there are fewer small pores in the silver porous body, and larger pores are likely to remain.
  • the organic silver complex is dried while moving to a pointed portion, so that the pores are formed in a substantially spherical shape.
  • the silver porous body is filled with silver deposited from the organic silver complex in small pores, and the large pores have rounded corners and become substantially spherical. Further, since fine pores are filled with silver and large pores selectively remain, the pores formed are independent pores that are separated from each other.
  • the heating temperature in the second heating step is desirably 200 to 300 ° C. Above 200 ° C., the organic silver complex is easily decomposed and silver is likely to precipitate. If it is 300 degrees C or less, even if it is a wiring board (resin board
  • the second heating step is preferably performed in a reducing atmosphere.
  • a reducing atmosphere For example, hydrogen, hydrocarbon gas, etc. are mentioned.
  • Silver can be deposited smoothly by heating in a reducing atmosphere.
  • the impregnation step and the second heating step can be repeated and further impregnated even if the porosity is reduced.
  • the porosity can be appropriately adjusted.
  • the porosity can be adjusted as appropriate depending on the concentration of the silver complex solution, the particle size distribution of the silver-based metal powder, and the shape of the silver-based metal powder, but the final porosity is determined by the impregnation step and the second heating step. .
  • the diameter of the largest independent pore contained in the bonding layer can be selected according to the particle size distribution of the silver-based metal powder.
  • the diameter of the largest independent pore formed is about 0.06 ⁇ m.
  • the bonding force between the conductor layer and the bonding layer can be increased compared to the case where there is no underlayer.
  • the following two factors coexist as factors that reduce the bonding force at the boundary between the bonding layer and the conductor layer.
  • a dense underlayer made of silver or a silver alloy may be formed by any method. For example, it can be formed by using chemical plating, electroplating, sputtering, vacuum deposition, or the like.
  • the underlayer may be formed on the entire surface of the wiring pattern, or may be selectively formed only on the portion where the bonding layer is formed.
  • the bonding layer may be made of only silver or an alloy containing silver as a main component.
  • an alloy containing silver as a main component for example, an Ag—Cu alloy can be used.
  • the silver content is not particularly limited as long as the high melting point, high thermal conductivity, and low resistance of the bonding layer can be maintained, but it is preferably, for example, 60 atom% or more. If the silver content of the bonding layer is 60 atom% or more, since it has low resistance when used as a bonding layer, heat generation in the bonding layer can be reduced, and heat generated from the power device can be smoothly transferred to the conductor layer. It can be diffused and a highly reliable bonding layer can be obtained.
  • the material of the bonding layer can be determined by the silver-based metal powder used.
  • the underlayer may be made of only silver or an alloy containing silver as a main component.
  • an alloy containing silver as a main component for example, an Ag—Cu alloy can be used.
  • the silver content is not particularly limited as long as the high melting point, high thermal conductivity, and low resistance of the underlayer can be maintained, but it is preferably, for example, 60 atom% or more. If the silver content of the underlayer is 60 atom% or more, since it has low resistance when used as the underlayer, heat generation in the underlayer can be reduced, and heat from the power device can be smoothly transferred to the conductor layer. It can be diffused, and a highly reliable underlayer can be obtained.
  • a semiconductor module can be manufactured by further mounting a semiconductor element on the bonding substrate.
  • FIG. 1A is a scanning electron micrograph of the bonding layer obtained in this example, and one scale mark in the figure is 1 ⁇ m.
  • FIG. 1B is a scanning electron micrograph obtained by partially enlarging the cross section of the bonding layer obtained in this example, and the scale on the scale is 0.2 ⁇ m.
  • FIG. 3 shows the manufacturing process of the bonding substrate of the present embodiment, and shows the details of the manufacturing process of forming the bonding layer on the conductor layer of the wiring board.
  • A shows the process of forming a paste layer.
  • B shows a drying process.
  • C shows a 1st heating process.
  • D shows an impregnation process and shows the state where the semiconductor element is placed before impregnating the organic silver complex solution.
  • E shows an impregnation step, and further shows a state in which an organic silver complex solution is impregnated.
  • F shows a 2nd heating process.
  • each step will be described step by step.
  • the silver paste includes two types of silver metal powder (second silver metal powder 2) having a median diameter of 1 ⁇ m and silver metal powder (first silver metal powder 3) having a median diameter of 0.1 ⁇ m. It was prepared by mixing various types of silver-based metal powder and Solution 4 (vehicle).
  • Solution 4 used ethylcellulose as a binder, ⁇ -terpineol as a solvent, and stearic acid as a dispersant.
  • the organic silver complex solution was prepared by adjusting the viscosity to 3 mPa ⁇ s using silver neodecanoate as the organic silver complex and butanol as the solvent.
  • the silver paste was apply
  • a spacer (pin-shaped electrode) for joining the semiconductor element 8 was placed on the surface of the conductor layer of the wiring board using a jig. Then, it pressed against the silver porous body 5 formed in the wiring board with the pressure of 1 kg / mm ⁇ 2 > spacer, and the organic silver complex solution 6 was dripped at the silver porous body with the injection needle (refer FIG.3 (e)).
  • the semiconductor module shown in FIG. 4 can be obtained by using such a bonding layer.
  • a set of wiring boards and a semiconductor element 8 sandwiched between them are joined together by bonding layers 7 and 17 to constitute a semiconductor module.
  • the wiring board includes conductor layers 1 and 11 on both surfaces of the base materials 9 and 19.
  • FIG. 1A and FIG. 1B The scanning electron micrograph of the cross section of the obtained joining layer is shown to FIG. 1A and FIG. 1B.
  • a large number of independent pores are formed in the bonding layer.
  • Each pore is observed to be approximately spherical and the aspect ratio is 2.
  • the pore size observed from FIG. 1A is 0.8 ⁇ m at the maximum.
  • the porosity is 3%.
  • FIG. 2A is a scanning electron micrograph of the bonding layer obtained in this example, in which the scale is 10 ⁇ m.
  • FIG. 2B is a scanning electron micrograph in which the cross section of the bonding layer obtained in this example is partially enlarged, and the scale in the drawing is 1 ⁇ m.
  • the silver paste is a die bond manufactured by DOWA Electronics Co., Ltd. using silver fine particles of about 0.002 ⁇ m. This silver paste uses fine particles having a sharp particle size distribution having one peak in the particle size distribution.
  • the bonding layer is obtained by applying this silver paste to the wiring board and heating at 300 ° C. for 1 hour.
  • 2A and 2B show scanning electron micrographs of the cross section of the obtained bonding layer. A large number of pores are formed in the bonding layer.
  • Each pore is observed to have a distorted shape with a high aspect ratio, and the aspect ratio is 7 at maximum.
  • the maximum pore size observed from FIG. 2A is 2 ⁇ m.
  • the porosity is about 15%.
  • a bonded substrate having a high-strength silver bonding layer is provided, it is possible to suppress the occurrence of cracks and reduce electrical resistance and thermal resistance when used in a bonding site of an electronic component. It can be used in a wide range of industries.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Die Bonding (AREA)

Abstract

 導体層を有する配線基板と、該導体層の表面に半導体素子を実装するための接合層を有する接合基板及びその製造方法を提供する。 接合基板は、基材の表面に導体層を有する配線基板と、該導体層の表面に半導体素子を実装するための接合層を有する接合基板であって、前記接合層は、銀または銀合金からなり、内部に略球形の独立気孔が分散してなる。気孔形状による任意の部分への応力集中が起らず、よりクラックが発生しにくい。また、気孔が略球体であるので、接合層を貫通するように流れる電流、熱流を遮りにくいので、電気抵抗、熱抵抗を小さくすることができる。

Description

接合基板及びその製造方法ならびに接合基板を用いた半導体モジュール及びその製造方法
 本発明は、基材の表面に導体層を有する配線基板と、該導体層の表面に接合層を有する接合基板及びその製造方法ならびに接合基板を用いた半導体モジュール及びその製造方法に関する。
 各種スイッチング素子などのパワー半導体素子の接合に代表されるように、大電流が流れ、それによる発熱が懸念される部位の接合には、銀を接合材料とした開発が盛んに行われている。
 例えば、放熱ベース、絶縁基板、パワー半導体素子等の接合部位の一方に、銀をはじめとする金属微粒子を含むペーストを塗布し、もう一方の接合部位を接触させるように載置させ、加熱によってペースト内の金属微粒子を焼結させて接合を行った構造のパワー半導体モジュールが提案されている。接合材料を銀とすることで、大電流が流れた際に発生する熱を効率良く放熱でき、また、熱膨張係数の相違による応力が印加されても接合層にクラックが発生しにくいといった利点があることが記載されている。
日本国特開2006-352080号公報
 しかしながら、前述した従来技術による接合体(接合基板)では、金属微粒子を含むペーストを塗布し、金属微粒子を溶融させることなく焼結で接合させているので、接合層に不定形状の気孔が発生する。接合層に発生する気孔は、その体積や数が増えれば増えるほど電気抵抗は大きくなり、また放熱効率が低下するため好ましくない。さらに形状が不定形状であるため、接合層に衝撃が加わった際に不定形状の任意の部位に応力が集中し易く、接合層のクラックの起点になる。
 本発明は、こうした課題を解決するために、電気抵抗が小さく、放熱効率が高く、高強度の銀の接合層を有する接合基板及びその製造方法を提供する。更に本発明は、接合基板を用いた半導体モジュール及びその製造方法をも提供する。
 (1)本発明の接合基板は、基材の表面に導体層を有する配線基板と、該導体層の表面に半導体素子を実装するための接合層を有する接合基板であって、前記接合層は、銀または銀合金からなり、内部に略球形の独立気孔が分散してなる。さらに接合基板は以下の形態が望ましい。
(1a)前記接合層と、前記導体層との間には、さらに銀または銀合金からなる緻密な下地層を有すること
(1b)前記接合層は、銀からなること。
(1c)前記接合層に含まれる最大の独立気孔の直径は1000nm以下であること。
(1d)前記接合層は、空隙率が1.0~10.0%であること。
 (2)また、本発明の接合基板の製造方法は、基材の表面に導体層を有する配線基板と、該導体層の表面に半導体素子を実装するための接合層を有する接合基板の製造方法であって、配線基板を準備する工程と、粒度分布に2つのピークを持つ銀系金属粉と溶剤とからなるペーストを前記導体層表面に塗布しペースト層を形成する工程と、前記ペースト層の溶剤を乾燥させ配線基板に銀系金属粉の保持層を形成する乾燥工程と、前記保持層を有する配線基板を加熱し、保持層を構成する銀系金属粉どうしを接合させ、連続気孔が分散した銀多孔体層を形成する第一加熱工程と、有機銀錯体溶液を、前記銀多孔体層に含浸し、銀多孔体の有機銀錯体含浸層を形成する含浸工程と、前記銀多孔体の有機銀錯体含浸層を有する配線基板を還元性ガス中で加熱し、前記有機銀錯体溶液を還元し接合層を形成する第二加熱工程と、を含む。さらに接合基板の製造方法は、以下の形態が望ましい。
(2a)前記配線基板を準備する工程の次に、銀または銀合金からなる下地層を形成する工程を有すること。
(2b)前記銀系金属粉は、銀からなること。
(2c)第二加熱工程は、還元性ガス中で行われること。
 また、前記接合基板と、その接合層に実装された半導体素子とからなる半導体モジュールも本発明に含まれる。さらに、前記銀多孔体の有機銀錯体含浸層に、半導体素子を載置したのち、前記第二加熱工程で、該半導体素子を接合させることにより、前記接合基板に前記半導体素子を実装して半導体モジュールを製造する半導体モジュールの製造方法も本発明に含まれる。
 本発明では、形状が不定形でそれぞれが連結した気孔を有する銀多孔体を形成した後、その気孔内に有機銀錯体溶液を浸透させ、加熱によって有機銀錯体溶液より銀を析出させて、接合を行う。その際、有機銀錯体銀由来の銀は、不定形状の気孔内で表面エネルギーを最小、すなわち気孔の表面積を最小となるように析出するため、本発明によって作製できる接合基板の接合層の気孔形状は略球体となる。したがって、パワー半導体モジュールなどの電子部品の接合部位に使用された場合、従来の接合基板と比較し、熱衝撃もしくは機械的衝撃が加えられた際に、気孔形状による任意の部分への応力集中が起らず、よりクラックが発生しにくい。また、気孔が略球体であるので、接合層を貫通するように流れる電流、熱流を遮りにくいので、電気抵抗、熱抵抗を小さくすることができる。このため本発明では、電気抵抗が小さく、放熱効率が高く、高強度の銀の接合層を有する接合基板及びその製造方法を提供することができる。
実施例で得られた接合層の断面の走査電子顕微鏡写真。 実施例で得られた接合層の断面を部分的に拡大した走査電子顕微鏡写真。 比較例で得られた接合層の断面の走査電子顕微鏡写真。 比較例で得られた接合層の断面を部分的に拡大した走査電子顕微鏡写真。 本発明の実施例の接合基板の製造工程を示し、配線基板の導体層上に接合層を形成する製造工程の詳細を示す。(a)は、ペースト層を形成する工程を示す。(b)は、乾燥工程を示す。(c)は、第一加熱工程を示す。(d)は、含浸工程を示し、有機銀錯体溶液を含浸する前に半導体素子を載置した状態を示す。(e)は、含浸工程を示し、更に有機銀錯体溶液が含浸された状態を示す。(f)は、第二加熱工程を示す。 本発明の接合基板を用いた半導体モジュールの一例を示す。
 本発明の接合基板は、基材の表面に導体層を有する配線基板と、該導体層の表面に半導体素子を実装するための接合層を有する接合基板であって、前記接合層は、銀または銀合金からなり、内部に略球形の独立気孔が分散してなる。
 接合基板の基材は、どのようなものでも利用できる。樹脂、セラミック、金属など特に限定されない。更に基材に導体層が形成されると、樹脂の基材は樹脂基板(樹脂の配線基板)、セラミックの基材はセラミック基板(セラミックの配線基板)、金属の基材はメタル基板(メタルの配線基板)が形成される。樹脂は、どのような樹脂を利用していてもよくフェノール樹脂、エポキシ樹脂など特に限定されない。樹脂基板は、樹脂のみからなっても良いが、骨材を備えていてもよい。骨材としては例えば紙、ガラス繊維、セラミック粒子などが利用でき特に限定されない。セラミック基板の基材は、セラミックであればどのようなものでも利用できる。例えば、アルミナ、窒化アルミニウム、ベリリア、ジルコニア、窒化珪素及びこれらの混合物などが利用できる。
 接合基板の導体層は、導電性を有する金属であれば特に限定されない。例えば、銅、銀、金、ニッケル、アルミニウムなどが利用できる。導体層は、単層で用いても良いが、異なる金属を積層させて使用しても良い。導体層はどのように形成されていてもよく、基材表面の全面に形成されていても部分的に形成されていてもよい。導体層が部分的に形成される場合は、配線パターンを形成していてもよい。
 接合基板の接合層は、導体層の表面に形成されている。接合層を介して配線基板から電流を、実装された部品、リードフレーム、配線基板外部に引き出すことができる。
 接合層は、銀または銀合金からなる。銀は融点が962℃であり、半田として広く使用されるスズ(融点232℃)、鉛(融点327℃)と比べて高い融点をもつので高温でも安定して使用することができる。さらに銀は、金属の中でも固有抵抗が低く、熱伝導率が高いことから、高温に曝されるパワーデバイス用の接合層として好適に利用できる。パワーデバイスとしては、例えば整流ダイオード、パワートランジスタ(パワーMOSFET、絶縁ゲートバイポーラトランジスタ(IGBT)、サイリスタ、ゲートターンオフサイリスタ(GTO)、トライアック)などが挙げられる。中でも、シリコンに比べ、高耐圧、低損失、高温で動作可能なSiC半導体に好適に利用できる。
 接合層が銀又は銀合金であるので、融点が高く、これらパワーデバイスからの発熱を受けても、溶融しにくく、金属原子の移動によるカーケンダルボイドを形成しにくいため、高い接続信頼性のある接合層を得ることができる。尚、カーケンダルボイドとは異種金属の拡散係数の差により接合部周囲にボイドが発生することである。
 接合基板の接合層は、銀のみからなってもよく、銀を主成分とする合金であっても良い。銀を主成分とする合金としては、例えばAg-Cu合金が利用できる。銀の含有量は接合層の高融点、高熱伝導、低抵抗が維持できれば特に限定されないがたとえば60atom%以上であることが好ましい。接合層の銀の含有量が60atom%以上であれば、銀合金を接合層として使用したときに、低抵抗であるので接合層での発熱を小さくすることができ、パワーデバイスからの発熱をスムーズに導体層に拡散させることができ、高い信頼性の接合層を得ることができる。
 接合層は銀からなることが好ましい。銀は導電率、熱伝導率が更に高く、展性、延性に優れるので、接合層に使用しても内部に応力をためにくいので、接合層の剥離、破断などを引き起こしにくい。
 接合基板の接合層は内部に略球形の独立気孔が分散してなる。従来の銀の接合層は、銀のボールなどの銀の粉末を含有した銀ペーストを加熱したのち、溶媒成分を除去し、更に加熱を続け銀の粒子どうしを接合する。このとき加熱温度は銀の融点よりも低いので、気孔(空隙)が形成される。気孔は銀の粉末を構成する粒子のすき間の形状そのものであるので、主にアスペクト比の高い歪な形状で構成される。
 歪な形状の気孔が接合層に存在すると、接合層を貫く電流、熱流に対して抵抗が高くなる上に、歪な気孔のエッジ周辺に応力集中しやすくなるので強度も低下する。本発明では、内部に略球形の独立気孔が分散してなるので、接合層を貫く電流、熱流に対して抵抗を小さくすることができる。更に気孔が略球形で分散することにより、気孔周辺に応力集中が起こりにくくすることができるので、高熱伝導、低抵抗、高強度の接合層を得ることができる。
 気孔が略球形であるとは、観察される断面が、略円形の気孔のみで構成されることを示す。略円形であるとは、アスペクト比(長径と短径の比)が3.0以下であることが望ましい。アスペクト比が3.0を超えると、接合層を貫く電流、熱流に対して抵抗が高くなる上に、気孔のエッジの周辺に応力集中し強度も低下するので、接合層の接続信頼性が低下する。更に望ましい気孔のアスペクト比は、2.0以下である。気孔のアスペクト比が2.0以下であると接合層を貫く電流、熱流に対して抵抗を小さくすることができ、更に気孔周辺に応力集中が起こりにくいので、高強度の接合層を得ることができる。
 接合基板の接合層内部に形成される気孔は、独立気孔が分散してなる。独立気孔が分散してなるとは、隣り合う気孔と見かけ上離れて形成されていることを意味する。具体的には、インクを滴下し染み込みが起きないことで独立気孔であることが確認できる。なお、連続気孔である場合にはインクを滴下すると、気孔に染み込みが起き、滴下した部位の周囲に広がっていくことで区別できる。
 接合層内部に形成される気孔は、独立気孔が分散してなるので、隣り合う気孔と連なって大きく連続的な空隙を形成することがなく、接合層を貫く電流、熱流に対して抵抗を小さくすることができ、更に大きく連続的な空隙が無いので、応力集中が起こりにくくすることができ、高強度の接合層を得ることができる。
 本発明の接合基板は、接合層と、導体層との間には、さらに銀または銀合金からなる緻密な下地層を有することが好ましい。
 接合層と導体層との間に銀または銀合金である緻密な下地層があると、下地層がない場合と比べて、導体層と接合層との接合力を強くすることができる。下地層がない場合には、接合層と導体層との境界に接合力を低下させる要因として、以下の2つが共存する。
(1)接合層と導体層は金属の材質が異なるので強い接合力を得にくい。(材質の要因)
(2)接合層は気孔を含んでいるので、導体層と接合層との境界部分に接合していない領域が一部存在し十分な接合力を得られにくい。(形状の要因)
 接合層と導体層との間にさらに銀または銀合金の緻密な下地層を形成すると、接合力の低下する要因は、下地層の導体層側境界では「材質の要因」、接合層側境界では、「形状の要因」に分割することができ、1つの境界で相乗作用が生じないので、導体層と接合層間の接合力の低下をおさえ、高い接合力を得ることができる。
 銀または銀合金からなる緻密な下地層はどのような方法で形成してもよい。例えば、化学めっき、電気めっき、スパッタ、真空蒸着などを利用することにより形成することができる。
 下地層は、銀からなることが好ましい。下地層が銀からなると、高い熱伝導率、高い導電率を得ることができ、半導体素子が発する熱を速やかに拡散することができる。
 接合層に含まれる最大の独立気孔の直径は1000nm以下であることが好ましい。最大の独立気孔の直径が1000nmを超えると、気孔周辺に応力集中が起きやすくなり、強度が低下する。
 最大の独立気孔の大きさは接合層の断面を観察することで測定することができる。断面の観察は長さを測定することができればどのような方法で測定してもよいが、例えば走査電子顕微鏡によって測定することができる。測定する断面を露出させる方法は、例えば接合基板の接合層が確認できるよう樹脂埋めした後、表面を研磨する。研磨の方法は研磨剤、イオンミリングなどどのような方法でも利用することができる。
 断面を観察するための走査電子顕微鏡の倍率は、主要な気孔の直径が撮影画像の対角線の1.0~15%となるよう表示されることが望ましい。主要な気孔の直径が撮影画像の対角線の1.0%未満であると、気孔の解像度が小さくなり、気孔の形状、サイズが判別しにくくなる。また、主要な気孔の直径が、撮影画像の対角線の15%を超えると、撮影範囲に存在する気孔の数が少なくなるために計測誤差が発生しやすくなる。
 走査電子顕微鏡で断面を観察する際、銀からなる接合層とサンプルのステージとの間に試料裏面などから導通をとることによって明瞭な撮影画像を得ることができる。また、試料表面に金蒸着を施すことにより導通をとっても良い。
 接合層には、多数の独立気孔が存在している。接合層の任意の位置で切断し断面を露出されたとき、全ての独立気孔の直径が測定できるよう露出するわけではない。しかしながら、ほぼ中心を通過するように切断される気孔は多数存在する。このため、接合層の任意の位置で切断した断面において観察される最大の独立気孔の直径は、実際の最大の独立気孔の直径と考えられる。
 尚、独立気孔の断面が円形でない場合には、直径は、長径側を測定することにより得ることができる。
 また、アスペクト比は観察される気孔の長径と短径の比(長径/短径)によって算出することができ、観測される領域に存在する個々の気孔のアスペクト比を算出し、算術平均を求めることによって算出される。
 接合基板の接合層は空隙率が1.0~10.0%である事が好ましい。空隙率は1.0%未満であると後述するように欠陥ができ易くなるので、略球形の独立気孔が形成しにくくなる。空隙率が10.0%を超えると、伝熱性及び導電性が低下し強度も低下する。
 さらに望ましい接合層の空隙率は2.0~5.0%である。空隙率が2.0~5.0%の範囲にあると、さらに接合層に欠陥ができにくく、高熱伝導、高い導電性、高強度の接合層を得ることができる。
 なお、製造段階で有機銀錯体(有機銀錯体溶液)を還元するために加熱する工程を含むため、空隙率が低い場合には、発生したガスの圧力で気孔を押し広げ、ふくれなどの欠陥を生じさせる。空隙率は、接合層の断面を観察することで測定することができる。具体的には、接合層の断面を、画像処理により気孔部分と、金属部分とに分けて2値化し、面積を計算することで算出することができる。
 以下に本発明の接合基板の製造方法を説明する。
 図3は接合基板の製造工程を示し、配線基板の導体層上に接合層を形成する製造工程の詳細を示し、(a)はペースト層を形成する工程、(b)は乾燥工程、(c)は、第一加熱工程、(d)は含浸工程を示し、有機銀錯体溶液を含浸する前に半導体素子を載置した状態、(e)は、含浸工程を示し、更に有機銀錯体溶液が含浸された状態、(f)は、第二加熱工程を示す。
 本発明の接合基板の製造方法は、基材の表面に導体層を有する配線基板と、該導体層の表面に半導体素子を実装するための接合層を有する接合基板の製造方法であって、配線基板を準備する工程と、粒度分布に2つのピークを持つ銀系金属粉と溶剤とからなるペーストを前記導体層表面に塗布しペースト層を形成する工程と、前記ペースト層の溶剤を乾燥させ配線基板に銀系金属粉の保持層を形成する乾燥工程と、前記保持層を有する配線基板を加熱し、保持層を構成する銀系金属粉どうしを接合させ、連続気孔が分散した銀多孔体層を形成する第一加熱工程と、有機銀錯体溶液を、前記銀多孔体層に含浸し、銀多孔体の有機銀錯体含浸層を形成する含浸工程と、前記銀多孔体の有機銀錯体含浸層を有する配線基板を還元性ガス中で加熱し、前記有機銀錯体溶液を還元し接合層を形成する第二加熱工程と、を含む。
(配線基板を準備する工程)
 基材の表面に導体層を有する配線基板は、公知の方法で製造することができ、例えばアデティブ法、サブトラクティブ法(エッチング法)などが利用できる。
 基材は、どのようなものでも利用できる。樹脂、セラミック、金属など特に限定されない。更に基材に導体層が形成されると、樹脂の基材は樹脂基板(樹脂の配線基板)、セラミックの基材はセラミック基板(セラミックの配線基板)、金属の基材はメタル基板(メタルの配線基板)が形成される。樹脂は、どのような樹脂を利用していてもよくフェノール樹脂、エポキシ樹脂など特に限定されない。樹脂基板は、樹脂のみからなっても良いが、骨材を備えていてもよい。骨材としては例えば紙、ガラス繊維、セラミック粒子などが利用でき特に限定されない。セラミック基板の基材は、セラミックであればどのようなものでも利用できる。例えば、アルミナ、窒化アルミニウム、ベリリア、ジルコニア、窒化珪素及びこれらの混合物などが利用できる。
 接合基板の導体層は、導電性を有する金属であれば特に限定されない。例えば、銅、銀、金、ニッケル、アルミニウムなどが利用できる。導体層は、単層で用いても良いが、異なる金属を積層させて使用しても良い。導体層はどのように形成されていてもよく、基材表面の全面に形成されていても部分的に形成されていてもよい。導体層が部分的に形成される場合は、配線パターンを形成していてもよい。
 接合層は、導体層の表面に形成される。接合層を介して配線基板から電流を、実装された部品、リードフレーム、配線基板外部に引き出すことができる。
(ペースト層を形成する工程)
 粒度分布に2つのピークを持つ銀系金属粉は、どのような方法で準備しても良い。例えば2種類のメジアン径の銀系金属粉(微粉:第1の銀系金属粉、粗粉:第2の銀系金属粉)を混合することによって準備することができる。第1及び第2の銀系金属粉としては、例えばそれぞれDOWAエレクトロニクス製の各種銀粒子乾粉を適宜選択することにより得られる。銀系金属粉とは、銀が主成分である金属からなる金属粉のことを示す。
 第1の銀系金属粉及び第2の銀系金属粉は、同一組成であっても異なる組成であっても良い。第1の銀系金属粉及び第2の銀系金属粉は、それぞれ個別に用意し混合して粒度分布に2つのピークを持つ銀系金属粉を得ることができる。
 第1と第2の銀系金属粉のメジアン径は、十分に離れていることが好ましい。メジアン径は、十分に離れていることにより、重なることなく2つのピークを形成することができる。
 第2の銀系金属粉の好ましいメジアン径は1~5μmである。第2の銀系金属粉のメジアン径が5μmを超えると、接合層の組織が粗くなり、接合層に十分な接合強度が得られなくなる。第2の銀系金属粉のメジアン径が1μm未満であると、十分に細かい第1の銀系金属粉の準備が困難になり、2つのピークを有する銀系金属粉が得られにくくなる。2つのピークを有する銀系金属粉が得られにくくなると、後述するように接合層の充填率を高めることが困難になる。
 望ましい第2の銀系金属粉と第1の銀系金属粉とのメジアン径の比は(第2の銀系金属粉のメジアン径/第1の銀系金属粉のメジアン径)は10以上であることが好ましい。第2の銀系金属粉と第1の銀系金属粉とのメジアン径の比が10以上であると、第2の銀系金属粉が形成する空隙に第1の銀系金属粉が充填され、充填率を高めることができる。
 第1の銀系金属粉及び第2の銀系金属粉の粒子形状はどのような形状でもよく特に限定されないが、充填率を高めるために球形であることが望ましい。
 なおメジアン径とは、粒度分布の累積値が50%となる径(直径)を示し、D50とも言う。
 本発明の接合基板の製造方法において、溶剤(ビヒクルとも言う)とは、粉をペースト状にするための機能を有し、結合剤、分散剤などを含有していても良い。溶剤には結合剤、分散剤のいずれかを含んでいても両方を含んでいてもよい。結合剤としては、エチルセルロース、ポリビニルアルコールが利用でき、分散剤としてはステアリン酸系、(ステアリン酸、ステアリン酸エチル)、酢酸系(酢酸ベンジル)、オレイン酸系(オレイン酸メチル)などが利用できる。
 ペーストは、前記銀系金属粉、前記溶剤を混合し形成することができる。このようにして形成したペーストを前記の配線基板表面の導体層上に塗布しペースト層を形成する。塗布はどのような方法でもかまわない。スクリーン印刷、コーターなどをどのような方法でも利用することができる。
 ペースト層の厚さは特に限定されないが10~500μmが好ましい。ペースト層の厚さが500μm以下であれば、後の乾燥工程、加熱工程での収縮量が小さいので収縮後の厚みばらつきを小さくすることができる。ペースト層の厚さが10μm以上であると、塗布の際厚みばらつきが発生しても、薄い部分でも一定量の厚みがあるので接合不良が発生しにくくすることができる。
 ペースト層は、導体層の全面に形成してもよいが、部分的に形成してよい。部分的に形成する場合は、半導体素子を実装する部位に接合層ができるように塗布する。部分的に塗布する方法は、マスキングをして塗布後に除去しても良いし、塗布する部位のみにノズルからペーストを供給するようにしてもよい。
 製造される接合層は、銀または銀合金からなる。このような接合層は、銀系金属粉と、有機銀錯体とから形成される。接合層の材質は、製造工程で使用する銀系金属粉の材質によってほぼ決定される。
 用いられる銀は融点が962℃であり、半田として広く使用されるスズ(融点232℃)鉛(融点327℃)と比べて高い融点をもつので高温でも安定して使用することができる。銀は、金属の中でも固有抵抗が低く、熱伝導率が高いことから、高温に曝されるパワーデバイス用の接合層として好適に利用できる。パワーデバイスとは例えば整流ダイオード、パワートランジスタ(パワーMOSFET、絶縁ゲートバイポーラトランジスタ(IGBT)、サイリスタ、ゲートターンオフサイリスタ(GTO)、トライアック)などが挙げられる。中でも、シリコンに比べ、高耐圧、低損失、高温で動作可能なSiC半導体に好適に利用できる。
 形成される接合層が銀または銀合金であると、融点が高いので、これらパワーデバイスからの発熱を受けても、溶融しにくく、金属原子の移動によるカーケンダルボイドを形成しにくいため、高い接続信頼性のある接合層を得ることができる。
 尚、カーケンダルボイドとは異種金属の拡散係数の差により接合部周囲にボイドが発生することである。
 接合基板の製造方法で形成される接合層は、銀のみからなってもよく、銀を主成分とする合金であっても良い。銀を主成分とする合金としては、例えばAg-Cu合金が利用できる。銀の含有量は接合層の高融点、高熱伝導、低抵抗が維持できれば特に限定されないがたとえば60atom%以上であることが好ましい。接合層の銀の含有量が60atom%以上であれば、銀合金を接合層として使用したときに、低抵抗であるので接合層での発熱を小さくすることができ、パワーデバイスからの発熱をスムーズに導体層に拡散させることができ、高い信頼性の接合層を得られる接合基板の製造方法を得ることができる。尚、銀の含有量は、JISZ-3901に準じて測定することができる。
 本発明の接合基板の製造方法では、接合層が銀であることが好ましい。銀は導電率、熱伝導率が更に高く、展性、延性に優れるので、接合層に使用しても内部に応力をためにくいので、接合層の剥離、破断などを引き起こしにくい。
(乾燥工程)
 次に、こうして得られたペースト層を有する配線基板を乾燥させ、銀系金属粉の保持層を形成する。乾燥の温度は、溶媒を揮発させることができれば特に限定されない。低沸点の溶媒では室温または低温で乾燥することができ、高沸点の溶媒は高温で乾燥させるように適宜設定することができる。乾燥の温度は特に制限されないが、例えば25~150℃である。
 溶液に結合剤が含まれる場合には溶剤を乾燥することにより、銀系金属粉が互いに接着する。溶液に結合剤が含まれていない場合には、金属粉の保持層は単に金属粉が導体パターン上に保持されている状態を形成する。
 溶剤に結合剤が含まれていると、乾燥工程の後に金属粉が飛散しにくく、配線パターンの短絡などを生じさせにくいので、溶剤には結合剤が含まれていることが好ましい。
(第一加熱工程)
 配線基板の導体パターン上に保持された銀系金属粉の保持層を有する配線基板を加熱し、銀多孔体を形成する。
 第一加熱工程では、金属粉どうしを接合させるので、乾燥工程より高い温度で結合させる。例えば150~300℃の温度で結合させることができる。第一加熱工程では、金属粉を溶融させることなく金属粉表面が互いに金属結合により接合させることができる。第一加熱工程では、結合剤が含まれる場合、含まれない場合のいずれの場合も銀多孔体層を形成することができる。
 第一加熱工程では、銀系金属粉が溶融するほどの温度を加えないので、銀系金属粉が互いに接合するのみで連続気孔が分散した銀多孔体層が形成される。
(含浸工程)
 次に、含浸工程で、銀錯体溶液を銀多孔体層に含浸する。有機銀錯体溶液は、有機銀錯体と溶媒を混合し、粘度を1~10mPa・sとなるよう調整して、作製される。有機銀錯体にはネオデカン酸銀、オレイン酸銀、リノール酸銀、カプリル酸銀、カプリン酸銀、ミリスチン酸銀、2メチルプロパン酸銀、2メチルブタン酸銀、2エチルブタン酸銀、2エチルヘキサン酸銀などの各種脂肪酸銀塩を、溶媒にはブタノールなどを用いる。
 本発明の接合基板の製造方法では、銀多孔体内の気孔に浸透させる銀成分を、25℃における粘度を1~10mPa・sの範囲となるよう濃度調整した有機銀錯体溶液を用いる。銀微粒子を含むペーストなどのように銀成分が固形分で存在するもの含浸する場合と異なり、有機銀錯体溶液として銀成分を銀多孔体の気孔に供給しているため、銀成分が表面の一部の気孔に偏ることなく、多孔体内全体へ均一に供給することができる。本発明により作製できる接合体の接合層は、接合層全体で気孔体積の割合が10.0%以下となる。したがって、パワー半導体モジュールなどの電子部品の接合部位に使用された場合、従来の接合基板よりも、緻密な接合層を形成できるため、大電流が流れた際の電気抵抗は小さく、そのため発熱源になり難い。また発熱した際の放熱効率も良くなる。
 含浸工程では、有機銀錯体溶液を含浸すると同時に、半導体素子を銀多孔体上に載置する。半導体素子を銀多孔体上に載置する順序は有機銀錯体溶液を含浸する前後いずれでもよく、含浸工程内またはその前後で行われる。半導体素子はどのようなものでも特に限定されない。半導体素子としては、大電流を扱うパワーデバイスが好適に利用できる。パワーデバイスとは例えば整流ダイオード、パワートランジスタ(パワーMOSFET、絶縁ゲートバイポーラトランジスタ(IGBT)、サイリスタ、ゲートターンオフサイリスタ (GTO)、トライアック)などが挙げられる。
 半導体素子の実装の仕方は、直接実装してもよく、スペーサなどを介して実装しても良い。スペーサは、半導体素子の電極と配線基板とを電気的に接続する機能を有していればよく、例えば直方体状、円柱状などが挙げられる。
 円柱状のスペーサを用いる場合には、断面がT字状となる鍔を有していても良い。用いるスペーサの本数は特に限定されない。半導体素子の1つの電極と配線基板間の接続を複数本のスペーサに分割すると、半導体素子が発熱しても熱歪みを緩和することができる。
 半導体素子またはスペーサは、加圧プレス、治具などを用いて銀多孔体上で位置決めし、載置される。更に半導体素子(またはスペーサ)に圧力を加えると、銀多孔体は、銀系金属粉の粒子どうしが接合し形状を保持することができるので、流動することなく弾性変形し半導体素子(またはスペーサ)との密着性を高めることができる。
 半導体素子またはスペーサが銀多孔体にかける圧力は0.1~5kg/mmが好ましい。0.1~5kg/mmの範囲であると、銀多孔体を潰しすぎることなく半導体素子またはスペーサとの密着性を高めることができ、強い接合力を得ることができる。
(第二加熱工程)
 第二加熱工程では、含浸された有機銀錯体溶液を乾燥し更に有機銀錯体を還元し銀を析出させる。加熱する際に錯は錯イオン化し液状で存在しているので、有機銀錯体溶液の表面張力の影響から表面積が小さくなるように移動する。これは以下の2つの作用がある。
(1)有機銀錯体溶液は、銀多孔体の中でも小さな気孔に移動しながら乾燥するので、小さな気孔に銀を析出させる。このため、銀多孔体の小さな気孔は少なくなり大きい側の気孔が残留しやすくなる。
(2)1つの気孔の中でも有機銀錯体は尖った部分に移動しながら乾燥するので、気孔は略球形になるように形成される。
 以上2つの作用から、銀多孔体は、小さな気孔に有機銀錯体から析出した銀が充填され、大きな気孔では、角が丸まり、形状が略球形になる。また、細かな気孔には銀が充填され大きな気孔が選択的に残留するので、形成される気孔は互いに距離が離れた独立気孔となる。
 第二加熱工程の加熱温度は、200~300℃で行うことが望ましい。200℃以上では、有機銀錯体が分解しやすく、銀が析出しやすくなる。300℃以下であれば、樹脂の基材を有する配線基板(樹脂基板)であっても、樹脂がほとんど劣化することなく、処理することができる。また、実装する半導体素子、既に実装されている電子部品、同時に実装する電子部品に高い熱を加えないので、製造上の自由度を高めることができる。
 また、第二加熱工程は、還元性雰囲気下で行うことが好ましい。還元性雰囲気としては特に制限されないが、例えば水素、炭化水素ガスなどが挙げられる。還元性雰囲気下で加熱することにより銀の析出をスムーズに行うことができる。
 銀錯体溶液は、固形物が含有されないので浸透性が高いので、含浸工程、第二加熱工程は繰り返し行って空隙率が小さくなっても更に含浸することができる。含浸工程、第二加熱工程を繰り返し行うことにより、気孔率を適宜調整することができる。
 気孔率の調整は、銀錯体溶液の濃度、銀系金属粉の粒度分布、銀系金属粉の形状により適宜決めることができるが、含浸工程、第二加熱工程によって最終的な気孔率を決定する。
 接合層に含まれる最大の独立気孔の直径は、銀系金属粉の粒度分布によって選定することができる。第2の銀系金属粉の粒子径が1μmであると、形成される最大の独立気孔の直径は、0.06μm程度となる。
(下地層形成工程)
 本発明の接合基板の製造方法は、配線基板を準備する工程の次にさらに銀または銀合金からなる緻密な下地層を形成する下地層形成工程があることが好ましい。
 接合層と導体層との間に銀または銀合金である緻密な下地層があると、下地層がない場合と比べて、導体層と接合層との接合力を強くすることができる。下地層がない場合には、接合層と導体層との境界に接合力を低下させる要因として以下の2つが共存する。
(1)接合層と導体層は金属の材質が異なるので強い接合力を得にくい。(材質の要因)
(2)接合層は気孔を含んでいるので、導体層と接合層との境界部分に接合していない領域が一部存在し十分な接合力を得られにくい。(形状の要因)
 接合層と導体層との間にさらに銀または銀合金の緻密な下地層を形成すると、下地層の導体層側境界では「材質の要因」、接合層側境界では、「形状の要因」に分割することができるので、導体層と接合層間の接合力の低下をおさえ、高い接合力を得ることができる。
 銀または銀合金からなる緻密な下地層はどのような方法で形成してもよい。例えば、化学めっき、電気めっき、スパッタ、真空蒸着などを利用することにより形成することができる。
 下地層は、配線パターン全面に形成されていてもよいが、接合層を形成する部分のみに選択的に形成されていてもよい。
 接合層は、銀のみからなってもよく、銀を主成分とする合金であっても良い。銀を主成分とする合金としては、例えばAg-Cu合金が利用できる。銀の含有量は接合層の高融点、高熱伝導、低抵抗が維持できれば特に限定されないがたとえば60atom%以上であることが好ましい。接合層の銀の含有量が60atom%以上であれば、接合層として使用したときに低抵抗であるので接合層での発熱を小さくすることができ、パワーデバイスからの発熱をスムーズに導体層に拡散させることができ、高い信頼性の接合層を得ることができる。接合層の材質は、使用する銀系金属粉によって決定することができる。
 下地層は、銀のみからなってもよく、銀を主成分とする合金であっても良い。銀を主成分とする合金としては、例えばAg-Cu合金が利用できる。銀の含有量は下地層の高融点、高熱伝導、低抵抗が維持できれば特に限定されないがたとえば60atom%以上であることが好ましい。下地層の銀の含有量が60atom%以上であれば、下地層として使用したときに低抵抗であるので下地層での発熱を小さくすることができ、パワーデバイスからの発熱をスムーズに導体層に拡散させることができ、高い信頼性の下地層を得ることができる。
 接合基板に更に半導体素子を実装することにより半導体モジュールを製造することができる。
(実施例)
 以下、ピン形状電極と平面形状電極とを接合した接合体の例について説明する。図1Aは、本実施例で得られた接合層の走査電子顕微鏡写真であり、図中スケールの一目盛りは1μmである。図1Bは、本実施例で得られた接合層の断面を部分的に拡大した走査電子顕微鏡写真であり、図中スケールの一目盛りは0.2μmである。
 図3は、本実施例の接合基板の製造工程を示し、配線基板の導体層上に接合層を形成する製造工程の詳細を示す。(a)は、ペースト層を形成する工程を示す。(b)は、乾燥工程を示す。(c)は、第一加熱工程を示す。(d)は、含浸工程を示し、有機銀錯体溶液を含浸する前に半導体素子を載置した状態を示す。(e)は、含浸工程を示し、更に有機銀錯体溶液が含浸された状態を示す。(f)は、第二加熱工程を示す。以下、各項工程について順を追って説明する。
(ペースト層を形成する工程)
 銀ペーストには、メジアン径が1μmとした銀系金属粉(第2の銀系金属粉2)とメジアン径が0.1μmとした銀系金属粉(第1の銀系金属粉3)の二種類の銀系金属粉と、溶液4(ビヒクル)を混合して作製した。溶液4(ビヒクル)は、結合剤にエチルセルロース、溶剤にα-テルピネオール、分散剤にステアリン酸を用いた。
 有機銀錯体溶液は、有機銀錯体にネオデカン酸銀、溶媒にブタノールを用いて、粘度を3mPa・sになるよう調整して作製した。
 そして、図3(a)に示すように、平面形状配線基板の導体層1表面に銀ペーストを、スキージを用いて膜厚を50μmとなるように塗布した。
(乾燥工程)
 次に、図3(a)の銀ペースト付きの導体層1を大気雰囲気で100℃に加熱された炉内へ5分間投入し、溶媒成分を乾燥させることにより、図3(b)に示すように銀ペーストからは溶液4が揮散し、第一の銀系金属粉3と、第二の銀系金属粉2が残った。
(第一加熱工程)
 続いて、還元性雰囲気で250℃に加熱された炉内へ60分間投入し、形状が不定形でそれぞれが連結した気孔を有する銀多孔体5を形成した(図3(c)参照)。
(含浸工程)
 さらに、図3(d)に示すように、半導体素子8を接合するスペーサ(ピン形状電極)を配線基板の導体層表面に治具を用いて載置した。続いて、配線基板に形成された銀多孔体5にスペーサ1kg/mmの圧力で押し付け、注射針で有機銀錯体溶液6を銀多孔体に滴下した(図3(e)参照)。
(第二加熱工程)
 最後に250℃に加熱された炉内へ60分間投入し、接合が完了した(図3(f)参照)。半導体素子8は、接合層7を介して導体層1と接合される。
 このような接合層を用いることによって例えば図4に示す半導体モジュールを得ることができる。本実施例では、一組の配線基板とそれらに挟まれる半導体素子8が接合層7,17によってくみあわせられ、半導体モジュールを構成している。配線基板は、基材9,19の両面に導体層1,11を備えて構成されている。
 得られた接合層の断面の走査電子顕微鏡写真を図1A、図1Bに示す。接合層内には、多数の独立気孔が形成されている。それぞれの気孔はほぼ球形であることが観察され、アスペクト比は2である。図1Aより観察される気孔の大きさは最大でも0.8μmである。気孔率は、3%である。
 本実施例で得られた接合層は、略球形の独立気孔が分散しているので、接合層を貫く電流、熱流に対して抵抗を小さくすることができ、更に気孔周辺に応力集中が起こりにくくなると考えられるので、高強度の接合層を得られたと推定される。
(比較例)
 次に、銀の微粒子と溶媒、有機バインダとを混合して得られる銀ペーストを配線基板の導体層に塗布し、加熱して得られた接合層について説明する。図2Aは、本実施例で得られた接合層の走査電子顕微鏡写真であり、図中スケールは10μmである。図2Bは、本実施例で得られた接合層の断面を部分的に拡大した走査電子顕微鏡写真であり、図中スケールは1μmである。
 銀ペーストは、0.002μm程度の銀の微粒子を使用したDOWAエレクトロニクス株式会社製ダイボンドである。この銀ペーストは、粒度分布に1つのピークを有する粒度分布シャープな微細な粒子を用いている。
 この銀ペーストを配線基板に塗布し、300℃1時間加熱することにより接合層が得られる。
 得られた接合層の断面の走査電子顕微鏡写真を図2A、図2Bに示す。接合層内には、多数の気孔が形成されている。
 それぞれの気孔はアスペクト比の高い歪な形状であることが観察され、アスペクト比は最大7である。図2Aより観察される気孔の大きさは最大で2μmである。気孔率は、約15%である。
 本比較例で得られた接合層は、歪な形状の気孔が分散しているので、接合層を貫く電流、熱流を気孔が遮る効果があると考えられる。このため、気孔がまた、気孔は歪な形状をしているので、気孔のエッジ部分に応力集中が起こりやすくなると考えられるので、内部に応力をためやすく、接合層の剥離、破断などが起こりやすいと考えられる。
 なお、本発明は上記の実施形態において示されたものに限定されるものではなく、明細書の記載、並びに周知の技術に基づいて、当業者が変更、応用することも本発明の予定するところであり、保護を求める範囲に含まれる。
 本出願は、2012年6月25日出願の日本特許出願、特願2012-141709に基づくものであり、その内容はここに参照として取り込まれる。
 本発明によれば、高強度の銀の接合層を有する接合基板が提供されるため、電子部品の接合部位に使用された場合、クラックの発生を抑え、電気抵抗、熱抵抗を小さくすることができるため、産業上広い分野において利用が期待される。
1,11:導体層
2   :第2の銀系金属粉
3   :第1の銀系金属粉
4   :溶液
5   :銀多孔体
6   :有機銀錯体溶液
7,17:接合層
8   :半導体素子(またはスペーサ)
9   :基材

Claims (11)

  1.  基材の表面に導体層を有する配線基板と、該導体層の表面に半導体素子を実装するための接合層を有する接合基板であって、
     前記接合層は、銀または銀合金からなり、内部に略球形の独立気孔が分散してなる、接合基板。
  2.  前記接合層と、前記導体層との間には、さらに銀または銀合金からなる緻密な下地層を有する、請求項1に記載の接合基板。
  3.  前記接合層は、銀からなる、請求項1又は2に記載の接合基板。
  4.  前記接合層に含まれる最大の独立気孔の直径は1000nm以下である、請求項1乃至3のいずれか一項に記載の接合基板。
  5.  前記接合層は、空隙率が1.0~10.0%である、請求項1乃至4のいずれか一項に記載の接合基板。
  6.  請求項1乃至5のいずれか一項に記載の接合基板と、前記接合層に実装された半導体素子とを含む半導体モジュール。
  7.  基材の表面に導体層を有する配線基板と、該導体層の表面に半導体素子を実装するための接合層を有する接合基板の製造方法であって、
     配線基板を準備する工程と
     粒度分布に2つのピークを持つ銀系金属粉と溶剤とからなるペーストを前記導体層表面に塗布しペースト層を形成する工程と、
     前記ペースト層の溶剤を乾燥させ配線基板に銀系金属粉の保持層を形成する乾燥工程と、
     前記保持層を有する配線基板を加熱し、保持層を構成する銀系金属粉どうしを接合させ、連続気孔が分散した銀多孔体層を形成する第一加熱工程と、
     有機銀錯体溶液を、前記銀多孔体層に含浸し、銀多孔体の有機銀錯体含浸層を形成する含浸工程と、
     前記銀多孔体の有機銀錯体含浸層を有する配線基板を加熱し、前記有機銀錯体溶液を還元し接合層を形成する第二加熱工程と、
     を含む接合基板の製造方法。
  8.  前記配線基板を準備する工程の次に、銀または銀合金からなる下地層を形成する工程を有する、請求項7に記載の接合基板の製造方法。
  9.  前記銀系金属粉は、銀からなる、請求項7又は8に記載の接合基板の製造方法。
  10.  前記第二加熱工程は、還元性ガス中で行われる、請求項7乃至9のいずれか一項に記載の接合基板の製造方法。
  11.  前記銀多孔体の有機銀錯体含浸層に、半導体素子を載置したのち、前記第二加熱工程で、該半導体素子を接合させることにより、請求項7乃至10のいずれか1項に記載の前記接合基板に前記半導体素子を実装して半導体モジュールを製造する半導体モジュールの製造方法。
PCT/JP2013/067251 2012-06-25 2013-06-24 接合基板及びその製造方法ならびに接合基板を用いた半導体モジュール及びその製造方法 WO2014002949A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014522614A JP6170045B2 (ja) 2012-06-25 2013-06-24 接合基板及びその製造方法ならびに接合基板を用いた半導体モジュール及びその製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-141709 2012-06-25
JP2012141709 2012-06-25

Publications (1)

Publication Number Publication Date
WO2014002949A1 true WO2014002949A1 (ja) 2014-01-03

Family

ID=49783095

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/067251 WO2014002949A1 (ja) 2012-06-25 2013-06-24 接合基板及びその製造方法ならびに接合基板を用いた半導体モジュール及びその製造方法

Country Status (2)

Country Link
JP (1) JP6170045B2 (ja)
WO (1) WO2014002949A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE112018001566T5 (de) 2017-03-24 2019-12-19 Mitsubishi Electric Corporation Halbleitereinheit und verfahren zur herstellung derselben
WO2020179206A1 (ja) * 2019-03-01 2020-09-10 株式会社ジャパンディスプレイ 表示装置
JP2021038427A (ja) * 2019-09-02 2021-03-11 株式会社大阪ソーダ 銀粒子の焼結体
CN113451247A (zh) * 2020-03-24 2021-09-28 株式会社东芝 半导体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010131669A (ja) * 2008-10-29 2010-06-17 Nippon Handa Kk 金属製部材用接合剤、金属製部材接合体の製造方法、金属製部材接合体および電気回路接続用バンプの製造方法
JP2011054382A (ja) * 2009-09-01 2011-03-17 Tohoku Univ 導電性膜の製造方法、及び、導電性膜
JP2011249257A (ja) * 2010-05-31 2011-12-08 Hitachi Ltd 焼結銀ペースト材料及び半導体チップ接合方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102812520B (zh) * 2010-03-18 2016-10-19 古河电气工业株式会社 导电性糊料和由该糊料得到的导电连接部件
JP4795483B1 (ja) * 2010-04-12 2011-10-19 ニホンハンダ株式会社 金属製部材接合体の製造方法および金属製部材接合体

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010131669A (ja) * 2008-10-29 2010-06-17 Nippon Handa Kk 金属製部材用接合剤、金属製部材接合体の製造方法、金属製部材接合体および電気回路接続用バンプの製造方法
JP2011054382A (ja) * 2009-09-01 2011-03-17 Tohoku Univ 導電性膜の製造方法、及び、導電性膜
JP2011249257A (ja) * 2010-05-31 2011-12-08 Hitachi Ltd 焼結銀ペースト材料及び半導体チップ接合方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE112018001566T5 (de) 2017-03-24 2019-12-19 Mitsubishi Electric Corporation Halbleitereinheit und verfahren zur herstellung derselben
US11569169B2 (en) 2017-03-24 2023-01-31 Mitsubishi Electric Corporation Semiconductor device comprising electronic components electrically joined to each other via metal nanoparticle sintered layer and method of manufacturing the same
WO2020179206A1 (ja) * 2019-03-01 2020-09-10 株式会社ジャパンディスプレイ 表示装置
US11810886B2 (en) 2019-03-01 2023-11-07 Japan Display Inc. Display device
JP2021038427A (ja) * 2019-09-02 2021-03-11 株式会社大阪ソーダ 銀粒子の焼結体
CN113451247A (zh) * 2020-03-24 2021-09-28 株式会社东芝 半导体装置
US12080680B2 (en) 2020-03-24 2024-09-03 Kabushiki Kaisba Toshiba Semiconductor device

Also Published As

Publication number Publication date
JP6170045B2 (ja) 2017-07-26
JPWO2014002949A1 (ja) 2016-05-30

Similar Documents

Publication Publication Date Title
JP5305148B2 (ja) 電子部品、それを用いた電子部品装置およびその製造方法
JP5664625B2 (ja) 半導体装置、セラミックス回路基板及び半導体装置の製造方法
JP6337909B2 (ja) 電子部品モジュールの製造方法
AU2017317329B2 (en) Metallic sintered bonding body and die bonding method
EP3217424B1 (en) Electroconductive assembly for electronic component, semiconductor device in which said assembly is used, and method for manufacturing electroconductive assembly
CN109648221A (zh) 一种钎焊电子浆料及其制备方法和应用
JP6309335B2 (ja) 配線基板および半導体装置
JP6617049B2 (ja) 導電性ペースト及び半導体装置
JP6170045B2 (ja) 接合基板及びその製造方法ならびに接合基板を用いた半導体モジュール及びその製造方法
JP6713120B1 (ja) 銅焼結基板ナノ銀含浸型接合シート、製法及び接合方法
JP2013041884A (ja) 半導体装置
WO2020215739A1 (zh) 一种纳米金属膜模块制备方法及其基板制备方法
Zhang et al. Effects of sintering pressure on the densification and mechanical properties of nanosilver double-side sintered power module
JP2015144264A (ja) パワーモジュール用基板、およびその製造方法、パワーモジュール
JP2024083369A (ja) 金属粒子フィルム、金属粒子フィルムの製造方法、及び、貫通電極を有する基体の製造方法
CN109075081B (zh) 半导体装置
CN108305838B (zh) 一种不含有机物的低温芯片贴装方法及芯片贴装结构
KR102380037B1 (ko) Ag 하지층이 형성된 파워 모듈용 기판 및 파워 모듈
KR20180073767A (ko) 고온용 접합 페이스트 및 인 시츄 미세 은 범프 형성을 이용한 접합 방법
TW201626511A (zh) 附有Ag基材層之功率模組用基板及功率模組
CN112563231A (zh) 填充式芯片互连结构和芯片互连结构的制备方法
JPWO2016121764A1 (ja) 金属粒子及び導電性材料の粒子を用いた導電性接合材料並びに導電性接合構造
JP2009253196A (ja) 配線基板の製造方法
CN111033703A (zh) 安装结构体以及纳米粒子安装材料
US20220045027A1 (en) Semiconductor device and method of manufacturing the same

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13810436

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014522614

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13810436

Country of ref document: EP

Kind code of ref document: A1