WO2014002333A1 - 固体撮像装置 - Google Patents

固体撮像装置 Download PDF

Info

Publication number
WO2014002333A1
WO2014002333A1 PCT/JP2013/001607 JP2013001607W WO2014002333A1 WO 2014002333 A1 WO2014002333 A1 WO 2014002333A1 JP 2013001607 W JP2013001607 W JP 2013001607W WO 2014002333 A1 WO2014002333 A1 WO 2014002333A1
Authority
WO
WIPO (PCT)
Prior art keywords
pixel
reset
imaging device
solid
state imaging
Prior art date
Application number
PCT/JP2013/001607
Other languages
English (en)
French (fr)
Inventor
春日 繁孝
基範 石井
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Priority to JP2014522371A priority Critical patent/JP6238082B2/ja
Priority to CN201380032839.7A priority patent/CN104412574B/zh
Publication of WO2014002333A1 publication Critical patent/WO2014002333A1/ja
Priority to US14/578,560 priority patent/US9319609B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/65Noise processing, e.g. detecting, correcting, reducing or removing noise applied to reset noise, e.g. KTC noise related to CMOS structures by techniques other than CDS
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers

Definitions

  • the present invention relates to a solid-state imaging device, and more particularly to a technology that achieves both improvement in image quality and reduction in frame rate by reducing noise in an image sensor that directly detects a potential from a photoelectric conversion unit such as a laminated film.
  • a stacked solid-state imaging device as in Patent Document 1 As a solid-state imaging device in which a photoelectric conversion unit is not provided on a semiconductor substrate, a stacked solid-state imaging device as in Patent Document 1 is known.
  • the stacked solid-state imaging device can achieve a large saturation signal amount because the light receiving area and capacitance of the photoelectric conversion unit can be increased even in a miniaturized pixel.
  • the kTC noise is reduced by a soft reset technique for slowly turning off the reset transistor described in Non-Patent Document 1 and a technique for connecting one feedback amplifier for each column described in Patent Document 2 and Non-Patent Document 2. It has been shown to be removable.
  • Non-Patent Document 1 that gently turns off the reset transistor in the pixel and the technology that connects one feedback amplifier per column
  • Patent Document 2 and Non-Patent Document 2 the reset time is Since kTC noise is reduced in proportion, it is necessary to increase the pixel readout time.
  • the pixel signal readout row and the electronic shutter row cannot be reset in parallel. Therefore, it is difficult to realize a high-speed frame rate necessary for continuous shooting of high pixels and moving image shooting.
  • an object of the present invention is to provide a solid-state imaging device that realizes a high-speed frame rate necessary for continuous shooting of high pixels and moving image shooting.
  • a solid-state imaging device includes a pixel portion in which a plurality of pixels are arranged in a matrix, and first and second pixels provided for each column of the pixel portion.
  • a first feedback amplifier having one reset drain line as an output line; and provided for each column of the pixel portion; the second column signal line as an input line; and the second reset drain line as an output line.
  • the pixel unit includes a first connection type pixel connected to the first feedback amplifier, and a second connection type pixel connected to the second feedback amplifier.
  • One of the source and the drain of the reset transistor is connected to the first reset drain line, and one of the source and the drain of the reset transistor formed in the second connection type pixel is the second reset transistor.
  • One of the source and drain of the amplification transistor connected to the drain line and formed in the first connection type pixel is connected to the first column signal line and formed in the second connection type pixel.
  • One of the source and the drain of the amplification transistor is connected to the second column signal line.
  • the solid-state imaging device According to the solid-state imaging device according to the present invention, it is possible to reduce noise in pixels and to perform continuous shooting and moving image shooting of high pixels at a high frame rate.
  • FIG. 1 is a diagram illustrating a circuit configuration of the stacked solid-state imaging device according to the first embodiment.
  • FIG. 2 is a diagram illustrating details of the pixel unit and its peripheral circuit configuration of the solid-state imaging device according to the first embodiment.
  • FIG. 3 is a pixel cross-sectional view of the solid-state imaging device according to the first embodiment.
  • FIG. 4 is a diagram illustrating an example of the details of the peripheral circuit configuration of the solid-state imaging device according to the first embodiment.
  • FIG. 5 is a graph showing the relationship between the taper time of the pixel soft reset signal and noise.
  • FIG. 6 is a schematic drive timing chart for explaining the operation of the solid-state imaging device according to the first embodiment.
  • FIG. 1 is a diagram illustrating a circuit configuration of the stacked solid-state imaging device according to the first embodiment.
  • FIG. 2 is a diagram illustrating details of the pixel unit and its peripheral circuit configuration of the solid-state imaging device according to the first embodiment.
  • FIG. 3 is a
  • FIG. 7 is a detailed drive timing chart for explaining the operation of the solid-state imaging device according to the first embodiment.
  • FIG. 8 is a driving timing chart for three rows for explaining the operation of the solid-state imaging device according to the first embodiment.
  • FIG. 9 is a diagram illustrating a circuit configuration of the pixel unit and the analog-digital converter of the solid-state imaging device according to the first embodiment.
  • FIG. 10 is a schematic drive timing chart for explaining the operation of the solid-state imaging device according to Embodiment 1 when the analog-digital converter is mounted.
  • FIG. 11 is a detailed drive timing chart when the solid-state imaging device according to Embodiment 1 is mounted with an analog-digital converter.
  • FIG. 12 is a diagram illustrating a circuit configuration of the stacked solid-state imaging device according to the second embodiment.
  • FIG. 13A is a diagram illustrating a configuration of a two-input feedback amplifier circuit of the solid-state imaging device according to the present disclosure.
  • FIG. 13B is a diagram illustrating a configuration of a one-input feedback amplifier circuit of the solid-state imaging device according to the present disclosure.
  • connection relationship between the components is exemplified for specifically explaining the present invention, and the connection relationship for realizing the function of the present invention is not limited to this.
  • source and drain of the FET are often the same in structure and function, and are often not clearly distinguished.
  • the side on which a signal is input is the drain and the side on which it is output for convenience. Is expressed as a source.
  • FIG. 1 is a diagram illustrating a circuit configuration of the stacked solid-state imaging device according to the first embodiment.
  • the solid-state imaging device that is, the sensor chip 52 includes a pixel reset signal line 7, a pixel selection signal line 8, a first column signal line 9, a second column signal line 60, 1 reset drain line 16, second reset drain line 61, first feedback amplifier 44, second feedback amplifier 64, CDS (Correlated Double Sampling) circuit 45, column selection transistor 27, column A scanning circuit (horizontal scanning unit) 29, a horizontal signal line 30, an output amplifier 31, a row scanning circuit (vertical scanning unit) 33, a multiplexer circuit (MUX) 41, a VOUT terminal 32, a pixel unit 43, A timing control circuit 50, a reference signal generator 51, and a storage diode initialization voltage generator 53 are provided.
  • the pixel unit 43 is selected by the row scanning circuit 33 and the multiplexer circuit 41.
  • the row scanning circuit 33 supplies various timing signals to the pixel unit 43 via the pixel reset signal line 7, the pixel selection signal line 8, and the like.
  • the pixel reset signal line 7 is a signal line that transmits a reset signal, and is provided for each row in order to reset the signal of the pixel in the corresponding row by the reset transistor 3.
  • the storage diode initialization voltage generator 53 supplies a reset potential to each reset drain line.
  • the multiplexer circuit 41 controls the output of the row selection signal 35 and the pixel reset control signal 36 output from the timing control circuit 50 to the pixel unit 43.
  • the multiplexer circuit 41 is provided between the timing control circuit 50 and the pixel unit 43, selectively supplies the pixel reset control signal 36 to the pixel reset signal line 7 corresponding to a predetermined row, and supplies the row selection signal 35 to the predetermined row. Are selectively supplied to the pixel selection signal line 8 corresponding to.
  • the timing control circuit 50 supplies the vertical scanning signal 40 to the row scanning circuit 33, supplies the row selection signal 35 and the pixel reset control signal 36 to the multiplexer circuit 41, and supplies the horizontal scanning signal 39 to the column scanning circuit 29.
  • the column scanning circuit 29 supplies the column selection signal 28 to the column selection transistor 27 to sequentially read out the signal of the pixel unit 43 to the horizontal signal line 30.
  • the output amplifier 31 amplifies the signal transmitted through the horizontal signal line 30 and outputs the amplified signal to the VOUT terminal 32.
  • the first feedback amplifier 44 has an input terminal connected to the first column signal line 9 and the reference signal line 13, an output terminal connected to the first reset drain line 16, and an inverted and amplified signal with respect to the input signal. Is output.
  • the second feedback amplifier 64 has an input terminal connected to the second column signal line 60 and the reference signal line 13, an output terminal connected to the second reset drain line 61, and an inverted and amplified signal with respect to the input signal. Is output.
  • the reference signal generator 51 generates reference signals for comparison with input signals from the first column signal line 9 and the second column signal line 60 in the feedback amplifiers 44 and 64, respectively. Through the feedback amplifiers 44 and 64.
  • FIG. 2 is a diagram showing details of the pixel unit and its peripheral circuit configuration of the solid-state imaging device according to the first embodiment.
  • FIG. 2 is a diagram showing details of the pixel unit and its peripheral circuit configuration of the solid-state imaging device according to the first embodiment.
  • only “2 rows and 2 columns” are shown from the pixel portion 43 in order to show the circuit of the pixel portion 43 in FIG. 1 in detail, but the number of rows and the number of columns of the pixel portion 43 are arbitrarily set. May be.
  • the pixel portion 43 a plurality of pixels are arranged in a matrix on a semiconductor substrate, and a first column signal line 9 and a second column signal line 60 are provided for each column.
  • the pixel unit 43 includes a first connection type pixel 42 connected to the first feedback amplifier 44 and a second connection type pixel 70 connected to the second feedback amplifier 64.
  • the pixels 42 are arranged in k rows that are readout rows, and the pixels 70 are arranged in m rows that are electronic shutter rows.
  • Each of the pixel 42 and the pixel 70 includes a photoelectric conversion unit 1 that converts light into signal charges, a storage unit 2 that stores signal charges, and a gate that is connected to the storage unit 2. It has an amplifying transistor 4 that outputs a corresponding voltage signal, and a selection transistor 5.
  • the drain of the reset transistor 3 is connected to the reset drain line.
  • the source of the reset transistor 3 is connected to the storage unit 2.
  • the source of the selection transistor 5 is connected to the column signal line.
  • the drain of the selection transistor 5 is connected to the source of the amplification transistor 4.
  • the selection transistor 5 is inserted between the source of the amplification transistor 4 and the column signal line, but may be inserted between the drain of the amplification transistor 4 and the power supply line 6.
  • FIG. 3 is a pixel cross-sectional view of the solid-state imaging device according to the first embodiment.
  • An amplification transistor 4, a selection transistor 5, and a reset transistor 3 are formed on a semiconductor substrate 71 made of silicon.
  • the amplification transistor 4 includes a gate electrode 72, a diffusion layer 73 that is one of a source and a drain, and a diffusion layer 74 that is the other of the source and the drain.
  • the selection transistor 5 includes a gate electrode 75, a diffusion layer 74 that is one of a source and a drain, and a diffusion layer 76 that is the other of the source and the drain.
  • the amplification transistor 4 and the selection transistor 5 share the diffusion layer 74.
  • the reset transistor 3 includes a gate electrode 77, a diffusion layer 78 that is one of a source and a drain, and a diffusion layer 79 that is the other of the source and the drain.
  • the diffusion layer 73 and the diffusion layer 78 are separated by the element isolation region 80.
  • the photoelectric conversion unit 1 is formed on the insulating film 84.
  • the photoelectric conversion unit 1 includes a photoelectric conversion film 81 made of an organic material or amorphous silicon formed above the semiconductor substrate 71, a pixel electrode 82 formed on the surface of the photoelectric conversion film 81 on the semiconductor substrate 71 side, And a transparent electrode 83 formed on the surface of the conversion film 81 opposite to the pixel electrode 82.
  • the pixel electrode 82 is connected to the gate electrode 72 of the amplification transistor 4 and the diffusion layer 78 of the reset transistor 3 through a contact 85.
  • the diffusion layer 78 connected to the pixel electrode 82 functions as the storage unit 2.
  • FIG. 4 is a diagram illustrating an example of the details of the peripheral circuit configuration of the solid-state imaging device according to the first embodiment.
  • the CDS circuit 45 according to the first embodiment includes the column signal selected by either the first column signal line 9 or the second column signal line 60 and the column signal line switching control signal 65. Connect to the line.
  • the potential difference at any two different timings in the corresponding column signal line, that is, the potential during the reset operation (the potential of the column signal line when the reset transistor 3 is on) and the potential during the signal output operation (the reset transistor 3 A signal corresponding to the difference from the potential of the column signal line when it is off is output from the CDS output node 26.
  • the CDS circuit 45 includes capacitors 19 and 25, a sample transistor 20 whose on / off is controlled by the sample transistor control signal 21, and a clamp transistor whose on / off is controlled by the clamp transistor control signal 23 and connected to the clamp signal line 24. 22.
  • the load transistors 10a and 10b are controlled to be turned on / off by the pixel load transistor control line 11.
  • the first column signal line 9 is connected to the load transistor 10a, and the second column signal line 60 is connected to the load transistor 10b.
  • the reference signal generator 51 also has a function of supplying a pixel load transistor control signal LG to the pixel load transistor control line 11 and a clamp signal NCDC to the clamp signal line 24, respectively.
  • the photoelectric conversion unit 1 Light is converted into an electric signal S by the photoelectric conversion unit 1 and stored in the storage unit 2.
  • the selection transistor 5 when the selection transistor 5 is turned on, the electric signal S is impedance-converted by the source follower circuit formed by the amplification transistor 4 and the load transistor 10a or 10b, and is supplied to the CDS circuit via the first column signal line 9. 45.
  • the electric signal S is once sampled and held.
  • the pixel reset control signal 36 is input to the pixel reset signal line 7 in the pixel, and the electric signal S stored in the storage unit 2 is reset.
  • the pixel reset control signal 36 is applied as a steep rectangular wave, kTC noise caused by thermal noise is superimposed on the storage unit 2.
  • the storage unit 2 should be reset to a constant value at the signal level of the reset drain line by the pixel reset control signal 36, but becomes a signal further superimposed with kTC noise, and this is recognized as an image as random noise.
  • the electrical signal of the storage unit 2 at this time is N
  • the electrical signal N is connected to the CDS circuit 45 through the same path as the previous electrical signal S while random noise is placed on the electrical signal N. Is done.
  • the CDS circuit 45 performs an operation for differentiating the electric signal S and the electric signal N, and outputs them to the CDS output node 26 to be handled as the pixel signal P.
  • the pixel signal N including kTC noise is not input to the reset drain line but is input to the feedback amplifier, the inverted amplified signal is output, and the kTC noise is reduced by returning the signal to the storage unit 2 again. Perform the action to cancel. Further, by performing a soft reset operation on the pixel reset control signal 36 of the pixel reset signal line 7 with a waveform having a gentle slope instead of a steep rectangular wave, the generation amount of kTC noise itself is suppressed.
  • FIG. 5 is a graph showing the relationship between the taper time of the pixel soft reset signal and noise. As shown in FIG. 5, the waveform of the pixel reset control signal 36 called “soft reset” becomes a taper waveform having a longer period, so that the noise reduction effect becomes larger.
  • FIG. 6 is a schematic drive timing chart for explaining the operation of the solid-state imaging device according to Embodiment 1 of the present invention.
  • the pixels in the k rows are connected to the first column signal line 9, the first reset drain line 16, and the first feedback amplifier 44.
  • the pixels in the m rows are connected to the second column signal line 60, the second reset drain line 61, and the second feedback amplifier 64. Therefore, the first feedback amplifier 44 and the second feedback amplifier 64 can operate in parallel, and the k and m rows can be reset simultaneously. With this configuration, the pixel readout period can be shortened.
  • FIG. 7 is a detailed drive timing chart for explaining the operation of the solid-state imaging device according to the first embodiment.
  • the photoelectric conversion unit 1 that is a laminated film
  • the electrical signal S is stored in the storage unit 2
  • the potential of the storage unit 2 increases with time.
  • the potentials of the pixel selection signal lines 8 of the pixel signal readout row k row and the electronic shutter row m row are changed from low level to high level, and the selection transistor 5 is turned on.
  • the electric signal S is impedance-converted by the source follower circuit formed by the amplification transistor 4 and the load transistor 10a or 10b.
  • the signal is input to the CDS circuit 45 via the first column signal line 9.
  • the sample transistor control signal 21 and the clamp transistor control signal 23 are changed from low level to high level, and the electric signal S is once sampled and held by the CDS circuit 45.
  • the reset drain line reset transistor control signal 18 is changed from the low level to the high level, and the first reset drain line 16 and the second reset drain line 61 are once set to the storage unit initialization voltage INIT. .
  • the potentials of the pixel reset signal lines 7 in the k and m rows are changed from the low level to the high level. That is, the reset transistor 3 formed in the first connection type pixel 42 and the reset transistor 3 formed in the second connection type pixel 70 are simultaneously turned on.
  • the potentials of the pixel reset signal lines 7 in the k and m rows are gradually lowered to a low level in a tapered shape.
  • the reset transistor 3 When the reset transistor 3 is turned on, the electric signal S stored in the storage unit 2 is set to the storage unit initialization voltage INIT, and the potential of the storage unit 2 drops.
  • the signal inverted and amplified by the first feedback amplifier 44 returns to the storage unit 2 of the pixels 42 in the k rows and functions to cancel noise.
  • the signal inverted and amplified by the second feedback amplifier 64 returns to the accumulating unit 2 of the m rows of pixels 70 to cancel the noise.
  • the reset transistor 3 is gradually turned OFF, and a soft reset is established.
  • the electric signal N of the storage unit 2 in k rows after reset is input to the CDS circuit 45 via the first column signal line 9.
  • the k rows of electric signals S and N are differentiated, and the difference is output to the CDS output node 26 and treated as the pixel signal P.
  • the potentials of the pixel selection signal lines 8 and the pixel load transistor control lines 11 in the k and m rows are set to a low level. Further, the sample transistor control signal 21 is set to a low level. As a result, the pixel signal P is accumulated in the capacitor 25.
  • the column selection transistor 27 is turned on by the column selection signal 28 from the column scanning circuit 29, whereby the pixel signal P of the previous k rows is read out to the horizontal signal line 30 and amplified by the output amplifier 31. Externally output from the VOUT terminal 32.
  • FIG. 8 is a driving timing chart for three rows for explaining the operation of the solid-state imaging device according to the first embodiment.
  • the timing chart of FIG. 7 is a representation of the timing chart of FIG. 7 for three lines, representing signal readout from k rows to (k + 2) rows and electronic shutters from m rows to (m + 2) rows. .
  • k Since the row signal readout and the m-row electronic shutter can be reset in parallel, the pixel readout period is halved. Therefore, it is easy to realize a high-speed frame rate necessary for continuous shooting of high pixels and moving image shooting.
  • FIG. 9 is a diagram illustrating a circuit configuration of the pixel unit and the analog-digital converter of the solid-state imaging device according to the first embodiment.
  • FIG. 10 is a schematic drive timing chart for explaining the operation when the analog-to-digital converter is mounted on the stacked solid-state imaging device according to the first embodiment.
  • FIG. 9 shows a solid-state imaging device including an analog-digital converter 90 connected to the first column signal line 9 and the second column signal line 60 for each column.
  • FIG. 11 is a detailed drive timing chart when the solid-state imaging device according to Embodiment 1 is mounted with an analog-digital converter.
  • the timing chart of FIG. 10 is a representation of the timing chart of FIG. 10 for four lines, representing signal readout from k lines to (k + 3) lines and electronic shutters from m lines to (m + 3) lines. .
  • the digital signal output is not interrupted even when the pixel readout period is continuously driven. Therefore, it is possible to realize a high-speed frame rate necessary for continuous shooting of high pixels and moving image shooting.
  • a solid-state imaging device provided with only one feedback amplifier for each column, for example, when resetting k rows, m row reset and AD conversion cannot be performed, so that digital signal output is interrupted.
  • FIG. 12 is a diagram illustrating a circuit configuration of the stacked solid-state imaging device according to the second embodiment.
  • the solid-state imaging device shown in the figure is different from the solid-state imaging device according to the first embodiment shown in FIG. 1 in that the feedback amplifiers are arranged in a distributed manner above and below the pixel unit 43. That is, when the pixel unit 43 is configured by n rows (n is an integer equal to or greater than 2), the second feedback amplifier 64 is disposed at the top of the first row of the matrix formed by a plurality of pixels in plan view.
  • the first feedback amplifier 44 is arranged at the bottom of the nth row of the matrix.
  • “plan view” refers to viewing from the normal direction of the light receiving surface of the photoelectric conversion unit 1, that is, viewing the solid-state imaging device from above.
  • the wiring connecting the pixel 42 and the pixel 70 to the first feedback amplifier 44 and the second feedback amplifier 64 is divided vertically, the first column signal line 9 and the second column signal line are separated.
  • the first reset drain line 16 and the second reset drain line 61 can be divided in the upper and lower parts of the pixel portion and laid out. Therefore, the wiring restrictions of the column circuit layout are relaxed, which is advantageous when miniaturization is performed.
  • the pixel portion can be arranged at the center of the sensor chip 52, there is an advantage that the position of the lens can be easily adjusted when the image sensor is mounted on a camera system, particularly a small component such as a camera module.
  • first feedback amplifier 44 and the second feedback amplifier 64 may be either a two-input type or a one-input type.
  • FIG. 13A is a diagram illustrating a configuration of a two-input feedback amplifier circuit of the solid-state imaging device according to the present disclosure.
  • FIG. 13B is a diagram illustrating a configuration of a one-input feedback amplifier circuit of the solid-state imaging device according to the present disclosure.
  • a two-input feedback amplifier generally requires a differential amplifier and an output buffer, and requires at least nine transistor elements in the circuit.
  • the transistor elements can be realized by at least three elements, which is particularly advantageous at the time of miniaturization layout.
  • the solid-state imaging device according to Embodiments 1 and 2 of the present invention is used, it is possible to provide a camera system that realizes high image quality and a high-speed frame rate.
  • Embodiments 1 and 2 Although the solid-state imaging device of the present invention has been described based on Embodiments 1 and 2, the present invention is not limited to Embodiments 1 and 2.
  • the present invention includes various modifications made by those skilled in the art without departing from the scope of the present invention.
  • the constituent elements in the plurality of embodiments may be arbitrarily combined without departing from the spirit of the invention.
  • the solid-state imaging device is typically realized as an LSI that is an integrated circuit. These may be individually made into one chip, or may be made into one chip so as to include a part or all of them.
  • circuits are not limited to LSI, and may be realized by a dedicated circuit or a general-purpose processor.
  • An FPGA Field Programmable Gate Array
  • reconfigurable processor that can reconfigure the connection and setting of circuit cells inside the LSI may be used.
  • MOS transistors In the above description, an example using MOS transistors is shown, but other transistors may be used.
  • the solid-state imaging device according to the present invention is effective for application to a small, thin, high-sensitivity image pickup device or the like.

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

 センサチップ(52)が備える画素部(43)は、第1の列信号線(9)から入力され第1のリセットドレイン線(16)へ出力する第1のフィードバックアンプ(44)に接続された画素(42)と、第2の列信号線(60)から入力され第2のリセットドレイン線(61)へ出力する第2のフィードバックアンプ(64)に接続された画素(70)とを含み、画素(42)のリセットトランジスタ(3)のドレインは第1のリセットドレイン線(16)と接続され、画素(70)のリセットトランジスタ(3)のドレインは第2のリセットドレイン線(61)と接続され、画素(42)の増幅トランジスタ(4)のソースは第1の列信号線(9)と接続され、画素(70)の増幅トランジスタ(4)のソースは第2の列信号線(60)と接続される。

Description

固体撮像装置
 本発明は、固体撮像装置に関し、特に積層膜などの光電変換部から直接電位を検出するイメージセンサのノイズ低減による画質向上とフレームレート高速化とを両立させる技術に関する。
 光電変換部を半導体基板に設けない固体撮像装置として、特許文献1のような積層型の固体撮像装置が知られている。積層型の固体撮像装置は、微細化された画素においても光電変換部の受光面積および容量を大きくとることが出来るため、大きな飽和信号量を実現することが出来る。
 また、固体撮像装置では、フレーム毎に画素の信号電荷をリセットする必要がある。その際にリセットパルスのオフ時のパルス形状が急峻である場合、チャネル上の電荷がリセットトランジスタのソースおよびドレインのいずれに移動するかはランダムに決まり、それが大きなランダムノイズとなって現れる。すなわち画素内のリセットトランジスタの熱ノイズに起因するkTCノイズが発生し、画質が劣化するという問題を有している。
 そこで、非特許文献1に記載されたリセットトランジスタを緩やかにオフするソフトリセット技術や、特許文献2および非特許文献2に記載された列毎にフィードバックアンプを1つ接続する技術によって、kTCノイズが除去可能であることが示されている。
特開昭55-120182号公報 特開平10―281870号公報
International Solid-State Circuits Conference 2005,19.7 International Electron Devices  Meeting 2002,32.5
 しかしながら、上記画素内のリセットトランジスタを緩やかにオフするソフトリセット(非特許文献1)や列毎にフィードバックアンプを1つ接続する(特許文献2および非特許文献2)技術においては、そのリセット時間に比例してkTCノイズが低減していくため、画素の読み出し時間を長く取る必要がある。また、フィードバックアンプが1つの場合、画素信号読み出し行と電子シャッター行とを並列してリセットを行うことが出来ない。そのため、高画素の連続撮影や動画撮影に必要な高速フレームレートの実現が困難である。
 このような課題に鑑み、本発明は、高画素の連続撮影や動画撮影に必要な高速フレームレートを実現する固体撮像装置を提供することを目的とする。
 上記目的を達成するために、本発明の一形態に係る固体撮像装置は、複数の画素が行列状に配置された画素部と、前記画素部の列毎に設けられた第1および第2の列信号線と、前記画素部の列毎に設けられた第1および第2のリセットドレイン線と、前記画素部の列毎に設けられ、前記第1の列信号線を入力線とし、前記第1のリセットドレイン線を出力線とする第1のフィードバックアンプと、前記画素部の列毎に設けられ、前記第2の列信号線を入力線とし、前記第2のリセットドレイン線を出力線とする第2のフィードバックアンプとを備え、前記画素部は、前記第1のフィードバックアンプに接続された第1接続型の画素と、前記第2のフィードバックアンプに接続された第2接続型の画素とを含み、前記第1接続型の画素内に形成されたリセットトランジスタのソースおよびドレインの一方は、前記第1のリセットドレイン線と接続され、前記第2接続型の画素内に形成されたリセットトランジスタのソースおよびドレインの一方は、前記第2のリセットドレイン線と接続され、前記第1接続型の画素内に形成された増幅トランジスタのソースおよびドレインの一方は、前記第1の列信号線と接続され、前記第2接続型の画素内に形成された増幅トランジスタのソースおよびドレインの一方は、前記第2の列信号線と接続されることを特徴とする。
 本発明に係る固体撮像装置によれば、画素におけるノイズを低減し、高速フレームレートにより高画素の連続撮影や動画撮影が可能となる。
図1は、実施の形態1に係る積層型の固体撮像装置の回路構成を示す図である。 図2は、実施の形態1に係る固体撮像装置の画素部およびその周辺回路構成の詳細を示す図である。 図3は、実施の形態1に係る固体撮像装置の画素断面図である。 図4は、実施の形態1に係る固体撮像装置の周辺回路構成の詳細の一例を示す図である。 図5は、画素ソフトリセット信号のテーパー時間とノイズとの関係を表すグラフである。 図6は、実施の形態1に係る固体撮像装置の動作を説明する概略駆動タイミングチャートである。 図7は、実施の形態1に係る固体撮像装置の動作を説明する詳細駆動タイミングチャートである。 図8は、実施の形態1に係る固体撮像装置の動作を説明する3行分の駆動タイミングチャートである。 図9は、実施の形態1に係る固体撮像装置の画素部およびアナログデジタル変換器の回路構成を示す図である。 図10は、実施の形態1に係る固体撮像装置のアナログデジタル変換器搭載時の動作を説明する概要駆動タイミングチャートである。 図11は、実施の形態1に係る固体撮像装置のアナログデジタル変換器搭載時の詳細駆動タイミングチャートである。 図12は、実施の形態2に係る積層型の固体撮像装置の回路構成を示す図である。 図13Aは、本開示の固体撮像装置の2入力型フィードバックアンプ回路の構成を示す図である。 図13Bは、本開示の固体撮像装置の1入力型フィードバックアンプ回路の構成を示す図である。
 以下、本実施の形態における固体撮像装置およびカメラシステムについて、図面を参照しながら説明する。
 なお、図面において、実質的に同一の構成、動作、および効果を表す要素については、同一の符号を付す場合がある。さらに、構成要素間の接続関係は、本発明を具体的に説明するために例示するものであり、本発明の機能を実現する接続関係はこれに限定されない。さらにまた、FETのソースおよびドレインは同一の構造および機能である場合が殆どであり、明確に区別されないことも多いが、以下の説明では便宜上、信号が入力される側をドレイン、出力される側をソースと表記する。
 (実施の形態1)
 以下、実施の形態1を、図面を参照しながら説明する。
 図1は、実施の形態1に係る積層型の固体撮像装置の回路構成を示す図である。同図に示すように、固体撮像装置、つまりセンサチップ52は、画素リセット信号線7と、画素選択信号線8と、第1の列信号線9と、第2の列信号線60と、第1のリセットドレイン線16と、第2のリセットドレイン線61と、第1のフィードバックアンプ44と、第2のフィードバックアンプ64と、CDS(Correlated Double Sampling)回路45と、列選択トランジスタ27と、列走査回路(水平走査部)29と、水平信号線30と、出力アンプ31と、行走査回路(垂直走査部)33と、マルチプレクサ回路(MUX)41と、VOUT端子32と、画素部43と、タイミング制御回路50と、基準信号発生器51と、蓄積ダイオード初期化電圧発生器53とを備える。
 センサチップ52内において、画素部43は行走査回路33およびマルチプレクサ回路41によって選択される。
 行走査回路33は、画素リセット信号線7および画素選択信号線8等を介して画素部43に種々のタイミング信号を供給する。画素リセット信号線7は、リセット信号を伝達する信号線であり、対応する行の画素の信号をリセットトランジスタ3によりリセットするため行ごとに設けられている。蓄積ダイオード初期化電圧発生器53は、各リセットドレイン線にリセット電位を供給する。
 マルチプレクサ回路41は、タイミング制御回路50から出力される行選択信号35および画素リセット制御信号36の画素部43への出力を制御する。マルチプレクサ回路41は、タイミング制御回路50と画素部43との間に設けられ、画素リセット制御信号36を所定行に対応する画素リセット信号線7に選択的に供給し、行選択信号35を所定行に対応する画素選択信号線8に選択的に供給する。
 タイミング制御回路50は、行走査回路33に垂直走査信号40を供給し、マルチプレクサ回路41に行選択信号35および画素リセット制御信号36を供給し、列走査回路29に水平走査信号39を供給する。
 列走査回路29は、列選択トランジスタ27に列選択信号28を供給することにより、画素部43の信号を順次水平信号線30へ読み出させる。出力アンプ31は、水平信号線30を介して伝達された信号を増幅してVOUT端子32に出力する。
 第1のフィードバックアンプ44は、入力端子が第1の列信号線9および基準信号線13に接続され、出力端子が第1のリセットドレイン線16に接続され、入力信号に対して反転増幅した信号を出力する。第2のフィードバックアンプ64は、入力端子が第2の列信号線60および基準信号線13に接続され、出力端子が第2のリセットドレイン線61に接続され、入力信号に対して反転増幅した信号を出力する。
 基準信号発生器51は、フィードバックアンプ44および64において、それぞれ第1の列信号線9および第2の列信号線60からの入力信号と比較するための基準信号を生成し、基準信号線13を介してフィードバックアンプ44および64に入力する回路である。
 図2は、実施の形態1に係る固体撮像装置の画素部およびその周辺回路構成の詳細を示す図である。同図には、図1の画素部43の回路を詳しく示すため、画素部43から「2行2列」分だけが記載されているが、画素部43の行数および列数は任意に設定されてよい。画素部43では、複数の画素が半導体基板上に行列状に配置され、列毎に第1の列信号線9および第2の列信号線60が設けられている。
 画素部43は、第1のフィードバックアンプ44に接続する第1接続型の画素42と、第2のフィードバックアンプ64に接続する第2接続型の画素70とを含む。画素42は読み出し行であるk行に、画素70は電子シャッター行であるm行に配置されている。
 画素42および画素70は、それぞれ、光を信号電荷に変換する光電変換部1と、信号電荷を蓄積する蓄積部2と、ゲートが蓄積部2に接続され、蓄積部2に蓄積された電荷に応じた電圧信号を出力する増幅トランジスタ4と、選択トランジスタ5とを有している。
 各画素において、リセットトランジスタ3のドレインは、リセットドレイン線に接続されている。リセットトランジスタ3のソースは、蓄積部2に接続されている。選択トランジスタ5のソースは、列信号線に接続されている。選択トランジスタ5のドレインは、増幅トランジスタ4のソースと接続されている。図2では、選択トランジスタ5は、増幅トランジスタ4のソースと列信号線との間に挿入されているが、増幅トランジスタ4のドレインと電源線6との間に挿入されていてもよい。
 図3は、実施の形態1に係る固体撮像装置の画素断面図である。シリコンからなる半導体基板71に増幅トランジスタ4、選択トランジスタ5およびリセットトランジスタ3が形成されている。増幅トランジスタ4は、ゲート電極72と、ソースおよびドレインの一方である拡散層73と、ソースおよびドレインの他方である拡散層74とを有している。選択トランジスタ5はゲート電極75と、ソースおよびドレインの一方である拡散層74と、ソースおよびドレインの他方である拡散層76とを有している。増幅トランジスタ4と選択トランジスタ5とは、拡散層74を共有している。リセットトランジスタ3は、ゲート電極77と、ソースおよびドレインの一方である拡散層78と、ソースおよびドレインの他方である拡散層79とを有している。拡散層73と拡散層78とは素子分離領域80により分離されている。
 半導体基板71の上には、各トランジスタを覆うように絶縁膜84が形成されている。絶縁膜84の上には光電変換部1が形成されている。光電変換部1は、半導体基板71の上方に形成された有機材料またはアモルファスシリコン等からなる光電変換膜81と、光電変換膜81の半導体基板71側の面に形成された画素電極82と、光電変換膜81の画素電極82と反対側の面に形成された透明電極83とを有する。
 画素電極82は、コンタクト85を介して増幅トランジスタ4のゲート電極72およびリセットトランジスタ3の拡散層78と接続されている。画素電極82と接続された拡散層78は、蓄積部2として機能する。
 次に、実施の形態1に係る周辺回路の詳細な構成を説明する。
 図4は、実施の形態1に係る固体撮像装置の周辺回路構成の詳細の一例を示す図である。同図に示すように、実施の形態1に係るCDS回路45は、第1の列信号線9および第2の列信号線60のいずれかと、列信号線切替制御信号65で選択された列信号線と接続する。対応する列信号線における任意の異なる二つのタイミングにおける電位差、つまりリセット動作時の電位(リセットトランジスタ3がオンしている時の列信号線の電位)と信号出力動作時の電位(リセットトランジスタ3がオフしている時の列信号線の電位)との差に応じた信号をCDS出力ノード26から出力する。
 また、CDS回路45は、コンデンサ19および25と、サンプルトランジスタ制御信号21でオンオフが制御されるサンプルトランジスタ20と、クランプトランジスタ制御信号23でオンオフが制御され、クランプ信号線24と接続されたクランプトランジスタ22とを有する。
 負荷トランジスタ10aおよび10bは、画素負荷トランジスタ制御線11でオンオフが制御される。第1の列信号線9は負荷トランジスタ10aに、第2の列信号線60は、負荷トランジスタ10bに接続される。
 基準信号発生器51は、画素負荷トランジスタ制御線11に画素負荷トランジスタ制御信号LGを、クランプ信号線24にクランプ信号NCDCをそれぞれ供給する機能も備える。
 上記回路構成において、kTCノイズが発生する原因と抑圧する原理について概要を述べる。
 光電変換部1により光が電気信号Sに変換されて、蓄積部2で蓄えられる。ここで選択トランジスタ5をオンにすると、この電気信号Sは、増幅トランジスタ4および負荷トランジスタ10aまたは10bにより形成されるソースフォロア回路でインピーダンス変換され、第1の列信号線9を介して、CDS回路45に入力される。そして電気信号Sは一旦サンプルホールドされる。
 次に、画素内の画素リセット信号線7に画素リセット制御信号36を入力して、蓄積部2で蓄えられた電気信号Sをリセットする。この際に、画素リセット制御信号36を急峻な矩形波で印加した場合には、蓄積部2に熱ノイズに起因するkTCノイズが重畳する。
 すなわち蓄積部2は、画素リセット制御信号36によってリセットドレイン線の信号レベルで一定値にリセットされるべきところが、さらにkTCノイズが重畳した信号になり、これがランダムノイズとして画像で認識される。
 このときの蓄積部2の電気信号をNとすると、電気信号Nにはランダムノイズが載ったまま、先の電気信号Sと同じ経路でCDS回路45に接続され、ここで電気信号Nはサンプルホールドされる。この時、CDS回路45では、電気信号Sと電気信号Nとを差分する動作を行い、CDS出力ノード26に出力して画素信号Pとして扱われる。
 先にも述べたが、この画素信号Pにはランダムノイズ成分が残っている。そして列走査回路29からの列選択信号28が列選択トランジスタ27をオンすることで、画素信号Pは水平信号線30に読み出されて、出力アンプ31で増幅後にVOUT端子32から外部出力される。
 このままでは画質が悪いため、リセットドレイン線に一定電圧ではなく、kTCノイズを含んだ画素信号Nをフィードバックアンプに入力し、反転増幅した信号を出力し、再び蓄積部2に戻すことでkTCノイズを打ち消す動作を行う。さらに画素リセット信号線7の画素リセット制御信号36を急峻な矩形波ではなく、緩やかな傾きをもった波形でソフトリセット動作を行うことで、kTCノイズの発生量そのものを抑圧する。
 図5は、画素ソフトリセット信号のテーパー時間とノイズとの関係を表すグラフである。上記ソフトリセットと呼んだ画素リセット制御信号36の波形は、図5に示すように期間の長いテーパー波形にするほどノイズ低減効果が大きくなる。
 図6は、本発明の実施の形態1に係る固体撮像装置の動作を説明する概略駆動タイミングチャートである。同図において、読み出し行をk行、電子シャッター行をm行とした時、k行の画素は第1の列信号線9と第1のリセットドレイン線16と第1のフィードバックアンプ44とに、また、m行の画素は第2の列信号線60と第2のリセットドレイン線61と第2のフィードバックアンプ64とに接続している。よって、第1のフィードバックアンプ44と第2のフィードバックアンプ64とが並列動作することが可能となり、k行およびm行のリセットが同時にできる。この構成により、画素読み出し期間を短くすることができる。
 これに対し、列毎にフィードバックアンプを1つだけ備える固体撮像装置では、kTCノイズの除去は出来るが、k行とm行のリセットを同時に行うことが出来ないため並列動作が出来ず、読み出し期間の短縮が難しい。
 図7は、実施の形態1に係る固体撮像装置の動作を説明する詳細駆動タイミングチャートである。同図において、積層膜である光電変換部1により光が電気信号Sに変換されて、電気信号Sは蓄積部2で蓄えられるが、光が正の電気信号Sに変換される場合を想定しているので、蓄積部2の電位は時間経過とともに上昇している。
 まず、時刻T1において、画素信号読み出し行であるk行と電子シャッター行であるm行の画素選択信号線8の電位をローレベルからハイレベルとし、選択トランジスタ5をオンにする。
 同じく時刻T1において、画素負荷トランジスタ制御線11の電位をローレベルから上昇させることにより、この電気信号Sは、増幅トランジスタ4と負荷トランジスタ10aまたは10bとにより形成されるソースフォロア回路でインピーダンス変換され、第1の列信号線9を介して、CDS回路45に入力される。
 同じく時刻T1において、サンプルトランジスタ制御信号21およびクランプトランジスタ制御信号23をローレベルからハイレベルとし、CDS回路45で電気信号Sは一旦サンプルホールドされる。
 次に、時刻T2において、リセットドレイン線リセットトランジスタ制御信号18をローレベルからハイレベルとし、第1のリセットドレイン線16と第2のリセットドレイン線61を一旦、蓄積部初期化電圧INITに設定する。
 次に、時刻T3にて、リセットドレイン線リセットトランジスタ制御信号18およびクランプトランジスタ制御信号23をハイレベルからローレベルとする。
 次に、時刻T4において、k行およびm行の画素リセット信号線7の電位をローレベルからハイレベルとする。つまり、第1接続型の画素42内に形成されたリセットトランジスタ3と、第2接続型の画素70内に形成されたリセットトランジスタ3とを同時にオンする。
 その後、kTCノイズ抑圧のため、k行およびm行の画素リセット信号線7の電位をテーパー状に徐々にローレベルに下げていく。リセットトランジスタ3がオンすると、先ほど蓄積部2で蓄えられた電気信号Sが蓄積部初期化電圧INITに設定され、蓄積部2の電位が降下する。
 この時、第1のフィードバックアンプ44で反転増幅された信号がk行の画素42の蓄積部2に戻ってきて、ノイズを打ち消す働きをしている。同じく第2のフィードバックアンプ64で反転増幅された信号がm行の画素70の蓄積部2に戻ってきて、ノイズを打ち消す働きをしている。
 次に、時刻T5において、リセットトランジスタ3は、しだいにOFFとなり、ソフトリセットが成立する。
 次に、時刻T6において、k行とm行の画素リセット信号線の電位はローレベルとなる。
 時刻T4から時刻T7において、リセット後のk行の蓄積部2の電気信号Nは、第1の列信号線9を介して、CDS回路45に入力される。CDS回路45では、k行の電気信号Sと電気信号Nとが差分されて、差分がCDS出力ノード26に出力され、画素信号Pとして扱われる。
 次に、時刻T7において、k行およびm行の画素選択信号線8ならびに画素負荷トランジスタ制御線11の電位をローレベルとする。更に、サンプルトランジスタ制御信号21をローレベルとする。これにより、画素信号Pはコンデンサ25に蓄積される。
 以上で、画素読み出し期間が終了する。
 時刻T8以降、列走査回路29からの列選択信号28により列選択トランジスタ27がオンすることで、先のk行の画素信号Pは水平信号線30に読み出されて、出力アンプ31で増幅後にVOUT端子32から外部出力される。
 図8は、実施の形態1に係る固体撮像装置の動作を説明する3行分の駆動タイミングチャートである。同図のタイミングチャートは、図7のタイミングチャートを3行分表現したもので、k行から(k+2)行の信号読み出しと、m行から(m+2)行の電子シャッターとを表したものである。列毎にフィードバックアンプを1つだけ備える固体撮像装置では、例えばk行の信号読み出しとm行の電子シャッターのリセットを順番に行う必要があるが、本実施の形態に係る固体撮像装置では、k行の信号読み出しとm行の電子シャッターのリセットを並列に行えるため、画素読み出し期間は半減している。よって、高画素の連続撮影や動画撮影に必要な高速フレームレートが実現しやすくなる。
 図9は、実施の形態1に係る固体撮像装置の画素部およびアナログデジタル変換器の回路構成を示す図である。また、図10は、実施の形態1に係る積層型の固体撮像装置のアナログデジタル変換器搭載時の動作を説明する概要駆動タイミングチャートである。図9には、列毎に第1の列信号線9および第2の列信号線60に接続されたアナログデジタル変換器90を備えた固体撮像装置が示されている。本回路構成にすることで、図10に示すように、列毎にk行のリセットとAD変換、およびm行のリセットを並行して行うシーケンスが実現できる。
 図11は、実施の形態1に係る固体撮像装置のアナログデジタル変換器搭載時の詳細駆動タイミングチャートである。同図のタイミングチャートは、図10のタイミングチャートを4行分表現したもので、k行から(k+3)行の信号読み出しと、m行から(m+3)行の電子シャッターとを表したものである。同図に示されるように、画素読み出し期間が連続した駆動でも、デジタル信号出力が途切れることがない。よって、高画素の連続撮影や動画撮影に必要な高速フレームレートを実現することが可能となる。これに対し、列毎にフィードバックアンプを1つだけ備える固体撮像装置では、例えばk行のリセットの際には、m行のリセットおよびAD変換が出来ないため、デジタル信号出力が途切れてしまう。
 (実施の形態2)
 以下、実施の形態2に係る固体撮像装置について説明する。
 図12は、実施の形態2に係る積層型の固体撮像装置の回路構成を示す図である。同図に記載された固体撮像装置は、図1に記載された実施の形態1に係るおける固体撮像装置に対して、フィードバックアンプの配置位置を画素部43の上下に分散配置した点が異なる。つまり、画素部43がn行(nは2以上の整数)で構成されている場合、平面視において、第2のフィードバックアンプ64は複数の画素が構成する行列の第1行の上部に配置されており、第1のフィードバックアンプ44は上記行列の第n行の下部に配置されている。なお、本願明細書において「平面視」とは、光電変換部1の受光面の法線方向から見ること、つまり固体撮像装置を上から見ることを指す。
 上記配置によれば、画素42および画素70と第1のフィードバックアンプ44および第2のフィードバックアンプ64とを接続する配線が上下に分かれるため、第1の列信号線9と第2の列信号線60とを画素部上下に分けてレイアウトでき、かつ、第1のリセットドレイン線16と第2のリセットドレイン線61とを画素部上下に分けてレイアウトできる。よって、列回路レイアウトの配線制約が緩和され微細化時に有利になる。さらに、画素部をセンサチップ52の中心に配置できるので、カメラシステム、特にカメラモジュールなどの小型部品へイメージセンサを搭載する場合に、レンズの位置も合わせやすいというメリットがある。
 なお、実施の形態1および実施形態2に係る第1のフィードバックアンプ44および第2のフィードバックアンプ64は、2入力型であっても、また、1入力型であっても構わない。
 図13Aは、本開示の固体撮像装置の2入力型フィードバックアンプ回路の構成を示す図である。また、図13Bは、本開示の固体撮像装置の1入力型フィードバックアンプ回路の構成を示す図である。図13Aに示されるように、2入力型のフィードバックアンプでは、一般に差動増幅器と出力バッファが必要であり、回路のトランジスタ素子数が、少なくとも9素子必要となる。これに対して、1入力型のフィードバックアンプでは、トランジスタ素子が最低3素子で実現できるため、特に微細化レイアウト時に有利になる。
 以上、本発明の実施の形態1および2に係る固体撮像装置を用いれば、高画質かつ高速フレームレートを実現するカメラシステムを提供することが可能となる。
 以上、本発明の固体撮像装置について、実施の形態1および2に基づいて説明したが、本発明は実施の形態1および2に限定されるものではない。本発明の要旨を逸脱しない範囲内で当業者が思いつく各種変形を施したものも本発明の範囲内に含まれる。また、発明の主旨を逸脱しない範囲で、複数の実施の形態における各構成要素を任意に組み合わせてもよい。
 また、上記実施の形態に係る固体撮像装置は典型的には集積回路であるLSIとして実現される。これらは個別に1チップ化されてもよいし、一部又は全てを含むように1チップ化されてもよい。
 また、集積回路化はLSIに限るものではなく、専用回路又は汎用プロセッサで実現してもよい。LSI製造後にプログラムすることが可能なFPGA(Field Programmable Gate Array)、又はLSI内部の回路セルの接続や設定を再構成可能なリコンフィギュラブル・プロセッサを利用してもよい。
 また、上記断面図等において、各構成要素の角部及び辺を直線的に記載しているが、製造上の理由により、角部及び辺が丸みを帯びたものも本発明に含まれる。
 また、上記実施の形態に係る固体撮像装置の機能のうち少なくとも一部を組み合わせてもよい。
 また、上記で用いた数字は、全て本発明を具体的に説明するために例示するものであり、本発明は例示された数字に制限されない。
 また、上記説明では、MOSトランジスタを用いた例を示したが、他のトランジスタを用いてもよい。
 更に、本発明の主旨を逸脱しない限り、本実施の形態に対して当業者が思いつく範囲内の変更を施した各種変形例も本発明に含まれる。
 本発明に係る固体撮像装置は、小型、薄型、高感度の画像ピックアップ装置等への適用に有効である。
 1  光電変換部
 2  蓄積部
 3  リセットトランジスタ
 4  増幅トランジスタ
 5  選択トランジスタ
 6  電源線
 7  画素リセット信号線
 8  画素選択信号線
 9  第1の列信号線
 10a、10b  負荷トランジスタ
 11  画素負荷トランジスタ制御線
 13  基準信号線
 15  リセットドレイン線初期化電圧
 16  第1のリセットドレイン線
 17a、17b  リセットドレイン線初期化トランジスタ
 18  リセットドレイン線リセットトランジスタ制御信号
 19、25  コンデンサ
 20  サンプルトランジスタ
 21  サンプルトランジスタ制御信号
 22  クランプトランジスタ
 23  クランプトランジスタ制御信号
 24  クランプ信号線
 26  CDS出力ノード
 27  列選択トランジスタ
 28  列選択信号
 29  列走査回路
 30  水平信号線
 31  出力アンプ
 32  VOUT端子
 33  行走査回路
 35  行選択信号
 36  画素リセット制御信号
 39  水平走査信号
 40  垂直走査信号
 41  マルチプレクサ回路
 42、70  画素
 43  画素部
 44  第1のフィードバックアンプ
 45  CDS回路
 50  タイミング制御回路
 51  基準信号発生器
 52  センサチップ
 53  蓄積ダイオード初期化電圧発生器
 60  第2の列信号線
 61  第2のリセットドレイン線
 64  第2のフィードバックアンプ
 65  列信号線切替制御信号
 66、67  列信号線選択トランジスタ
 71  半導体基板
 72、75、77  ゲート電極
 73、74、76、78、79  拡散層
 80  素子分離領域
 81  光電変換膜
 82  画素電極
 83  透明電極
 84  絶縁膜
 85  コンタクト
 90  アナログデジタル変換器
 91  ADC変換器サンプルトランジスタ
 92  ADC変換器サンプルトランジスタ制御信号
 93  比較器
 94  RAMP信号
 95  カウンター
 96  デジタル信号出力線

Claims (7)

  1.  複数の画素が行列状に配置された画素部と、
     前記画素部の列毎に設けられた第1および第2の列信号線と、
     前記画素部の列毎に設けられた第1および第2のリセットドレイン線と、
     前記画素部の列毎に設けられ、前記第1の列信号線を入力線とし、前記第1のリセットドレイン線を出力線とする第1のフィードバックアンプと、
     前記画素部の列毎に設けられ、前記第2の列信号線を入力線とし、前記第2のリセットドレイン線を出力線とする第2のフィードバックアンプとを備え、
     前記画素部は、
     前記第1のフィードバックアンプに接続された第1接続型の画素と、
     前記第2のフィードバックアンプに接続された第2接続型の画素とを含み、
     前記第1接続型の画素内に形成されたリセットトランジスタのソースおよびドレインの一方は、前記第1のリセットドレイン線と接続され、
     前記第2接続型の画素内に形成されたリセットトランジスタのソースおよびドレインの一方は、前記第2のリセットドレイン線と接続され、
     前記第1接続型の画素内に形成された増幅トランジスタのソースおよびドレインの一方は、前記第1の列信号線と接続され、
     前記第2接続型の画素内に形成された増幅トランジスタのソースおよびドレインの一方は、前記第2の列信号線と接続される
     固体撮像装置。
  2.  前記第1のフィードバックアンプと前記第2のフィードバックアンプとは、並列動作する
     請求項1記載の固体撮像装置。
  3.  前記画素部はn行(nは2以上の整数)で構成され、
     平面視において、前記第1のフィードバックアンプは前記画素部の第1行の上部に配置されており、前記第2のフィードバックアンプは前記画素部の第n行の下部に配置されている
     請求項1記載の固体撮像装置。
  4.  前記第1および前記第2のフィードバックアンプは、一入力型である
     請求項1記載の固体撮像装置。
  5.  前記固体撮像装置は、さらに、
     前記画素部の列毎にアナログデジタル変換器を備え、
     前記アナログデジタル変換器は、前記第1の列信号線および前記第2の列信号線と接続されている
     請求項1記載の固体撮像装置。
  6.  前記固体撮像装置は、さらに、
     光を信号電荷に変換する光電変換部と、
     前記信号電荷を蓄積する蓄積部とを備え、
     前記第1接続型および前記第2接続型の画素内に形成された前記増幅トランジスタのゲートは、前記蓄積部と接続され、
     前記第1接続型および前記第2接続型の画素内に形成された前記リセットトランジスタのソースおよびドレインの他方は、前記蓄積部と接続されている
     請求項1記載の固体撮像装置。
  7.  前記第1接続型の画素内に形成された前記リセットトランジスタと、
     前記第2接続型の画素内に形成された前記リセットトランジスタとは、同時にオン状態にされる
     請求項1記載の固体撮像装置。
PCT/JP2013/001607 2012-06-27 2013-03-12 固体撮像装置 WO2014002333A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2014522371A JP6238082B2 (ja) 2012-06-27 2013-03-12 固体撮像装置
CN201380032839.7A CN104412574B (zh) 2012-06-27 2013-03-12 固体摄像装置
US14/578,560 US9319609B2 (en) 2012-06-27 2014-12-22 Solid-state imaging device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012144690 2012-06-27
JP2012-144690 2012-06-27

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/578,560 Continuation US9319609B2 (en) 2012-06-27 2014-12-22 Solid-state imaging device

Publications (1)

Publication Number Publication Date
WO2014002333A1 true WO2014002333A1 (ja) 2014-01-03

Family

ID=49782542

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/001607 WO2014002333A1 (ja) 2012-06-27 2013-03-12 固体撮像装置

Country Status (4)

Country Link
US (1) US9319609B2 (ja)
JP (2) JP6238082B2 (ja)
CN (2) CN107888853B (ja)
WO (1) WO2014002333A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170214872A1 (en) * 2016-01-22 2017-07-27 Panasonic Intellectual Property Management Co., Ltd. Imaging device
WO2017169478A1 (ja) * 2016-03-29 2017-10-05 株式会社ニコン 撮像素子および撮像装置
JP2023041848A (ja) * 2018-06-26 2023-03-24 パナソニックIpマネジメント株式会社 撮像装置

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6317622B2 (ja) * 2014-05-13 2018-04-25 浜松ホトニクス株式会社 固体撮像装置
WO2016019258A1 (en) * 2014-07-31 2016-02-04 Emanuele Mandelli Image sensors with noise reduction
WO2016052219A1 (ja) * 2014-10-01 2016-04-07 ソニー株式会社 固体撮像装置、信号処理方法、及び、電子機器
JP2017175108A (ja) * 2016-03-17 2017-09-28 パナソニックIpマネジメント株式会社 光センサおよび撮像装置
KR102503213B1 (ko) 2016-04-05 2023-02-23 삼성전자 주식회사 세틀링 타임을 감소시키는 cds 회로, 이를 포함하는 이미지 센서
JP6815777B2 (ja) * 2016-07-25 2021-01-20 キヤノン株式会社 撮像装置及び撮像装置の制御方法
KR20180060308A (ko) 2016-11-28 2018-06-07 삼성전자주식회사 이미지 센서
JP7059031B2 (ja) * 2018-02-09 2022-04-25 キヤノン株式会社 撮像装置、撮像システム、移動体
CN115379147B (zh) * 2022-09-14 2023-02-03 脉冲视觉(北京)科技有限公司 信号读出电路、方法及系统、像素单元阵列电路及设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000165747A (ja) * 1998-11-27 2000-06-16 Sharp Corp X線撮像装置
JP2007060350A (ja) * 2005-08-25 2007-03-08 Matsushita Electric Ind Co Ltd イメージセンサ
WO2009090719A1 (ja) * 2007-12-26 2009-07-23 Panasonic Corporation 固体撮像装置およびカメラ
JP2009212603A (ja) * 2008-02-29 2009-09-17 Canon Inc 撮像装置、及び撮像装置の制御方法
WO2011058684A1 (ja) * 2009-11-12 2011-05-19 パナソニック株式会社 固体撮像装置
JP2011239156A (ja) * 2010-05-10 2011-11-24 Canon Inc 固体撮像装置およびカメラ
JP2012114838A (ja) * 2010-11-26 2012-06-14 Panasonic Corp 固体撮像装置およびカメラシステム
JP2012120168A (ja) * 2010-11-29 2012-06-21 Samsung Electronics Co Ltd オフセット除去回路、サンプリング回路及びイメージセンサ

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5850030B2 (ja) 1979-03-08 1983-11-08 日本放送協会 光電変換装置およびそれを用いた固体撮像板
JPH10281870A (ja) 1997-02-04 1998-10-23 Matsushita Electron Corp 物理量分布検知半導体装置およびその駆動方法
US6469740B1 (en) 1997-02-04 2002-10-22 Matsushita Electric Industrial Co., Ltd. Physical quantity distribution sensor and method for driving the same
JP3734717B2 (ja) * 2001-04-26 2006-01-11 富士通株式会社 イメージセンサ
US6777660B1 (en) * 2002-02-04 2004-08-17 Smal Technologies CMOS active pixel with reset noise reduction
JP4311181B2 (ja) * 2003-12-05 2009-08-12 ソニー株式会社 半導体装置の制御方法および信号処理方法並びに半導体装置および電子機器
US7667171B2 (en) * 2004-07-06 2010-02-23 Panasonic Corporation Solid-state imaging device
CN101815179B (zh) * 2010-04-15 2012-06-20 昆山锐芯微电子有限公司 Cmos图像传感器
US9094612B2 (en) * 2012-09-25 2015-07-28 Semiconductor Components Industries, Llc Back side illuminated global shutter image sensors with back side charge storage
US9628732B2 (en) * 2013-08-23 2017-04-18 Semiconductor Components Industries, Llc Imaging systems and methods for performing column-based image sensor pixel gain adjustments

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000165747A (ja) * 1998-11-27 2000-06-16 Sharp Corp X線撮像装置
JP2007060350A (ja) * 2005-08-25 2007-03-08 Matsushita Electric Ind Co Ltd イメージセンサ
WO2009090719A1 (ja) * 2007-12-26 2009-07-23 Panasonic Corporation 固体撮像装置およびカメラ
JP2009212603A (ja) * 2008-02-29 2009-09-17 Canon Inc 撮像装置、及び撮像装置の制御方法
WO2011058684A1 (ja) * 2009-11-12 2011-05-19 パナソニック株式会社 固体撮像装置
JP2011239156A (ja) * 2010-05-10 2011-11-24 Canon Inc 固体撮像装置およびカメラ
JP2012114838A (ja) * 2010-11-26 2012-06-14 Panasonic Corp 固体撮像装置およびカメラシステム
JP2012120168A (ja) * 2010-11-29 2012-06-21 Samsung Electronics Co Ltd オフセット除去回路、サンプリング回路及びイメージセンサ

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170214872A1 (en) * 2016-01-22 2017-07-27 Panasonic Intellectual Property Management Co., Ltd. Imaging device
US10225500B2 (en) * 2016-01-22 2019-03-05 Panasonic Intellectual Property Management Co., Ltd. Imaging device including output signal lines for each column
US20190149756A1 (en) * 2016-01-22 2019-05-16 Panasonic Intellectual Propery Management Co., Ltd Imaging device
US10999542B2 (en) 2016-01-22 2021-05-04 Panasonic Intellectual Property Management Co., Ltd. Imaging device including lines for each column
US11438536B2 (en) 2016-01-22 2022-09-06 Panasonic Intellectual Property Management Co., Ltd. Imaging device including lines for each column
WO2017169478A1 (ja) * 2016-03-29 2017-10-05 株式会社ニコン 撮像素子および撮像装置
CN109196858A (zh) * 2016-03-29 2019-01-11 株式会社尼康 拍摄元件及拍摄装置
JPWO2017169478A1 (ja) * 2016-03-29 2019-02-07 株式会社ニコン 撮像素子および撮像装置
US11177311B2 (en) 2016-03-29 2021-11-16 Nikon Corporation Image sensor and image capture device
US11742376B2 (en) 2016-03-29 2023-08-29 Nikon Corporation Image sensor and image capture device
JP2023041848A (ja) * 2018-06-26 2023-03-24 パナソニックIpマネジメント株式会社 撮像装置
JP7462247B2 (ja) 2018-06-26 2024-04-05 パナソニックIpマネジメント株式会社 撮像装置

Also Published As

Publication number Publication date
US20150103219A1 (en) 2015-04-16
JPWO2014002333A1 (ja) 2016-05-30
CN104412574B (zh) 2017-12-12
JP6464467B2 (ja) 2019-02-06
CN107888853B (zh) 2020-09-01
JP6238082B2 (ja) 2017-11-29
CN104412574A (zh) 2015-03-11
US9319609B2 (en) 2016-04-19
JP2018011361A (ja) 2018-01-18
CN107888853A (zh) 2018-04-06

Similar Documents

Publication Publication Date Title
JP6464467B2 (ja) 固体撮像装置
JP6226254B2 (ja) 固体撮像装置及びスイッチング回路
KR101398539B1 (ko) 고체촬상장치, 고체촬상장치의 구동방법, 고체촬상장치의신호처리방법 및 촬상장치
JP5369779B2 (ja) 固体撮像装置、固体撮像装置の駆動方法および電子機器
JP5219724B2 (ja) 固体撮像装置
JP5973758B2 (ja) 固体撮像装置
WO2011058684A1 (ja) 固体撮像装置
JP6299544B2 (ja) 固体撮像装置
US9906746B2 (en) Solid-state image pickup device and image pickup apparatus
KR20110109891A (ko) 고체 촬상 장치, 고체 촬상 장치의 신호 처리 방법, 및, 전자 기기
JP2012079861A (ja) 固体撮像装置
WO2011058683A1 (ja) 固体撮像装置
TWI628957B (zh) 固態影像拾取裝置、其驅動方法以及電子設備
JP2012114838A (ja) 固体撮像装置およびカメラシステム
JP2012065032A (ja) パワーゲート回路、固体撮像素子、およびカメラシステム
JP2014041972A (ja) 固体撮像装置および撮像装置
WO2013046587A1 (ja) 固体撮像装置およびその駆動方法
JP7228783B2 (ja) 撮像装置
JP2017108066A (ja) 撮像装置、撮像システム及び撮像装置の駆動方法
JP2019068131A (ja) 積層型固体撮像装置およびそのランダムノイズ低減方法
WO2011064921A1 (ja) 固体撮像装置、その駆動方法、及び撮像装置
JP6508375B2 (ja) 固体撮像装置
JP5570628B2 (ja) 固体撮像装置
JP2019134418A (ja) 固体撮像素子、その駆動回路および撮像装置
JP2009177542A (ja) 固体撮像装置および撮像機器

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13810069

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014522371

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13810069

Country of ref document: EP

Kind code of ref document: A1