WO2013065099A1 - 部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板 - Google Patents

部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板 Download PDF

Info

Publication number
WO2013065099A1
WO2013065099A1 PCT/JP2011/075059 JP2011075059W WO2013065099A1 WO 2013065099 A1 WO2013065099 A1 WO 2013065099A1 JP 2011075059 W JP2011075059 W JP 2011075059W WO 2013065099 A1 WO2013065099 A1 WO 2013065099A1
Authority
WO
WIPO (PCT)
Prior art keywords
component
mark
metal layer
forming step
window
Prior art date
Application number
PCT/JP2011/075059
Other languages
English (en)
French (fr)
Inventor
良一 清水
松本 徹
琢哉 長谷川
圭男 今村
Original Assignee
株式会社メイコー
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社メイコー filed Critical 株式会社メイコー
Priority to EP11874961.3A priority Critical patent/EP2775808A4/en
Priority to CN201180074538.1A priority patent/CN104025728A/zh
Priority to PCT/JP2011/075059 priority patent/WO2013065099A1/ja
Priority to KR1020147014034A priority patent/KR20140089385A/ko
Priority to JP2013541492A priority patent/JP5698377B2/ja
Priority to US14/355,192 priority patent/US9526182B2/en
Priority to TW101134094A priority patent/TWI593064B/zh
Publication of WO2013065099A1 publication Critical patent/WO2013065099A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0269Marks, test patterns or identification means for visual or optical inspection
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4038Through-connections; Vertical interconnect access [VIA] connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/118Printed elements for providing electric connections to or between printed circuits specially for flexible printed circuits, e.g. using folded portions
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • H05K1/188Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit manufactured by mounting on or attaching to a structure having a conductive layer, e.g. a metal foil, such that the terminals of the component are connected to or adjacent to the conductive layer before embedding, and by using the conductive layer, which is patterned after embedding, at least partially for connecting the component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/303Surface mounted components, e.g. affixing before soldering, aligning means, spacing means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • H01L2223/54486Located on package parts, e.g. encapsulation, leads, package substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • H01L2224/2741Manufacturing methods by blanket deposition of the material of the layer connector in liquid form
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • H01L2224/2743Manufacturing methods by blanket deposition of the material of the layer connector in solid form
    • H01L2224/27436Lamination of a preform, e.g. foil, sheet or layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/29386Base material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2224/29387Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82009Pre-treatment of the connector or the bonding area
    • H01L2224/8203Reshaping, e.g. forming vias
    • H01L2224/82035Reshaping, e.g. forming vias by heating means
    • H01L2224/82039Reshaping, e.g. forming vias by heating means using a laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/8212Aligning
    • H01L2224/82121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/82132Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed outside the semiconductor or solid-state body, i.e. "off-chip"
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/83005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8312Aligning
    • H01L2224/83121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/83132Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed outside the semiconductor or solid-state body, i.e. "off-chip"
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8312Aligning
    • H01L2224/83136Aligning involving guiding structures, e.g. spacers or supporting members
    • H01L2224/83138Aligning involving guiding structures, e.g. spacers or supporting members the guiding structures being at least partially left in the finished device
    • H01L2224/8314Guiding structures outside the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92142Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92144Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09063Holes or slots in insulating substrate not used for electrical connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09918Optically detected marks used for aligning tool relative to the PCB, e.g. for mounting of components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/063Lamination of preperforated insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/07Treatments involving liquids, e.g. plating, rinsing
    • H05K2203/0703Plating
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/14Related to the order of processing steps
    • H05K2203/1461Applying or finishing the circuit pattern after another process, e.g. after filling of vias with conductive paste, after making printed resistors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/421Blind plated via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4623Manufacturing multilayer circuits by laminating two or more circuit boards the circuit boards having internal via connections between two or more circuit layers before lamination, e.g. double-sided circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base

Definitions

  • the present invention relates to a method of manufacturing a component-embedded substrate in which electrical or electronic components are embedded in the substrate, and a component-embedded substrate manufactured using this method.
  • component-embedded boards having a structure in which electronic components are embedded in an insulating substrate that is an insulating layer.
  • This component-embedded substrate has a wiring pattern formed on the surface of its insulating substrate, and various other electronic components can be surface-mounted at a predetermined position on this wiring pattern and used as a module substrate. It can also be used as a core substrate when a multilayer circuit board with built-in components is manufactured by the method.
  • solder for this connection (for example, Patent Document 1).
  • the electrical connection between the terminal of the electronic component in the substrate and the wiring pattern on the surface of the substrate is performed by copper plating. That is, since the melting point of copper is higher than the melting point of solder, the connection part is not melted even when the component-embedded substrate is put into the reflow furnace, and the reliability of the connection part is maintained.
  • Patent Document 2 A method for manufacturing a component-embedded substrate is known.
  • a method for manufacturing a component-embedded substrate represented by Patent Document 2 will be described below.
  • a layered body in which an insulating layer is laminated on a metal layer such as a copper foil is formed, and a guide hole is provided in the layered body.
  • a connection hole is provided in a component disposition region where the in-board component in the layered body is to be disposed with reference to the guide hole.
  • this connection hole a metal joint that is filled with copper in a later step and electrically connects the terminal of the component in the substrate and the wiring pattern is formed. Therefore, this connection hole is provided by the number of the terminals corresponding to the planned location where the terminal of the in-board component is positioned.
  • an adhesive is applied to the component arrangement region, and the in-board components are fixed using the adhesive.
  • the in-board component is positioned using the connection hole.
  • an insulating base material such as a prepreg is laminated on the layered body on which the in-substrate component is placed, and an insulating substrate having the in-substrate component built therein is formed.
  • the obtained insulating substrate has the metal layer on one surface, and the connection hole is opened at a predetermined position of the metal layer.
  • the adhesive in the connection hole is removed from the insulating substrate in this state to expose the terminals of the components in the substrate in the connection hole, and then the entire insulating substrate is subjected to copper plating.
  • a part built-in substrate is formed by etching a part of the metal layer on the surface of the insulating substrate to form a wiring pattern.
  • the positioning of the in-board component and the positioning of the connection hole is performed based on various holes, so that the positioning accuracy of the in-board component and the connecting hole is relatively low. There is. Further, when the adhesive for fixing the components in the substrate is applied to the component arrangement region, a part of the adhesive flows into the connection holes. As a result, the thickness of the adhesive layer is reduced, and the following problems may occur.
  • an adhesive containing a filler is usually used in order to maintain the strength of the adhesive layer after curing.
  • the filler may easily fall off from the adhesive layer, and the required strength may not be obtained.
  • the adhesive layer is also used as an insulating layer, if the thickness is too thin, it may be difficult to ensure required insulation. For this reason, in the manufacturing method described above, a low-viscosity type adhesive that easily flows into the connection hole is not suitable, and the adhesive that can be used is limited.
  • the present invention has been made on the basis of the above circumstances, and the object of the present invention is that it can be accurately positioned with respect to a built-in component and can expand the range of selection of an adhesive for fixing the component. Another object is to provide a method for manufacturing a component-embedded substrate and a component-embedded substrate manufactured by using this method.
  • a component in which an electrical or electronic component having a terminal electrically connected to the wiring pattern is incorporated in an insulating substrate having a wiring pattern on the surface.
  • Buried Forming the support plate from the metal layer; and removing a part of the metal layer from the first surface side of the metal layer exposed by the peeling, and at least the main mark and the embedded layer A window forming step of forming a first window to be partially exposed; and a position of a terminal of the component is specified based on the main mark exposed from the first window, and the first window reaching the terminal
  • a via hole forming step of forming a via hole a conductive via forming step of forming a first conductive via by filling the first via hole after plating; and the terminal via the conductive via And a pattern forming step of forming the metal layer electrically connected to the wiring pattern with the wiring pattern.
  • the window forming step a sub mark made of a metal columnar body is formed on the second surface of the metal layer simultaneously with the main mark, and the window forming step Before the step of identifying the sub-mark using X-rays, further comprising a through-hole forming step of forming a through-hole penetrating both the metal layer, the sub-mark and the buried layer, the window forming step, Preferably, the first window is formed on the basis of the through hole (Claim 2).
  • the window forming step further forms a second window exposing a portion of the adhesive layer including a position corresponding to the terminal of the component, and the via hole forming step exposes the second window exposed from the second window. It is preferable that the first via hole reaching the terminal is formed in the adhesive layer.
  • a sub mark made of a metal columnar body is formed on the second surface of the metal layer simultaneously with the main mark, and the sub mark is X-rayed before the window forming step.
  • a through hole forming step of forming a through hole that penetrates through both the metal layer, the submark, and the buried layer uses the first hole as a reference. It is preferable that the second window and the second window be formed.
  • the metal is formed simultaneously with the main mark in a region where the component is to be mounted on the second surface of the metal layer and excluding a portion where the terminal is to be positioned.
  • a pedestal made of a columnar body is formed, and the component is placed on the pedestal in the component mounting step, and the adhesive layer is interposed between the component, the terminal, and the second surface.
  • a circuit board preparation step of preparing an inner circuit board to be buried in the buried layer wherein the inner circuit board is an inner insulating plate, the inner insulating plate
  • a circuit board preparation step having an inner conductive circuit provided on both surfaces and an alignment mark provided at a predetermined position on the inner insulating plate, and in the embedded layer forming step, the alignment mark and the main mark;
  • a position of the inner conductive circuit is specified with reference to the main mark exposed from the first window, and a second window reaching the inner conductive circuit is identified.
  • the second conductive via is preferably a filled via formed by filling the second via hole with via fill plating (Claim 7).
  • the second conductive via is formed to have a diameter equal to or larger than that of the first conductive via (Claim 8).
  • the columnar body is preferably formed by pattern plating using a plating resist film.
  • the adhesive layer is formed of an epoxy resin or a polyimide resin.
  • the component mounting step is configured such that the component is mounted in a state where the terminal of the component is directed to the second surface side (claim 11).
  • an aluminum plate is used for the support plate and a copper foil attached to the aluminum plate is used for the metal layer.
  • a stainless steel plate is used for the support plate, and a copper plating film deposited on the stainless steel plate is used for the metal layer.
  • a component built-in substrate manufactured by using the above-described method for manufacturing a component built-in substrate (claim 14).
  • the component-embedded board further includes the sub-mark formed at the same time as the main mark (Claim 15), and more preferably, the component-embedded board formed at the same time as the main mark. It is set as the structure further provided with the base (Claim 16), More preferably, it is set as the structure further provided with the said inner circuit board (Claim 17).
  • a via hole is formed using the same main mark in a via-hole forming step which is a subsequent step. To do. That is, since the same mark is used as a reference when the component is positioned and when the position of the terminal of the component is specified after the component is embedded in the embedded layer, the positioning accuracy between the component and the wiring pattern is Extremely high.
  • a hole is formed in the cured adhesive layer to form a via hole.
  • the thickness of an adhesive layer can be made into required thickness, and the adhesive strength and insulation as designed can be ensured. That is, according to the present invention, the range of selection of the adhesive is expanded.
  • a sub mark is formed at the same time as the main mark, and before the window forming step, the sub mark is specified using X-rays, the metal layer, the sub mark A through hole penetrating both the mark and the buried layer is formed.
  • this through hole By using this through hole as a reference, the position of the main mark hidden in the metal layer and the position corresponding to the terminal of the component can be easily specified, so the first window and the second window can be identified. It can be formed easily.
  • the pedestal functions as a spacer that secures a space between the component and the metal layer (wiring pattern), and therefore, between the component and the metal layer.
  • the thickness of the adhesive layer can be kept constant. As a result, an adhesive layer having excellent adhesive strength and insulating properties can be obtained stably.
  • the main mark, the sub mark and the pedestal made of a metal columnar body are formed by pattern plating using a plating resist film, so that they can be easily formed without adding new manufacturing equipment. it can. For this reason, this invention contributes to the improvement of the production efficiency as the whole component built-in board.
  • the component built-in substrate of the present invention is obtained by the above-described manufacturing method, the positioning accuracy between the built-in component and the wiring pattern is extremely high, and the incidence of defective products is low.
  • FIG. 2 is a cross-sectional view schematically showing a state where a metal layer is formed on the support plate of FIG. 1.
  • FIG. 3 is a cross-sectional view schematically showing a state in which a plating resist film for pattern plating is formed on the metal layer of FIG. 2.
  • FIG. 3 is a cross-sectional view schematically showing a state where a mark is formed on the metal layer of FIG. 2.
  • FIG. 6 is a cross-sectional view schematically showing a state where an electronic component is mounted on the adhesive of FIG.
  • FIG. 12 is a cross-sectional view schematically illustrating a state where a laser via hole is formed in the intermediate body of FIG. 11.
  • FIG. 13 is a cross-sectional view schematically showing a state where the intermediate body of FIG. 12 is subjected to plating treatment.
  • 1 is a cross-sectional view schematically showing a component built-in substrate according to a first embodiment of the present invention. It is sectional drawing which shows schematically the state which formed the mark and the base in the metal layer on the support plate used for the manufacturing method of the component built-in substrate which concerns on 2nd Embodiment of this invention. It is sectional drawing which shows the state which supplied the adhesive agent on the metal layer of FIG.
  • FIG. 17 is a cross-sectional view schematically showing a state where an electronic component is placed on the pedestal of FIG. 16.
  • FIG. 22 is a cross-sectional view schematically illustrating a state where a laser via hole is formed in the intermediate body of FIG.
  • FIG. 23 is a cross-sectional view schematically showing a state where the intermediate body of FIG. 22 is plated. It is sectional drawing which shows schematically the component built-in board
  • a positioning mark made of a copper columnar body is formed on a starting material (mark forming step).
  • the starting material is prepared as follows, for example.
  • a support plate 2 is prepared.
  • the support plate 2 is a thin plate made of, for example, stainless steel.
  • a first metal layer 4 made of a thin film is formed on the support plate 2.
  • the first metal layer 4 is made of, for example, a copper plating film obtained by electrolytic plating.
  • the copper-clad steel plate 6 obtained in this way is used as a starting material.
  • a surface in contact with the support plate 2 is a first surface 3, and a surface opposite to the first surface 3 is a second surface 5.
  • the 1st metal layer 4 consists of copper foil, and is affixed on the surface of an aluminum thin plate.
  • a mask layer 8 is formed on the first metal layer 4 of the prepared copper-clad steel plate 6.
  • the mask layer 8 is, for example, a plating resist made of a dry film having a predetermined thickness.
  • An opening 10 is provided at a predetermined position, and the metal layer 4 is exposed from the opening 10.
  • copper is preferentially deposited on the exposed portion, and has a height equivalent to the thickness of the dry film.
  • a columnar copper post is formed.
  • a positioning mark 12 made of a copper post is formed at a predetermined position on the second surface 5 of the first metal layer 4 (FIG. 4).
  • the installation position of the mark 12 can be arbitrarily selected.
  • the optical position of an optical system positioning device (not shown) for positioning an electronic component (hereinafter, referred to as an in-substrate component) 14 to be incorporated in the insulating substrate 14 can be selected. It is preferable to provide it at a position where the system sensor can easily recognize it.
  • two marks 12 are formed at both ends of the copper-clad steel plate 6 so as to sandwich the planned mounting area S where the in-board component 14 is to be mounted.
  • the mark positioned on the side closer to the planned mounting area S in FIG. 4 is the inside marks (main marks) A and B, opposite to the planned mounting area S across the inside marks A and B.
  • Those positioned on the side are referred to as outside marks (submarks) C and D.
  • the in-board component 14 is mounted on the copper-clad steel plate 6 via the adhesive 16 (component mounting step).
  • the adhesive 16 is supplied to the planned mounting area S.
  • the adhesive 16 only needs to cover the entire mounting area S, and the positioning accuracy of the adhesive 16 may be relatively low.
  • the above-described adhesive 16 is cured to become an adhesive layer 18 having a predetermined thickness.
  • the obtained adhesive layer 18 fixes the in-board component 14 at a predetermined position and has a predetermined insulating property.
  • the adhesive 16 is not particularly limited as long as it exhibits a predetermined adhesive strength and a predetermined insulating property after curing, but for example, a thermosetting epoxy resin or a polyimide resin with a filler added thereto. Used.
  • this filler fine powders, such as a silica (silicon dioxide) and glass fiber, are used, for example.
  • the form of the adhesive 16 supplied to the planned mounting region S is not particularly limited, and may take a form in which the liquid adhesive 16 is applied with a predetermined thickness, or the predetermined thickness.
  • the sheet-like adhesive 16 may be placed.
  • a liquid adhesive in which fine silica powder is added to a thermosetting epoxy resin is used.
  • the adhesive 16 is applied to the mounting region S on the second surface 5 of the first metal layer 4, and the in-board component 14 is mounted thereon.
  • the in-board component 14 is positioned in the planned mounting area S with reference to the inside marks A and B.
  • the adhesive 16 is cured by being heated using a reflow furnace or a thermosetting furnace to become the adhesive layer 18.
  • the in-board component 14 is fixed at a predetermined position.
  • the in-board component 14 is a rectangular parallelepiped package component in which an IC chip or the like (not shown) is covered with a resin, and a plurality of terminals 20 are provided below the package component. Is provided.
  • An adhesive layer 18 is interposed between the in-board component 14 and the terminal 20 and the second surface 5 of the metal layer 4.
  • first and second insulating base materials 22 and 24 are prepared. These insulating base materials 22 and 24 are made of resin.
  • the insulating base materials 22 and 24 are so-called prepregs having a sheet shape in which glass fibers are impregnated with an uncured thermosetting resin.
  • the first insulating base material 22 has a through hole 30.
  • the through hole 30 is formed so that the opening thereof can be inserted through the in-substrate component 14, and the height (corresponding to the thickness of the insulating base material 22) is higher than the height of the in-substrate component 14. Is set.
  • the second insulating substrate 24 has a flat plate shape without a through hole.
  • the first insulating base material 22 is laminated on the first metal layer 4, the second insulating base material 24 is stacked on the upper side of the first insulating base material 22, and the second insulating base material 24 is further stacked.
  • a copper foil to be the second metal layer 28 is stacked on the upper side to form a laminate.
  • the first insulating base material 22 is arranged so that the in-board component 14 is positioned in the through hole 30. Then, what is called a hot press which pressurizes and heats the whole said laminated body is performed.
  • the uncured thermosetting resin of the prepreg is pressurized and filled in the gaps such as the through holes 30 and then cured by the heat of the hot press.
  • an insulating substrate (embedded layer) 34 composed of the insulating base materials 22 and 24 is formed, and the in-substrate component 14 is embedded in the insulating substrate 34.
  • the through hole 30 is provided in the insulating base material 22 in advance, it is possible to avoid the pressure applied to the in-board component 14 during hot pressing. For this reason, even the large in-board component 14 can be embedded in the insulating substrate without being damaged.
  • the intermediate body 40 includes an insulating substrate 34 including the in-substrate component 14 therein, a first metal layer 4 formed on one surface (lower surface) 36 of the insulating substrate 34, and the other surface (upper surface) 38. And a second metal layer 28 formed.
  • the 1st metal layer 4 is exposed by peeling of the support plate 2.
  • a predetermined portion of the first metal layer 4 is removed from the obtained intermediate 40 to form a window (window forming step).
  • the positions of the outside marks C and D are detected, and the reference holes 42 and 42 penetrating both the metal layers 4 and 28, the insulating substrate 34 and the outside marks C and D are drilled. Use to form.
  • the position detection of the outside marks C and D is performed using an X-ray irradiation apparatus (not shown) used in normal X-ray drilling.
  • the inside marks A and B and the portion T where the terminal 20 of the in-board component 14 is present (hereinafter referred to as a terminal existence portion) T are specified, and the first metal layer 4 is identified at the specified location. A part of the first metal layer is removed from the first surface 3 side by a commonly used etching method.
  • the first window W1 that partially exposes the insulating substrate 34 together with the inside marks A and B and the second window W2 that exposes the portion of the adhesive layer 18 including the terminal existence portion T are formed.
  • the windows W1 and W2 are formed larger than the inside marks A and B and the terminals 20 and 20, as shown in FIG.
  • a via hole is formed in the adhesive layer 18 of the terminal existing portion T (via hole forming step).
  • the exposed inside marks A and B are recognized by an optical system sensor of an optical system positioning device (not shown).
  • the position of the terminal 20 of the in-board component 14 hidden by the adhesive layer 18 is specified with reference to the positions of the inside marks A and B.
  • the adhesive layer 18 at the specified terminal position is irradiated with a laser, for example, a carbon dioxide gas laser, to remove the adhesive layer 18, and as shown in FIG. 12, a first laser via hole (hereinafter referred to as a first LVH) reaching the terminal 20 is reached. 46).
  • a first laser via hole hereinafter referred to as a first LVH
  • the windows W1 and W2 are formed larger than the inside marks A and B and the terminals 20 and 20, in the first window W1, the entire inside marks A and B can be recognized. In the two windows W2, it is possible to efficiently irradiate the target portion with the laser without being reflected by the metal layer 4.
  • the present invention is characterized in that the inside marks A and B used for positioning the in-board component 14 are used again for forming the first LVH 46. That is, since the present invention uses a mark common to the positioning of the in-board component 14 and the positioning of the first LVH 46, extremely high positioning accuracy can be exhibited, and the terminal 20 hidden in the adhesive layer 18 is The first LVH 46 can be formed at an accurate position.
  • plating treatment is performed to deposit copper on the surface of the intermediate body 40, and the first LVH 46 is filled with copper.
  • a conductive via that electrically connects the terminal 20 of the in-board component 14 and the first metal layer 4 is formed (conductive via forming step).
  • electroless plating of copper is performed in the first LVH 46, and the inner wall surface of the first LVH 46 and the surface of the terminal 20 of the in-board component 14 are covered with copper. Thereafter, a copper electroplating process is performed, and as shown in FIG. 13, a copper plating layer 48 that covers the entire first metal layer 4 including the inside of the first LVH 46 is grown. As a result, the first LVH 46 is filled with copper to form the first conductive via 47, and the first conductive via 47 is integrated with the first metal layer 4, and the terminal 20 of the in-board component 14 and the first metal layer 4 are formed. Are electrically connected.
  • a part of the first metal layer 4 and the second metal layer 28 on the surface of the insulating substrate 34 is removed, and a predetermined wiring pattern 50 is formed (pattern forming step).
  • a normal etching method is used to remove a part of both metal layers 4 and 28.
  • FIG. 14 a component in which an in-board component 14 having a terminal 20 electrically connected to the wiring pattern 50 is built in an insulating substrate 34 having a predetermined wiring pattern 50 on the surface.
  • a built-in substrate 1 is obtained.
  • the adhesive since the hole for filling the metal in the mounting area S is not made in advance, the adhesive does not flow down. Therefore, various adhesives including a liquid adhesive having a low viscosity can be used.
  • the component-embedded substrate 1 obtained as described above can be used as a module substrate by mounting other electronic components on the surface.
  • a multilayer circuit board can be formed using the component built-in board 1 as a core board using a build-up method that is normally performed.
  • the second window is formed together with the first window in the window forming step.
  • the present invention is not limited to this mode, and only the first window may be formed.
  • the terminal position of the component is specified based on the main mark (inside mark) exposed from the first window, and the via layer is formed by removing the adhesive layer including the metal layer using, for example, the copper direct method. To do.
  • the second embodiment differs from the first embodiment only in that a pedestal 60 for placing the in-board component 14 is further formed in the mark forming step of the first embodiment. Therefore, in describing the second embodiment, detailed description of the same steps as those already described will be omitted. In addition, the same reference numerals are assigned to components that perform the same functions as the constituent members and parts already described, and the description thereof is omitted.
  • the in-board component 14 is to be mounted in addition to the positioning mark opening on the dry film to be the mask layer 8 formed on the first metal layer 4.
  • An opening for the base 60 is formed at a predetermined position.
  • copper electroplating is applied to the copper-clad steel plate 6 having such a mask layer 8.
  • the inside marks A and B, the outside marks C and D, and the pedestals 60 and 60 made of a copper columnar body are simultaneously formed (see FIG. 15).
  • the height of the pedestal 60 is set to the same dimension as the thickness required for the adhesive layer 18 formed in a subsequent process.
  • the pedestal 60 is formed in the planned mounting region S at a position that does not overlap with the terminal 20 of the in-board component 14 to be placed thereon.
  • the adhesive 16 is supplied to the planned mounting area S on the second surface 5 of the first metal layer 4.
  • the supplied adhesive 16 is preferably in a liquid state, and is applied so as to cover the entire mounting region S with a thickness that slightly covers the base 60 as shown in FIG.
  • the in-board component 14 is mounted at a predetermined position in the planned mounting area S (see FIG. 17).
  • the in-board component 14 partially sinks in the adhesive 16 due to its own weight, and the lower surface 15 abuts against the upper end portion of the base 60.
  • a space having a predetermined thickness is secured between the second surface 5 of the first metal layer 4 and the lower surface 15 of the in-board component 14, and the adhesive layer 18 is formed in this space.
  • the thickness of the adhesive layer 18 becomes the thickness as designed, and the required adhesive strength and insulation are ensured.
  • the component built-in substrate 3 as shown in FIG. 18 is obtained through the buried layer forming step, the window forming step, the via hole forming step, the conductive via forming step, and the pattern forming step in the same manner as in the first embodiment.
  • the component-embedded substrate 3 is an insulating substrate 34 having a predetermined wiring pattern 50 on the surface, and the in-substrate component 14 embedded in the insulating substrate 34, and is electrically connected to the wiring pattern 50.
  • the component built-in substrate 3 has a pedestal 60 made of columnar copper posts on the first metal layer 4, and the in-substrate component 14 is placed on the pedestal 60. Thereby, the dimension between the lower surface 15 of the in-board component 14 and the second surface 5 of the first metal layer 4 is not shorter than the height dimension of the pedestal 60, and the adhesive layer 18 existing between them is not shortened.
  • the thickness is as designed.
  • a circuit board preparation step for preparing the inner circuit board 70 is added before the buried layer forming step, and the inner circuit is provided in the buried layer (insulating substrate 34) in the buried layer forming step.
  • a substrate 70 is further embedded. Therefore, in describing the third embodiment, detailed description of the same steps as those already described is omitted.
  • the same reference numerals are assigned to components that perform the same functions as the constituent members and parts already described, and the description thereof is omitted.
  • the inner circuit board 70 prepared in the circuit board preparation step is, for example, a two-layer circuit board in which inner conductive circuits 74 having a predetermined pattern are formed on both surfaces of an inner insulating plate 72 that is an insulating board.
  • the inner circuit board 70 penetrates the inner insulating plate 72 and is provided at predetermined positions of the inner via 76 and the inner insulating plate that electrically connect the inner conductive circuits 74 on both surfaces of the inner insulating plate 72.
  • a mark 78 is provided.
  • the inner via 76 is a filled via formed by filling the inner via hole 80 formed by laser processing the inner insulating plate 72 with a metal by via filling plating.
  • the inner via 76 can also be formed by conformal plating.
  • the inner via hole 80 is preferably formed by laser processing in consideration of high density, but in consideration of productivity, cost, etc., it can be handled by processing by a through drill.
  • the inner conductive circuit 74 is formed by forming a metal layer on the surface of the inner insulating plate 72 by plating and processing the metal layer into a predetermined wiring pattern. At this time, the alignment mark 78 is formed together with the processing of the wiring pattern. When the alignment mark 78 is aligned with the main mark (inside marks A and B), the inner circuit board 70 is provided at a predetermined position in the embedded layer at a designed position.
  • the inner circuit board 70 has a through hole 82.
  • the through hole 82 is formed in a size that allows the in-board component 14 to be inserted.
  • the third insulating base 84 thinner than the first insulating base 22 used in the first embodiment and the second insulating base used in the first embodiment.
  • a material 24 is prepared.
  • the third insulating base 84 has a through hole 86 having a size that allows the in-board component 14 to be inserted, and the through hole 86 has the third insulating base 84 and the inner circuit board 70. Is formed at a position so as to be continuous with the through hole 82 of the inner circuit board 70.
  • the thickness when the third insulating base 84 and the inner circuit board 70 are laminated is set to be higher than the height of the in-board component 14.
  • the third insulating base 84, the inner circuit board 70, the second insulating base 24 and the copper foil to be the second metal layer 28 are sequentially laminated on the first metal layer 4.
  • the inner circuit board 70 is held above the first metal layer 4.
  • the inside marks A and B on the first metal layer 4 and the alignment mark 78 on the inner circuit board are recognized by the optical sensor, and the inside marks A and B and the alignment mark 78 are in the thickness direction of the component-embedded substrate.
  • the inner circuit board 70 is positioned so as to be aligned with respect to each other.
  • the inner circuit board 70 is moved toward the first metal layer 4 with the third insulating base 84 interposed between the first metal layer 4 and the inner circuit board 70, and the inner circuit board 70 is moved. Is placed on the first metal layer 4 with the third insulating base 84 interposed therebetween.
  • the second insulating base material 24 and the copper foil (28) are laminated on the inner circuit board 70 to obtain a laminated body.
  • the in-board component 14 is inserted into the through hole 86 of the third insulating base 84 and the through hole 82 of the inner circuit board 70. Subsequently, the entire laminate is hot pressed.
  • the support plate 2 After hot pressing, the support plate 2 is peeled off, so that the inner circuit board 70 together with the in-board component 14, the inside marks A and B, and the outside marks C and D are insulated substrate 34 (buried layer) as shown in FIG. An intermediate 90 embedded therein is obtained.
  • the third window W3 is placed at a predetermined position of the inner conductive circuit 74, for example, a position corresponding to a portion where the inner via 76 is present.
  • the third window W3 is formed on both the first metal layer 4 side and the second metal layer 28 side.
  • the 3rd window W3 can be formed simultaneously with the 1st window W1 on the basis of the reference
  • the third window W3 can be formed with reference to the inside marks A and B exposed from the first window W1.
  • a via hole is formed in a portion of the buried layer exposed by the third window W3.
  • the exposed inside marks A and B are recognized by an optical system sensor of an optical system positioning device (not shown).
  • a predetermined position of the inner conductive circuit 74 of the inner circuit board 70 hidden by the buried layer with reference to the positions of the inside marks A and B, for example, a position where the inner via 76 exists is specified.
  • the buried layer is removed by irradiating a portion of the buried layer corresponding to the predetermined position of the identified inner conductive circuit 74 with a laser, for example, a carbon dioxide laser, and reaches the inner conductive circuit 74 as shown in FIG.
  • a second laser via hole (hereinafter referred to as second LVH) 92 is formed.
  • second LVH second laser via hole
  • first conductive via 47 that electrically connects the terminal 20 of the in-board component 14 and the first metal layer 4 is formed, and the inner conductive circuit 74, the first metal layer 4 and the first metal layer 4 of the inner circuit board 70 are formed.
  • a second conductive via 94 that electrically connects the two metal layers 28 is formed (see FIG. 23).
  • the component-embedded substrate 100 in which the inner circuit substrate 70 is embedded in the insulating substrate 34 (embedded layer) as shown in FIG. 24 is obtained.
  • the component-embedded substrate 100 according to the third embodiment has a so-called any layer structure because all electrical connections between layers are performed by filled vias.
  • the conductive via is filled with metal, and a wiring pattern can be formed thereon. Therefore, the degree of freedom in design is high and the circuit board is effective in increasing the density.
  • the second conductive via 94 is formed to have a larger diameter than the first conductive via 47.
  • the insulating base materials 84 and 24 set the thickness of the adhesive layer 18 or more due to the property of embedding the components. Therefore, there is a possibility that the depth of the second conductive via is greater than the depth of the first conductive via.
  • the plating quality of the conductive via can be secured by preventing the deterioration of the plating solution circulation by making the via diameter of the second conductive via larger than the first conductive via in consideration of the plating process.
  • the diameter of the second conductive via 94 may be the same as that of the first conductive via.
  • a reference mark 88 for positioning the inner circuit board can be further formed at a predetermined position on the metal layer 4 together with the inside marks A and B and the outside marks C and D (see FIG. 25).
  • the reference mark 88 is formed with the same accuracy as the main mark (inside marks A and B).
  • the alignment mark 78 of the inner circuit board 70 is also provided at a predetermined position corresponding to the reference mark 88. Therefore, the inner circuit board 70 can be positioned at a predetermined position as designed by aligning the reference mark 88 and the alignment mark 78 of the inner circuit board 70 during the lay-up operation.
  • the reference mark 88 is provided separately from the main mark, there are the following advantages.
  • the reference mark 88 is provided at a position that can be easily recognized by the optical sensor, the reference mark By using 88, the inner circuit board 70 can be positioned easily and accurately.
  • both the inside mark A and the inside mark B are used as positioning marks for the in-board component 14 and the LVH positioning.
  • the present invention is not limited to this embodiment.
  • only one of the inside mark A and the inside mark B may be used for positioning the in-board component 14 and the LVH.
  • the present invention is characterized in that the same mark is used for positioning the components in the substrate and specifying the position of the terminal when the LVH is provided, and even if only one of the inside mark A and the inside mark B is used. A sufficiently high positioning accuracy can be demonstrated.
  • the positioning accuracy is further improved, an aspect in which both the inside mark A and the inside mark B are used has been described.
  • the present invention is not limited to the mode in which the main mark is provided in the vicinity of the planned mounting area S, and the main mark may be provided in a part away from the planned mounting area S.
  • the main mark may be formed on the frame portion of the workpiece.
  • the components incorporated in the insulating substrate are not limited to package components, and can be various other electronic components such as chip components.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

 金属層(4)に形成されたメインマーク(A,B)を基準にして電子部品(14)を位置決めし、電子部品(14)及び端子(20)との間に接着層(18)を介在させて金属層(4)の第2面(5)上に電子部品(14)を搭載した後、電子部品(14)及びメインマーク(A,B)を絶縁基板(34)内に埋設し、その後、金属層(4)の一部を除去し、メインマーク(A,B)を露出させる第1のウィンドウ(W1)及び端子(20)に対応する位置を含む接着層(18)を露出させる第2のウィンドウ(W2)を形成し、露出したメインマーク(A,B)を基準にして端子(20)の位置を特定し、第2のウィンドウ(W2)から露出した接着層(18)に端子(20)まで到達するLVH(46)を形成し、このLVH(46)に銅めっきを施して形成した第1導通ビア(47)を介して端子(20)と電気的に接続された金属層(4)を配線パターン(50)に形成する。

Description

部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板
 本発明は、電気又は電子的な部品を基板内に埋め込んだ部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板に関する。
 近年、電子回路基板の高密度化、高機能化に伴い、電子部品を絶縁層である絶縁基板内に埋め込んだ構造の部品内蔵基板が注目されている。この部品内蔵基板は、その絶縁基板の表面に配線パターンが形成されており、この配線パターンの所定位置に他の各種電子部品が表面実装されてモジュール基板として使用することができ、また、ビルドアップ法で部品内蔵多層回路基板を製造するときのコア基板として使用することもできる。
 上記した部品内蔵基板においては、前記配線パターンと、前記絶縁基板内の電子部品の端子とを電気的に接続する必要があり、この接続には、半田を用いることが知られている(例えば、特許文献1参照)。
 ところで、モジュール基板や多層回路基板の製造においては、その製造工程中数度にわたって各種電子部品の表面実装が行われる。通常、電子部品の表面実装には、リフロー方式の半田付けが行われるので、部品内蔵基板は、電子部品を実装する度にリフロー炉に投入され、半田が溶ける温度まで加熱される。このため、特許文献1の部品内蔵基板における基板内の電子部品の端子と配線パターンとの接続部は、半田の溶融温度まで数度にわたって加熱されるので、前記接続部の信頼性が低下する虞がある。
 そこで、部品内蔵基板における前記接続部の信頼性を向上させるために、基板内の電子部品の端子と基板表面の配線パターンとの電気的接続を銅めっきにより行うことが知られている。つまり、銅の融点は、半田の融点より高いので、部品内蔵基板がリフロー炉に投入されても接続部が溶けることはなく、前記接続部の信頼性は維持される。
 このようなめっき法による銅を用いて基板内の電子部品の端子と絶縁基板表面の配線パターンとを電気的に接続する部品内蔵基板を製造する方法の一態様としては、例えば、特許文献2の部品内蔵基板の製造方法が知られている。
 ここで、特許文献2に代表されるような部品内蔵基板の製造方法について、以下に説明する。
 まず、銅箔等の金属層上に絶縁層を積層した層状体を形成し、この層状体にガイド孔を設ける。そして、前記ガイド孔を基準にして前記層状体における基板内部品が配設される予定の部品配設領域に接続孔を設ける。この接続孔には、後工程により銅が充填され基板内部品の端子と配線パターンとを電気的に接続する金属ジョイントが形成される。よって、この接続孔は、基板内部品の端子が位置付けられる予定箇所に対応して前記端子の数だけ設けられる。その後、前記部品配設領域に接着剤が塗布され、この接着剤を利用して基板内部品が固定される。このとき、基板内部品は、前記接続孔を利用して位置決めが行われる。ついで、基板内部品を載置した層状体にプリプレグ等の絶縁基材を積層し、基板内部品を内蔵した絶縁基板を形成する。得られた絶縁基板は、一方の面に前記金属層が存在しており、この金属層の所定位置には前記接続孔が開口している。この状態の絶縁基板に対し、前記接続孔内の接着剤を除去して基板内部品の端子を接続孔内で露出させたのち、絶縁基板の全体に銅のめっき処理を施す。これにより、前記接続孔内には、銅が成長して充填され絶縁基板の表面の金属層と基板内部品の端子とが電気的に接続される。この後、絶縁基板表面の金属層の一部をエッチングして配線パターンを形成することにより部品内蔵基板が形成される。
特開2010-027917号公報 特表2008-522396号公報
 ところで、上記した製造方法においては、種々の孔を基準にして前記基板内部品の位置決めや前記接続孔の位置決めを行うので、前記基板内部品や前記接続孔の位置決め精度は比較的低くなるといった問題がある。
 また、基板内部品を固定する接着剤は、部品配設領域に塗布された際、一部が前記接続孔内へ流れ込む。その結果、接着層の厚さが薄くなり、以下のような不具合が生じる虞がある。
 まず、基板内部品を固定する接着剤は、硬化した後の接着層の強度を維持するためフィラーを含むものが通常用いられている。しかし、接着層の厚さがフィラーのサイズよりも薄くなると、フィラーが接着層から脱落しやすくなり所要の強度が得られなくなることがある。
 また、接着層は、絶縁層としても用いられるので、その厚さが薄くなりすぎると所要の絶縁性の確保が困難となることがある。
 このため、上記した製造方法においては、接続孔内へ流れ込みやすい低粘度タイプの接着剤は適しておらず、用いることのできる接着剤が限定される。
 本発明は、上記の事情に基づいてなされたものであり、その目的とするところは、内蔵された部品に対して精度良く位置決めできるとともに、部品を固定する接着剤の選択の幅を拡げることができる部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板を提供することにある。
 上記目的を達成するために、本発明によれば、表面に配線パターンを有する絶縁基板内に、前記配線パターンと電気的に接続された端子を有する電気又は電子的な部品が内蔵されている部品内蔵基板の製造方法であって、支持板上に前記配線パターンとなるべき金属層を形成し、この金属層の前記支持板に接する第1面とは反対側の第2面に金属製の柱状体からなるメインマークを形成するマーク形成工程と、前記金属層に対し前記メインマークを基準にして前記部品を位置決めし、前記部品及び前記端子との間に絶縁性の接着層を介在させて前記金属層の第2面に前記部品を搭載する部品搭載工程と、前記部品を搭載した前記金属層の第2面上に、前記部品及び前記メインマークを埋設させる前記絶縁基板としての埋設層を形成する埋設層形成工程と、前記金属層から前記支持板を剥離させた後、この剥離により露出した前記金属層の第1面側から前記金属層の一部を除去し、少なくとも前記メインマークと共に前記埋設層を部分的に露出させる第1のウィンドウを形成するウィンドウ形成工程と、前記第1のウィンドウから露出した前記メインマークを基準にして前記部品の端子の位置を特定し、前記端子まで到達する第1のビアホールを形成するビアホール形成工程と、前記第1のビアホールにめっき処理を施した後、金属を充填することにより第1の導通ビアを形成する導通ビア形成工程と、前記導通ビアを介して前記端子と電気的に接続された前記金属層を前記配線パターンに形成するパターン形成工程とを備えていることを特徴とする部品内蔵基板の製造方法が提供される(請求項1)。
 ここで、前記部品内蔵基板の製造方法は、前記マーク形成工程にて、金属製の柱状体からなるサブマークを前記メインマークと同時に前記金属層の第2面上に形成し、前記ウィンドウ形成工程の前に、前記サブマークをX線を用いて特定し、前記金属層、前記サブマーク及び前記埋設層を共に貫通する貫通孔を形成する貫通孔形成工程を更に備え、前記ウィンドウ形成工程は、前記貫通孔を基準にして前記第1のウィンドウを形成する態様とすることが好ましい(請求項2)。
 また、前記ウィンドウ形成工程は、前記部品の端子に対応する位置を含む前記接着層の部位を露出させる第2のウィンドウを更に形成し、前記ビアホール形成工程は、前記第2のウィンドウから露出した前記接着層に前記端子まで到達する前記第1のビアホールを形成する態様とすることが好ましい(請求項3)。
 また、前記マーク形成工程にて、金属製の柱状体からなるサブマークを前記メインマークと同時に前記金属層の第2面上に形成し、前記ウィンドウ形成工程の前に、前記サブマークをX線を用いて特定し、前記金属層、前記サブマーク及び前記埋設層を共に貫通する貫通孔を形成する貫通孔形成工程を更に備え、前記ウィンドウ形成工程は、前記貫通孔を基準にして前記第1のウィンドウ及び前記第2のウィンドウを形成する態様とすることが好ましい(請求項4)。
 また、前記マーク形成工程にて、前記金属層の第2面上における前記部品の搭載予定領域内で、且つ、前記端子が位置付けられるべき部分を除いた位置に、前記メインマークと同時に金属製の柱状体からなる台座を形成し、前記部品搭載工程にて、前記台座に前記部品を載置するとともに、前記部品及び前記端子と前記第2面との間に前記接着層を介在させる態様とすることが好ましい(請求項5)。
 また、前記埋設層形成工程の前に、前記埋設層内に更に埋設されるべきインナー回路基板を準備する回路基板準備工程であって、前記インナー回路基板が、インナー絶縁板、前記インナー絶縁板の両面に設けられたインナー導電回路及び前記インナー絶縁板上の所定位置に設けられた整合マークを有する、回路基板準備工程を更に備え、前記埋設層形成工程にて、前記整合マークと前記メインマークとを前記部品内蔵基板の厚さ方向に関して整合させ且つ前記インナー回路基板を前記金属層の第2面との間に所定間隔を確保した状態で前記埋設層を形成し、前記ビアホール形成工程にて、前記第1のウィンドウから露出した前記メインマークを基準にして前記インナー導電回路の位置を特定し、前記インナー導電回路まで到達する第2のビアホールを更に形成し、前記導通ビア形成工程にて、前記第2のビアホールに金属をめっきして第2の導通ビアを更に形成する構成とすることが好ましい(請求項6)。
 また、前記導通ビア形成工程にて、前記第2の導通ビアは前記第2のビアホールにビアフィルめっきを施して金属を充填してなるフィルドビアとされる構成とすることが好ましい(請求項7)。
 また、前記導通ビア形成工程にて、前記第2の導通ビアを前記第1の導通ビアと同じかそれよりも大きい径に形成する構成とすることが好ましい(請求項8)。
 また、前記柱状体は、めっきレジスト膜を用いたパターンめっきにより形成される構成とすることが好ましい(請求項9)。
 また、前記接着層は、エポキシ系樹脂又はポリイミド系樹脂で形成される構成とすることが好ましい(請求項10)。
 また、前記部品搭載工程は、前記部品の端子を前記第2面側に向けた状態で前記部品の搭載が行われる構成とすることが好ましい(請求項11)。
 また、前記支持板には、アルミ板を用い、前記金属層には前記アルミ板に貼り付けられた銅箔を用いる構成とすることが好ましい(請求項12)。
 また、前記支持板には、ステンレス板を用い、前記金属層には前記ステンレス板に析出された銅めっき膜を用いる構成とすることが好ましい(請求項13)。
 また、本発明によれば、上記した部品内蔵基板の製造方法を用いて製造した部品内蔵基板が提供される(請求項14)。
 ここで、前記部品内蔵基板は、前記メインマークと同時に形成された前記サブマークを更に備えている構成とすることが好ましく(請求項15)、より好ましくは、前記メインマークと同時に形成された前記台座を更に備えている構成とする(請求項16)、更に好ましくは、前記インナー回路基板を更に備えている構成とする(請求項17)。
 本発明に係る部品内蔵基板の製造方法は、金属層に形成したメインマークを用いて電気又は電子的な部品の位置決めを行い、後工程であるビアホール形成工程でも同じメインマークを用いてビアホールを形成する。つまり、前記部品の位置決めの際及び前記部品が埋設層内に埋設された後に前記部品の端子の位置を特定する際に同一のマークを基準とするため、前記部品と配線パターンとの位置決め精度は極めて高くなる。
 また、本発明に係る部品内蔵基板の製造方法は、前記部品を前記金属層に接着層を介して搭載した後に、硬化した接着層に孔あけ加工を施してビアホールを形成するので接着剤が流れ落ちることはない。このため、接着層の厚さを所要の厚さとすることができ、設計通りの接着強度及び絶縁性を確保することができる。つまり、本発明によれば、接着剤の選択の幅が広がる。
 更に、本発明においては、マーク形成工程にて、サブマークを前記メインマークと同時に形成し、前記ウィンドウ形成工程の前に、前記サブマークをX線を用いて特定し、前記金属層、前記サブマーク及び前記埋設層を共に貫通する貫通孔を形成する。この貫通孔を基準にすれば、金属層に隠れているメインマークの位置及び前記部品の端子に対応する位置は、簡単に特定することができるので、前記第1のウィンドウ及び第2のウィンドウを容易に形成することができる。
 また、本発明において、台座を備えた態様の場合、この台座が前記部品と前記金属層(配線パターン)との間のスペースを確保するスペーサとして機能するので、前記部品と前記金属層との間の接着層の厚さを一定に保つことができる。この結果、優れた接着強度及び絶縁性を有する接着層を安定して得ることができる。
 また、本発明においては、金属製の柱状体からなる前記メインマーク、サブマーク及び前記台座は、めっきレジスト膜を用いたパターンめっきにより形成されるので、新たな製造設備の追加なしに簡単に形成できる。このため、本発明は、部品内蔵基板全体としての生産効率向上に寄与する。
 また、本発明の部品内蔵基板は、上記した製造方法により得られるので、内蔵される部品と配線パターンとの位置決め精度が極めて高く、不良品の発生率が低い。
本発明の第1実施形態に係る部品内蔵基板の製造方法に用いる支持板を概略的に示す断面図である。 図1の支持板上に金属層を形成した状態を概略的に示す断面図である。 図2の金属層上にパターンめっき用のめっきレジスト膜を形成した状態を概略的に示す断面図である。 図2の金属層上にマークを形成した状態を概略的に示す断面図である。 図4の金属層上に接着剤を供給した状態を概略的に示す断面図である。 図5の接着剤上に電子部品を搭載した状態を概略的に示す断面図である。 電子部品が搭載された金属層上に絶縁基材及び銅箔を積層する状態を概略的に示す断面図である。 電子部品が搭載された金属層上に絶縁基材及び銅箔を積層し一体化した状態を概略的に示す断面図である。 金属層から支持板を剥離した状態を概略的に示す断面図である。 中間体にX線孔加工を施した状態を概略的に示す断面図である。 図10の中間体にウィンドウを形成した状態を概略的に示す断面図である。 図11の中間体にレーザービアホールを形成した状態を概略的に示す断面図である。 図12の中間体にめっき処理を施した状態を概略的に示す断面図である。 本発明の第1実施形態に係る部品内蔵基板を概略的に示す断面図である。 本発明の第2実施形態に係る部品内蔵基板の製造方法に用いる支持板上の金属層にマークと台座を形成した状態を概略的に示す断面図である。 図15の金属層上に接着剤を供給した状態を概略的に示す断面図である。 図16の台座上に電子部品を載置した状態を概略的に示す断面図である。 本発明の第2実施形態に係る部品内蔵基板を概略的に示す断面図である。 電子部品が搭載された金属層上に絶縁基材、インナー回路基板及び銅箔を積層する状態を概略的に示す断面図である。 電子部品が搭載された金属層上に絶縁基材、インナー回路基板及び銅箔を積層し一体化した状態を概略的に示す断面図である。 第3実施形態に係る中間体にX線孔加工を施し、ウィンドウを形成した状態を概略的に示す断面図である。 図21の中間体にレーザービアホールを形成した状態を概略的に示す断面図である。 図22の中間体にめっき処理を施した状態を概略的に示す断面図である。 本発明の第3実施形態に係る部品内蔵基板を概略的に示す断面図である。 第3実施形態に係る部品内蔵基板に基準マークを形成した態様を示す断面図である。
(第1実施形態)
 本発明においては、まず、出発素材上に銅製の柱状体からなる位置決め用のマークを形成する(マーク形成工程)。ここで、出発素材は、例えば、次のようにして準備される。
 まず、図1に示すように、支持板2を用意する。この支持板2は、例えばステンレス鋼製の薄板である。そして、図2に示すように、支持板2上に薄膜からなる第1金属層4を形成する。この第1金属層4は、例えば、電解めっきにより得られる銅めっき膜からなる。このようにして得られた銅張り鋼板6を出発素材とする。ここで、第1金属層4において、支持板2に接している面を第1面3とし、この第1面3とは反対側の面を第2面5とする。
 なお、支持板2としては、アルミ製の薄板を用いることもできる。この場合、第1金属層4は、銅箔からなり、アルミ製の薄板の表面に貼り付けられる。
 次に、図3に示すように、準備した銅張り鋼板6の第1金属層4上にマスク層8を形成する。このマスク層8は、例えば、所定厚みのドライフィルムからなるめっきレジストであり、所定位置に開口10が設けられており、この開口10から金属層4が露出している。そして、このようなマスク層8を有する銅張り鋼板6に対し銅の電解めっきを施すことにより、前記した露出部分に銅を優先的に析出させ、ドライフィルムの厚さと同等寸法の高さを有する柱状の銅ポストを形成する。この後、ドライフィルム8を除去することにより、第1金属層4の第2面5上の所定位置に銅ポストからなる位置決め用のマーク12が形成される(図4)。
 このマーク12の設置位置は、任意に選定することができるが、絶縁基板内に内蔵すべき電子部品(以下、基板内部品という)14の位置決めを行う光学系位置決め装置(図示せず)の光学系センサーが認識しやすい位置に設けることが好ましい。本実施形態においては、図4に示すように、マーク12は、基板内部品14が搭載される予定の搭載予定領域Sを挟むように銅張り鋼板6の両端部に2個ずつ形成した。ここで、各マークにつき、図4中、搭載予定領域Sに近い側に位置付けられたものをインサイドマーク(メインマーク)A,B、これらインサイドマークA,Bを挟んで搭載予定領域Sとは反対側に位置付けられたものをアウトサイドマーク(サブマーク)C,Dと称する。
 次に、銅張り鋼板6上に接着剤16を介して基板内部品14を搭載する(部品搭載工程)。
 まず、図5に示すように、搭載予定領域Sに接着剤16が供給される。接着剤16は、搭載予定領域Sの全体を覆っていればよく、接着剤16の位置決め精度は、比較的低くてもよい。なお、接着剤16の位置決めを行う際、インサイドマークA,Bを基準にして搭載予定領域Sを特定し、特定された位置に接着剤16を塗布すると接着剤16の位置決め精度は向上するので好ましい。
 上記した接着剤16は、硬化して所定厚さの接着層18となる。得られる接着層18は、基板内部品14を所定位置に固定するとともに、所定の絶縁性を有している。接着剤16としては、硬化後に所定の接着強度及び所定の絶縁性とを発揮するものであれば格別限定されないが、例えば、熱硬化型のエポキシ系樹脂又はポリイミド系樹脂にフィラーを添加したものが用いられる。このフィラーとしては、例えば、シリカ(二酸化ケイ素)、ガラス繊維等の微粉末が用いられる。
 本発明において、搭載予定領域Sに供給される接着剤16の形態としては、特に限定されるものではなく、液体状の接着剤16を所定厚さで塗布する形態をとってもよいし、所定厚さのシート状の接着剤16を載置する形態をとってもよい。本実施形態においては、熱硬化型のエポキシ系樹脂にシリカの微粉末を添加した液体状の接着剤を使用した。
 次に、図6に示すように、第1金属層4の第2面5上の搭載予定領域Sに接着剤16を塗布し、その上に基板内部品14を搭載する。このとき、基板内部品14は、インサイドマークA,Bを基準にして搭載予定領域Sに位置決めされる。この後、接着剤16は、リフロー炉や熱硬化炉などを使用し加熱されることで硬化し接着層18となる。これにより基板内部品14は所定位置に固定される。
 詳しくは、図6から明らかなように、基板内部品14は、ICチップ等(図示せず)が樹脂で覆われた直方体状のパッケージ部品であり、このパッケージ部品の下部には複数の端子20が設けられている。そして、基板内部品14及び端子20と金属層4の第2面5との間には、接着層18が介在している。
 次に、絶縁基材を積層して基板内部品14、インサイドマークA,B及びアウトサイドマークC,Dの埋設を行う(埋設層形成工程)。
 まずは、図7に示すように、第1及び第2の絶縁基材22,24を用意する。これら絶縁基材22,24は、樹脂製である。ここで、絶縁基材22,24は、ガラス繊維に未硬化状態の熱硬化性樹脂を含浸させたシート状をなすいわゆるプリプレグである。この第1の絶縁基材22は、貫通孔30を有している。貫通孔30は、その開口部が基板内部品14を挿通可能な大きさに形成されているとともに、その高さ(絶縁基材22の厚さに相当)が基板内部品14の高さよりも高く設定されている。一方、第2の絶縁基材24は、図7に示すように、貫通孔が設けられていない平板状をなしている。
 ついで、第1金属層4上に第1の絶縁基材22を積層し、この第1の絶縁基材22の上側に第2の絶縁基材24を重ね、更にこの第2の絶縁基材24の上側に第2金属層28となるべき銅箔を重ねて積層体とする。ここで、第1の絶縁基材22は、貫通孔30内に基板内部品14が位置付けられるように配設する。その後、前記積層体の全体に対し、加圧するとともに加熱するいわゆるホットプレスを行う。
 これにより、プリプレグの未硬化状態の熱硬化性樹脂は、加圧されて貫通孔30等の隙間に充填された後、ホットプレスの熱により硬化する。その結果、図8に示すように、絶縁基材22,24からなる絶縁基板(埋設層)34が形成され、基板内部品14は絶縁基板34内に埋設される。ここで、絶縁基材22には、予め貫通孔30が設けられているため、ホットプレス時に基板内部品14にかかる圧力を回避することができる。このため、大型の基板内部品14であっても破損することなく絶縁基板内に埋設することができる。
 次いで、図9に示すように、支持板2を剥離させる。これにより部品内蔵基板の中間体40が得られる。この中間体40は、内部に基板内部品14を含む絶縁基板34と、この絶縁基板34の一方の面(下面)36に形成された第1金属層4と、他方の面(上面)38に形成された第2金属層28とを備えている。ここで、第1金属層4においては、支持板2の剥離により第1面3が露出している。
 次に、得られた中間体40に対し、第1金属層4の所定箇所を除去してウィンドウを形成する(ウィンドウ形成工程)。
 まずは、図10に示すように、アウトサイドマークC,Dの位置を検出し、両金属層4,28、絶縁基板34及びアウトサイドマークC,Dを共に貫通する基準孔42,42をドリルを用いて形成する。ここで、アウトサイドマークC,Dの位置検出は、通常のX線孔加工の際に用いられるX線照射装置(図示せず)を用いて行われる。
 この後、基準孔42を基準として、インサイドマークA,B及び基板内部品14の端子20が存在する部分(以下、端子存在部という)Tを特定し、特定した箇所につき、第1金属層4の第1面3側から第1金属層の一部を通常用いられるエッチング法により除去する。これにより、インサイドマークA,Bと共に絶縁基板34を部分的に露出させる第1ウィンドウW1及び端子存在部Tを含む接着層18の部位を露出させる第2ウィンドウW2が形成される。このとき、各ウィンドウW1、W2は、図11に示すように、これらインサイドマークA,B及び端子20,20よりも大きめに形成する。
 次に、端子存在部Tの接着層18にビアホールを形成する(ビアホール形成工程)。
 まず、露出したインサイドマークA,Bを光学系位置決め装置(図示せず)の光学系センサーで認識する。そして、インサイドマークA,Bの位置を基準として接着層18で隠れている基板内部品14の端子20の位置を特定する。その後、特定した端子位置の接着層18にレーザー、例えば、炭酸ガスレーザーを照射して接着層18を除去し、図12に示すように、端子20まで到達する第1レーザービアホール(以下、第1LVHという)46を形成する。これにより、基板内部品14の端子20が露出する。ここで、各ウィンドウW1、W2をインサイドマークA,B及び端子20,20よりも大きめに形成しているので、第1ウィンドウW1では、インサイドマークA,Bの全体を認識することができ、第2ウィンドウW2では、金属層4により反射されることなく効率良く目標箇所にレーザーを照射することができる。
 上記した態様から明らかなように、本発明においては、基板内部品14の位置決めに使用したインサイドマークA,Bを第1LVH46の形成に再度使用することを特徴としている。つまり、本発明は、基板内部品14の位置決め及び第1LVH46の位置決めに共通したマークを用いているので、極めて高い位置決め精度を発揮することができ、接着層18に隠れている端子20に対し、正確な位置に第1LVH46を形成することができる。
 次に、第1LVH46が形成された中間体40にデスミア処理により樹脂残渣を除去した後、めっき処理を施し中間体40表面へ銅を析出し、第1LVH46内に銅を充填する。これにより、基板内部品14の端子20と第1金属層4とを電気的に接続する導通ビアを形成する(導通ビア形成工程)。
 まず、第1LVH46内に銅の無電解めっき処理を施し、第1LVH46の内壁面及び基板内部品14の端子20の表面を銅で覆う。その後、銅の電解めっき処理を施し、図13に示すように、第1LVH46内を含め第1金属層4の全体を覆う銅のめっき層48を成長させる。これにより、第1LVH46内は銅で充填されて第1導通ビア47が形成され、この第1導通ビア47が第1金属層4と一体化し、基板内部品14の端子20と第1金属層4とが電気的に接続される。
 次に、絶縁基板34の表面の第1金属層4及び第2金属層28の一部を除去し、所定の配線パターン50を形成する(パターン形成工程)。
 両金属層4,28の一部の除去は、通常のエッチング法が用いられる。これにより、図14に示すような、表面に所定の配線パターン50を有する絶縁基板34内に、この配線パターン50と電気的に接続された端子20を有する基板内部品14が内蔵されている部品内蔵基板1が得られる。
 本発明においては、搭載予定領域Sに金属を充填するための孔を予めあけることは行わないので接着剤が流れ落ちることはない。よって、粘度の低い液体状の接着剤を含め各種接着剤を使用することができる。
 以上のようにして得られた部品内蔵基板1は、表面に他の電子部品を表面実装してモジュール基板とすることができる。また、この部品内蔵基板1をコア基板として、通常行われるビルドアップ法を用いて多層回路基板を形成することもできる。
 なお、第1実施形態は、ウィンドウ形成工程において、第1ウィンドウとともに第2ウィンドウを形成したが、本発明はこの態様に限定されるものではなく、第1ウィンドウのみ形成する態様でも構わない。この場合、第1ウィンドウから露出したメインマーク(インサイドマーク)を基準にして部品の端子位置を特定し、例えば、カッパーダイレクト法を利用し、金属層を含めて接着層を除去してビアホールを形成する。
(第2実施形態)
 第2実施形態は、第1実施形態のマーク形成工程において、基板内部品14を載置するための台座60を更に形成する点のみで第1実施形態と相違する。よって、第2実施形態について説明するにあたり、既に説明した工程と同じ工程については、その詳細な説明を省略する。また、既に説明した構成部材及び部位と同一の機能を発揮する物については同一の参照符号を付し、その説明を省略する。
 第2実施形態のマーク形成工程では、第1金属層4上に形成するマスク層8となるドライフィルムに対し、位置決めマーク用の開口の他に基板内部品14を搭載すべき搭載予定領域S内の所定位置に台座60用の開口を形成する。そして、このようなマスク層8を有する銅張り鋼板6に対し銅の電解めっきを施す。このようにして、銅製の柱状体からなるインサイドマークA,B、アウトサイドマークC,D及び台座60,60を同時に形成する(図15参照)。ここで、台座60は、その高さは、後工程で形成される接着層18に求められる厚さと同じ寸法に設定されている。ここで、台座60は、搭載予定領域S内において、その上に載置されるべき基板内部品14の端子20とオーバーラップしない位置に形成される。
 次に、第2実施形態の部品搭載工程では、第1金属層4の第2面5上の搭載予定領域Sに接着剤16が供給される。このとき、供給される接着剤16は、液体状のものが好ましく、図16に示すように、僅かに台座60を覆う程度の厚さで、搭載予定領域Sの全体を覆うように塗布する。
 この後、基板内部品14が搭載予定領域Sの所定位置に搭載される(図17参照)。このとき、基板内部品14は、自重により接着剤16中に部分的に沈み、その下面15が台座60の上端部に当接する。これにより、第1金属層4の第2面5と基板内部品14の下面15との間には、所定厚みのスペースが確保され、このスペースに接着層18が形成される。これにより、接着層18の厚さは、設計通りの厚さとなり、所要の接着強度と絶縁性が確保される。
 ついで、第1実施形態と同様にして埋設層形成工程、ウィンドウ形成工程、ビアホール形成工程、導通ビア形成工程、パターン形成工程を経ることにより、図18に示すような部品内蔵基板3が得られる。詳しくは、部品内蔵基板3は、表面に所定の配線パターン50を有する絶縁基板34と、この絶縁基板34内に内蔵された基板内部品14であって、配線パターン50と電気的に接続された端子20を有する基板内部品14とを備えている。そして、この部品内蔵基板3は、第1金属層4上に柱状の銅ポストからなる台座60を有しており、この台座60の上に基板内部品14が載置されている。これにより、基板内部品14の下面15と第1金属層4の第2面5との間の寸法は、台座60の高さ寸法よりも短くなることはなく、この間に存在する接着層18の厚さは設計通りの厚さとなっている。
(第3実施形態)
 第3実施形態は、埋設層形成工程の前にインナー回路基板70を準備する回路基板準備工程が追加されている点、及び、埋設層形成工程において、埋設層(絶縁基板34)内にインナー回路基板70を更に埋設する点で第1実施形態と相違する。よって、第3実施形態について説明するにあたり、既に説明した工程と同じ工程については、その詳細な説明を省略する。また、既に説明した構成部材及び部位と同一の機能を発揮する物については同一の参照符号を付し、その説明を省略する。
 まず、回路基板準備工程で準備されるインナー回路基板70は、例えば、絶縁性の基板であるインナー絶縁板72の両面に所定パターンのインナー導電回路74が形成された2層回路基板である。このインナー回路基板70は、インナー絶縁板72を貫通し、且つ、インナー絶縁板72の両面のインナー導電回路74間を電気的に接続するインナービア76及びインナー絶縁板の所定位置に設けられた整合マーク78を備えている。
 このインナービア76は、インナー絶縁板72にレーザー加工を施して形成したインナービアホール80に、ビアフィリングめっきにより金属が充填されて形成されたフィルドビアである。ここで、インナービア76は、コンフォーマルめっきにより形成することも可能である。しかし、回路基板の高密度化の点でフィルドビアとした方が有利である。また、インナービアホール80は、高密度化を考慮した場合、レーザー加工による形成が望ましいが、生産性やコスト面などを考慮した場合には、貫通ドリルによる加工での対応も可能である。
 インナー導電回路74は、めっきによりインナー絶縁板72の表面に金属層を形成し、この金属層を所定形状の配線パターンに加工することにより形成する。このとき、配線パターンの加工とともに、整合マーク78も一緒に形成する。この整合マーク78は、メインマーク(インサイドマークA,B)と整合させたときに、インナー回路基板70が、埋設層内において設計通りの位置に配設できる所定位置に設けられている。
 また、インナー回路基板70は、図19から明らかなように、貫通孔82を有している。この貫通孔82は、基板内部品14が挿通可能な大きさに形成されている。
 第3実施形態の埋設層形成工程では、まず、第1実施形態で用いた第1の絶縁基材22よりも薄い第3の絶縁基材84及び第1実施形態で用いた第2の絶縁基材24を用意する。ここで、第3の絶縁基材84は、基板内部品14が挿通可能な大きさの貫通孔86を有しており、この貫通孔86は、第3の絶縁基材84及びインナー回路基板70を積層したときに、インナー回路基板70の貫通孔82と連続するような位置に形成されている。そして、第3の絶縁基材84とインナー回路基板70とを積層したときの厚さが、基板内部品14の高さよりも高くなるように設定されている。
 ついで、第1金属層4の上に、第3の絶縁基材84、インナー回路基板70、第2の絶縁基材24及び第2金属層28となるべき銅箔を順次積層していくレイアップ作業を行う。このレイアップ作業では、まず、第1金属層4の上方にインナー回路基板70を保持する。そして、第1金属層4上のインサイドマークA,B及びインナー回路基板上の整合マーク78を光学センサーで認識し、これらインサイドマークA,Bと整合マーク78とが、部品内蔵基板の厚さ方向に関して整合するようにインナー回路基板70を位置決めする。この後、第1金属層4とインナー回路基板70との間に第3の絶縁基材84を介在させた状態でインナー回路基板70を第1金属層4に向かって移動させ、インナー回路基板70を第3の絶縁基材84を介して第1金属層4上に載置する。ついで、このインナー回路基板70の上に第2絶縁基材24及び銅箔(28)を積層し、積層体を得る。ここで、基板内部品14は、第3の絶縁基材84の貫通孔86及びインナー回路基板70の貫通孔82内に挿通されている。続いて、前記積層体の全体をホットプレスする。
 ホットプレス後、支持板2を剥離することにより、図20に示すように、基板内部品14、インサイドマークA,B及びアウトサイドマークC,Dとともにインナー回路基板70が絶縁基板34(埋設層)内に埋設された中間体90が得られる。
 次に、得られた中間体90に対し、第1ウィンドウW1及び第2ウィンドウW2とともに、インナー導電回路74の所定位置、例えば、インナービア76が存在する部分に対応した位置に第3ウィンドウW3を形成する。この第3ウィンドウW3は、図21から明らかなように、第1金属層4側及び第2金属層28側の両方に形成される。第3ウィンドウW3は、基準孔42を基準にして第1ウィンドウW1と同時に形成することができるが、この態様に限定されるものではない。例えば、第1ウィンドウW1を形成した後、第1ウィンドウW1から露出したインサイドマークA,Bを基準にして第3ウィンドウW3を形成することもできる。
 次に、第3ウィンドウW3により露出した部分の埋設層にビアホールを形成する。
 まず、露出したインサイドマークA,Bを光学系位置決め装置(図示せず)の光学系センサーで認識する。そして、インサイドマークA,Bの位置を基準として埋設層で隠れているインナー回路基板70のインナー導電回路74の所定位置、例えば、インナービア76が存在している位置を特定する。その後、特定したインナー導電回路74の所定位置に対応する部分の埋設層にレーザー、例えば、炭酸ガスレーザーを照射して埋設層を除去し、図22に示すように、インナー導電回路74まで到達する第2レーザービアホール(以下、第2LVHという)92を形成する。これにより、インナー導電回路74の所定位置が露出する。
 次に、第1LVH46及び第2LVH92が形成された中間体90にデスミア処理により樹脂残渣を除去した後、ビアフィルめっき処理を施し中間体90の表面へ銅を析出させるとともに、第1LVH46及び第2LVH92内に銅を充填する。これにより、基板内部品14の端子20と第1金属層4とを電気的に接続する第1導通ビア47を形成するとともに、インナー回路基板70のインナー導電回路74と第1金属層4及び第2金属層28とを電気的に接続する第2導通ビア94を形成する(図23参照)。
 その後、絶縁基板34の表面の第1金属層4及び第2金属層28の一部を除去し、所定の配線パターン50を形成する。
 このようにして、図24に示すような、インナー回路基板70を絶縁基板34(埋設層)内に埋設した部品内蔵基板100が得られる。
 この第3実施形態の部品内蔵基板100は、層間の電気的接続を全てフィルドビアにより行っているので、所謂エニーレイヤー構造をなしている。エニーレイヤー構造の場合、導通ビアが金属で充填されており、その上に配線パターンを形成できるので、設計の自由度が高く、また、回路基板の高密度化に有効である。
 また、部品内蔵基板100においては、図24から明らかなように、第2導通ビア94を第1導通ビア47よりも大きい径に形成してある。この場合、絶縁基材84、24は、部品を埋設する性質上、接着層18以上の厚みを設定することが想定される。従って、第2導通ビアの深さは、第1導通ビア以上の深さとなる可能性がある。その際には、めっき工程を考慮して第2導通ビアのビア径を第1導通ビア以上にすることでめっき液循環の悪化を防ぎ導通ビアのめっき品質を確保できるという利点がある。なお、第2導通ビア94の径は、第1導通ビアと同じとしても構わない。
 ここで、この第3実施形態では、金属層4上の所定位置にインサイドマークA,B及びアウトサイドマークC,Dとともにインナー回路基板の位置決め用の基準マーク88を更に形成することができる(図25参照)。この基準マーク88は、メインマーク(インサイドマークA,B)と同じ精度で形成される。一方、インナー回路基板70の整合マーク78についても、基準マーク88と対応する所定位置に設ける。このため、レイアップ作業の際に基準マーク88と、インナー回路基板70の整合マーク78とを整合させることにより、インナー回路基板70を設計通りの所定位置に位置決めすることができる。このように、メインマークとは別に基準マーク88を設けた場合、次のような利点がある。例えば、前記したレイアップ作業の際にメインマークが光学センサーで認識し辛い位置に形成せざるを得ないときでも、基準マーク88を前記光学センサーで認識し易い位置に設ければ、この基準マーク88を利用することにより容易に、且つ、精度良くインナー回路基板70の位置決めが可能となる。
 なお、上記した各実施形態では、基板内部品14の位置決め及びLVHの位置決めのマークとしてインサイドマークA及びインサイドマークBの両方を用いているが、本発明は、この実施形態に限定されるものではなく、基板内部品14及びLVHの位置決めには、インサイドマークA及びインサイドマークBのうちのどちらか一方だけ用いる態様でもよい。本発明は、基板内部品の位置決め及びLVHを設ける際の端子の位置の特定に同一マークを使用することに特徴があり、インサイドマークA及びインサイドマークBのうちのどちらか一方だけを用いても十分高い位置決め精度を発揮できる。上記した実施形態では、位置決め精度がより向上する好ましい態様として、インサイドマークA及びインサイドマークBの両方を使用する態様につき説明した。
 また、本発明は、メインマークを搭載予定領域Sの近傍に設ける態様に限定されるものではなく、メインマークを搭載予定領域Sから離れた部分に設けても構わない。例えば、大判のワークピースに部品内蔵基板を複数個作り込み、その後、前記ワークピースから個々の部品内蔵基板を切り取って製造する場合、ワークピースの枠部分にメインマークを形成することができる。
 また、本発明において、絶縁基板内に内蔵される部品としては、パッケージ部品に限定されるものではなく、チップ部品等他の各種電子部品を対象とすることができる。
1,3   部品内蔵基板
2     支持板
3     第1面
4     第1金属層
5     第2面
6     銅張り鋼板
8     マスク層
12     位置決め用のマーク
14     電子部品(基板内部品)
16     接着剤
18     接着層
20     端子
34     絶縁基板
40     中間体
46     レーザービアホール(LVH)
47     第1導通ビア
50     配線パターン
60     台座
70     インナー回路基板
72     インナー絶縁板
74     インナー導電回路
76     インナービア
78     整合マーク
80     インナービアホール
94     第2導通ビア
100    部品内蔵基板
S      搭載予定領域
 

Claims (17)

  1.  表面に配線パターンを有する絶縁基板内に、前記配線パターンと電気的に接続された端子を有する電気又は電子的な部品が内蔵されている部品内蔵基板の製造方法であって、
     支持板上に前記配線パターンとなるべき金属層を形成し、この金属層の前記支持板に接する第1面とは反対側の第2面に金属製の柱状体からなるメインマークを形成するマーク形成工程と、
     前記金属層に対し前記メインマークを基準にして前記部品を位置決めし、前記部品及び前記端子との間に絶縁性の接着層を介在させて前記金属層の第2面に前記部品を搭載する部品搭載工程と、
     前記部品を搭載した前記金属層の第2面上に、前記部品及び前記メインマークを埋設させる前記絶縁基板としての埋設層を形成する埋設層形成工程と、
     前記金属層から前記支持板を剥離させた後、この剥離により露出した前記金属層の第1面側から前記金属層の一部を除去し、少なくとも前記メインマークと共に前記埋設層を部分的に露出させる第1のウィンドウを形成するウィンドウ形成工程と、
     前記第1のウィンドウから露出した前記メインマークを基準にして前記部品の端子の位置を特定し、前記端子まで到達する第1のビアホールを形成するビアホール形成工程と、
     前記第1のビアホールにめっき処理を施した後、金属を充填することにより第1の導通ビアを形成する導通ビア形成工程と、
     前記導通ビアを介して前記端子と電気的に接続された前記金属層を前記配線パターンに形成するパターン形成工程と
    を備えていることを特徴とする部品内蔵基板の製造方法。
  2.  前記マーク形成工程にて、金属製の柱状体からなるサブマークを前記メインマークと同時に前記金属層の第2面上に形成し、
     前記ウィンドウ形成工程の前に、前記サブマークをX線を用いて特定し、前記金属層、前記サブマーク及び前記埋設層を共に貫通する貫通孔を形成する貫通孔形成工程を更に備え、
     前記ウィンドウ形成工程は、前記貫通孔を基準にして前記第1のウィンドウを形成することを特徴とする請求項1に記載の部品内蔵基板の製造方法。
  3.  前記ウィンドウ形成工程は、
     前記部品の端子に対応する位置を含む前記接着層の部位を露出させる第2のウィンドウを更に形成し、
     前記ビアホール形成工程は、
     前記第2のウィンドウから露出した前記接着層に前記端子まで到達する前記第1のビアホールを形成することを特徴とする請求項1に記載の部品内蔵基板の製造方法。
  4.  前記マーク形成工程にて、金属製の柱状体からなるサブマークを前記メインマークと同時に前記金属層の第2面上に形成し、
     前記ウィンドウ形成工程の前に、前記サブマークをX線を用いて特定し、前記金属層、前記サブマーク及び前記埋設層を共に貫通する貫通孔を形成する貫通孔形成工程を更に備え、
     前記ウィンドウ形成工程は、前記貫通孔を基準にして前記第1のウィンドウ及び前記第2のウィンドウを形成することを特徴とする請求項3に記載の部品内蔵基板の製造方法。
  5.  前記マーク形成工程にて、前記金属層の第2面上における前記部品の搭載予定領域内で、且つ、前記端子が位置付けられるべき部分を除いた位置に、前記メインマークと同時に金属製の柱状体からなる台座を形成し、
     前記部品搭載工程にて、前記台座に前記部品を載置するとともに、前記部品及び前記端子と前記第2面との間に前記接着層を介在させることを特徴とする請求項1~4の何れかに記載の部品内蔵基板の製造方法。
  6.  前記埋設層形成工程の前に、前記埋設層内に更に埋設されるべきインナー回路基板を準備する回路基板準備工程であって、前記インナー回路基板が、インナー絶縁板、前記インナー絶縁板の両面に設けられたインナー導電回路及び前記インナー絶縁板上の所定位置に設けられた整合マークを有する、回路基板準備工程を更に備え、
     前記埋設層形成工程にて、
     前記整合マークと前記メインマークとを前記部品内蔵基板の厚さ方向に関して整合させ且つ前記インナー回路基板を前記金属層の第2面との間に所定間隔を確保した状態で前記埋設層を形成し、
     前記ビアホール形成工程にて、
     前記第1のウィンドウから露出した前記メインマークを基準にして前記インナー導電回路の位置を特定し、前記インナー導電回路まで到達する第2のビアホールを更に形成し、
     前記導通ビア形成工程にて、
     前記第2のビアホールに金属をめっきして第2の導通ビアを更に形成する
    ことを特徴とする請求項1~5の何れかに記載の部品内蔵基板の製造方法。
  7.  前記導通ビア形成工程にて、
     前記第2の導通ビアは前記第2のビアホールにビアフィルめっきを施して金属を充填してなるフィルドビアとされることを特徴とする請求項6に記載の部品内蔵基板の製造方法。
  8.  前記導通ビア形成工程にて、
     前記第2の導通ビアを前記第1の導通ビアと同じかそれよりも大きい径に形成することを特徴とする請求項6又は7に記載の製造方法。
  9.  前記柱状体は、めっきレジスト膜を用いたパターンめっきにより形成されることを特徴とする請求項1~8の何れかに記載の部品内蔵基板の製造方法。
  10.  前記接着層は、エポキシ系樹脂又はポリイミド系樹脂で形成されることを特徴とする請求項1~9の何れかに記載の部品内蔵基板の製造方法。
  11.  前記部品搭載工程は、前記部品の端子を前記第2面側に向けた状態で前記部品の搭載が行われることを特徴とする請求項1~10の何れかに記載の部品内蔵基板の製造方法。
  12.  前記支持板には、アルミ板を用い、前記金属層には前記アルミ板に貼り付けられた銅箔を用いることを特徴とする請求項1~11の何れかに記載の部品内蔵基板の製造方法。
  13.  前記支持板には、ステンレス板を用い、前記金属層には前記ステンレス板に析出された銅めっき膜を用いることを特徴とする請求項1~11の何れかに記載の部品内蔵基板の製造方法。
  14.  請求項1又は3に記載の製造方法を用いて製造した部品内蔵基板。
  15.  前記メインマークと同時に形成された請求項2又は4の前記サブマークを更に備えていることを特徴とする請求項14に記載の部品内蔵基板。
  16.  前記メインマークと同時に形成された請求項5の前記台座を更に備えていることを特徴とする請求項14又は15に記載の部品内蔵基板。
  17.  請求項6の前記インナー回路基板を更に備えていることを特徴とする請求項14~16の何れかに記載の部品内蔵基板。
     
PCT/JP2011/075059 2011-10-31 2011-10-31 部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板 WO2013065099A1 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
EP11874961.3A EP2775808A4 (en) 2011-10-31 2011-10-31 METHOD FOR MANUFACTURING A SUBSTRATE HAVING AN INTEGRATED COMPONENT, AND SUBSTRATE HAVING AN INTEGRATED COMPONENT MANUFACTURED BY SAID METHOD
CN201180074538.1A CN104025728A (zh) 2011-10-31 2011-10-31 元器件内置基板的制造方法及使用该方法制造的元器件内置基板
PCT/JP2011/075059 WO2013065099A1 (ja) 2011-10-31 2011-10-31 部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板
KR1020147014034A KR20140089385A (ko) 2011-10-31 2011-10-31 부품내장기판의 제조방법 및 이 방법을 이용하여 제조한 부품내장기판
JP2013541492A JP5698377B2 (ja) 2011-10-31 2011-10-31 部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板
US14/355,192 US9526182B2 (en) 2011-10-31 2011-10-31 Component-embedded substrate manufacturing method
TW101134094A TWI593064B (zh) 2011-10-31 2012-09-18 Method of manufacturing substrate with built-in element and substrate with built-in element manufactured by the method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2011/075059 WO2013065099A1 (ja) 2011-10-31 2011-10-31 部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板

Publications (1)

Publication Number Publication Date
WO2013065099A1 true WO2013065099A1 (ja) 2013-05-10

Family

ID=48191495

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/075059 WO2013065099A1 (ja) 2011-10-31 2011-10-31 部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板

Country Status (7)

Country Link
US (1) US9526182B2 (ja)
EP (1) EP2775808A4 (ja)
JP (1) JP5698377B2 (ja)
KR (1) KR20140089385A (ja)
CN (1) CN104025728A (ja)
TW (1) TWI593064B (ja)
WO (1) WO2013065099A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015130443A (ja) * 2014-01-08 2015-07-16 富士通株式会社 部品内蔵基板の製造方法
JP2016157919A (ja) * 2014-12-15 2016-09-01 ジーイー・エンベッデッド・エレクトロニクス・オーワイ 電子モジュールの作製方法及び電子モジュール

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5521130B1 (ja) * 2012-08-30 2014-06-11 パナソニック株式会社 電子部品パッケージおよびその製造方法
US9449937B2 (en) 2012-09-05 2016-09-20 Panasonic Intellectual Property Management Co., Ltd. Semiconductor device and method for manufacturing the same
CN104394665B (zh) * 2014-10-15 2017-11-28 上海美维电子有限公司 超薄印刷线路板的制作方法及超薄印刷线路板
TWI630665B (zh) * 2017-06-20 2018-07-21 恆勁科技股份有限公司 製作晶片封裝結構之方法
JP6838528B2 (ja) * 2017-08-31 2021-03-03 日亜化学工業株式会社 基板の製造方法と発光装置の製造方法
CN108040425B (zh) * 2017-12-14 2019-09-20 广东长盈精密技术有限公司 电子设备及其电路板
CN111341713A (zh) * 2018-12-18 2020-06-26 中芯集成电路(宁波)有限公司 一种封装方法和封装结构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007123797A (ja) * 2005-09-28 2007-05-17 Tdk Corp 半導体ic内蔵基板及びその製造方法
JP2008522396A (ja) 2004-11-26 2008-06-26 イムベラ エレクトロニクス オサケユキチュア 電子モジュールの製造方法
JP2009194382A (ja) * 2008-02-14 2009-08-27 Ibiden Co Ltd プリント配線板の製造方法
JP2010027917A (ja) 2008-07-22 2010-02-04 Meiko:Kk 電気・電子部品内蔵回路基板とその製造方法
JP2011523773A (ja) * 2008-05-12 2011-08-18 インベラ エレクトロニクス オサケユキチュア 回路モジュールおよびその製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5956564A (en) * 1997-06-03 1999-09-21 Ultratech Stepper, Inc. Method of making a side alignment mark
US7178229B2 (en) 2003-11-20 2007-02-20 E. I. Du Pont De Nemours And Company Method of making interlayer panels
FI20041680A (fi) * 2004-04-27 2005-10-28 Imbera Electronics Oy Elektroniikkamoduuli ja menetelmä sen valmistamiseksi
FI20040592A (fi) 2004-04-27 2005-10-28 Imbera Electronics Oy Lämmön johtaminen upotetusta komponentista
JP2008159819A (ja) * 2006-12-22 2008-07-10 Tdk Corp 電子部品の実装方法、電子部品内蔵基板の製造方法、及び電子部品内蔵基板
US8225503B2 (en) 2008-02-11 2012-07-24 Ibiden Co., Ltd. Method for manufacturing board with built-in electronic elements
WO2009147936A1 (ja) 2008-06-02 2009-12-10 イビデン株式会社 多層プリント配線板の製造方法
US20110048777A1 (en) * 2009-08-25 2011-03-03 Chien-Wei Chang Component-Embedded Printed Circuit Board
JP2011210912A (ja) * 2010-03-30 2011-10-20 Hitachi Ltd 多層プリント配線板の加工方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008522396A (ja) 2004-11-26 2008-06-26 イムベラ エレクトロニクス オサケユキチュア 電子モジュールの製造方法
JP2007123797A (ja) * 2005-09-28 2007-05-17 Tdk Corp 半導体ic内蔵基板及びその製造方法
JP2009194382A (ja) * 2008-02-14 2009-08-27 Ibiden Co Ltd プリント配線板の製造方法
JP2011523773A (ja) * 2008-05-12 2011-08-18 インベラ エレクトロニクス オサケユキチュア 回路モジュールおよびその製造方法
JP2010027917A (ja) 2008-07-22 2010-02-04 Meiko:Kk 電気・電子部品内蔵回路基板とその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2775808A4

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015130443A (ja) * 2014-01-08 2015-07-16 富士通株式会社 部品内蔵基板の製造方法
JP2016157919A (ja) * 2014-12-15 2016-09-01 ジーイー・エンベッデッド・エレクトロニクス・オーワイ 電子モジュールの作製方法及び電子モジュール

Also Published As

Publication number Publication date
JPWO2013065099A1 (ja) 2015-04-02
EP2775808A4 (en) 2015-05-27
US20140347835A1 (en) 2014-11-27
EP2775808A1 (en) 2014-09-10
CN104025728A (zh) 2014-09-03
US9526182B2 (en) 2016-12-20
JP5698377B2 (ja) 2015-04-08
TW201334126A (zh) 2013-08-16
KR20140089385A (ko) 2014-07-14
TWI593064B (zh) 2017-07-21

Similar Documents

Publication Publication Date Title
JP5698377B2 (ja) 部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板
JP5688162B2 (ja) 部品内蔵基板の製造方法及びこの方法を用いて製造した部品内蔵基板
US8024858B2 (en) Method of manufacturing printed wiring board with built-in electronic component
US7935893B2 (en) Method of manufacturing printed wiring board with built-in electronic component
US9204552B2 (en) Printed wiring board
JP5955023B2 (ja) 部品内蔵印刷配線板及びその製造方法
JPWO2010038489A1 (ja) 電子部品内蔵配線板及びその製造方法
JP2000101245A (ja) 積層樹脂配線基板及びその製造方法
JPWO2010007704A1 (ja) フレックスリジッド配線板及び電子デバイス
KR20110036139A (ko) 배선판 및 그의 제조 방법
JP2010251688A (ja) 部品内蔵印刷配線板及びその製造方法
JP6033872B2 (ja) 部品内蔵基板の製造方法
KR20120006012A (ko) 프린트 배선판의 제조방법, 프린트 배선판, 다층 프린트 배선판 및 반도체 패키지
JP5179910B2 (ja) 多層配線基板の製造方法
TWI777958B (zh) 多層線路板的製造方法
US9433106B2 (en) Method for manufacturing printed wiring board
JP2019121766A (ja) プリント配線板およびその製造方法
JP2005109188A (ja) 回路基板、多層基板、回路基板の製造方法および多層基板の製造方法
JP2005259730A (ja) 回路基板、多層回路基板、回路基板の製造方法および多層回路基板の製造方法
JP2014116485A (ja) 多層配線基板の製造方法
JP2021012958A (ja) プリント配線板
JP2006351839A (ja) 多層配線用基材、多層配線板およびそれらの製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11874961

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2013541492

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 14355192

Country of ref document: US

Ref document number: 2011874961

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 20147014034

Country of ref document: KR

Kind code of ref document: A