WO2013058020A1 - 半導体装置および半導体装置製造方法 - Google Patents

半導体装置および半導体装置製造方法 Download PDF

Info

Publication number
WO2013058020A1
WO2013058020A1 PCT/JP2012/072031 JP2012072031W WO2013058020A1 WO 2013058020 A1 WO2013058020 A1 WO 2013058020A1 JP 2012072031 W JP2012072031 W JP 2012072031W WO 2013058020 A1 WO2013058020 A1 WO 2013058020A1
Authority
WO
WIPO (PCT)
Prior art keywords
copper
wire
electrode
semiconductor element
semiconductor device
Prior art date
Application number
PCT/JP2012/072031
Other languages
English (en)
French (fr)
Inventor
文彦 百瀬
齋藤 隆
和優 木戸
西村 芳孝
孝康 洞澤
Original Assignee
富士電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社 filed Critical 富士電機株式会社
Publication of WO2013058020A1 publication Critical patent/WO2013058020A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • H01L2224/487Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48738Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/48747Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48799Principal constituent of the connecting portion of the wire connector being Copper (Cu)
    • H01L2224/488Principal constituent of the connecting portion of the wire connector being Copper (Cu) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48838Principal constituent of the connecting portion of the wire connector being Copper (Cu) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/48847Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]

Definitions

  • the present invention relates to a semiconductor device having a power semiconductor element (IGBT: Insulated Gate Bipolar Transistor) and the like, and a semiconductor device manufacturing method for manufacturing a semiconductor device by bonding an electrode of a semiconductor element and an external circuit with a wire.
  • IGBT Insulated Gate Bipolar Transistor
  • the electrode of the semiconductor element and the pattern of the external circuit are generally joined by an aluminum (Al) wire. It is.
  • an aluminum-silicon (Al—Si) alloy film is formed as the electrode of the semiconductor element.
  • the aluminum wire is bonded to the electrode of the Al—Si alloy film by wire bonding with an ultrasonic wave and a load.
  • Non-Patent Document 1 a technique for improving the interface peeling of the power semiconductor element and the connection life of the aluminum wire has been proposed.
  • a power module to which wire bonding using a copper wire is applied has been proposed (Non-Patent Document 1).
  • JP 2008-270455 A The Future of Wire Bonding Infineon Technologies AG, CIPS2010, March, 16-18, 2010, Nuremberg / Germany
  • wire bonding using aluminum wires has the following problems.
  • (1) The aluminum wire has a small fusing current per wire. For this reason, it is necessary to connect a large number of aluminum wires to the surface electrode in a power semiconductor element having a large current density.
  • the electrode of the semiconductor element is formed on the surface of silicon, which is the material of the semiconductor element, but when the semiconductor element generates heat, the difference between the linear expansion coefficient of silicon and the linear expansion coefficient of aluminum wire increases. Cracks (breaks) are likely to occur at the bonded portion of the wire. If a crack occurs, a bonding failure occurs between the aluminum wire and the electrode of the semiconductor element, and the reliability of the bonding degree decreases.
  • the present invention has been made in view of these points, and an object thereof is to provide a semiconductor device that improves the current density of a semiconductor element and further improves the reliability of the bonding degree during wire bonding. To do.
  • Another object of the present invention is to provide a method for manufacturing a semiconductor device in which the current density of a semiconductor element is improved and the reliability of the bonding degree during wire bonding is improved.
  • the semiconductor device includes a semiconductor element having a copper electrode that is an electrode coated with copper or a copper alloy, and an external circuit. Further, the copper electrode of the semiconductor element and the external circuit are joined with a wire containing copper or a copper alloy, and the thickness of the copper electrode is 5 ⁇ m or more and 30 ⁇ m or less.
  • a semiconductor device includes a semiconductor element having a copper electrode and an external circuit, wherein the copper electrode and the external circuit are joined by a wire containing copper or a copper alloy, and the thickness of the copper electrode is 5 ⁇ m or more and 30 ⁇ m or less. It was. As a result, the current density can be improved and the reliability of the bonding degree at the time of wire bonding can be improved.
  • a copper electrode which is an electrode coated with copper having a thickness of 5 ⁇ m or more and 30 ⁇ m or less is formed on an electrode portion of a semiconductor element, and the copper electrode and an external circuit are connected to each other by a wire containing copper or a copper alloy
  • the semiconductor device is manufactured by bonding. This makes it possible to manufacture a semiconductor device with improved current density, and to improve the reliability of the degree of bonding during wire bonding.
  • FIG. 1 is a diagram illustrating a configuration example of a semiconductor device.
  • the semiconductor device 1 includes a semiconductor element 1a and an external circuit 1b mounted on a base 1d.
  • the semiconductor element 1a has, for example, a copper electrode 1a-1 which is an electrode coated with copper (Cu) or a copper alloy on a silicon substrate. Further, the copper electrode 1a-1 of the semiconductor element 1a and the external circuit 1b are joined by a copper wire 1c containing copper or a copper alloy. The thickness of the copper electrode 1a-1 is 5 ⁇ m or more and 30 ⁇ m or less.
  • the semiconductor device 1 includes the semiconductor element 1a having the copper electrode 1a-1 and the external circuit 1b.
  • the copper electrode 1a-1 and the external circuit 1b are joined by the copper wire 1c, and the copper electrode 1a- 1 has a thickness of 5 ⁇ m or more and 30 ⁇ m or less.
  • the current density can be improved as compared with the case of aluminum wire.
  • the electrode to which the copper wire 1c is bonded is the copper electrode 1a-1, and the thickness of the copper electrode 1a-1 is 5 ⁇ m or more and 30 ⁇ m or less, so that the degree of bonding with the copper wire 1c can be increased, and the high temperature Even underneath, the occurrence of cracks can be suppressed, and the reliability of the bonding degree during wire bonding can be improved.
  • FIG. 2 is a view showing a cross section of the semiconductor device.
  • a conventional semiconductor device 20 includes a semiconductor element 22 and an insulating circuit board 23 mounted on a metal base 21, and is an aluminum wire 24 having a wire diameter (hereinafter also simply referred to as ⁇ ) of 300 to 400 ⁇ m. And the insulating circuit board 23 are joined.
  • the insulated circuit board 23 includes a ceramic 23a and copper patterns (copper foils) 23b, 23c-1, and 23c-2.
  • a DCB (Direct Copper Bonding) board in which copper patterns 23b, 23c-1, and 23c-2 are directly joined on the ceramic 23a is used.
  • the insulating circuit board 23 is solder-mounted on the plate of the metal base 21 for heat dissipation, and the semiconductor element 22 formed using a silicon substrate is bonded onto the copper pattern 23c-1 on the insulating circuit board 23.
  • the semiconductor element 22 is formed with an aluminum electrode 22a covered with an aluminum film or an aluminum alloy film.
  • the aluminum alloy for example, an Al—Si alloy or an Al—Si—Cu alloy is used.
  • the aluminum wire 24 is bonded to the aluminum electrode 22a and the copper pattern 23c-2 serving as a lead electrode of the insulated circuit board 23 by wire bonding using ultrasonic waves and a load.
  • the above-described wire bonding using the aluminum wire 24 is generally widely used because the damage to the semiconductor element 22 in the bonding process is relatively small and the degree of bonding is also relatively high.
  • the semiconductor element 22 repeats heat generation and cooling due to energization during operation, the expansion and contraction operation according to the linear expansion coefficient is repeated at the joint portion of the aluminum wire 24. For this reason, a large shear stress is generated on the joint surface, and plastic strain is generated in the aluminum wire 24 on the joint surface, which may cause cracks in the aluminum wire 24. In any case, if a crack occurs, a bonding failure occurs at the bonding interface between the aluminum wire 24 and the aluminum electrode 22a of the semiconductor element 22, and the reliability of the bonding degree decreases.
  • the average linear expansion coefficient of the epoxy resin for sealing the semiconductor element is set to 15 to 20 ppm / K, so that the interface peeling of the power semiconductor element, the aluminum wire, It is described that copper wire can be used instead of aluminum wire.
  • Non-Patent Document 1 describes the characteristics of a power module to which wire bonding using a ⁇ 400 ⁇ m copper wire is applied. However, for both Patent Document 1 and Non-Patent Document 1, specific details regarding wire bonding when a copper wire is used instead of an aluminum wire (for example, an appropriate thickness of an electrode to which the copper wire is bonded) Etc.) is not described at all.
  • the present technology has been made in view of the above points, clarifying the relationship between the copper wire and the electrode during wire bonding, improving the current density of the semiconductor element, and further increasing the bonding degree during wire bonding.
  • the present invention provides a semiconductor device and a semiconductor device manufacturing method that improve the reliability of the semiconductor device.
  • FIG. 3 is a view showing a cross section of the semiconductor device.
  • the semiconductor device 10 includes a semiconductor element 12 and an insulating circuit board 13 (corresponding to an external circuit) mounted on a metal base (copper base) 11, and a gap between the semiconductor element 12 and the insulating circuit board 13 is established with a copper wire 14. Be joined.
  • the insulating circuit board 13 includes a ceramic 13a and copper patterns 13b, 13c-1, and 13c-2.
  • a DCB board is used in which copper patterns 13b, 13c-1, and 13c-2 are directly joined on a ceramic 13a.
  • the insulating circuit board 13 is solder-mounted on the plate of the metal base 11 for heat dissipation, and the semiconductor element 12 made of silicon is bonded onto the copper pattern 13c-1 on the insulating circuit board 13. Further, an electrode (copper electrode) 12a covered with a copper film is formed on the semiconductor element 12 by, for example, plating, sputtering, or vapor deposition.
  • the copper wire 14 is bonded to the copper electrode 12a and the copper pattern 13c-2 serving as the lead electrode of the insulated circuit board 13 by wire bonding using ultrasonic waves and a load.
  • the copper wire 14 includes copper or a copper alloy.
  • FIG. 4 is a diagram showing the results of a copper wire bonding experiment with respect to the thickness of the copper electrode.
  • Table T1 shows the bonding result when the copper wire 14 is ⁇ 400 ⁇ m and the thickness of the copper electrode 12a is 30 ⁇ m.
  • the force of the table T1 is a load force at the time of wire bonding, and the unit is cN (centinewton) (1 cN ⁇ 1 g).
  • Power is the power value of the ultrasonic transducer during wire bonding (the larger the value, the larger the amplitude of ultrasonic vibration).
  • a cross indicates that damage (chip damage) has occurred in the silicon substrate of the semiconductor element 12 on which the copper electrode 12a is formed during wire bonding of the copper wire 14 to the copper electrode 12a.
  • ⁇ mark indicates that when the copper wire 14 is wire-bonded to the copper electrode 12a, the copper wire 14 is not bonded but is not bonded.
  • a circle indicates that the copper wire 14 is bonded when the copper wire 14 is wire-bonded to the copper electrode 12a.
  • a blank indicates that there is no experimental data.
  • the electrode thickness is 30 ⁇ m and the copper electrode 12a has a diameter of 400 ⁇ m. It is possible to join the copper wire 14.
  • the copper wire 14 having a diameter of 400 ⁇ m can be bonded to the copper electrode 12a having an electrode thickness of 30 ⁇ m.
  • FIG. 5 is a diagram showing the relationship between the wire diameter of the copper wire and the electrode thickness of the copper electrode.
  • the vertical axis represents the electrode thickness ( ⁇ m) of the copper electrode 12 a
  • the horizontal axis represents the wire diameter ( ⁇ m) of the copper wire 14.
  • the relationship between the wire diameter of the copper wire 14 and the electrode thickness of the copper electrode 12a which can join the copper wire 14 to the copper electrode 12a is shown.
  • Wire bonding can be performed when the wire diameter of the copper wire 14 is in the range of about ⁇ 100 ⁇ m to ⁇ 400 ⁇ m and the electrode thickness of the copper electrode 12a is in the range of about 5 ⁇ m to 30 ⁇ m.
  • FIG. 4 as an example of the bonding experiment, the bonding result of wire bonding when the copper wire 14 is ⁇ 400 ⁇ m and the electrode thickness of the copper electrode 12a is 30 ⁇ m is shown.
  • FIG. 6 is a diagram showing the results of a copper wire bonding experiment with respect to the thickness of the nickel electrode.
  • Table T2 shows the joining result when the copper wire 14 is ⁇ 400 ⁇ m and the nickel electrode thickness is 20 ⁇ m.
  • a circle indicates that the copper wire 14 is bonded when the copper wire 14 is wire bonded to the nickel electrode.
  • a blank indicates that there is no experimental data.
  • the copper wire 14 having a diameter of 400 ⁇ m can be bonded to a nickel electrode having an electrode thickness of 20 ⁇ m.
  • a copper wire 14 having a diameter of 400 ⁇ m can be bonded to a nickel electrode having an electrode thickness of 20 ⁇ m.
  • the electrode of the semiconductor element may be a nickel electrode, and the copper wire 14 may be wire bonded to the nickel electrode.
  • the semiconductor element 12 may be formed using a silicon carbide (SiC) substrate in addition to the silicon substrate.
  • the wire bonding is performed in the range of ⁇ 100 ⁇ m to ⁇ 400 ⁇ m and the electrode thickness of the nickel electrode being in the range of 5 ⁇ m to 20 ⁇ m.
  • the bonding results of wire bonding when the diameter of the copper wire 14 is ⁇ 400 ⁇ m and the electrode thickness of the nickel electrode is 20 ⁇ m are shown.
  • FIG. 7 is a diagram showing a fusing current.
  • the vertical axis is the fusing current (A)
  • the horizontal axis is the wire length (mm)
  • the graph g1 shows the fusing current of the aluminum wire at ⁇ 400 ⁇ m
  • the graph g2 shows the fusing current of the copper wire at ⁇ 400 ⁇ m. Show.
  • the copper wire has a current fusing value 1.5 times that of the aluminum wire.
  • an aluminum wire having a diameter of ⁇ 400 ⁇ m and a wire length of 35 mm will melt when 20 A flows, but a copper wire having a diameter of ⁇ 400 ⁇ m and a wire length of 35 mm will melt at 30 A.
  • the copper wire is less likely to be fused than the aluminum wire even if the current value is the same. For this reason, when aluminum wires are used for power semiconductor elements having a large current carrying capacity, it is necessary to join a large number of wires. However, the number of wires can be reduced with copper wires. As a result, the current density can be improved.
  • the linear expansion coefficient of the copper wire is close to the linear expansion coefficient of the silicon material of the semiconductor element as compared with the linear expansion coefficient of the aluminum wire, cracks are hardly generated at the joint portion of the copper wire even at high temperatures. For this reason, in the semiconductor device 10 shown in FIG. 3, the degree of bonding between the copper wire 14 and the copper electrode 12a of the semiconductor element 12 can be improved, and the reliability of the degree of bonding during wire bonding can be improved. It becomes possible.
  • the copper electrode of the semiconductor element is formed on the surface of the silicon substrate of the semiconductor element.
  • an aluminum alloy film is further formed on the surface of the silicon substrate, and the copper film or A copper electrode is formed by covering a copper alloy film.
  • an Al—Si alloy or an Al—Si—Cu alloy is used as the aluminum alloy.
  • FIG. 8 shows a cross section of the semiconductor device.
  • the semiconductor device 10 a includes a metal base 11, a semiconductor element 12, and an insulating circuit board 13, and the semiconductor element 12 and the insulating circuit board 13 are joined by a copper wire 14.
  • the copper wire 14 includes copper or a copper alloy.
  • the insulating circuit board 13 includes a ceramic 13a and copper patterns 13b, 13c-1, and 13c-2, and a DCB board in which the copper patterns 13b, 13c-1, and 13c-2 are directly joined to the ceramic 13a is used. .
  • the insulating circuit board 13 is solder-mounted on the plate of the metal base 11 for heat dissipation, and the semiconductor element 12 formed using a silicon substrate is bonded onto the copper pattern 13c-1 on the insulating circuit board 13.
  • an aluminum alloy film 12b is coated on the silicon substrate of the semiconductor element 12, and an electrode (copper electrode) 12a is formed on the aluminum alloy film 12b.
  • the copper wire 14 is bonded to the copper electrode 12a and the copper pattern 13c-2 serving as the lead electrode of the insulated circuit board 13 by wire bonding using ultrasonic waves and a load.
  • the aluminum alloy film 12b is formed on the silicon substrate of the semiconductor element 12, and the copper film is coated on the aluminum alloy film 12b to form the copper electrode 12a.
  • the bonding at the time of wire bonding is compared with the case where the copper electrode 12a is directly coated on the silicon substrate and wire bonding is performed. Chip damage to the interface can be reduced.
  • FIG. 9 is a flowchart showing a method for manufacturing a semiconductor device.
  • the insulating circuit board 13 is solder mounted on the plate of the metal base 11.
  • a copper electrode 12a which is an electrode coated with copper or a copper alloy having a thickness of 5 ⁇ m or more and 30 ⁇ m or less, is formed on the portion of the semiconductor element 12 corresponding to the electrode on the silicon substrate.
  • [S4] The enclosure case of the semiconductor device 10 is attached.
  • [S5] A wedge tool in which the metal base 11 of the semiconductor device 10 is placed on the work holder of the ultrasonic bonder and the copper wire 14 supplied from the bonder to the electrode joint surface of the semiconductor element 12 is attached to the bonder horn in this state. Press down with. Then, a bonding load (wedge pressure) is applied while applying ultrasonic vibration.
  • the wire 14 is solid-phase bonded.
  • the copper wire 14 has a diameter of ⁇ 100 ⁇ m to ⁇ 400 ⁇ m.
  • step S6 The semiconductor element 12 and the insulating circuit board 13 inside the semiconductor device 10 are hermetically sealed with a filler, and the upper lid of the outer case is fixed with an adhesive.
  • step S3 the copper electrode 12a is formed on the silicon substrate of the semiconductor element 12.
  • the aluminum alloy film 12b is formed on the silicon substrate of the semiconductor element 12, and the copper electrode 12a is formed on the aluminum alloy film 12b. May be formed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)

Abstract

 電流密度の向上およびワイヤボンディング時の接合度の信頼性の向上を図る。 半導体装置(1)は、ベース(1d)に搭載された、半導体素子(1a)と外部回路(1b)を備える。半導体素子(1a)は、銅を被覆した電極である銅電極(1a-1)を有する。半導体素子(1a)の銅電極(1a-1)と、外部回路(1b)とが銅ワイヤ(1c)で接合する。また、銅電極(1a-1)の厚みが5μm以上、30μm以下である。また、銅電極は、めっき法、スパッタ法または蒸着法により被覆される。さらに、ワイヤのワイヤ径は、100μm以上、400μm以下である。

Description

半導体装置および半導体装置製造方法
 本発明は、パワー半導体素子(IGBT:Insulated Gate Bipolar Transistor)等を有する半導体装置および半導体素子の電極と外部回路との間をワイヤで接合して半導体装置を製造する半導体装置製造方法に関する。
 数アンペアから数百アンペア、さらには一千アンペア程度の電流を制御するIGBT等のパワー半導体素子では、半導体素子の電極と外部回路のパタンとがアルミ(Al)ワイヤにより接合されるのが一般的である。
 半導体素子の電極にアルミワイヤを接合する場合、半導体素子の電極として、例えばアルミニウム-シリコン(Al-Si)の合金膜が形成される。そして、アルミワイヤは、超音波と荷重にて、ワイヤボンディングされることにより、Al-Si合金膜の電極に接合する。
 従来技術として、パワー半導体素子の界面剥離とアルミワイヤの接続寿命との改善を図った技術が提案されている(特許文献1)。また、銅ワイヤによるワイヤボンディングを適用したパワーモジュールが提案されている(非特許文献1)。
特開2008-270455号公報 The Future of Wire Bonding Infineon Technologies AG, CIPS2010, March, 16-18, 2010, Nuremberg/Germany
 しかし、アルミワイヤによるワイヤボンディングには、以下のような問題点があった。
 (1)アルミワイヤは、ワイヤ1本当たりの溶断電流が小さい。このため、電流密度の大きなパワー半導体素子等には、表面電極に多数のアルミワイヤを接続することが必要となる。
 この場合、チップ面積の広い半導体素子に対しては、大電流を流すためにアルミワイヤの本数を増やして接続することは可能ではある。しかし、製品サイズが微細化された半導体素子では、接合領域が小さいから、アルミワイヤのボンディング本数を増やすことはできない。
 このため、電流密度が大きな微細サイズの半導体素子に対して、アルミワイヤのボンディング本数を増やして、大電流化に対応することは困難である。
 (2)半導体素子の電極は、半導体素子の材質のシリコンの表面に形成されるが、半導体素子が発熱すると、シリコンの線膨張係数と、アルミワイヤの線膨張係数との差が大きくなり、アルミワイヤの接合部分にクラック(割れ)が生じやすくなる。クラックが生じると、アルミワイヤと半導体素子の電極との間に接合不良が生じ、接合度の信頼性が低下してしまう。
 本発明はこのような点に鑑みてなされたものであり、半導体素子の電流密度の向上を図り、さらにワイヤボンディング時の接合度の信頼性の向上を図った半導体装置を提供することを目的とする。
 また、本発明の他の目的は、半導体素子の電流密度の向上を図り、さらにワイヤボンディング時の接合度の信頼性の向上を図った半導体装置製造方法を提供することである。
 上記課題を解決するために、半導体装置が提供される。半導体装置は、銅または銅合金を被覆した電極である銅電極を有する半導体素子と、外部回路とを備える。また、半導体素子の銅電極と、外部回路とが銅または銅合金を含むワイヤで接合され、銅電極の厚みは、5μm以上、30μm以下である。
 半導体装置は、銅電極を有する半導体素子と、外部回路とを備え、銅電極と外部回路とが銅または銅合金を含むワイヤで接合され、銅電極の厚みを、5μm以上、30μm以下とする構成とした。これにより、電流密度の向上を図ることが可能になり、さらにワイヤボンディング時の接合度の信頼性の向上を図ることが可能になる。
 また、半導体装置製造方法は、半導体素子の電極部分に、厚みが5μm以上、30μm以下の銅を被覆した電極である銅電極を形成し、銅電極と外部回路とを銅または銅合金を含むワイヤで接合して半導体装置を製造する。これにより、電流密度の向上を図った半導体装置を製造することが可能になり、さらにワイヤボンディング時の接合度の信頼性の向上を図ることが可能になる。
 本発明の上記および他の目的、特徴および利点は本発明の例として好ましい実施の形態を表す添付の図面と関連した以下の説明により明らかになるであろう。
半導体装置の構成例を示す図である。 半導体装置の断面を示す図である。 半導体装置の断面を示す図である。 銅電極の膜厚に対する銅ワイヤの接合実験結果を示す図である。 銅ワイヤのワイヤ径と銅電極の電極厚との関係を示す図である。 ニッケル電極の膜厚に対する銅ワイヤの接合実験結果を示す図である。 溶断電流を示す図である。 半導体装置の断面を示す図である。 半導体装置の製造方法を示すフローチャートである。
 以下、本発明の実施の形態を図面を参照して説明する。図1は半導体装置の構成例を示す図である。半導体装置1は、ベース1dに搭載された、半導体素子1aと外部回路1bを備える。
 半導体素子1aは、例えばシリコン基板上に、銅(Cu)または銅合金を被覆した電極である銅電極1a-1を有する。また、半導体素子1aの銅電極1a-1と、外部回路1bとは、銅または銅合金を含む銅ワイヤ1cで接合する。銅電極1a-1の厚みは5μm以上、30μm以下である。
 このように、半導体装置1は、銅電極1a-1を有する半導体素子1aと、外部回路1bとを備え、銅電極1a-1と外部回路1bとが銅ワイヤ1cで接合し、銅電極1a-1の厚みを、5μm以上、30μm以下とする構成とした。
 銅ワイヤ1cを用いてワイヤボンディングすることにより、アルミワイヤの場合と比べて電流密度の向上を図ることが可能になる。さらに、銅ワイヤ1cが接合される電極を銅電極1a-1とし、銅電極1a-1の厚みを5μm以上、30μm以下とすることで、銅ワイヤ1cとの接合度を高めることができ、高温下においてもクラックの発生を抑制し、ワイヤボンディング時の接合度の信頼性の向上を図ることが可能になる。
 次にアルミワイヤでワイヤボンディングされた半導体装置の構成およびアルミワイヤによるワイヤボンディングの問題点について詳しく説明する。
 図2は半導体装置の断面を示す図である。従来の半導体装置20は、金属ベース21に搭載された、半導体素子22および絶縁回路基板23を備え、ワイヤ径(以下、単にφとも表記する)が300~400μmのアルミワイヤ24で、半導体素子22と絶縁回路基板23との間が接合される。
 絶縁回路基板23は、セラミック23a、銅パタン(銅箔)23b、23c-1、23c-2を有する。絶縁回路基板23としては、セラミック23a上に、銅パタン23b、23c-1、23c-2を直接接合したDCB(Direct Copper Bonding)基板が使用される。
 ここで、放熱用の金属ベース21の板に、絶縁回路基板23が半田マウントし、絶縁回路基板23上の銅パタン23c-1上に、シリコン基板を用いて形成された半導体素子22が接着する。また、半導体素子22には、アルミニウム膜またはアルミニウム合金膜が被覆されたアルミニウム電極22aが形成される。アルミニウム合金としては例えばAl-Si合金やAl-Si-Cu合金等が用いられる。
 アルミワイヤ24は、アルミニウム電極22aと、絶縁回路基板23のリード電極となる銅パタン23c-2とに対して、超音波および荷重によるワイヤボンディングによって接合される。
 上記のような、アルミワイヤ24によるワイヤボンディングでは、ボンディング工程における半導体素子22への損傷が比較的小さく、接合度も比較的高いために、一般的に広く用いられている。
 しかし、アルミニウムは、抵抗率が銅等に比べると大きく、上述したように、ワイヤ1本当たりの溶断電流が小さい。このため、半導体素子22が電流密度の大きなパワー半導体素子等の場合、アルミニウム電極22aには、多数のアルミワイヤ24を接続することが必要となる。
 一方、近年の半導体素子の高集積化の進展により、電流密度の向上を図った、製品サイズが微細化された半導体素子が実現されている。
 このような、電流密度が大きく、サイズが微細化された半導体素子に対して、アルミワイヤ24の本数を増やして接合し、大電流を流すことは限界が近づいており、アルミワイヤ24を用いた配線で、微細なサイズの半導体素子の大電流化に対応することは困難になってきている。
 一方、半導体素子22が発熱すると、半導体素子22のアルミニウム電極22aが形成されているシリコンと、アルミワイヤ24との線膨張係数差が大きくなり、アルミワイヤ24の接合部分にクラックが生じやすくなる。
 また、半導体素子22は、動作時に通電による発熱と冷却を繰り返すので、アルミワイヤ24の接合部分では、線膨張係数に従った伸縮動作を繰り返す。
 このため、接合面には、大きなせん断応力が発生し、接合面のアルミワイヤ24には塑性歪が発生し、この歪によりアルミワイヤ24にクラックが生じるおそれもある。いずれの場合でもクラックが生じると、アルミワイヤ24と半導体素子22のアルミニウム電極22aとの接合界面に接合不良が生じ、接合度の信頼性が低下してしまう。
 なお、従来技術として挙げた、上記の特許文献1では、半導体素子を封止するエポキシ樹脂の平均線膨張係数を15~20ppm/Kとすることで、パワー半導体素子の界面剥離と、アルミワイヤとの接続寿命を向上させることが記載され、アルミワイヤの代わりに銅ワイヤを用いてもよいことが記載されている。
 また、上記の非特許文献1では、φ400μmの銅ワイヤによるワイヤボンディングを適用したパワーモジュールの特性が記載されている。
 しかし、特許文献1および非特許文献1のいずれに対しても、アルミワイヤの代わりに銅ワイヤを用いた際のワイヤボンディングに関する具体的な内容(例えば、銅ワイヤが接合される電極の適切な厚み等)については、何ら記載はない。
 本技術はこのような点に鑑みてなされたものであり、ワイヤボンディング時の銅ワイヤと電極との関連性を明確にして、半導体素子の電流密度の向上を図り、さらにワイヤボンディング時の接合度の信頼性の向上を図った半導体装置および半導体装置製造方法を提供するものである。
 次に銅ワイヤでワイヤボンディングされた半導体装置の構成について詳しく説明する。図3は半導体装置の断面を示す図である。半導体装置10は、金属ベース(銅ベース)11に搭載された、半導体素子12および絶縁回路基板13(外部回路に該当)を備え、銅ワイヤ14で半導体素子12と絶縁回路基板13との間が接合される。
 絶縁回路基板13は、セラミック13a、銅パタン13b、13c-1、13c-2を有する。絶縁回路基板13としては、セラミック13a上に、銅パタン13b、13c-1、13c-2を直接接合したDCB基板が使用される。
 ここで、放熱用の金属ベース11の板に、絶縁回路基板13が半田マウントし、絶縁回路基板13上の銅パタン13c-1上に、シリコンで形成された半導体素子12が接着する。また、半導体素子12には、例えばめっき法、スパッタ法または蒸着法により、銅膜が被覆された電極(銅電極)12aが形成される。
 銅ワイヤ14は、銅電極12aと、絶縁回路基板13のリード電極となる銅パタン13c-2とに対して、超音波および荷重によるワイヤボンディングによって接合される。銅ワイヤ14は、銅または銅合金を含む。
 次に銅ワイヤによるワイヤボンディング時の、銅ワイヤ14と銅電極12aの電極厚との関係について説明する。図4は銅電極の膜厚に対する銅ワイヤの接合実験結果を示す図である。テーブルT1は、銅ワイヤ14がφ400μmであり、銅電極12aの膜厚が30μmのときの接合結果を示している。
 テーブルT1のForceは、ワイヤボンディング時の荷重力であり、単位はcN(センチニュートン)である(1cN≒1g)。また、Powerは、ワイヤボンディング時の超音波振動子の電力値である(値が大きいほど超音波振動の振幅が大きい)。
 なお、テーブルT1の表記において、×印は、銅電極12aに対する銅ワイヤ14のワイヤボンディング時に、銅電極12aが形成される半導体素子12のシリコン基板に損傷(チップダメージ)が生じたことを示す。
 △印は、銅電極12aに対して銅ワイヤ14をワイヤボンディングした際に、銅ワイヤ14が接合せず、未接合となることを示す。○印は、銅電極12aに対して銅ワイヤ14をワイヤボンディングした際に、銅ワイヤ14が接合したことを示す。空欄は、実験データがないことを示す。
 テーブルT1からわかるように、銅電極に対する銅ワイヤのワイヤボンディングにおいて、超音波振動Powerが25であり、荷重Forceが2000~3500のときは、電極厚が30μmの銅電極12aに対して、φ400μmの銅ワイヤ14を接合することが可能である。
 また、超音波振動Powerが30であり、荷重Forceが2000~4000のときは、電極厚が30μmの銅電極12aに対して、φ400μmの銅ワイヤ14を接合することが可能である。
 図5は銅ワイヤのワイヤ径と銅電極の電極厚との関係を示す図である。縦軸は銅電極12aの電極厚(μm)であり、横軸は銅ワイヤ14のワイヤ径(μm)である。銅ワイヤ14が銅電極12aに接合可能な、銅ワイヤ14のワイヤ径と銅電極12aの電極厚との関係を示している。
 銅ワイヤ14のワイヤ径がおよそφ100μm~φ400μmの範囲であって、銅電極12aの電極厚がおよそ5μm~30μmの範囲で、ワイヤボンディングを実行することができる。なお、上記の図4では、接合実験の一例として、銅ワイヤ14がφ400μmであり、銅電極12aの電極厚が30μmのときのワイヤボンディングの接合結果を示した。
 次に銅ワイヤ14と他の電極との接合として、銅電極12aの代わりにニッケル(Ni)電極を用いたときの接合について説明する。図6はニッケル電極の膜厚に対する銅ワイヤの接合実験結果を示す図である。テーブルT2は、銅ワイヤ14がφ400μmであり、ニッケル電極厚が20μmのときの接合結果を示している。
 なお、テーブルT2の表記において、○印は、ニッケル電極に対して銅ワイヤ14をワイヤボンディングした際に、銅ワイヤ14が接合したことを示す。空欄は、実験データがないことを示す。
 テーブルT2からわかるように、ニッケル電極に対する銅ワイヤのワイヤボンディングにおいて、超音波振動Powerが25であり、荷重Forceが2500~3500のときは、電極厚が20μmのニッケル電極に対して、φ400μmの銅ワイヤ14を接合することが可能である。
 また、超音波振動Powerが30であり、荷重Forceが2000~3500のときは、電極厚が20μmのニッケル電極に対して、φ400μmの銅ワイヤ14を接合することが可能である。
 さらに、超音波振動Powerが35であり、荷重Forceが2000~3000のときは、電極厚が20μmのニッケル電極に対して、φ400μmの銅ワイヤ14を接合することが可能である。
 上記のように、半導体素子の電極をニッケル電極とし、銅ワイヤ14をニッケル電極に対してワイヤボンディングを行うことも可能である。電極をニッケル電極とする場合、半導体素子12はシリコン基板のほか炭化ケイ素(SiC)基板を用いて形成されてもよい。
 また、銅ワイヤ14をニッケル電極にワイヤボンディングする場合、銅ワイヤ14はφ100μm~φ400μmの範囲で、ニッケル電極の電極厚が5μm~20μmの範囲でワイヤボンディングを実行する。上記では、接合実験の一例として、銅ワイヤ14の直径はφ400μmであり、ニッケル電極の電極厚が20μmのときのワイヤボンディングの接合結果を示した。
 次に銅ワイヤとアルミワイヤとの溶断電流の差異について説明する。図7は溶断電流を示す図である。縦軸は溶断電流(A)、横軸はワイヤ長(mm)であり、グラフg1は、φ400μmのときのアルミワイヤの溶断電流を示し、グラフg2は、φ400μmのときの銅ワイヤの溶断電流を示している。
 図から、ワイヤ長が10mm~35mmの範囲において、銅ワイヤは、アルミワイヤに対して、1.5倍の電流溶断値を有していることがわかる。したがって、例えば、φ400μmでワイヤ長が35mmのアルミワイヤは、20A流れると溶断するが、φ400μmでワイヤ長が35mmの銅ワイヤでは、30Aで溶断が生じている。
 このように、銅ワイヤは、ワイヤ1本当たりの溶断電流が大きいので、同じ電流値であっても、アルミワイヤに比べて溶断しにくい。
 このため、通電容量の大きなパワー半導体素子等に、アルミワイヤを用いた場合は、多数のワイヤを接合する必要があるが、銅ワイヤでは配線本数が少なくて済むため、銅ワイヤで配線を行うことにより、電流密度を向上させることが可能になる。
 また、銅ワイヤの線膨張係数は、アルミワイヤの線膨張係数と比較して、半導体素子のシリコン材質の線膨張係数に近いので、高温下においても銅ワイヤの接合部分にクラックが生じにくい。このため、図3で示した半導体装置10において、銅ワイヤ14と半導体素子12の銅電極12aとの間の接合度を向上させることができ、ワイヤボンディング時の接合度の信頼性を高めることが可能になる。
 次に変形例について説明する。上記では、半導体素子の銅電極を、半導体素子のシリコン基板の表面に形成したが、変形例の場合は、シリコン基板の表面にさらにアルミニウム合金膜を形成し、このアルミニウム合金膜上に銅膜または銅合金膜を被覆して銅電極を形成するものである。ここで、アルミニウム合金としてはアルミニウムのほか、例えばAl-Si合金やAl-Si-Cu合金等が用いられる。
 図8は半導体装置の断面を示す図である。半導体装置10aは、金属ベース11、半導体素子12および絶縁回路基板13を備え、銅ワイヤ14で半導体素子12と絶縁回路基板13との間が接合される。銅ワイヤ14は、銅または銅合金を含む。
 絶縁回路基板13は、セラミック13a、銅パタン13b、13c-1、13c-2を有し、セラミック13a上に、銅パタン13b、13c-1、13c-2を直接接合したDCB基板が使用される。
 放熱用の金属ベース11の板に、絶縁回路基板13が半田マウントし、絶縁回路基板13上の銅パタン13c-1上に、シリコン基板を用いて形成された半導体素子12が接着する。また、半導体素子12のシリコン基板上には、アルミニウム合金膜12bが被覆され、アルミニウム合金膜12b上に、さらに銅膜が被覆された電極(銅電極)12aが形成される。
 銅ワイヤ14は、銅電極12aと、絶縁回路基板13のリード電極となる銅パタン13c-2とに対して、超音波および荷重によるワイヤボンディングによって接合される。
 このように、変形例の半導体装置10aでは、半導体素子12のシリコン基板に、アルミニウム合金膜12bを形成し、アルミニウム合金膜12b上に銅膜を被覆して銅電極12aを形成する構成とした。
 銅電極12aと、半導体素子12のシリコン基板との間にアルミニウム合金膜12bが存在することにより、シリコン基板に銅電極12aを直接被覆してワイヤボンディングを行う場合に比べて、ワイヤボンディング時の接合界面に対するチップダメージを軽減することが可能になる。
 次に半導体装置10の製造工程の概略について説明する。図9は半導体装置の製造方法を示すフローチャートである。
 〔S1〕金属ベース11の板に、絶縁回路基板13を半田マウントする。
 〔S2〕絶縁回路基板13上の銅パタン13c-1上に、シリコンで形成された半導体素子12を接着する(ダイボンディング)。
 〔S3〕半導体素子12のシリコン基板上の電極相当部分に、厚みが5μm以上、30μm以下の銅または銅合金を被覆した電極である銅電極12aを形成する。
 〔S4〕半導体装置10の外囲ケースの取り付けを行う。
 〔S5〕半導体装置10の金属ベース11を下にして超音波ボンダーのワークホルダに載せ、この状態でボンダーより半導体素子12の電極接合面に供給した銅ワイヤ14をボンダーのホーンに取付けたウエッジツールにより押さえつける。そして、超音波振動を加えながらボンディング荷重(ウエッジ圧力)を掛ける。
 これにより、超音波振動の摩擦によって接合面の不純物(酸化物)が除去され、また、同時に生じる接合面の発熱により、銅ワイヤ14の抗張力が減少して塑性が変形し、銅電極12aと銅ワイヤ14とが固相接合される。なお、銅ワイヤ14は、φ100μm~φ400μmである。
 〔S6〕半導体装置10内部の半導体素子12および絶縁回路基板13を充填材で気密封止し、外囲ケースの上蓋を接着剤で固着する。
 なお、上記のステップS3では、半導体素子12のシリコン基板上に、銅電極12aを形成したが、半導体素子12のシリコン基板に、アルミニウム合金膜12bを形成し、アルミニウム合金膜12b上に銅電極12aを形成してもよい。
 以上、実施の形態を例示したが、実施の形態で示した各部の構成は同様の機能を有する他のものに置換することができる。また、他の任意の構成物や工程が付加されてもよい。
 上記については単に本発明の原理を示すものである。さらに、多数の変形、変更が当業者にとって可能であり、本発明は上記に示し、説明した正確な構成および応用例に限定されるものではなく、対応するすべての変形例および均等物は、添付の請求項およびその均等物による本発明の範囲とみなされる。
 1 半導体装置
 1a 半導体素子
 1a-1 銅電極
 1b 外部回路
 1c 銅ワイヤ
 1d ベース

Claims (8)

  1.  銅または銅合金を被覆した電極である銅電極を有する半導体素子と、
     外部回路と、
     を備え、
     前記半導体素子の前記銅電極と、前記外部回路とが銅または銅合金を含むワイヤで接合され、前記銅電極の厚みが5μm以上、30μm以下であることを特徴とする半導体装置。
  2.  前記銅電極は、めっき法、スパッタ法または蒸着法により被覆されることを特徴とする請求の範囲第1項記載の半導体装置。
  3.  前記ワイヤのワイヤ径は、100μm以上、400μm以下であることを特徴とする請求の範囲第1項記載の半導体装置。
  4.  前記半導体素子は、シリコン基板に形成されたアルミニウム膜またはアルミニウム合金膜上に前記銅電極を有することを特徴とする請求の範囲第1項記載の半導体装置。
  5.  半導体素子の電極部分に、厚みが5μm以上、30μm以下の銅または銅合金を被覆した電極である銅電極を形成し、
     前記半導体素子の前記銅電極と、外部回路とを銅または銅合金を含むワイヤで接合して半導体装置を製造する、
     ことを特徴とする半導体装置製造方法。
  6.  前記銅電極は、めっき法、スパッタ法または蒸着法により被覆されることを特徴とする請求の範囲第5項記載の半導体装置製造方法。
  7.  前記ワイヤのワイヤ径は、100μm以上、400μm以下であることを特徴とする請求の範囲第5項記載の半導体装置製造方法。
  8.  前記半導体素子のシリコン基板に、アルミニウム膜またはアルミニウム合金膜を形成し、前記アルミニウム膜またはアルミニウム合金膜上に前記銅電極を形成することを特徴とする請求の範囲第5項記載の半導体装置製造方法。
PCT/JP2012/072031 2011-10-18 2012-08-30 半導体装置および半導体装置製造方法 WO2013058020A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011228742 2011-10-18
JP2011-228742 2011-10-18

Publications (1)

Publication Number Publication Date
WO2013058020A1 true WO2013058020A1 (ja) 2013-04-25

Family

ID=48140675

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/072031 WO2013058020A1 (ja) 2011-10-18 2012-08-30 半導体装置および半導体装置製造方法

Country Status (1)

Country Link
WO (1) WO2013058020A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9793238B2 (en) 2015-12-21 2017-10-17 Toyota Jidosha Kabushiki Kaisha Copper wire and electrode joining method and joint structure
WO2017199706A1 (ja) * 2016-05-18 2017-11-23 三菱電機株式会社 電力用半導体装置およびその製造方法
JP2019121612A (ja) * 2017-12-28 2019-07-22 新電元工業株式会社 電子デバイス
EP3570318A1 (en) * 2018-05-15 2019-11-20 Infineon Technologies AG Method for bonding an electrically conductive element to a bonding partner

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61253824A (ja) * 1985-05-02 1986-11-11 Toshiba Corp 半導体素子の組立方法
JPS62123731A (ja) * 1985-11-22 1987-06-05 Furukawa Electric Co Ltd:The 半導体装置
JPH01187832A (ja) * 1988-01-22 1989-07-27 Hitachi Ltd 半導体デバイスおよび半導体チップ
JP2009177104A (ja) * 2007-02-20 2009-08-06 Nec Electronics Corp 半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61253824A (ja) * 1985-05-02 1986-11-11 Toshiba Corp 半導体素子の組立方法
JPS62123731A (ja) * 1985-11-22 1987-06-05 Furukawa Electric Co Ltd:The 半導体装置
JPH01187832A (ja) * 1988-01-22 1989-07-27 Hitachi Ltd 半導体デバイスおよび半導体チップ
JP2009177104A (ja) * 2007-02-20 2009-08-06 Nec Electronics Corp 半導体装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9793238B2 (en) 2015-12-21 2017-10-17 Toyota Jidosha Kabushiki Kaisha Copper wire and electrode joining method and joint structure
WO2017199706A1 (ja) * 2016-05-18 2017-11-23 三菱電機株式会社 電力用半導体装置およびその製造方法
JP6239214B1 (ja) * 2016-05-18 2017-11-29 三菱電機株式会社 電力用半導体装置およびその製造方法
JP2019121612A (ja) * 2017-12-28 2019-07-22 新電元工業株式会社 電子デバイス
JP7050487B2 (ja) 2017-12-28 2022-04-08 新電元工業株式会社 電子デバイス
EP3570318A1 (en) * 2018-05-15 2019-11-20 Infineon Technologies AG Method for bonding an electrically conductive element to a bonding partner

Similar Documents

Publication Publication Date Title
CN107615464B (zh) 电力用半导体装置的制造方法以及电力用半导体装置
JP4635564B2 (ja) 半導体装置
US8164176B2 (en) Semiconductor module arrangement
JP6033011B2 (ja) 電力用半導体装置および電力用半導体装置の製造方法
JP3988735B2 (ja) 半導体装置及びその製造方法
WO2016121159A1 (ja) 半導体装置および半導体装置の製造方法
WO2012157583A1 (ja) 半導体装置とその製造方法
JP2004336043A (ja) リボンボンディング
JP2011253950A (ja) 電力半導体装置
JP2019500303A (ja) 銅セラミック基板、銅セラミック基板を製造するための銅半製品、及び銅セラミック基板の製造方法
JP2012028674A (ja) 半導体装置および半導体装置の製造方法
JP5930980B2 (ja) 半導体装置およびその製造方法
JP2009076703A (ja) 半導体装置
WO2013058020A1 (ja) 半導体装置および半導体装置製造方法
JP6366723B2 (ja) 半導体装置およびその製造方法
JP2016111083A (ja) パワーモジュール及びその製造方法
WO2017037837A1 (ja) 半導体装置およびパワーエレクトロニクス装置
WO2013005555A1 (ja) 金属接合構造とその製造方法
JP4600130B2 (ja) 半導体装置およびその製造方法
JP4385878B2 (ja) 実装方法
US20190356098A1 (en) Method for Bonding an Electrically Conductive Element to a Bonding Partner
JP6653235B2 (ja) 半導体装置の製造方法および半導体装置
JP7487614B2 (ja) 半導体装置、半導体装置の製造方法及び電力変換装置
JP2014096432A (ja) 銅板付きパワーモジュール用基板及び銅板付きパワーモジュール用基板の製造方法
WO2021240944A1 (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12841224

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12841224

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP