WO2021240944A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2021240944A1
WO2021240944A1 PCT/JP2021/009064 JP2021009064W WO2021240944A1 WO 2021240944 A1 WO2021240944 A1 WO 2021240944A1 JP 2021009064 W JP2021009064 W JP 2021009064W WO 2021240944 A1 WO2021240944 A1 WO 2021240944A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
solder alloy
semiconductor chip
semiconductor device
alloy layer
Prior art date
Application number
PCT/JP2021/009064
Other languages
English (en)
French (fr)
Inventor
高彰 宮崎
真尚 山崎
宇幸 串間
Original Assignee
株式会社日立パワーデバイス
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立パワーデバイス filed Critical 株式会社日立パワーデバイス
Priority to CN202180032214.5A priority Critical patent/CN115552576A/zh
Publication of WO2021240944A1 publication Critical patent/WO2021240944A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/52Mounting semiconductor bodies in containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • H01L2224/48139Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous wire daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to a semiconductor device, for example, a semiconductor device including a semiconductor chip connected to a chip connection portion via solder.
  • Patent Document 1 describes solders having different compositions on the central surface portion and the outer peripheral surface portion in a semiconductor device in which a semiconductor chip is mounted via a solder bonding layer as a power IGBT module. The configuration for arranging is described.
  • a semiconductor device called a power semiconductor device has an element for controlling electric power.
  • a power semiconductor device is a semiconductor device in which a semiconductor chip for power is mounted on a chip connection portion such as a substrate via solder, and a heat radiating member or the like is connected as needed. Power semiconductor devices need to improve the connection reliability of the solder alloy layer used to connect semiconductor chips. Particularly in recent years, the development of power semiconductor chips capable of operating at high temperatures has also progressed. Therefore, power semiconductor devices are required to have connection reliability in a high temperature environment.
  • An object of the present invention is to provide a technique for improving the connection reliability of a solder alloy layer interposed between a semiconductor chip and a chip connection portion.
  • the semiconductor device is composed of a first semiconductor chip having a first surface and a second surface opposite to the first surface, and a metal, and the first semiconductor is interposed via a first solder alloy layer.
  • a first chip connecting portion connected to the second surface of the chip, the first solder alloy layer arranged between the second surface of the first semiconductor chip and the first chip connecting portion, and the like.
  • a first intermetallic compound layer formed at the boundary between the second surface of the first semiconductor chip and the first solder alloy layer and having an uneven surface from the second surface side toward the first chip connection portion side. And have.
  • the second surface includes a first region including the center of the second surface and a second region including the outer circumference of the second surface.
  • the average thickness of the first portion overlapping the first region of the second surface is thicker than the average thickness of the second portion overlapping the second region.
  • the semiconductor device is composed of a first semiconductor chip having a first surface and a second surface opposite to the first surface, and a metal, and the first surface is interposed via a first solder alloy layer.
  • a first chip connecting portion connected to the second surface of the semiconductor chip, and the first solder alloy layer arranged between the second surface of the first semiconductor chip and the first chip connecting portion.
  • a first intermetallic compound formed at the boundary between the second surface of the first semiconductor chip and the first solder alloy layer and having an uneven surface from the second surface side toward the first chip connecting portion side.
  • the second surface includes a first region including the center of the second surface and a second region including the outer circumference of the second surface.
  • the first intermetallic compound layer has a first portion that overlaps with the first region of the second surface and a second portion that overlaps with the second region. The height difference of the uneven surface in the first portion is larger than the height difference of the uneven surface in the second portion.
  • FIG. 1 It is explanatory drawing which shows typically the configuration example of the semiconductor device which is one Embodiment. It is an enlarged sectional view showing the periphery of the solder alloy layer which electrically connects one of the plurality of semiconductor chips shown in FIG. 1 and a conductor pattern. It is a top view of the lower surface side of the semiconductor chip shown in FIG. In the same enlarged cross section as in FIG. 2, it is an enlarged cross-sectional view that clearly shows the range in which the thickness of the solder alloy layer is compared. It is a top view of the lower surface side of the semiconductor chip provided in the semiconductor device which is a modification with respect to FIG. It is a top view of the conductor pattern on which the semiconductor chip shown in FIG. 1 is mounted.
  • FIG. 5 is an enlarged cross-sectional view schematically showing the types of cracks generated in the connection structure of the semiconductor device, which is an example of study with respect to FIG. 2.
  • a plurality of semiconductor chips are mounted on a metal pattern formed on an insulating substrate via solder, and a modularized semiconductor device (power semiconductor device, power) is used. Module) will be taken up and explained.
  • a modularized semiconductor device power semiconductor device, power
  • Module will be taken up and explained.
  • the technique described below can be applied to various modifications as long as it is a semiconductor device including a semiconductor chip connected to the chip connection portion via solder.
  • a metal conductor pattern formed on the insulating substrate will be exemplified and described. ..
  • a lead member electrically connected to the semiconductor chip for example, a die pad of a lead frame supporting the semiconductor chip, or another electrically connected to the semiconductor chip. Examples include electrodes for electronic components.
  • FIG. 1 is a cross-sectional view schematically showing a configuration example of the semiconductor device of the present embodiment.
  • the semiconductor device 100 includes a plurality of semiconductor chips (semiconductor chips 10 and 20) and a substrate 30 on which the semiconductor chips 10 and 20 are mounted.
  • the substrate 30 has an insulating substrate 31, a plurality of conductor patterns 32 formed on the upper surface 31t of the insulating substrate 31, and a conductor pattern 33 formed on the lower surface 31b of the insulating substrate 31.
  • the semiconductor chips 10 and 20 are mounted on the conductor pattern 32A included in the plurality of conductor patterns 32.
  • the substrate 30 on which the semiconductor chips 10 and 20 are mounted is mounted on the base plate 3 via the solder alloy layer 2.
  • the substrate 30 mounted on the base plate 3 is covered with a cover 4 together with the semiconductor chips 10 and 20, and is housed in a space surrounded by the cover 4 and the base plate 3.
  • the space surrounded by the cover 4 and the base plate 3 is filled with, for example, a sealing material 5 which is a gel-like insulating material, and the semiconductor chips 10 and 20 and the wire 6 are sealed by the sealing material 5. ing.
  • a metal film is attached to both sides of an insulating substrate 31 which is a ceramic substrate, and the metal film is patterned to form a circuit.
  • the substrate 30 is a DBC (Direct Bond Copper) that uses a metal containing copper as a main component as the conductor patterns 32 and 33, or a DBA (Direct Bond Aluminum) that uses a metal containing aluminum as a main component as the conductor patterns 32 and 33. ) Can be used.
  • DBC Direct Bond Copper
  • DBA Direct Bond Aluminum
  • various metal materials can be applied as the material constituting the chip mounting portion (chip connecting portion) on which the semiconductor chips 10 and 20 are mounted.
  • the connection reliability of the solder alloy layer interposed between the semiconductor chip and the chip connection portion can be improved by applying the technique described below.
  • the plurality of conductor patterns 32 include a conductor pattern 32A on which the semiconductor chips 10 and 20 are mounted, and a conductor pattern 32B electrically connected to the semiconductor chips 10 and 20 via a wire 6. Includes a conductor pattern 32C to which the leads 7 are electrically connected. A part of the lead 7 is led out to the outside of the cover 4 and is connected to the terminal of the semiconductor device 100. Alternatively, the lead 7 itself is used as a terminal.
  • the semiconductor device 100 is an electronic component (power semiconductor device, power module) for power control incorporated in a power supply circuit.
  • the power module for example, an inverter using semiconductor chips 10 and 20 as switching elements can be exemplified.
  • the semiconductor device 100 is incorporated into, for example, a power supply device mounted on a railroad vehicle, a vehicle body of an automobile, an aircraft, an industrial device, or the like. In such an application, the semiconductor device 100 may be exposed to a high temperature environment, and each component constituting the semiconductor device 100 is required to have reliability at a high temperature. For example, when SiC, GaN, or the like is used as the semiconductor substrate constituting the semiconductor chips 10 or 20, it is possible to operate at a higher temperature than when Si is used. Therefore, it is necessary to ensure the reliability of the portion that electrically or thermally connects the semiconductor chips 10 and 20 to the chip connection portion at a higher temperature.
  • the semiconductor device 100 is an electronic component (power semiconductor device, power module) for power control incorporated in a power supply circuit.
  • the semiconductor chip 10 has a metallized film 11 formed on the lower surface 10b and an electrode pad 12 formed on the upper surface 10t.
  • the electrode pad 12 is electrically connected to the conductor pattern 32B via the wire 6 shown in FIG.
  • the metallized film 11 is electrically connected to the conductor pattern 32A via the solder alloy layer 40.
  • the metallized film 11 and the electrode pad 12 each function as electrodes of the semiconductor chip 10.
  • the semiconductor chip 10 is a MOSFET (Metal-Oxide-Semiconductor Field-Effect Transistor)
  • MOSFET Metal-Oxide-Semiconductor Field-Effect Transistor
  • one of the electrode pad 12 and the metallized film 11 is an emitter electrode and the other is a collector electrode.
  • an electrode pad for a gate electrode is formed on the upper surface 10t in addition to the electrode pad 12.
  • the semiconductor chip 10 is a diode
  • one of the electrode pad 12 and the metallized film 11 is an anode electrode and the other is a cathode electrode.
  • FIG. 2 is an enlarged cross-sectional view showing the periphery of a solder alloy layer that electrically connects one of the plurality of semiconductor chips shown in FIG. 1 and a conductor pattern.
  • FIG. 3 is a plan view of the lower surface side of the semiconductor chip shown in FIG.
  • FIG. 8 is an enlarged cross-sectional view schematically showing the types of cracks generated in the connection structure of the semiconductor device, which is an example of study with respect to FIG. 2.
  • connection portion between the semiconductor chip and the chip connection portion will be described by exemplifying the connection structure between the semiconductor chip 10 and the conductor pattern 32A shown in FIG. However, it can be applied to various portions connected via the solder alloy layer 40, such as a connection structure between the semiconductor chip 20 and the conductor pattern 32A.
  • the semiconductor device 100 includes a semiconductor chip 10, a conductor pattern 32A, a solder alloy layer 40, and an intermetallic compound layer 50.
  • the semiconductor chip 10 has an upper surface 10t and a lower surface 10b on the opposite side of the upper surface 10t.
  • the conductor pattern 32A is made of metal (for example, Cu) and is connected to the lower surface 10b of the semiconductor chip 10 via the solder alloy layer 40.
  • the intermetallic compound layer 50 is formed at the boundary between the lower surface 10b of the semiconductor chip 10 and the solder alloy layer 40, and has an uneven surface from the lower surface 10b side toward the conductor pattern 32A side. As shown in FIG.
  • the lower surface 10b of the semiconductor chip 10 includes a region R1 including the center of the lower surface 10b and a region R2 including the outer periphery of the lower surface 10b.
  • the thickness of the intermetallic compound layer 50 is such that the average thickness of the portion 50R1 overlapping the region R1 (see FIG. 3) of the lower surface 10b is the average of the portion 50R2 overlapping the region R2 (see FIG. 3). Thicker than thick.
  • the failure mode of the connection portion will be described using the semiconductor device 100C shown in FIG. 8, and then the reason why the reliability of the connection portion can be improved by the connection structure of the present embodiment shown in FIGS. 2 and 3 will be described. do.
  • the failure modes that cause a decrease in the connection reliability of the solder alloy layer 40 that electrically connects the semiconductor chip 10 and the conductor pattern 32A are roughly classified into the following two. Can be done.
  • This first failure mode occurs in the outer peripheral portion (portion near the side surface of the semiconductor chip 10) of the solder alloy layer 40, and progresses toward the inside of the solder alloy layer 40, in other words, the central portion.
  • the crack CR1 is generated in the solder alloy layer 40 by the first failure mode, the crack extending in the direction along the lower surface 10b of the semiconductor chip 10 is likely to occur.
  • the crack CR1 stretches towards the central portion.
  • this second failure mode occurs in the central portion where the heat dissipation characteristics are relatively low.
  • the crack CR2 is likely to occur in the thickness direction of the solder alloy layer 40 (in other words, the out-of-plane direction of the lower surface 10b).
  • the location where the crack CR2 is generated expands from the central portion to the outer peripheral portion. In the case of this second failure mode, the expansion of the crack CR2 generation range rather than the crack CR2 generation itself causes a decrease in connection reliability.
  • solder alloy layer 40 In order to suppress the first failure mode, it is preferable to use a low elasticity solder alloy. If the outer peripheral portion of the solder alloy layer 40 has low elasticity, the thermal stress can be relaxed, and the generation of the crack CR1 as the starting point or the growth after the crack CR1 is generated can be suppressed. In order to suppress the second failure mode, it is preferable to use the solder alloy layer 40 having high heat resistance in the central portion. However, when different types of solder alloys are used, the degree of mixing of the two types of solder alloys changes depending on the coating process conditions or reflow conditions, so the two types of solder alloy layers can be stably placed at the designed positions. Difficult to form. Connection reliability may decrease due to variations in manufacturing conditions. Therefore, the solder alloy layer 40 arranged between the semiconductor chip 10 and the conductor pattern 32A is preferably made of one kind of solder alloy.
  • the inventor of the present application has decided to provide a member at the connection interface of the central portion to prevent the location where the crack CR2 is generated from expanding from the central portion toward the outer peripheral portion as a second method of suppressing the failure mode. I paid attention to it.
  • the portion 50R1 of the intermetallic compound layer 50 corresponds to a member that prevents the location where the crack CR2 is generated from expanding from the central portion toward the outer peripheral portion.
  • the intermetallic compound layer 50 shown in FIG. 2 is a compound formed between the metal contained in the solder alloy layer 40 and the metal constituting the metallized film 11 formed on the lower surface 10b of the semiconductor chip 10.
  • the solder alloy of the solder alloy layer 40 contains copper (Cu) and antimony (Sb) in addition to tin (Sn), and contains 0.7% by weight or more of copper.
  • general lead-free solder can be used as the solder alloy constituting the solder alloy layer 40, it is preferable to contain antimony and 0.7% by weight or more of copper.
  • Sn-3 to 5Cu-10Sb solder is particularly preferable.
  • solder alloy for example, Sn-3 to 7Cu solder can be used.
  • Various metals and alloys such as Cu, Ni, Au, Ag, Pt, Pd, Ti, TiN, and Fe light alloys such as Fe—Ni and Fe—Co can be applied to the metallized film 11 of the semiconductor chip 10.
  • the metallized film 11 is made of nickel (Ni).
  • the intermetallic compound layer is an intermetallic compound layer of Ni—Sn, which is the main component metal of the solder alloy and the metallized film 11.
  • the intermetallic compound layer 50 is formed by the reaction between the solder alloy and the metallized film 11 in the reflow process in which the semiconductor chip 10 is mounted on the conductor pattern 32A. Therefore, the intermetallic compound layer 50 grows downward (in the direction toward the conductor pattern 32A) from the lower surface 10b of the semiconductor chip 10, that is, the metallized film 11. At this time, the intermetallic compound layer 50 is not uniformly formed, but is formed so as to form an uneven surface from the lower surface 10b side toward the conductor pattern 32A side, as shown in FIG. When the height difference of the uneven surface is large, it is possible to prevent the crack generated by the above-mentioned second failure mode from expanding to the outer peripheral side. That is, in the case of the present embodiment, by increasing the height difference of the uneven surface of the intermetallic compound layer 50, it is possible to prevent the cracks generated by the second failure mode from expanding to the outer peripheral side.
  • the intermetallic compound layer 50 is fragile and easily damaged by an external force in a direction orthogonal to its growth direction. Therefore, when the intermetallic compound layer 50 having an uneven surface having a large height difference is formed up to the outer peripheral side of the lower surface 10b of the semiconductor chip 10, it is caused by the thermal stress which is the first failure mode described above. , The intermetallic compound layer 50 is damaged. Therefore, from the viewpoint of suppressing the first failure mode, it is preferable that the height difference of the uneven surface of the intermetallic compound layer 50 formed on the outer peripheral portion is small.
  • the intermetallic compound layer 50 is formed in the outer peripheral region so that the height difference of the uneven surface becomes small.
  • the lower surface 10b of the semiconductor chip 10 includes a region R1 including the center of the lower surface 10b and a region R2 including the outer periphery of the lower surface 10b.
  • the intermetallic compound layer 50 has a portion 50R1 that overlaps the region R1 (see FIG. 3) of the lower surface 10b, and a portion 50R2 that overlaps the region R2 (see FIG. 3).
  • the height difference of the portion 50R1 of the lower surface 10b is larger than the height difference of the portion 50R2.
  • the height difference of the uneven surface of the intermetallic compound layer 50 can be formed, for example, as follows.
  • the height difference of the uneven surface of the intermetallic compound layer 50 increases in proportion to the time required for the reflow treatment in the state where the solder alloy and the metallized film 11 are in contact with each other. Therefore, in the reflow step, the reflow is started in a state where only the region R1 (see FIG. 3) of the lower surface 10b of the semiconductor chip 10 is in contact with the solder alloy, and the solder alloy is reflowed so as to be in contact with the region R2 during the reflow process. If the process is controlled, the connection structure shown in FIG. 2 can be manufactured.
  • a paste or a sheet-shaped solder alloy is applied (arranged) on the conductor pattern 32A.
  • the semiconductor chip 10 is placed on a paste or sheet-shaped solder alloy.
  • the solder alloy is heated.
  • an intermetallic compound layer is formed and grows toward the conductor pattern 32A.
  • the distance between the semiconductor chip 10 and the conductor pattern 32 is reduced.
  • the molten solder spreads around and the region R2 (see FIG. 3) comes into contact with the solder alloy.
  • the height difference of the uneven surface can be expressed as the average thickness of the portion 50R1 (the average value of the distances from the lower surface 10b to the vertices of the plurality of convex portions of the uneven surface) and the average thickness of the portion 50R2. That is, as described above, the thickness of the intermetallic compound layer 50 is the average of the portion 50R2 in which the average thickness of the portion 50R1 overlapping the region R1 (see FIG. 3) of the lower surface 10b overlaps with the region R2 (see FIG. 3). Thicker than thick. In this case, in the portion 50R1 having a thick average thickness, the height difference of the uneven surface becomes large, and in the portion 50R2 having a thin average thickness, the height difference of the uneven surface becomes small.
  • a concavo-convex metal film formed so that the height difference of the intermetallic compound layer 50 becomes large is formed in advance in the region R1 (see FIG. 3) of the lower surface 10b.
  • This metal film can be formed, for example, by a plating method. If a metal film having irregularities is selectively formed in the region R1 by the plating method while the region R2 (see FIG. 3) is masked, the solder alloy is in contact with the entire lower surface 10b in the reflow process. As shown in FIG. 2, the height difference of the intermetallic compound layer 50 can be controlled even when the reflow is started at.
  • the portion 50R1 and the portion 50R2 are formed so that the height difference (in other words, the average thickness) of the uneven surface is different.
  • the solder alloy layer 40 is made of one kind of solder alloy, the connection structure shown in FIG. 2 can be stably realized. As a result, the connection reliability at the connection interface between the lower surface 10b of the semiconductor chip 10 and the solder alloy layer 40 can be improved.
  • the intermetallic compound layer similar to the intermetallic compound layer 50 is also on the conductor pattern 32A side in addition to the lower surface 10b side of the semiconductor chip 10. It is preferable that 60 is formed.
  • the conductor pattern 32A includes an upper surface 32t facing the entire lower surface 10b in a plan view of the semiconductor chip 10 from the upper surface 10t. At the boundary between the upper surface 32t of the conductor pattern 32A and the solder alloy layer 40, an intermetallic compound layer 60 having an uneven surface from the upper surface 32t side toward the semiconductor chip 10 side is formed.
  • the average thickness of the portion 60R1 overlapping the region R1 (see FIG. 3) of the lower surface 10b is thicker than the average thickness of the portion 60R2 overlapping the region R2 (see FIG. 3).
  • the intermetallic compound layer 60 shown in FIG. 2 can be expressed as follows.
  • the intermetallic compound layer 60 has a portion 60R1 that overlaps the region R1 (see FIG. 3) of the lower surface 10b, and a portion 60R2 that overlaps the region R2 (see FIG. 3).
  • the height difference of the uneven surface of the intermetallic compound layer 60 the height difference of the portion 60R1 of the lower surface 10b is larger than the height difference of the portion 60R2.
  • the thickness of the solder alloy layer 40 is the average of the portion 40R1 in which the average thickness T2 of the portion 40R2 overlapping the region R2 (see FIG. 3) of the lower surface 10b overlaps with the region R1 (see FIG. 3). Thickness is thicker than T1.
  • the average thickness of the intermetallic compound layers 50 and 60 can be controlled as described above to control the average thickness of the solder alloy layer 40.
  • FIG. 4 is an enlarged cross-sectional view having the same cross section as that of FIG. 2, but is shown as a separate view for the sake of easy viewing of the reference numerals.
  • the region R1 and the region R2 are adjacent to each other.
  • the region R1 can be defined as the portion of the lower surface 10b that is in contact with the paste or sheet-shaped solder alloy that is the raw material of the solder alloy layer 40 at the start of the reflow process.
  • the region R2 is a portion around the region R2 and can be defined as a region in contact with the paste or sheet-like solder alloy by spreading after the start of the reflow process.
  • the solder alloy gradually spreads from the central portion to the outer peripheral portion.
  • a metal film having a concavo-convex surface is selectively formed in the region R1
  • the region in which the metal film is formed is defined as the region R1 and the region around the metal film is defined as the region R2. Can be done.
  • the range of the region R1 is not too large in order to suppress damage to the intermetallic compound layers 50 and 60 (see FIG. 2).
  • the region R2 is provided so as to surround the region R1, and the area of the region R2 is preferably larger than the area of the region R1.
  • the contour of the region R1 is preferably a circle or an ellipse.
  • the shape of the lower surface 10b is square, a circular shape is preferable.
  • the shape of the lower surface 10b is rectangular, it is preferably an ellipse having a major axis in the direction along the long side.
  • a perpendicular line (virtual line) is drawn from the center of the lower surface 10b toward each side of the lower surface 10b
  • the region R1 is the inside of a circle or an ellipse passing through the position of 80% of the total length of the perpendicular line on the center side. It is preferable to be arranged in.
  • the diameter length D1 when the region R1 shown in FIG. 3 is converted into a circle is 1/3 or more of the length L1 of one side when the lower surface 10b is converted into a square. Is preferable.
  • the shape of the region R1 is not limited to a circle, and the shape of the lower surface 10b is not limited to a square. can do.
  • the thickness of the intermetallic compound layer 50 is such that the average thickness of the portion 50R1 is three times or more the average thickness of the portion 50R2. Thick is especially preferred.
  • the thickness of the intermetallic compound layer 60 is preferably such that the average thickness of the portion 60R1 is three times or more thicker than the average thickness of the portion 60R2.
  • FIG. 5 is a plan view of the lower surface side of the semiconductor chip included in the semiconductor device, which is a modification of FIG. This modification is an effective technique when a plurality of semiconductor chips are arranged next to each other at a short distance.
  • the semiconductor device 200 described below is the same as the semiconductor device 100 described above, except that the positional relationship of the regions on the lower surfaces of the semiconductor chips 10 and 20 is different from that of FIG. In the following description, if necessary, FIGS. 1 to 4 will be referred to.
  • the semiconductor device 200 has a semiconductor chip 20 mounted next to the semiconductor chip 10 in a plan view, similarly to the semiconductor device 100 shown in FIG.
  • the lower surface 10b of the semiconductor chip 10 is a square having a side 10s1 facing the semiconductor chip 20, a side 10s2 on the opposite side of the side 10s1, a side 10s3 intersecting the side 10s1 and the side 10s2, and a side 10s4 on the opposite side of the side 10s3.
  • the region R1 is provided at a position closer to the side 10s1 than the side 10s2. In other words, the region R1 is arranged close to the semiconductor chip 20.
  • the outer peripheral region of the semiconductor chip 10 is still easier to dissipate heat than the central region.
  • the region close to the side 10s1 in other words, the region close to the semiconductor chip 20
  • the region close to the side 10s2 in other words, the region far from the semiconductor chip 20. .. It is considered that this is caused by the deterioration of the heat dissipation characteristic due to the presence of the semiconductor chip 20 which is another heat source on the side 10s1 side.
  • the region R1 is provided at a position closer to the side 10s1 than the side 10s2 as in the present embodiment, the region R1 is provided at a location where the crack CR2 described with reference to FIG. 8 is likely to occur.
  • the range of the region R1 is not extremely close to the side 10s1 side.
  • the region R1 is the total length of the perpendicular line. It is preferably placed inside a circle or ellipse that passes through 80% of the center side.
  • FIG. 5 shows an example in which the number of semiconductor chips is two
  • the number of semiconductor chips is not limited to two
  • the semiconductor device 200 shown in FIG. 6 includes six semiconductor chips (semiconductor chips 10, 20, 10A, 20A, 10B, and 20B).
  • FIG. 6 is a plan view of a conductor pattern on which the semiconductor chip shown in FIG. 1 is mounted.
  • FIG. 6 is a plan view seen from the upper surface side of the semiconductor chip, and shows the range of the region R1 and the region R2 on the lower surface.
  • four semiconductor chips may be mounted next to each other in one semiconductor device. As described above, when a plurality of semiconductor chips are mounted next to each other, the position of the region R1 is preferably arranged closer to the adjacent semiconductor chips.
  • the area of the region R1 of the semiconductor chip 10A may be larger than the area of the region R1 of the semiconductor chip 10. ..
  • the semiconductor chip 10A is mounted at a position where heat is less likely to be dissipated as compared with the semiconductor chips 10 and 10B, but by increasing the area of the central region (region R1), the occurrence of the above-mentioned second failure mode can be suppressed. ..
  • FIG. 7 is an enlarged cross-sectional view of the periphery of the semiconductor chip included in the semiconductor device, which is a modification of FIG. 2.
  • the semiconductor device 300 is the semiconductor shown in FIG. 2 in that the conductor pattern 80 is connected to the electrode pad 12 on the upper surface 10t side via the solder alloy layer 70 in the structure of the semiconductor device 100 described with reference to FIG. It is different from the device 100. Since other points are the same as those of the semiconductor device 100 shown in FIG. 2, overlapping description will be omitted.
  • the semiconductor device 300 includes a conductor pattern (second chip connection portion) 80 made of metal and connected to the upper surface 10t of the semiconductor chip 10 via a solder alloy layer 70, an upper surface 10t of the semiconductor chip 10, and a conductor pattern 80. It has a solder alloy layer 70 arranged between the two.
  • the semiconductor device 300 has an intermetallic compound layer 55 formed at the boundary between the upper surface 10t of the semiconductor chip 10 and the solder alloy layer 70 and having an uneven surface from the upper surface 10t side toward the conductor pattern 80 side.
  • the thickness of the intermetallic compound layer 55 the average thickness of the portion 55R1 overlapping the region R1 (see FIG. 3) of the lower surface 10b is thicker than the average thickness of the portion 55R2 overlapping the region R2 (see FIG. 3).
  • the structure of the intermetallic compound layer 55 can also be expressed as follows. That is, the intermetallic compound layer 55 has a portion 55R1 that overlaps the region R1 (see FIG. 3) of the lower surface 10b, and a portion 55R2 that overlaps the region R2 (see FIG. 3). As for the height difference of the uneven surface of the intermetallic compound layer 55, the height difference of the portion 55R1 of the lower surface 10b is larger than the height difference of the portion 55R2.
  • the connection reliability of the connection interface between the solder alloy layer 70 and the electrode pad 12 of the semiconductor chip 10 can be improved by the configuration of this modification. ..
  • the semiconductor device 300 has an intermetallic compound layer 65 formed at the boundary between the lower surface 80b of the conductor pattern 80 and the solder alloy layer 70 and having an uneven surface from the lower surface 80b side toward the upper surface 10t side of the semiconductor chip 10.
  • the intermetallic compound layer 65 has a portion 65R1 that overlaps the region R1 (see FIG. 3) of the lower surface 10b, and a portion 65R2 that overlaps the region R2 (see FIG. 3).
  • the height difference of the uneven surface of the intermetallic compound layer 65 the height difference of the portion 65R1 of the lower surface 10b is larger than the height difference of the portion 65R2.
  • the configuration of the modified example can improve the connection reliability of the connection interface between the solder alloy layer 70 and the conductor pattern 80.
  • the conductor pattern 80 has been described as an example of the chip connection portion connected to the semiconductor chip 10 via the solder alloy layer 70, it is also effective when a member such as a heat sink is attached.
  • the thermal path is divided by the generation and growth of the crack CR1 and the crack CR2 described in FIG. 8, so that the heat radiating characteristic is deteriorated.
  • a conductor pattern may be connected to the upper surface and the lower surface of each of the plurality of semiconductor chips shown in FIG. 6, for example.
  • the present invention can be used for an optical device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Die Bonding (AREA)
  • Wire Bonding (AREA)

Abstract

半導体装置は、半導体チップと、導体パターンと、半田合金層と、金属間化合物層と、を有する。導体パターンは、金属(例えばCu)から成り、半田合金層を介して半導体チップの下面と接続される。金属間化合物層は、半導体チップの下面と、半田合金層との境界に形成され、下面側から導体パターン側に向かう凹凸面を備える。半導体チップの下面は、下面の中心を含む第1領域、および下面の外周を含む第2領域を備える。図2に示すように、金属間化合物層の厚さは、下面の第1領域と重なる部分の平均厚さが、第2領域と重なる部分の平均厚さよりも厚い。

Description

半導体装置
 本発明は、半導体装置に関し、例えば半田を介してチップ接続部に接続される半導体チップを備えた半導体装置に関する。
 特開2007-109834号公報(特許文献1)には、パワー用IGBTモジュールとして、半導体チップが半田接合層を介してマウントされた半導体装置において、中央面部および外周面部のそれぞれに、組成の異なる半田を配置する構成が記載されている。
特開2007-109834号公報
 パワー半導体装置(パワーモジュール)と呼ばれる半導体装置は、電力を制御するための要素がある。パワー半導体装置は、パワー用の半導体チップが基板などのチップ接続部に、半田を介して搭載され、必要に応じて放熱部材などが接続された半導体装置である。パワー半導体装置は、半導体チップの接続に用いられる半田合金層の接続信頼性を向上させる必要がある。特に近年、高温で動作可能なパワー用半導体チップの開発も進んでいる。このため、パワー半導体装置には、高温環境下での接続信頼性が要求される。
 本発明の目的は、半導体チップとチップ接続部との間に介在する半田合金層の接続信頼性を向上させる技術を提供することにある。
 一実施の形態である半導体装置は、第1面、および前記第1面の反対側の第2面を有する第1半導体チップと、金属から成り、第1半田合金層を介して前記第1半導体チップの前記第2面と接続される第1チップ接続部と、前記第1半導体チップの前記第2面と、前記第1チップ接続部との間に配置される前記第1半田合金層と、前記第1半導体チップの前記第2面と、前記第1半田合金層との境界に形成され、前記第2面側から前記第1チップ接続部側に向かう凹凸面を備える第1金属間化合物層と、を有する。前記第2面は、前記第2面の中心を含む第1領域、および前記第2面の外周を含む第2領域を備える。前記第1金属間化合物層の厚さは、前記第2面の第1領域と重なる第1部分の平均厚さが、前記第2領域と重なる第2部分の平均厚さよりも厚い。
 他の実施の形態である半導体装置は、第1面、および前記第1面の反対側の第2面を有する第1半導体チップと、金属から成り、第1半田合金層を介して前記第1半導体チップの前記第2面と接続される第1チップ接続部と、前記第1半導体チップの前記第2面と、前記第1チップ接続部との間に配置される前記第1半田合金層と、前記第1半導体チップの前記第2面と、前記第1半田合金層との境界に形成され、前記第2面側から前記第1チップ接続部側に向かう凹凸面を備える第1金属間化合物層と、を有する。前記第2面は、前記第2面の中心を含む第1領域、および前記第2面の外周を含む第2領域を備える。前記第1金属間化合物層は、前記第2面の第1領域と重なる第1部分と、前記第2領域と重なる第2部分と、を有する。前記第1部分における前記凹凸面の高低差は、前記第2部分における前記凹凸面の高低差より大きい。
 本願において開示される発明によれば、半導体チップとチップ接続部との間に介在する半田合金層の接続信頼性を向上させることができる。
 上記した以外の課題、構成および効果は、以下の実施形態の説明により明らかにされる。
一実施の形態である半導体装置の構成例を模式的に示す説明図である。 図1に示す複数の半導体チップのうちの一つと、導体パターンとを電気的に接続する半田合金層の周辺を拡大して示す拡大断面図である。 図2に示す半導体チップの下面側の平面図である。 図2と同じ拡大断面において、半田合金層の厚さを比較する範囲を明示する拡大断面図である。 図3に対する変形例である半導体装置が備える半導体チップの下面側の平面図である。 図1に示す半導体チップが搭載される導体パターンの平面図である。 図2に対する変形例である半導体装置が備える半導体チップ周辺の拡大断面図である。 図2に対する検討例である半導体装置の接続構造において発生する亀裂の種類を模式的に示す拡大断面図である。
 以下の実施の形態を説明するための各図において、同一の部材には原則として同一の符号を付し、その繰り返しの説明は省略する。また、機能的に同じ要素は同じ番号又は対応する番号で表示される場合もある。また、以下では、図面をわかりやすくするために平面図であってもハッチングを付す場合がある。なお、添付図面は本開示の原理に則った実施形態と実装例を示しているが、これらは本開示の理解のためのものであり、決して本開示を限定的に解釈するために用いられるものではない。本明細書の記述は典型的な例示である。
 本実施形態では、当業者が本開示を実施するのに十分詳細にその説明がなされているが、他の実装・形態も可能で、本開示の技術的思想の範囲と精神を逸脱することなく構成・構造の変更や多様な要素の置き換えが可能であることを理解する必要がある。
 以下の実施の形態の説明では、半導体装置の一例として、絶縁基板上に形成された金属パターン上に半田を介して複数の半導体チップが搭載され、モジュール化された半導体装置(パワー半導体装置、パワーモジュール)を取り上げて説明する。ただし、以下で説明する技術は、半田を介してチップ接続部に接続される半導体チップを備えた半導体装置であれば、種々の変形例に適用可能である。
 また、以下の実施の形態の説明では、半田合金層を介して半導体チップが接続されるチップ接続部の例として、絶縁基板上に形成された金属製の導体パターンを例示的に取り上げて説明する。ただし、チップ接続部には種々の変形例があり、例えば、半導体チップと電気的に接続されるリード部材、半導体チップを支持するリードフレームのダイパッド、あるいは半導体チップと電気的に接続される他の電子部品の電極、などを例示する事ができる。
 <半導体装置の構成例>
 図1は、本実施の形態の半導体装置の構成例を模式的に示す断面図である。半導体装置100は、複数の半導体チップ(半導体チップ10および20)と、半導体チップ10および20が搭載される基板30と、を有する。基板30は、絶縁基板31と、絶縁基板31の上面31tに形成された複数の導体パターン32と、絶縁基板31の下面31bに形成された導体パターン33と、を有する。半導体チップ10および20は、複数の導体パターン32に含まれる導体パターン32Aに搭載されている。半導体チップ10および20が搭載された基板30は、半田合金層2を介してベース板3上に搭載されている。ベース板3上に搭載された基板30は、半導体チップ10および20と共にカバー4に覆われ、カバー4およびベース板3に囲まれた空間内に収容されている。カバー4およびベース板3に囲まれた空間内には、例えばゲル状の絶縁材料である封止材5が充填され、半導体チップ10および20と、ワイヤ6は、封止材5により封止されている。
 基板30は、例えばセラミック基板である絶縁基板31の両面に、金属膜が貼り付けられ、この金属膜がパターニングされて回路を構成する。基板30は、導体パターン32および33として銅を主成分とする金属を用いる、DBC(Direct Bond Copper)、あるいは、導体パターン32および33としてアルミニウムを主成分とする金属を用いる、DBA(Direct Bond Aluminum)を用いることができる。ただし、半導体チップ10および20を搭載するチップ搭載部(チップ接続部)を構成する材料とて、種々の金属材料を適用できる。例えば、Cu、Al、Cu-Mo、Al―SiC(アルミニウムと炭化ケイ素の複合材料)、Mg―SiC(マグネシウムと炭化ケイ素の複合材料)、42Alloyや、CIC(Copper Invar Copper)などの金属から成るチップ接続部に接続する場合であっても、以下で説明する技術を適用することにより、半導体チップとチップ接続部との間に介在する半田合金層の接続信頼性を向上させることができる。
 図1に示す断面において、複数の導体パターン32は、半導体チップ10および20が搭載される導体パターン32Aと、ワイヤ6を介して半導体チップ10および20と電気的に接続される導体パターン32Bと、リード7が電気的に接続される導体パターン32Cと、を含む。リード7は、一部がカバー4の外部に導出され、半導体装置100の端子に接続される。あるいは、リード7自身が端子として利用される。
 半導体装置100は、電力供給回路に組み込まれる電力制御用の電子部品(パワー半導体装置、パワーモジュール)である。パワーモジュールとしては、例えば、半導体チップ10および20をスイッチング素子として用いるインバータなどを例示することができる。半導体装置100は、例えば、鉄道の車両や自動車の車体、航空機、産業装置等に搭載される電源装置に組み込まれる。このような用途の場合、半導体装置100が高温環境にさらされる場合があり、半導体装置100を構成する各部品には、高温での信頼性が要求される。例えば、半導体チップ10や20を構成する半導体基板として、SiCやGaNなどを利用した場合、Siを用いる場合と比較して高温で動作させることが可能である。このため、半導体チップ10および20をチップ接続部に電気的、あるいは熱的に接続する部分の接続信頼性は、より高温での信頼性を確保する必要がある。     
 半導体チップ10は、後述する図2に示すように、下面10bに形成されたメタライズ膜11と、上面10tに形成された電極パッド12と、を有する。電極パッド12は、図1に示すワイヤ6を介して導体パターン32Bと電気的に接続される。メタライズ膜11は、半田合金層40を介して導体パターン32Aと電気的に接続される。メタライズ膜11および電極パッド12は、それぞれ半導体チップ10の電極として機能する。例えば半導体チップ10がMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)である場合、電極パッド12およびメタライズ膜11のうち、いずれか一方はソース電極、他方はドレイン電極である。例えば半導体チップ10がバイポーラトランジスタの場合、電極パッド12およびメタライズ膜11のうち、いずれか一方はエミッタ電極、他方はコレクタ電極である。トランジスタの場合には、上面10tには、電極パッド12の他、ゲート電極用の電極パッドが形成される。また、例えば、半導体チップ10がダイオードである場合、電極パッド12およびメタライズ膜11のうち、いずれか一方はアノード電極、他方はカソード電極である。
 <半導体チップの接続構造>
 上記を踏まえ、半導体チップとチップ接続部との接続部分の信頼性を向上させた本実施の形態の構成例について説明する。図2は、図1に示す複数の半導体チップのうちの一つと、導体パターンとを電気的に接続する半田合金層の周辺を拡大して示す拡大断面図である。図3は、図2に示す半導体チップの下面側の平面図である。図8は、図2に対する検討例である半導体装置の接続構造において発生する亀裂の種類を模式的に示す拡大断面図である。なお、以下では、半導体チップとチップ接続部との接続部分の信頼性を向上させる技術について、図1に示す半導体チップ10と導体パターン32Aとの接続構造を例示的に取り上げて説明する。ただし、例えば、半導体チップ20と導体パターン32Aとの接続構造など、半田合金層40を介して接続する種々の部分に適応可能である。
 図2に示すように、半導体装置100は、半導体チップ10と、導体パターン32Aと、半田合金層40と、金属間化合物層50と、を有する。半導体チップ10は、上面10t、および上面10tの反対側の下面10bを有する。導体パターン32Aは、金属(例えばCu)から成り、半田合金層40を介して半導体チップ10の下面10bと接続される。金属間化合物層50は、半導体チップ10の下面10bと、半田合金層40との境界に形成され、下面10b側から導体パターン32A側に向かう凹凸面を備える。図3に示すように、半導体チップ10の下面10bは、下面10bの中心を含む領域R1、および下面10bの外周を含む領域R2を備える。図2に示すように、金属間化合物層50の厚さは、下面10bの領域R1(図3参照)と重なる部分50R1の平均厚さが、領域R2(図3参照)と重なる部分50R2の平均厚さよりも厚い。
 以下、図8に示す半導体装置100Cを用いて接続部分の故障モードについて説明した後、図2および図3に示す本実施の形態の接続構造により、接続部分の信頼性を向上させられる理由について説明する。本願発明者の検討によれば、半導体チップ10と導体パターン32Aとを電気的に接続する半田合金層40の接続信頼性を低下させる原因となる故障モードは、以下の2つに大別することができる。
 第1に、接続部周辺を構成する各部材の線膨張係数の違いに起因して生じる熱応力を原因とする故障モードがある。この第1の故障モードは、半田合金層40の外周部分(半導体チップ10の側面に近い部分)で発生し、半田合金層40の内側、言い換えれば中央部分に向かって進展する。第1の故障モードにより半田合金層40に亀裂CR1が生じる場合、半導体チップ10の下面10bに沿った方向に延びる亀裂が発生し易い。繰り返しの温度サイクル負荷を印加すると、亀裂CR1が中央部分に向かって延伸する。
 第2に、半導体チップ10において、通電時に発生する熱に起因する半田合金層40の劣化による故障モードである。この第2の故障モードは、相対的に放熱特性が低い中央部分において発生する。第2の故障モードにより亀裂CR2が生じる場合、半田合金層40の厚さ方向(言い換えれば下面10bの面外方向)に向かって亀裂CR2が発生し易い。繰り返しの温度サイクル負荷を印加すると、亀裂CR2の発生個所が、中央部分から外周部分に向かって拡大する。この第2の故障モードの場合、亀裂CR2が生じること自体よりも、亀裂CR2の発生範囲が拡大することが、接続信頼性低下の原因となる。
 第1の故障モードを抑制するためには、低弾性の半田合金を用いることが好ましい。半田合金層40の外周部分が低弾性であれば、熱応力を緩和し、起点となる亀裂CR1の発生、あるいは亀裂CR1が発生した後の進展を抑制することができる。第2の故障モードを抑制するためには、耐熱性の高い半田合金層40を中央部に用いることが好ましい。ただし、種類の異なる半田合金を用いる場合、塗布行程の条件、あるいはリフロー条件によって、2種類の半田合金の混合の程度が変化するため、設計通りの位置に安定的に2種類の半田合金層を形成することが難しい。製造条件のバラつきに起因して、接続信頼性が低下する可能性がある。したがって、半導体チップ10と導体パターン32Aとの間に配置される半田合金層40は、1種類の半田合金から成ることが好ましい。
 そこで、本願発明者は、第2の故障モードの抑制方法として、亀裂CR2の発生個所が、中央部分から外周部分に向かって拡大することを阻害する部材を、中央部分の接続界面に設けることに着目した。図2に示すように、本実施の形態の場合、金属間化合物層50の部分50R1が、亀裂CR2の発生個所が、中央部分から外周部分に向かって拡大することを阻害する部材に相当する。
 図2に示す金属間化合物層50は、半田合金層40に含まれる金属と、半導体チップ10の下面10bに形成されたメタライズ膜11を構成する金属との間で生じる化合物である。例えば、本実施の形態の場合、半田合金層40の半田合金は、錫(Sn)に加え、銅(Cu)およびアンチモン(Sb)を含有し、0.7重量%以上の銅を含む。なお、半田合金層40を構成する半田合金には、一般的な鉛フリー半田を用いることができるが、アンチモンおよび0.7重量%以上の銅を含むことが好ましい。また応力緩和特性の向上を考慮すると、Sn-3~5Cu-10Sb半田が特に好ましい。なお、半田合金の変形例としては、例えば、Sn-3~7Cu半田を用いることができる。半導体チップ10のメタライズ膜11は、Cu、Ni、Au、Ag、Pt、Pd、Ti、TiN、Fe-NiやFe-CoなどのFe軽合金など様々な金属、合金が適用可能である。例えば本実施の形態の場合、メタライズ膜11はニッケル(Ni)から成る。この場合、金属間化合物層は、半田合金とメタライズ膜11の主成分の金属である、Ni-Snの金属間化合物層となる。
 金属間化合物層50は、半導体チップ10が導体パターン32A上に搭載されるリフロー行程において、半田合金とメタライズ膜11とが反応することにより形成される。このため、金属間化合物層50は、半導体チップ10の下面10b、すなわちメタライズ膜11から、下方(導体パターン32Aに向かう方向)に成長する。この時、金属間化合物層50は、一様に形成されず、図2に示すように、下面10b側から導体パターン32A側に向かう凹凸面を成すように形成される。この凹凸面の高低差が大きい場合、上記した第2の故障モードにより生じた亀裂が外周側に拡大することを抑制できる。つまり、本実施の形態の場合、金属間化合物層50の凹凸面の高低差を大きくすることにより、第2の故障モードにより生じた亀裂が外周側に拡大することを抑制している。
 一方、金属間化合物層50は、その成長方向に対して直交する方向の外力には脆く、損傷しやすい。このため、半導体チップ10の下面10bの外周側にまで、高低差の大きい凹凸面を備える金属間化合物層50が形成されている場合、上記した第1の故障モードである熱応力に起因して、金属間化合物層50が損傷してしまう。したがって、第1の故障モードを抑制する観点からは、外周部分に形成された金属間化合物層50の凹凸面の高低差は小さいほうが良い。
 そこで、本実施の形態の場合、外周領域では、凹凸面の高低差が小さくなるように金属間化合物層50を形成している。詳しくは、図3に示すように、半導体チップ10の下面10bは、下面10bの中心を含む領域R1、および下面10bの外周を含む領域R2を備える。図2に示すように、金属間化合物層50は、下面10bの領域R1(図3参照)と重なる部分50R1と、領域R2(図3参照)と重なる部分50R2と、を有する。金属間化合物層50の凹凸面の高低差は、下面10bの部分50R1の高低差が、部分50R2の高低差よりも大きい。
 金属間化合物層50の凹凸面の高低差は、例えば以下のようにして形成することができる。金属間化合物層50の凹凸面の高低差は、半田合金と、メタライズ膜11とが接した状態でリフロー処理される時間に比例して大きくなる。したがって、リフロー工程において、半導体チップ10の下面10bの領域R1(図3参照)のみが半田合金と接触した状態でリフローを開始し、リフロー処理の途中で半田合金が領域R2と接触するようにリフロー工程を管理すれば、図2に示す接続構造を製造することができる。この方法の場合、まず、ペーストまたはシート状の半田合金を導体パターン32A上に塗布(配置)する。次に、半導体チップ10をペーストまたはシート状の半田合金上に配置する。この時、半田合金に接するのは領域R1のみで、領域R2は、半田合金に接しない。次に、加熱工程として、半田合金を加熱する。この時、半田合金と半導体チップ10の下面10bとの接続界面では、金属間化合物層が生成され、導体パターン32Aに向かって成長する。次に、半導体チップ10と導体パターン32との距離を近づける。これにより、溶融した半田は周囲に広がり、領域R2(図3参照)と半田合金とが接触する。この状態で再び過熱すると、図2に示すように部分毎に高低差が制御された金属間化合物層50が得られる。
 この場合、凹凸面の高低差は、部分50R1の平均厚さ(下面10bから凹凸面の複数の凸部分の頂点までの距離の平均値)および部分50R2の平均厚さとして表現することができる。すなわち、上記したように、金属間化合物層50の厚さは、下面10bの領域R1(図3参照)と重なる部分50R1の平均厚さが、領域R2(図3参照)と重なる部分50R2の平均厚さよりも厚い。この場合、平均厚さが厚い部分50R1では、凹凸面の高低差が大きくなり、平均厚さが薄い部分50R2では、凹凸面の高低差が小さくなる。
 また、金属間化合物層50の形成方法の変形例として、以下の方法もある。すなわち、下面10bの領域R1(図3参照)に、金属間化合物層50の高低差が大きくなるように形成された凹凸形状の金属膜を予め形成しておく。この金属膜は、例えば、メッキ法により形成することができる。領域R2(図3参照)をマスクした状態で、メッキ法により、領域R1に選択的に凹凸を有する金属膜を形成しておけば、リフロー処理において、下面10b全体に半田合金を接触させた状態でリフローを開始した場合でも、図2に示すように、金属間化合物層50の高低差を制御することができる。
 本実施の形態の半導体装置100の場合、上記したように、部分50R1と部分50R2とで、凹凸面の高低差(言い換えれば平均厚さ)が異なるように形成されているので、上記した第1の故障モードおよび第2の故障モードのそれぞれを抑制することができる。また、半田合金層40は、1種類の半田合金から成るので、安定的に図2に示す接続構造を実現できる。この結果、半導体チップ10の下面10bと半田合金層40との接続界面における接続信頼性を向上させることができる。
 また、半田合金層40は、半導体チップ10と導体パターン32Aとを接続するので、半導体チップ10の下面10b側に加えて、導体パターン32A側にも金属間化合物層50と同様の金属間化合物層60が形成されていることが好ましい。本実施の形態の場合、図2に示すように、導体パターン32Aは、半導体チップ10を上面10tから視た平面視において、下面10bの全体と対向する上面32tを備える。導体パターン32Aの上面32tと、半田合金層40との境界には、上面32t側から半導体チップ10側に向かう凹凸面を備える金属間化合物層60が形成される。金属間化合物層60の厚さは、下面10bの領域R1(図3参照)と重なる部分60R1の平均厚さが、領域R2(図3参照)と重なる部分60R2の平均厚さよりも厚い。
 図2に示す金属間化合物層60は以下のように表現できる。金属間化合物層60は、下面10bの領域R1(図3参照)と重なる部分60R1と、領域R2(図3参照)と重なる部分60R2と、を有する。金属間化合物層60の凹凸面の高低差は、下面10bの部分60R1の高低差が、部分60R2の高低差よりも大きい。これにより、半田合金層40の下面側の接続界面、言い換えれば、半田合金層40と導体パターン32との接続界面において、接続信頼性を向上させることができる。
 また、半田合金層40の外周部において、半田合金層40による応力緩和機能を向上させる観点からは、外周部分での半田合金層40の厚さを厚くすることが好ましい。図4に示すように、半田合金層40の厚さは、下面10bの領域R2(図3参照)と重なる部分40R2の平均厚さT2が、領域R1(図3参照)と重なる部分40R1の平均厚さT1よりも厚い。本実施の形態の場合、金属間化合物層50および60の平均厚さを上記したように構成することにより、半田合金層40の平均厚さの制御が可能である。なお、図4は、図2と同じ断面の拡大断面図であるが、符号の見易さのため、別図として記載した。
 ところで、図3に示す領域R1と領域R2との範囲には、種々の実施例がある。以下では、接続信頼性を向上させる観点から好ましい態様について説明する。まず、領域R1と領域R2とは互いに隣接する。領域R1は、下面10bのうち、リフロー処理の開始時に、半田合金層40の原料であるペーストまたはシート状の半田合金と接している部分を領域R1として定義できる。領域R2は、領域R2の周囲の部分であり、リフロー処理の開始後に、ペーストまたはシート状の半田合金が広がることにより接する領域として定義できる。リフロー処理中の接触時間により金属間化合物層50および60の厚さ(高低差)を制御する場合、厳密には半田合金が中央部分から外周部分に徐々に広がるので、領域R1の近傍には、領域R2の最外周と比較して金属間化合物層50および60の厚さが厚い領域が存在する。本願では、この領域は、領域R2に属するものとして考える。また、変形例として、領域R1に選択的に凹凸面を有する金属膜が形成されている場合には、この金属膜が形成された領域を領域R1、その周囲の領域を領域R2と定義することができる。
 上記した定義において、金属間化合物層50および60(図2参照)の損傷を抑制するため、領域R1の範囲は大きすぎない方が好ましい。詳しくは、領域R2は領域R1を囲むように設けられ、領域R2の面積は、領域R1の面積より大きいことが好ましい。領域R2の面積を領域R1の面積よりも大きくすることにより、高低差が大きい金属間化合物層50の部分50R1および金属間化合物層60の部分60R1が、熱応力により破損することを抑制できる。
 理想的には、領域R1の輪郭は、円または楕円であることが好ましい。下面10bの形状が正方形の場合、円形が好ましい。また、下面10bの形状が長方形の場合、長辺に沿った方向に長径を有する楕円であることが好ましい。また、下面10bの中心から下面10bの各辺に向かって垂線(仮想線)を引いた場合、領域R1は、その垂線の全長のうち、中心側の80%の位置を通る円または楕円の内側に配置されることが好ましい。
 また、上記した定義において、図3に示す領域R1を円形換算した時の直径の長さD1は、下面10bを正方形換算した時の1辺の長さL1に対して1/3以上であることが好ましい。領域R1の面積を大きくすることにより、図8に示す亀裂CR2が発生する箇所が中央からずれた場合でも、その拡大を抑制できる。なお、後述するように、領域R1の形状は円形には限定されず、下面10bの形状は正方形には限定されないが、各領域の面積の目安を比較する場合、上記の通り換算した値で評価することができる。
 また、上記した第1の故障モードおよび第2の故障モードを抑制する観点からは、金属間化合物層50の厚さは、部分50R1の平均厚さが、部分50R2の平均厚さよりも3倍以上厚いことが特に好ましい。同様に、金属間化合物層60の厚さは、部分60R1の平均厚さが、部分60R2の平均厚さよりも3倍以上厚いことが好ましい。
 <変形例1>
 次に、図2に示す半導体装置100の接続構造に対する変形例について説明する。図5は、図3に対する変形例である半導体装置が備える半導体チップの下面側の平面図である。本変形例では、複数の半導体チップが近距離で互いに隣り合って配置されている場合に有効な技術である。なお、以下で説明する半導体装置200は、半導体チップ10および20の下面における領域の位置関係が図3と異なっている点を除き、上記した半導体装置100と同様である。以下の説明では、必要に応じて図1~図4を参照して説明する。
 図5に示すように、半導体装置200は、図1に示す半導体装置100と同様に、平面視において、半導体チップ10の隣に搭載される半導体チップ20を有する。半導体チップ10の下面10bは、半導体チップ20と対向する辺10s1、辺10s1の反対側の辺10s2、辺10s1および辺10s2と交差する辺10s3、および辺10s3の反対側の辺10s4を備える四角形を成す。領域R1は、辺10s2よりも辺10s1に近い位置に設けられる。言い換えれば、領域R1は、半導体チップ20に寄せて配置される。
 半導体チップ10および20のように、複数の半導体チップが隣り合うように配置される場合、一つの半導体チップ10が単独で配置される場合と比較して、下面10bの面内において、高温になり易い場所が変化する。半導体チップ10の外周領域は、中央領域と比較して放熱し易いことに変わりはない。しかし、中央領域のうち、辺10s1に近い領域(言い換えれば、半導体チップ20に近い領域)は、辺10s2に近い領域(言い換えれば、半導体チップ20から遠い領域)と比較して、高温になり易い。辺10s1側には別の熱源である半導体チップ20が存在することにより放熱特性が低下することがこの原因と考えられる。本実施の形態のように、領域R1が、辺10s2よりも辺10s1に近い位置に設けられる場合、図8を用いて説明した亀裂CR2が発生し易い箇所に領域R1を設けることとなる。このように、複数の半導体チップを備える半導体装置の場合、複数の半導体チップの位置関係に伴う熱の分布を考慮して、領域R1のレイアウトを規定することが好ましい。これにより、亀裂CR2が発生する箇所が拡大することを効率的に抑制することができる。
 ただし、上記した第1の故障モードに起因する亀裂CR1(図8参照)の進展を抑制する観点から、領域R1の範囲は、極端に辺10s1側に寄らないことが好ましい。理想的には、下面10bの中心から下面10bの各辺(辺10s1、10s2、10s3、および10s4)に向かって垂線(仮想線)を引いた場合、領域R1は、その垂線の全長のうち、中心側の80%の位置を通る円または楕円の内側に配置されることが好ましい。
 なお、図5では半導体チップの数が2個である例を示したが、半導体チップの数は2個に限定されない。例えば、図6に示す半導体装置200の場合、6個の半導体チップ(半導体チップ10、20、10A,20A、10B、および20B)を備えている。図6は、図1に示す半導体チップが搭載される導体パターンの平面図である。図6は、半導体チップの上面側から視た平面図であるが、下面の領域R1および領域R2の範囲を示している。あるいは、図示は省略するが、4個の半導体チップが一つの半導体装置内に互いに隣り合って搭載される場合もある。このように、複数の半導体チップが互いに隣あって搭載される場合、領域R1の位置は、隣り合う半導体チップの方に寄せて配置されることが好ましい。また、図6に示す半導体チップ10Aのように、両隣に半導体チップ10および10Bが配置される場合、半導体チップ10Aの領域R1の面積が半導体チップ10の領域R1の面積よりも大きくする場合もある。半導体チップ10Aは半導体チップ10および10Bと比較して放熱され難い位置に搭載されているが、中央領域(領域R1)の面積を大きくすることにより、上記した第2の故障モードの発生を抑制できる。
 <変形例2>
 図7は、図2に対する変形例である半導体装置が備える半導体チップ周辺の拡大断面図である。本変形例では、一つの半導体チップの上面および下面に半田合金層が接続されている実施態様について説明する。
 半導体装置300は、図2を用いて説明した半導体装置100の構造のうち、上面10t側の電極パッド12に半田合金層70を介して導体パターン80が接続されている点で図2に示す半導体装置100と相違する。その他の点は、図2に示す半導体装置100と同様なので、重複する説明は省略する。
 半導体装置300は、金属から成り、半田合金層70を介して半導体チップ10の上面10tと接続される導体パターン(第2チップ接続部)80と、半導体チップ10の上面10tと、導体パターン80との間に配置される半田合金層70と、を有する。
 また、半導体装置300は、半導体チップ10の上面10tと、半田合金層70との境界に形成され、上面10t側から導体パターン80側に向かう凹凸面を備える金属間化合物層55を有する。金属間化合物層55の厚さは、下面10bの領域R1(図3参照)と重なる部分55R1の平均厚さが、領域R2(図3参照)と重なる部分55R2の平均厚さよりも厚い。
 金属間化合物層55の構造は、以下のように表現することもできる。すなわち、金属間化合物層55は、下面10bの領域R1(図3参照)と重なる部分55R1と、領域R2(図3参照)と重なる部分55R2と、を有する。金属間化合物層55の凹凸面の高低差は、下面10bの部分55R1の高低差が、部分55R2の高低差よりも大きい。半導体チップ10の上面10t側に半田合金層70を接続する場合、本変形例の構成により、半田合金層70と半導体チップ10の電極パッド12との接続界面の接続信頼性を向上させることができる。
 同様に、半導体装置300は、導体パターン80の下面80bと、半田合金層70との境界に形成され、下面80b側から半導体チップ10の上面10t側に向かう凹凸面を備える金属間化合物層65を有する。また、金属間化合物層65は、下面10bの領域R1(図3参照)と重なる部分65R1と、領域R2(図3参照)と重なる部分65R2と、を有する。金属間化合物層65の凹凸面の高低差は、下面10bの部分65R1の高低差が、部分65R2の高低差よりも大きい。変形例の構成により、半田合金層70と導体パターン80との接続界面の接続信頼性を向上させることができる。
 なお、半導体チップ10に半田合金層70を介して接続されるチップ接続部の例として、導体パターン80を取り上げて説明したが、例えば、放熱板などの部材を取り付ける場合にも有効である。放熱板の場合、図8で説明した亀裂CR1や亀裂CR2の発生および進展により、熱的な経路が分断されるので、放熱特性が低下する。上記した構造を適用することにより、放熱性の低下を抑制できる。また、図示は省略するが、例えば図6に示す複数の半導体チップのそれぞれの上面および下面に導体パターンが接続される場合もある。
 また、上記では、種々の変形例を説明したが、各変形例を適宜組み合わせて適用することができる。
 以上、本実施の形態の代表的な変形例について説明したが、本発明は、上記した実施例や代表的な変形例に限定されず、発明の趣旨を逸脱しない範囲において、種々の変形例が適用できる。
 本発明は、光学装置に利用可能である。
2 半田合金層
3 ベース板
4 カバー
5 封止材
6 ワイヤ
7 リード
10,10A,10B,20,20A,20B 半導体チップ(半導体素子)
10b 下面(裏面)
10s1,10s2,10s3,10s4 辺
10t 上面(表面)
11 メタライズ膜
12 電極パッド
30 基板
31 絶縁基板
31b 下面
31t,32t 上面
32,32A,32B,32C,33 導体パターン
40,70 半田合金層
40R1,40R2 部分
50,55,60,65 金属間化合物層
50R1,50R2,55R1,55R2,60R1,60R2,65R1,65R2 部分
80 導体パターン(第2チップ接続部)
80b 下面
100,100C,200,300 半導体装置
CR1,CR2 亀裂
R1 領域(中央領域)
R2 領域(外周領域)

Claims (10)

  1.  第1面、および前記第1面の反対側の第2面を有する第1半導体チップと、
     金属から成り、第1半田合金層を介して前記第1半導体チップの前記第2面と接続される第1チップ接続部と、
     前記第1半導体チップの前記第2面と、前記第1チップ接続部との間に配置される前記第1半田合金層と、
     前記第1半導体チップの前記第2面と、前記第1半田合金層との境界に形成され、前記第2面側から前記第1チップ接続部側に向かう凹凸面を備える第1金属間化合物層と、
     を有し、
     前記第2面は、前記第2面の中心を含む第1領域、および前記第2面の外周を含む第2領域を備え、
     前記第1金属間化合物層の厚さは、前記第2面の第1領域と重なる第1部分の平均厚さが、前記第2領域と重なる第2部分の平均厚さよりも厚い、半導体装置。
  2.  請求項1に記載の半導体装置において、
     前記第1チップ接続部は、前記第1半導体チップを前記第1面側から視た平面視において、前記第2面の全体と対向する第3面を備え、
     前記第1チップ接続部の前記第3面と、前記第1半田合金層との境界には、前記第3面側から前記第1半導体チップ側に向かう凹凸面を備える第2金属間化合物層が形成され、
     前記第2金属間化合物層の厚さは、前記第2面の第1領域と重なる第3部分の平均厚さが、前記第2領域と重なる第4部分の平均厚さよりも厚い、半導体装置。
  3.  請求項2に記載の半導体装置において、
     前記第1半田合金層の厚さは、前記第2面の前記第2領域と重なる第5部分が、第1領域と重なる第6部分の平均厚さの平均厚さよりも厚い、半導体装置。
  4.  請求項3に記載の半導体装置において、
     前記第2領域の面積は前記第1領域の面積より大きい、半導体装置。
  5.  請求項4に記載の半導体装置において、
     前記第1領域と前記第2領域とは互いに隣接し、
     前記第1領域を円形換算した時の直径の長さは、前記第2面を正方形換算した時の1辺の長さに対して1/3以上である、半導体装置。
  6.  請求項1に記載の半導体装置において、
     前記第2面の第1領域と重なる第1部分の平均厚さが、前記第2領域と重なる第2部分の平均厚さよりも3倍以上厚い、半導体装置。
  7.  請求項1に記載の半導体装置において、
     前記第1半田合金層は、錫(Sn)に加え、銅(Cu)およびアンチモン(Sb)を含有し、0.7重量%以上の銅を含む、半導体装置。
  8.  請求項1に記載の半導体装置において、
     平面視において、前記第1半導体チップの隣に搭載される第2半導体チップを更に有し、
     前記第1半導体チップの前記第2面は、前記第2半導体チップと対向する第1辺、前記第1辺の反対側の第2辺、前記第1辺および前記第2辺と交差する第3辺、および前記第3辺の反対側の第4辺を備える四角形を成し、
     前記第1領域は、前記第2辺よりも前記第1辺に近い位置に設けられる、半導体装置。
  9.  請求項1に記載の半導体装置において、
     金属から成り、第2半田合金層を介して前記第1半導体チップの前記第1面と接続される第2チップ接続部と、
     前記第1半導体チップの前記第1面と、前記第2チップ接続部との間に配置される前記第2半田合金層と、
     前記第1半導体チップの前記第1面と、前記第2半田合金層との境界に形成され、前記第1面側から前記第2チップ接続部側に向かう凹凸面を備える第3金属間化合物層と、
     を更に有し、
     前記第3金属間化合物層の厚さは、前記第1面の第1領域と重なる第3部分の平均厚さが、前記第2領域と重なる第4部分の平均厚さよりも厚い、半導体装置。
  10.  第1面、および前記第1面の反対側の第2面を有する第1半導体チップと、
     金属から成り、第1半田合金層を介して前記第1半導体チップの前記第2面と接続される第1チップ接続部と、
     前記第1半導体チップの前記第2面と、前記第1チップ接続部との間に配置される前記第1半田合金層と、
     前記第1半導体チップの前記第2面と、前記第1半田合金層との境界に形成され、前記第2面側から前記第1チップ接続部側に向かう凹凸面を備える第1金属間化合物層と、
     を有し、
     前記第2面は、前記第2面の中心を含む第1領域、および前記第2面の外周を含む第2領域を備え、
     前記第1金属間化合物層は、前記第2面の第1領域と重なる第1部分と、前記第2領域と重なる第2部分と、を有し、
     前記第1部分における前記凹凸面の高低差は、前記第2部分における前記凹凸面の高低差より大きい、半導体装置。
PCT/JP2021/009064 2020-05-26 2021-03-08 半導体装置 WO2021240944A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202180032214.5A CN115552576A (zh) 2020-05-26 2021-03-08 半导体装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-090982 2020-05-26
JP2020090982A JP7492375B2 (ja) 2020-05-26 2020-05-26 半導体装置

Publications (1)

Publication Number Publication Date
WO2021240944A1 true WO2021240944A1 (ja) 2021-12-02

Family

ID=78723265

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/009064 WO2021240944A1 (ja) 2020-05-26 2021-03-08 半導体装置

Country Status (4)

Country Link
JP (1) JP7492375B2 (ja)
CN (1) CN115552576A (ja)
TW (1) TWI763429B (ja)
WO (1) WO2021240944A1 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007067158A (ja) * 2005-08-31 2007-03-15 Hitachi Ltd 半導体装置および半導体装置の製造方法
JP2011159994A (ja) * 2011-04-12 2011-08-18 Fuji Electric Co Ltd 半導体装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5893528B2 (ja) * 2012-07-27 2016-03-23 新日鉄住金マテリアルズ株式会社 無鉛はんだバンプ接合構造
DE112017000184T5 (de) * 2016-06-16 2018-08-02 Fuji Electric Co., Ltd. Lotverbindung

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007067158A (ja) * 2005-08-31 2007-03-15 Hitachi Ltd 半導体装置および半導体装置の製造方法
JP2011159994A (ja) * 2011-04-12 2011-08-18 Fuji Electric Co Ltd 半導体装置

Also Published As

Publication number Publication date
JP2021190447A (ja) 2021-12-13
TW202145493A (zh) 2021-12-01
CN115552576A (zh) 2022-12-30
TWI763429B (zh) 2022-05-01
JP7492375B2 (ja) 2024-05-29

Similar Documents

Publication Publication Date Title
JP6234630B2 (ja) パワーモジュール
JP5542567B2 (ja) 半導体装置
JP6487122B2 (ja) 電力用半導体装置
JP2007234690A (ja) パワー半導体モジュール
JP2019216214A (ja) 半導体装置、リードフレーム及び半導体装置の製造方法
KR102228945B1 (ko) 반도체 패키지 및 이의 제조방법
KR102196397B1 (ko) 메탈포스트, 이를 포함하는 반도체 패키지 및 반도체 패키지 제조방법
JP2014175454A (ja) 電力用半導体装置および電力用半導体装置の製造方法
JPH11265976A (ja) パワー半導体モジュールおよびその製造方法
JP4046623B2 (ja) パワー半導体モジュールおよびその固定方法
JP2013254810A (ja) 貫通端子付き金属基板およびそれを用いた表面実装デバイス
WO2019116910A1 (ja) 半導体装置および半導体装置の製造方法
WO2021240944A1 (ja) 半導体装置
CN111834307B (zh) 半导体模块
JP6011410B2 (ja) 半導体装置用接合体、パワーモジュール用基板及びパワーモジュール
JP2014143342A (ja) 半導体モジュール及びその製造方法
JP2018116960A (ja) 電力用半導体装置
JP4861200B2 (ja) パワーモジュール
WO2016147252A1 (ja) 半導体装置およびその製造方法
JP2007027308A (ja) 半導体装置
JP4047572B2 (ja) 電力用半導体装置
JP6274986B2 (ja) パワー半導体モジュールおよびその製造方法
WO2017077729A1 (ja) 半導体モジュール及びその製造方法
WO2023136264A1 (ja) 樹脂封止型半導体装置
US20230132056A1 (en) Semiconductor device and method for manufacturing the same

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21812629

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21812629

Country of ref document: EP

Kind code of ref document: A1