WO2012032803A1 - サファイア基板のエッチング方法 - Google Patents

サファイア基板のエッチング方法 Download PDF

Info

Publication number
WO2012032803A1
WO2012032803A1 PCT/JP2011/055275 JP2011055275W WO2012032803A1 WO 2012032803 A1 WO2012032803 A1 WO 2012032803A1 JP 2011055275 W JP2011055275 W JP 2011055275W WO 2012032803 A1 WO2012032803 A1 WO 2012032803A1
Authority
WO
WIPO (PCT)
Prior art keywords
sapphire substrate
etching
baking
post
temperature
Prior art date
Application number
PCT/JP2011/055275
Other languages
English (en)
French (fr)
Inventor
智靖 西宮
宏行 高橋
昭直 奥本
敦紀 丸野
Original Assignee
サムコ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by サムコ株式会社 filed Critical サムコ株式会社
Priority to KR1020137008188A priority Critical patent/KR20130108572A/ko
Priority to CN2011800430396A priority patent/CN103168346A/zh
Publication of WO2012032803A1 publication Critical patent/WO2012032803A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds

Definitions

  • the present invention relates to a method for etching a sapphire substrate used in a semiconductor light emitting device.
  • a semiconductor light emitting diode has a structure in which electrodes are formed on a p-type semiconductor layer and an n-type semiconductor layer on a substrate.
  • LED semiconductor light emitting diode
  • a method has been proposed in which external quantum efficiency is improved by forming a large number of convex portions (concave portions) on the surface of the substrate and scattering and diffracting light generated in the light emitting region.
  • a GaN (gallium nitride) LED which is one of semiconductor LEDs
  • a sapphire substrate having excellent characteristics is used as a substrate for crystal growth of a GaN semiconductor, and the sapphire substrate is dry-etched using a photoresist as a mask material.
  • a large number of convex portions are formed on the substrate surface.
  • a convex portion having a tapered shape (conical truncated cone or conical shape) is formed on the surface of the sapphire layer and an interval between adjacent convex portions is reduced. . If the interval between the skirts of the convex portions is large, the proportion of the flat portion occupying the surface of the sapphire layer increases, and the light incident on the sapphire layer from the light emitting layer (GaN layer) enters the flat portion at an angle smaller than the critical angle. The proportion of light increases. For this reason, the external quantum efficiency on the light extraction surface side (GaN layer side) is lowered.
  • the interval between the skirts of the protrusions is narrowed, the ratio of the inclined surfaces of the protrusions occupying the surface of the sapphire layer increases, and the ratio of light incident on the sapphire layer at an angle smaller than the critical angle decreases. For this reason, the external quantum efficiency on the light extraction surface side is increased. Therefore, ideally, it is preferable that the interval between the skirts of the convex portions is narrow, that is, the flat portion is small.
  • the conventional photomask forming method uses the flat portion. It has been difficult to produce a photomask having a shape that sufficiently reduces the size of the photomask.
  • the problem to be solved by the present invention is a method for etching a sapphire substrate capable of forming a semiconductor light emitting device having excellent external quantum efficiency, and can suppress the occurrence of baking and carbonization of a photoresist as much as possible.
  • An etching method is provided.
  • the present invention which has been made to solve the above problems, forms a photoresist pattern on a sapphire substrate used in a semiconductor light emitting device, irradiates ultraviolet rays having a wavelength of 400 nm or less, and then uses the photoresist pattern as a mask to dry the photoresist pattern.
  • the sapphire substrate etching method of the present invention is characterized in that, in the etching step, a large number of truncated cone-shaped or conical convex portions whose side wall angle with respect to the surface of the sapphire substrate is less than 90 ° are formed. Furthermore, the sapphire substrate etching method of the present invention is characterized in that the temperature at the time of ultraviolet irradiation is from room temperature to 100 ° C., and the heating temperature in the pre-baking step is from 120 to 130 ° C. Furthermore, the sapphire substrate etching method of the present invention is characterized in that the heating temperature in the post-baking step is higher than the temperature of the sapphire substrate during dry etching.
  • the etching method of the present invention it is possible to eliminate burning and carbonization during post-bake or etching process while maintaining the photoresist shape without installing the sapphire substrate on the mounting table with a mechanical chuck or an electrostatic chuck. In addition, an excellent etching rate can be obtained.
  • FIG. 10 shows schematically the cross-sectional structure of the semiconductor light-emitting device which has a truncated-cone-shaped convex part on the sapphire substrate surface.
  • the schematic block diagram which shows the plasma etching apparatus used for the etching method which concerns on one Embodiment of this invention. Process drawing which shows the etching method which concerns on this embodiment roughly.
  • substrate obtained at each process of the etching method which concerns on Example 5 is shown, (a) is the initial stage (after prebaking), (b) is after post-baking, (c) is the SEM image after an etching, respectively. Show.
  • substrate obtained at each process of the etching method which concerns on Example 6 is shown, (a) is the initial stage (after prebaking), (b) is after post-baking, (c) is the SEM image after etching, respectively. Show.
  • substrate obtained at each process of the etching method which concerns on Example 8 is shown, (a) is the initial stage (after prebaking), (b) is after post-baking, (c) is the SEM image after etching, respectively. Show.
  • (A) And (b) shows the SEM image of the sapphire substrate obtained by each process of the etching method which concerns on the comparative example 3, (a) is an initial stage (after prebaking), (b) is the SEM image after ultraviolet irradiation. Each is shown.
  • (C) shows the SEM image after the ultraviolet irradiation of the etching method according to Comparative Example 4, and (d) shows the photoresist thickness and the convexity of the photoresist in the initial stage (after pre-baking) and after the ultraviolet irradiation (150 ° C. and 200 ° C.). The angle of the side wall of a part is shown.
  • substrate obtained at each process of the etching method which concerns on Example 9 is shown, (a) after lithography, (b) after prebaking, (c) shows the SEM image after plasma etching, respectively.
  • substrate obtained at each process of the etching method which concerns on Example 10 is shown, (a) after lithography, (b) after prebaking, (c) shows the SEM image after plasma etching, respectively.
  • FIG. 1 shows an example of a cross-sectional configuration of a gallium nitride-based compound semiconductor light emitting device (GaN-based semiconductor LED).
  • the GaN-based semiconductor LED 20 is formed by laminating an n-type GaN layer 22, a GaN active layer 23, and a p-type GaN layer 24 on a sapphire substrate 21.
  • a photoresist pattern is formed on the sapphire substrate 21 and etched to form a large number of convex portions 21 a on the substrate surface, and then the n-type GaN layer 22.
  • the GaN active layer 23 and the p-type GaN layer 24 are stacked.
  • an etching method described later is used to form a large number of convex portions 21 a on the sapphire substrate 21.
  • FIG. 2 shows a schematic configuration of the plasma etching apparatus 10 used in the etching method according to the present embodiment.
  • This apparatus is an inductive coupling type (ICP), and a flat lower electrode 12 is provided in a sealed reaction chamber 11, and an excitation coil 15 is provided above (outside) the reaction chamber 11 via a quartz plate 14. , Each provided.
  • the excitation coil 15 is a three-dimensional spiral (inverted tornado type) coil, which supplies high-frequency power from the center of the coil and is grounded at the outer periphery of the coil.
  • a tray for carrying the sapphire substrate 21 is placed on the lower electrode 12.
  • the lower electrode 12 is connected to a high frequency power source 13.
  • the lower electrode 12 has a built-in cooling mechanism for cooling the sapphire substrate, and is controlled by the cooling control unit 17.
  • the A novolac resin was used as the photoresist.
  • the pre-baking step is a step of evaporating excess organic solvent in the resist applied on the sapphire substrate.
  • the temperature of the pre-baking process is about 80 to 200 ° C. depending on the type of resist, but it is about 120 ° C. for novolac resins.
  • a sapphire substrate 21 coated with a resist is placed on a hot plate, and a pre-bake process is performed at the temperature for about 1 to 2 minutes. Thereafter, a pattern such as exposure, development, and washing is performed to form a photoresist pattern.
  • the sapphire substrate 21 is provided. It is preferable to form a mask (conical truncated cone) having a side wall angle of less than 90 ° with respect to the surface (see Japanese Patent Laid-Open No. 2003-264171).
  • a mask conical truncated cone
  • the UV-cure process and the post-bake process of the present invention are required so that the mask is strengthened and the mask is not burned or carbonized during the etching. Become.
  • the sapphire substrate after pre-baking is placed on a mounting table of an ultraviolet irradiation device (not shown) controlled at a temperature lower than the pre-baking temperature, for example, 100 ° C.
  • the resist pattern was irradiated with ultraviolet rays having a wavelength of 400 nm or less for 20 minutes.
  • Cross-linking reaction of the resist resin occurs by ultraviolet irradiation.
  • the resist resin is cured and the heat resistance of the resist pattern is improved.
  • the temperature in the ultraviolet irradiation device was lowered to room temperature.
  • a sapphire substrate on which a photoresist pattern is formed is placed on a mounting table of the ultraviolet irradiation device, and the mounting table is controlled to a temperature higher than the pre-baking temperature, for example, 150 to 250 ° C. went.
  • a temperature higher than the pre-baking temperature for example, 150 to 250 ° C. went.
  • the UV-cure process is processed at the same temperature as the post-bake process, the crosslinking of the resist resin and the removal of the organic solvent occur at the same time, so that the crosslinking reaction of the monomers in the resist resin does not proceed sufficiently, The pattern is deformed.
  • the air in the reaction chamber 11 is discharged while the sapphire substrate 21 is placed on the lower electrode 12 of the reaction chamber 11 of the plasma etching apparatus 10, and the pressure in the reaction chamber is reduced. Reduce pressure. Thereafter, Cl 2 gas, BCl 3 gas, Ar gas, or the like for etching the sapphire substrate is supplied to the reaction chamber 11 to adjust the gas pressure in the reaction chamber 11. Then, high-frequency high-frequency power is supplied to the excitation coil 15 and the lower electrode 12 for 10 minutes to generate a reactive gas plasma 26.
  • a truncated cone shape or conical convex portion having a side wall angle of less than 90 ° with respect to the surface of the sapphire substrate can be formed.
  • the sapphire substrate 21 After applying a novolak resin for photoresist on the sapphire substrate 21 by a spin coating method, the sapphire substrate 21 was placed on a hot plate adjusted to 120 ° C. and prebaked. Next, many frustoconical photoresist patterns were formed on the sapphire substrate 21 by lithography. At this time, the exposure conditions were adjusted so that the shape of the photoresist was a truncated cone.
  • the sapphire substrate 21 is mounted on a mounting table whose temperature is controlled to 100 ° C., and the surface of the sapphire substrate 21 is After reaching 100 ° C., the resist pattern was irradiated with ultraviolet rays having a wavelength of 400 nm or less for 20 minutes. Then, after the mounting table was cooled to room temperature, the mounting table of the ultraviolet irradiation device was heated to 150 ° C. and post-baked for 20 minutes. In post-baking, the ultraviolet lamp of the ultraviolet irradiation device was not operated.
  • an ultraviolet irradiation device device name: UV-1, manufactured by Samco Co., Ltd.
  • the sapphire substrate 21 was etched in the same manner as in Example 1 except that post-baking was performed at 180 ° C.
  • the sapphire substrate 21 was etched in the same manner as in Example 1 except that post-baking was performed at 200 ° C.
  • the sapphire substrate 21 was etched in the same manner as in Example 1 except that post-baking was performed at 250 ° C.
  • FIG. 4 shows an SEM image of the sapphire substrate 21 obtained by the method of Example 5.
  • 4A shows an SEM image after pre-baking (shown as “initial” in the figure)
  • FIG. 4B shows an SEM image after post-baking (shown as “after baking” in the figure)
  • FIG. (C) is a SEM image after etching (shown as “after 500/450 W treatment” in the figure).
  • FIG. 5 shows an SEM image of the sapphire substrate 21 obtained by the method of Example 6.
  • FIG. 5A shows an SEM image after pre-baking (shown as “initial” in the figure)
  • FIG. 5B shows an SEM image after post-baking (shown as “after 180 ° C. baking”)
  • FIG. 5C is an SEM image after etching (shown as “after 500/450 W treatment” in the figure).
  • FIG. 6 shows an SEM image of the sapphire substrate 21 obtained by the method of Example 8.
  • 6A shows an SEM image after pre-baking (shown as “initial” in the figure)
  • FIG. 6B shows an SEM image after post-baking (shown as “after 250 ° C. baking”)
  • FIG. 6C is an SEM image after etching (shown as “after 500/450 W treatment” in the figure).
  • Etching of the sapphire substrate 21 was performed in the same manner as in Example 1 except that post-baking was not performed. [Comparative Example 2]
  • FIG. 7A is an SEM image after pre-baking (shown as “before” in the figure), and FIG. 7B is an SEM image after UV irradiation (shown as “UV at 150 ° C.” in the figure).
  • FIG. 7C shows an SEM image of the sapphire substrate after ultraviolet irradiation obtained by the method of Comparative Example 4 (in the figure, indicated as “UV at 200 ° C.”).
  • the SEM image after pre-baking is the same as that in Comparative Example 3 shown in FIG.
  • FIG. 7D shows the photoresist thickness and the angle of the sidewall of the convex portion of the photoresist in the initial stage (after pre-baking) and after the ultraviolet irradiation (150 ° C. and 200 ° C.).
  • Table 1 summarizes the evaluation results of the state of the photoresist on the surface of the sapphire substrate 21 after etching in Examples 1 to 8 and Comparative Examples 1 to 4 and the state of formation of the truncated cone-shaped projections on the surface of the sapphire substrate 21. It is a table shown. In addition, about each Example, the shape evaluation of the photoresist after a post-baking and evaluation of burning were also performed. The criteria for each evaluation are listed below the table. (1) Criteria for evaluating the shape of photoresist after post-baking X: The shape changed compared to the shape after pre-baking. ⁇ : The shape was almost maintained as compared with the shape after pre-baking.
  • the sapphire substrate 21 was placed on a hot plate adjusted to 120 ° C. and baked. Next, a cylindrical photoresist pattern (height: 3.0 ⁇ m, bottom surface diameter: 2.2 ⁇ m) was formed on the sapphire substrate 21 by lithography (see FIG. 9A). Subsequently, pre-baking was performed by adjusting the temperature of the hot plate to 160 ° C.
  • the cylindrical photoresist pattern was transformed into a hemispherical shape (height 2.0 ⁇ m, bottom surface diameter 3.0 ⁇ m) (FIG. 9B).
  • the sapphire substrate was placed on a mounting table whose temperature was controlled to 155 ° C., and after the surface of the sapphire substrate reached 155 ° C., ultraviolet rays were irradiated for 5 minutes.
  • the ultraviolet irradiation device used and the wavelength of the ultraviolet rays were the same as those in Example 1.
  • the mounting table of the ultraviolet irradiation device was heated to 250 ° C. and post-baked for 5 minutes. In post-baking, the ultraviolet lamp of the ultraviolet irradiation device was not operated.
  • the shape of the photoresist pattern after post-baking was a hemispherical shape having a height of 2.0 ⁇ m and a bottom surface diameter of 3.0 ⁇ m, which was not changed from the shape after pre-baking.
  • Cl 2 gas, BCl 3 gas and Ar gas are supplied to the reaction chamber of the plasma etching apparatus at flow rates of 20 sccm, 30 sccm and 20 sccm, respectively, the gas pressure in the reaction chamber 11 is 0.7 Pa, the excitation coil 15 and the lower electrode 12.
  • ICP / Bias 500/450 W
  • Conical convex portions were formed on the surface of the sapphire substrate in the same manner as in Example 9 except that the pre-baking temperature was 100 ° C. and the temperature during ultraviolet irradiation was 95 ° C.
  • the photoresist pattern formed on the sapphire substrate by lithography was cylindrical (height: 3.0 ⁇ m, bottom surface diameter: 2.2 ⁇ m).
  • the photoresist pattern shape after pre-baking was a columnar shape having a height of 3.0 ⁇ m and a bottom surface diameter of 2.2 ⁇ m. That is, in Example 10, unlike Example 9, the shape of the photoresist pattern was not changed by pre-baking.
  • Example 9 a conical convex portion was formed on the surface of the sapphire substrate (see FIG. 10C).
  • the height of the conical convex portion was 1.9 ⁇ m, and the diameter of the bottom portion was 2.4 ⁇ m.
  • a case where a frustoconical convex portion or a conical convex portion whose side wall angle with respect to the surface of the sapphire substrate is less than 90 ° is formed by etching the sapphire substrate is taken as an example.
  • the present invention is not limited to this.
  • the present invention can be applied to the case where a large number of convex portions having side walls perpendicular to the surface of the sapphire substrate are formed.
  • the convex portion can also be applied to a case where a large number of truncated pyramid-shaped convex portions and elongated eaves-shaped convex portions are formed.
  • GaN-based semiconductor LED 21 ... Sapphire substrate 21a ... convex 22 ... n-type GaN layer 23 ... GaN active layer 24 ... p-type GaN layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Devices (AREA)
  • Drying Of Semiconductors (AREA)
  • Plasma & Fusion (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)

Abstract

 本発明は、半導体発光素子に用いられるサファイア基板上にフォトレジストパターンを形成し、波長が400nm以下の紫外線を照射した後、前記フォトレジストパターンをマスクとしてドライエッチングするサファイア基板のエッチング方法において、フォトレジストを塗布した後、紫外線を照射する前に前記紫外線の照射時よりも高い温度で前記サファイア基板を加熱するプリベーク工程と、紫外線を照射した後、前記サファイア基板をプリベーク工程よりも高い温度で加熱するポストベーク工程と、前記ポストベーク工程の後、前記フォトレジストパターンをマスクとしてドライエッチングすることにより前記サファイア基板上に当該サファイア基板の表面に対する側壁の角度が90°以下の凸部を多数形成するエッチング工程を備えることを特徴とする。

Description

サファイア基板のエッチング方法
 本発明は、半導体発光素子に用いられるサファイア基板のエッチング方法に関する。
 半導体発光ダイオード(LED)は、基板上のp型半導体層及びn型半導体層の上に電極が形成された構造を有している。p型半導体層から注入される正孔とn型半導体層から注入される電子との再結合によって活性層のある発光領域で光が発生すると、その光は電極が形成された面、又は半導体層を成長させない基板面から取り出されるようになっている。
 このような構造の発光ダイオードでは、基板の表面に多数の凸部(凹部)を形成し、発光領域で発生した光を散乱、回折させることにより、外部量子効率を向上させる方法が提案されている。半導体LEDの一つであるGaN(窒化ガリウム)系LEDではGaN系半導体の結晶成長用基板として優れた特性を有するサファイア基板が多く用いられており、フォトレジストをマスク材としてサファイア基板をドライエッチングすることにより、基板表面に多数の凸部を形成している。
 ところで、プラズマエッチング装置では、一般的に1μmの厚さを10分程度でエッチングできることが望まれている。このようなエッチングレートを得るためには、高出力の高周波電力でエッチングする必要があるが、高出力の高周波電力を用いると、フォトレジストに焼けが生じたり、炭化したりする。そこで、冷却機構を内蔵した載置台にサファイア基板を載置し、クランプなどのメカチャックや静電チャックによってサファイア基板を載置台に密着させることにより前記サファイア基板を冷却することが従来より行われている(特許文献1)。
特開2007-109770号公報
 ところが、メカチャックや静電チャックを用いると、載置台への基板の設置や処理後の基板の取り外しに手間がかかる。また、メカチャックや静電チャックを設けた場合でも基板の設置が不十分な場合には基板と載置台との密着度が低下し、ドライエッチング処理によりフォトレジストの焼けや炭化が生じるおそれがある。
 また、外部量子効率をさらに向上させるため、サファイア層の表面にテーパ形状(円錐台状、円錐状)の凸部を形成すると共に隣接する凸部の裾の間隔を狭くすることが行われている。凸部の裾の間隔が大きいとサファイア層の表面を占める平面部の割合が多くなり、発光層(GaN層)からサファイア層に入射する光のうち、臨界角より小さい角度で平面部に入射する光の割合が多くなる。このため、光の取り出し面側(GaN層側)の外部量子効率が低くなる。一方、凸部の裾の間隔を狭くするとサファイア層の表面を占める凸部の傾斜面の割合が多くなり、臨界角より小さい角度でサファイア層に入射する光の割合が小さくなる。このため、光の取り出し面側の外部量子効率が高くなる。
 したがって、理想的には凸部の裾の間隔が狭いほど、すなわち、平面部が小さいほど好ましいが、プラズマエッチングでサファイア表面にこのような構造を形成する場合、従来のフォトマスク形成方法では平面部を充分に小さくするような形状のフォトマスクを作製することが困難であった。
 本発明が解決しようとする課題は、外部量子効率の優れた半導体発光素子を形成することができるサファイア基板のエッチング方法であって、フォトレジストの焼けや炭化の発生を極力抑えることができるサファイア基板のエッチング方法を提供することである。
 上記課題を解決するために成された本発明は、半導体発光素子に用いられるサファイア基板上にフォトレジストパターンを形成し、波長が400nm以下の紫外線を照射した後、前記フォトレジストパターンをマスクとしてドライエッチングするサファイア基板のエッチング方法において、
 フォトレジストを塗布した後、紫外線を照射する前に前記紫外線の照射時よりも高い温度で前記サファイア基板を加熱するプリベーク工程と、
 紫外線を照射した後、前記サファイア基板をプリベーク工程よりも高い温度で加熱するポストベーク工程と、
 前記ポストベーク工程の後、前記フォトレジストパターンをマスクとしてドライエッチングすることにより前記サファイア基板上に当該サファイア基板の表面に対する側壁の角度が90°以下の凸部を多数形成するエッチング工程と
 を備えることを特徴とする。
 また、本発明のサファイア基板のエッチング方法は、前記エッチング工程において、前記サファイア基板の表面に対する側壁の角度が90°未満の円錐台状又は円錐状の凸部を多数形成することを特徴とする。
 さらに、本発明のサファイア基板のエッチング方法は、紫外線照射時の温度が室温~100℃であり、プリベーク工程の加熱温度が120~130℃であることを特徴とする。
 さらにまた、本発明のサファイア基板のエッチング方法は、ポストベーク工程の加熱温度がドライエッチング時におけるサファイア基板の温度よりも高いことを特徴とする。
 本発明のエッチング方法によれば、メカチャックや静電チャックでサファイア基板を載置台に設置しなくても、フォトレジスト形状を維持しつつ、ポストベーク時やエッチング処理時の焼け、炭化を無くすことができ、しかも、優れたエッチングレートを得ることができる。 
[規則91に基づく訂正 25.04.2011] 
サファイア基板表面に円錐台状の凸部を有する半導体発光素子の断面構成を概略的に示す図。 本発明の一実施形態に係るエッチング方法に用いたプラズマエッチング装置を示す概略構成図。 本実施形態に係るエッチング方法を概略的に示す工程図。 実施例5に係るエッチング方法の各工程で得られるサファイア基板のSEM画像を示し、(a)は初期(プリベーク後)、(b)はポストベーク後、(c)はエッチング後のSEM画像をそれぞれ示す。 実施例6に係るエッチング方法の各工程で得られるサファイア基板のSEM画像を示し、(a)は初期(プリベーク後)、(b)はポストベーク後、(c)はエッチング後のSEM画像をそれぞれ示す。 実施例8に係るエッチング方法の各工程で得られるサファイア基板のSEM画像を示し、(a)は初期(プリベーク後)、(b)はポストベーク後、(c)はエッチング後のSEM画像をそれぞれ示す。 (a)及び(b)は比較例3に係るエッチング方法の各工程で得られるサファイア基板のSEM画像を示し、(a)は初期(プリベーク後)、(b)は紫外線照射後のSEM画像をそれぞれ示す。(c)は比較例4に係るエッチング方法の紫外線照射後のSEM画像を示し、(d)は初期(プリベーク後)及び紫外線照射後(150℃及び200℃)におけるフォトレジスト厚及びフォトレジストの凸部の側壁の角度を示す。
実施例9に係るエッチング方法の各工程で得られるサファイア基板のSEM象を示し、(a)はリソグラフィ後、(b)はプリベーク後、(c)はプラズマエッチング後のSEM画像をそれぞれ示す。 実施例10に係るエッチング方法の各工程で得られるサファイア基板のSEM象を示し、(a)はリソグラフィ後、(b)はプリベーク後、(c)はプラズマエッチング後のSEM画像をそれぞれ示す。
 以下、本発明の一実施の形態について図面を参照しながら説明する。
 図1は、窒化ガリウム系化合物半導体発光素子(GaN系半導体LED)の断面構成の一例を示す。GaN系半導体LED20は、サファイア基板21の上にn型GaN層22、GaN活性層23、p型GaN層24を積層して成る。前記GaN系半導体LED20では、外部量子効率を向上するために、サファイア基板21にフォトレジストパターンを形成し、エッチングすることにより基板表面に多数の凸部21aを形成した上で、n型GaN層22、GaN活性層23、p型GaN層24を積層している。
 本実施の形態では、サファイア基板21に多数の凸部21aを形成するために後述するエッチング方法を用いた。
 図2は本実施形態に係るエッチング方法に用いたプラズマエッチング装置10の概略構成を示す。この装置は誘導結合型(ICP)であり、密閉された反応室11の中には平板状の下部電極12が、反応室11の上部(外部)には石英板14を介して励起コイル15が、それぞれ設けられている。励起コイル15は立体渦巻形(インバーテッド・トルネード形)のコイルであり、コイル中央から高周波電力を供給し、コイル外周の末端が接地されている。サファイア基板21を搬送するトレーは下部電極12に載置される。また、下部電極12は高周波電源13に接続されている。下部電極12にはサファイア基板を冷却するための冷却機構が内蔵されており、冷却制御部17によって制御される。
 本実施形態のエッチング方法では、図3に示すフォトレジストパターンの形成工程、プリベーク工程、UV-キュア工程(紫外線照射工程ともいう)、ポストベーク工程、エッチング工程、フォトレジストの除去工程が順に実行される。フォトレジストとしてノボラック系樹脂を用いた。プリベーク工程はサファイア基板上に塗布したレジスト中の余分な有機溶剤を蒸発させる工程である。プリベーク工程の温度はレジストの種類により80~200℃程度であるが、ノボラック系樹脂では120℃程度である。プリベーク工程ではレジストを塗布したサファイア基板21をホットプレート上に載置し、前記温度で1~2分程度のプリベーク処理が行われる。その後、パターンの露光、現像、洗浄等の処理が行われてフォトレジストパターンが形成される。
 なお、後述するエッチング処理によってサファイア基板21の表面に形成される凸部の側壁の当該基板表面に対する角度が90°未満の設計通りのテーパ角が得られるようにするためには、前記サファイア基板21の表面に、当該表面に対する側壁の角度が90°未満のマスク(円錐台状)を形成することが好ましい(特開2003-264171号公報参照)。ただし、高出力の高周波電力でエッチングが必要なサファイア基板においては、マスクを強固にしてエッチング中にマスクが焼けたり炭化したりしないように、本発明のUV-キュア工程およびポストベーク工程が必要となる。
 UV-キュア工程では、プリベーク後のサファイア基板を、プリベーク温度よりも低い温度、例えば100℃に温度制御された紫外線照射装置(図示せず)の載置台上に載置して、サファイア基板21の表面が100℃に達した後にレジストパターンに波長が400nm以下の紫外線を20分間照射した。紫外線照射によりレジスト樹脂の架橋反応が生じる。この結果、レジスト樹脂が硬化され、レジストパターンの耐熱性が向上する。その後、紫外線照射装置内の温度を室温まで低下させた。
 ポストベーク工程は、フォトレジストパターンが形成されたサファイア基板を前記紫外線照射装置の載置台上に載置し、当該載置台をプリベーク温度よりも高い温度、例えば150~250℃に温度制御することにより行った。この結果、プリベーク工程では除去できずにレジスト中に残存していた余分な有機溶剤を完全に除去でき、サファイア基板を高出力の高周波電力でエッチングしても焼けたり炭化したりしない強固なマスクを形成することができた。なお、前記プリベーク工程をポストベーク工程と同様の温度で処理すると、レジスト中の溶剤を完全に除去できるが、その後の露光や現像工程で所望のパターンが形成できない。また、UV-キュア工程をポストベーク工程と同様の温度で処理すると、レジスト樹脂の架橋と有機溶剤の除去が同時に生じるので、レジスト樹脂中のモノマー等の架橋反応が充分に進行しなかったり、レジストパターンが変形したりしてしまう。
 サファイア基板のエッチング工程は、まず、プラズマエッチング装置10の反応室11の下部電極12の上に前記サファイア基板21を載置したまま、反応室11内の空気を排出して、反応室内の圧力を減圧状態にする。その後、反応室11にサファイア基板をエッチングするためのCl2ガス、BCl3ガス及びArガスなどを供給し、反応室11内のガス圧力を調整する。そして、励起コイル15及び下部電極12に高出力の高周波電力を10分間供給することにより、反応ガスのプラズマ26を生成させる。このプラズマ26によりサファイア基板のエッチングを行うことによりサファイア基板の表面に対する側壁の角度が90°未満の円錐台状又は円錐状の凸部を形成することができる。
 つぎに具体的な実施例及び比較例について説明する。
 フォトレジスト用のノボラック樹脂を回転塗布法によってサファイ基板21上に塗布した後、該サファイア基板21を120℃に調整したホットプレート上に載置してプリベークを行った。つぎに、リソグラフィによりサファイア基板21上に多数の円錐台状のフォトレジストパターンを形成した。このとき、フォトレジストの形状が円錐台状となるように露光条件を調整した。続いて、紫外線照射装置(装置名:UV-1、サムコ株式会社製)を用い、前記サファイア基板21を、100℃に温度制御された載置台上に載置して、サファイア基板21の表面が100℃に達した後にレジストパターンに波長が400nm以下の紫外線を20分間照射した。その後、載置台を室温まで冷却した後、前記紫外線照射装置の載置台を150℃に昇温して20分間のポストベークを行った。なお、ポストベークでは紫外線照射装置の紫外線ランプは動作させなかった。
 続いて、プラズマエッチング装置10の反応室11の下部電極12の上にサファイア基板21を載置したまま、反応室11内の空気を排出して、該反応室11内の圧力を2×10-3Paとした。その後、反応室11内にCl2ガス、BCl3ガス及びArガスをそれぞれ20sccm、50sccm及び40sccmの流量で供給し、反応室11内のガス圧力を0.7Paとした。そして、励起コイル15及び下部電極12に200W及び200W(ICP/Bias=200/200W)の高周波電力を10分間供給することにより、反応ガスのプラズマ26を生成させた。このプラズマ26によりエッチングを行った。
 ポストベークを180℃で行った以外は実施例1と同様にしてサファイア基板21のエッチングを行った。
 ポストベークを200℃で行った以外は実施例1と同様にしてサファイア基板21のエッチングを行った。
 ポストベークを250℃で行った以外は実施例1と同様にしてサファイア基板21のエッチングを行った。
 励起コイル15及び下部電極12の高周波電力を500W及び450W(ICP/Bias=500/450W)に変更した以外は実施例1と同様にしてエッチングを行った。
 図4に実施例5の方法により得られたサファイア基板21のSEM画像を示す。図4(a)はプリベーク後のSEM画像(図では「初期」と示す。)、図4(b)はポストベーク後のSEM画像(図では「ベーク後」と示す。)、および、図4(c)はエッチング後のSEM画像(図では「500/450W処理後」と示す。)である。
 励起コイル15及び下部電極12の高周波電力を500W及び450W(ICP/Bias=500/450W)に変更した以外は実施例2と同様にしてエッチングを行った。
 図5に実施例6の方法により得られたサファイア基板21のSEM画像を示す。図5(a)はプリベーク後のSEM画像(図では「初期」と示す。)、図5(b)はポストベーク後のSEM画像(図では「180℃ベーク後」と示す。)、および、図5(c)はエッチング後のSEM画像(図では「500/450W処理後」と示す。)である。
 励起コイル15及び下部電極12の高周波電力を500W及び450W(ICP/Bias=500/450W)に変更した以外は実施例3と同様にしてエッチングを行った。
 励起コイル15及び下部電極12の高周波電力を500W及び450W(ICP/Bias=500/450W)に変更した以外は実施例4と同様にしてエッチングを行った。
 図6に実施例8の方法により得られたサファイア基板21のSEM画像を示す。図6(a)はプリベーク後のSEM画像(図では「初期」と示す。)、図6(b)はポストベーク後のSEM画像(図では「250℃ベーク後」と示す。)、および、図6(c)はエッチング後のSEM画像(図では「500/450W処理後」と示す。)である。
[比較例1]
 ポストベークを行わなかった以外は実施例1と同様にしてサファイア基板21のエッチングを行った。
[比較例2]
 励起コイル15及び下部電極12の高周波電力を500W及び450W(ICP/Bias=500/450W)に変更した以外は比較例1と同様にしてエッチングを行った。
[比較例3]
 プリベーク温度を130℃、紫外線照射時温度を150℃にした以外は実施例1と同様にしたところ、紫外線照射後にフォトレジストの形状が変化した。このため、ポストベークおよびエッチング処理を行わなかった。
 図7の(a)及び(b)に比較例3の方法により得られたサファイア基板21のSEM画像を示す。図7(a)はプリベーク後のSEM画像(図では「before」と示す。)、図7(b)は紫外線照射後のSEM画像(図では「UV at 150℃」と示す。)である。プリベーク工程後はサファイア基板に多数の円錐台状の凸部からなるレジストパターンが形成されている。プリベーク工程後はフォトレジストが円錐台状の凸部を有し厚さが1.5μmであった。しかし、紫外線照射後はフォトレジストの形状が変化し厚さが1.3μmになった。さらに、プリベーク後はサファイア基板の表面に対するフォトレジストの凸部の側壁の角度が70°であった。しかし、紫外線照射後は当該角度が65°になった。このように、150℃で紫外線照射を行った場合は、レジストパターンの形状が変化した。
[比較例4]
 紫外線照射温度を200℃に変更した以外は比較例3と同様にしたところ、紫外線照射後にフォトレジストの形状が変化した。このため、ポストベークおよびエッチング処理を行わなかった。
 図7(c)に比較例4の方法により得られた紫外線照射後のサファイア基板のSEM画像を示す(図では「UV at 200℃」と示す。)。プリベーク後のSEM画像は比較例3と同じ図7(a)となる。比較例3と同様、プリベーク工程後はサファイア基板に多数の円錐台状の凸部からなるレジストパターンが形成されており、前記凸部の厚さが1.5μmであった。しかし、紫外線照射後はフォトレジストの形状が変化し厚さが0.4μmになった。さらに、プリベーク後はサファイア基板の表面に対するフォトレジストの凸部の側壁の角度が70°であったが、紫外線照射後は当該角度が25°になった。このように、200℃で紫外線照射を行った場合は、レジストパターンの形状が著しく変化した。図7の(d)に初期(プリベーク後)及び紫外線照射後(150℃及び200℃)におけるフォトレジスト厚及びフォトレジストの凸部の側壁の角度を示す。
[規則91に基づく訂正 25.04.2011] 
 表1は、実施例1~8及び比較例1~4のエッチング後のサファイア基板21の表面のフォトレジストの状態、およびサファイア基板21表面の円錐台状の凸部の形成状態の評価結果をまとめて示す表である。なお、各実施例については、ポストベーク後のフォトレジストの形状評価及び焼けの評価も行った。各評価の基準は表の下に記載した。
Figure WO-DOC-TABLE-1

(1)ポストベーク後のフォトレジストの形状評価の基準
X :プリベーク後の形状と比較して形状が変化した。
Δ :プリベーク後の形状と比較して形状がほぼ維持されていた。
〇:プリベーク後の形状と比較して形状が維持されていた。
(2)ポストベーク後のフォトレジスト焼けの評価基準
X :フォ卜レジス卜が焼けた。
Δ :エッチングには影響のない程度だがフォトレジストが焼けた。
〇:フォトレジス卜が焼けなかった。
(3)エッチング後のフォトレジストの焼け若しくは炭化の評価基準
X :フォトレジストが焼けたり若しくは炭化した。
Δ :エッチングには影響のない程度だがフォトレジストが焼けたり炭化した。
〇:フォトレジストが焼けたり若しくは炭化しなかった。
(4)エッチング後のサファイア基板のテーパ形状の評価基準
X :基板表面に対する側壁の角度が90°未満のテーパ状の凸部を形成できなかった。
〇:基板表面に対する側壁の角度が90°未満のテーパ状の凸部が形成できた。
 フォトレジスト用のノボラック樹脂を回転塗布法によってサファイ基板21上に塗布した後、サファイア基板21を120℃に調整したホットプレート上に載置してベークを行った。つぎに、リソグラフィによりサファイア基板21上に円柱状(高さ3.0μm、底面部の直径2.2μm)のフォトレジストパターンを形成した(図9(a)参照)。続いて、ホットプレートの温度を160℃に調整してプリベークを行った。プリベーク工程によりフォトレジスト中の余分な有機溶剤が蒸発すると同時に円柱状であったフォトレジストパターンが半球状(高さ2.0μm、底面部の直径3.0μm)に変形した(図9(b))。
 つぎに、紫外線照射装置を用い、155℃に温度制御された載置台に前記サファイア基板を載置して、サファイア基板表面が155℃に達した後に紫外線を5分間照射した。用いた紫外線照射装置、紫外線の波長は実施例1と同じであった。
 続いて、紫外線照射装置の載置台を250℃に昇温して、ポストベークを5分間行った。なお、ポストベークでは紫外線照射装置の紫外線ランプは動作させなかった。ポストベーク後のフォトレジストパターン形状は高さが2.0μm、底面部の直径が3.0μmの半球状であり、プリベーク後の形状と変化していなかった。
 その後、プラズマエッチング装置の反応室にCl2ガス、BCl3ガス及びArガスをそれぞれ20sccm、30sccm及び20sccmの流量で供給し、反応室11内のガス圧力を0.7Pa、励起コイル15及び下部電極12に500W及び450W(ICP/Bias=500/450W)の高周波電力を15分間供給した以外は実施例1と同様にしてプラズマによりエッチングを行った。その結果、図9(c)に示すように、プラズマ処理後、サファイア基板の表面には円錐状の凸部が形成された。この円錐状の凸部の高さは1.7μm、底面部の直径は3.5μmであった。
 プリベーク温度を100℃、紫外線照射時の温度を95℃にした以外は実施例9と同様の方法でサファイア基板の表面に円錐状の凸部を形成した。図10(a)に示すように、実施例10でも、リソグラフィによりサファイア基板上に形成したフォトレジストパターンは円柱状(高さ3.0μm、底面部の直径2.2μm)であった。これに対して、図10(b)に示すように、プリベーク後のフォトレジストパターン形状は、高さ3.0μm、底面部の直径が2.2μmの円柱状であった。つまり、実施例10では、実施例9と異なりプリベークによってフォトレジストパターンの形状が変化しなかった。一方、プラズマ処理後は、実施例9と同様、サファイア基板の表面に円錐状の凸部が形成された(図10(c)参照)。この円錐状の凸部の高さは1.9μm、底面部の直径は2.4μmであった。
 なお、上記実施の形態及び実施例では、サファイア基板をエッチングすることにより、サファイア基板の表面に対する側壁の角度が90°未満の円錐台状の凸部や円錐状の凸部を形成する場合を例に挙げて説明したが、本発明はこれに限定されるものではない。例えば、サファイア基板の表面に対して垂直な側壁を有する凸部を多数形成する場合にも適用できる。また、凸部は、円錐台状の他、角錐台状の凸部や細長く延びる畝状の凸部を多数形成する場合にも適用できる。
20…GaN系半導体LED
21…サファイア基板
21a…凸部
22…n型GaN層
23…GaN活性層
24…p型GaN層

Claims (6)

  1.  半導体発光素子に用いられるサファイア基板上にフォトレジストパターンを形成し、波長が400nm以下の紫外線を照射した後、前記フォトレジストパターンをマスクとしてドライエッチングするサファイア基板のエッチング方法において、
     フォトレジストを塗布した後、紫外線を照射する前に前記紫外線の照射時よりも高い温度で前記サファイア基板を加熱するプリベーク工程と、
     紫外線を照射した後、前記サファイア基板をプリベーク工程よりも高い温度で加熱するポストベーク工程と、
     前記ポストベーク工程の後、前記フォトレジストパターンをマスクとしてドライエッチングすることにより前記サファイア基板上に当該サファイア基板の表面に対する側壁の角度が90°以下の凸部を多数形成するエッチング工程と
     を備えることを特徴とするサファイア基板のエッチング方法。
  2.  エッチング工程では、サファイア基板の表面に対する側壁の角度が90°未満の円錐台又は円錐状の凸部を多数形成することを特徴とする請求項1に記載のサファイア基板のエッチング方法。
  3.  紫外線照射時の温度が室温~100℃であり、プリベーク工程の加熱温度が120~130℃であることを特徴とする請求項1又は2に記載のサファイア基板のエッチング方法。
  4.  ポストベーク工程の加熱温度がドライエッチング工程におけるサファイア基板の表面温度よりも高いことを特徴とする請求項1~3のいずれかに記載のサファイア基板のエッチング方法。
  5.  ポストベーク工程の加熱温度が200℃以上であることを特徴とする請求項1~4のいずれかに記載のサファイア基板のエッチング方法。
  6.  紫外線を照射した後、ポストベーク工程の前に、サファイア基板を室温に戻すことを特徴とする請求項1~5のいずれかに記載のサファイア基板のエッチング方法。
PCT/JP2011/055275 2010-09-10 2011-03-07 サファイア基板のエッチング方法 WO2012032803A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020137008188A KR20130108572A (ko) 2010-09-10 2011-03-07 사파이어 기판의 에칭 방법
CN2011800430396A CN103168346A (zh) 2010-09-10 2011-03-07 蓝宝石基板的蚀刻方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-202993 2010-09-10
JP2010202993A JP2011091374A (ja) 2009-09-11 2010-09-10 サファイア基板のエッチング方法

Publications (1)

Publication Number Publication Date
WO2012032803A1 true WO2012032803A1 (ja) 2012-03-15

Family

ID=45811216

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/055275 WO2012032803A1 (ja) 2010-09-10 2011-03-07 サファイア基板のエッチング方法

Country Status (5)

Country Link
JP (1) JP2011091374A (ja)
KR (1) KR20130108572A (ja)
CN (1) CN103168346A (ja)
TW (1) TWI521588B (ja)
WO (1) WO2012032803A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015001446A1 (en) * 2013-07-03 2015-01-08 Koninklijke Philips N.V. Led with stress-buffer layer under metallization layer

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6225445B2 (ja) * 2013-03-26 2017-11-08 東レ株式会社 ドライエッチング用フォトレジスト、それを用いたレリーフパターンおよび発光素子の製造方法
KR20160060069A (ko) * 2013-09-20 2016-05-27 나미키 세이미츠 호오세키 가부시키가이샤 기판과 그 제조 방법, 및 발광 소자와 그 제조 방법, 및 그 기판 또는 발광 소자를 갖는 장치
JP2018110137A (ja) * 2015-03-19 2018-07-12 アダマンド並木精密宝石株式会社 基板とその製造方法、及び発光素子とその製造方法、及びその基板又は発光素子を有する装置
JP6605876B2 (ja) * 2015-08-11 2019-11-13 東京応化工業株式会社 レジストパターン形成装置およびレジストパターン形成方法
KR102574704B1 (ko) 2015-10-30 2023-09-05 도레이 카부시키가이샤 기판의 제조 방법 및 그것을 사용한 발광 소자의 제조 방법
WO2017164103A1 (ja) 2016-03-24 2017-09-28 東レ株式会社 エッチング用マスクレジスト組成物、それを用いた基板の製造方法および発光素子の製造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0423425A (ja) * 1990-05-18 1992-01-27 Fujitsu Ltd 半導体装置の製造方法
JP2003022973A (ja) * 2001-07-06 2003-01-24 Sanyo Electric Co Ltd 窒化物系半導体素子および窒化物系半導体の形成方法
JP2005522874A (ja) * 2002-04-09 2005-07-28 オリオール, インク. 基板をエッチングする方法
WO2009063954A1 (ja) * 2007-11-16 2009-05-22 Ulvac, Inc. 基板処理方法及びこの方法によって処理された基板

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4109135B2 (ja) * 2003-02-18 2008-07-02 株式会社日立ハイテクノロジーズ 難エッチング材のエッチング方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0423425A (ja) * 1990-05-18 1992-01-27 Fujitsu Ltd 半導体装置の製造方法
JP2003022973A (ja) * 2001-07-06 2003-01-24 Sanyo Electric Co Ltd 窒化物系半導体素子および窒化物系半導体の形成方法
JP2005522874A (ja) * 2002-04-09 2005-07-28 オリオール, インク. 基板をエッチングする方法
WO2009063954A1 (ja) * 2007-11-16 2009-05-22 Ulvac, Inc. 基板処理方法及びこの方法によって処理された基板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015001446A1 (en) * 2013-07-03 2015-01-08 Koninklijke Philips N.V. Led with stress-buffer layer under metallization layer
US9640729B2 (en) 2013-07-03 2017-05-02 Koninklijke Philips N.V. LED with stress-buffer layer under metallization layer
US10050180B2 (en) 2013-07-03 2018-08-14 Lumileds Llc LED with stress-buffer layer under metallization layer

Also Published As

Publication number Publication date
JP2011091374A (ja) 2011-05-06
CN103168346A (zh) 2013-06-19
KR20130108572A (ko) 2013-10-04
TW201212118A (en) 2012-03-16
TWI521588B (zh) 2016-02-11

Similar Documents

Publication Publication Date Title
WO2012032803A1 (ja) サファイア基板のエッチング方法
JP5196403B2 (ja) サファイア基板の製造方法、および半導体装置
TWI689995B (zh) 被處理體之處理方法
US9340877B2 (en) Method and system for modifying photoresist using electromagnetic radiation and ion implantation
CN102157629B (zh) 图形化蓝宝石衬底的制作方法
US8263499B2 (en) Plasma processing method and computer readable storage medium
JP2013527595A (ja) イオン注入を用いて基板のパターン化特徴を変更するための方法及びシステム
CN1664995A (zh) 等离子体处理方法和等离子体处理装置
US20140312004A1 (en) Etching method
CN102227825A (zh) 光电子半导体芯片以及用于制造光电子半导体芯片的方法
JP2010092936A (ja) 半導体装置
JP5045057B2 (ja) プラズマ処理方法
KR100714626B1 (ko) 질화물 반도체 발광소자 및 제조방법
CN103426980B (zh) 图案化蓝宝石衬底的制作工艺
JP2006032908A (ja) 半導体装置の製造方法
JP2015518288A (ja) マイクロレンズを形成する方法
CN110112266B (zh) Led外延片衬底结构及制作方法
KR20180060585A (ko) 나노패턴의 형성방법, 발광소자의 제조방법 및 그에 의해 제조된 발광소자
KR20080103755A (ko) Led 공정 중 사파이어 마이크로 렌즈 형성방법
JP2003229408A (ja) プラズマ処理装置
TWI837842B (zh) 發光元件及其製造方法
TW201413072A (zh) 氮化鎵長晶用藍寶石基板、氮化鎵結晶之製造方法以及氮化鎵結晶
TW202414851A (zh) 發光元件及其製造方法
KR101063110B1 (ko) 표면에 패턴이 형성된 사파이어 기판 제조방법
CN109920887B (zh) 一种发光二极管芯片及其制造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11823282

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 20137008188

Country of ref document: KR

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 11823282

Country of ref document: EP

Kind code of ref document: A1