WO2011132463A1 - プリント基板の製造方法及びこれを用いたプリント基板 - Google Patents

プリント基板の製造方法及びこれを用いたプリント基板 Download PDF

Info

Publication number
WO2011132463A1
WO2011132463A1 PCT/JP2011/054724 JP2011054724W WO2011132463A1 WO 2011132463 A1 WO2011132463 A1 WO 2011132463A1 JP 2011054724 W JP2011054724 W JP 2011054724W WO 2011132463 A1 WO2011132463 A1 WO 2011132463A1
Authority
WO
WIPO (PCT)
Prior art keywords
pattern
layer
mask layer
plating
circuit board
Prior art date
Application number
PCT/JP2011/054724
Other languages
English (en)
French (fr)
Inventor
陽一 齋藤
道脇 茂
典明 種子
秀吉 瀧井
Original Assignee
株式会社メイコー
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社メイコー filed Critical 株式会社メイコー
Priority to CN201180020204.6A priority Critical patent/CN102870510B/zh
Priority to US13/642,471 priority patent/US9185811B2/en
Priority to EP11771803.1A priority patent/EP2563105B1/en
Priority to KR1020127026339A priority patent/KR101352819B1/ko
Publication of WO2011132463A1 publication Critical patent/WO2011132463A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/20Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern
    • H05K3/205Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern using a pattern electroplated or electroformed on a metallic carrier
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/20Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0376Flush conductors, i.e. flush with the surface of the printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/098Special shape of the cross-section of conductors, e.g. very thick plated conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/01Tools for processing; Objects used during processing
    • H05K2203/0147Carriers and holders
    • H05K2203/0152Temporary metallic carrier, e.g. for transferring material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/02Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
    • H05K2203/025Abrading, e.g. grinding or sand blasting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/15Position of the PCB during processing
    • H05K2203/1572Processing both sides of a PCB by the same process; Providing a similar arrangement of components on both sides; Making interlayer connections from two sides
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/26Cleaning or polishing of the conductive pattern

Definitions

  • the present invention relates to a printed circuit board manufacturing method using a transfer method and a printed circuit board using the same.
  • a transfer method in which a substrate is formed by embedding a pattern in an insulating base material (see, for example, Patent Document 2).
  • This transfer method includes a step of pressure-bonding a pattern formed by plating and an insulating resin.
  • the cross-sectional shape of the plating as a pattern is complicated, so the electrical characteristics can be predicted. It becomes difficult and handling becomes worse. In order to prevent outgrowth, the resist may be raised. However, when thick copper plating is performed, it may be difficult to form a resist of that height.
  • the present invention can stabilize the electrical characteristics even when outgrowth occurs, improve the planarization of the substrate surface, and even when a thick copper pattern is formed.
  • a printed circuit board manufacturing method that eliminates the need for a resist having a height corresponding to the above and a printed circuit board using the same.
  • a metal layer is formed on a support plate, a resist layer is formed on the metal layer, and the resist layer in the exposed region is formed with a groove to be a conductive pattern as an exposed region.
  • pattern plating is performed by performing plating treatment on the exposed area, a pattern portion plated to the height of the mask layer as seen in the cross section of the groove, and the height of the mask layer
  • a conductive circuit comprising a pattern plate including an elevated portion that is raised and plated, and a part of the umbrella layer having an outgrowth protruding on the surface of the mask layer, and comprising the support plate, the metal layer, and the pattern plating.
  • the insulating base material is laminated on a plate to form a substrate intermediate in which the pattern plating is embedded in the insulating base material, and the support plate and the metal layer are removed from the substrate intermediate to remove the conductive material.
  • the mask layer is removed after the plating process.
  • the mask layer remains as a part of the conductive circuit board during the lamination.
  • the printed circuit board manufactured with the manufacturing method of the printed circuit board of Claim 1 is provided.
  • the pattern exposed surface is mechanically polished and flattened to a position where the outgrowth is exposed while removing the handle portion, so that the coverage with the solder resist in the subsequent process is improved, and Component mounting can also be performed stably. Further, even if outgrowth occurs, the mechanical characteristics do not complicate the cross-sectional shape of the pattern plating, so that the electrical characteristics are stabilized. Further, even when thick copper pattern plating is formed, a resist layer (mask layer) having a height corresponding to this is not required, and the thickness of thick copper can be set freely.
  • the portion of the mask layer sandwiched between the outgrowth and the metal layer is generally difficult for the peeling solution to reach, so even if a portion of the mask layer remains, the remaining mask layer is mechanically removed. It can be reliably removed by smooth polishing. Therefore, it is possible to reliably prevent a phenomenon in which a part of the remaining mask layer peels off after lamination and becomes a so-called void (resin defect).
  • the mask layer is a so-called permanent resist
  • the mask layer is reliably removed together with the handle by mechanical polishing. Accordingly, it is possible to prevent peeling between the mask layer and the plating and affecting the quality.
  • a printed circuit board having the above effects can be obtained.
  • a metal layer 2 is formed on a support plate 1, and a resist layer 3 is formed thereon.
  • the support plate 1 is formed of a conductive SUS plate or the like as a transfer substrate.
  • the metal layer 2 is a base plating.
  • the support plate 1 is subjected to 12 ⁇ m electrolytic copper plating.
  • the resist layer 3 is formed of a dry film or the like.
  • the resist layer 3 at a predetermined position is removed by using an exposure developing device or the like (not shown) to form a mask layer 4.
  • the resist layer 3 is removed so that a portion (groove) to be a conductive pattern is an exposed area 5 so that the surface of the metal layer 2 in the exposed area 5 is exposed. Therefore, a mask layer 4 and an exposed area 5 are formed on the surface of the metal layer 2.
  • the exposed area 5 is plated. That is, the pattern plating 6 is disposed in the exposed area 5.
  • the pattern plating 6 has a handle portion 7 and an umbrella portion 8 as seen in the cross section of the groove described above.
  • the handle 7 is a portion plated up to the height of the mask layer 4.
  • the umbrella portion 8 is a portion plated beyond the height of the mask layer 4. Since the pattern plating 6 is formed higher than the mask layer 4 in this way, the umbrella portion 8 extends to the surface of the mask layer 4.
  • a portion formed on the surface of the mask layer 4 is an outgrowth 8a. Therefore, the outgrowth 8 a forms a part of the umbrella portion 8.
  • the mask layer 4 is removed with a stripping solution or the like.
  • the conductive circuit board 9 is formed. That is, the conductive circuit board 9 is formed of the support plate 1, the metal layer 2, and the pattern plating 6. However, as will be described later, when a permanent resist is used as the mask layer 3, the mask layer 3 is also an element for forming the conductive circuit board 9.
  • the conductive circuit board 9 and the insulating base material 10 are prepared, and these are pressure-contacted as shown in FIG.
  • the insulating substrate 10 enters between the pattern platings 6 and between the outgrowth 8 a and the metal layer 2. Therefore, the pattern plating 6 is embedded in the insulating base material 10.
  • the conductive circuit board 9 is disposed only on one side of the insulating base material 10 and laminated.
  • the double-sided plate and the single-sided plate thus formed can also be used as the intermediate layer and the outermost layer of the multilayer plate.
  • the support plate 1 and the metal layer 2 are removed from the substrate intermediate 13. Thereby, the conductive pattern 11 and the insulating base material 10 are exposed, and the exposed surface 14 is formed.
  • the conductive pattern 11 is an exposed surface of the handle portion 7.
  • the exposed surface 14 (both surfaces in the figure) is mechanically polished and flattened. Thereby, the coverage with the solder resist in the subsequent steps is improved, and the component mounting can be performed stably.
  • the physical polishing (mechanical polishing) is performed up to a position where the outgrowth 8a is exposed so as to remove all the handle portion 7. Thereby, the line width of the conductive pattern 11 is increased because the outgrowth 8a is exposed.
  • the outgrowth 8a occurs, the cross-sectional shape of the pattern plating 6 is not complicated by mechanical polishing, so that the electrical characteristics of the manufactured printed circuit board 12 are stabilized.
  • the outgrowth 8a is intentionally provided, even when the thick copper pattern plating 6 is formed, the resist layer 3 (mask layer 4) having a height corresponding to the thick copper plating 6 is not required.
  • the copper height can be set freely.
  • wet polishing using a non-woven buffol wet polishing using a ceramic buffol, wet polishing using a polishing belt (so-called belt sander), or the like can be applied.
  • the mask layer 4 is removed after the plating process.
  • the part of the mask layer 4 sandwiched between the outgrowth 8a and the metal layer 2 is generally difficult for the stripping solution to reach. For this reason, a part of the mask layer 4 may remain in the portion, but the remaining mask layer 4 can be surely removed by the mechanical polishing described above. Therefore, it is possible to reliably prevent a phenomenon in which a part of the remaining mask layer 4 is peeled off after lamination and becomes a so-called void (resin defect).
  • a permanent resist may be used as the mask layer 4 and may be left as a part of the conductive circuit board 9 when laminated with the insulating base material 10. Even in such a case, the remaining mask layer 4 is reliably removed together with the handle 7 by mechanical polishing. Therefore, it can prevent that peeling arises between the mask layer 4 and the pattern plating 6, and quality is influenced.

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

支持板上に金属層を形成し、金属層上にマスク層を形成し、マスク層高さまでめっきされた柄部(7)と、マスク層高さよりも高く盛り上げてめっきされ、一部がマスク層の表面にはみ出したアウトグロース(8a)を有する傘部(8)とを含むパターンめっき(6)を形成し、支持板、薄胴層及びパターンめっき(6)の三者からなる導電回路板に前記絶縁基材(10)を積層してパターンめっき(6)が前記絶縁基材(10)に埋設された基板中間体を形成し、前記支持板及び前記金属層を除去し、前記導電パターンの前記柄部(7)が除去されるまで機械的に研磨し、前記露出面上での前記導電パターンの線幅を増大させる。

Description

プリント基板の製造方法及びこれを用いたプリント基板
 本発明は、転写法を用いたプリント基板の製造方法及びこれを用いたプリント基板に関するものである。
 レジストで予めパターンとなる部分を露出させておいて、この部分にめっきを施した場合、めっき高さがレジスト高さよりも高くなると、レジストの上にめっきが広がっていく。このように、予めレジストで設定したパターンの幅を超えて、レジスト上に盛り上がっためっき部分をアウトグロースという。このようなアウトグロースは特許文献1に開示されている。
 一方で、基板表面を平滑にするために、パターンを絶縁基材に埋め込んで基板を形成する転写法が知られている(例えば特許文献2参照)。この転写法は、めっきで形成されたパターンと絶縁樹脂とを圧着させる工程を含むものである。
 しかしながら、上記アウトグロースが発生している基板中間体と絶縁樹脂とを圧着させ、転写法により基板を形成する場合、パターンとしてのめっきの断面形状が複雑となっているので、電気特性の予測が困難となり、取扱い性が悪くなってしまう。アウトグロースを発生させないためには、レジストを高くすればよいが、厚銅のめっきを施す場合は、その高さのレジストを形成することが困難な場合がある。
特開平5-217755号公報 特開平5-37157号公報
 本発明は、アウトグロースが発生しても電気的な特性を安定化することができ、また基板表面の平坦化を向上することができ、さらに厚銅のパターンを形成する場合であってもこれに合わせた高さのレジストが不要となるプリント基板の製造方法及びこれを用いたプリント基板を提供する。
 前記目的を達成するため、本発明では、支持板上に金属層を形成し、該金属層上にレジスト層を形成し、導電パターンとなるべき溝を露出域として該露出域の前記レジスト層が除去されたマスク層を形成し、前記露出域にめっき処理を施してパターンめっきを形成するに際し、前記溝の横断面でみて前記マスク層高さまでめっきされた柄部と、前記マスク層高さよりも高く盛り上げてめっきされ、一部が前記マスク層の表面にはみ出したアウトグロースを有する傘部とを含むパターンめっきを形成し、前記支持板、前記金属層及び前記パターンめっきの三者からなる導電回路板に前記絶縁基材を積層して前記パターンめっきが前記絶縁基材に埋設された基板中間体を形成し、前記基板中間体から前記支持板及び前記金属層を除去して前記導電パターン及び前記絶縁基材が露出する露出面を形成し、前記露出面を前記パターンめっきの前記柄部が除去されるまで機械的に研磨し、前記露出面上での前記導電パターンの線幅を前記溝幅よりも増大させることを特徴とするプリント基板の製造方法を提供する。
 また、本発明では、請求項1の発明において、前記マスク層は、前記めっき処理の後に除去されることを特徴としている。
 また、本発明では、請求項1の発明において、前記マスク層は、前記積層時に前記導電回路板の一部としてそのまま残っていることを特徴としている。
 また、本発明では、請求項1に記載のプリント基板の製造方法で製造されたプリント基板を提供する。
 本発明によれば、柄部を除去するとともにアウトグロースが露出する位置までパターン露出面を機械的に研磨して平坦化するため、この後の工程におけるソルダレジストでの被覆性が向上し、さらに部品実装も安定して行うことができる。また、アウトグロースが発生しても、機械的な研磨によりパターンめっきの断面形状が複雑なものとはならないので、電気的な特性が安定する。また、厚銅のパターンめっきを形成する場合であっても、これに合わせた高さのレジスト層(マスク層)が不要となり、厚銅高さを自由に設定できる。
 本発明によれば、アウトグロースと金属層とで挟まれた部分のマスク層は、一般的に剥離液が届きにくいため、マスク層が一部残った場合でも、この残ったマスク層を機械的な研磨で確実に除去することができる。したがって、一部残ったマスク層が積層後に剥がれ落ちていわゆるボイド(樹脂の欠損)となる現象を確実に防止できる。
 本発明によれば、マスク層がいわゆる永久レジストである場合でも、このマスク層は柄部とともに機械的な研磨で確実に除去される。したがって、マスク層とめっきとの間で剥離が生じ、品質に影響が与えられることを防止できる。
 本発明によれば、上記効果を有するプリント基板を得ることができる。
本発明に係るプリント基板の製造方法を順番に示す概略図である。 本発明に係るプリント基板の製造方法を順番に示す概略図である。 本発明に係るプリント基板の製造方法を順番に示す概略図である。 本発明に係るプリント基板の製造方法を順番に示す概略図である。 本発明に係るプリント基板の製造方法を順番に示す概略図である。 本発明に係るプリント基板の製造方法を順番に示す概略図である。 本発明に係るプリント基板の製造方法を順番に示す概略図である。 本発明に係るプリント基板の製造方法を順番に示す概略図である。
 図1に示すように、支持板1上に金属層2を形成し、その上にレジスト層3を形成する。支持板1は、転写基材としての導電性のあるSUS板等で形成されている。金属層2は、下地となるめっきであり、例えば支持板1に対し、電解銅めっきを12μm施したものである。レジスト層3は、ドライフィルム等で形成されている。そして、図2に示すように、露光現像装置等(不図示)を用いて所定の位置のレジスト層3を除去し、マスク層4を形成する。レジスト層3の除去は、導電パターンとなるべき部分(溝)を露出域5として、この露出域5における金属層2の表面が露出するように行われる。したがって、金属層2の表面には、マスク層4と露出域5が形成されている。
 次に、図3に示すように、露出域5にめっき処理が施される。すなわち、露出域5にはパターンめっき6が配される。パターンめっき6は上述した溝における横断面で見て、柄部7と傘部8とを有している。柄部7は、マスク層4の高さまでめっきされた部分である。傘部8は、マスク層4の高さを超えてめっきされた部分である。パターンめっき6は、このようにマスク層4よりも高く形成されるため、傘部8はマスク層4の表面にまで広がっている。このマスク層4の表面上に盛られた部分がアウトグロース8aである。したがって、アウトグロース8aは傘部8の一部を形成している。そして、図4に示すように、マスク層4を剥離液等で除去する。これにより、導電回路板9が形成される。すなわち、導電回路板9は、支持板1と、金属層2と、パターンめっき6で形成されている。ただし、後述するように、マスク層3として永久レジストを用いた場合は、マスク層3も導電回路板9を形成する一つの要素となる。
 次に、図5に示すように、導電回路板9と絶縁基材10とを用意し、図6に示すように、これらを圧接させる。図では、基板両面にパターンが形成された両面板を作成する場合を例にして説明している。すなわち、プリプレグ等の絶縁基材10を挟んで、この絶縁基材10の両側に導電回路板9を配している。このとき、導電回路板9のめっき処理面、すなわちパターンめっき6が形成された側の面を絶縁基材10側に向ける。そして、これら9,10を圧接することにより、図6に示すように導電回路板9と絶縁基材10が積層され、基板中間体13が形成される。積層時、絶縁基材10はパターンめっき6同士の間、さらにアウトグロース8aと金属層2との間に入り込む。したがって、パターンめっき6は絶縁基材10に埋設される。なお、基板の片面にパターンが形成された片面板の場合は、絶縁基材10の片側にのみ導電回路板9を配して積層する。このようにして形成された両面板及び片面板は、多層板の中間層及び最外層としても当然に利用可能である。
 そして、図7に示すように、基板中間体13から支持板1及び金属層2を除去する。これにより、導電パターン11及び絶縁基材10が露出し、露出面14が形成される。導電パターン11は、柄部7の露出面である。そして、図8に示すように、露出面14(図では両面)を機械的に研磨して平坦化する。これにより、この後の工程におけるソルダレジストでの被覆性が向上し、さらに部品実装も安定して行うことができる。また、物理研磨(機械的研磨)は、柄部7を全て除去するように、アウトグロース8aが露出する位置まで行われる。これにより、導電パターン11の線幅は、アウトグロース8aが露出するために増大される。したがって、アウトグロース8aが発生しても、機械的研磨によりパターンめっき6の断面形状が複雑なものとはなっていないので、製造されたプリント基板12の電気的な特性が安定する。このように、本発明ではアウトグロース8aをあえて設けるため、厚銅のパターンめっき6を形成する場合であっても、これに合わせた高さのレジスト層3(マスク層4)が不要となり、厚銅高さを自由に設定できる。
 機械的な研磨としては、不織布系バフロールを用いた湿式研磨、セラミックバフロールを用いた湿式研磨、研磨ベルトを用いた湿式研磨(いわゆるベルトサンダー)等を適用できる。
 また、上述した例では、マスク層4がめっき処理の後に除去されるものを示した。アウトグロース8aと金属層2とで挟まれた部分のマスク層4は、一般的に剥離液が届きにくい。このため、前記部分にマスク層4が一部残っている場合があるが、上述した機械的研磨により、この残っているマスク層4を確実に除去することができる。したがって、一部残ったマスク層4が積層後に剥がれ落ちて、いわゆるボイド(樹脂の欠損)となる現象を確実に防止できる。
 一方で、上述したように、マスク層4として永久レジストを用い、絶縁基材10との積層時に導電回路板9の一部としてそのまま残していてもよい。このような場合であっても、残ったマスク層4は柄部7とともに機械的研磨で確実に除去される。したがって、マスク層4とパターンめっき6との間で剥離が生じ、品質に影響が与えられることを防止できる。
1 支持板
2 金属層
3 レジスト層
4 マスク層
5 露出域
6 パターンめっき
7 柄部
8 傘部
8a アウトグロース
9 導電回路板
10 絶縁基材
11 パターン
12 プリント基板
13 基板中間体
14 露出面

Claims (4)

  1.  支持板上に金属層を形成し、
     該金属層上にレジスト層を形成し、
     導電パターンとなるべき溝を露出域として該露出域の前記レジスト層が除去されたマスク層を形成し、
     前記露出域にめっき処理を施してパターンめっきを形成するに際し、前記溝の横断面でみて前記マスク層高さまでめっきされた柄部と、前記マスク層高さよりも高く盛り上げてめっきされ、一部が前記マスク層の表面にはみ出したアウトグロースを有する傘部とを含むパターンめっきを形成し、
     前記支持板、前記金属層及び前記パターンめっきの三者からなる導電回路板に前記絶縁基材を積層して前記パターンめっきが前記絶縁基材に埋設された基板中間体を形成し、
     前記基板中間体から前記支持板及び前記金属層を除去して前記導電パターン及び前記絶縁基材が露出する露出面を形成し、
     前記露出面を前記パターンめっきの前記柄部が除去されるまで機械的に研磨し、前記露出面上での前記導電パターンの線幅を前記溝幅よりも増大させることを特徴とするプリント基板の製造方法。
  2.  前記マスク層は、前記めっき処理の後に除去されることを特徴とする請求項1に記載のプリント基板の製造方法。
  3.  前記マスク層は、前記積層時に前記導電回路体の一部としてそのまま残っていることを特徴とする請求項1に記載のプリント基板の製造方法。
  4.  請求項1に記載のプリント基板の製造方法で製造されたプリント基板。
PCT/JP2011/054724 2010-04-23 2011-03-02 プリント基板の製造方法及びこれを用いたプリント基板 WO2011132463A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201180020204.6A CN102870510B (zh) 2010-04-23 2011-03-02 印刷基板的制造方法
US13/642,471 US9185811B2 (en) 2010-04-23 2011-03-02 Method of producing printed circuit board, and printed board produced by the method
EP11771803.1A EP2563105B1 (en) 2010-04-23 2011-03-02 Printed substrate manufacturing method and printed substrate employing same
KR1020127026339A KR101352819B1 (ko) 2010-04-23 2011-03-02 프린트 기판의 제조 방법 및 이것을 이용한 프린트 기판

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010099519A JP4896247B2 (ja) 2010-04-23 2010-04-23 プリント基板の製造方法及びこれを用いたプリント基板
JP2010-099519 2010-04-23

Publications (1)

Publication Number Publication Date
WO2011132463A1 true WO2011132463A1 (ja) 2011-10-27

Family

ID=44834002

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/054724 WO2011132463A1 (ja) 2010-04-23 2011-03-02 プリント基板の製造方法及びこれを用いたプリント基板

Country Status (7)

Country Link
US (1) US9185811B2 (ja)
EP (1) EP2563105B1 (ja)
JP (1) JP4896247B2 (ja)
KR (1) KR101352819B1 (ja)
CN (1) CN102870510B (ja)
TW (1) TWI422297B (ja)
WO (1) WO2011132463A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4896247B2 (ja) * 2010-04-23 2012-03-14 株式会社メイコー プリント基板の製造方法及びこれを用いたプリント基板
JP6151724B2 (ja) * 2013-01-30 2017-06-21 京セラ株式会社 実装構造体の製造方法
TWI517775B (zh) * 2014-03-06 2016-01-11 相互股份有限公司 印刷電路板及其製法
TWI566309B (zh) * 2016-01-08 2017-01-11 恆勁科技股份有限公司 封裝基板之製作方法
CN108401361B (zh) * 2017-02-04 2020-08-07 欣兴电子股份有限公司 电路板与其制作方法
US10512165B2 (en) 2017-03-23 2019-12-17 Unimicron Technology Corp. Method for manufacturing a circuit board
CN108958876B (zh) * 2018-07-23 2022-02-01 郑州云海信息技术有限公司 浏览器页面的显示方法和装置
CN112165773B (zh) * 2020-10-07 2022-10-11 广州添利电子科技有限公司 一种埋线路的方式制作图形的工艺

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0537157A (ja) 1991-07-31 1993-02-12 Sony Corp 多層プリント基板の製造方法
JPH05217755A (ja) 1992-02-05 1993-08-27 Tokai Rubber Ind Ltd パターンめっき成形品の製造方法
JPH08181415A (ja) * 1994-12-27 1996-07-12 Tokai Rubber Ind Ltd 窓開き回路基板の製法
JP2007250925A (ja) * 2006-03-17 2007-09-27 Ricoh Co Ltd 配線構造体及びその製造方法
JP2008098563A (ja) * 2006-10-16 2008-04-24 Seiko Epson Corp 素子基板およびその製造方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE633477A (ja) 1962-06-11
JPS60147192A (ja) * 1984-01-11 1985-08-03 株式会社日立製作所 プリント配線板の製造方法
US5197184A (en) * 1990-09-11 1993-03-30 Hughes Aircraft Company Method of forming three-dimensional circuitry
EP0545328B1 (en) 1991-11-29 1997-03-19 Hitachi Chemical Co., Ltd. Printed circuit board manufacturing process
JP3361556B2 (ja) * 1992-09-25 2003-01-07 日本メクトロン株式会社 回路配線パタ−ンの形成法
US5358604A (en) * 1992-09-29 1994-10-25 Microelectronics And Computer Technology Corp. Method for producing conductive patterns
US6143116A (en) * 1996-09-26 2000-11-07 Kyocera Corporation Process for producing a multi-layer wiring board
US6871396B2 (en) * 2000-02-09 2005-03-29 Matsushita Electric Industrial Co., Ltd. Transfer material for wiring substrate
US6692816B2 (en) * 2001-11-28 2004-02-17 3M Innovative Properties Company Abrasion resistant electrode and device
CN100452342C (zh) * 2002-07-31 2009-01-14 索尼株式会社 制造内置器件的基板的方法
US6898850B2 (en) 2002-08-06 2005-05-31 Matsushita Electric Industrial Co., Ltd. Method of manufacturing circuit board and communication appliance
KR100607626B1 (ko) * 2004-05-25 2006-08-01 대덕전자 주식회사 인쇄 회로 기판에 있어서 레진 도포된 동박을 이용한 평탄코팅 공법
JP2006339365A (ja) * 2005-06-01 2006-12-14 Mitsui Mining & Smelting Co Ltd 配線基板およびその製造方法、多層積層配線基板の製造方法並びにビアホールの形成方法
JP4697156B2 (ja) * 2007-02-28 2011-06-08 トヨタ自動車株式会社 回路基板の製造方法
US8033014B2 (en) * 2008-07-07 2011-10-11 Unimicron Technology Corp. Method of making a molded interconnect device
JP4896247B2 (ja) * 2010-04-23 2012-03-14 株式会社メイコー プリント基板の製造方法及びこれを用いたプリント基板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0537157A (ja) 1991-07-31 1993-02-12 Sony Corp 多層プリント基板の製造方法
JPH05217755A (ja) 1992-02-05 1993-08-27 Tokai Rubber Ind Ltd パターンめっき成形品の製造方法
JPH08181415A (ja) * 1994-12-27 1996-07-12 Tokai Rubber Ind Ltd 窓開き回路基板の製法
JP2007250925A (ja) * 2006-03-17 2007-09-27 Ricoh Co Ltd 配線構造体及びその製造方法
JP2008098563A (ja) * 2006-10-16 2008-04-24 Seiko Epson Corp 素子基板およびその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2563105A4 *

Also Published As

Publication number Publication date
JP2011228605A (ja) 2011-11-10
EP2563105A1 (en) 2013-02-27
JP4896247B2 (ja) 2012-03-14
KR101352819B1 (ko) 2014-01-16
US20130043063A1 (en) 2013-02-21
EP2563105B1 (en) 2016-07-20
EP2563105A4 (en) 2015-01-28
US9185811B2 (en) 2015-11-10
CN102870510A (zh) 2013-01-09
CN102870510B (zh) 2014-01-01
KR20130064044A (ko) 2013-06-17
TW201212754A (en) 2012-03-16
TWI422297B (zh) 2014-01-01

Similar Documents

Publication Publication Date Title
WO2011132463A1 (ja) プリント基板の製造方法及びこれを用いたプリント基板
US7408261B2 (en) BGA package board and method for manufacturing the same
JP4972189B2 (ja) 基板製造用キャリア部材及びこれを用いた基板の製造方法
US8356405B2 (en) Method of manufacturing printed circuit board
US20110139858A1 (en) Carrier for manufacturing substrate and method of manufacturing substrate using the same
KR100874172B1 (ko) 연성인쇄회로기판의 제조방법 및 이를 이용하여 형성된연성 인쇄회로기판의 금속 배선패턴
US11600430B2 (en) Inductor including high-rigidity insulating layers
JP2014022715A (ja) コアレス基板及びその製造方法
JP2011139010A5 (ja)
JP5047906B2 (ja) 配線基板の製造方法
US20120255764A1 (en) Printed circuit board and manufacturing method thereof
JP2009206409A (ja) 配線基板の製造方法
KR101039774B1 (ko) 인쇄회로기판 제조를 위한 범프 형성 방법
KR101067204B1 (ko) 인쇄회로기판 및 그 제조방법
JP2011171353A (ja) プリント基板の製造方法及びこれを用いたプリント基板
KR100752023B1 (ko) 리지드-플렉서블 기판의 제조 방법
JP4637893B2 (ja) プリント基板のペーストバンプ形成方法
WO2011135670A1 (ja) 部品内蔵基板の製造方法及びこれを用いた部品内蔵基板
KR20140008184A (ko) 인쇄회로기판의 제조방법
KR20200015675A (ko) 인쇄회로기판
KR101905881B1 (ko) 인쇄회로기판 및 그의 제조 방법
KR101154567B1 (ko) 인쇄회로기판의 제조 방법
JP3665036B2 (ja) プリント配線板の製造方法及びプリント配線板
JP2007067276A (ja) プリント配線板とその製造方法
JP2007511904A (ja) 多層プリント回路基板及びその製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201180020204.6

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11771803

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20127026339

Country of ref document: KR

Kind code of ref document: A

REEP Request for entry into the european phase

Ref document number: 2011771803

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2011771803

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 13642471

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE