WO2011058680A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2011058680A1
WO2011058680A1 PCT/JP2010/004262 JP2010004262W WO2011058680A1 WO 2011058680 A1 WO2011058680 A1 WO 2011058680A1 JP 2010004262 W JP2010004262 W JP 2010004262W WO 2011058680 A1 WO2011058680 A1 WO 2011058680A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulating film
electrode pad
semiconductor device
opening
metal layer
Prior art date
Application number
PCT/JP2010/004262
Other languages
English (en)
French (fr)
Inventor
平野博茂
伊藤史人
萩原清己
岩瀬鉄平
太田行俊
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Publication of WO2011058680A1 publication Critical patent/WO2011058680A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02123Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body inside the bonding area
    • H01L2224/02125Reinforcing structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • H01L2224/03462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/0347Manufacturing methods using a lift-off mask
    • H01L2224/03472Profile of the lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05026Disposition the internal layer being disposed in a recess of the surface
    • H01L2224/05027Disposition the internal layer being disposed in a recess of the surface the internal layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05551Shape comprising apertures or cavities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05555Shape in top view being circular or elliptic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • H01L2224/05557Shape in side view comprising protrusions or indentations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • H01L2224/05558Shape in side view conformal layer on a patterned surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • H01L2224/05559Shape in side view non conformal layer on a patterned surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05563Only on parts of the surface of the internal layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/05576Plural external layers being mutually engaged together, e.g. through inserts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/05578Plural external layers being disposed next to each other, e.g. side-to-side arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/0558Plural external layers being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/05686Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2224/05687Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1131Manufacturing methods by local deposition of the material of the bump connector in liquid form
    • H01L2224/1132Screen printing, i.e. using a stencil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11334Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • H01L2224/11472Profile of the lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/118Post-treatment of the bump connector
    • H01L2224/11848Thermal treatments, e.g. annealing, controlled cooling
    • H01L2224/11849Reflowing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/119Methods of manufacturing bump connectors involving a specific sequence of method steps
    • H01L2224/11901Methods of manufacturing bump connectors involving a specific sequence of method steps with repetition of the same manufacturing step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13007Bump connector smaller than the underlying bonding area, e.g. than the under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13021Disposition the bump connector being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys

Definitions

  • the present invention relates to a semiconductor device, and more particularly, to a semiconductor device including an under barrier metal (UBM) formed under a solder bump.
  • UBM under barrier metal
  • a bump electrode structure in which bumps are provided on electrode pads is employed.
  • the technique disclosed in Patent Document 1 can be cited as a conventional technique. The content described in Patent Document 1 will be described with reference to FIG.
  • a passivation film 113 having an opening exposing the aluminum pad 114 is formed on the aluminum pad 114.
  • An adhesion metal layer 115a and a barrier metal layer 115b are sequentially formed in the opening, and a metal plating bump 116 is formed thereon.
  • Solder bumps 120 are formed on the metal plating bumps 116.
  • Patent Document 1 as shown in FIG. 19, the adhesion metal layer 115 a and the barrier metal layer 115 b are continuously formed until the entire surface of the opening is covered and the upper surface of the passivation film 113 is reached.
  • Other related documents include Patent Documents 2 to 9.
  • the UBM is continuously formed until the entire surface of the opening is covered and the upper surface of the passivation film is reached, and solder bumps are formed thereon.
  • the UBM is formed up to the stepped portion formed in the opening of the passivation film (portion from the surface of the passivation film toward the aluminum pad in the opening).
  • the present invention has been made in view of the above problems, and an object of the present invention is to provide a semiconductor device having a pad electrode structure that can relieve stress concentration caused by UBM and suppress variation in transistor characteristics. is there.
  • a first semiconductor device includes an electrode pad formed on a substrate, a first electrode formed on the electrode pad, and a part of the electrode pad exposed.
  • a first insulating film having one opening, a second insulating film formed on the first insulating film and having a second opening exposing at least a part of the first opening, and a second insulating film
  • a first metal layer formed on the electrode pad, wherein the first metal layer is a first region outside the second opening on the surface of the second insulating film and a first metal layer on the surface of the electrode pad. It is separated by a third region sandwiched by a second region inside the two openings.
  • solder bumps are formed on the first metal layer.
  • the first semiconductor device according to the present invention preferably further includes an embedded film having a smaller expansion coefficient than the second insulating film and lower rigidity than the first metal layer in the third region.
  • a second metal layer is further provided between the electrode pad and the first metal layer.
  • the second metal layer is also formed between the first metal layer and the buried film.
  • the buried film is preferably made of aluminum or copper.
  • the solder bump in the third region, may form a gap between the second insulating film or the electrode pad.
  • the first metal layer formed in the second region may be in contact with the first insulating film.
  • the first metal layer is preferably divided into a plurality of parts.
  • the first metal layer is preferably divided into a plurality of parts.
  • a second semiconductor device includes an electrode pad formed on a substrate, and a first insulating film formed on the electrode pad and having a first opening from which part of the electrode pad is exposed. And a second insulating film formed on the first insulating film and having a second opening exposing at least a part of the first opening, and the second insulating film and the electrode pad.
  • the second insulating film has an inclined portion that faces the electrode pad from the surface of the second insulating film.
  • the inclination angle of the inclined portion with respect to the planar direction of the substrate is preferably 45 ° or less.
  • the first insulating film has a plurality of steps, and the metal layer is also formed on the first insulating film including the plurality of steps.
  • the average value of the inclination angle with respect to the planar direction of the substrate at the inclined portion and the plurality of steps is preferably 45 ° or less.
  • a third semiconductor device includes an electrode pad formed on a substrate, and a first insulating film formed on the electrode pad and having a first opening from which part of the electrode pad is exposed. And a second insulating film formed on the first insulating film and having a second opening exposing at least a part of the first opening, and the first insulating film and the electrode pad.
  • the first insulating film has a plurality of steps, and the metal layer is formed on the first insulating film including the plurality of steps.
  • the average value of the inclination angles with respect to the planar direction of the substrate at the plurality of steps is preferably 45 ° or less.
  • solder bumps are formed on the metal layer.
  • the first insulating film preferably includes an inorganic material film made of silicon nitride, nitrogen-containing silicon oxide, or silicon oxide.
  • the second insulating film preferably includes an organic material film made of polyimide, benzocyclobutene, or a fluororesin.
  • the semiconductor device it is possible to sufficiently relax the stress concentration caused by the UBM formed on the electrode pad. Therefore, characteristic variation of the transistor formed in the semiconductor device can be suppressed, a circuit operation margin can be secured, and stable operation can be performed.
  • FIG. 1 is a cross-sectional view showing a semiconductor device according to the first embodiment of the present invention.
  • FIG. 2 is a plan view showing the semiconductor device according to the first embodiment of the present invention.
  • 3A to 3C are cross-sectional views showing the method of manufacturing the semiconductor device according to the first embodiment of the present invention in the order of steps.
  • 4A and 4B are cross-sectional views showing the method of manufacturing the semiconductor device according to the first embodiment of the present invention in the order of steps.
  • FIGS. 5A and 5B are cross-sectional views showing the method of manufacturing the semiconductor device according to the first embodiment of the present invention in the order of steps.
  • 6A and 6B are cross-sectional views showing the method of manufacturing the semiconductor device according to the first embodiment of the present invention in the order of steps.
  • FIG. 1 is a cross-sectional view showing a semiconductor device according to the first embodiment of the present invention.
  • FIG. 2 is a plan view showing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 7 is a cross-sectional view showing a semiconductor device according to a first modification of the first embodiment of the present invention.
  • FIG. 8 is a cross-sectional view showing a semiconductor device according to a second modification of the first embodiment of the present invention.
  • FIG. 9 is a sectional view showing a semiconductor device according to a second modification of the first embodiment of the present invention.
  • FIG. 10 is a sectional view showing a semiconductor device according to a third modification of the first embodiment of the present invention.
  • FIG. 11 is a cross-sectional view showing a semiconductor device according to a fourth modification of the first embodiment of the present invention.
  • FIG. 12 is a plan view showing a semiconductor device according to a fourth modification of the first embodiment of the present invention.
  • FIG. 13 is a plan view showing a semiconductor device according to a fifth modification of the first embodiment of the present invention.
  • FIG. 14 is a plan view showing a semiconductor device according to a sixth modification of the first embodiment of the present invention.
  • FIG. 15 is a cross-sectional view showing a semiconductor device according to the second embodiment of the present invention.
  • FIG. 16 is a graph showing the relationship between the taper angle of the second insulating film and the stress applied to the second opening in the semiconductor device according to the second embodiment of the present invention.
  • FIG. 17 is a cross-sectional view showing a semiconductor device according to a modification of the second embodiment of the present invention.
  • FIG. 18 is a cross-sectional view showing a semiconductor device according to the third embodiment of the present invention.
  • FIG. 19 is a cross-sectional view showing a conventional semiconductor device.
  • a first wiring layer 3 composed of a plurality of wirings is formed on a semiconductor substrate 1 having circuit elements 2 such as transistors, and a second wiring composed of a plurality of wirings is formed thereon.
  • a wiring layer 4 is formed.
  • a third insulating film 5 is formed on the second wiring layer 4 so as to expose the uppermost layer wiring, and an electrode pad 6 is formed on the exposed portion so as to be connected to the uppermost layer wiring. ing.
  • a first insulating film 7 having a first opening from which a part of the electrode pad 6 is exposed is formed on the electrode pad 6 including the third insulating film 5.
  • a second insulating film 8 including at least a part of the first opening, that is, a second opening that exposes at least a part of the first opening is formed on the first insulating film 7. .
  • a seed layer 9 which is a part of an under barrier metal (UBM) and is a second metal layer and a UBM layer 10 which is a first metal layer are formed on the UBM layer 10.
  • the UBM composed of the seed layer 9 and the UBM layer 10 has a first region at least outside the second opening on the surface of the second insulating film 8 and a second opening on the surface of the electrode pad 6.
  • the inner region is formed in a second region that is not in contact with the second insulating film 8 and is separated by a third region sandwiched between the first region and the second region.
  • no UBM is formed in the step portion formed in the second opening of the second insulating film 8 (the portion of the second opening that faces the electrode pad 6 from the surface of the second insulating film 8).
  • the UBM layer 10 formed in the vicinity of the second opening of the second insulating film 8 includes at least a first region outside the edge 13 of the second opening and the electrode pad 6. Is formed in a second region that is not in contact with the second insulating film 8 inside the edge 13 of the second opening on the surface thereof. On the other hand, the UBM layer 10 is not formed in the third region sandwiched between the first region and the second region. Thus, the UBM is not formed in the step portion formed in the second opening of the second insulating film 8.
  • the semiconductor device by not forming the UBM at the stepped portion of the second insulating film 8, it is possible to obtain a structure (stress relaxation structure) without the stepped portion in the UBM. There is an effect that stress concentration caused by UBM can be relaxed in the stepped portion.
  • UBMs were also formed in the third region.
  • the UBM is formed so as to cover the stepped portion so as to include all of the second opening.
  • the stress from the UBM concentrates on the step portion of the second insulating film 8.
  • the semiconductor device according to the present embodiment since the UBM is not formed in the step portion of the second insulating film 8, it is possible to suppress the stress caused by the UBM from concentrating on the step portion.
  • the width of the third region is preferably about 5 ⁇ m to 10 ⁇ m.
  • the width of the portion where the UBM layer 10 is not formed is preferably about 5 ⁇ m to 10 ⁇ m.
  • the distance between the inner UBM layer 10 and the outer UBM layer 10 is preferably about 5 ⁇ m to 10 ⁇ m.
  • the UBM is formed in order to ensure adhesion between the electrode pads 6 and the second insulating film 8 made of aluminum (Al) or the like and the solder bumps 11.
  • UBM is comprised by the ring part surrounding a center part and a center part, both will be electrically connected by the solder bump 11.
  • the UBM may be partially formed in the stepped portion or the third region in the second insulating film 8. It suffices that the UBM is formed in the step portion to such an extent that the stress concentration in the step portion can be relaxed.
  • the shape of the opening of the pad is circular, but it may be a polygonal shape such as a quadrangle, hexagon, or octagon.
  • FIGS. 5 and 6 A manufacturing method until the UBM is formed will be described with reference to FIGS. 3 and 4, and a method of forming solder on the UBM will be described with reference to FIGS. 5 and 6. 5 and 6, the method for performing solder plating is described, but other methods such as a solder printing method may be used.
  • a circuit element 2 constituting a transistor or the like is formed on a semiconductor substrate 1.
  • an interlayer insulating film having a first wiring layer 3 that is located in the lowermost layer of the wiring layers and includes a plurality of wirings, and a plurality of second wiring layers 4 that are located thereon is formed.
  • the interlayer insulating film is composed of a plurality of insulating films.
  • a third insulating film 5 is formed on the interlayer insulating film, and an electrode pad 6 made of Al or the like is formed in the third insulating film 5.
  • a first insulating film 7 is formed on the electrode pad 6 and the third insulating film 5, and a first opening in which a part of the electrode pad 6 is exposed is formed.
  • a second insulating film 8 is formed on the first insulating film 7, and a second opening including at least a part of the first opening is formed.
  • the first insulating film 7 is formed of an inorganic material film made of silicon nitride (SiN x ), nitrogen-containing silicon oxide (SiON), or silicon oxide (SiO 2 ), and has a thickness of about 0.5 ⁇ m to 1 ⁇ m, for example. It is preferable to form such that
  • the second insulating film 8 is formed of an organic material film made of polyimide, benzocyclobutene (BCB), or a fluororesin, and is preferably formed to have a thickness of about 3 ⁇ m to 10 ⁇ m, for example.
  • the opening diameter of a 2nd opening part is smaller than the opening diameter of a 1st opening part.
  • solder bumps are formed via the UBM.
  • the opening diameter of the second opening is preferably smaller than the opening diameter of the first opening, for example, preferably 40 ⁇ m to 80 ⁇ m, and more preferably about 60 ⁇ m. preferable.
  • the second region is preferably smaller than the opening diameter of the second opening, and thereafter is preferably about 30 ⁇ m to 50 ⁇ m.
  • the width of the UBM existing in the first region is preferably about 20 ⁇ m to 30 ⁇ m.
  • a seed layer 9 is formed on the entire surface of the second insulating film 8 including the second opening.
  • the seed layer 9 is made of titanium (Ti), for example, and is deposited to a thickness of about 100 nm to 300 nm by a sputtering method or the like.
  • the seed layer 9 may have a laminated structure in which copper (Cu) is further deposited by about 300 nm. By forming copper in this way, the resistance can be further reduced.
  • a resist film 12 in which a region for forming the UBM is patterned is formed.
  • the UBM layer 10 is formed on the seed layer 9 by using, for example, nickel (Ni) by using an electrolytic plating method.
  • Ni nickel
  • Au gold
  • Au gold
  • Solder bumps are formed on the UBM layer 10, but metal reaction may occur when the solder and Ni come into contact with each other.
  • the uppermost surface of the UBM layer 10 is plated with gold, which is a stable metal. By doing so, a stable solder bump can be formed.
  • the resist film 12 is removed.
  • solder bumps are formed.
  • a method for forming solder bumps on the UBM by mounting solder balls or by solder printing will be described.
  • the formed UBM layer 10 is used as a mask, and the seed layer 9 existing in the portion where the UBM layer 10 is not formed is removed. Thereafter, solder bumps are formed on the UBM by solder ball mounting or solder printing (not shown). In this way, the semiconductor device according to this embodiment can be formed.
  • a resist film 12 is formed on the semiconductor device in a state as shown in FIG.
  • a resist film 12 patterned so that a resist is not formed on the portion where the UBM layer 10 is formed is prepared.
  • the resist film 12 as shown in FIG. 5A may be prepared by increasing the thickness of the resist film 12 formed in FIG.
  • a solder plating film 11A is formed on the UBM layer 10 by using a plating method.
  • the resist film 12 is preferably about 1.2 to 1.4 times the film thickness of the solder plating film 11A.
  • the film thickness of the resist film 12 is It is preferable to be about 25 ⁇ m.
  • the resist film 12 is removed. Thereafter, the formed UBM layer 10 is used as a mask to remove the seed layer 9 existing in a portion where the UBM layer 10 is not formed.
  • the ball-shaped solder bumps 11 are formed on the UBM.
  • the thickness of the UBM is about 5 ⁇ m to 10 ⁇ m
  • the diameter of the solder bump 11 viewed from above is about 80 ⁇ m to 100 ⁇ m.
  • the structure in which the solder bumps 11 are embedded in the third region has been described.
  • a structure in which the solder bumps 11 are not embedded in the third region may be used.
  • a gap may be formed between the solder bump 11 and the second insulating film 8 or the electrode pad 6.
  • the structure in which a gap is formed between the solder bump 11 and the second insulating film 8 or the electrode pad 6 has an effect of further reducing the stress.
  • the structure in which the solder bumps 11 are embedded in the third region has been described.
  • the solder bumps 11 are not embedded in the third region, and the third region expands more than the second insulating film 8.
  • the embedded film 14 made of a material having a small coefficient and lower rigidity than the UBM layer 10 is embedded.
  • the parameter indicating the rigidity is, for example, Young's modulus.
  • the buried film 14 may be made of a non-conductive material such as SiO 2 , SiN x or carbon-containing silicon oxide (SiOC), for example, and may be made of a conductive material such as Al or Cu. By making the buried film 14 a conductive material such as Al or Cu, for example, the number of electrical connection portions in the electrode pad 6 can be increased, so that the electrical characteristics can be improved.
  • the buried film 14 is formed after the UBM layer 10 is formed.
  • Examples of methods for forming the solder bumps 11 include mounting of solder balls, a solder printing method, and a solder plating method.
  • the UBM layer 10 is formed by the manufacturing method similar to the method described with reference to FIGS. 3A to 4B of the first embodiment, and then shown in FIG.
  • the buried film 14 is formed in the third region.
  • the buried film may be formed on the entire surface of the chip, and the buried film 14 may be left in the third region by patterning. Further, after the buried film 14 is formed on the entire surface of the chip, etching back or the like is performed on the entire surface of the chip, so that the patterning process can be easily performed without leaving the buried film 14 in the third region. It can also be configured. Thereafter, the solder bumps 11 are formed by solder ball mounting or solder printing, whereby the semiconductor device shown in FIG. 8 is obtained.
  • the UBM layer 10 is formed by the same manufacturing method as in the first embodiment.
  • the buried film 14 is formed in the third region as shown in FIG.
  • the buried film may be formed on the entire surface of the chip, and the buried film 14 may be left in the third region by patterning. Further, after the buried film 14 is formed on the entire surface of the chip, etching back or the like is performed on the entire surface of the chip, so that the patterning process can be easily performed without leaving the buried film 14 in the third region. It can also be configured.
  • the solder bumps 11 are formed by performing solder plating with a resist pattern in the same manner as the method described with reference to FIGS. 5A to 6B in the first embodiment. Thus, the semiconductor device shown in FIG. 9 is obtained.
  • the embedded film 14 having a smaller expansion coefficient than the second insulating film 8 and having a lower rigidity than the UBM layer 10 is formed in the gap between the solder bump 11 and the second insulating film 8 or the electrode pad 6. It becomes an embedded structure. For this reason, it is possible to have a structure in which the stress applied to the electrode pad 6 through the UBM and the solder bump 11 can be relaxed by the buried film 14 due to the contraction of the first insulating film 7. In addition, by embedding the embedded film 14 in the third region, the reliability such as moisture resistance can be improved by eliminating the voids.
  • the third region between the UBM layers can also be brought into the entire conductive state, and electrical connectivity can be improved.
  • the UBM layer 10 is formed after the buried film 14 is formed in the third region. That is, before forming the seed layer 9 as shown in FIG. 3A, for example, an embedded film 14 is formed on the entire surface of the chip, and patterning is performed on the second opening between the second insulating films 8. A method of leaving the buried film 14 is used. Further, after the buried film 14 is formed on the entire surface of the chip, a patterning process is performed as in a method of leaving the buried film 14 in the step portion of the second insulating film 8 by performing etch back or the like on the entire surface of the chip. It is also possible to configure simply without any problem.
  • the buried film 14 may be made of a nonconductive material such as SiO 2 , SiN x, or SiOC, and may be made of a conductive material such as Al or Cu.
  • a conductive material such as Al or Cu, for example, an electrical connection portion in the electrode pad 6 can be increased, so that an effect that electrical characteristics can be improved can be expected.
  • the semiconductor device shown in FIG. Become.
  • the embedded film 14 having a smaller expansion coefficient than the second insulating film 8 and having a lower rigidity than the UBM layer 10 is formed in the gap between the solder bump 11 and the second insulating film 8 or the electrode pad 6. It becomes an embedded structure. For this reason, it is possible to have a structure in which the stress applied to the electrode pad 6 through the UBM and the solder bump 11 can be relaxed by the buried film 14 due to the contraction of the first insulating film 7. In addition, by embedding the embedded film 14 in the third region, the reliability such as moisture resistance can be improved by eliminating the voids. Furthermore, in this modification, although not shown, it is possible to form the buried film 14 under the UBM. By doing so, it is possible to obtain a structure that can further relieve stress.
  • the first opening formed in the first insulating film 7 completely includes the second opening formed in the second insulating film 8. It was. In other words, the first insulating film 7 was not formed inside the second opening. However, as shown in FIG. 11, all of the first openings formed in the first insulating film 7 may be arranged inside the second openings formed in the second insulating film 8. Absent. In other words, the first insulating film 7 may be formed even inside the second opening.
  • the first insulating film 7 and the second insulating film 8 are laminated between the central part of the UBM and the ring-shaped part formed so as to surround the periphery. Will be placed.
  • the electrode pad 6 in the step after plating the UBM, may be formed immediately below the seed layer 9 existing in the region where the UBM is not formed.
  • the electrode pad 6 immediately below the seed layer 9 may also be etched.
  • the first insulating film 7 and the second insulating film 8 are laminated and disposed between the central portion of the UBM and the ring-shaped upper portion formed so as to surround the periphery. The Rukoto. Therefore, in the process after plating the UBM, the first insulating film 7 or the second insulating film 8 is formed immediately below the seed layer 9 existing in the region where the UBM is not formed. Therefore, when the seed layer 9 is etched, the etching of the electrode pad 6 can be suppressed, and there is an effect that a stable process can be achieved.
  • the ring-shaped portion formed so as to surround the central portion of the UBM layer 10 is formed so as to continuously surround the central portion.
  • the ring-shaped portion in the UBM layer 10 is formed so as to discontinuously surround the central portion.
  • the UBM is divided into a plurality of parts in the first region on the second insulating film 8 and outside the second opening.
  • the air between the solders before melting can be released during solder plating, and the adhesion of the solder bumps can be improved.
  • FIG. 13 shows a shape obtained by dividing the ring shape portion of the UBM into four parts
  • the stress can be reduced by increasing the number of divisions. Therefore, it is preferable to increase the number of divisions.
  • one divided UBM preferably has a width of about 20 ⁇ m and an outer arc length of about 40 ⁇ m or more.
  • each divided UBM The number of divisions can be increased so that the UBM satisfies such a condition.
  • the present modification is formed by dividing the central portion of the UBM layer 10 into a plurality of parts as compared with the fifth modification of the first embodiment.
  • the UBM is divided into a plurality of parts in the second region inside the second opening on the electrode pad 6.
  • FIG. 14 shows a shape in which the inner part of the UBM is divided into four parts.
  • the stress can be reduced by increasing the number of divisions. It is preferable to increase the number of divisions.
  • one divided UBM preferably has a width of about 20 ⁇ m and an outer arc length of about 40 ⁇ m or more.
  • each divided UBM The number of divisions can be increased so that the UBM satisfies such a condition.
  • the second insulating film 8 of the semiconductor device according to the first embodiment is inclined with respect to the surface of the electrode pad 6 at a portion of the second opening portion from the electrode pad 6 toward the surface of the second insulating film 8.
  • the angle is 90 degrees.
  • the portion from the electrode pad 6 toward the surface of the second insulating film 8 has a gentle slope, and the second insulating film 8 has a gentle stepped portion. ing.
  • the inclination angle of the step with respect to the surface of the electrode pad 6 is 45 ° or less.
  • a UBM composed of the seed layer 9 and the UBM layer 10 is continuously formed on the second insulating film 8 and the electrode pad 6 including the inclined portion.
  • the step portion of the second insulating film 8 since the step portion of the second insulating film 8 has a gentle structure, even if the UBM is formed on the step portion, a large step does not occur in the UBM. Therefore, the stress concentration on the step portion can be reduced, and the stress concentration due to the UBM can be suppressed.
  • FIG. 16 shows the stress (relative value) applied to the vicinity of the second opening in accordance with the inclination angle of the step portion (inclination angle of the step portion with respect to the surface of the electrode pad 6) on the horizontal axis. It is the graph taken on the vertical axis. In order to suppress stress concentration caused by UBM, it is particularly preferable to set the inclination angle to about 45 ° or less.
  • the present modification is different from the second embodiment in that the first insulating film 7 is formed even inside the second opening. Therefore, the UBM composed of the seed layer 9 and the UBM layer 10 is formed even on the first insulating film 7 inside the second opening.
  • the first step portion is formed from the surface of the second insulating film 8 toward the electrode pad 6 (toward the inner portion of the second opening in the first insulating film 7).
  • a second stepped portion is formed in the inner portion of the first opening in the first insulating film 7 in the direction of the electrode pad 6, and the electrode pad 6 is formed in the inner portion of the first opening in the first insulating film 7.
  • step-difference part which goes to a direction will be formed.
  • the UBM is formed over the first insulating film 7, the second insulating film 8, and the electrode pad 6 including the first step portion, the second step portion, and the third step portion.
  • the first insulating film 7 is formed of an inorganic material film made of SiN x , SiON, or SiO 2, and is preferably formed to have a thickness of about 0.5 ⁇ m to 1 ⁇ m, for example.
  • the second insulating film 8 is formed of an organic material film made of polyimide, BCB, or a fluororesin, and is preferably formed to have a thickness of about 3 ⁇ m to 10 ⁇ m, for example.
  • a soft film such as an organic insulating film, it becomes a structure that can suppress the stress in the lateral direction of the solder bump 11 formed in a later process and can also relieve the stress in the vertical direction.
  • the second step portion or the third step portion in the first insulating film 7 is the first step portion in the second insulating film 8. Even if the angle is steeper than that, if the first step portion is gentle, it is possible to suppress stress concentration applied to the vicinity of the second opening.
  • the 1st inclination angle with respect to the surface of the electrode pad 6 of a 1st step part, the 2nd inclination angle with respect to the surface of the electrode pad 6 of a 2nd step part, and the 3rd inclination with respect to the surface of the electrode pad 6 of a 3rd step part It is preferable that the average inclination angle with respect to the angle is 45 ° or less.
  • the stress concentration applied to the vicinity of the second opening can be reduced by setting the average inclination angle of the step portion to 45 ° or less. It becomes possible to suppress more.
  • the opening diameter of the second opening is formed larger than that of a modification of the second embodiment. Therefore, the UBM composed of the seed layer 9 and the UBM layer 10 is not formed on the second insulating film 8 but is formed only on the first insulating film 7 and the electrode pad 6 that are thinner than the second insulating film 8.
  • the Rukoto is not formed on the second insulating film 8 but is formed only on the first insulating film 7 and the electrode pad 6 that are thinner than the second insulating film 8.
  • the first insulating film 7 is SiN x, is formed by an inorganic material film or the like made of SiON or SiO 2, preferably formed so as for example a thickness of about 0.5 [mu] m ⁇ 1 [mu] m.
  • the second insulating film 8 is formed of an organic material film made of polyimide, BCB, or a fluororesin, and is preferably formed to have a thickness of about 3 ⁇ m to 10 ⁇ m, for example.
  • the first insulating film 7 has a plurality of stepped portions as in the third embodiment, but is sufficiently thinner than the second insulating film 8, and therefore sufficiently reduces stress concentration caused by UBM. It becomes possible.
  • the average value of the angles of the plurality of stepped portions formed in the first insulating film 7 with respect to the surface of the electrode pad 6 is 45 ° or less.
  • the semiconductor device according to the present invention can sufficiently relieve stress concentration caused by the UBM formed on the electrode pad, the characteristic variation of the transistor formed in the semiconductor device can be suppressed. This is useful for a semiconductor device including a UBM formed under a solder bump.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)

Abstract

 半導体装置は、半導体基板(1)の上に形成された電極パッド(6)と、電極パッド(6)の上に形成され、且つ、電極パッド(6)の一部が露出する第1開口部を有する第1絶縁膜(7)と、第1絶縁膜(7)の上に形成され、且つ、第1開口部における少なくとも一部が露出する第2開口部を有する第2絶縁膜(8)と、第2絶縁膜(8)及び電極パッド(6)の上に形成された第1の金属層(10)とを備えている。第1の金属層(10)は、第2絶縁膜(8)の表面における第2開口部の外側である第1領域と電極パッド(6)の表面における第2開口部の内側である第2領域とにより挟まれる第3領域により分離されている。

Description

半導体装置
 本発明は、半導体装置に関し、特に、半田バンプの下に形成されるアンダーバリアメタル(Under Barrier Metal:UBM)を備える半導体装置に関する。
 半導体装置をフリップ実装するためには、一般に、電極パッドの上にバンプを設けたバンプ電極構造を採用する。例えば、特許文献1に開示されている技術を従来技術として挙げることができる。図19を参照しながら、特許文献1に記載されている内容について説明する。
 図19に示すように、アルミパッド114の上には、アルミパッド114を露出する開口部を有するパッシベーション膜113が形成されている。この開口部には、密着金属層115aとバリア金属層115bとが順次形成され、その上に、金属メッキバンプ116が形成されている。金属メッキバンプ116の上には、半田バンプ120が形成されている。ここで、特許文献1では、図19に示すように、開口部の全面を覆い、且つ、パッシベーション膜113の上面に達するまで連続的に密着金属層115aとバリア金属層115bを形成している。また、他にも関連する文献として、特許文献2~9がある。
特開2000-100852号公報 特開平11-040624号公報 特開2004-160654号公報 特開2009-124099号公報 特開2009-064848号公報 特開2007-012826号公報 特開2006-019550号公報 特開2004-228446号公報 特開平11-243208号公報
 前記従来の技術においては、開口部の全面を覆い、且つ、パッシベーション膜の上面に達するまで連続的にUBMを形成し、その上に半田バンプを形成している。このようにすると、パッシベーション膜の開口部に形成される段差部(開口部におけるパッシベーション膜の表面からアルミパッドに向かう部分)にまでUBMが形成されることとなる。
 しかし、このようなバンプ電極構造において、段差部の段差が大きいと、段差部においてUBMの応力が大きくなり、半導体装置に形成されたトランジスタの特性が変動してしまう。
 また、最近の微細プロセスでは、電気特性の向上のために、配線が形成される層間絶縁膜に抵誘電率のlow-k材料等を用いることが多く、これらの材料は、従来よりも脆弱で且つ密着性が悪い。このため、半導体装置を組み立てる際に、UBM及びその上の半田バンプから応力を受けると、層間絶縁膜において密着力の低下等が引き起こされるおそれがある。
 本発明は、前記の問題に鑑み、その目的は、UBMに起因する応力集中を緩和し、トランジスタの特性の変動を抑制することができるパッド電極構造を備える半導体装置を得られるようにすることにある。
 前記の目的を達成するために、本発明に係る第1の半導体装置は、基板の上に形成された電極パッドと、電極パッドの上に形成され、且つ、電極パッドの一部が露出する第1開口部を有する第1絶縁膜と、第1絶縁膜の上に形成され、且つ、第1開口部における少なくとも一部が露出する第2開口部を有する第2絶縁膜と、第2絶縁膜及び電極パッドの上に形成された第1の金属層とを備え、第1の金属層は、第2絶縁膜の表面における第2開口部の外側である第1領域と電極パッドの表面における第2開口部の内側である第2領域とにより挟まれる第3領域によって分離されている。
 本発明に係る第1の半導体装置は、第1の金属層の上に半田バンプが形成されていることが好ましい。
 本発明に係る第1の半導体装置は、第3領域に、第2絶縁膜よりも膨張係数が小さく且つ第1の金属層よりも剛性が低い埋め込み膜をさらに備えていることが好ましい。
 この場合、電極パッドと前記第1の金属層との間に、第2の金属層をさらに備えていることが好ましい。
 さらにこの場合、第2の金属層は、前記第1の金属層と埋め込み膜との間にも形成されていることが好ましい。
 本発明に係る第1の半導体装置において、埋め込み膜は、アルミニウム又は銅からなることが好ましい。
 本発明に係る第1の半導体装置は、第3領域において、半田バンプは、第2絶縁膜又は電極パッドとの間に空隙を形成していてもよい。
 本発明に係る第1の半導体装置は、第2領域に形成された第1の金属層は、第1絶縁膜と接触していてもよい。
 本発明に係る第1の半導体装置は、第1領域において、第1の金属層は、複数に分割されていることが好ましい。
 本発明に係る第1の半導体装置は、第2領域において、第1の金属層は、複数に分割されていることが好ましい。
 本発明に係る第2の半導体装置は、基板の上に形成された電極パッドと、電極パッドの上に形成され、且つ、電極パッドの一部が露出する第1開口部を有する第1絶縁膜と、第1絶縁膜の上に形成され、且つ、第1開口部における少なくとも一部が露出する第2開口部を有する第2絶縁膜と、第2絶縁膜及び電極パッドの上に形成された金属層とを備え、第2絶縁膜は、第2絶縁膜の表面から電極パッドに向かう傾斜部を有する。
 本発明に係る第2の半導体装置において、傾斜部における基板の平面方向に対する傾斜角は、45°以下であることが好ましい。
 本発明に係る第2の半導体装置において、第1絶縁膜は、複数の段差を有し、金属層は、複数の段差を含む第1絶縁膜の上にも形成されることが好ましい。
 本発明に係る第2の半導体装置において、傾斜部及び複数の段差における基板の平面方向に対する傾斜角の平均値は、45°以下であることが好ましい。
 本発明に係る第3の半導体装置は、基板の上に形成された電極パッドと、電極パッドの上に形成され、且つ、電極パッドの一部が露出する第1開口部を有する第1絶縁膜と、第1絶縁膜の上に形成され、且つ、第1開口部における少なくとも一部が露出する第2開口部を有する第2絶縁膜と、第1絶縁膜及び電極パッドの上に形成された金属層とを備え、第1絶縁膜は、複数の段差を有し、金属層は、複数の段差を含む第1絶縁膜の上に形成される。
 本発明に係る第3の半導体装置において、複数の段差における基板の平面方向に対する傾斜角の平均値は、45°以下であることが好ましい。
 本発明に係る第2の半導体装置及び第3の半導体装置は、金属層の上に半田バンプが形成されていることが好ましい。
 本発明に係る第1の半導体装置、第2の半導体装置及び第3の半導体装置において、第1絶縁膜は、窒化シリコン、窒素含有酸化シリコン又は酸化シリコンからなる無機材料膜を含むことが好ましい。
 本発明に係る第1の半導体装置、第2の半導体装置及び第3の半導体装置において、第2絶縁膜は、ポリイミド、ベンゾシクロブテン又はフッ素樹脂からなる有機材料膜を含むことが好ましい。
 本発明に係る半導体装置によると、電極パッドの上に形成されるUBMに起因する応力集中を十分に緩和することが可能となる。そのため、半導体装置に形成されたトランジスタの特性変動を抑制することができ、回路動作マージンを確保でき、安定した動作を可能とする。
図1は本発明の第1の実施形態に係る半導体装置を示す断面図である。 図2は本発明の第1の実施形態に係る半導体装置を示す平面図である。 図3(a)~図3(c)は本発明の第1の実施形態に係る半導体装置の製造方法を工程順に示す断面図である。 図4(a)及び図4(b)は本発明の第1の実施形態に係る半導体装置の製造方法を工程順に示す断面図である。 図5(a)及び図5(b)は本発明の第1の実施形態に係る半導体装置の製造方法を工程順に示す断面図である。 図6(a)及び図6(b)は本発明の第1の実施形態に係る半導体装置の製造方法を工程順に示す断面図である。 図7は本発明の第1の実施形態の第1の変形例に係る半導体装置を示す断面図である。 図8は本発明の第1の実施形態の第2の変形例に係る半導体装置を示す断面図である。 図9は本発明の第1の実施形態の第2の変形例に係る半導体装置を示す断面図である。 図10は本発明の第1の実施形態の第3の変形例に係る半導体装置を示す断面図である。 図11は本発明の第1の実施形態の第4の変形例に係る半導体装置を示す断面図である。 図12は本発明の第1の実施形態の第4の変形例に係る半導体装置を示す平面図である。 図13は本発明の第1の実施形態の第5の変形例に係る半導体装置を示す平面図である。 図14は本発明の第1の実施形態の第6の変形例に係る半導体装置を示す平面図である。 図15は本発明の第2の実施形態に係る半導体装置を示す断面図である。 図16は本発明の第2の実施形態に係る半導体装置において、第2絶縁膜のテーパー角度と第2開口部に加わる応力との関係を示すグラフである。 図17は本発明の第2の実施形態の一変形例に係る半導体装置を示す断面図である。 図18は本発明の第3の実施形態に係る半導体装置を示す断面図である。 図19は従来の半導体装置を示す断面図である。
 本発明の半導体装置の実施形態について図面を参照しながら説明する。また、以下に示す各図、種々の構成要素の形状、材料及び寸法等はいずれも望ましい例を挙げるものであり、示した内容には限定されない。発明の趣旨を逸脱しない範囲であれば、記載内容に限定されることなく適宜変更可能である。また、他の実施形態および変形例に記載の内容を矛盾の無い範囲で適宜組み合わせることも可能である。
 (第1の実施形態)
 本発明の第1の実施形態に係る半導体装置ついて図1及び図2を用いて説明する。なお、図2は、半田バンプ11を省略している。
 図1に示すように、トランジスタ等の回路素子2を有する半導体基板1の上には、複数の配線からなる第1配線層3が形成され、その上には、複数層の配線からなる第2配線層4が形成されている。第2配線層4の上には最上層の配線を露出するように第3絶縁膜5が形成され、該露出部分の上には電極パッド6が最上層の配線と接続されるように形成されている。第3絶縁膜5を含む電極パッド6の上には、電極パッド6の一部が露出する第1開口部を有する第1絶縁膜7が形成されている。第1絶縁膜7の上には、第1開口部の少なくとも一部を含む、すなわち、第1開口部の少なくとも一部を露出する第2開口部を有する第2絶縁膜8が形成されている。第2絶縁膜8及び電極パッド6の上には、アンダーバリアメタル(UBM)の一部であり、第2の金属層であるシード層9及び第1の金属層であるUBM層10が形成されている。UBM層10の上には、半田バンプ11が形成されている。
 ここで、シード層9及びUBM層10からなるUBMは、第2絶縁膜8の表面における少なくとも第2開口部よりも外側である第1領域と、電極パッド6の表面における第2開口部よりも内側で且つ第2の絶縁膜8とは接しない第2領域に形成され、第1領域と第2領域とで挟まれる第3領域により分離されている。言い換えれば、第2絶縁膜8の第2開口部に形成される段差部(第2開口部における、第2絶縁膜8の表面から電極パッド6に向かう部分)には、UBMが形成されていない。
 次に、段差部の近傍におけるUBMの構造について図2を参照しながら説明する。
 図2に示すように、第2絶縁膜8の第2開口部の近傍に形成されるUBM層10は、少なくとも第2開口部の縁部13よりも外側である第1領域と、電極パッド6の表面における第2開口部の縁部13よりも内側で第2の絶縁膜8とは接しない第2領域に形成されている。一方、第1領域と第2領域とにより挟まれる第3領域においては、UBM層10が形成されていない。このように、第2絶縁膜8の第2開口部に形成される段差部には、UBMが形成されていない。
 本実施形態に係る半導体装置によると、第2絶縁膜8の段差部にUBMを形成しないことにより、UBMに段差部が無い構造(応力緩和構造)とすることができ、第2絶縁膜8の段差部において、UBMに起因する応力集中を緩和することができる効果がある。
 従来は、第3領域においてもUBMを形成していた。言い換えれば、第2開口部の全てを含むようにして、段差部を被覆するようにUBMを形成していた。しかし、従来の構造では、第2絶縁膜8の段差部にUBMからの応力が集中することになる。一方、本実施形態に係る半導体装置によると、第2絶縁膜8の段差部にUBMを形成しないので、UBMに起因する応力が段差部に集中するのを抑制することが可能となる。
 なお、第3領域の幅は、5μm~10μm程度であることが好ましい。言い換えれば、UBM層10が形成されていない部分の幅が5μm~10μm程度であることが好ましい。さらに言い換えれば、内側のUBM層10と外側のUBM層10との間の距離が5μm~10μm程度であることが好ましい。
 また、UBMは、アルミニウム(Al)等からなる電極パッド6及び第2の絶縁膜8と半田バンプ11との密着性を確保するために形成される。
 また、UBMは、中央部と中央部を囲むリング部とにより構成されることとなるが、半田バンプ11によって、両者が電気的に接続されていることとなる。
 また、本実施形態では、段差部全てにUBMがない構造としている。しかし、部分的には第2絶縁膜8における段差部又は第3領域に、UBMが形成されていても構わない。段差部における応力集中を緩和できる程度に、段差部にUBMが形成されていれば構わない。
 また、本実施形態では、パッドの開口部の形状を円形としているが、四角形、六角形及び八角形等の多角形形状としても構わない。
 次に、本発明の第1の実施形態に係る半導体装置の製造方法ついて図3~図6を参照しながら説明する。なお、図3及び図4を用いて、UBMを形成するまでの製造方法を説明し、図5及び図6を用いて、UBMの上に半田を形成する方法について説明する。なお、図5及び図6においては、半田めっきを行う方法について説明しているが、半田印刷法等の他の方法を用いても構わない。
 まず、図3(a)に示すように、半導体基板1にトランジスタ等を構成する回路素子2を形成する。次に、配線層のうち最下層に位置し且つ複数の配線からなる第1配線層3、及びその上に位置する複数の第2配線層4を有する層間絶縁膜を形成する。なお、この層間絶縁膜は、複数の絶縁膜から構成されている。次に、層間絶縁膜の上に第3絶縁膜5を形成し、第3絶縁膜5内にAl等からなる電極パッド6を形成する。次に、電極パッド6及び第3絶縁膜5の上に、第1絶縁膜7を形成し、電極パッド6の一部が露出する第1開口部を形成する。次に、第1絶縁膜7の上に第2絶縁膜8を形成し、第1開口部の少なくとも一部を含む第2開口部を形成する。
 ここで、第1絶縁膜7は、窒化シリコン(SiN)、窒素含有酸化シリコン(SiON)又は酸化シリコン(SiO)からなる無機材料膜等により形成され、例えば0.5μm~1μm程度の厚さとなるように形成することが好ましい。また、第2絶縁膜8は、ポリイミド、ベンゾシクロブテン(BCB)又はフッ素樹脂からなる有機材料膜等により形成され、例えば3μm~10μm程度の厚さとなるように形成することが好ましい。有機絶縁膜のように窒化シリコン等の無機絶縁膜よりも柔らかい膜を使用することにより、後の工程において形成される半田バンプの横方向の応力を抑制すると共に、縦方向の応力も緩和できる構造となる。また、第2開口部の開口径は、第1開口部の開口径よりも小さいことが好ましい。第2開口部が形成される第2絶縁膜8の上には、UBMを介して半田バンプが形成されることとなる。その際の応力緩和の効果を鑑みると、第2開口部の開口径は、第1開口部の開口径よりも小さいことが好ましく、例えば、40μm~80μmが好ましく、さらには60μm程度であることが好ましい。第2領域は第2の開口部の開口径よりも小さく、その後は、30μm~50μm程度であることが好ましい。また、第1領域に存在するUBMの幅は、20μm~30μm程度であることが好ましい。
 次に、図3(b)に示すように、第2開口部を含む第2絶縁膜8の上の全面に、シード層9を形成する。シード層9は、例えばチタン(Ti)からなり、スパッタ法等により100nm~300nm程度堆積する。シード層9はその上にさらに銅(Cu)が300nm程度堆積された積層構造を有していてもよい。このように銅を形成することにより、さらに低抵抗化することができる。その後、UBMを形成する領域がパターニングされたレジスト膜12を形成する。
 次に、図3(c)に示すように、電解めっき法を用いることによって、例えばニッケル(Ni)等によりシード層9の上にUBM層10を形成する。なお、UBM層10の最上面には金(Au)等がめっきされる。UBM層10の上には半田バンプを形成するが、半田とNiとが接触すると金属の反応が起こる場合があるため、このようにUBM層10の最上面に、安定した金属である金をめっきすることによって安定した半田バンプを形成することができる。
 次に、図4(a)に示すように、レジスト膜12を除去する。
 次に、半田バンプを形成するが、ここでは、半田ボールの搭載又は半田印刷法によりUBMの上に半田バンプを形成する方法について説明する。図4(b)に示すように、形成されたUBM層10をマスクとして用い、UBM層10が形成されていない部分に存在するシード層9を除去する。その後、半田ボールの搭載又は半田印刷法によりUBMの上に半田バンプを形成する(図示せず)。このようにして、本実施形態に係る半導体装置を形成することができる。
 また、半田めっき法によって半田バンプを形成する方法について、図5及び図6を参照しながら説明する。
 図4(a)のような状態の半導体装置の上に、図5(a)に示すように、レジスト膜12を形成する。ここで、UBM層10が形成されている部分にはレジストが形成されないようにパターニングされたレジスト膜12を用意する。又は、図3(b)において形成するレジスト膜12の厚さを厚くすることにより、図5(a)のようなレジスト膜12を用意しても構わない。
 次に、図5(b)に示すように、めっき法を用いて、UBM層10の上に半田めっき膜11Aを形成する。レジスト膜12は半田めっき膜11Aの膜厚の1.2倍~1.4倍程度にすることが好ましく、例えば半田めっき膜11Aの膜厚が20μm程度の場合にはレジスト膜12の膜厚は25μm程度とすることが好ましい。
 次に、図6(a)に示すように、レジスト膜12を除去する。その後、形成されているUBM層10をマスクとして使用して、UBM層10が形成されていない部分に存在するシード層9を除去する。
 次に、図6(b)に示すように、リフローを行うことにより、ボール形状の半田バンプ11がUBMの上に形成されることとなる。ここで、UBMの厚さは5μm~10μm程度となり、半田バンプ11を上から見た径は、80μm~100μm程度となる。
 (第1の実施形態の第1の変形例)
 本発明の第1の実施形態の第1の変形例に係る半導体装置ついて図7を参照しながら説明する。
 第1の実施形態においては、図1に示すように、半田バンプ11が第3領域にも埋め込まれる構造を説明した。しかしながら、本変形例においては、図7に示すように、半田バンプ11が第3領域において埋め込まれない構造としても構わない。言い換えれば、半田バンプ11と第2絶縁膜8又は電極パッド6との間に空隙を形成していても構わない。
 本変形例によると、半田バンプ11と第2絶縁膜8又は電極パッド6との間に空隙を形成する構造とすることによって、より応力を緩和する構造とすることができる効果がある。
 (第1の実施形態の第2の変形例)
 本発明の第1の実施形態の第2の変形例に係る半導体装置について図8及び図9を参照しながら説明する。
 第1の実施形態においては、図1に示すように、半田バンプ11が第3領域にも埋め込まれる構造を説明した。しかしながら、本変形例においては、図8及び図9に示すように、半田バンプ11が第3領域において埋め込まれない構造となっており、さらに、この第3領域において第2絶縁膜8よりも膨張係数が小さく且つUBM層10よりも剛性が低い材料からなる埋め込み膜14を埋め込む構造としている。剛性を示すパラメータは、例えば、ヤング率等である。埋め込み膜14は、例えばSiO、SiN又は炭素含有酸化シリコン(SiOC)等の非導電性材料からなってもよく、例えばAl又はCu等の導電性材料からなってもよい。埋め込み膜14を、例えばAl又はCu等の導電性材料とすることにより、電極パッド6における電気接続部を増やすことができるため電気特性を改善できる。
 本変形例では、UBM層10が形成された後に、埋め込み膜14が形成された構造としている。
 半田バンプ11を形成する方法には、例えば半田ボールの搭載、半田印刷法又は半田めっき法がある。
 まず、半田ボールの搭載又は半田印刷法の場合について図8を参照しながら説明する。これらの方法の場合には、第1の実施形態の図3(a)~図4(b)を用いて説明した方法と同様の製造方法により、UBM層10を形成した後に、図8に示すように、埋め込み膜14を第3領域に形成する。埋め込み膜14を形成する方法としては、例えば、埋め込み膜をチップの全面に形成し、パターンニングにより第3領域に埋め込み膜14を残す方法によって形成してもよい。また、埋め込み膜14をチップの全面に形成した後に、チップの全面に対してエッチバック等を行うことにより、第3領域に埋め込み膜14を残す方法等のようにパターンニング工程を行うことなく簡易に構成することもできる。その後、半田ボールの搭載又は半田印刷法により半田バンプ11を形成することによって、図8に示す半導体装置となる。
 次に、半田めっき法の場合について図9を参照しながら説明する。
 半田めっき法の場合には、第1の実施形態と同様の製造方法によりUBM層10を形成する。但し、図4(b)とは異なりシード層9を除去しない状態において、図9に示すように第3領域に埋め込み膜14を形成する。埋め込み膜14を形成する方法としては、例えば、埋め込み膜をチップの全面に形成し、パターンニングにより第3領域に埋め込み膜14を残す方法によって形成してもよい。また、埋め込み膜14をチップの全面に形成した後に、チップの全面に対してエッチバック等を行うことにより、第3領域に埋め込み膜14を残す方法等のようにパターンニング工程を行うことなく簡易に構成することもできる。このように埋め込み膜14を形成した後に、第1の実施形態において図5(a)~図6(b)を用いて説明した方法と同様に、レジストパターンにより半田めっきを行い半田バンプ11を形成することにより、図9に示す半導体装置となる。
 本変形例によると、半田バンプ11と第2絶縁膜8又は電極パッド6との間の空隙に、第2絶縁膜8よりも膨張係数が小さく、UBM層10よりも剛性が低い埋め込み膜14を埋め込む構造となる。このため、第1絶縁膜7の収縮により、UBM及び半田バンプ11を通じて電極パッド6に掛かる応力を埋め込み膜14によって緩和できる構造とすることが可能となる。また、埋め込み膜14を第3領域に埋め込むことにより、空隙を無くすことによって、例えば耐湿性等の信頼性を向上できる。
 また、本変形例によると、UBM層同士の間の第3領域も全面的に導電状態とすることができて、電気接続性を向上させることができる。
 (第1の実施形態の第3の変形例)
 本発明の第1の実施形態の第3の変形例に係る半導体装置について図10を参照しながら説明する。
 本変形例では、第3領域に埋め込み膜14が形成された後に、UBM層10が形成される構造としている。すなわち、図3(a)に示すようにシード層9を形成する前に、例えば、埋め込み膜14をチップ全面に形成し、パターンニングによって、第2絶縁膜8同士の間の第2開口部に埋め込み膜14を残す方法を用いている。また、埋め込み膜14をチップ全面に形成した後に、チップ全面に対してエッチバック等を行うことにより、第2絶縁膜8の段差部に埋め込み膜14を残す方法等のようにパターンニング工程を行うことなく簡易に構成することもできる。埋め込み膜14は、例えばSiO、SiN又はSiOC等の非導電性材料からなってもよく、例えばAl又はCu等の導電性材料からなってもよい。埋め込み膜14を、例えばAl又はCu等の導電性材料とすることにより、電極パッド6における電気接続部を増やすことができるため電気特性を改善できるという効果が期待できる。
 埋め込み膜14を形成した後に、シード層9及びUBM層10を形成し、第1の実施形態の第2の変形例と同様の方法を用いて半田バンプ11を形成すると図10に示す半導体装置となる。
 本変形例によると、半田バンプ11と第2絶縁膜8又は電極パッド6との間の空隙に、第2絶縁膜8よりも膨張係数が小さく、UBM層10よりも剛性が低い埋め込み膜14を埋め込む構造となる。このため、第1絶縁膜7の収縮により、UBM及び半田バンプ11を通じて電極パッド6に掛かる応力を埋め込み膜14によって緩和できる構造とすることが可能となる。また、埋め込み膜14を第3領域に埋め込むことにより、空隙を無くすことによって、例えば耐湿性等の信頼性を向上できる。さらに、本変形例では、図示はしないが、UBMの下に埋め込み膜14を形成することが可能であり、このようにすることにより、さらに応力を緩和できる構造とすることが可能となる。
 (第1の実施形態の第4の変形例)
 本発明の第1の実施形態の第4の変形例に係る半導体装置ついて図11及び図12を参照しながら説明する。なお、図12は半田バンプ11を省略している。
 第1の実施形態においては、図1及び図2に示すように、第1絶縁膜7に形成される第1開口部に、第2絶縁膜8に形成される第2開口部が完全に含まれていた。言い換えれば、第2開口部の内側には第1絶縁膜7は形成されていなかった。しかし、図11に示すように、第1絶縁膜7に形成される第1開口部の全てが、第2絶縁膜8に形成される第2開口部の内側に配置されるようにしても構わない。言い換えれば、第2開口部の内側にまで第1絶縁膜7が形成されるようにしても構わない。
 上記構成とすると、図12に示すように、UBMの中央部とその周囲を取り囲むように形成されるリング形状部との間に、第1絶縁膜7と第2絶縁膜8とが積層されて配置されることとなる。
 第1の実施形態においては、UBMをめっきした後の工程において、UBMが形成されていない領域に存在するシード層9の直下に電極パッド6が形成されていることがある。このシード層9を除去する際に、シード層9の直下の電極パッド6もエッチングされてしまう可能性がある。それに対して、本変形例においては、UBMの中央部とその周囲を取り囲むように形成されるリング形上部との間に、第1絶縁膜7と第2絶縁膜8とが積層されて配置されることとなる。そのため、UBMをめっきした後の工程において、UBMが形成されていない領域に存在するシード層9の直下には、第1絶縁膜7又は第2絶縁膜8が形成されることとなる。そのため、シード層9をエッチングする際に、電極パッド6のエッチングを抑制することができ、安定したプロセスとすることができる効果がある。
 (第1の実施形態の第5の変形例)
 本発明の第1の実施形態の第5の変形例に係る半導体装置ついて図13を参照しながら説明する。なお、図13は半田バンプ11を省略している。
 第1の実施形態においては、図2に示すように、UBM層10の中央部の周囲を取り囲むように形成されるリング形状部は、中央部を連続的に取り囲むように形成されていた。しかし、本変形例に係る半導体装置においては、図13に示すように、UBM層10におけるリング形状部は、中央部を不連続に取り囲むように形成されている。言い換えれば、第2絶縁膜8の上の、第2開口部の外側である第1領域において、UBMは、複数に分割されて形成されている。このように、UBMにおけるリング形状部を複数に分割することによって、UBMによる応力をさらに緩和することができる効果がある。
 また、少なくとも1箇所のUBMにおけるリング形状に不連続部分があれば、半田めっきを行う際に、溶融前の半田間の空気を逃がすことができ、半田バンプの密着性を向上させることができる。
 なお、図13においては、UBMにおけるリング形状部を4分割した形状を示しているが、リング形状部の径の大きさが大きいときは分割数を多くすることにより、応力を低減することができるため、分割数を多くすることが好ましい。具体的には、リング形状部のうち、分割された1つのUBMは幅が20μm程度、外側の円弧の長さが40μm程度以上が好ましく、リング形状部の径が大きいときには、分割されたそれぞれのUBMがこのような条件を満たすように分割数を増やすことができる。
 (第1の実施形態の第6の変形例)
 本発明の第1の実施形態の第6の変形例に係る半導体装置ついて図14を参照しながら説明する。なお、図14は半田バンプ11を省略している。
 図14に示すように、本変形例は、第1の実施形態の第5の変形例と比較して、UBM層10の中央部がさらに複数に分割されて形成されている。言い換えれば、電極パッド6の上の第2開口部の内側である第2領域において、UBMは、複数に分割されて形成されている。このように、UBMにおける内側部分を複数に分割することによって、UBMによる応力をさらに緩和することができる効果がある。
 なお、図14においては、UBMにおける内側部を4分割した形状を示しているが、リング形状部の径の大きさが大きいときは分割数を多くすることにより、応力を低減することができるため、分割数を多くすることが好ましい。具体的には、リング形状部のうち、分割された1つのUBMは幅が20μm程度、外側の円弧の長さが40μm程度以上が好ましく、リング形状部の径が大きいときには、分割されたそれぞれのUBMがこのような条件を満たすように分割数を増やすことができる。
 (第2の実施形態)
 本発明の第2の実施形態について図15及び図16を参照しながら説明する。
 図15に示すように、本実施形態では、第1の実施形態と比較して、第2絶縁膜8の段差部に形成されるUBMに違いがある。具体的には、第1の実施形態に係る半導体装置の第2絶縁膜8は、第2開口部における、電極パッド6から第2絶縁膜8の表面に向かう部分の電極パッド6の表面に対する傾斜角が90度である。一方、本実施形態では、図15に示すように、電極パッド6から第2絶縁膜8の表面に向かう部分がゆるやかな傾斜となっており、第2絶縁膜8はゆるやかな段差部を有している。電極パッド6の表面に対する段差部の傾斜角が45°以下となっている。また、シード層9及びUBM層10からなるUBMが、この傾斜部を含む第2絶縁膜8の上及び電極パッド6の上に、連続的に形成されている。
 本実施形態に係る半導体装置によると、第2絶縁膜8の段差部がゆるやかな構造となっているために、UBMが段差部に形成されたとしてもUBMに大きな段差が生じることが無くなる。そのため、段差部への応力集中を低減することができ、UBMに起因する応力集中を抑制することができる効果がある。
 図16は、段差部の傾斜角(電極パッド6の表面に対する段差部の傾斜角)を横軸に取り、それぞれの傾斜角に応じた、第2開口部の近傍に加わる応力(相対値)を縦軸に取ったグラフである。UBMに起因する応力集中を抑制するためにも、特に傾斜角を約45°以下とすることが好ましい。
 (第2の実施形態の一変形例)
 本発明の第2の実施形態の一変形例について図17を参照しながら説明する。
 図17に示すように、本変形例では、第2の実施形態と比較して、第1絶縁膜7が、第2開口部の内側にまで形成されている点が異なる。そのため、シード層9及びUBM層10からなるUBMが、第2開口部の内側の第1絶縁膜7の上にまで形成されている。このような形態とすることにより、第2絶縁膜8の表面から電極パッド6に向かって(第1絶縁膜7における第2開口部の内側部分に向かって)、第1段差部が形成されることに加えて、第1絶縁膜7における第2開口部の内側部分に電極パッド6方向に向かう第2段差部が形成され、第1絶縁膜7における第1開口部の内側部分に電極パッド6方向に向かう第3段差部が形成されることとなる。また、第1段差部、第2段差部及び第3段差部を含む第1絶縁膜7、第2絶縁膜8及び電極パッド6の上の全体にUBMが形成されることとなる。
 ここで、第1絶縁膜7はSiN、SiON又はSiOからなる無機材料膜等により形成され、例えば0.5μm~1μm程度の厚さとなるように形成されることが好ましい。また、第2絶縁膜8は、ポリイミド、BCB又はフッ素樹脂からなる有機材料膜等により形成され、例えば3μm~10μm程度の厚さとなるように形成されることが好ましい。有機絶縁膜のような柔らかい膜を使用することにより、後の工程において形成される半田バンプ11の横方向の応力を抑制すると共に、縦方向の応力も緩和できる構造となる。
 本変形例においては、第1絶縁膜7が第2絶縁膜8よりも薄いために、第1絶縁膜7における第2段差部又は第3段差部が、第2絶縁膜8における第1段差部よりも急な角度であったとしても、第1段差部がゆるやかであるならば、第2開口部の近傍に加わる応力集中を抑制することが可能となる。
 なお、第1段差部の電極パッド6の表面に対する第1傾斜角と、第2段差部の電極パッド6の表面に対する第2傾斜角と、第3段差部の電極パッド6の表面に対する第3傾斜角との平均傾斜角が45°以下であることが好ましい。このように、第2開口部の近傍において複数の段差部を有する場合においても、段差部の傾斜角の平均傾斜角を45°以下とすることにより、第2開口部の近傍に加わる応力集中をより抑制することが可能となる。
 (第3の実施形態)
 本発明の第3の実施形態について図18を参照しながら説明する。
 図18に示すように、本実施形態では、第2の実施形態の一変形例と比較して、第2開口部の開口径が大きく形成されている。そのため、シード層9及びUBM層10からなるUBMは、第2絶縁膜8の上には形成されず、第2絶縁膜8よりも薄い第1絶縁膜7及び電極パッド6の上にのみ形成されることとなる。
 ここで、第1絶縁膜7はSiN、SiON又はSiOからなる無機材料膜等により形成され、例えば0.5μm~1μm程度の厚さとなるように形成されることが好ましい。また、第2絶縁膜8は、ポリイミド、BCB又はフッ素樹脂からなる有機材料膜等により形成され、例えば3μm~10μm程度の厚さとなるように形成されることが好ましい。有機絶縁膜のような柔らかい膜を使用することにより、後の工程において形成される半田バンプの横方向の応力を抑制すると共に、縦方向の応力も緩和できる構造となる。
 第1絶縁膜7は、第3の実施形態と同様に複数の段差部を有しているが、第2絶縁膜8よりも十分に薄いために、UBMに起因する応力集中を十分に緩和することが可能となる。
 また、本実施形態においては、第1絶縁膜7に形成される複数の段差部の電極パッド6の表面に対する角度の平均値を45°以下とすることが好ましい。
 本発明に係る半導体装置は、電極パッドの上に形成されるUBMに起因する応力集中を十分に緩和することができるため、半導体装置に形成されたトランジスタの特性変動を抑制することができ、特に、半田バンプの下に形成されるUBMを備える半導体装置等に有用である。
1 半導体基板
2 回路素子
3 第1配線層
4 第2配線層
5 第3絶縁膜
6 電極パッド
7 第1絶縁膜
8 第2絶縁膜
9 シード層(アンダーバリアメタルの一部)(第2の金属層)
10 アンダーバリアメタル(UBM)層(第1の金属層)
11A 半田めっき膜
11 半田バンプ
12 レジスト膜
13 第2開口部の縁部
14 埋め込み膜

Claims (19)

  1.  基板の上に形成された電極パッドと、
     前記電極パッドの上に形成され、且つ、前記電極パッドの一部が露出する第1開口部を有する第1絶縁膜と、
     前記第1絶縁膜の上に形成され、且つ、前記第1開口部における少なくとも一部が露出する第2開口部を有する第2絶縁膜と、
     前記第2絶縁膜及び電極パッドの上に形成された第1の金属層とを備え、
     前記第1の金属層は、前記第2絶縁膜の表面における前記第2開口部の外側である第1領域と前記電極パッドの表面における前記第2開口部の内側である第2領域とにより挟まれる第3領域によって分離されている半導体装置。
  2.  請求項1において、
     前記第1の金属層の上に半田バンプが形成されている半導体装置。
  3.  請求項1又は2において、
     前記第3領域に、前記第2絶縁膜よりも膨張係数が小さく且つ前記第1の金属層よりも剛性が低い埋め込み膜をさらに備えている半導体装置。
  4.  請求項3において、
     前記電極パッドと前記第1の金属層との間に、第2の金属層をさらに備えている半導体装置。
  5.  請求項4において、
     前記第2の金属層は、前記第1の金属層と前記埋め込み膜との間にも形成されている半導体装置。
  6.  請求項3~5のいずれか1項において、
     前記埋め込み膜は、アルミニウム又は銅からなる半導体装置。
  7.  請求項2において、
     前記第3領域において、前記半田バンプは、前記第2絶縁膜又は電極パッドとの間に空隙を形成する半導体装置。
  8.  請求項1~7のいずれか1項において、
     前記第2領域に形成された前記第1の金属層は、前記第1絶縁膜と接触している半導体装置。
  9.  請求項1~8のいずれか1項において、
     前記第1領域において、前記第1の金属層は、複数に分割されている半導体装置。
  10.  請求項1~9のいずれか1項において、
     前記第2領域において、前記第1の金属層は、複数に分割されている半導体装置。
  11.  基板の上に形成された電極パッドと、
     前記電極パッドの上に形成され、且つ、前記電極パッドの一部が露出する第1開口部を有する第1絶縁膜と、
     前記第1絶縁膜の上に形成され、且つ、前記第1開口部における少なくとも一部が露出する第2開口部を有する第2絶縁膜と、
     前記第2絶縁膜及び電極パッドの上に形成された金属層とを備え、
     前記第2絶縁膜は、前記第2絶縁膜の表面から前記電極パッドに向かう傾斜部を有する半導体装置。
  12.  請求項11において、
     前記傾斜部における前記基板の平面方向に対する傾斜角は、45°以下である半導体装置。
  13.  請求項11又は12において、
     前記第1絶縁膜は、複数の段差を有し、
     前記金属層は、前記複数の段差を含む前記第1絶縁膜の上にも形成される半導体装置。
  14.  請求項13において、
     前記傾斜部及び複数の段差における前記基板の平面方向に対する傾斜角の平均値は、45°以下である半導体装置。
  15.  基板の上に形成された電極パッドと、
     前記電極パッドの上に形成され、且つ、前記電極パッドの一部が露出する第1開口部を有する第1絶縁膜と、
     前記第1絶縁膜の上に形成され、且つ、前記第1開口部における少なくとも一部が露出する第2開口部を有する第2絶縁膜と、
     前記第1絶縁膜及び電極パッドの上に形成された金属層とを備え、
     前記第1絶縁膜は、複数の段差を有し、
     前記金属層は、前記複数の段差を含む前記第1絶縁膜の上に形成される半導体装置。
  16.  請求項15において、
     前記複数の段差における前記基板の平面方向に対する傾斜角の平均値は、45°以下である半導体装置。
  17.  請求項11~16のいずれか1項において、
     前記金属層の上に半田バンプが形成されている半導体装置。
  18.  請求項1~17のいずれか1項において、
     前記第1絶縁膜は、窒化シリコン、窒素含有酸化シリコン又は酸化シリコンからなる無機材料膜を含む半導体装置。
  19.  請求項1~18のいずれか1項において、
     前記第2絶縁膜は、ポリイミド、ベンゾシクロブテン又はフッ素樹脂からなる有機材料膜を含む半導体装置。
PCT/JP2010/004262 2009-11-12 2010-06-28 半導体装置 WO2011058680A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009-259240 2009-11-12
JP2009259240A JP2013030498A (ja) 2009-11-12 2009-11-12 半導体装置

Publications (1)

Publication Number Publication Date
WO2011058680A1 true WO2011058680A1 (ja) 2011-05-19

Family

ID=43991355

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/004262 WO2011058680A1 (ja) 2009-11-12 2010-06-28 半導体装置

Country Status (2)

Country Link
JP (1) JP2013030498A (ja)
WO (1) WO2011058680A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103247587A (zh) * 2012-02-09 2013-08-14 台湾积体电路制造股份有限公司 互连止裂器结构及方法
US10388620B2 (en) * 2015-12-31 2019-08-20 Taiwan Semiconductor Manufacturing Company, Ltd. Connector structure and method of forming same
US10453815B2 (en) 2012-04-20 2019-10-22 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for solder connections
DE102018105166B4 (de) 2017-11-15 2024-01-18 Taiwan Semiconductor Manufacturing Co., Ltd. Zwei vorrichtungen zu einem halbleiter-package und verfahren zur herstellung eines halbleiter-package

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014154844A (ja) * 2013-02-13 2014-08-25 Toshiba Corp 半導体装置
US11276632B2 (en) 2018-12-24 2022-03-15 Nepes Co., Ltd. Semiconductor package
KR102240409B1 (ko) * 2018-12-24 2021-04-15 주식회사 네패스 반도체 패키지 및 그 제조 방법
CN111613596B (zh) * 2019-02-25 2022-01-14 中芯国际集成电路制造(上海)有限公司 封装结构及其形成方法
KR20210103743A (ko) 2020-02-14 2021-08-24 삼성전자주식회사 반도체 패키지 및 그의 제조 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000299343A (ja) * 1999-04-15 2000-10-24 Hitachi Ltd 半導体装置
JP2004221524A (ja) * 2003-01-10 2004-08-05 Samsung Electronics Co Ltd 半田バンプ構造及びその製造方法
JP2008311530A (ja) * 2007-06-15 2008-12-25 Rohm Co Ltd 半導体装置
JP2009200067A (ja) * 2008-02-19 2009-09-03 Panasonic Corp 半導体チップおよび半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000299343A (ja) * 1999-04-15 2000-10-24 Hitachi Ltd 半導体装置
JP2004221524A (ja) * 2003-01-10 2004-08-05 Samsung Electronics Co Ltd 半田バンプ構造及びその製造方法
JP2008311530A (ja) * 2007-06-15 2008-12-25 Rohm Co Ltd 半導体装置
JP2009200067A (ja) * 2008-02-19 2009-09-03 Panasonic Corp 半導体チップおよび半導体装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103247587A (zh) * 2012-02-09 2013-08-14 台湾积体电路制造股份有限公司 互连止裂器结构及方法
US10340226B2 (en) 2012-02-09 2019-07-02 Taiwan Semiconductor Manufacturing Company, Ltd. Interconnect crack arrestor structure and methods
US11257767B2 (en) 2012-02-09 2022-02-22 Taiwan Semiconductor Manufacturing Company, Ltd. Interconnect crack arrestor structure and methods
US10453815B2 (en) 2012-04-20 2019-10-22 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for solder connections
US10388620B2 (en) * 2015-12-31 2019-08-20 Taiwan Semiconductor Manufacturing Company, Ltd. Connector structure and method of forming same
CN110379717A (zh) * 2015-12-31 2019-10-25 台湾积体电路制造股份有限公司 连接件结构及其形成方法
US10861811B2 (en) 2015-12-31 2020-12-08 Taiwan Semiconductor Manufacturing Company Ltd. Connector structure and method of forming same
CN110379717B (zh) * 2015-12-31 2021-06-15 台湾积体电路制造股份有限公司 连接件结构及其形成方法
US11824026B2 (en) 2015-12-31 2023-11-21 Taiwan Semiconductor Manufacturing Company Ltd. Connector structure and method of forming same
DE102018105166B4 (de) 2017-11-15 2024-01-18 Taiwan Semiconductor Manufacturing Co., Ltd. Zwei vorrichtungen zu einem halbleiter-package und verfahren zur herstellung eines halbleiter-package

Also Published As

Publication number Publication date
JP2013030498A (ja) 2013-02-07

Similar Documents

Publication Publication Date Title
WO2011058680A1 (ja) 半導体装置
JP4611943B2 (ja) 半導体装置
KR100687274B1 (ko) 반도체장치
US7977789B2 (en) Bump with multiple vias for semiconductor package and fabrication method thereof, and semiconductor package utilizing the same
US8097941B2 (en) Semiconductor device having projecting electrode formed by electrolytic plating, and manufacturing method thereof
US7816790B2 (en) Semiconductor device having low dielectric insulating film and manufacturing method of the same
JP5387407B2 (ja) 半導体装置
US9607957B2 (en) Semiconductor device
JP2011134942A (ja) 半導体装置及びその製造方法
US20070170566A1 (en) Semiconductor Device and Method of Manufacturing the Same, Circuit Board, and Electronic Instrument
JP2010016224A (ja) 半導体装置および半導体装置の製造方法
JP2006303036A (ja) 半導体装置
JP5280650B2 (ja) 半導体装置
JP4747508B2 (ja) 半導体装置
JP5924466B2 (ja) 半導体装置及び半導体装置の製造方法
JP3915670B2 (ja) 半導体装置およびその製造方法
JP4049127B2 (ja) 半導体装置の製造方法
JP4352263B2 (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
JP2020047775A (ja) 半導体装置の製造方法および半導体装置
JP4156205B2 (ja) 半導体パッケージおよび半導体パッケージの製造方法
JP4536757B2 (ja) 半導体パッケージおよび半導体パッケージの製造方法
JP5432543B2 (ja) 半導体装置の製造方法
JP2007258354A (ja) 半導体装置の製造方法
JP2011034988A (ja) 半導体装置
JP2011119460A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10829648

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10829648

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP