WO2010123143A1 - 送信装置、送信方法及び送信装置の制御プログラム - Google Patents

送信装置、送信方法及び送信装置の制御プログラム Download PDF

Info

Publication number
WO2010123143A1
WO2010123143A1 PCT/JP2010/057521 JP2010057521W WO2010123143A1 WO 2010123143 A1 WO2010123143 A1 WO 2010123143A1 JP 2010057521 W JP2010057521 W JP 2010057521W WO 2010123143 A1 WO2010123143 A1 WO 2010123143A1
Authority
WO
WIPO (PCT)
Prior art keywords
data
transmission
unit
receiving
optical
Prior art date
Application number
PCT/JP2010/057521
Other languages
English (en)
French (fr)
Inventor
柳町成行
Original Assignee
日本電気株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気株式会社 filed Critical 日本電気株式会社
Priority to JP2011510396A priority Critical patent/JPWO2010123143A1/ja
Priority to US13/263,862 priority patent/US20120030380A1/en
Publication of WO2010123143A1 publication Critical patent/WO2010123143A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Definitions

  • the present invention relates to a transmission apparatus, a reception apparatus, a communication system, a transmission method, a reception method, a computer-readable recording medium that records a control program for the transmission apparatus, and a computer-readable medium that records a control program for the reception apparatus.
  • the present invention relates to a recording medium.
  • a blade server in which one or more CPU (Central Processing Unit) cards are mounted in a casing and the CPUs cooperate to perform processing.
  • Cooperation processing between CPU cards in the same housing is performed via a switch card mounted in the same housing using an internal interface of the CPU.
  • Communication for cooperation processing between CPU cards is performed via the backplane of the housing.
  • the communication distance for cooperation processing between CPU cards is about 1 m.
  • the CPU cooperation processing between the cases is performed by connecting the switch cards.
  • the communication distance between the casings is several meters to several tens of meters. For applications with a relatively long transmission distance, such as communication between cases, parallel transmission using an optical fiber may be employed.
  • Patent Document 1 discloses a configuration of an optical transmission apparatus that connects data transmission blocks using a plurality of optical fibers and performs data transmission in parallel.
  • Patent Document 2 discloses a configuration in which, in a system that transmits streams in parallel, when congestion is detected on the network, the stream is divided and data of each stream is sequentially transmitted.
  • electrical transmission is mainly used for in-casing communication.
  • interface protocols within and between cases PCI (Peripheral Component Interconnect) -Express, Ethernet (registered trademark), and the like are still widely used.
  • PCI-Express is a serial interface standard established with the aim of speeding up the PCI bus, which is a parallel bus that has been used in personal computers and the like.
  • PCI-Express transmits data via a serial bus.
  • PCI-Express adopts a multi-lane configuration in which a plurality of transmission paths (lanes) are bundled to perform parallel transmission. Therefore, it can be said that PCI-Express is substantially a parallel transmission system.
  • in the in-chassis communication in which electrical transmission has been the mainstream use of optical fiber transmission capable of transmitting a larger capacity is being promoted as the transmission speed increases.
  • power control is performed at the protocol level.
  • Non-Patent Document 1 discloses a configuration in which control such as stopping the supply of power to an electric circuit in which no data flows is performed at the protocol level in PCI-Express.
  • Non-Patent Document 1 shows a state transition diagram of PCI-Express power management described in Non-Patent Document 1.
  • power states power supply states
  • “L0” is a normal operation mode.
  • “L0s” is a standby mode in which all functions are in an on state and can immediately shift to the normal mode.
  • “L1” is a standby mode for stopping a PLL (Phase Locked Loop) that consumes a large amount of power.
  • PLL Phase Locked Loop
  • “L2” is a sleep mode in which the clock and the main power supply are stopped.
  • Patent Document 3 discloses a power control method in the IEEE (the Institute of Electrical and Electronic Engineers) 1394 standard which is a serial bus standard. In the power control method described in Patent Document 3, in the disconnection state and the suspend state, the devices constituting the physical layer are switched from the normal operation state to the low power consumption state. Specifically, the optical transceiver is set to the low power consumption mode by the IEEE 1394 protocol.
  • JP 08-293834 (paragraph [0036]) Japanese Patent Laying-Open No. 2002-026986 (paragraph [0063]) JP 2002-118563 A (paragraphs [0018] to [0020])
  • Patent Documents 1 to 3 described above have a problem that efficient data transmission cannot be performed.
  • the reason is that, when data is transmitted in parallel using a plurality of transmission paths from the transmission side to the reception side, data is not allocated to each transmission path according to the amount of data. For example, as a result of totaling the amount of data transmitted in parallel, even if data transmission is possible with a smaller number of transmission paths, an excessive number of transmission paths may be used. As a result, the utilization efficiency of the transmission path is reduced.
  • An object of the present invention is to provide means for solving the problem that efficient data transmission cannot be performed in a communication system using parallel transmission.
  • the transmission device of the present invention is input based on the data amount detection means for detecting the data amount of the input data, a plurality of transmission means for transmitting the data in parallel, the data amount and the transmission capacity of the transmission means.
  • Data allocation means for allocating data to a transmission means selected from a plurality of transmission means.
  • the transmission method of the present invention detects the amount of data to be input, detects the amount of data, assigns the data to the transmission means selected from a plurality of transmission means based on the data amount and the transmission capacity of the transmission means, and inputs the data The data to be transmitted is transmitted in parallel using the selected transmission means.
  • the computer-readable recording medium recording the control program of the transmission device of the present invention is a data amount detection means for detecting a data amount of input data, a plurality of transmission means for transmitting data in parallel, and data Based on the amount and the transmission capacity of the transmission means, a program is recorded that operates as data allocation means for assigning input data to a transmission means selected from a plurality of transmission means.
  • the present invention has an effect of enabling efficient transmission in a communication system using parallel transmission.
  • FIG. 2 is a front view of the in-housing optical communication system 200 according to the first embodiment.
  • the intra-chassis optical communication system 200 includes a housing 2, one or more CPU cards 21, and one or more switch cards 22.
  • the CPU card 21 and the switch card 22 are mounted on the housing 2.
  • FIG. 3 is a diagram illustrating a mounting state of the CPU card 21 and the switch card 22 in the housing according to the first embodiment, using a cross section viewed from the side surface of the housing 2.
  • the mounting method of the switch card 22 to the housing 2 is the same as that of the CPU card 21. Therefore, in FIG. 3, the CPU card 21 and the switch card 22 are drawn in common.
  • the CPU card 21 and the switch card 22 are equipped with one or more optical connectors 311, one or more power connectors 312, and one or more electrical connectors 313.
  • an optical backplane 32 and an electrical backplane 33 are mounted on the housing 2.
  • One or more optical connectors 321 are mounted on the optical backplane 32 so as to face the optical connectors 311 on the CPU card 21 and the switch card 22.
  • one or more power connectors 332 and one or more electrical connectors 331 are mounted so as to face the power connector 312 and the electrical connector 313 on the CPU card 21 and the switch card 22, respectively.
  • the optical connectors 311 and 321, the power connectors 312 and 332, and the electrical connectors 313 and 331 are fitted. Connection between the slots is made through an optical fiber 322 connected to an optical connector 321 mounted on the optical backplane 32.
  • An electrical wiring pattern (not shown) is provided on the electrical backplane 33. The slots are also electrically connected by this wiring pattern.
  • FIG. 4 is a front view of the optical backplane 32 and the electrical backplane 33 used in the in-housing optical communication system 200 according to the first embodiment.
  • the CPU card 21 is inserted into the CPU card slot 41, and the switch card 22 is inserted into the switch card slot 42. As a result, as described in FIG.
  • FIG. 5 is a functional block diagram of the intra-housing optical communication system 200 according to the first embodiment.
  • the CPU card 21 in the intra-casing optical communication system 200 includes a CPU 511, a memory unit 512, a north bridge unit 513, an I / O (Input / Output) unit 514, and a south bridge unit 515.
  • the CPU 511 performs arithmetic processing.
  • the north bridge unit 513 connects a device having a high-speed bus such as the memory unit 512 and the CPU 511.
  • the south bridge unit 515 connects a device having a low-speed bus such as the I / O unit 514 and the CPU 511 via the north bridge unit 513.
  • the switch card 22 in the intra-housing optical communication system 200 includes an I / O unit 521, a route table unit 522, and a switch unit 523.
  • the I / O unit 521 receives data from the CPU card 21 and transfers the data to a port of the connected switch unit 523. Further, the I / O unit 521 receives the data transferred from the port of the switch unit 523 and outputs it to the outside.
  • the route table unit 522 holds a correspondence relationship between the address of each CPU card 21 and the port of the switch unit 523 to which the CPU card is connected.
  • the switch unit 523 of the switch card 22 is connected to the I / O unit 521.
  • the switch unit 523 reads the address of the CPU card that is the destination of the data from the data input to a certain port of the switch unit 523.
  • the switch unit 523 connects the ports of the switch unit 523 so that the data is transferred to the destination CPU card based on the information in the route table unit 522. In this way, the CPU cards 21 are connected via the switch card 22.
  • FIG. 1 shows the transmission processing unit 61 and the reception processing unit 62 in the first embodiment mounted on the I / O unit 514 of the CPU card 21 and the I / O unit 521 of the switch card 22 shown in FIG.
  • FIG. 1 shows only the configuration in one direction from the transmission processing unit 61 to the reception processing unit 62.
  • the I / O unit 521 is a bidirectional interface, the I / O unit 521 actually has the functions of both the transmission processing unit 61 and the reception processing unit 62 in FIG.
  • An OSI (Open System Interconnection) reference model is a hierarchical representation of protocol functions for interconnecting a plurality of computers.
  • the OSI reference model defines, from the application layer (layer 7) where applications such as e-mail and file transfer operate, to the physical layer (layer 1) that defines the specifications of electrical signals and optical signals. ing.
  • the first embodiment of the present invention relates to a data link layer such as Ethernet that defines exchange of data transmission between CPU cards, and a physical layer that converts a bit string signal suitable for encoding and transmission media.
  • the data link layer refers to layer 2 of the OSI reference model related to interconnection between computers.
  • the physical layer indicates layer 1 of the OSI reference model. In FIG. 1, only functions related to layer 2 and layer 1 are shown, and descriptions relating to other layers are omitted.
  • the data link layer protocol is Ethernet, but the data link layer protocol is not limited to a specific protocol.
  • the transmission processing unit 61 shown in FIG. 1 includes an Ethernet protocol processing unit 611, a data amount detection unit 612, a data allocation unit 613, N data processing units 614-1 to 614-N, and N optical transmitters 615- 1 to 615-N, an optical transmitter switching unit 616, a switching information transmission unit 617, a CPU 650, and a memory 651.
  • N is a natural number of 2 or more.
  • the Ethernet protocol processing means 611 performs Ethernet protocol processing. That is, in the transmission processing unit 61, the Ethernet protocol processing means 611 mounts data input from the M data input paths 600-1 to 600-M in the Ethernet packet, and connects the wiring paths 610-1 to 610.
  • the Ethernet protocol processing means 611 extracts received data from the Ethernet packets input from the wiring paths 620-1 to 620-M, and M data output paths 601-1 to 601- Output to M.
  • M is a natural number.
  • the data amount detection unit 612 detects the amount of data flowing to the Ethernet protocol processing unit 611.
  • the data allocation unit 613 allocates data to the optical transmitters 615-1 to 615-N based on the data amount detected by the data amount detection unit 612 and the transmission capacity of the optical transmitters 615-1 to 615-N.
  • the data processing units 614-1 to 614-N perform processing such as encoding on the data from the data allocation unit 613.
  • the optical transmitters 615-1 to 615-N convert the electrical signals received from the data processing units 614-1 to 614-N into optical signals.
  • the optical transmitter switching unit 616 performs power control of the optical transmitters 615-1 to 615-N based on the usage status of the optical transmitter input from the data allocation unit 613, and switches power control information including the information. It outputs to the information transmission means 617.
  • the switching information transmission unit 617 transmits the power supply control information input from the optical transmitter switching unit 616 to the reception processing unit 62 via the transmission path 64.
  • the CPU 650 reads out the program stored in the memory 651 and controls each unit of the transmission processing unit 61.
  • the reception processing unit 62 includes N optical receivers 621-1 to 621-N, N data processing units 614-1 to 614-N, data restoration unit 622, Ethernet protocol processing unit 611, and optical receiver.
  • a switching unit 623, a CPU 660, and a memory 661 are provided.
  • the optical receivers 621-1 to 621-N receive optical signals from the optical transmission lines 63-1 to 63-N and convert them into electrical signals.
  • the data processing means 614-1 to 614-N convert the electrical signals output from the optical receivers 621-1 to 621-N into Ethernet protocol data.
  • the data restoration unit 622 processes the data output from the data processing units 614-1 to 614-N of the reception processing unit 62, and in the same form as the data input to the data allocation unit 613 in the transmission processing unit 61.
  • the data is output to the Ethernet protocol processing means 611.
  • the Ethernet protocol processing means 611 of the reception processing unit 62 performs Ethernet protocol processing on the Ethernet data output from the data restoration means 622 to the wiring paths 620-1 to 620-M, and the processed data is sent to the data output path 601-1. Output to ⁇ 601-M.
  • the optical receiver switching unit 623 performs power control of the optical receivers 621-1 to 621-N based on the power control information.
  • the CPU 660 reads a program stored in the memory 661 and controls each unit of the reception processing unit 62.
  • FIGS. 7 and 11 are flowcharts showing the operations of the transmission processing unit 61 and the reception processing unit 62, respectively.
  • the operation of the transmission processing unit 61 will be described.
  • the operation when data is transferred from the CPU card 21 to the switch card 22 will be described with the transmission processing unit 61 on the CPU card 21 side and the reception processing unit 62 on the switch card 22 side.
  • the following operations are the same even when the transmission processing unit 61 is on the switch card 22 side and the reception processing unit is on the CPU card 21 side.
  • the transmitted data is input to the Ethernet protocol processing means 611 from the data input paths 600-1 to 600-M.
  • the Ethernet protocol processing means 611 of the transmission processing unit 61 gives header information such as a destination address, a transmission source address, and a frame length to the transmitted data. Also, an FCS (Frame Check Sequence) for checking whether data is garbled during transfer is added to the end of the transmitted data.
  • an Ethernet packet as shown in FIG. 6 is constructed (step S101 in FIG. 7).
  • the data amount detection unit 612 detects the data amount of the packet output from the Ethernet protocol processing unit 611, and outputs the detected data amount to the data allocation unit 613 (step S102).
  • the data allocating unit 613 sends packets input from the wiring paths 610-1 to 610-M to the optical transmitters 615-1 to 615-M based on the detected data amount and the transmission capacity of the optical transmitters 615-1 to 615-N. It is determined to which of 615-N it is assigned (S103).
  • FIG. 8 is a diagram illustrating a packet flow when data uses all bands of all transmission paths.
  • FIG. 9 is a diagram showing a packet flow when data uses only a part of the bandwidth of the transmission path.
  • FIG. 10 is a diagram illustrating an operation when the data allocation unit 613 allocates all packets to the lane A.
  • Packets A, B, and C indicate packets loaded with data input from any of different data input paths 600-1 to 600-M. 8 to 10, the case where the optical transmission lines 63-1 to 63-N illustrated in FIG. 1 include three parallel transmission lines (lanes A, B, and C) will be described as an example. In FIGS. 8 to 10, lanes A, B, and C correspond to the optical transmission lines 63-1, 63-2, and 63-3 in FIG. 1, respectively. Even when the number of lanes is two or four or more, the data allocation unit 613 allocates data to each lane in the same procedure.
  • the data allocation unit 613 aggregates and transmits transmitted packets in fewer lanes according to the transmission amount of data and the transmission capacity of the optical transmitter that sends data to the lanes.
  • the optical transmitters 615-1 to 615-N are assigned.
  • the data allocation unit 613 Can be assigned to be transmitted in lane A. 9 and 10 show such a state. In general, in a parallel transmission system, as shown in FIG. 9, a different lane is assigned to each packet destination and transmitted.
  • FIG. 9 shows such a state.
  • the data allocation unit 613 aggregates the packets of the lane B and the lane C into the lane A using the vacant bandwidth of the lane A. Assign to transmit.
  • the optical output device switching unit 616 controls the power supply of each of the optical transmitters 615-1 to 615-N based on the usage status of the optical transmitter received from the data allocation unit 613. That is, the optical output device switching means 616 generates power control information for each of the optical transmitters 615-1 to 615-N. Then, based on the generated power control information, the optical transmitter switching unit 616 stops power supply to the optical transmitter to which no packet is assigned (step S104). For example, when the assignment is performed as shown in FIG.
  • the optical transmitter switching unit 616 stops the power supply to the optical transmitters 615-2 and 615-3 connected to the lane B and the lane C. . Then, the optical transmitter switching unit 616 notifies the switching information transmission unit 617 of the power control information of each of the optical transmitters 615-1 to 615-N (step S105).
  • the power control information includes information on whether the power is supplied to each of the optical transmitters 615-1 to 615-N or whether the power supply is stopped.
  • the switching information transmitting unit 617 transmits the power control information of each optical transmitter 615 to the switching information receiving unit 624 of the opposing reception processing unit 62 via the transmission path 64 (step S106).
  • the packet transmitted from the data allocating unit 613 of the transmission processing unit 61 is subjected to processing such as encoding by the data processing unit 614 and then transmitted to the optical transmitters 615-1 to 615-N.
  • the optical transmitters 615-1 to 615-N convert the encoded packet from an electric signal to an optical signal, and send the packet to the opposite reception processing unit 62 via the optical transmission paths 63-1 to 63-N (step). S107).
  • the operation for transmitting the Ethernet packet to the optical transmission lines 63-1 to 63-N is after the determination of the optical transmission line for transmitting the packet (step S103), between step S104 and step S106. It may be executed at any timing. Next, the operation of the reception processing unit 62 will be described with reference to FIG.
  • the switching information receiving unit 624 receives power control information from the switching information transmitting unit 617 via the transmission path 64. Then, the received power supply control information is transferred to the optical receiver switching unit 623 (step S201). Based on the power control information for each of the optical transmitters 615-1 to 615-N, the optical receiver switching unit 623 supplies power to the optical receiver connected to the optical transmitter whose power supply is stopped. Stop (step S202). For example, in FIG. 10, all packets are assigned to lane A. Here, assuming that lanes A, B, and C correspond to the optical transmission paths 63-1, 63-2, and 63-3 in FIG. 1, the transmission processing unit 61 includes optical transmitters 615-2 and The power supply to 615-3 is stopped.
  • the optical receiver switching unit 623 stops the power supply to the optical receivers 621-2 and 621-3 connected to the lane B and the lane C.
  • the optical receivers 621-1 to 621-N receive the optical signals from the optical transmission paths 63-1 to 63-N, convert them into electric signals, and data processing means 614 as received data.
  • the data processing unit 614 performs processing such as decoding on the received data converted into the electrical signal (step S204).
  • the data processing unit 614 sends the processed received data to the data restoring unit 622.
  • the data input from the wiring path 610-1 to the data allocation unit 613 is allocated to the optical transmitters 615-1 to 615-N. Then, in the data restoration means 622, the input received data is output only to the wiring path 620-1.
  • data input from the wiring paths 610-1 to 610-N to the data allocation unit 613 is allocated to the optical transmitters 615-1 to 615-N. Then, in the data restoration means 622, the input received data is output from the wiring paths 620-1 to 620-N.
  • the data output to the wiring paths 620-1 to 620-N correspond to the data input from the wiring paths 610-1 to 610-N, respectively.
  • the data restoration unit 622 uses the data input from the wiring paths 610-1 to 610-M as Output to the wiring paths 620-1 to 620-M, respectively.
  • the data restoration unit 622 displays the packet assigned to one or more lanes at the output of the data assignment unit 613 in a state similar to the state before the assignment, that is, the data input to the data assignment unit 613. Output (step S205).
  • the content of data output from the data restoration unit 622 is the same as the content of data input to the data allocation unit 613 in the transmission processing unit 61.
  • the Ethernet packet output from the data restoration means 622 is subjected to FCS error check, transmission destination address check, and the like by the Ethernet protocol means 611.
  • the switch unit 523 outputs data to the port to which the CPU card 21 serving as the packet transmission destination is connected based on the packet transmission destination address and the reference result of the route table 522 held in the switch card 22. (Step S206). Further, the switch card 22 transmits data to the CPU card 21 from a port to which the CPU card 21 that is a data transmission destination is connected.
  • the subsequent data transmission processing in the switch card 22 and data reception processing in the CPU card 21 that is the data transmission destination are the same as steps 101 to 107 in FIG. 7 and steps 201 to 205 in FIG. 11, respectively. Since there is, description is abbreviate
  • the optical receiver switching unit 623 of the reception processing unit 62 includes an optical transmitter whose power supply is stopped based on the power control information of each of the optical transmitters 615-1 to 615-N received from the transmission processing unit 61. Stop power supply to the opposite optical receiver. That is, in the optical communication system in the housing according to the first embodiment of the present invention, when the total amount of data transmitted on a certain transmission path is equal to or smaller than the remaining transmission capacity of other transmission paths, The data of those transmission lines is assigned so that it is transmitted on the other transmission line.
  • the in-housing optical communication system according to the first embodiment can transmit data using fewer transmission paths, and enables efficient data transmission in an optical communication system using parallel transmission.
  • the in-casing optical communication system according to the first embodiment of the present invention stops supplying power to unused optical transmitters and optical receivers.
  • the in-casing optical communication system according to the first embodiment of the present invention also has an effect of reducing power consumption corresponding to the power consumption of the stopped optical transmitter and optical receiver.
  • all the packets flowing in the lanes A to C shown in FIG. 9 are transmitted in the lane A as shown in FIG.
  • the packet may be transmitted by adding another lane. For example, a packet flowing in three lanes of lane A to lane C may be transmitted in two lanes of lane A and lane B.
  • lane C for data transmission. Therefore, also in this modification, by stopping the power supply to the optical transmitter and optical receiver in lane C, it is possible to reduce the power consumption of the in-housing optical communication system as in the first embodiment. is there. In the first embodiment, power supply to unused optical transmitters among unused optical transmitters 615-1 to 615-N is stopped.
  • the drive current of the light emitting element of the optical transmitter that is not used may be stopped.
  • the power consumed by the light emitting elements of the optical transmitter that are not used can be reduced.
  • 7 and 11 may be controlled by the CPU 650 included in the transmission processing unit 61 or the CPU 660 included in the reception processing unit 62, respectively, using a program.
  • FIG. 12 shows the configuration of the transmission processing unit 801 and the reception processing unit 802 mounted on the I / O unit 514 of the CPU card 21 and the I / O unit 521 of the switch card 22 according to the second embodiment of the present invention.
  • FIG. 12 only the configuration in one direction from the transmission processing unit 801 to the reception processing unit 802 is described.
  • the I / O unit 521 is a bidirectional interface, the I / O unit 521 actually has both functions of the transmission processing unit 61 and the reception processing unit 62 in FIG. FIG.
  • FIG. 13 is a diagram illustrating a PCI-Express packet format.
  • PCI-Express includes three layers: a transaction layer, a link layer, and a physical layer.
  • FIG. 13 shows only the transaction layer and the link layer according to the present invention.
  • the transaction layer controls the flow of data to be transmitted so that transmission data is not lost due to buffer overflow or the like at the transfer destination.
  • the link layer performs link management, error detection, and error correction.
  • the physical layer is responsible for physical transmission such as serial-parallel conversion and PLL function.
  • the transmission processing unit 801 includes a PCI-Express physical layer processing unit 811, a data amount detection unit 612, a data allocation unit 613, N optical transmitters 615-1 to 615-N, a power state detection unit 812, an optical transmitter power A state switching unit 813, a power state transmission unit 814, a CPU 650, and a memory 651 are provided.
  • N is a natural number of 2 or more.
  • the PCI-Express physical layer processing unit 811 performs a process of mounting data input from the data input paths 600-1 to 600-M in a PCI-Express packet or a process of extracting received data from the PCI-Express packet. .
  • the PCI-Express physical layer processing unit 811 mounts the input data on the PCI-Express packet and outputs the data to the wiring paths 610-1 to 610-M.
  • the data amount detection unit 612 detects the amount of data flowing to the PCI-Express physical layer processing unit 811.
  • M is a natural number.
  • the data allocation unit 613 Based on the data amount detected by the data amount detection unit 612 and the transmission capacity of the optical transmitters 615-1 to 615-N, the data allocation unit 613 converts the data input from the wiring paths 610-1 to 610-M, Assigned to the optical transmitters 615-1 to 615-N. Then, the data allocation unit 613 sends the allocation information to the optical transmitter power state switching unit 813.
  • the power state detection unit 812 acquires the PCI-Express power state from the data passing through the PCI-Express physical layer processing unit 811 and sends the acquired power state to the optical transmitter power state switching unit 813.
  • the optical transmitters 615-1 to 615-N are connected to one end of each transmission path constituting the N optical transmission paths 63-1 to 63-N. Then, the optical transmitters 615-1 to 615-N convert the electrical signal output from the data allocation unit 613 into an optical signal.
  • the optical transmitter power state switching unit 813 performs power control of the optical outputs of the optical transmitters 615-1 to 615-N based on the allocation information from the data allocation unit 613 and the power state from the power state detection unit 812. .
  • the power state transmission unit 814 transmits the power control information of the optical transmitters 615-1 to 615-N output from the optical transmitter power state switching unit 813 to the reception processing unit 802.
  • the power control information includes information on data allocation to the optical transmitters 615-1 to 615-N and the power state detected from the PCI-Express.
  • the CPU 650 reads out the program stored in the memory 651 and controls each unit of the transmission processing unit 801.
  • the reception processing unit 802 includes N optical receivers 621-1 to 621-N, data restoration means 622, PCI-Express physical layer processing means 811, optical receiver power state switching means 821, and power state receiving means 822.
  • CPU 660 and memory 661 are provided.
  • the optical transmission lines 63-1 to 63-N are optical transmission lines in which a plurality of transmission lines are arranged in parallel.
  • Optical transmitters 615-1 to 615-N and optical receivers 621-1 to 621-N are connected to both ends of the transmission lines arranged in parallel, respectively.
  • the optical receivers 621-1 to 621 -N are connected to the other ends of the respective transmission lines constituting the optical transmission lines 63-1 to 63-N.
  • the optical receivers 621-1 to 621-N convert the optical signals received from the optical transmission lines 63-1 to 63-N into electric signals.
  • the data restoration unit 622 processes the reception data input from the optical receivers 621-1 to 621-N, and in the same manner as the data input to the data allocation unit 613 in the transmission processing unit 801, the wiring path 620- Output to 1 to 620-M.
  • the PCI-Express physical layer processing unit 811 receives the packet output from the data restoration unit 622 from the wiring paths 620-1 to 620 -M, and performs processing related to the physical layer of PCI-Express.
  • the PCI-Express physical layer processing unit 811 outputs a packet on which processing related to the PCI-Express physical layer has been performed to the data output paths 601-1 to 601-M.
  • the power state receiving unit 822 receives the power supply control information from the power state transmitting unit 814 and outputs it to the optical receiver power state switching unit 821.
  • the optical receiver power state switching unit 821 is based on the data allocation information and the power state included in the power control information received from the power state transmission unit 814 of the transmission processing unit 801, and receives the optical receivers 621-1 to 621-N.
  • the CPU 660 reads a program stored in the memory 661 and controls each unit of the reception processing unit 802. [Description of Operation of Second Embodiment] Next, the operation of the second embodiment will be described.
  • FIG. 14 is a flowchart illustrating the operation of the transmission processing unit 801 according to the second embodiment.
  • the PCI-Express physical layer processing unit 811 in the I / O unit 514 of the CPU card 21 performs serial-parallel conversion, PLL processing, and the like on the data input from the data input paths 600-1 to 600-M.
  • step S301 Physical layer processing is performed (step S301).
  • the data amount detection unit 612 detects the amount of PCI-Express data generated by the PCI-Express physical layer processing unit 811 and outputs the detected data amount to the data allocation unit 613 (step S302).
  • the data allocation unit 613 is input from the wiring paths 610-1 to 610-M based on the data amount detected by the data amount detection unit 612 and the transmission capacity of the optical transmitters 615-1 to 615-N.
  • the PCI-Express packet is allocated to the optical transmitters 615-1 to 615-N (step S303).
  • the data allocation operation is performed in the same manner as in the first embodiment, as shown in FIGS.
  • the power state detection unit 812 detects the power state of the PCI-Express physical layer processing unit 811 and notifies the optical transmitter power state switching unit 813 of the detection result (step S304).
  • the types and contents of PCI-Express power states are as described above with reference to FIG.
  • the optical transmitter power state switching means 813 changes the power state of the optical transmitters 615-1 to 615-N of the optical transmission lines 63-1 to 63-N to which no PCI-Express packet is assigned (step) S305).
  • the power state is changed based on the allocation information to the optical transmitters 615-1 to 615-N received from the data allocation unit 613 and the PCI-Express power state received from the power state detection unit 813.
  • the optical transmitter power state switching unit 813 notifies the power state transmission unit 814 of the power control information of the optical transmitters 615-1 to 615-N (step S306).
  • the power control information includes allocation information to the optical transmitters 615-1 to 615-N and a power state detected from PCI-Express.
  • the power state transmitting unit 814 transmits the power control information of the optical transmitters 615-1 to 615-N to the power state receiving unit 822 of the opposite reception processing unit 802 via the transmission path 64 (step S307).
  • the optical transmitters 615-1 to 615-N convert the assigned PCI-Express packet from an electrical signal to an optical signal, and face each other through the optical transmission paths 63-1 to 63-N. It transmits to 62 (step S308).
  • FIG. 15 is a flowchart illustrating the operation of the reception processing unit 802 according to the second embodiment.
  • the power state receiving unit 822 receives the power control information from the transmission path 64, and outputs the received power control information to the optical receiver power state switching unit 821 (step S401).
  • the optical receiver power state switching unit 821 controls the power sources of the optical receivers 621-1 to 621-N based on the power control information received from the power state transmission unit 814 of the transmission processing unit 801 (step S402).
  • the control for the optical receivers 621-1 to 621-N by the power supply control information is the same as the control for the optical transmitters 615-1 to 615-N described in S305 of FIG.
  • the optical receiver power state switching means 821 is based on the power supply control information, and the optical receiver corresponding to the optical transmission path to which the PCI-Express packet is not allocated among the optical receivers 621-1 to 621-N. Change the power state. Further, the optical receivers 621-1 to 621-N receive the PCI-Express packet converted into the optical signal, and send the PCI-Express packet converted into the electric signal to the data restoring unit 622 (step S403). The data restoration means 622 outputs the PCI-Express packet assigned to the optical transmitters 615-1 to 615-N by the data assignment means 613 in the same form as the input data to the data assignment means 613 (step S404). .
  • the operation of the data restoration unit 622 in the second embodiment is the same as the operation of the data restoration unit 622 in the first embodiment, and thus description thereof is omitted.
  • the PCI-Express packet output from the data restoration unit 622 is input to the PCI-Express physical layer processing unit 811 through the wiring paths 620-1 to 620-M.
  • the PCI-Express physical layer processing unit 811 performs physical layer processing of the PCI-Express packet. Then, the PCI-Express physical layer processing unit 811 transmits the PCI-Express packet from the data output paths 601-1 to 601-M to the switch unit 523 illustrated in FIG. 5 (step S405).
  • the switch unit 523 reads the destination address of the PCI-Express packet and refers to the route table 522.
  • the switch unit 523 sends a PCI-Express packet to the port to which the CPU card corresponding to the read destination address is connected (step S406).
  • the PCI-Express packet is output from the switch card 22 to the CPU card 21 that is a desired destination. Transmission of the PCI-Express packet from the switch card 22 to the CPU card 21 is performed in the same procedure as described above.
  • the data allocation unit 613 is smaller depending on the data amount of each transmission path of the parallel transmission path and the transmission capacity of the optical transmitter.
  • the in-casing optical communication system described in the second embodiment also has an effect that it is possible to increase the utilization efficiency of the transmission path in the communication system using parallel transmission.
  • the power of the optical transmitter and the optical receiver connected to the transmission path to which no packet is assigned can be controlled according to the power state of PCI-Express. it can. That is, the intra-casing optical communication system according to the second embodiment also has an effect of realizing low power consumption.
  • the optical transmission lines 63-1 to 63-N are used as the transmission lines 64 for transferring the power control information of the optical transmitters from the optical transmitter to the optical receiver.
  • a configuration using a transmission line different from the above has been described.
  • a configuration in which power supply control information is superimposed on data transmitted through the optical transmission paths 63-1 to 63-N and transferred can be realized.
  • the power control based on only the data allocation status to the optical transmitter described in the first embodiment and the power control based on the PCI-Express power state described in the second embodiment coexist.
  • FIG. 16 is a diagram illustrating the configuration of the transmission apparatus according to the third embodiment of the present invention.
  • FIG. 16 is a diagram illustrating the configuration of the transmission apparatus according to the third embodiment of the present invention.
  • the transmission apparatus 901 is input to N transmission units 92-1 to 92-N that transmit data, a data allocation unit 903 that allocates data to the transmission units 92-1 to 92-N, and a data allocation unit 903.
  • Data amount detecting means 904 for detecting the amount of data.
  • N is a natural number of 2 or more.
  • the operation of the transmission apparatus 901 will be described using FIG.
  • the data amount detection unit 904 detects the data amount of data input from the outside of the transmission device 901 to the data allocation unit 903 (step S901).
  • the data allocation unit 903 allocates data to the transmission units 92-1 to 92-N based on the detected data amount and the transmission capacity of the transmission unit (step S902).
  • FIG. 18 is a diagram showing the configuration of a communication system according to the fourth embodiment of the present invention.
  • the transmission device 901 and the reception device 951 are connected via a plurality of transmission lines 99-1 to 99-N.
  • N is a natural number of 2 or more.
  • the transmission apparatus 901 in the fourth embodiment is the same as the transmission apparatus 901 described with reference to FIGS. 16 and 17 in the third embodiment. Therefore, the description of the configuration and operation is omitted.
  • the receiving device 951 includes N receiving units 97-1 to 97 -N and a data restoring unit 952.
  • FIG. 19 is a flowchart illustrating the operation of the receiving device in the communication system according to the fourth embodiment. The operation of the receiving device 951 will be described with reference to FIG.
  • the receiving units 97-1 to 97-N receive data from the transmission lines 99-1 to 99-N (step S951).
  • the data restoring unit 952 outputs the data received by the receiving units 97-1 to 97-N in the same form as the data input to the data allocating unit 904 (step S952).
  • the transmission unit allocates data to the transmission unit so that the number of transmission paths to be used is smaller based on the data amount and the transmission capacity of the transmission unit. Then, the receiving device 951 including the receiving units 97-1 to 97-N and the data restoring unit 952 outputs the data allocated to the transmitting unit in the same form as before the allocation.
  • the communication system and the receiving apparatus described in FIG. 18 also have an effect that the transmission path can be used more efficiently in the communication system using parallel transmission.

Abstract

並列伝送を用いた通信システムにおいて、効率の良い伝送技術を提供するために、送信装置は、入力されるデータのデータ量を検出するデータ量検出手段と、データを並列に送信する複数の送信手段と、データ量及び送信手段の伝送容量に基づいて、入力されるデータを、複数の送信手段から選択した送信手段に割り当てるデータ割り当て手段と、を備える。

Description

送信装置、送信方法及び送信装置の制御プログラム
 本願発明は、並列伝送を行う送信装置、受信装置、通信システム、送信方法、受信方法、送信装置の制御プログラムを記録したコンピュータ読み取り可能な記録媒体及び受信装置の制御プログラムを記録したコンピュータ読み取り可能な記録媒体に関する。
 コンピュータシステムの一例として、1つ以上のCPU(Central Processing Unit、中央処理装置)カードを筐体内に搭載し、CPU同士が連携して処理を行うブレードサーバと呼ばれる形態がある。同一筐体内のCPUカード間の連携処理は、CPUの内部インタフェースを用いて、同じ筐体内に搭載されたスイッチカードを介して行われる。CPUカード間の連携処理のための通信は、筐体のバックプレーンを経由して行われる。CPUカード間の連携処理のための通信の距離は、1m程度である。また、筐体間のCPUの連携処理は、スイッチカード間を接続することによりなされる。筐体間の通信の距離は、数m~数十mである。
 筐体間の通信のような比較的伝送距離が長い用途には、光ファイバを用いた並列伝送が採用されることがある。たとえば、特許文献1は、光伝送ブロック間を複数本の光ファイバを用いて接続し、並列にデータ伝送を行う光伝送装置の構成を開示している。また、特許文献2は、ストリームを並列に伝送するシステムにおいて、ネットワーク上で輻輳を検出した場合には、ストリームを分割して、各ストリームのデータを順次伝送する構成を開示している。
 これに対し、筐体内通信では電気伝送が主に用いられる。筐体内および筐体間のインタフェースプロトコルとしては、PCI(Peripheral Component Interconnect)−Expressやイーサネット(登録商標)等が現在も広く用いられている。PCI−Expressは、パーソナルコンピュータ等で用いられてきたパラレルバスであるPCIバスの高速化を目指して策定されたシリアルインタフェース規格である。
 PCI−Expressは、シリアルバスでデータを伝送する。そして、PCI−Expressは、複数の伝送路(レーン)を束ねたマルチレーン構成を採用して並列伝送を行っている。従って、PCI−Expressは、実質的にはパラレル伝送方式といえる。
 また、電気伝送が主流であった筐体内通信においても、伝送速度の上昇につれて、より大容量の伝送が可能な光ファイバ伝送の利用が進められつつある。
 さらに、PCI−Expressでは、プロトコルレベルで電源の制御が行われている。例えば非特許文献1は、PCI−Expressにおいて、データが流れていない電気回路への電源の供給を停止するなどの制御を、プロトコルレベルで実施する構成を開示している。
 図20に、非特許文献1に記載された、PCI−Expressのパワーマネージメントの状態遷移図を示す。PCI−Expressでは、以下の電源供給状態(パワーステート)が定義されている。パワーステートには、「L0」、「L0s」、「L1」、「L2」、「L3」、「L2/L3 Ready」及び「LDn」の7種類がある。「L0」は通常動作モードである。「L0s」は、全機能がオン状態であり、ただちに通常モードに移行できるスタンバイモードである。「L1」は、電力消費が大きいPLL(Phase Locked Loop)を停止するスタンバイモードである。「L2」は、クロック及びメイン電源を停止するスリープモードである。「L3」は、電源がオフとなるモードである。「L2/L3 Ready」は、L2またはL3に移行する前の状態にあるモードである。「LDn」は、L0への移行前の状態である。このように、PCI−Expressは、プロトコルレベルで低消費電力化を行う機能を規定している。
 また、特許文献3は、シリアルバス規格であるIEEE(the Institute of Electrical and Electronic Engineers)1394規格における電力制御方法を開示している。特許文献3に記載された電力制御方法においては、ディスコネクト状態およびサスペンド状態において、物理層を構成するデバイスが通常の動作状態から低消費電力状態に切り替わる。具体的には、IEEE1394プロトコルによって、光送受信器が低消費電力モードに設定される。
特開平08−293834号公報([0036]段落) 特開2002−026986号公報([0063]段落) 特開2002—118563号公報([0018]~[0020]段落)
「″PCI−Express Base Specification Revision 1.1″、アメリカ合衆国、PCI−SIG、2005年3月28日、231~272ページ
 しかしながら、上述した特許文献1~3に記載された技術には、効率の良いデータ伝送ができないという課題があった。
 その理由は、送信側から受信側へ複数の伝送路を用いて並列にデータを伝送する場合に、データ量に応じて各伝送路にデータが割り当てられていないからである。たとえば、並列に伝送されるデータの量を合計した結果、より少ない本数の伝送路でデータの伝送が可能である場合であっても、必要以上の本数の伝送路が使用される場合がある。その結果、伝送路の利用効率が低下する。
 本願発明の目的は、並列伝送を用いた通信システムにおいて、効率の良いデータ伝送ができないという課題を解決するための手段を提供することにある。
 本願発明の送信装置は、入力されるデータのデータ量を検出するデータ量検出手段と、データを並列に送信する複数の送信手段と、データ量及び送信手段の伝送容量に基づいて、入力されるデータを、複数の送信手段から選択した送信手段に割り当てるデータ割り当て手段と、を備える。
 本願発明の送信方法は、入力されるデータのデータ量を検出するデータ量を検出し、データ量及び送信手段の伝送容量に基づいて、データを複数の送信手段から選択した送信手段に割り当て、入力されるデータを、選択した送信手段を用いて並列に送信する。
 本願発明の送信装置の制御プログラムを記録したコンピュータ読み取り可能な記録媒体は、送信装置を、入力されるデータのデータ量を検出するデータ量検出手段、データを並列に送信する複数の送信手段、データ量及び送信手段の伝送容量に基づいて、入力されるデータを、複数の送信手段から選択した送信手段に割り当てるデータ割り当て手段、として動作させるプログラムを記録している。
 本願発明は、並列伝送による通信システムにおいて、効率の良い伝送が可能となるという効果を奏する。
第1の実施形態における送信処理部及び受信処理部の構成を示した図である。 第1の実施形態の筐体内光通信システムの正面図である。 第1の実施形態における、CPUカード及びスイッチカードの筐体への実装状態を、筐体の側面から見た断面を用いて示す図である。 第1の実施形態の筐体内通信システムで用いられる光バックプレーンおよび電気バックプレーンを正面から見た図である。 第1の実施形態の筐体内光通信システムの機能ブロック図である。 イーサネットパケットの構成図である。 第1の実施形態の送信処理部の動作を示すフローチャートである。 全ての伝送路が帯域を全部利用している場合の、イーサネットパケットの流れを示す図である。 伝送路の帯域を一部しか利用していない場合の、イーサネットパケットの流れを示す図である。 データ割り当て手段によりイーサネットパケットを割り当てた場合の動作を示す図である。 第1の実施形態の受信処理部の動作を示すフローチャートである。 第2の実施形態の送信処理部及び受信処理部の構成を示した図である。 PCI−Expressのパケットフォーマットを示す図である。 第2の実施形態の送信処理部の動作を示すフローチャートである。 第2の実施形態の受信処理部の動作を示すフローチャートである。 第3の実施形態の送信装置の構成を示す図である。 第3の実施形態の送信装置の動作を示すフローチャートである。 第4の実施形態の通信システムの構成を示す図である。 第4の実施形態の通信システムにおける、受信装置の動作を示すフローチャートである。 PCI−Expressのパワーマネージメントの状態遷移図である。
[第1の実施形態]
 本発明の第1の実施形態について図面を参照して詳細に説明する。
 第1の実施形態は、本願発明の通信システムを筐体内の光通信システムに適用したものである。図2は、第1の実施形態の筐体内光通信システム200の正面図である。筐体内光通信システム200は、筐体2、1つ以上のCPUカード21、1つ以上のスイッチカード22を備える。そして、CPUカード21及びスイッチカード22は、筐体2に実装されている。
 次に図3、図4を用いて筐体2の内部構造を説明する。図3は、第1の実施形態における、CPUカード21及びスイッチカード22の筐体への実装状態を、筐体2の側面から見た断面を用いて示す図である。ここで、スイッチカード22の、筐体2への実装方法は、CPUカード21と同様である。従って、図3においては、CPUカード21及びスイッチカード22が共通に描かれている。CPUカード21及びスイッチカード22には1つ以上の光コネクタ311、1つ以上の電源コネクタ312、1つ以上の電気コネクタ313が搭載されている。また、筐体2には、光バックプレーン32及び電気バックプレーン33が搭載されている。
 そして、光バックプレーン32上には1つ以上の光コネクタ321がCPUカード21及びスイッチカード22上の光コネクタ311と対向するように搭載されている。
 また、電気バックプレーン33上には、1つ以上の電源コネクタ332及び1つ以上の電気コネクタ331が、CPUカード21及びスイッチカード22上の電源コネクタ312、電気コネクタ313とそれぞれ対向するように搭載されている。
 これらのCPUカード21及びスイッチカード22が筐体2に挿入されると、光コネクタ311と321、電源コネクタ312と332、電気コネクタ313と331とが嵌合する。各スロット間の接続は、光バックプレーン32に搭載された光コネクタ321に接続されている光ファイバ322を通して行われる。また、電気バックプレーン33上には、図示されていない電気の配線パターンが設けられている。スロット間は、この配線パターンによっても電気的に接続されている。
 第1の実施形態においては、CPUカード21およびスイッチカード22における大容量あるいは高速の主信号データ転送は、光コネクタ311と321を介して光伝送により行われる。また、筐体内通信システムを管理するための、低速あるいは小容量のデータ伝送は、電気コネクタ313と331とを介して電気伝送により行われる。さらに、筐体2からCPUカード21及びスイッチカード22への電源供給は、電源コネクタ312と332とを介して行われる。
 図4は、第1の実施形態の筐体内光通信システム200で用いられる光バックプレーン32および電気バックプレーン33を正面から見た図である。CPUカード21はCPUカードスロット41へ、スイッチカード22はスイッチカードスロット42へそれぞれ挿入される。その結果、図3で説明したように、光コネクタ311と321、電源コネクタ312と332、電気コネクタ313と331とがそれぞれ嵌合する。
 次に、第1の実施形態の筐体内光通信システム200の機能構成について説明する。図5は第1の実施形態の筐体内光通信システム200の機能ブロック図である。
 筐体内光通信システム200内のCPUカード21は、CPU511、メモリ部512、ノースブリッジ部513、I/O(Input/Output)部514及びサウスブリッジ部515を備える。
 CPU511は演算処理を行う。ノースブリッジ部513は、メモリ部512等の高速バスを持つデバイスとCPU511とを接続する。サウスブリッジ部515は、ノースブリッジ部513経由で、I/O部514等の低速バスを持つデバイスとCPU511とを接続する。
 また、筐体内光通信システム200内のスイッチカード22は、I/O部521、経路テーブル部522及びスイッチ部523を備える。
 I/O部521は、CPUカード21からのデータを受信し、接続されたスイッチ部523のポートにデータを転送する。また、I/O部521は、スイッチ部523のポートから転送されたデータを受信し、外部に出力する。
 経路テーブル部522は、各CPUカード21のアドレスと、当該CPUカードが接続されているスイッチ部523のポートとの対応関係を保持している。
 スイッチカード22のスイッチ部523は、I/O部521と接続されている。スイッチ部523は、スイッチ部523のあるポートに入力されたデータから、そのデータの宛先であるCPUカードのアドレスを読み出す。そして、スイッチ部523は、経路テーブル部522の情報に基づいて当該データが宛先のCPUカードに転送されるようにスイッチ部523のポート間を接続する。このようにして、CPUカード21同士が、スイッチカード22経由で接続される。
 次に、第1の実施形態における、光伝送方式の構成について説明する。図1は、図5に示されたCPUカード21のI/O部514及びスイッチカード22のI/O部521に搭載される、第1の実施形態における送信処理部61及び受信処理部62の構成を示した図である。図1において、送信処理部61と受信処理部62との間は、N本の光伝送路63−1~63−Nと伝送路64との計N+1本の伝送路によって並列に接続されている。また、図1は、送信処理部61から受信処理部62への片方向についての構成のみを記載している。しかし、I/O部521は双方向のインタフェースであるので、実際には、I/O部521は、図1の送信処理部61と受信処理部62との双方の機能を備えている。
 複数のコンピュータ間を相互接続するために、プロトコルの機能を階層化して表現したものに、OSI(Open System Interconnection)参照モデルがある。OSI参照モデルは、階層(レイヤ)として、電子メールやファイル転送等のアプリケーションが動作するアプリケーション層(レイヤ7)から、電気信号や光信号の仕様を規定する物理層(レイヤ1)までを規定している。
 本願発明の第1の実施形態は、CPUカード間でのデータ伝送のやりとりを規定するイーサネット等のデータリンク層、及び、符号化や伝送媒体に適したビット列信号に変換する物理層に係わる。データリンク層とは、コンピュータ間の相互接続に関するOSI参照モデルのレイヤ2を示す。また、物理層とは、OSI参照モデルのレイヤ1を示す。図1では、レイヤ2及びレイヤ1に関連する機能のみが示されており、その他のレイヤに関する記載は省略されている。
 また、第1の実施形態では、データリンク層のプロトコルをイーサネットとしたが、データリンク層のプロトコルは特定のプロトコルに限定されるものではない。
 まず、送信処理部61の構成について説明する。図1に示した送信処理部61は、イーサネットプロトコル処理手段611、データ量検出手段612、データ割り当て手段613、N個のデータ処理手段614−1~614−N、N個の光送信器615−1~615−N、光送信器切り替え手段616、切り替え情報送信手段617、CPU650及びメモリ651を備える。ここで、Nは2以上の自然数である。
 イーサネットプロトコル処理手段611は、イーサネットプロトコル処理を行う。すなわち、送信処理部61においては、イーサネットプロトコル処理手段611は、M本のデータ入力経路600−1~600−Mから入力されたデータを、イーサネットパケットに搭載して、配線路610−1~610−Mにそれぞれ出力する。また、受信処理部62においては、イーサネットプロトコル処理手段611は、配線路620−1~620−Mから入力されたイーサネットパケットから受信データを抽出し、M本のデータ出力経路601−1~601−Mに出力する。ここで、Mは自然数である。
 データ量検出手段612は、イーサネットプロトコル処理手段611に流れているデータ量を検出する。
 データ割り当て手段613は、データ量検出手段612で検出したデータ量及び光送信器615−1~615−Nの伝送容量に基づいて、光送信器615−1~615−Nへデータを割り当てる。
 データ処理手段614−1~614−Nは、データ割り当て手段613からのデータに対して、符号化等の処理を行う。
 光送信器615−1~615−Nは、データ処理手段614−1~614−Nから受信した電気信号を光信号に変換する。
 光送信器切り替え手段616は、データ割り当て手段613から入力された光送信器の使用状況に基づいて光送信器615−1~615−Nの電源制御を行い、その情報を含む電源制御情報を切り替え情報送信手段617に出力する。
 切り替え情報送信手段617は、光送信器切り替え手段616から入力された電源制御情報を、伝送路64を介して受信処理部62に送信する。
 CPU650は、メモリ651に記憶されているプログラムを読み出し、送信処理部61の各部を制御する。
 一方、受信処理部62は、N個の光受信器621−1~621−N、N個のデータ処理手段614−1~614−N、データ復元手段622、イーサネットプロトコル処理手段611、光受信器切り替え手段623、CPU660及びメモリ661を備える。
 光受信器621−1~621−Nは、光伝送路63−1~63−Nから光信号を受信して電気信号に変換する。
 データ処理手段614−1~614−Nは、光受信器621−1~621−Nが出力した電気信号をイーサネットプロトコルのデータに変換する。
 データ復元手段622は、受信処理部62のデータ処理手段614−1~614−Nから出力されたデータを処理して、送信処理部61においてデータ割り当て手段613に入力されたデータと同様の形態でイーサネットプロトコル処理手段611へ出力する。データ復元手段622の動作については、後に詳しく説明する。
 受信処理部62のイーサネットプロトコル処理手段611は、データ復元手段622から配線路620−1~620−Mへ出力されたイーサネットデータに対するイーサネットプロトコル処理を行い、処理されたデータをデータ出力経路601−1~601−Mに出力する。
 光受信器切り替え手段623は、電源制御情報に基づいて、光受信器621−1~621−Nの電源制御を行う。
 CPU660は、メモリ661に記憶されているプログラムを読み出し、受信処理部62の各部を制御する。
[第1の実施形態の動作の説明]
 これまでに説明した図面及び図7~図11を用いて第1の実施形態の動作を説明する。
 図7及び図11は、それぞれ送信処理部61及び受信処理部62の動作を示すフローチャートである。
 まず、送信処理部61の動作を説明する。なお、以下においては、送信処理部61をCPUカード21側、受信処理部62をスイッチカード22側として、CPUカード21からスイッチカード22へデータを転送する際の動作について説明する。ただし、送信処理部61をスイッチカード22側とし、受信処理部をCPUカード21側とした場合でも以下の動作は同様である。
 伝送されるデータは、データ入力経路600−1~600−Mからイーサネットプロトコル処理手段611に入力される。送信処理部61のイーサネットプロトコル処理手段611は、伝送されるデータに、宛先アドレス、送信元アドレス及びフレーム長さ等の、ヘッダ情報を付与する。また、伝送されるデータの末尾には、データが転送途中でビット化けを起こしていないかチェックするためのFCS(Frame Check Sequence)も付与される。その結果、図6に示すようなイーサネットパケットが構成される(図7のステップS101)。
 次に、データ量検出手段612は、イーサネットプロトコル処理手段611が出力するパケットのデータ量を検出し、検出したデータ量をデータ割り当て手段613に出力する(ステップS102)。
 データ割り当て手段613は、検出されたデータ量及び光送信器615−1~615−Nの伝送容量に基づき、配線路610−1~610−Mから入力されたパケットを光送信器615−1~615−Nのいずれに割り当てるかを決定する(S103)。
 ここで、図8~図10を用いて、第1の実施形態における、データ割り当て手段613のデータ割り当て動作を説明する。図8は、データが、全ての伝送路の全ての帯域を利用している場合の、パケットの流れを示す図である。また、図9は、データが伝送路の帯域の一部のみを利用する場合の、パケットの流れを示す図である。さらに、図10は、データ割り当て手段613が、全てのパケットをレーンAに割り当てた場合の動作を示す図である。パケットA、B、Cはそれぞれ異なるデータ入力経路600−1~600−Mのいずれかから入力されたデータが搭載されたパケットを示す。なお、図8~図10においては、図1に示した光伝送路63−1~63−Nが、3本の並列伝送路(レーンA、B、C)を備える場合を例に説明する。図8~図10においては、レーンA、B、Cは、それぞれ図1の光伝送路63−1、63−2、63−3に相当する。また、レーンの数が2本あるいは4本以上である場合でも、データ割り当て手段613は、同様の手順でそれぞれのレーンにデータを割り当てる。
 第1の実施形態においては、データ割り当て手段613は、データの伝送量及びレーンにデータを送出する光送信器の伝送容量に応じて、伝送されるパケットを、より少ないレーンに集約して伝送するように光送信器615−1~615−Nに割り当てる。
 例えば、レーンBとレーンCとで伝送されるデータの伝送量の合計が、レーンAの伝送容量の残余と等しいかそれよりも小さい場合には、データ割り当て手段613は、レーンBとレーンCとを流れるパケットをレーンAで伝送するように割り当てることが可能である。図9及び図10はその様子を示す。一般に、並列伝送システムにおいては、図9のように、パケットの宛先毎に異なるレーンを割り当てて伝送する。それに対して、第1の実施形態においては、図10に示すように、データ割り当て手段613は、レーンAの空き帯域を利用して、レーンBとレーンCのパケットを、レーンAに集約して伝送するように割り当てる。
 図7のフローチャートに戻ると、光出力器切り替え手段616は、データ割り当て手段613から受信した光送信器利用状況に基づいて、各光送信器615−1~615−Nの電源制御を行う。すなわち、光出力器切り替え手段616は、各光送信器615−1~615−Nの電源制御情報を生成する。そして、生成した電源制御情報に基づいて、光送信器切り替え手段616は、パケットが割り当てられない光送信器への電源供給を停止する(ステップS104)。たとえば、図10のように割り当てが行われた場合は、光送信器切り替え手段616は、レーンB及びレーンCに接続されている光送信器615−2及び615−3への電源供給を停止する。そして、光送信器切り替え手段616は、各光送信器615−1~615−Nの電源制御情報を、切り替え情報送信手段617に通知する(ステップS105)。電源制御情報は、光送信器615−1~615−Nのそれぞれについて、電源が供給されているか、あるいは、電源供給が停止されているかの情報を含んでいる。切り替え情報送信手段617は、各光送信器615の電源制御情報を、伝送路64を経由して、対向する受信処理部62の切り替え情報受信手段624に送信する(ステップS106)。
 送信処理部61のデータ割り当て手段613から送出されたパケットは、データ処理手段614で符号化等の処理が行われた後、光送信器615−1~615−Nに送られる。光送信器615−1~615−Nは、符号化されたパケットを電気信号から光信号に変換して、光伝送路63−1~63−N経由で対向する受信処理部62へ送る(ステップS107)。
 なお、イーサネットパケットを光伝送路63−1~63−Nへ送信する動作(ステップS107)は、パケットを送信する光伝送路の決定(ステップS103)後であれば、ステップS104~ステップS106の間のいずれのタイミングで実行してもよい。
 次に、受信処理部62の動作について、図11を用いて説明する。
 切り替え情報受信手段624は、伝送路64を経由して、切り替え情報送信手段617から電源制御情報を受信する。そして、受信した電源制御情報を、光受信器切り替え手段623に転送する(ステップS201)。
 光受信器切り替え手段623は、光送信器615−1~615−Nのそれぞれに対する電源制御情報に基づき、電源供給が停止されている光送信器に接続されている光受信器への電源供給を停止する(ステップS202)。たとえば、図10においては、レーンAに全てのパケットが割り当てられている。ここで、レーンA、B、Cが、それぞれ図1の光伝送路63−1、63−2、63−3に対応しているとすると、送信処理部61では、光送信器615−2及び615−3への電源供給が停止されている。従って、光受信器切り替え手段623は、レーンB及びレーンCに接続されている光受信器621−2及び621−3への電源供給を停止する。
 受信処理部62では、光受信器621−1~621−Nが光伝送路63−1~63−Nからの光信号を受信し、電気信号への変換を行い、受信データとしてデータ処理手段614に出力する(ステップS203)。データ処理手段614は、電気信号に変換された受信データに対して、復号化等の処理を行う(ステップS204)。データ処理手段614は、処理した受信データをデータ復元手段622に送る。
 データ復元手段622の動作を以下に説明する。
 たとえば、M=1の場合は、データ割り当て手段613への入力は配線路610−1のみとなる。この場合、配線路610−1からデータ割り当て手段613に入力されたデータが、光送信器615−1~615−Nに割り当てられる。そして、データ復元手段622では、入力された受信データが、配線路620−1のみに出力される。
 また、M=Nの場合は、データ割り当て手段613への入力は配線路610−1~610−NのN本となる。この場合、配線路610−1~610−Nからデータ割り当て手段613に入力されたデータが、光送信器615−1~615−Nに割り当てられる。そして、データ復元手段622では、入力された受信データが、配線路620−1~620−Nから出力される。ここで、配線路620−1~620−Nに出力されるデータは、それぞれ、配線路610−1~610−Nから入力されたデータに対応する。
 さらに、M≠1かつM≠Nの場合も、上述したM=1またはM=Nの場合と同様に、データ復元手段622は、配線路610−1~610−Mから入力されたデータを、それぞれ配線路620−1~620−Mに出力する。
 このように、データ復元手段622は、データ割り当て手段613の出力において1つ以上のレーンに割り当てられたパケットを、割り当てられる前の状態、すなわちデータ割り当て手段613に入力されたデータと同様の形態で出力する(ステップS205)。すなわち、データ復元手段622から出力されるデータの内容は、送信処理部61においてデータ割り当て手段613へ入力されるデータの内容と同一である。
 データ復元手段622から出力されたイーサネットパケットは、イーサネットプロトコル手段611によって、FCSでのエラーチェック、送信先アドレスのチェック等が行われる。そして、スイッチ部523は、パケットの送信先アドレスとスイッチカード22内に保持されている経路テーブル522の参照結果とに基づき、パケットの送信先となるCPUカード21が接続されたポートにデータを出力する(ステップS206)。さらに、スイッチカード22は、データの送信先となるCPUカード21が接続されたポートから、当該CPUカード21へ、データを送信する。
 この後の、スイッチカード22におけるデータの送信処理、及び、データの送信先となるCPUカード21におけるデータの受信処理は、それぞれ図7におけるステップ101~107及び図11におけるステップ201~205と同様であるので、説明を省略する。
 なお、受信した電源制御情報に基づいて、光受信器への電源供給を停止する動作(ステップS201~S202)と、伝送路からデータを受信して処理する動作(ステップS203~S206)との順序は入れ替わってもよい。
 以上説明したように、第1の実施形態においては、データ割り当て手段613は、複数のレーンにまたがって伝送されるデータパケットを、レーンの空き容量を利用して、より少ないレーンで伝送するようにデータを割り当てる。そして、使用されなくなったレーンの光送信器への電源供給が停止される。さらに、受信処理部62の光受信器切り替え手段623は、送信処理部61から受信した各光送信器615−1~615−Nの電源制御情報に基づき、電源供給が停止された光送信器と対向する光受信器への電源供給を停止する。
 すなわち、本願発明の第1の実施形態の筐体内光通信システムは、ある伝送路のデータの伝送量の合計が、他の伝送路の伝送容量の残余と等しいかそれよりも小さい場合には、それらの伝送路のデータを当該他の伝送路で伝送されるように割り当てる。
 その結果、第1の実施形態の筐体内光通信システムは、より少ない伝送路を用いてデータを伝送することが可能であり、並列伝送を用いた光通信システムにおける、効率的なデータ伝送を可能とする。
 さらに、本願発明の第1の実施形態の筐体内光通信システムは、使用しない光送信器及び光受信器への電源の供給を停止する。
 その結果、本願発明の第1の実施形態の筐体内光通信システムは、停止した光送信器及び光受信器の消費電力に相当する消費電力を削減できるという効果も奏する。
 なお、第1の実施形態では、図9に示したレーンA~レーンCを流れるパケットを、図10に示したように全てレーンAで伝送するようにしている。しかし、レーンAのみで全てのデータを伝送しようとするとレーンAに接続された光送信器615−1の伝送容量が不足する場合には、他のレーンを加えてパケットを伝送してもよい。たとえば、レーンA~レーンCの3レーンに流れるパケットを、レーンA及びレーンBの2レーンで伝送するようにしてもよい。この変形例においては、データ伝送にレーンCを使用する必要がなくなる。従って、この変形例においても、レーンCの光送信器及び光受信器への電源供給を停止することによって、第1の実施形態と同様に、筐体内光通信システムの低消費電力化が可能である。
 また、第1の実施形態においては、使用しない光送信器615−1~615−Nのうち、使用しない光送信器への電源供給が停止される。しかし、たとえば、使用されない光送信器の発光素子の駆動電流を停止させるようにしてもよい。この場合には、使用されない光送信器の発光素子が消費する電力を削減することができる。
 なお、図7及び図11で説明したフローチャートに記載された動作は、それぞれ、プログラムを用いて送信処理部61が備えるCPU650、あるいは受信処理部62が備えるCPU660が制御するようにしてもよい。
[第2の実施形態]
 次に、本願発明の第2の実施形態について図面を参照して詳細に説明する。
 第2の実施形態は、筐体内光通信システムであって、第1の実施形態におけるI/O部514において、上位のプロトコルにPCI−Expressを用いている。第2の実施形態の筐体内光通信システムの外観及び構成、スイッチカード及びCPUカードの構成は第1の実施形態と同様である。
 図12は、本願発明の第2の実施形態の、CPUカード21のI/O部514及びスイッチカード22のI/O部521に搭載される送信処理部801及び受信処理部802の構成を示す図である。図12では、送信処理部801から受信処理部802への片方向についての構成のみを記載している。これに対して、I/O部521は双方向のインタフェースであるので、実際にはI/O部521は図1の送信処理部61と受信処理部62との双方の機能を備えている。
 図13は、PCI−Expressのパケットフォーマットを示す図である。PCI−Expressは、トランザクションレイヤ、リンクレイヤ、物理レイヤの3つのレイヤを備える。なお、図13には、本発明に係わるトランザクションレイヤ及びリンクレイヤのみが記載されている。
 トランザクションレイヤは、転送先でバッファあふれ等により送信データが喪失しないように、送出するデータのフロー制御を行う。リンクレイヤは、リンク管理、エラー検出及びエラー訂正を行う。物理レイヤは、シリアル−パラレル変換、PLL機能等物理的な伝送を担う。
 まず、図12に記載された、第2の実施形態における光伝送方式の送信処理部801の構成について説明する。送信処理部801は、PCI−Express物理レイヤ処理手段811、データ量検出手段612、データ割り当て手段613、N個の光送信器615−1~615−N、パワーステート検出手段812、光送信器パワーステート切り替え手段813、パワーステート送信手段814、CPU650、メモリ651を備える。ここで、Nは2以上の自然数である。
 PCI−Express物理レイヤ処理手段811は、データ入力経路600−1~600−Mから入力されたデータをPCI−Expressパケットに搭載する処理、あるいは受信したデータをPCI−Expressパケットから抽出する処理を行う。送信処理部801においては、PCI−Express物理レイヤ処理手段811は、入力されたデータをPCI−Expressパケットに搭載して配線路610−1~610−Mへ出力する。データ量検出手段612は、PCI−Express物理レイヤ処理手段811に流れているデータ量を検出する。ここで、Mは自然数である。
 データ割り当て手段613は、データ量検出手段612で検出したデータ量及び光送信器615−1~615−Nの伝送容量に基づいて、配線路610−1~610−Mから入力されたデータを、光送信器615−1~615−Nへ割り当てる。そして、データ割り当て手段613は、その割り当て情報を光送信器パワーステート切り替え手段813に送る。
 パワーステート検出手段812は、PCI−Express物理レイヤ処理手段811を通過するデータから、PCI−Expressパワーステートを取得し、取得したパワーステートを光送信器パワーステート切り替え手段813に送る。
 光送信器615−1~615−Nは、N本の光伝送路63−1~63−Nを構成する各々の伝送路の一端に接続されている。そして、光送信器615−1~615−Nは、データ割り当て手段613が出力する電気信号を光信号に変換する。
 光送信器パワーステート切り替え手段813は、データ割り当て手段613からの割り当て情報及びパワーステート検出手段812からのパワーステートに基づいて、光送信器615−1~615−Nの光出力の電源制御を行う。
 パワーステート送信手段814は、光送信器パワーステート切り替え手段813が出力する光送信器615−1~615−Nの電源制御情報を、受信処理部802に送信する。電源制御情報は、光送信器615−1~615−Nへのデータの割り当て情報及びPCI−Expressから検出したパワーステートを含んでいる。
 CPU650は、メモリ651に記憶されているプログラムを読み出し、送信処理部801の各部を制御する。
 一方、受信処理部802は、N個の光受信器621−1~621−N、データ復元手段622、PCI−Express物理レイヤ処理手段811、光受信器パワーステート切り替え手段821及びパワーステート受信手段822、CPU660、メモリ661を備える。
 光伝送路63−1~63−Nは、複数の伝送路が並列に配された光伝送路である。並列に配された伝送路の両端には、光送信器615−1~615−Nと光受信器621−1~621−Nとがそれぞれ接続されている。
 光受信器621−1~621−Nは、光伝送路63−1~63−Nを構成する各々の伝送路の他端に接続されている。光受信器621−1~621−Nは、光伝送路63−1~63−Nから受信した光信号を電気信号に変換する。
 データ復元手段622は、光受信器621−1~621−Nから入力された受信データを処理して、送信処理部801においてデータ割り当て手段613に入力されたデータと同様の形態で配線路620−1~620−Mへ出力する。
 PCI−Express物理レイヤ処理手段811は、データ復元手段622が出力するパケットを配線路620−1~620−Mから受信し、PCI−Expressの物理レイヤに関する処理を行う。PCI−Express物理レイヤ処理手段811は、PCI−Expressの物理レイヤに関する処理を行ったパケットを、データ出力経路601−1~601−Mに出力する。
 パワーステート受信手段822は、パワーステート送信手段814から電源制御情報を受信して光受信器パワーステート切り替え手段821に出力する。
 光受信器パワーステート切り替え手段821は、送信処理部801のパワーステート送信手段814から受け取った電源制御情報に含まれるデータの割り当て情報及びパワーステートに基づいて、光受信器621−1~621−Nの電源を制御する。
 CPU660は、メモリ661に記憶されているプログラムを読み出し、受信処理部802の各部を制御する。
[第2の実施形態の動作の説明]
 次に、第2の実施形態の動作について説明する。以下においては、送信処理部801をCPUカード21側、受信処理部802をスイッチカード22側として、CPUカード21からスイッチカード22へのデータ転送時の動作について説明する。ただし、送信処理部801をスイッチカード22側とし、受信処理部802をCPUカード21側とした場合でも以下の動作は同様である。
 まず、送信処理部801の動作について説明する。図14は、第2の実施形態の送信処理部801の動作を示すフローチャートである。
 まず、CPUカード21のI/O部514にあるPCI−Express物理レイヤ処理手段811は、データ入力経路600−1~600−Mから入力されたデータに対して、シリアル−パラレル変換及びPLL処理等の物理レイヤ処理を行う(ステップS301)。
 次に、データ量検出手段612は、PCI−Express物理レイヤ処理手段811より発生するPCI−Expressデータの量を検出し、検出したデータ量をデータ割り当て手段613に出力する(ステップS302)。そして、データ割り当て手段613は、データ量検出手段612で検出されたデータ量及び光送信器615−1~615−Nの伝送容量に基づいて、配線路610−1~610−Mから入力されたPCI−Expressパケットを、光送信器615−1~615−Nに割り当てる(ステップS303)。データ割り当て動作については、図8~図10に示すように、第1の実施形態と同様に行われるので、説明を省略する。
 次に、パワーステート検出手段812は、PCI−Express物理レイヤ処理手段811のパワーステートを検出して、その検出結果を光送信器パワーステート切り替え手段813に通知する(ステップS304)。PCI−Expressのパワーステートの種類とその内容は、先に図20で説明した通りである。
 また、光送信器パワーステート切り替え手段813は、PCI−Expressパケットが割り当てられていない光伝送路63−1~63−Nの光送信器615−1~615−Nのパワーステートを変更する(ステップS305)。パワーステートの変更は、データ割り当て手段613から受信した光送信器615−1~615−Nへの割り当て情報およびパワーステート検出手段813から受信したPCI−Expressのパワーステートに基づいて行われる。たとえば、PCI−Expressから検出したパワーステートが「L2」であれば、パケットが割り当てられていない光送信器615−1~615−Nのクロック及びメイン電源が停止される。あるいは、例えばPCI−Expressから検出したパワーステートが「L3」であれば、パケットが割り当てられていない光送信器615の電源供給が完全に停止される。
 そして、光送信器パワーステート切り替え手段813は、光送信器615−1~615−Nの電源制御情報をパワーステート送信手段814に通知する(ステップS306)。ここで、電源制御情報は、光送信器615−1~615−Nへの割り当て情報及びPCI−Expressから検出したパワーステートを含んでいる。パワーステート送信手段814は、光送信器615−1~615−Nの電源制御情報を、伝送路64を経由して、対向する受信処理部802のパワーステート受信手段822に送信する(ステップS307)。
 一方、光送信器615−1~615−Nは、割り当てられたPCI−Expressパケットを電気信号から光信号に変換して、光伝送路63−1~63−N経由で、対向する受信処理部62へ送信する(ステップS308)。
 次に、受信処理部802の動作について説明する。図15は、第2の実施形態の受信処理部802の動作を示すフローチャートである。
 受信処理部802において、パワーステート受信手段822は、伝送路64から電源制御情報を受信し、受信した電源制御情報を、光受信器パワーステート切り替え手段821に出力する(ステップS401)。
 光受信器パワーステート切り替え手段821は、送信処理部801のパワーステート送信手段814から受け取った電源制御情報に基づいて、光受信器621−1~621−Nの電源を制御する(ステップS402)。電源制御情報による光受信器621−1~621−Nに対する制御は、図14のS305で説明した、光送信器615−1~615−Nに対する制御と同様である。すなわち、光受信器パワーステート切り替え手段821は、電源制御情報に基づいて、光受信器621−1~621−NのうちPCI−Expressパケットが割り当てられていない光伝送路に対応する光受信器のパワーステートを変更する。
 また、光受信器621−1~621−Nは、光信号に変換されたPCI−Expressパケットを受信し、電気信号へ変換したPCI−Expressパケットを、データ復元手段622に送る(ステップS403)。
 データ復元手段622は、データ割り当て手段613によって光送信器615−1~615−Nに割り当てられたPCI−Expressパケットを、データ割り当て手段613への入力データと同様の形態で出力する(ステップS404)。ここで、第2の実施形態におけるデータ復元手段622の動作は、第1の実施形態におけるデータ復元手段622の動作と同様であるので、説明を省略する。
 データ復元手段622から出力されたPCI−Expressパケットは、配線路620−1~620−MによりPCI−Express物理レイヤ処理手段811に入力される。PCI−Express物理レイヤ処理手段811は、PCI−Expressパケットの物理レイヤ処理を行う。そして、PCI−Express物理レイヤ処理手段811は、PCI−Expressパケットを、データ出力経路601−1~601−Mから図5に示したスイッチ部523へ送信する(ステップS405)。
 そして、スイッチ部523は、PCI−Expressパケットの宛先アドレスを読み出すとともに、経路テーブル522を参照する。スイッチ部523は、読み出した宛先アドレスと対応するCPUカードが接続されているポートに、PCI−Expressパケットを送出する(ステップS406)。
 その結果、PCI−Expressパケットは、スイッチカード22から、所望の宛先であるCPUカード21へ出力される。スイッチカード22からCPUカード21へのPCI−Expressパケットの伝送も、上述と同様の手順で行われる。
 以上説明したように、第2の実施形態で説明した筐体内光通信システムにおいて、データ割り当て手段613は、並列伝送路の各伝送路のデータ量及び光送信器の伝送容量に応じて、より少ない伝送路でPCI−Expressパケットを伝送するようにデータを光送信器615−1~615−Nに割り当てる。
 その結果、第2の実施形態で説明した筐体内光通信システムも、並列伝送を用いた通信システムにおいて、伝送路の利用効率を高めることが可能になるという効果を奏する。
 また、第2の実施形態で説明した筐体内光通信システムにおいては、パケットを割り当てない伝送路に接続された光送信器及び光受信器の電源を、PCI−Expressのパワーステートに従って制御することができる。
 すなわち、第2の実施形態の筐体内光通信システムも、低消費電力化を実現できるという効果を奏する。
 また、第1の実施形態及び第2の実施形態では、光送信器の電源制御情報を光送信器から光受信器へ転送するための伝送路64として、光伝送路63−1~63−Nとは別の伝送路を用いる構成について説明した。これらの実施形態に対する変形例として、光伝送路63−1~63−Nにより伝送されるデータに電源制御情報を重畳させて転送する構成も実現可能である。この変形例においては、電源制御情報を転送するための伝送路を別に用意する必要が生じないので、より効率的な伝送路の利用か可能となるという効果を奏する。
 さらに、第1の実施形態で説明した、光送信器へのデータの割り当て状況のみに基づく電源制御と、第2の実施形態で説明したPCI−Expressのパワーステートに基づく電源制御とを共存させてもよい。この場合、いずれの電源制御を優先させるかを、あらかじめ光送信器及び光受信器に設定しておいてもよい。あるいは、優先すべき電源制御を判断して出力する判断手段を設け、判断手段の判断結果により、伝送路へのデータの割り当て状況に基づく電源制御あるいはパワーステートに基づく電源制御のいずれかによって光送信器及び光受信器の電源を制御するようにしてもよい。
 なお、図14及び図15で説明したフローチャートに記載された動作は、それぞれ、プログラムを用いて送信処理部801が備えるCPU650、あるいは受信処理部802が備えるCPU660が制御するようにしてもよい。
[第3の実施形態]
 図16は、本願発明の第3の実施形態の送信装置の構成を示す図である。また、図17は、第3の実施形態の送信装置の動作を示すフローチャートである。
 送信装置901は、データを送信するN個の送信手段92−1~92−Nと、送信手段92−1~92−Nへデータを割り振るデータ割り当て手段903と、データ割り当て手段903に入力されるデータのデータ量を検出するデータ量検出手段904とを備える。ここで、Nは2以上の自然数である。
 図17を用いて、送信装置901の動作を説明する。
 データ量検出手段904は、送信装置901の外部からデータ割り当て手段903に入力されるデータのデータ量を検出する(ステップS901)。データ割り当て手段903は、検出されたデータ量及び送信手段の伝送容量に基づいて、送信手段92−1~92−Nにデータを割り当てる(ステップS902)。送信手段921~92Nは、データ割り当て手段904が割り当てたデータを、送信する(ステップS903)。
 ここで、データ割り当て手段904は、検出したデータ量及び送信手段の伝送容量に基づいて、使用する送信手段がより少なくなるようにデータを送信手段に割り当てる。
 その結果、第3の実施形態の送信装置は、並列伝送を用いた通信システムにおいて伝送路の効率的な利用が可能となるという効果を奏する。
[第4の実施形態]
 図18は、本願発明の第4の実施形態の通信システムの構成を示す図である。通信システム900において、送信装置901と受信装置951とは、複数の伝送路99−1~99−Nを介して接続されている。ここで、Nは2以上の自然数である。
 第4の実施形態における送信装置901は、第3の実施形態において図16及び図17を用いて説明した送信装置901と同一である。従って、その構成及び動作の説明は省略する。
 受信装置951は、N個の受信手段97−1~97−Nとデータ復元手段952とを備える。
 図19は、第4の実施形態の通信システムにおける、受信装置の動作を示すフローチャートである。図19を用いて、受信装置951の動作を説明する。
 受信手段97−1~97−Nは、データを伝送路99−1~99−Nから受信する(ステップS951)。データ復元手段952は、受信手段97−1~97−Nが受信したデータを、データ割り当て手段904に入力されたデータと同様の形態で出力する(ステップS952)。
 すなわち、図18に示した第4の実施形態の通信システムは、送信手段において、データ量及び送信手段の伝送容量に基づいて、使用する伝送路がより少なくなるようにデータを送信手段に割り当てる。そして、受信手段97−1~97−Nとデータ復元手段952とを備える受信装置951は、送信手段に割り当てられたデータを、割り当てられる前と同様の形態で出力する。
 その結果、図18に記載された通信システム及び受信装置も、並列伝送を用いた通信システムにおいて、伝送路のより効率的な利用が可能となるという効果を奏する。
 以上、実施形態を参照して本願発明を説明したが、本願発明は上述した実施形態に限定されるものではない。本願発明の構成や詳細には、本願発明のスコープ内で当業者が理解し得る様々な変更をすることができる。
 この出願は、2009年4月23日に出願された日本出願特願2009−104749を基礎とする優先権を主張し、その開示の全てをここに取り込む。
 2 筐体
 200 筐体内光通信システム
 21 CPUカード
 22 スイッチカード
 311 光コネクタ
 312 電源コネクタ
 313 電気コネクタ
 32 光バックプレーン
 321 光コネクタ
 322 光ファイバ
 33 電気バックプレーン
 331 電気コネクタ
 332 電源コネクタ
 41 CPUカードスロット
 42 スイッチカードスロット
 511 CPU
 512 メモリ部
 513 ノースブリッジ部
 514 I/O部
 515 サウスブリッジ部
 521 I/O部
 522 経路テーブル部
 523 スイッチ部
 61 送信処理部
 600−1~600−M データ入力経路
 601−1~601−M データ出力経路
 610−1~610−M 配線路
 611 イーサネットプロトコル処理手段
 612 データ量検出手段
 613 データ割り当て手段
 614 データ処理手段
 615−1~615−N 光送信器
 616 光送信器切り替え手段
 617 切り替え情報送信手段
 62 受信処理部
 620−1~620−M 配線路
 621−1~621−N 光受信器
 622 データ復元手段
 623 光受信器切り替え手段
 624 切り替え情報受信手段
 63−1~63−N 光伝送路
 64 伝送路
 650 CPU
 651 メモリ
 660 CPU
 661 メモリ
 801 送信処理部
 811 PCI−Express物理レイヤ処理手段
 812 パワーステート検出手段
 813 光送信器パワーステート切り替え手段
 814 パワーステート送信手段
 802 受信処理部
 821 光受信器パワーステート切り替え手段
 822 パワーステート受信手段
 900 通信システム
 901 送信装置
 903 データ割り当て手段
 904 データ量検出手段
 92−1~92−N 送信手段
 951 受信装置
 952 データ復元手段
 97−1~97−N 受信手段
 99−1~99−N 伝送路

Claims (24)

  1. 入力されるデータのデータ量を検出するデータ量検出手段と、
    前記データを並列に送信する複数の送信手段と、
    前記データ量及び前記送信手段の伝送容量に基づいて、前記入力されるデータを、前記複数の送信手段から選択した送信手段に割り当てるデータ割り当て手段と、
    を備えることを特徴とする、送信装置。
  2. 前記入力されるデータは、単一の入力経路から前記データ量割り当て手段に入力されることを特徴とする、請求項1に記載された送信装置。
  3. 前記入力されるデータは、前記複数の送信手段の並列数と等しい並列数で前記データ量割り当て手段に入力されることを特徴とする、請求項1に記載された送信装置。
  4. 前記データの前記送信手段への割り当て状況に基づいて第1の電源制御情報を生成し、前記第1の電源制御情報に基づいて前記送信手段の電源の制御を行う送信器切り替え手段と、
    前記第1の電源制御情報を送信する制御情報送信手段と、をさらに備えることを特徴とする、請求項1乃至3のいずれかに記載された送信装置。
  5. 前記送信器切り替え手段は、前記第1の電源制御情報に基づいて、前記データが割り当てられない前記送信手段への電源の供給を停止することを特徴とする、請求項4に記載された送信装置。
  6. 前記データを伝送するプロトコルにおいて定義されている電源供給状態(パワーステート)を検出するパワーステート検出手段と、
    前記パワーステートおよび前記データの前記送信手段への割り当て状況に基づいて第2の電源制御情報を生成し、前記第2の電源制御情報に基づいて前記送信手段の電源制御を行う送信器パワーステート切り替え手段と、
    前記第2の電源制御情報を送信するパワーステート送信手段と、をさらに備えることを特徴とする、請求項1乃至5のいずれかに記載された送信装置。
  7. 前記送信器パワーステート切り替え手段は、前記第2の電源制御情報に基づいて、前記データが割り当てられない前記送信手段への電源の供給を停止することを特徴とする、請求項6に記載された送信装置。
  8. 請求項1に記載された送信装置から前記データを受信する受信手段と、
    前記受信した前記データを、前記データ割り当て手段に入力されたデータと同様の形態で出力するデータ復元手段と、
    を備えることを特徴とする、受信装置。
  9. 請求項2に記載された送信装置から前記データを受信する受信手段と、
    前記受信した前記データを、単一の出力から出力するデータ復元手段と、
    を備えることを特徴とする、受信装置。
  10. 請求項3に記載された送信装置から前記データを受信する受信手段と、
    前記受信した前記データを、前記複数の送信手段の並列数と等しい並列数で出力するデータ復元手段と、
    を備えることを特徴とする、受信装置。
  11. 請求項4又は5に記載された送信装置から前記データを受信する受信手段と、
    前記受信した前記データを、前記データ割り当て手段に入力されたデータと同様の形態で出力するデータ復元手段と、
    前記送信装置から前記第1の制御情報を受信する制御情報受信手段と、
    前記第1の電源制御情報に基づいて前記受信手段の電源制御を行う受信器切り替え手段と、
    を備えることを特徴とする、受信装置。
  12. 前記受信器切り替え手段は、前記データが割り当てられない前記送信手段と接続された前記受信手段への電源の供給を停止することを特徴とする、請求項11に記載された受信装置。
  13. 請求項6又は7に記載された送信装置から前記データを受信する受信手段と、
    前記受信した前記データを、前記送信装置が備えるデータ割り当て手段に入力されたデータと同様の形態で出力するデータ復元手段と、
    前記第2の電源制御情報を受信するパワーステート受信手段と、
    前記第2の電源制御情報に基づき前記受信手段の電源制御を行う受信器パワーステート切り替え手段と、をさらに備えることを特徴とする、受信装置。
  14. 前記受信器パワーステート切り替え手段は、前記データが割り当てられない前記送信手段と接続された前記受信手段への電源の供給を停止することを特徴とする、請求項13に記載された受信装置。
  15. 請求項1に記載された送信装置と、請求項8に記載された受信装置とが、伝送路を介して接続されていることを特徴とする、通信システム。
  16. 入力されるデータのデータ量を検出するデータ量を検出し、
    前記データ量及び送信手段の伝送容量に基づいて、前記データを複数の前記送信手段から選択した送信手段に割り当て、
    前記入力されるデータを、前記選択した送信手段を用いて並列に送信する、
    ことを特徴とする、送信方法。
  17. さらに、単一の入力から入力された前記データを前記選択した送信手段に割り当てることを特徴とする、請求項16に記載された送信方法。
  18. さらに、前記送信手段の並列数と等しい並列数を備えた入力から入力された前記データを、前記選択した送信手段に割り当てることを特徴とする、請求項16に記載された送信方法。
  19. 請求項16に記載された送信方法を用いて送信された前記データを受信し、
    前記受信した前記データを、前記送信手段に割り当てられる前のデータの形態で出力する、
    ことを特徴とする、受信方法。
  20. 請求項17に記載された送信方法を用いて送信された前記データを受信し、
    前記受信した前記データを、単一の出力から出力する、
    ことを特徴とする、受信方法。
  21. 請求項18に記載された送信方法を用いて送信された前記データを受信し、
    前記受信した前記データを、前記送信手段の並列数と等しい並列数を備えた出力から出力する、
    ことを特徴とする、受信方法。
  22. 請求項16に記載された送信方法により送信された前記データを、
    請求項19に記載された受信方法により受信することを特徴とする、通信方法。
  23. 送信装置を、
    入力されるデータのデータ量を検出するデータ量検出手段、
    前記データを並列に送信する複数の送信手段、
    前記データ量及び前記送信手段の伝送容量に基づいて、前記入力されるデータを、前記複数の送信手段から選択した送信手段に割り当てるデータ割り当て手段、
    として動作させるための、送信装置の制御プログラムを記録したコンピュータ読み取り可能な記録媒体。
  24. 受信装置を、
    請求項1に記載された送信装置から前記データを受信する受信手段、
    前記受信した前記データを、前記データ割り当て手段に入力されたデータと同様の形態で出力するデータ復元手段、
    として動作させるための、受信装置の制御プログラムを記録したコンピュータ読み取り可能な記録媒体。
PCT/JP2010/057521 2009-04-23 2010-04-21 送信装置、送信方法及び送信装置の制御プログラム WO2010123143A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2011510396A JPWO2010123143A1 (ja) 2009-04-23 2010-04-21 送信装置、送信方法及び送信装置の制御プログラム
US13/263,862 US20120030380A1 (en) 2009-04-23 2010-04-21 Transmission device, transmission method, and control program for transmission device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009104749 2009-04-23
JP2009-104749 2009-04-23

Publications (1)

Publication Number Publication Date
WO2010123143A1 true WO2010123143A1 (ja) 2010-10-28

Family

ID=43011254

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/057521 WO2010123143A1 (ja) 2009-04-23 2010-04-21 送信装置、送信方法及び送信装置の制御プログラム

Country Status (3)

Country Link
US (1) US20120030380A1 (ja)
JP (1) JPWO2010123143A1 (ja)
WO (1) WO2010123143A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014027266A1 (en) * 2012-08-15 2014-02-20 International Business Machines Corporation Network interface card having overlay gateway functionality
WO2016143692A1 (ja) * 2015-03-06 2016-09-15 日本電信電話株式会社 局側装置および光伝送システム
JP2016213539A (ja) * 2015-04-30 2016-12-15 日本電信電話株式会社 光伝送装置、光伝送方法、および、光伝送システム
TWI603601B (zh) * 2015-07-17 2017-10-21 Nippon Telegraph & Telephone Boards and optical transmission systems for optical transmission systems
US10033460B2 (en) 2015-07-16 2018-07-24 Fujitsu Limited Receiving device and method for monitoring control information

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8402189B2 (en) * 2010-05-13 2013-03-19 Hitachi, Ltd. Information processing apparatus and data transfer method
KR102073027B1 (ko) 2011-04-05 2020-02-04 삼성전자 주식회사 반송파 집적 기술을 사용하는 무선통신시스템에서 복수 개의 타임 정렬 타이머 운용 방법 및 장치
KR102006920B1 (ko) 2013-01-07 2019-08-02 삼성전자주식회사 이동 통신 시스템에서 구성 정보 설정 방법 및 장치
TWI486775B (zh) * 2013-09-18 2015-06-01 Dexin Corp 輸入裝置及其資料傳輸方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6460041A (en) * 1987-08-31 1989-03-07 Nec Corp Radio channel number controlling communication method
JPH03297297A (ja) * 1990-04-16 1991-12-27 Nec Corp 多重化装置の回線対応部における消費電力削減方式
JP2002118563A (ja) * 2000-10-05 2002-04-19 Nec Corp 電子装置及びその電力制御方法
JP2002290489A (ja) * 2001-03-28 2002-10-04 Nec Corp 複数の回線を使用した通信方式、通信制御装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6377550B1 (en) * 1997-10-28 2002-04-23 Texas Instruments Incorporated Nested measurement period switch algorithm for flow control of available bit rate ATM communications
IL158276A (en) * 2003-10-02 2010-04-29 Radvision Ltd Method for dynamically optimizing bandwidth allocation in variable bitrate (multi-rate) conferences
US7299300B2 (en) * 2004-02-10 2007-11-20 Oracle International Corporation System and method for dynamically selecting a level of compression for data to be transmitted
US7489630B2 (en) * 2005-02-02 2009-02-10 Alcatel Lucent Method and apparatus for controlling connections in a communication network
US8279893B2 (en) * 2006-06-16 2012-10-02 Nvidia Corporation System and method for communicating data utilizing multiple types of data connections
US8000239B2 (en) * 2006-12-14 2011-08-16 Oracle America, Inc. Method and system for bandwidth allocation using router feedback
JP4935379B2 (ja) * 2007-01-26 2012-05-23 富士通株式会社 電源装置および通信機器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6460041A (en) * 1987-08-31 1989-03-07 Nec Corp Radio channel number controlling communication method
JPH03297297A (ja) * 1990-04-16 1991-12-27 Nec Corp 多重化装置の回線対応部における消費電力削減方式
JP2002118563A (ja) * 2000-10-05 2002-04-19 Nec Corp 電子装置及びその電力制御方法
JP2002290489A (ja) * 2001-03-28 2002-10-04 Nec Corp 複数の回線を使用した通信方式、通信制御装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014027266A1 (en) * 2012-08-15 2014-02-20 International Business Machines Corporation Network interface card having overlay gateway functionality
US9008085B2 (en) 2012-08-15 2015-04-14 International Business Machines Corporation Network interface card having overlay gateway functionality
US9503313B2 (en) 2012-08-15 2016-11-22 International Business Machines Corporation Network interface card having overlay gateway functionality
WO2016143692A1 (ja) * 2015-03-06 2016-09-15 日本電信電話株式会社 局側装置および光伝送システム
JPWO2016143692A1 (ja) * 2015-03-06 2017-09-21 日本電信電話株式会社 局側装置および光伝送システム
US10193630B2 (en) 2015-03-06 2019-01-29 Nippon Telegraph And Telephone Corporation Station-side device and optical transmission system
JP2016213539A (ja) * 2015-04-30 2016-12-15 日本電信電話株式会社 光伝送装置、光伝送方法、および、光伝送システム
US10033460B2 (en) 2015-07-16 2018-07-24 Fujitsu Limited Receiving device and method for monitoring control information
TWI603601B (zh) * 2015-07-17 2017-10-21 Nippon Telegraph & Telephone Boards and optical transmission systems for optical transmission systems

Also Published As

Publication number Publication date
JPWO2010123143A1 (ja) 2012-10-25
US20120030380A1 (en) 2012-02-02

Similar Documents

Publication Publication Date Title
WO2010123143A1 (ja) 送信装置、送信方法及び送信装置の制御プログラム
US7356636B2 (en) Virtualized PCI switch
EP1832984B1 (en) Information processing apparatus, information processing system and data communication method
JP4928732B2 (ja) データ転送システム及び電子機器
JP4704050B2 (ja) データ転送システム及び電子機器
US7698484B2 (en) Information processor configured to detect available space in a storage in another information processor
US7424567B2 (en) Method, system, and apparatus for a dynamic retry buffer that holds a packet for transmission
JP2006195871A (ja) 通信装置、電子機器、及び画像形成装置
JP2007087082A (ja) 情報処理装置およびオプションデバイス共有方法
JP4564855B2 (ja) データ転送システム及び電子機器
JP5151176B2 (ja) データ通信装置、画像処理システムおよびデータ通信方法
JP4308680B2 (ja) 画像形成装置
JP4564740B2 (ja) 画像機器システム
JP4777723B2 (ja) 情報処理システム、プログラムおよびデータ転送方法
JP4928715B2 (ja) シリアルデータ転送装置、画像出力装置、画像入力装置及び画像形成装置
JP4828899B2 (ja) 情報処理装置および記憶デバイス共有方法
JP2005354658A (ja) 画像形成システム
JP2007226494A (ja) データ転送システム
JP2007282187A (ja) 情報処理装置、情報処理システムおよびデータ通信方法
JP2007241882A (ja) データ通信装置および画像形成システム
JP2007272871A (ja) 情報処理装置およびデータ通信方法
JP4824422B2 (ja) 制御装置、画像処理システムおよびデータ転送経路切替方法
JP4690828B2 (ja) 情報処理システム、プログラムおよびパケット通信方法
JP2005332372A (ja) 画像処理装置及び画像形成装置
JP2005332316A (ja) データ分配装置、データ転送装置及び画像処理装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10767195

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 13263862

Country of ref document: US

ENP Entry into the national phase

Ref document number: 2011510396

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10767195

Country of ref document: EP

Kind code of ref document: A1