WO2010004708A1 - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
WO2010004708A1
WO2010004708A1 PCT/JP2009/003061 JP2009003061W WO2010004708A1 WO 2010004708 A1 WO2010004708 A1 WO 2010004708A1 JP 2009003061 W JP2009003061 W JP 2009003061W WO 2010004708 A1 WO2010004708 A1 WO 2010004708A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
contact hole
contact
semiconductor substrate
sioc
Prior art date
Application number
PCT/JP2009/003061
Other languages
English (en)
French (fr)
Inventor
岡村秀亮
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Publication of WO2010004708A1 publication Critical patent/WO2010004708A1/ja
Priority to US12/703,971 priority Critical patent/US20100144143A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76814Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76826Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66575Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
    • H01L29/6659Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's

Definitions

  • the present invention relates to a method for manufacturing a semiconductor device in which a contact hole is formed in the semiconductor device.
  • the overlay margin of each layer in the lithography process has become smaller and smaller.
  • the depth of the diffusion layer of the semiconductor substrate is becoming increasingly shallow.
  • the contact connecting the wiring and the semiconductor substrate is formed by dry etching the interlayer insulating film to form a contact hole and embedding a conductive material.
  • the contact hole may be formed out of the source / drain region.
  • overetching is performed in consideration of variations in film thickness and etch rate, but the diffusion layer on the substrate surface is also scraped. At this time, if the amount of ground removal becomes larger than the depth of the diffusion layer, a leak from the contact to the substrate occurs, resulting in a device failure. Therefore, it is necessary to suppress the amount of chipping of the semiconductor substrate when forming the contact hole.
  • 5 and 6 are process cross-sectional views illustrating a conventional method for manufacturing a semiconductor device.
  • an extension region 2 As shown in FIG. 5A, an extension region 2, a source / drain region 3, a gate oxide film 4, a polysilicon gate electrode 5, and an LDD sidewall 6 are formed in an element formation region of the semiconductor substrate 1.
  • a silicon nitride film 14 is deposited to a thickness of 30 nm on the semiconductor substrate 1 by using a low pressure CVD method as an etching stopper film.
  • the silicon nitride film 14 is used as an etching stopper film because a silicon oxide film-based material is generally used for the interlayer insulating film in the next process, and it is easy to ensure a selection ratio with the silicon oxide film during contact etching. This is because there is no concern about contamination of the device.
  • a 500 nm thick SA-NSG film 8 is deposited on the silicon nitride film 14 as an interlayer insulating film, and is planarized by polishing 200 nm by CMP.
  • an antireflection film 9 made of an organic film material is applied to a thickness of 50 nm, and then an ArF resist 10 is used to form a contact pattern.
  • the antireflection film 9 and the SA-NSG film 8 are dry-etched until the silicon nitride film 14 is exposed, and contact is made on the gate electrode 5. Hole 11 is formed.
  • the CF 4 flow rate is 100 sccm
  • the upper electrode applied power is 1000 W
  • the lower electrode applied power is 300 W.
  • the SA-NSG film 8 When the SA-NSG film 8 is dry-etched under the condition that the gas pressure is 10 Pa, C 4 F 6 is 10 sccm, Ar is 1000 sccm, O 2 is 5 sccm, the upper electrode power is 800 W, and the lower electrode is applied. Processing is performed under the conditions of electric power of 600 W and gas pressure of 10 Pa. At this time, since the selection ratio is such that the silicon nitride film 14 does not penetrate through contact etching, the silicon nitride film 14 functions as an etching stopper film.
  • the silicon nitride film 14 is dry-etched while ensuring a selection ratio with the semiconductor substrate 1.
  • dry etching conditions a parallel plate type capacitively coupled dry etching apparatus is used.
  • the CHF 3 flow rate is 50 sccm
  • the Ar flow rate is 1000 sccm
  • the oxygen flow rate is 5 sccm
  • the discharge power is 200 W
  • the gas pressure is 10 Pa.
  • the selection ratio between the silicon nitride film 14 and the underlying semiconductor substrate 1 is desired to be set high, but the etching of the silicon nitride film 14 is stopped under the high selection ratio condition, so that it cannot be set too high (about 3). .
  • the overetch amount during etching is 50% of the film thickness, and the selection ratio between the silicon nitride film 14 and the underlying substrate is 2.5. Then, the amount of substrate scraping becomes 6 nm. This is sufficiently larger than the diffusion layer depth ( ⁇ 3 nm) of the extension region 2.
  • the contact pattern position is shifted from the gate electrode to the source / drain region 3 as shown in FIG. 6A. In addition, a portion 15 that penetrates the extension region 2 is generated.
  • the formed contact hole 11 is filled with a conductive material 13 as a contact material to form a contact.
  • a substrate leakage of current occurs through the portion 15 where the conductive material 13 penetrates the extension region 3.
  • the polysilicon film and silicon nitride film which are etching stopper films, can be processed by wet etching using a chemical solution or isotropic etching using CF 4 gas plasma.
  • a chemical solution or isotropic etching using CF 4 gas plasma for example, refer to Patent Document 1.
  • WSx as an etching stopper film, the source / drain region can be contacted even if the overlay is shifted (for example, see Patent Document 2).
  • an object of the present invention is to prevent the base substrate at the bottom of a hole from being scraped without causing a processing defect in the contact hole when the contact hole is formed.
  • a method of manufacturing a semiconductor device includes a step of forming a semiconductor element or wiring on a semiconductor substrate when forming a contact on the semiconductor device, and a step of forming the semiconductor element or wiring on the semiconductor element.
  • the method includes a step of removing the film and a step of filling the contact hole with a conductive material to form a contact.
  • a step of forming a semiconductor element or a wiring on a semiconductor substrate when forming a contact in the semiconductor device a step of depositing a SiOC film on the semiconductor element or on the entire surface of the semiconductor substrate including the wiring; Depositing an interlayer insulating film on the SiOC film; Depositing an antireflection film on the interlayer insulating film; and applying a photosensitive resin on the antireflection film, and then opening a contact hole formation region of the photosensitive resin to form a contact hole pattern Forming a contact hole by dry etching the antireflection film and the interlayer insulating film according to the pattern of the photosensitive resin until the surface of the SiOC film is exposed, and oxygen on the entire surface of the semiconductor substrate.
  • plasma irradiation with a gas containing oxygen atoms may be performed instead of irradiation with oxygen gas plasma.
  • the selectivity between the altered layer and the semiconductor substrate can be increased, and the altered layer can be selectively removed by etching. Therefore, it is possible to form a contact that suppresses the occurrence of substrate leakage even when the amount of excavation of the base substrate is suppressed and an overlay deviation occurs.
  • 1 and 2 are process cross-sectional views illustrating a method for manufacturing a semiconductor device according to the first embodiment.
  • an extension region 2 in an element formation region of a semiconductor substrate 1, an extension region 2, a source / drain region 3, a gate oxide film 4, a polysilicon gate electrode 5, and an LDD sidewall which is an insulating film. 6 is formed to form a semiconductor element.
  • a SiOC film 7 is deposited to a thickness of 30 nm on the entire surface of the semiconductor substrate 1 by using a plasma CVD method as an etching stopper film.
  • a plasma CVD method As a condition for the plasma CVD process, DMDMOS is used as a source gas, and a film formation temperature is 300 to 450 ° C.
  • a 500 nm thick SA-NSG film 8 is deposited on the SiOC film 7 as an interlayer insulating film, and is flattened by polishing 200 nm by CMP.
  • an antireflection film 9 made of an organic film material is applied to a thickness of 50 nm, and then contact is made using an ArF resist 10 on the antireflection film 9 which is a region immediately above the gate electrode 5. Form a pattern.
  • the antireflection film 9 and the SA-NSG film 8 are dry-etched until the SiOC film 7 is exposed, and contact holes are formed on the gate electrode 5. 11 is formed.
  • the CF 4 flow rate is 100 sccm
  • the upper electrode applied power is 1000 W
  • the lower electrode applied power is 300 W.
  • the SA-NSG film 8 When the SA-NSG film 8 is dry-etched under the condition that the gas pressure is 10 Pa, C 4 F 6 is 10 sccm, Ar is 1000 sccm, O 2 is 5 sccm, the upper electrode power is 800 W, and the lower electrode is applied. Processing is performed under the conditions of electric power of 600 W and gas pressure of 10 Pa. At this time, the selection ratio can be obtained between the SA-NSG film 8 and the SiOC film 7, and the SiOC film 7 can be used as an etching stopper film.
  • the entire semiconductor substrate 1 is irradiated with oxygen plasma.
  • the plasma irradiation is performed by using an inductively coupled plasma apparatus and generating oxygen plasma at an oxygen gas flow rate of 1000 sccm, a discharge power of 1000 W, and a gas pressure of 10 Pa.
  • the oxygen radicals in the plasma remove C from the Si—C bonds in the SiOC film 7, form Si—O bonds, and change to a film quality close to that of the silicon oxide film.
  • the formation of a deteriorated layer from the surface of the SiOC film to about 50 nm can be confirmed in the treatment for 60 seconds, and the thickness of the SiOC film 7 deposited as the stopper film is 30 nm. It can be said that the exposed portion is sufficiently altered by the second processing.
  • the altered layer 12 is a portion that has changed to a film quality close to a silicon oxide film by oxygen plasma treatment for 60 seconds.
  • the altered layer 12 is dry-etched while ensuring a selectivity with respect to the semiconductor substrate 1.
  • dry etching conditions a parallel plate type capacitively coupled dry etching apparatus is used, with a C 4 F 8 flow rate of 10 sccm, an Ar flow rate of 1000 sccm, a discharge power of 100 W, and a gas pressure of 10 Pa.
  • a fluorocarbon gas is often used.
  • the etch rate is lowered by depositing a reaction product (CF polymer film) on the surface of the base to inhibit etching.
  • the etch rate itself of the silicon oxide film or silicon nitride film also decreases. Since the silicon oxide film contains oxygen atoms in the film by changing the SiOC film 7 as an etching stop film into the deteriorated layer 12 as in the present invention, oxygen in the film of the deteriorated layer 12 is etched during etching. Reacts with the carbon of the reaction product to remove C in the form of C + 2O ⁇ CO 2 . Therefore, it can be seen that the silicon oxide film can easily ensure the selection ratio with the base (silicon substrate) as compared with other materials such as a silicon nitride film.
  • the selection ratio between the silicon oxide film and the silicon substrate is 15, which is a significant improvement (the amount of scraping is smaller than the selection ratio ( ⁇ 3) between the silicon nitride film and the base in the conventional method. 1/5).
  • the antireflection film 9 and the ArF resist 10 are removed by ashing, and the resist residue and polymer residue are removed by washing with sulfuric acid and ammonia.
  • the formed contact hole 11 is filled with a conductive material 13 as a contact material to form a contact.
  • the stopper film is close to the silicon oxide film. Since etching is performed after changing to an altered layer of the structure, even if the contact hole formation region shifts from the gate electrode to the source / drain region, it is possible to adopt processing conditions with a high selectivity to the base, and contact A processing technique that reduces the amount of substrate scraping can be realized without causing processing defects in the hole, and current leakage of the substrate can be suppressed.
  • oxygen gas plasma is used to alter the SiOC film 7 in the step shown in FIG. 2A, but a gas containing oxygen atoms such as carbon dioxide or water, or The SiOC film 7 may be altered using a mixed gas containing at least one of these gases and oxygen.
  • the surface of the source / drain region 3 is not silicided, but may be silicided.
  • 3 and 4 are process cross-sectional views illustrating a method for manufacturing a semiconductor device according to the second embodiment.
  • an extension region 2 As shown in FIG. 3A, an extension region 2, a source / drain region 3, a gate oxide film 4, a polysilicon gate electrode 5, and an LDD sidewall which is an insulating film are formed in an element formation region of the semiconductor substrate 1. 6 is formed to form a semiconductor element.
  • a SiOC film 7 is deposited to a thickness of 30 nm on the entire surface of the semiconductor substrate 1 by using a plasma CVD method as an etching stopper film.
  • a plasma CVD method As a condition for the plasma CVD process, DMDMOS is used as a source gas, and a film formation temperature is 300 to 450 ° C.
  • a 500 nm thick SA-NSG film 8 is deposited on the SiOC film 7 as an interlayer insulating film, and is flattened by polishing 200 nm by CMP.
  • an antireflection film 9 made of an organic film material is applied to a thickness of 50 nm, and then contact is made using an ArF resist 10 on the antireflection film 9 which is a region immediately above the gate electrode 5. Form a pattern.
  • the antireflection film 9 and the SA-NSG film 8 are dry etched until the SiOC film 7 is exposed, and the contact hole 11 is formed on the gate electrode.
  • the CF 4 flow rate is 100 sccm
  • the upper electrode applied power is 1000 W
  • the lower electrode applied power is 300 W.
  • the SA-NSG film 8 When the SA-NSG film 8 is dry-etched under the condition that the gas pressure is 10 Pa, C 4 F 6 is 10 sccm, Ar is 1000 sccm, O 2 is 5 sccm, the upper electrode power is 800 W, and the lower electrode is applied. Processing is performed under the conditions of electric power of 600 W and gas pressure of 10 Pa. At this time, the selection ratio can be obtained between the SA-NSG film 8 and the SiOC film 7, and the SiOC film 7 can be used as an etching stopper film.
  • the entire semiconductor substrate 1 is irradiated with oxygen plasma.
  • the plasma irradiation is performed by using an inductively coupled plasma apparatus and generating oxygen plasma at an oxygen gas flow rate of 1000 sccm, a discharge power of 1000 W, and a gas pressure of 10 Pa.
  • the antireflection film 9 and the ArF resist 10 are also removed at the same time.
  • the oxygen radicals in the plasma remove C from the Si—C bonds in the SiOC film 7, form Si—O bonds, and change to a film quality close to that of the silicon oxide film.
  • the altered layer is formed from the surface of the SiOC film to about 50 nm in the treatment for 60 seconds. It can be said that the exposed portion is sufficiently altered by the second processing.
  • the altered layer 12 is a portion that has changed to a film quality close to a silicon oxide film by oxygen plasma treatment for 60 seconds.
  • the altered layer 12 is dry-etched while ensuring a selection ratio with the semiconductor substrate 1.
  • dry etching conditions a parallel plate type capacitively coupled dry etching apparatus is used, and the C 4 F 8 flow rate is 10 sccm, the Ar flow rate is 1000 sccm, the discharge power is 100 W, and the gas pressure is 10 Pa.
  • a fluorocarbon gas is often used.
  • the etch rate is lowered by depositing a reaction product (CF polymer film) on the surface of the base to inhibit etching.
  • the SiOC film 7 that is an etching stop film is altered to the altered layer 12, so that the silicon oxide film contains oxygen atoms, so that the oxygen in the altered layer 12 is etched during the etching. Reacts with the carbon of the reaction product to remove C in the form of C + 2O ⁇ CO 2 . Therefore, it can be seen that the silicon oxide film can easily ensure the selection ratio with the base (silicon substrate) as compared with other materials such as a silicon nitride film.
  • the selection ratio between the silicon oxide film and the silicon substrate is 15, which is a significant improvement (the amount of scraping is smaller than the selection ratio ( ⁇ 3) between the silicon nitride film and the base in the conventional method. 1/5).
  • the resist residue and polymer residue are removed by washing with sulfuric acid and ammonia.
  • the formed contact hole 11 is filled with a conductive material 13 as a contact material to form a contact.
  • the stopper film is close to the silicon oxide film. Since etching is performed after changing to an altered layer of the structure, even if the contact hole formation region shifts from the gate electrode to the source / drain region, it is possible to adopt processing conditions with a high selectivity to the base, and contact A processing technique that reduces the amount of substrate scraping can be realized without causing processing defects in the hole, and current leakage of the substrate can be suppressed.
  • oxygen gas plasma is used to alter the SiOC film 7 in the step shown in FIG. 4A.
  • a gas containing oxygen atoms such as carbon dioxide and water, or The SiOC film 7 may be altered using a mixed gas containing at least one of these gases and oxygen.
  • the surface of the source / drain region 3 is not silicided, but may be silicided.
  • the contact hole is formed on the gate electrode of the semiconductor element.
  • the contact hole is formed on another region of the semiconductor element or on the wiring formed between the semiconductor elements. It can also be formed.
  • the present invention can prevent the underlying substrate at the bottom of the hole from being scraped without causing a processing defect in the contact hole, and is useful for a semiconductor device manufacturing method for forming a contact hole in a semiconductor device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

 コンタクトホール11形成後、コンタクトホール11底面に露出したSiOC膜7を変質層12に変化させることにより、変質層12と半導体基板1の選択比大きくすることができ、選択的に変質層12をエッチング除去できるため、下地基板掘れ量を抑制し、重ね合わせずれなどが発生したときにも、基板リークの発生を抑制したコンタクトを形成することができる。

Description

半導体装置の製造方法
 本発明は、半導体装置にコンタクトホールを形成する半導体装置の製造方法に関するものである。
 近年、半導体装置の微細化にともない、トランジスタの集積度をあげるために、リソグラフィー工程での各レイヤーの重ね合わせマージンはますます小さくなってきている。また、半導体基板の拡散層の深さはますます浅くなってきている。配線と半導体基板を接続するコンタクトは、層間絶縁膜をドライエッチングしてコンタクトホールを形成し、導電材料を埋め込んで形成する。しかし、リソグラフィー工程の重ね合わせマージンがほとんどないため、コンタクトホールがソース/ドレイン領域からずれて形成される場合がある。また、層間絶縁膜をエッチングする場合、膜厚やエッチレートのバラツキを考慮して、オーバーエッチを行うが、そのため基板表面の拡散層も削れてしまう。このとき、下地削れ量が拡散層の深さよりも大きくなると、コンタクトから基板へのリークが発生し、デバイス不良となる。そのため、コンタクトホール形成時には、半導体基板の削れ量を抑制する必要がある。
 以下、図5~図6を参照しながら、従来技術の実施形態における半導体装置の製造方法について説明する。
 図5,図6は従来の半導体装置の製造方法を説明する工程断面図である。
 図5(a)に示すように、半導体基板1の素子形成領域に、エクステンション領域2とソース/ドレイン領域3とゲート酸化膜4とポリシリコンのゲート電極5とLDDサイドウォール6を形成する。
 次に、図5(b)に示すように、エッチングストッパー膜として、減圧CVD法を用いて、半導体基板1上にシリコン窒化膜14を30nm堆積する。エッチングストッパー膜としてシリコン窒化膜14を用いるのは、次工程の層間絶縁膜にはシリコン酸化膜系の材料が一般的に用いられ、コンタクトエッチ時にシリコン酸化膜との選択比を確保しやすく、かつ、デバイスへの汚染などの懸念もないためである。
 次に、図5(c)に示すように、シリコン窒化膜14の上に、層間絶縁膜としてSA-NSG膜8を500nm堆積し、CMP法にて、200nm研磨して平坦化する。
 次に、図5(d)に示すように、有機膜材料の反射防止膜9を50nm塗布し、続いてArFレジスト10を用いてコンタクトパターンを形成する。
 次に、図5(e)に示すように、ArFレジスト10のパターンにしたがって、反射防止膜9とSA-NSG膜8をシリコン窒化膜14が露出するまでドライエッチングし、ゲート電極5上にコンタクトホール11を形成する。ドライエッチング処理の条件として、二周波印加型容量結合式エッチング装置を使用し、反射防止膜9をドライエッチするときは、CF流量が100sccm、上部電極印加電力が1000W、下部電極印加電力が300W、ガス圧力が10Paの条件で処理を行い、SA-NSG膜8をドライエッチングするときは、Cを10sccm、Arを1000sccm、Oを5sccm、上部電極印加電力が800W、下部電極印加電力が600W、ガス圧力10Paの条件で処理を行う。このとき、コンタクトエッチングでシリコン窒化膜14が突き抜けない程度の選択比が確保されているので、シリコン窒化膜14はエッチングストッパー膜として機能している。
 次に、図6(a)に示すように、シリコン窒化膜14を、半導体基板1との選択比を確保してドライエッチングする。ドライエッチ条件としては、平行平板型の容量結合型ドライエッチング装置を用いて、CHF流量が50sccm、Ar流量が1000sccm、酸素流量が5sccm、放電電力200W、ガス圧力10Paとする。ここでも、シリコン窒化膜14と下地の半導体基板1との選択比は高く設定したいが、高選択比の条件にするとシリコン窒化膜14のエッチングが停止するため、あまり高く設定できない(~3程度)。例えば、シリコン窒化膜膜厚を30nmとして、シリコン窒化膜14をドライエッチする場合、エッチング時のオーバーエッチ量を膜厚の50%とし、シリコン窒化膜14と下地基板との選択比を2.5とすると、基板の削れ量は6nmにもなる。これは、エクステンション領域2の拡散層深さ(~3nm)よりも十分大きい。リソグラフィー工程にてコンタクトパターン形成時(図5(d))に、重ね合わせがすれて、コンタクトパターン位置が、ゲート電極上からソース/ドレイン領域3にずれた場合、図6(a)に示すように、エクステンション領域2を突き抜ける箇所15が発生する。
 次に、図6(b)に示すように、反射防止膜9とArFレジスト10を除去する。
 次に、図6(c)に示すように、形成されたコンタクトホール11に、コンタクト材料となる導電材料13を充填させてコンタクトを形成する。このとき、導電材料13がエクステンション領域3を突き抜けている箇所15を介して、電流の基板リークが発生する。
 これらの課題に対して、従来、エッチングストッパー膜であるポリシリコン膜やシリコン窒化膜を、薬液を用いた湿式エッチングや、CFガスプラズマによる等方性エッチングで処理することで、基板が削れることを抑制している(例えば、特許文献1参照)。また、エッチングストッパー膜としてWSxを用いることで、重ね合わせがずれても、ソース/ドレイン領域にコンタクトがとれるような構造をとっている(例えば、特許文献2参照)。
特開平4-048644号公報 特開平9-321280号公報
 しかしながら、半導体デバイスの微細化が進むにともない、ゲート電極間ピッチやコンタクトホール径などの寸法も小さくなる。そのため、薬液を用いた湿式エッチングや、CFガスプラズマによる等方性エッチングでは、コンタクトホール内に導電材料を埋め込む時に、エッチングストッパー膜のサイドエッチに起因してボイドが発生し、埋め込み不良となりデバイス歩留りが低下するという問題点があった。また、WSxを用いる方法では、微細化にともない、ストッパー膜として使用するWSx膜のパターン加工はますます困難になり、WSx残りなどの新たな加工不具合が発生するという問題点があった。
 前記問題点に鑑み、本発明は、コンタクトホールを形成する時に、コンタクトホールに加工不具合を生じさせることなく、ホール底の下地基板が削れることを抑制することを目的とする。
 前記の目的を達成するため、本発明の半導体装置の製造方法は、半導体装置にコンタクトを形成するに際し、半導体基板上に半導体素子または配線を形成する工程と、前記半導体素子上または前記配線上を含む前記半導体基板上の全面にSiOC膜を堆積する工程と、前記SiOC膜の上に層間絶縁膜を堆積する工程と、前記層間絶縁膜の上に反射防止膜を堆積する工程と、前記反射防止膜の上に感光性樹脂を塗布した後、前記感光性樹脂のコンタクトホール形成領域を開口してコンタクトホールのパターンを形成する工程と、前記感光性樹脂のパターンにしたがって前記反射防止膜と前記層間絶縁膜とを前記SiOC膜の表面が露出するまでドライエッチングしてコンタクトホールを形成する工程と、前記半導体基板全面に酸素ガスプラズマを照射して前記SiOC膜の露出している部分を変質層に変質する工程と、前記変質層をドライエッチングして前記半導体基板の表面を露出する工程と、前記感光性樹脂と前記反射防止膜を除去する工程と、前記コンタクトホール内に導電材料を充填してコンタクトを形成する工程とを有することを特徴とする。
 また、半導体装置にコンタクトを形成するに際し、半導体基板上に半導体素子または配線を形成する工程と、前記半導体素子上または前記配線上を含む前記半導体基板上の全面にSiOC膜を堆積する工程と、前記SiOC膜の上に層間絶縁膜を堆積する工程と、
 前記層間絶縁膜の上に反射防止膜を堆積する工程と、前記反射防止膜の上に感光性樹脂を塗布した後、前記感光性樹脂のコンタクトホール形成領域を開口してコンタクトホールのパターンを形成する工程と、前記感光性樹脂のパターンにしたがって前記反射防止膜と前記層間絶縁膜とを前記SiOC膜の表面が露出するまでドライエッチングしてコンタクトホールを形成する工程と、前記半導体基板全面に酸素ガスプラズマを照射して前記SiOC膜の露出している部分を変質層に変質すると同時に前記感光性樹脂と前記反射防止膜を除去する工程と、前記変質層をドライエッチングして前記半導体基板の表面を露出する工程と、前記コンタクトホール内に導電材料を充填してコンタクトを形成する工程とを有することを特徴とする。
 また、前記変質層へ変質する際に、酸素ガスプラズマの照射に替えて、酸素原子を含むガスのプラズマ照射を行っても良い。
 以上のように、コンタクトホール形成後、コンタクトホール底面に露出したSiOC膜を変質層に変化させることにより、変質層と半導体基板の選択比大きくすることができ、選択的に変質層をエッチング除去できるため、下地基板掘れ量を抑制し、重ね合わせずれなどが発生したときにも、基板リークの発生を抑制したコンタクトを形成することができる。
第1の実施形態における半導体装置の製造方法を説明する工程断面図 第1の実施形態における半導体装置の製造方法を説明する工程断面図 第2の実施形態における半導体装置の製造方法を説明する工程断面図 第2の実施形態における半導体装置の製造方法を説明する工程断面図 従来の半導体装置の製造方法を説明する工程断面図 従来の半導体装置の製造方法を説明する工程断面図
 (第1の実施形態)
 以下、本発明の第1の実施形態に係る半導体装置の製造方法について、図1,図2を参照しながら説明する。
 図1,図2は第1の実施形態における半導体装置の製造方法を説明する工程断面図である。
 まず、図1(a)に示すように、半導体基板1の素子形成領域に、エクステンション領域2とソース/ドレイン領域3とゲート酸化膜4とポリシリコンのゲート電極5と絶縁膜であるLDDサイドウォール6を形成して半導体素子を形成する。
 次に、図1(b)に示すように、エッチングストッパー膜として、プラズマCVD法を用いて、半導体基板1上の全面にSiOC膜7を30nm堆積する。プラズマCVD処理の条件として、原料ガスとしてDMDMOSを用い、成膜温度を300~450℃で成膜をおこなう。
 次に、図1(c)に示すように、SiOC膜7の上に、層間絶縁膜としてSA-NSG膜8を500nm堆積し、CMP法にて、200nm研磨して平坦化する。
 次に、図1(d)に示すように、有機膜材料の反射防止膜9を50nm塗布し、続いて、ゲート電極5の直上領域となる反射防止膜9上にArFレジスト10を用いてコンタクトパターンを形成する。
 次に、図1(e)に示すように、ArFレジスト10のパターンにしたがって、反射防止膜9とSA-NSG膜8をSiOC膜7が露出するまでドライエッチングし、ゲート電極5上にコンタクトホール11を形成する。ドライエッチング処理の条件として、二周波印加型容量結合式エッチング装置を使用し、反射防止膜9をドライエッチするときは、CF流量が100sccm、上部電極印加電力が1000W、下部電極印加電力が300W、ガス圧力が10Paの条件で処理を行い、SA-NSG膜8をドライエッチングするときは、Cを10sccm、Arを1000sccm、Oを5sccm、上部電極印加電力が800W、下部電極印加電力が600W、ガス圧力10Paの条件で処理を行う。このとき、SA-NSG膜8とSiOC膜7とで選択比を取ることができ、エッチングストッパー膜としてSiOC膜7を使用することができる。
 次に、図2(a)に示すように、半導体基板1全体を酸素プラズマを照射する。プラズマ照射には、誘導結合型プラズマ装置を用い、酸素ガス流量1000sccm、放電電力1000W、ガス圧力10Paで酸素プラズマを発生させて処理を行う。プラズマ中の酸素ラジカルは、SiOC膜7中のSi-C結合からCを取り除き、Si-O結合を形成し、シリコン酸化膜に近い膜質に変化する。前述の酸素プラズマ処理の場合、60秒間の処理でSiOC膜表面から50nm程度まで変質層の形成が確認できており、ストッパー膜として堆積しているSiOC膜7の膜厚が30nmであれば、60秒間の処理で露出部分については十分変質していると言える。ここでは、60秒間の酸素プラズマ処理でシリコン酸化膜に近い膜質に変化した箇所を変質層12とする。
 次に、図2(b)に示すように、変質層12を、半導体基板1と選択比を確保してドライエッチングする。ドライエッチ条件としては、平行平板型の容量結合型ドライエッチング装置を用いて、C流量が10sccm、Ar流量が1000sccm、放電電力100W、ガス圧力10Paとする。一般的に、シリコン酸化膜やシリコン窒化膜をドライエッチする場合は、フルオロカーボンガスを使用することが多い。下地(今回の場合は、シリコン基板)との選択比を確保する場合、下地の表面に反応生成物(CFポリマー膜)を堆積させてエッチングを阻害することで、エッチレートを低下させる。しかし、堆積する反応生成物の量が多くなると、シリコン酸化膜やシリコン窒化膜のエッチレート自体も低下する。本発明のように、エッチングストップ膜であるSiOC膜7を変質層12に変質することにより、シリコン酸化膜は膜中に酸素原子を含んでいるため、エッチング中に変質層12の膜中の酸素が反応生成物の炭素と反応し、C+2O→COの形でCを除去する。したがって、シリコン酸化膜は、シリコン窒化膜などの他の材料と比べて、下地(シリコン基板)と選択比を確保しやすいことが分かる。実際、前述のドライエッチ条件の場合、シリコン酸化膜とシリコン基板との選択比は15となり、従来の方法でのシリコン窒化膜と下地との選択比(~3)より、大きく改善(削れ量が5分の1)することがわかる。
 次に、図2(c)に示すように、アッシング処理で反射防止膜9とArFレジスト10を除去し、硫過水洗浄およびアンモニア過水洗浄でレジスト残渣やポリマー残渣を除去する。
 最後に、図2(d)に示すように、形成されたコンタクトホール11に、コンタクト材料となる導電材料13を充填させてコンタクトを形成する。
 このように、第1の実施形態によると、あらかじめ層間絶縁膜と半導体基板との間にSiOC膜からなるエッチストッパー膜を形成し、エッチングストッパー膜をエッチングするとき、ストッパー膜をシリコン酸化膜に近い構造の変質層に変化させてからエッチングするため、コンタクトホール形成領域がゲート電極上からソース/ドレイン領域にずれたとしても、下地との選択比が高い加工条件を採用することが可能となり、コンタクトホールに加工不具合を生じさせることなく、下地削れ量を低減した加工技術が実現でき、電流の基板リークを抑制することができる。
 なお、上述の実施形態では、図2(a)に示す工程において、SiOC膜7を変質させるのに、酸素ガスのプラズマを用いたが、二酸化炭素や水などの酸素原子を含むガス、もしくは、それらのガスや酸素のうち、少なくとも一つを含む混合ガスを用いて、SiOC膜7を変質させても構わない。また、上述の実施形態では、ソース/ドレイン領域3の表面はシリサイド化していないが、シリサイド化していても構わない。
 (第2の実施形態)
 以下、本発明の第2の実施形態に係る半導体装置の製造方法について、図3,図4を参照しながら説明する。
 図3,図4は第2の実施形態における半導体装置の製造方法を説明する工程断面図である。
 まず、図3(a)に示すように、半導体基板1の素子形成領域に、エクステンション領域2とソース/ドレイン領域3とゲート酸化膜4とポリシリコンのゲート電極5と絶縁膜であるLDDサイドウォール6を形成して半導体素子を形成する。
 次に、図3(b)に示すように、エッチングストッパー膜として、プラズマCVD法を用いて、半導体基板1上の全面にSiOC膜7を30nm堆積する。プラズマCVD処理の条件として、原料ガスとしてDMDMOSを用い、成膜温度を300~450℃で成膜をおこなう。
 次に、図3(c)に示すように、SiOC膜7の上に、層間絶縁膜としてSA-NSG膜8を500nm堆積し、CMP法にて、200nm研磨して平坦化する。
 次に、図3(d)に示すように、有機膜材料の反射防止膜9を50nm塗布し、続いて、ゲート電極5の直上領域となる反射防止膜9上にArFレジスト10を用いてコンタクトパターンを形成する。
 次に、図3(e)に示すように、ArFレジスト10のパターンにしたがって、反射防止膜9とSA-NSG膜8をSiOC膜7が露出するまでドライエッチングし、ゲート電極上にコンタクトホール11を形成する。ドライエッチング処理の条件として、二周波印加型容量結合式エッチング装置を使用し、反射防止膜9をドライエッチするときは、CF流量が100sccm、上部電極印加電力が1000W、下部電極印加電力が300W、ガス圧力が10Paの条件で処理を行い、SA-NSG膜8をドライエッチングするときは、Cを10sccm、Arを1000sccm、Oを5sccm、上部電極印加電力が800W、下部電極印加電力が600W、ガス圧力10Paの条件で処理を行う。このとき、SA-NSG膜8とSiOC膜7とで選択比を取ることができ、エッチングストッパー膜としてSiOC膜7を使用することができる。
 次に、図4(a)に示すように、半導体基板1全体に酸素プラズマを照射する。プラズマ照射には、誘導結合型プラズマ装置を用い、酸素ガス流量1000sccm、放電電力1000W、ガス圧力10Paで酸素プラズマを発生させて処理を行う。このとき、反射防止膜9とArFレジスト10も同時に除去する。プラズマ中の酸素ラジカルは、SiOC膜7中のSi-C結合からCを取り除き、Si-O結合を形成し、シリコン酸化膜に近い膜質に変化する。前述の酸素プラズマ処理の場合、60秒間の処理でSiOC膜表面から50nm程度まで変質層の形成が確認できており、ストッパー膜として堆積しているSiOC膜7の膜厚が30nmであれば、60秒間の処理で露出部分については十分変質していると言える。ここでは、60秒間の酸素プラズマ処理でシリコン酸化膜に近い膜質に変化した箇所を変質層12とする。
 次に、図4(b)に示すように、変質層12を、半導体基板1と選択比を確保してドライエッチングする。ドライエッチ条件としては、平行平板型の容量結合型ドライエッチング装置を用いて、C流量が10sccm、Ar流量が1000sccm、放電電力100W、ガス圧力10Paとする。一般的に、シリコン酸化膜やシリコン窒化膜をドライエッチする場合は、フルオロカーボンガスを使用することが多い。下地(今回の場合は、シリコン基板)との選択比を確保する場合、下地の表面に反応生成物(CFポリマー膜)を堆積させてエッチングを阻害することで、エッチレートを低下させる。しかし、堆積する反応生成物の量が多くなると、シリコン酸化膜やシリコン窒化膜のエッチレート自体も低下する。本発明のように、エッチングストップ膜であるSiOC膜7を変質層12に変質することにより、シリコン酸化膜は膜中に酸素原子を含んでいるため、エッチング中に変質層12の膜中の酸素が反応生成物の炭素と反応し、C+2O→COの形でCを除去する。したがって、シリコン酸化膜は、シリコン窒化膜などの他の材料と比べて、下地(シリコン基板)と選択比を確保しやすいことが分かる。実際、前述のドライエッチ条件の場合、シリコン酸化膜とシリコン基板との選択比は15となり、従来の方法でのシリコン窒化膜と下地との選択比(~3)より、大きく改善(削れ量が5分の1)することがわかる。
 次に、図4(c)に示すように、硫過水洗浄およびアンモニア過水洗浄でレジスト残渣やポリマー残渣を除去する。
 最後に、図4(d)に示すように、形成されたコンタクトホール11に、コンタクト材料となる導電材料13を充填させてコンタクトを形成する。
 このように、第2の実施形態においても、あらかじめ層間絶縁膜と半導体基板との間にSiOC膜からなるエッチストッパー膜を形成し、エッチングストッパー膜をエッチングするとき、ストッパー膜をシリコン酸化膜に近い構造の変質層に変化させてからエッチングするため、コンタクトホール形成領域がゲート電極上からソース/ドレイン領域にずれたとしても、下地との選択比が高い加工条件を採用することが可能となり、コンタクトホールに加工不具合を生じさせることなく、下地削れ量を低減した加工技術が実現でき、電流の基板リークを抑制することができる。
 なお、上述の実施形態では、図4(a)に示す工程において、SiOC膜7を変質させるのに、酸素ガスのプラズマを用いたが、二酸化炭素や水などの酸素原子を含むガス、もしくは、それらのガスや酸素のうち、少なくとも一つを含む混合ガスを用いて、SiOC膜7を変質させても構わない。また、上述の実施形態では、ソース/ドレイン領域3の表面はシリサイド化していないが、シリサイド化していても構わない。
 また、以上の各実施形態では、コンタクトホールを半導体素子のゲート電極上に形成する場合について説明したが、半導体素子の他の領域上や、半導体素子間等に形成された配線上にコンタクトホールを形成することもできる。
 本発明は、コンタクトホールに加工不具合を生じさせることなく、ホール底の下地基板が削れることを抑制することができ、半導体装置にコンタクトホールを形成する半導体装置の製造方法等に有用である。

Claims (4)

  1.  半導体装置にコンタクトを形成するに際し、
     半導体基板上に半導体素子または配線を形成する工程と、
     前記半導体素子上または前記配線上を含む前記半導体基板上の全面にSiOC膜を堆積する工程と、
     前記SiOC膜の上に層間絶縁膜を堆積する工程と、
     前記層間絶縁膜の上に反射防止膜を堆積する工程と、
     前記反射防止膜の上に感光性樹脂を塗布した後、前記感光性樹脂のコンタクトホール形成領域を開口してコンタクトホールのパターンを形成する工程と、
     前記感光性樹脂のパターンにしたがって前記反射防止膜と前記層間絶縁膜とを前記SiOC膜の表面が露出するまでドライエッチングしてコンタクトホールを形成する工程と、
     前記半導体基板全面に酸素ガスプラズマを照射して前記SiOC膜の露出している部分を変質層に変質する工程と、
     前記変質層をドライエッチングして前記半導体基板の表面を露出する工程と、
     前記感光性樹脂と前記反射防止膜を除去する工程と、
     前記コンタクトホール内に導電材料を充填してコンタクトを形成する工程と
    を有することを特徴とする半導体装置の製造方法。
  2.  半導体装置にコンタクトを形成するに際し、
     半導体基板上に半導体素子または配線を形成する工程と、
     前記半導体素子上または前記配線上を含む前記半導体基板上の全面にSiOC膜を堆積する工程と、
     前記SiOC膜の上に層間絶縁膜を堆積する工程と、
     前記層間絶縁膜の上に反射防止膜を堆積する工程と、
     前記反射防止膜の上に感光性樹脂を塗布した後、前記感光性樹脂のコンタクトホール形成領域を開口してコンタクトホールのパターンを形成する工程と、
     前記感光性樹脂のパターンにしたがって前記反射防止膜と前記層間絶縁膜とを前記SiOC膜の表面が露出するまでドライエッチングしてコンタクトホールを形成する工程と、
     前記半導体基板全面に酸素ガスプラズマを照射して前記SiOC膜の露出している部分を変質層に変質すると同時に前記感光性樹脂と前記反射防止膜を除去する工程と、
     前記変質層をドライエッチングして前記半導体基板の表面を露出する工程と、
     前記コンタクトホール内に導電材料を充填してコンタクトを形成する工程と
    を有することを特徴とする半導体装置の製造方法。
  3.  前記変質層へ変質する際に、酸素ガスプラズマの照射に替えて、酸素原子を含むガスのプラズマ照射を行うことを特徴とする請求項1記載の半導体装置の製造方法。
  4.  前記変質層へ変質する際に、酸素ガスプラズマの照射に替えて、酸素原子を含むガスのプラズマ照射を行うことを特徴とする請求項2記載の半導体装置の製造方法。
PCT/JP2009/003061 2008-07-10 2009-07-02 半導体装置の製造方法 WO2010004708A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US12/703,971 US20100144143A1 (en) 2008-07-10 2010-02-11 Method of manufacturing semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008179656A JP2010021296A (ja) 2008-07-10 2008-07-10 半導体装置の製造方法
JP2008-179656 2008-07-10

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/703,971 Continuation US20100144143A1 (en) 2008-07-10 2010-02-11 Method of manufacturing semiconductor device

Publications (1)

Publication Number Publication Date
WO2010004708A1 true WO2010004708A1 (ja) 2010-01-14

Family

ID=41506836

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/003061 WO2010004708A1 (ja) 2008-07-10 2009-07-02 半導体装置の製造方法

Country Status (3)

Country Link
US (1) US20100144143A1 (ja)
JP (1) JP2010021296A (ja)
WO (1) WO2010004708A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6235981B2 (ja) * 2014-07-01 2017-11-22 東京エレクトロン株式会社 被処理体を処理する方法
US10965172B2 (en) * 2018-08-14 2021-03-30 Toyota Motor Engineering & Manufacturing North America, Inc. Shape adaptive wireless charging coil for vehicle interior

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0448644A (ja) * 1990-06-14 1992-02-18 Fujitsu Ltd 半導体装置の製造方法
JPH09321280A (ja) * 1996-05-24 1997-12-12 Sony Corp Mosトランジスタおよびその製造方法
JP2004281837A (ja) * 2003-03-18 2004-10-07 Hitachi Ltd 半導体装置の製造方法
JP2006049615A (ja) * 2004-08-05 2006-02-16 Matsushita Electric Ind Co Ltd 半導体装置の製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI235455B (en) * 2003-05-21 2005-07-01 Semiconductor Leading Edge Tec Method for manufacturing semiconductor device
US6946391B2 (en) * 2003-09-08 2005-09-20 Taiwan Semiconductor Manufacturing Co., Ltd Method for forming dual damascenes
US7074701B2 (en) * 2003-11-21 2006-07-11 Taiwan Semiconductor Manufacturing Company Method of forming a borderless contact opening featuring a composite tri-layer etch stop material
US7659206B2 (en) * 2005-01-18 2010-02-09 Applied Materials, Inc. Removal of silicon oxycarbide from substrates
KR100690881B1 (ko) * 2005-02-05 2007-03-09 삼성전자주식회사 미세 전자 소자의 듀얼 다마신 배선의 제조 방법 및 이에의해 제조된 듀얼 다마신 배선을 구비하는 미세 전자 소자
US7402523B2 (en) * 2005-03-31 2008-07-22 Tokyo Electron Limited Etching method
KR100724565B1 (ko) * 2005-07-25 2007-06-04 삼성전자주식회사 코너보호패턴을 갖는 공유콘택구조, 반도체소자, 및 그제조방법들
US20070275530A1 (en) * 2006-05-24 2007-11-29 Wen-Han Hung Semiconductor structure and fabricating method thereof

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0448644A (ja) * 1990-06-14 1992-02-18 Fujitsu Ltd 半導体装置の製造方法
JPH09321280A (ja) * 1996-05-24 1997-12-12 Sony Corp Mosトランジスタおよびその製造方法
JP2004281837A (ja) * 2003-03-18 2004-10-07 Hitachi Ltd 半導体装置の製造方法
JP2006049615A (ja) * 2004-08-05 2006-02-16 Matsushita Electric Ind Co Ltd 半導体装置の製造方法

Also Published As

Publication number Publication date
US20100144143A1 (en) 2010-06-10
JP2010021296A (ja) 2010-01-28

Similar Documents

Publication Publication Date Title
US7675179B2 (en) Device and method to eliminate shorting induced by via to metal misalignment
JP4881895B2 (ja) 半導体集積回路装置の製造方法
JP5122106B2 (ja) 炭素含有膜エッチング方法及びこれを利用した半導体素子の製造方法
JP4669679B2 (ja) 窒化珪素膜の製造方法及び半導体装置の製造方法
US20050214694A1 (en) Pattern formation method
US20060057828A1 (en) Method of manufacturing semiconductor device
JP2004096117A (ja) 自己整合型接点用の突出スペーサ
KR20050026319A (ko) 리세스 채널을 가지는 트랜지스터 제조 방법
JP2008218999A (ja) 半導体装置の製造方法
KR100382727B1 (ko) 셀프 얼라인 콘택 식각 공정을 채용할 경우 보이드 없이패드를 형성할 수 있는 반도체 소자의 제조방법
JP4173454B2 (ja) 半導体集積回路装置の製造方法
WO2010004708A1 (ja) 半導体装置の製造方法
US20070082482A1 (en) Method for forming contact hole of semiconductor device
JP2004260001A (ja) 半導体装置の製造方法
KR20070040595A (ko) 반도체 소자의 콘택홀 형성 방법
JP2006156591A (ja) 半導体装置の製造方法
JP2005136097A (ja) 半導体装置の製造方法
KR101538386B1 (ko) 반도체 소자의 금속배선 형성방법
KR100815036B1 (ko) 반도체 소자의 소자 분리막 형성방법
KR20070000719A (ko) 반도체 소자의 비트라인콘택 형성방법
KR100844935B1 (ko) 랜딩 플러그 콘택 구조를 가진 반도체 소자 제조방법
KR100807497B1 (ko) 반도체 소자의 스페이서 제조 방법
JP2005311339A (ja) 半導体装置の製造方法
US7842608B2 (en) Method for manufacturing semiconductor device having via plug
KR20020095729A (ko) 반도체 장치의 모스 트랜지스터와 그 제조방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09794156

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09794156

Country of ref document: EP

Kind code of ref document: A1