WO2009020235A1 - Iii族窒化物半導体エピタキシャル基板 - Google Patents

Iii族窒化物半導体エピタキシャル基板 Download PDF

Info

Publication number
WO2009020235A1
WO2009020235A1 PCT/JP2008/064501 JP2008064501W WO2009020235A1 WO 2009020235 A1 WO2009020235 A1 WO 2009020235A1 JP 2008064501 W JP2008064501 W JP 2008064501W WO 2009020235 A1 WO2009020235 A1 WO 2009020235A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
nitride semiconductor
polarity
crystal
epitaxial substrate
Prior art date
Application number
PCT/JP2008/064501
Other languages
English (en)
French (fr)
Inventor
Hiroshi Amano
Akira Bando
Original Assignee
Showa Denko K.K.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Showa Denko K.K. filed Critical Showa Denko K.K.
Priority to JP2009526513A priority Critical patent/JPWO2009020235A1/ja
Priority to CN200880102702A priority patent/CN101778967A/zh
Priority to US12/671,660 priority patent/US20110254048A1/en
Publication of WO2009020235A1 publication Critical patent/WO2009020235A1/ja

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/20Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/0242Crystalline insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/16Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular crystal structure or orientation, e.g. polycrystalline, amorphous or porous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen

Definitions

  • the present invention relates to a group I I I nitride semiconductor epitaxial substrate, and particularly to a group I I I nitride semiconductor epitaxial substrate suitable for a light emitting device in the ultraviolet or deep ultraviolet region.
  • Group II nitride semiconductors constitute Group III nitride semiconductor light-emitting devices with pn junction structures such as light-emitting diodes (LEDs) and laser diodes (LDs) that emit visible light of short wavelengths. It is used as a functional material.
  • LEDs light-emitting diodes
  • LDs laser diodes
  • It is used as a functional material.
  • LEDs light-emitting diodes
  • LDs laser diodes
  • GaInN gallium nitride indium
  • the substrate or underlayer is processed and crystals are formed on it. Dislocations have been reduced by depositing. Furthermore, in order to further reduce the dislocation density, a self-supporting GaN substrate has been used.
  • GaN absorbs wavelengths of 360 nm or less.
  • the light emitted from the light emitting layer is absorbed, resulting in low luminous efficiency.
  • the A ly G a, — y N (0 ⁇ y ⁇ 1) layer on G a N is prone to cracking due to the difference in lattice constant and thermal expansion coefficient, which hinders device fabrication. This crack becomes more conspicuous as the A 1 composition increases, and the effect of the short wavelength device with a larger A 1 composition increases.
  • a 1 G a N used as the underlayer has a high A 1 N mole fraction as much as possible.
  • a 1 G a N which has a higher A 1 N mole fraction, has made it difficult to obtain better quality crystals.
  • a 1 N is a substance with a high melting point and a very low vapor pressure as a physical property, and even in crystal growth, the A 1 atom during A 1 N growth is the surface compared to the Ga atom in the G a N crystal growth. This is because migration is difficult and the crystal lattice is difficult to align.
  • GaN when GaN is stacked on a conventional AIN template substrate, or when a self-supporting GaN substrate is used, GaN absorbs the light emitted from the light emitting layer. . Furthermore, if A 1 Ga N with a high A 1 composition is deposited on G a N, the device characteristics such as cracks in the A 1 Ga N layer are affected by the difference in lattice constant and thermal expansion coefficient. Degradation of characteristics occurs.
  • the object of the present invention is to provide a group III nitride semiconductor epitaxial substrate that suppresses the occurrence of cracks and dislocations and improves the crystal quality, that is, A lx G a ⁇ N ( 0 ⁇ X ⁇ 1) To provide an epitaxy board.
  • it is to provide an AG a
  • a group III nitride semiconductor crystal such as G a N or A lx G a ⁇ N (0 ⁇ x ⁇ 1) is grown on the substrate in the axial direction (C-plane growth).
  • + C polar crystal Group III polar plane crystal
  • one C polar crystal nitrogen polar plane crystal
  • the present invention provides the following inventions.
  • a group III nitride semiconductor epitaxial substrate composed of a base material and an A 1 X G (0 ⁇ ⁇ 1) layer laminated on the base material
  • the A l x G a X N (0 ⁇ X ⁇ 1)
  • a III-nitride semiconductor epitaxial substrate characterized in that a layer containing a crystal having 1 C polarity and a crystal having + C polarity exists on the base material side of the layer.
  • the particle sizes of the one C polarity crystal and the + C polarity crystal are both 10 to 500 nm.
  • the III described in the above item 6 is characterized in that a layer in which a crystal having 1 C polarity and a crystal having + C polarity are mixed is deposited in a VZ III ratio range of 20 to 200.
  • the VZ III ratio when depositing a layer consisting only of crystals with + C polarity is higher than the VZ III ratio when depositing a crystal with a C polarity and a layer with a mixture of + C polarity.
  • Group III nitride semiconductor ultraviolet or deep ultraviolet light-emitting device using the group III nitride semiconductor epitaxial substrate described in the above item 2 is used for cracks and dislocations. Occurrence is suppressed and crystal quality is improved. Therefore, the I I I group nitride semiconductor stacked thereon is also effective as a substrate for the I I I group nitride semiconductor device because the generation of cracks and dislocations is suppressed and the crystal quality is improved.
  • the Al x Ga, —X N (0 ⁇ x ⁇ 1) epitaxy substrate of the present invention is expected to be applied in the fields of medical treatment and precision processing. It is effective when fabricating light emitting and receiving devices in the ultraviolet region.
  • FIG. 1 is a diagram schematically showing a cross-sectional structure of an I I I group nitride semiconductor epitaxial substrate of the present invention fabricated in Example 1.
  • FIG. 1 is a diagram schematically showing a cross-sectional structure of an I I I group nitride semiconductor epitaxial substrate of the present invention fabricated in Example 1.
  • FIG. 2 is a schematic view showing a cross section of the semiconductor multilayer structure manufactured in Example 2.
  • FIG. 2 is a schematic view showing a cross section of the semiconductor multilayer structure manufactured in Example 2.
  • FIG. 3 is a schematic view showing a cross section of the light emitting device manufactured in Example 2.
  • FIG. 4 is a diagram schematically showing a cross-sectional structure of the A 1 N epitaxial substrate fabricated in Comparative Example 1.
  • a group III nitride semiconductor crystal such as G a N or A lx G a ⁇ N (0 ⁇ x ⁇ 1) is grown on a substrate in the 0 0 0 1> axial direction (C-plane growth).
  • high quality A ⁇ G a ⁇ N (0 ⁇ X ⁇ 1) is obtained by mixing + C polar crystal (Group III polar face crystal) and 1 C polar crystal (nitrogen polar face crystal) in the crystal. ) Trying to obtain crystals.
  • + C polar crystals and one C polar crystals dislocations bend along the crystal grain boundaries to achieve low dislocations.
  • a 1 x G a, _ x N (0 ⁇ x ⁇ 1) layer with 1 C polarity and + C polarity mixed is formed on the substrate. Then, taking advantage of the fact that the + C polar crystal grows more laterally than the one C polar crystal, the + C polar crystal gradually covers the — C polar crystal. At this time, dislocations bend at the boundary between the + C polar crystal and the one C polar crystal. Eventually, the + C polar crystal covers the whole, and only the + C crystal is formed at the top of the crystal.
  • CBED convergent-beam electron diffraction
  • FIB focused ion beam
  • ternary mixed crystals such as A l x G a, -x N (0 ⁇ X ⁇ 1) have problems with accuracy due to the effects of local compositional inhomogeneities.
  • polarity determination by etching is simple, and a wide area can be observed simultaneously.
  • the polarity can be determined relatively easily if the etching conditions are established.
  • a method of immersing an epitaxy wafer in an 8 mol KOH solution at room temperature for 10 minutes was adopted. At this time, a part of the epitaxial layer is masked with a KOH resistant material such as gold. After etching, washing with water, Dry and use a chemical that dissolves only the mask with little reaction to the A 1 x Ga x N (0 ⁇ x ⁇ 1) layer (for example, aqua regia if gold is used as a mask).
  • the mask is peeled off, and the level difference between the part protected with the mask and the part not etched with KOH aqueous solution is measured with a stylus step meter or laser microscope. From the immersion time and the step, the etching speed of the A 1 x G a,. X N (0 ⁇ x ⁇ 1) layer for the KOH aqueous solution is obtained. Etch rate, 0.1 1 111 / / 11 1 "less than the case + C polarity determination, the case of 0.1 or more 1 MZH r you determined as one C polarity.
  • the base material on which the group III nitride semiconductor is laminated sapphire ( ⁇ —Al 2 0 3 single crystal), zinc oxide (ZnO), gallium oxide having a relatively high melting point and heat resistance are used.
  • a single-crystal oxide material such as hum (compositional formula G a 2 0 3 ), a single crystal of a group IV semiconductor such as silicon single crystal (silicon) or cubic or hexagonal crystal silicon carbide (SiC).
  • a substrate or the like can be used.
  • the plane orientation of the base crystal surface is selected so that the hexagonal C-plane of group III nitride semiconductor consisting of G a N and A lx G a, — X N (0 ⁇ x ⁇ 1) grows. There is a need to.
  • the group III nitride semiconductor epitaxial substrate of the present invention comprises a base material and a group III nitride of G a N or A 1 x G ax N (0 ⁇ x ⁇ 1) formed thereon.
  • Group III nitride semiconductors with the above composition include metal organic chemical vapor deposition (abbreviated as MO VPE, MO C VD or OMV PE), molecular beam epitaxy (MB E) and high It can be formed by vapor phase epitaxy such as dry vapor phase epitaxy (HV PE). If it is limited to A 1 N crystal, it can also be produced by a sublimation method or a liquid phase growth method. Of these, the MOVPE method is preferred. Vapor phase growth is easier to produce A 1 G a N mixed crystal than liquid phase. Furthermore, the MOVPE method is easier to control the composition than the HVPE method. This is because a larger growth rate can be obtained than the MBE method.
  • a 1 x G a, _ x N (0 ⁇ x ⁇ 1 ) Is preferred.
  • the VZ III ratio the V group / III group ratio
  • the MOVPE method is excellent as a crystal growth method because it can produce Al G a N with excellent composition controllability and high productivity, and this has a wavelength of about 360 nm to 200 nm.
  • light emitting / receiving elements such as LEDs, LDs, and light receiving elements in the ultraviolet or deep ultraviolet region, it is possible to fabricate devices with improved light receiving and emitting efficiency.
  • a dramatic improvement in crystallinity can be expected, it is possible to realize a light emitting / receiving element in a short wavelength region that could not be realized in the past.
  • the MOVPE method it is preferable to grow a group III nitride semiconductor layer according to the purpose in a temperature range of 1 250 or higher on the substrate using the above raw materials. This is because the crystal quality deteriorates at A 1 x G a x N (0 ⁇ x ⁇ 1) with a high A 1 composition below 1 2 5 0.
  • the VZ III ratio is relatively high, and the A ⁇ G a ⁇ N (0 ⁇ x ⁇ 1) layer is grown at a high temperature of 1 2 500 or higher.
  • Group III raw materials are likely to react with nitrogen atoms or decomposed nitrogen atoms in the initial stage of growth, and are hardly formed at the normal V / III ratio on the substrate surface.
  • 1 x G a,. X N (0 ⁇ x ⁇ 1) layers are generated.
  • a 1 X G ai _ x N (0 ⁇ x ⁇ 1) layer region with 1 C polarity and A ⁇ G a ⁇ N (0 ⁇ X ⁇ 1) layer with + C polarity on the substrate surface Mixing of areas occurs.
  • the + C polar layer that grows easily in the lateral direction grows on the one C polar layer so as to cover the one C polar layer, and finally the uniform layer of only the + C polar layer Is formed.
  • the dislocations are bent along the grain boundaries in the process where the + C polar layer covers the -C polar layer, and the upper layer of the crystal It is possible to suppress the propagation of dislocations and to obtain a high-quality Al x Ga, _ x N (0 ⁇ 1) layer.
  • the V / III ratio may be constant, but in the early stage of growth, the VZ III ratio is made relatively large to make the mixed layer easy to grow, and then the V / III ratio is made small +
  • the C polar layer By preferentially growing the C polar layer, a flatter and lower dislocation + C polar layer can be stacked. If the / I I I ratio is too large, only the 1 C polar layer is formed, and the + C polar layer is not formed. Therefore, the surface is not flat, which prevents the device from being manufactured and cannot be used.
  • the ratio of the + C plane to the C plane can be controlled by changing the VZ I I I ratio, growth temperature, and other factors. The same effect can be expected for growth pressure.
  • a 1 x G a, _ x N (0 ⁇ x ⁇ 1) layer with a mixture of _ C polarity and + C polarity, V / III ratio of 1 to 1 0 0 0 0 or less is suitable Preferably, it is 10 or more and 500 or less, more preferably 20 or more and 20 or less.
  • the VZ III ratio in that case is suitably 1 or more and 200 or less, preferably 5 or more and 100 or less. Further, it is preferably 10 or more and 50 or less.
  • the growth temperature is 1 2 5 0 0, and the effect is remarkable at a high temperature above. This is because A 1 N is originally a high melting point and low vapor pressure substance, and is expected to have an optimum growth temperature several hundred degrees higher than that of G a N. It also promotes the decomposition and reaction of ammonia, Since the surface migration of A 1 is also promoted, the growth temperature is preferably 1 2 500 or higher, preferably 1 3 0 0 or higher, and more preferably 1 4 0 0 or higher. It is.
  • the temperature is too high, crystallinity deterioration of the substrate will occur.
  • 1 8 0 0 or less is preferable. More preferably, it is 1600 or less.
  • the growth rate is preferably increased to some extent. This is because it is easy to form a mixed layer, and the + C polar layer must be grown in the lateral direction, and the productivity is improved. It is suitable to grow at 0.1 mZ hr or more. Preferably it is 0.5 mZ hr or more, more preferably l mZhr or more.
  • the growth rate is too high, the crystallinity is deteriorated, so 20 m / hr or less is preferable. More preferably, it is 10 / mZ hr or less.
  • the bending effect of dislocations existing at the grain boundaries is small and the effect of lowering the dislocations is small.
  • the particle size is too large, the + C polar crystal does not cover the 1C polar crystal, and the 1C polar crystal exists up to the upper layer crystal, which degrades the crystal quality.
  • the grain size of one C-polar crystal in the early stage of growth and the grain size of + C-polar crystal be approximately the same, and 1 O nm or more and 50 0 O nm or less are suitable.
  • it is 5 0 11 111 or more and 3 0 0 0 11 111 or less, and more preferably 1 00 nm or more and 2 0 0 0 nm or less.
  • the crystal grain size can be measured by the same method as the polarity determination. That is, it is soaked in an 8 molar KOH solution at room temperature for 10 minutes, washed with water, dried, and then observed on the surface and cross section with an optical microscope or electron microscope. Can be measured by a method of measuring the length of several points, for example, five points, and obtaining the average particle size.
  • the ratio of the 1 C polarity crystal and the + C polarity crystal in the layer where 1 C polarity and + C polarity are mixed is preferably in the range of 2: 8 to 8: 2. More preferably, it is in the range of 4: 6 to 6: 4.
  • 1C polar crystals If there are too many 1C polar crystals, they will not be covered by + C polar crystals, and 1C polar crystals will remain on the crystal surface. Conversely, if there are too many + C polar crystals, the effect of bending the dislocations generated at the interface with the substrate is reduced, which is not preferable. It is particularly preferred that the 1 C polar crystal and the + C polar crystal are present to the same extent.
  • the thickness of the layer in which C polarity and + C polarity are mixed is preferably 0.1 to 5 m. More preferably, it is 0.3 to 2 m. Below 0. l m, dislocations are difficult to bend along the grain boundaries, and the effect of lowering the dislocations is reduced. If it is too thick, it causes deterioration of crystallinity and is not preferable.
  • a 1 x G a Bok x N total thickness of (0 ⁇ x ⁇ 1) layer 1 is preferably 2 0 m, preferably to be et a. 3 to 1 0 m.
  • the total thickness is thin, the flatness after the + C polar crystal is covered with the + C polar crystal is not preferable.
  • problems such as the warpage of uehae occur, which is not preferable.
  • the A 1 composition range of the A lx G a! —X N (0 ⁇ x ⁇ 1) layer that is, the range of X is preferably 0.2 ⁇ x ⁇ l. If X is too small, it is difficult to form 1 C polar crystals, and the ratio of 1 C polar crystals to + C polar crystals becomes small. More preferably, 0.5 ⁇ x ⁇ l.
  • the group III nitride semiconductor epitaxial of the present invention The Al x Ga ⁇ N (0 ⁇ x ⁇ 1) layer of the substrate has a low dislocation density and excellent crystallinity. This is confirmed by the half width of the X-ray diffraction peak.
  • the half-value width of the X-ray diffraction peak of the A 1 x G a, _ x N (0 ⁇ x ⁇ 1) layer of the group III nitride semiconductor epitaxial substrate of the present invention is 2 0 0 in the (0 0 0 2) plane. The value is less than 4 seconds and less than 4 seconds in the (1 0 — 1 0) plane.
  • a semiconductor multilayer structure having functionality can be laminated to form various semiconductor elements.
  • an n-type conductive layer doped with an n-type dopant such as Si, Ge and Sn, or a p-type dopant such as magnesium is doped.
  • p-type conductive layer As a material, InGaN is widely used for the light emitting layer and the like, and A1GaN is used for the clad layer and the like.
  • the present invention is useful as a substrate for an ultraviolet or deep ultraviolet light emitting device using A 1 G a N for the light emitting layer.
  • a device in addition to a light emitting element, it can be used for a photoelectric conversion element such as a laser element and a light receiving element, or an electronic device such as HBT and HEMT.
  • a photoelectric conversion element such as a laser element and a light receiving element
  • an electronic device such as HBT and HEMT.
  • Many of these semiconductor elements are known in various structures, and the element structure laminated on the II / I nitride semiconductor epitaxial substrate of the present invention is not limited at all including these known element structures.
  • Use of the Group III nitride semiconductor epitaxial substrate of the present invention can provide a large light emission output, so ultraviolet or deep ultraviolet light sources such as medical treatment, sterilization, microfabrication and illumination are effective. This is useful for applications in various fields.
  • FIG. 1 schematically shows a cross-sectional structure of a Group III nitride semiconductor epitaxial substrate of the present invention prepared in this example in which A 1 N is laminated on a sapphire substrate.
  • 1 is a substrate.
  • 2 is an A l x G a, _ x N (0 ⁇ x ⁇ 1) layer, a layer containing one C polar crystal and a + C polar crystal 2 a or a layer 2 b containing only a + C polar crystal It is composed of.
  • 1 1 is a + C polar crystal and 1 2 is a —C polar crystal.
  • a structure in which A 1 N was laminated on a sapphire substrate was formed by the following procedure using a general reduced pressure MOVPE method.
  • a 2 inch ⁇ (0 0 0 1) —sapphire substrate 1 was placed on a molybdenum susceptor. This was set in a water-cooled reactor using stainless steel through a load lock chamber, and nitrogen gas was circulated to purge the interior of the furnace.
  • the reactor was maintained at 3 O Torr.
  • the resistance heating heater was operated, and the temperature of the substrate 1 was raised from room temperature to 1400 in 15 minutes. While maintaining the temperature of the substrate 1 at 1400, hydrogen gas was circulated for 5 minutes to thermally clean the surface of the substrate 1.
  • the temperature of the substrate 1 was lowered to 1300 and it was confirmed that the temperature was stabilized at 1300, and then hydrogen gas accompanied by the vapor of trimethylaluminum (TMA) was added for 10 seconds. Supplied into the vapor phase growth reactor.
  • the sapphire substrate may be covered with aluminum atoms or partially nitrided by reacting with nitrogen atoms generated by the decomposition of deposition deposits containing nitrogen that had previously adhered to the inner wall of the vapor deposition reactor.
  • Form aluminum (AIN) In any case, nitriding of the sapphire substrate 1 is suppressed.
  • ammonia (NH 3 ) gas was supplied into the vapor phase growth reactor so that the VZ III ratio was 50 0, and the A 1 N film 2 a was grown for 10 minutes.
  • T M A is adjusted so that the V Z I I I ratio is 100 0, and
  • a 1 N film 2b was grown for 90 minutes. During the growth, the temperature was monitored by an in-situ observation device for the reflectance and susceptor temperature of the Epoxy layer. From the reflectivity, it was confirmed that the thickness of the A 1 N layer was 4 m.
  • Trimethylaluminum (TMA) was stopped, the temperature was lowered to 300, ammonia was stopped, and the temperature was further lowered to room temperature.
  • the gas phase growth reactor was replaced with nitrogen, and the wafer placed on the susceptor was taken out again through the load lock chamber.
  • the taken out 18 was 2 inch ⁇ and was completely free
  • the average was 10 nm, and the etching rate was 0.06 mZ hr. 0. l iti mZ hr or less, + C polarity It was confirmed that the entire top layer of the epitaxial layer has + C polarity.
  • the crystal grain size was measured according to the following procedure. After immersing the epitaxy wafer in an 8 mol K O H solution at room temperature for 10 minutes, it was washed with running water for 5 minutes and dried in a clean oven for 5 minutes. Thereafter, a 10 mX 10 / m visual field on the surface was observed with an electron microscope. Since there were a portion etched and etched in a mosaic pattern and a portion that was hardly etched, the diameter of each region was measured at five locations and averaged. As a result, + C polar crystals averaged 1.0 m, and one C polar crystals averaged 0.8 m.
  • a semiconductor multilayer structure having a cross-sectional structure shown in FIG. 2 was produced on the Group III nitride semiconductor epitaxial substrate of the present invention produced in Example 1.
  • 1 and 2 are the same as in Figure 1, where 1 is the substrate and 2 is A 1 x G a , -x N (0 ⁇ x ⁇ 1) layers, consisting of layer 2 a in which one C polar crystal and + C polar crystal are mixed, and layer 2 b in which only + C polar crystal exists.
  • 1 1 is a + C polar crystal and 1 2 is a 1 C polar crystal.
  • 3 is A l () . 25 G a. 75 N (S i) n—The cladding layer.
  • the manufacturing method was as follows.
  • the A 1 N epitaxial substrate prepared in Example 1 was set again in the reactor in the same manner as in Example 1, and hydrogen and ammonia were used.
  • TMS i tetramethylsilane
  • barrier layer 4a consists of 4 layers of A 1 G a N (layer thickness 8 nm) with an A 1 N mole fraction of 12%, and the well layer 4b has an A 1 N mole fraction of 4% with A 1
  • An MQW active layer 4 composed of three layers of G a N (layer thickness 3 nm) was laminated.
  • a p-electron blocking layer 5 made of A 1 GaN with an A 1 N molar fraction of 35% was stacked at 1 O nm.
  • Mg was doped using ethylcyclopentaphenenylmagnesium ((E t C p) 2 Mg) as a raw material.
  • p-cladding layer 6 made of Mg-doped A 1 N mole fraction of 25% A 1 G a N was laminated, and finally Mg doped A p-contact layer 7 consisting of N was stacked at 50 nm. After the film formation, the furnace temperature was lowered to room temperature and then taken out through the load lock chamber.
  • the removed wafer is processed as shown in Fig. 3, and the alloy is subjected to alloying after vapor deposition of T 1 / A 1 / T i ZA u as n electrode 8 and N i ZA u as p electrode 9.
  • the emission wavelength was 335 nm, and the current-voltage characteristics were good at 5.8 V when flowing through 100 mA.
  • the output was l mW.
  • the numbers in Fig. 3 are the same as those in Fig. 2, where 8 indicates the n electrode and 9 indicates the p electrode.
  • FIG. 4 schematically shows the cross-sectional structure of the A 1 N epitaxial substrate fabricated in this comparative example.
  • 1 is a substrate, 2 A l x G a, _ X N (0 ⁇ x ⁇ 1) Ru Sodea.
  • 1 1 is a + C polar crystal.
  • a 1 N growth was as follows: NH 3 and TMA were adjusted so that the V / III ratio would be 100 at the same time as the growth started. A 1 N was grown for about 50 minutes.
  • Example 2 Using the A 1 N epitaxial substrate fabricated in Comparative Example 1, an LED was fabricated in exactly the same way as in Example 2.
  • the emission wavelength was 3 35 nm, which was the same as in Example 1.
  • the generation of cracks and dislocations is suppressed, and the crystal quality is improved. Therefore, the Group III nitride semiconductor layered thereon also suppresses the generation of cracks and dislocations and improves the crystal quality. Therefore, it is extremely useful as a substrate for Group III nitride semiconductor devices such as light-emitting elements. large.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Led Devices (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

本発明の目的は、クラックや転位の発生を抑制し、結晶品質を向上させたIII族窒化物半導体エピタキシャル基板、即ちAlxGa1-xN(0≦x≦1)エピタキシャル基板を提供することである。特に、紫外または深紫外領域の発光素子に有用なAlxGa1-xN(0<x≦1)エピタキシャル基板を提供することである。 本発明のIII族窒化物半導体エピタキシャル基板は、基材および該基材上に積層されたAlxGa1-xN(0≦x≦1)層からなり、該AlxGa1-xN層の基材側に−C極性を有する結晶および+C極性を有する結晶が混在する層が存在することを特徴とする。

Description

明 細 書
I I I 族窒化物半導体ェピタキシャル基板 技術分野
本発明は、 I I I族窒化物半導体ェピタキシャル基板に関し、 特 に紫外または深紫外領域の発光素子に適した I I I族窒化物半導体 ェピタキシャル基板に関する。 背景技術
従来から、 I I I.族窒化物半導体は、 短波長の可視光を放射する 発光ダイオー ド (L E D) やレーザダイオー ド (L D) 等の p n接 合型構造の I I I族窒化物半導体発光素子を構成するための機能材 料として利用されている。 この場合、 発光層の品質を向上するため に、 .例えば、 窒化ガリ ウム · イ ンジウム (G a I n N) を発光層と した、 青色帯或いは緑色帯の発光を呈する L E Dを構成するに際し ては、 窒化ガリウム (G a N) を基板上に数 m形成し (以下、 下 地層という) 、 結晶性を改善するとともに光取り出しを容易にして いる。 また、 L Dなどのさ らに良質の結晶性を必要とするデバイス の作製については、 下地層の結晶性をさ らに向上するために、 基板 もしく は下地層を加工してその上に結晶を堆積することにより転位 を低減してきた。 さらには、 より一層転位密度を低減するために、 自立した G a N基板を用いてきた。
一方、 発光層に窒化ガリ ウム、 窒化アルミニウム · ガリ ウムもし く は窒化アルミニウムを使用する紫外または深紫外領域の発光を呈 する発光素子においては、 G a Nが 3 6 0 n m以下の波長を吸収す るため、 発光層から放出された光を吸収してしまい、 発光効率を低 下させる。 また、 G a N上への A l y G a ,— yN ( 0 < y≤ 1 ) 層は 格子定数差と熱膨張係数差によりクラックを発生し易く、 デバイス 作製の妨げとなる。 このクラックは A 1組成が大きくなるほど顕著 であり、 A 1 組成が大きい短波長デバイス程その影響は大きい。
この問題を解決するためには、 少なく とも発光層から放出される 光を吸収しない物質上に発光層を作製する必要がある。 たとえば、 A 1 y G a ,.y N ( 0 < y≤ 1 ) 層を活性層とした場合、 下地層とし て用いる A G a , _ x N ( 0 < x≤ 1 ) 層は、 y < xでなければな らない。 したがって、 下地層として用いる A 1 G a Nについては可 能な限り、 A 1 Nモル分率が高いことが望ましい。 しかし、 従来、 A 1 Nモル分率が高い A 1 G a Nほど、 良質の結晶が得られにくか つた。 これは、 A 1 Nが物性として融点が高くかつ蒸気圧が非常に 低い物質であり、 結晶成長においても G a N結晶成長における G a 原子に比べ、 A 1 N成長時の A 1 原子は表面マイグレーションしに く く、 結晶格子が揃い難いためである。
この問題を解決するための方法として近年の MO V P E法や M B E法を用いた結晶成長においては、 S i C基板やサファイア基板上 に A 1 Nを成長する場合に、 A 1 原料と N原料を交互に供給するこ とによって、 A 1 原子のマイグレーショ ンを促進させる方法で高品 質の A 1 N層が得られている (APPLIED PHYSICS LETTERS Vol.81, 4392-4394, (2002)参照) 。 しかし、 この方法では結晶成長速度が 遅く生産性が悪い問題点があつた。
また、 結晶品質を改善するための方法として異種の極薄膜層を数 周期から数百周期積層することが提案されているが (Journal of C rystal Growth Vol.298, 345-348, (2007)参照) 、 数百周期積層す ることからやはり生産性を悪くする要因となっている。 L E Dや L Dのような発光素子を作製する時には相当の層厚が必要であるため 、 このような方法は発光デバイス作製には不向きであった。
以上のことから、 サファイアや S i C基板上に比較的成長速度を 大きく して数 m以上の厚さの A G a ^ N ( 0 < x ≤ 1 ) 層を 積層することは、 紫外または深紫外領域の発光素子を作製するため に非常に重要な技術であるといえる。 この課題に対応したものとし て、 例えば、 A 1 Nをサファイアの基材上に積層したテンプレー ト 基板が開発されてきた (特許第 3 7 6 8 9 4 3号公報参照) 。 しか し、 このテンプレー ト基板の場合は、 A 1 N層自身の結晶性におい て、 C面結晶面の面方位均一性は非常に良好であるが、 C軸の回転 方向の結晶方位均一性が良好とは言えない。 また、 このテンプレー 卜基板を用いることにより、 その上に積層する G a Nや比較的低 A 1 Nモル分率の A 1 G a Nには低転位効果が認められるが、 A 1 N モル分率が高くなるに従い、 低転位化の効果が小さくなり、 良質の A 1 G a N結晶が得られにく くなる特徴があつた (Physica Status Solidi C Vol.0, 2444-2447 (2003)参照) 。
要するに、 従来の A I Nテンプレー ト基板上に G a Nを積層する か、 もしく は自立した G a N基板を用いた場合には、 発光層から放 出される光を G a Nが吸収してしまう。 さ らに、 G a N上に A 1 組 成が高い A 1 G a Nを堆積すると、 格子定数差と熱膨張係数差によ り A 1 G a N層にクラックなどデバイス特性に影響を与える特性劣 化を生じる。
これらを解決するには、 受発光波長を透過する組成の A 1 G a N 基板を用いることで光の吸収がなく受発光効率を高く しなければな らない。 さ らに、 A 1 G a N基板と受発光層との格子定数差と熱膨 張係数差を小さくすることで、 受発光層のクラックや転位の発生を 抑制し、 結晶品質を向上する必要がある。 加えて、 A 1 G a N基板 自身のクラックや転位の発生を抑制し、 結晶品質を向上する必要が ある。 ところ力 これまでの A l G a N基板の A l x G a ^ N ( 0 < X ≤ 1 ) の結晶品質は十分とはいえなかった。 特に A 1 Nモル分 率が高い A G a ,— x N ( 0 < x≤ 1 ) は G a Nに比べて高融点お よび低蒸気圧である A 1 Nの特徴に近づくため、 良好な結晶成長が 困難であつた。 発明の開示
本発明の目的は、 上述の問題点に鑑みて、 クラックや転位の発生 を抑制し、 結晶品質を向上させた I I I族窒化物半導体ェピ夕キシ ャル基板、 即ち A l x G a ^ N ( 0≤ X ≤ 1 ) ェピタキシャル基板 を提供することである。 特に、 紫外または深紫外領域の発光素子に 有用な A G a |_xN ( 0 < X ≤ 1 ) ェピタキシャル基板を提供す ることである。
本発明は、 基材上に G a Nもしく は A l x G a ^ N ( 0 < x≤ 1 ) などの I I I族窒化物半導体結晶をぐ 0 0 0 1 >軸方向に成長 ( C面成長) させる場合において、 結晶中に + C極性結晶 ( I I I族 極性面結晶) と一 C極性結晶 (窒素極性面結晶) を混在させること により、 高品質の A l x G a ,— X N ( 0≤ x≤ 1 ) 結晶を得よう とす るものである。
即ち、 本発明は以下の発明を提供する。
( 1 ) 基材および該基材上に積層された A 1 X G ( 0≤ χ ≤ 1 ) 層からなる I I I族窒化物半導体ェピタキシャル基板におい て、 該 A l x G aい XN ( 0≤ X ≤ 1 ) 層の基材側に一 C極性を有す る結晶および + C極性を有する結晶が混在する層が存在することを 特徴とする I I I族窒化物半導体ェピタキシャル基板。
( 2 ) A 1 x G a , _ x N ( 0≤ x≤ 1 ) 層の基材と反対側の表層が + C極性を有する結晶のみからなる上記 1項に記載の I I I族窒化 物半導体ェピタキシャル基板。
( 3 ) A 1 x G a , _ x N ( 0≤ x≤ 1 ) 層の xの範囲が ( 0 < x≤ 1 ) である上記 1 または 2項に記載の I I I族窒化物半導体ェピ夕 キシャル基板。
( 4 ) 一 C極性を有する結晶および + C極性を有する結晶が混在 する層において、 一 C極性結晶および + C極性結晶の粒径が共に 1 0〜 5 0 0 0 n mである上記 1〜 3項のいずれか一項に記載の I I I族窒化物半導体ェピタキシャル基板。
( 5 ) A 1 x G a ,_XN ( 0≤ x≤ 1 ) 層の ( 1 0 — 1 0 ) 非対称 面の X線半値幅が 4 0 0秒以下である上記 1〜 4項のいずれか一項 に記載の I I I族窒化物半導体ェピタキシャル基板。
( 6 ) MOV P E法を用いて A ^ G a ,— X N ( 0≤ x≤ 1 ) 層を 堆積する上記 1〜 5項のいずれか一項に記載の I I I族窒化物半導 体ェピタキシャル基板。
( 7 ) 一 C極性を有する結晶および + C極性を有する結晶が混在 する層を VZ I I I 比が 2 0〜 2 0 0 0の範囲で堆積することを特 徴とする上記 6項に記載の I I I族窒化物半導体ェピタキシャル基 板。
( 8 ) + C極性を有する結晶のみからなる層を堆積する際の VZ I I I 比が一 C極性を有する結晶および + C極性を有する結晶が混 在する層を堆積する際の VZ I I I 比より も小さいことを特徴とす る上記 6または 7項に記載の I I I族窒化物半導体ェピタキシャル 基板。
( 9 ) 一 C極性を有する結晶および + C極性を有する結晶が混在 する層を 1 2 5 0 以上の温度で堆積する上記 6〜 8項のいずれか 一項に記載の I I I 族窒化物半導体ェピタキシャル基板。
( 1 0 ) 基材にサファイア、 S i C、 S i 、 Z n〇および G a, 〇 3の群から選ばれた少なく とも 1種を用いる上記 1 〜 9項のいず れか一項に記載の I I I 族窒化物半導体ェピタキシャル基板。
( 1 1 ) 上記 1 〜 1 1項のいずれか一項に記載の I I I 族窒化物 半導体ェピタキシャル基板を用いてなる I I I 族窒化物半導体素子
( 1 2 ) 上記 2項に記載の I I I 族窒化物半導体ェピタキシャル 基板を用いてなる I I I 族窒化物半導体紫外または深紫外発光素子 本発明の I I I 族窒化物半導体ェピタキシャル基板は、 クラック や転位の発生が抑制され、 結晶品質が向上している。 従って、 その 上に積層される I I I 族窒化物半導体も、 クラックや転位の発生が 抑制され、 結晶品質が向上するので、 I I I 族窒化物半導体デバイ スの基板として有効である。
特に、 本発明の A l x G a ,— X N ( 0 < x≤ 1 ) ェピタキシャル基 板は、 医療や精密加工の分野での応用が期待されている 3 6 0 n m 以下の紫外または深紫外領域の受発光デバイスを作製する場合に効 果がある。 図面の簡単な説明
図 1 は、 実施例 1 で作製した本発明の I I I 族窒化物半導体ェピ タキシャル基板の断面構造を模式的に示した図である。
図 2 は、 実施例 2で作製した半導体積層構造体の断面を示した模 式図である。
図 3 は、 実施例 2で作製した発光素子の断面を示した模式図であ る。
図 4は、 比較例 1 で作製した A 1 Nェピタキシャル基板の断面構 造を模式的に示した図である。 発明を実施するための最良の形態
本発明は、 基材上に G a Nもしくは A l x G a ^ N ( 0 < x≤ 1 ) などの I I I族窒化物半導体結晶をぐ 0 0 0 1 >軸方向に成長 ( C面成長) させる際に、 結晶中に + C極性結晶 ( I I I族極性面結 晶) と一 C極性結晶 (窒素極性面結晶) を混在させることにより、 高品質の A ^ G a ^ N ( 0≤ X ≤ 1 ) 結晶を得よう とするもので ある。 すなわち、 + C極性結晶と一 C極性結晶を混在させることに より、 結晶の粒界に沿って転位が屈曲し低転位化を実現する。 基材 上に一 C極性および + C極性が混在する A 1 x G a , _x N ( 0≤ x≤ 1 ) 層を形成する。 その後、 + C極性結晶の方が一 C極性結晶より 横方向に成長し易い特徴を利用して、 徐々に + C極性結晶が— C極 性結晶を覆う。 この時、 + C極性結晶と一 C極性結晶の境界で転位 が屈曲する。 最終的には + C極性結晶が全体を覆い結晶上部では、 + C結晶のみを形成する。
極性の判定には、 電子線回折を用いた C B E D (convergent- bea m electron diffraction) という方法がある。 しかし、 この手法は 、 試料を F I B ( focused ion beam) 等の手法を用いて 1 0 0 n m 程度の薄膜にする必要があり作製が難しく、 また、 測定領域が狭い ことが問題である。 さ らに、 A l x G a ,-xN ( 0 < X ≤ 1 ) のよう な 3元混晶では、 局所的な組成の不均一の影響などで、 精度に問題 が出てく る。 一方、 エッチングによる極性判定は、 簡便であり、 か つ、 広い領域を同時に観察できる。 一 C極性結晶と + C極性結晶の エッチング速度の違い利用するため、 エッチング条件さえ確立すれ ば比較的容易に極性を判定できる。 本発明においては、 室温の 8モ ル K〇 H溶液の中にェピタキシャルウェハを 1 0分間浸漬する方法 を採用した。 この時、 ェピタキシャル層の一部を例えば金のような KOHに耐性がある物質でマスク しておく。 エッチング後、 水洗、 乾燥し、 A 1 x G aレ x N ( 0≤ x≤ 1 ) 層にはほとんど反応せずマ スクのみを溶解する薬品 (例えば金をマスクにした場合であれば王 水など) を用いてマスクを剥離し、 マスクで保護した部分と保護さ れずに KOH水溶液でエッチングされた部分との段差を触針段差計 もしく はレーザー顕微鏡等で測定する。 浸漬時間と段差から、 A 1 x G a , .x N ( 0≤ x≤ 1 ) 層の KOH水溶液に対するエッチング速 度を求める。 エッチング速度が、 0. 1 111// 11 1"未満の場合を + C極性と判定し、 0. 1 mZh r以上の場合を一 C極性と判定す る。
本願発明において I I I族窒化物半導体が積層される基材として は、 融点が比較的高く、 耐熱性があるサファイア ( α— A l 23単 結晶) や酸化亜鉛 ( Z n O) 或いは酸化ガリ ウム (組成式 G a 23 ) 等の酸化物単結晶材料、 珪素単結晶 (シリ コン) や立方晶或いは 六方晶結晶型の炭化珪素 ( S i C) 等の I V族半導体単結晶からな る基板等を用いることが出来る。 ただし、 G a Nや A l x G a ,— XN ( 0 < x≤ 1 ) からなる I I I 族窒化物半導体の六方晶の C面が成 長するように、 基材結晶表面の面方位を選択する必要がある。
本発明の I I I族窒化物半導体ェピ夕イ シャル基板は、 基材およ びその上に形成された G a Nや A 1 x G a卜 x N ( 0 < x≤ 1 ) の I I I 族窒化物半導体から構成される。 上記組成の I I I族窒化物半 導体は、 有機金属化学的気相堆積法 (MO V P E、 M.O C VDまた は OMV P Eなどと略称される) 、 分子線ェピ夕キシャル法 (MB E) およびハイ ドライ ド気相成長法 (HV P E ) 等の気相成長手段 に依り形成できる。 また、 A 1 N結晶に限定すれば、 昇華法や液相 成長法でも作製できる。 これらの中でも MO V P E法が好ましい。 気相成長法は、 液相法に比べて A 1 G a N混晶結晶を作製し易い 。 さ らに、 MO V P E法は、 HV P E法より組成制御が容易であり 、 M B E法より大きな成長速度が得られるためである。
MO V P E法では、 キャ リアガスとして水素 (H2) または窒素 (N2) 、 I I I 族原料である G a源として ト リ メチルガリウム ( T M G) またはト リェチルガリウム ( T E G ) 、 I I I族原料であ る A 1 源として ト リ メチルアルミニウム (TMA) またはト リェチ ルアルミニウム (T E A) 、 I I I族原料である I n源として ト リ メチルインジウム (TM I ) または卜リエチルイ ンジウム (T E I ) 、 窒素源としてアンモニア (NH3) またはヒ ドラジン (N2 H4 ) などが用いられる。
I I I族窒化物半導体中に + C極性結晶と一 C極性結晶を混在さ せるためには、 I I I族窒化物半導体の組成に応じて各種成長条件 をコン トロールする必要がある。 以下に A l x G a ,— X N ( 0 < x≤ 1 ) を例にと り、 本発明の I I I族窒化物半導体ェピタキシャル基 板の製造条件等について説明する。
I I I族窒化物半導体中に + C極性結晶と一 C極性結晶を混在さ せるためには、 A 1 Nの物性を考慮して高温で A 1 x G a , _ x N ( 0 < x≤ 1 ) を成長することが好ましい。 特に、 MO V P E法を用い た場合には、 成長温度と供給原料の V族元素 / I I I族元素比 (以 後 VZ I I I 比という) を調整する必要がある。 成長温度と VZ I I I比を調整することにより、 + C極性結晶と— C極性結晶を混在 させることが出来、 さ らには、 + C極性結晶が成長し易い条件、 一 C極性結晶が成長し易い条件もコン トロールできる。
上記特許第 3 7 6 8 9 4 3号公報に記載されているように、 従来 、 一 C極性面を形成するには基材の窒化が必要であった (特にサフ アイァの場合) 。 しかし、 一 C極性面は化学的性質が + C極性面に 比べて非常に弱く、 受発光デバイスへの適用が困難であり、 通常は + C極性面を用いる必要がある。 本発明は、 一 C極性面を持つ結晶 と + C極性面を持つ結晶を基板の窒化処理無しに、 同時に形成する ことを特徴としており、 この方法において転位の低減効果が大きい
M O V P E法は、 組成制御性に優れ、 生産性の高い A l G a Nを 製造することが出来るので、 結晶成長方法として非常に優れている これを波長 3 6 0 n m〜 2 0 0 n m程度の紫外または深紫外領域 での L E D、 L Dおよび受光素子などの受発光素子に利用すること により、 従来より も受発光効率を向上したデバイスが作製できる。 また、 結晶性の飛躍的向上が期待できるので、 従来実現できなかつ た短波長の波長領域での受発光素子を実現できる。
M O V P E法では、 上記原料を用いて基板上に、 目的に応じた I I I 族窒化物半導体層を 1 2 5 0 以上の温度範囲で成長させるこ とが好ましい。 1 2 5 0 以下では、 A 1 組成が高い A 1 x G a x N ( 0 < x ≤ 1 ) において、 結晶品質が劣化するためである。
成長初期においては VZ I I I 比を比較的高く して、 かつ、 1 2 5 0 以上の高温で A ^ G a ^ N ( 0 < x≤ 1 ) 層を成長する。 これにより、 I I I 族原料は成長初期においては窒素源もしく は窒 素源が分解した窒素原子と反応しやすくなり基材表面には通常の V / I I I 比ではほとんど生成されない— C極性を有する A 1 x G a , .x N ( 0 < x≤ 1 ) 層が生成する。 結果として、 基材表面には一 C極性を有する A 1 X G a i _x N ( 0 < x≤ 1 ) 層領域と + C極性を 有する A ^ G a ^ N ( 0 < X ≤ 1 ) 層領域の混在が起こる。
しかし、 成長が進むにつれて、 横方向に成長し易い + C極性層が 一 C極性層を覆いかぶさる様に一 C極性層上に成長していき、 つい には + C極性層のみの均一な層が形成される。 この時、 + C極性層 がー C極性層を覆う過程で転位が粒界に沿って曲げられ、 結晶上層 への転位の伝播を抑制し、 高品質の A l x G a ,_x N ( 0 < ≤ 1 ) 層が得られるという ものである。
V / I I I 比については、 一定にしていてもよいが、 成長初期に おいては VZ I I I 比を比較的大きく して、 混在層が成長し易く し 、 その後、 V/ I I I 比を小さく して + C極性層を優先的に成長さ せることで、 より平坦かつ低転位の + C極性層を積層できる。 / I I I 比が大きすぎると一 C極性層のみが形成され、 + C極性層が 形成されないため、 表面が平坦にならず、 デバイス作製の妨げとな り利用できない。
このように、 + C面と一 C面の比率は VZ I I I 比や成長温度な どを変化することで、 コン トロールできる。 また、 成長圧力につい ても同様の効果が期待できる。
_ C極性および + C極性が混在する A 1 x G a , _x N ( 0 < x≤ 1 ) 層を成長させる際の V/ I I I 比は、 1 以上 1 0 0 0 0以下が適 しており、 好ましく は 1 0以上 5 0 0 0以下、 さらに好ましく は 2 0以上 2 0 0 0以下である。 また、 ェピタキシャル層上部の表面近 傍では均一な + C極性層を得るため、 その場合の VZ I I I 比は、 1 以上 2 0 0 0以下が適しており、 好ましく は 5以上 1 0 0 0以下 、 さ らに好ましく は 1 0以上 5 0 0以下である。
成長温度は、 1 2 5 0で以上の高温において効果が顕著である。 これは、 A 1 Nがそもそも高融点、 低蒸気圧物質であるため、 G a Nより も数百度最適成長温度が高いと予想されており、 また、 アン モニァの分解および反応がより促進され、 A 1 の表面マイグレーシ ョ ンも促進されることから成長温度は、 1 2 5 0で以上が適してお り、 好ましく は 1 3 0 0 以上、 さ らに好ましく は、 1 4 0 0で以 上である。
温度があまり高すぎると、 基材の結晶性劣化等が起こるので、 1 8 0 0 以下が好ましい。 さらに好ましく は 1 6 0 0で以下である 成長速度は、 ある程度速くすることが好ましい。 これも、 混在層 を形成し易くするためであり、 また、 + C極性層を横方向に成長さ せる必要があり、 さ らには、 生産性が向上するためである。 0. 1 mZ h r以上で成長することが適する。 好ましく は 0. 5 mZ h r以上であり、 さ らに好ましくは l mZh r以上である。
成長速度があまり速すぎると、 結晶性の劣化が起こるので、 2 0 m/ h r以下が好ましい。 さ らに好ましく は 1 0 / mZ h r以下 である。
— C極性および + C極性が混在する A 1 x G a , _ x N ( 0 < x≤ 1 ) 層の一 C極性結晶粒径と + C極性結晶粒径については、 基材への 成長初期において、 それぞれが小さすぎると粒界に存在する転位の 屈曲効果が小さ く低転位化の効果が小さい。 また、 粒径が大きすぎ ると + C極性結晶が一 C極性結晶を覆いきらず、 上層部結晶まで一 C極性結晶が存在し、 結晶品質を劣化させる。 成長初期の一 C極性 結晶の粒径と + C極性結晶の粒径は、 ほぼ同等の大きさであるのが 望ましく、 1 O n m以上 5 0 0 O n m以下が適する。 好ましくは、 5 0 11 111以上 3 0 0 0 11 111以下でぁり、 さ らに好ましく は、 1 0 0 n m以上 2 0 0 0 n m以下である。
結晶粒径は極性判定と同様の方法で測定できる。 即ち、 8モル K OH溶液に室温で 1 0分間浸潰し、 水洗、 乾燥後、 表面および断面 を光学顕微鏡または電子顕微鏡で観察し、 モザイク状に存在する + C極性結晶部分および一 C極性結晶部分をそれぞれ数箇所、 例えば 5箇所測長し、 平均して粒径とする方法で測定することができる。 一 C極性および + C極性が混在する層の一 C極性結晶と + C極性 結晶の存在比率については、 2 : 8〜 8 : 2の範囲が好ましく、 さ らに好ましくは 4 : 6〜 6 : 4の範囲である。 一 C極性結晶が多す ぎると、 + C極性結晶によって覆いきれず、 一 C極性結晶が結晶表 面に残ってしまい、 好ましくない。 逆に + C極性結晶が多すぎると 、 基材との界面で生じた転位を屈曲する効果が小さくなるので、 好 ましくない。 一 C極性結晶と + C極性結晶が同程度に存在すること が特に好ましい。
一 C極性および + C極性が混在する層の厚さは 0. 1〜 5 mが 好ましい。 さ らに好ましく は 0. 3〜 2 mである。 0. l m以 下では、 転位が粒界に沿って屈曲し難くなり、 低転位化の効果が小 さ くなるので、 好ましくない。 あまり厚すぎても、 結晶性の劣化を 招き、 好ましくない。
上述の厚さ範囲になるように、 VZ I I I 比の大きな条件で A 1 x G a ,.XN ( 0 < x≤ 1 ) 層を成長させ、 その後 V/ I I I 比を小 さ く して成長を続ける。 VZ I I I 比を小さくすることによって、 + C極性結晶のみが存在する層が生成される。 A 1 x G a卜 x N ( 0 < x≤ 1 ) 層の総厚さは 1〜 2 0 mが好ましく、 さ らに好ましく は 3〜 1 0 mである。 総厚さが薄い場合は、 一 C極性結晶を + C 極性結晶が覆った後の平坦性が不十分であり、 好ましくない。 また 、 あまり厚すぎても、 ゥェ八の反りが生じるなどの問題が生じ、 好 ましくない。
この手法による低転位化の効果は、 A 1 組成が大きいほど効果が 大きい。 よって、 A l x G a !— X N ( 0 < x≤ 1 ) 層の A 1 組成範囲 、 即ち Xの範囲は、 0. 2≤ x ≤ l が好ましい。 Xが小さすぎると 、 一 C極性結晶が形成しにく くなり、 + C極性結晶に対する一 C極 性結晶の比率が小さ くなるので、 好ましくない。 さ らに好ましく は 、 0. 5≤ x≤ lである。
上述したように、 本発明の I I I族窒化物半導体ェピタキシャル 基板の A l x G a ^N ( 0≤ x≤ 1 ) 層は転位密度が小さく、 優れ た結晶性を有する。 そのことは X線回折ピークの半値幅によって確 認される。 本発明の I I I族窒化物半導体ェピタキシャル基板の A 1 x G a , _ x N ( 0≤ x≤ 1 ) 層の X線回折ピークの半値幅は、 ( 0 0 0 2 ) 面で 2 0 0秒以下、 ( 1 0 — 1 0 ) 面で 4 0 0秒以下の値 を示す。
本発明の I I I族窒化物半導体ェピタキシャル基板の上には、 機 能性を持つ半導体積層構造体を積層し、 各種の半導体素子とするこ とができる。
例えば、 発光素子のための積層構造体を形成する場合、 S i 、 G eおよび S nなどの n型ドーパン トを ドープした n型導電性の層や 、 マグネシウムなどの p型ドーパン トを ドープした p型導電性の層 などがある。 材料としても、 発光層などには I n G a Nが広く用い られており、 クラッ ド層などには A 1 G a Nが用いられる。 特に、 発光層に A 1 G a Nを用いた紫外または深紫外発光素子の基板とし て本発明は有用である。
デバイスとしては、 発光素子のほか、 レーザー素子および受光素 子などの光電気変換素子、 または H B Tおよび H E MTなどの電子 デバイスなどに用いることができる。 これらの半導体素子は各種構 造のものが多数知られており、 本発明の I I I族窒化物半導体ェピ タキシャル基板の上に積層する素子構造は、 これら周知の素子構造 を含めて何ら制限されない。
特に紫外または深紫外発光素子の場合、 本発明の I I I族窒化物 半導体ェピタキシャル基板を用いると大きな発光出力が得られるの で、 医療、 殺菌、 微細加工および照明などの紫外または深紫外光源 が有効な分野での用途に有用である。 実施例
以下に実施例により本発明をさ らに詳細に説明するが、 本発明は これらの実施例にのみ限定されるものではない。
(実施例 1 )
図 1 は、 本実施例で作製した、 サファイア基材上に A 1 Nを積層 した本発明の I I I 族窒化物半導体ェピタキシャル基板の断面構造 を模式的に示したものである。 図中、 1 は基材である。 2 は A l x G a , _ x N ( 0≤ x≤ 1 ) 層であり、 一 C極性結晶および + C極性 結晶が混在する層 2 aおよび + C極性結晶のみが存在する層 2 bか ら構成されている。 1 1 は + C極性結晶であり、 1 2 は— C極性結 晶である。
サファイア基材上に A 1 Nを積層した構造体は、 一般的な減圧 M O V P E手段を利用して以下の手順で形成した。 先ず、 2 イ ンチ φ の ( 0 0 0 1 ) —サファイア基材 1 を、 モリ ブデンサセプ夕に載置 した。 これを、 ロー ドロック室を介してステンレス鋼を用いた水冷 反応炉内にセッ ト し、 窒素ガスを流通し炉内をパージした。
気相成長反応炉内の流通ガスを水素に変更した後、 反応炉内を 3 O T o r r に維持した。 抵抗加熱ヒー夕を動作させ基材 1 の温度を 、 1 5分間で室温から 1 4 0 0でに昇温した。 基材 1 の温度を 1 4 0 0でに保ったまま、 5分間水素ガスを流通させて、 基材 1 の表面 をサ一マルク リーニングした。
その後、 基材 1 の温度を 1 3 0 0でに降温し、 1 3 0 0 で温度 が安定したのを確認した後、 ト リメチルアルミニウム ( T M A ) の 蒸気を随伴する水素ガスを 1 0秒間、 気相成長反応炉内へ供給した 。 これにより、 サファイア基材上はアルミニウム原子によりおおわ れるかもしく は気相成長反応炉の内壁に以前より付着していた窒素 を含む堆積沈着物の分解により生じる窒素原子と反応して一部窒化 アルミニウム (A I N) を形成する。 いずれにしてもサファイア基 板 1 の窒化が抑制されている。
続いて、 アンモニア (NH3) ガスを VZ I I I 比が 5 0 0 にな るように気相成長反応炉内に供給し、 A 1 N膜 2 aを 1 0分間成長 した。
その後、 アンモニア (N H3) ガスと 卜リ メチルアルミニウム (
T M A ) を V Z I I I 比が 1 0 0 になるように 整して、 さ らに、
9 0分間 A 1 N膜 2 bを成長した。 成長中は 、 ェピ夕キシャル層の 反射率とサセプ夕温度のその場観察装置によ Ό 、 温度をモニ夕一し た。 また、 反射率より、 A 1 N層の膜厚がト ―夕リレ 4 mであるこ とを確認した。
ト リ メチルアルミニウム (TM A) を停止して 、 3 0 0でまで降 温し、 アンモニアも停止した後、 さ らに室温まで降温した。 気相成 長反応炉内を窒素に置換し 、 再度ロー ドロック室を介して、 サセプ 夕に載置したゥエーハを取り出した。
取り出したゥェ一八は 2ィ ンチ Φ全面でクラ Vクフリーであった
。 X線回折装置で ( 0 0 0 2 ) および ( 1 0 1 0 ) 面での回折ピ 一夕の半値幅を測定したところ、 それぞれ、 7 5秒および 3 5 0秒 であり、 非常に良好な結晶性を有する A 1 N層が積層されているこ とを確認した。 極性を判定するため、 まず、 ェピタキシャルウェハ のェピタキシャル膜上の一部に金を蒸着した。 次に 8 m o 1 / 1 K O H水溶液を調製し、 室温においてェピタキシャルウェハ全体を 1 0分間浸潰した。 水洗後王水を用いて金を除去した。 再度水洗し 1 0分間乾燥した。 エッチング面はほぼ一様にエッチングされており 、 平坦であった。 触針段差計を用いて段差を数箇所測定したところ 、 平均 1 0 n mであり、 エッチング速度と して 0. 0 6 mZ h r であった。 0. l iti mZ h r以下であることから、 + C極性と判定 され、 ェピタキシャル層最上部では全面 + C極性であることを確認 した。
ちなみに、 成長初期のアンモニア (NH3) ガスを VZ I I I 比 が 5 0 0になるように気相成長反応炉内に 1 0分間供給して成長し た A 1 N膜を評価するため、 その後の成長を行わず中断したェピ夕 キシャル膜について同様の極性判定を実施した。 層厚は 0. 5 m であった。 マスクで保護されていない部分において明らかにエッチ ングされている部分とほとんどエッチングされていない部分がモザ イク状に存在しており、 その面積比はほぼ 1 : 1であった。 また、 エッチングされた部分は 1 0分間のエッチングで完全に溶解してお り、 エッチングレートは 3 mZ h r以上であった。 一方、 ほとん どエッチングされていないように見られた部分のエッチングレート は 0. 0 6 ; mZ h rであった。 この結果から、 成長初期の成長条 件での成長においては、 + C面と一 C面が混在し、 その比率は約 1 : 1であった。
また、 結晶粒径を以下の手順に従って測定した。 室温の 8モル K O H溶液にェピタキシャルウェハを 1 0分間浸潰した後、 5分間流 水で水洗し、 クリーンオーブンで 5分間乾燥した。 その後、 電子顕 微鏡にて表面の 1 0 mX l 0 / mの視野を観察した。 モザイク状 にエッチングされ掘れた部分とほとんどエッチングされていない部 分が存在したので、 それぞれの領域の径を 5箇所ずつ測定し平均し た。 その結果、 + C極性結晶は平均 1. 0 mであり、 一 C極性結 晶は平均 0. 8 mであった。
(実施例 2 )
実施例 1で作製した本発明の I I I 族窒化物半導体ェピ夕キシャ ル基板上に図 2に断面構造を示す半導体積層構造体を作製した。 図 中、 1および 2は、 図 1 と同様、 1が基材であり、 2が A 1 x G a ,-xN ( 0≤ x≤ 1 ) 層であり、 一 C極性結晶および + C極性結晶 が混在する層 2 aおよび + C極性結晶のみが存在する層 2 bから構 成されている。 1 1 は + C極性結晶であり、 1 2は一 C極性結晶で ある。 3はA l ().25 G a。.75 N ( S i ) n—クラッ ド層である。 4は M Q W活性層であり、 A 10. , 2 G a 0.88 N ノ、'リ ア層 4 aおよ び A l o^ G ao. N ゥエル層 4 bから構成されている。 5は A 10. 3 5 G a 0.65 N (M g) p—電子ブロック層、 6は A 1。.25 G a p . 75 N (M g ) p—クラッ ド層および 7は G a N (M g ) p ーコンタク ト層である。 1 0は本発明の A 1 Nテンプレー ト基板で ある。
作製方法は、 実施例 1で作製した A 1 Nェピタキシャル基板を再 び、 実施例 1 同様の操作で反応炉にセッ ト して、 水素とアンモニア
(NH3) ガスを流通しながら、 1 1 0 0でまで昇温し、 A l G a Nの A 1 Nモル分率が 2 5 %になるように原料の TMAと ト リ メチ ルガリ ウム (TMG) の流通量を調整して、 A l o.25 G a0.75 Nか らなる n—クラッ ド層 3を 2 ΠΊ積層した。 この時、 テ 卜ラメチル シラン (TM S i ) を原料として n型 ドーピングを施した。 次に、 バリア層 4 aが A 1 Nモル分率 1 2 %の A 1 G a N (層厚 8 n m) 4層から成り、 ゥエル層 4 bが A 1 Nモル分率 4 %の A 1 G a N ( 層厚 3 n m) 3層から成る MQW活性層 4を積層した。 こ こで、 成 長温度を 1 0 5 0でに降温した後、 A 1 Nモル分率 3 5 %の A 1 G a Nからなる p—電子ブロック層 5を 1 O n m積層した。 この時、 ェチルシクロペン夕ジェニルマグネシウム ( (E t C p ) 2 M g ) を原料として M gを ドーピングした。 さ らに、 M gを ドーピングし た A 1 Nモル分率 2 5 %の A 1 G a Nからなる p—クラッ ド層 6を 0. 5 ΠΙ積層し、 最後に M gを ドーピングした G a Nからなる p —コンタク ト層 7 を 5 0 n m積層した。 成膜終了後は、 炉内温度を室温まで降温した後、 ロー ドロック室 を介して取り出した。
取り出したゥエーハを図 3の構造のように加工し、 n電極 8 とし て、 T 1 / A 1 / T i ZA uをまた p電極 9 として N i ZA uを蒸 着後ァロイ処理を行う ことによりォーミ ックコンタク トを形成し、 L E Dを作製したところ、 発光波長が 3 3 5 n mであり、 電流電圧 特性は 1 0 0 m A流通時に 5. 8 Vと良好であった。 また、 出力は l mWであった。 図 3中の番号は図 2 と同様であり、 8は n電極、 9は p電極を示す。
(比較例 1 )
実施例 1で作製される A 1 Nェピタキシャル基板において、 A 1 N成長時の条件を変更した以外は実施例 1 と全く 同様の条件で A 1 Nェピタキシャル基板を作製した。 図 4は、 本比較例で作製した A 1 Nェピタキシャル基板の断面構造を模式的に示したものである。 図中、 1は基材であり、 2は A l x G a ,_ X N ( 0≤ x≤ 1 ) 層であ る。 1 1は + C極性結晶である。
A 1 N成長時の条件は、 成長開始と同時に、 NH3と TMAを V / I I I 比が 1 0 0になるように調整し、 その場観察装置により、 実施例 1 と同様の トータル膜厚になるように約 5 0分間 A 1 Nを成 長した。
その結果、 表面状態は良好な結晶が得られ、 実施例 1 と同様に K OHエッチングによる極性判定を行なったところ、 段差は平均 1 0 n mであり、 エッチング速度として 0. O e ^mZ h rであった。 0. l z mZ h r以下であることから、 + C極性と判定され、 ェピ タキシャル層最上部では全面 + C極性であることを確認した。 さ ら に X線回折での半値幅は ( 0 0 0 2 ) 面で 1 0 0秒と実施例 1 とさ ほど変わらない値であった。 ところ力 ( 1 0 - 1 0 ) 面の値が 1 5 0 0秒と実施例 1 に比べて相当悪く、 転位密度が実施例 1 に比べ て相当に大きいことが判った。
ちなみに、 成長初期のアンモニア (N H3) ガスを VZ I I I 比 が 1 0 0になるように気相成長反応炉内に 1 0分間供給して成長し た A 1 N膜を評価するため、 その後の成長を行わず中断したェピ夕 キシャル膜について同様の極性判定を実施した。 層厚は 0. 5 m であった。 マスクで保護されていない部分において明らかにエッチ ングされている部分と、 マスクで保護されたほとんどエッチングさ れていない部分は、 それぞれ全面一様に平坦であった。 段差より、 エッチングレー トを求めると 0. 0 6 mZ h rであり、 全面 + C 面であることを確認した。
(比較例 2 )
比較例 1 で作製した A 1 Nェピタキシャル基板を用いて、 実施例 2 と全く同様に L E Dを作製したところ、 発光波長は 3 3 5 n mと 実施例 1 と同様であつたが、 電流電圧特性は 1 0 0 mA流通時に 8 Vと高く、 また、 出力は 0. 3 mWであった。 下地結晶品質の劣化 が電気特性に影響していることがわかった。 産業上の利用可能性
本発明の I I I 族窒化物半導体ェピタキシャル基板はクラックや 転位の発生が抑制され、 結晶品質が向上している。 従って、 その上 に積層される I I I 族窒化物半導体も、 クラックや転位の発生が抑 制され、 結晶品質が向上するので、 発光素子等の I I I 族窒化物半 導体デバイスの基板として利用価値は極めて大きい。

Claims

1. 基材および該基材上に積層された A 1 x G a ( 0≤ χ≤
1 ) 層からなる I I I 族窒化物半導体ェピタキシャル基板において 、 該 A 1 x G a l - x N層の基材側に— C極性を有する結晶および + C 極性を有する結晶が混在する層が存在することを特徴とする I I I 請
族窒化物半導体ェピタキシャル基板。
2. A 1 x G a x N層の基材と反対側の表層が + C極性を有する 結晶のみからなる請求項 1 に記載の I I I族窒化物半導体ェピタキ シャ レ基板。
3. A 1 x G a ,.x N ( 0≤ x≤ 1 ) 層の xの範囲が ( 0 < χ≤ 1 囲
) である請求項 1 または 2に記載の I I I族窒化物半導体ェピタキ シャル基板。
4. 一 C極性を有する結晶および + C極性を有する結晶が混在す る層において、 一 C極性結晶および + C極性結晶の粒径が共に 1 0 〜 5 0 0 0 n mである請求項 1〜 3のいずれか一項に記載の I I I 族窒化物半導体ェピタキシャル基板。
5. A 1 x G a , .x N ( 0≤ x≤ 1 ) 層の ( 1 0 — 1 0 ) 非対称面 の X線半値幅が 4 0 0秒以下である請求項 1〜 4のいずれか一項に 記載の I I I族窒化物半導体ェピタキシャル基板。
6. MO V P E法を用いて A G a !— X N ( 0≤ x≤ 1 ) 層を堆 積する請求項 1〜 5のいずれか一項に記載の I I I族窒化物半導体 ェピタキシャル基板。
7. 一 C極性を有する結晶および + C極性を有する結晶が混在す る層を VZ I I I 比が 2 0〜 2 0 0 0の範囲で堆積することを特徴 とする請求項 6に記載の I I I族窒化物半導体ェピタキシャル基板
8. + C極性を有する結晶のみからなる層を堆積する際の V/ I I I 比が一 C極性を有する結晶および + C極性を有する結晶が混在 する層を堆積する際の VZ I I I 比より も小さいことを特徴とする 請求項 6または 7 に記載の I I I族窒化物半導体ェピタキシャル基 板。
9 C極性を有する結晶および + C極性を有する結晶が混在す る層を 1 2 5 0で以上の温度で堆積する請求項 6〜 8のいずれか一 項に記載の I I I族窒化物半導体ェピタキシャル基板。
1 0 - 基材にサファイア、 S i C、 S i 、 Z n Oおよび G a 23 の群から選ばれた少なく とも 1種を用いる請求項 1〜 9のいずれか 一項に記載の I I I族窒化物半導体ェピタキシャル基板。
1 1 - 請求項 1〜 1 1のいずれか一項に記載の I I I族窒化物半 導体ェピタキシャル基板を用いてなる I I I 族窒化物半導体素子。
1 2 請求項 2 に記載の I I I族窒化物半導体ェピタキシャル基 板を用いてなる I I I 族窒化物半導体紫外または深紫外発光素子。
PCT/JP2008/064501 2007-08-09 2008-08-06 Iii族窒化物半導体エピタキシャル基板 WO2009020235A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2009526513A JPWO2009020235A1 (ja) 2007-08-09 2008-08-06 Iii族窒化物半導体エピタキシャル基板
CN200880102702A CN101778967A (zh) 2007-08-09 2008-08-06 Ⅲ族氮化物半导体外延基板
US12/671,660 US20110254048A1 (en) 2007-08-09 2008-08-06 Group iii nitride semiconductor epitaxial substrate

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007-208496 2007-08-09
JP2007208496 2007-08-09

Publications (1)

Publication Number Publication Date
WO2009020235A1 true WO2009020235A1 (ja) 2009-02-12

Family

ID=40341457

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2008/064501 WO2009020235A1 (ja) 2007-08-09 2008-08-06 Iii族窒化物半導体エピタキシャル基板

Country Status (6)

Country Link
US (1) US20110254048A1 (ja)
JP (1) JPWO2009020235A1 (ja)
KR (1) KR20100018050A (ja)
CN (1) CN101778967A (ja)
TW (1) TW200928016A (ja)
WO (1) WO2009020235A1 (ja)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010205767A (ja) * 2009-02-27 2010-09-16 Institute Of Physical & Chemical Research 光半導体素子及びその製造方法
JP2010267759A (ja) * 2009-05-14 2010-11-25 Tokuyama Corp 積層体の製造方法
JP2012015305A (ja) * 2010-06-30 2012-01-19 Sumitomo Electric Ind Ltd 半導体装置の製造方法
JP2013075815A (ja) * 2011-09-12 2013-04-25 Hitachi Cable Ltd 窒化物半導体結晶の製造方法、窒化物半導体エピタキシヤルウエハ、および窒化物半導体自立基板
JPWO2012144046A1 (ja) * 2011-04-21 2014-07-28 創光科学株式会社 窒化物半導体紫外線発光素子
JP2014237584A (ja) * 2014-07-14 2014-12-18 古河機械金属株式会社 種結晶、窒化ガリウム系半導体の製造方法、及び、基板の製造方法
JP2014241397A (ja) * 2013-05-17 2014-12-25 株式会社トクヤマ 窒化物半導体発光素子、および窒化物半導体ウェーハ
US20150176154A1 (en) * 2009-09-07 2015-06-25 Panasonic Corporation Nitride semiconductor multilayer structure, method for producing same, and nitride semiconductor light-emitting element
JP2015179868A (ja) * 2012-08-23 2015-10-08 エルジー イノテック カンパニー リミテッド 発光素子、発光素子パッケージ、及び照明システム

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102368524A (zh) * 2011-10-18 2012-03-07 中国科学院上海技术物理研究所 一种高效GaN基半导体发光二极管
JP6015053B2 (ja) * 2012-03-26 2016-10-26 富士通株式会社 半導体装置の製造方法及び窒化物半導体結晶の製造方法
KR102062327B1 (ko) * 2012-09-11 2020-01-03 가부시키가이샤 도쿠야마 질화 알루미늄 기판 및 iii족 질화물 적층체
JP6064483B2 (ja) * 2012-09-21 2017-01-25 富士通株式会社 化合物半導体装置及びその製造方法
TW201511327A (zh) 2013-09-06 2015-03-16 Ind Tech Res Inst 發光二極體
JP6013383B2 (ja) * 2014-02-28 2016-10-25 株式会社タムラ製作所 β−Ga2O3系単結晶基板の製造方法
CN107002286B (zh) * 2014-12-11 2019-06-21 日本碍子株式会社 13族元素氮化物结晶层及功能元件
CN105489726B (zh) * 2015-11-24 2017-10-24 厦门市三安光电科技有限公司 发光二极管及其制作方法
DE112016005626B4 (de) * 2015-12-11 2021-03-18 Ngk Insulators, Ltd. Substrat aus einem Kristall eines Nitrids eines Elements der Gruppe 13 und Verwendung desselben in einer Funktionsvorrichtung
CN108336192B (zh) * 2017-12-29 2020-01-10 华灿光电(苏州)有限公司 一种发光二极管外延片的制备方法
CN112331751A (zh) * 2020-12-03 2021-02-05 至芯半导体(杭州)有限公司 一种深紫外led外延片及其制造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006278477A (ja) * 2005-03-28 2006-10-12 Kyocera Corp 半導体成長用基板、エピタキシャル基板とそれを用いた半導体装置、および、エピタキシャル基板の製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006278477A (ja) * 2005-03-28 2006-10-12 Kyocera Corp 半導体成長用基板、エピタキシャル基板とそれを用いた半導体装置、および、エピタキシャル基板の製造方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
M.IMURA ET AL.: "High-temperature metal-organic vapor phase epitaxial growth of AlN on sapphire by multi transition growth mode method varying V/III ratio", JAPANESE JOURNAL OF APPLIED PHYSICS, vol. 45, no. 11, November 2006 (2006-11-01), pages 8639 - 8643, XP055353057 *
N.OKADA ET AL.: "Growth of high-quality and crack free AlN layers on sapphire substrate by multi-growth mode modification", JOURNAL OF CRYSTAL GROWTH, vol. 298, January 2007 (2007-01-01), pages 349 - 353, XP005864039 *

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010205767A (ja) * 2009-02-27 2010-09-16 Institute Of Physical & Chemical Research 光半導体素子及びその製造方法
JP2010267759A (ja) * 2009-05-14 2010-11-25 Tokuyama Corp 積層体の製造方法
US20150176154A1 (en) * 2009-09-07 2015-06-25 Panasonic Corporation Nitride semiconductor multilayer structure, method for producing same, and nitride semiconductor light-emitting element
US8987015B2 (en) 2010-06-30 2015-03-24 Sumitomo Electric Industries, Ltd. Method for fabricating semiconductor device
JP2012015305A (ja) * 2010-06-30 2012-01-19 Sumitomo Electric Ind Ltd 半導体装置の製造方法
JPWO2012144046A1 (ja) * 2011-04-21 2014-07-28 創光科学株式会社 窒化物半導体紫外線発光素子
US9112115B2 (en) 2011-04-21 2015-08-18 Soko Kagaku Co., Ltd. Nitride semiconductor ultraviolet light-emitting element
JP2013075815A (ja) * 2011-09-12 2013-04-25 Hitachi Cable Ltd 窒化物半導体結晶の製造方法、窒化物半導体エピタキシヤルウエハ、および窒化物半導体自立基板
US10060047B2 (en) 2011-09-12 2018-08-28 Sumitomo Chemical Company, Limited Nitride semiconductor crystal producing method including growing nitride semiconductor crystal over seed crystal substrate
JP2015179868A (ja) * 2012-08-23 2015-10-08 エルジー イノテック カンパニー リミテッド 発光素子、発光素子パッケージ、及び照明システム
US9711682B2 (en) 2012-08-23 2017-07-18 Lg Innotek Co., Ltd. Multiple quantum well light emitting device with multi-layer barrier structure
JP2014241397A (ja) * 2013-05-17 2014-12-25 株式会社トクヤマ 窒化物半導体発光素子、および窒化物半導体ウェーハ
JP2014237584A (ja) * 2014-07-14 2014-12-18 古河機械金属株式会社 種結晶、窒化ガリウム系半導体の製造方法、及び、基板の製造方法

Also Published As

Publication number Publication date
JPWO2009020235A1 (ja) 2010-11-04
TW200928016A (en) 2009-07-01
CN101778967A (zh) 2010-07-14
US20110254048A1 (en) 2011-10-20
KR20100018050A (ko) 2010-02-16

Similar Documents

Publication Publication Date Title
WO2009020235A1 (ja) Iii族窒化物半導体エピタキシャル基板
JP4563230B2 (ja) AlGaN基板の製造方法
JP5399552B2 (ja) 窒化物半導体素子の製造方法、窒化物半導体発光素子および発光装置
US6852161B2 (en) Method of fabricating group-iii nitride semiconductor crystal, method of fabricating gallium nitride-based compound semiconductor, gallium nitride-based compound semiconductor, gallium nitride-based compound semiconductor light-emitting device, and light source using the semiconductor light-emitting device
JP4529846B2 (ja) Iii−v族窒化物系半導体基板及びその製造方法
US20100327228A1 (en) Group iii nitride semiconductor epitaxial substrate and method for manufacturing the same
WO2010095550A1 (ja) エピタキシャルウエハを形成する方法、及び半導体素子を作製する方法
JP2006253628A (ja) 化合物半導体装置及びその製造方法
JP4991828B2 (ja) 窒化ガリウム系化合物半導体の作製方法
GB2440484A (en) Group 3-5 nitride semiconductor multilayer substrate, method for manufacturing group 3-5 nitride semiconductor free-standing substrate
JPH02275682A (ja) 化合物半導体材料とこれを用いた半導体素子およびその製造方法
TW200834670A (en) Process for producing III group nitride compound semiconductor, III group nitride compound semiconductor light emitting element, and lamp
JP6152548B2 (ja) 酸化ガリウム基板及びその製造方法
JP4882351B2 (ja) 半導体積層基板、その製造方法及び発光素子
JP4996448B2 (ja) 半導体基板の作成方法
JP2011061063A (ja) アルミニウム含有窒化物中間層の製造方法、窒化物層の製造方法および窒化物半導体素子の製造方法
JPH11145514A (ja) 窒化ガリウム系半導体素子およびその製造方法
KR100593936B1 (ko) 비극성 a면 질화갈륨 단결정 제조방법
KR100841269B1 (ko) Ⅲ족 질화물 반도체 다층구조물
KR101261629B1 (ko) 화합물 반도체 소자 제조 방법
KR100742986B1 (ko) 컴플라이언트 기판을 갖는 질화갈륨계 화합물 반도체 소자의 제조 방법
KR100571225B1 (ko) 질화물계 화합물 반도체의 성장방법
JP2005064204A (ja) III族窒化物系化合物半導体発光素子及びそれに用いる窒化ガリウム(GaN)基板の製造方法
KR20020065892A (ko) 3족 질화물 반도체 결정 제조 방법, 갈륨나이트라이드-기재 화합물 반도체 제조 방법, 갈륨나이트라이드-기재 화합물 반도체, 갈륨나이트라이드-기재 화합물 반도체 발광 소자, 및 반도체발광 소자를 이용한 광원
JP4679810B2 (ja) エピタキシャル基板、半導体積層構造、エピタキシャル基板の製造方法、およびエピタキシャル基板表面におけるピット発生抑制方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200880102702.3

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 08792431

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2009526513

Country of ref document: JP

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 20107000296

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 12671660

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 08792431

Country of ref document: EP

Kind code of ref document: A1