WO2006132161A1 - 集積装置 - Google Patents

集積装置 Download PDF

Info

Publication number
WO2006132161A1
WO2006132161A1 PCT/JP2006/311127 JP2006311127W WO2006132161A1 WO 2006132161 A1 WO2006132161 A1 WO 2006132161A1 JP 2006311127 W JP2006311127 W JP 2006311127W WO 2006132161 A1 WO2006132161 A1 WO 2006132161A1
Authority
WO
WIPO (PCT)
Prior art keywords
silicon substrate
region
functional region
functional
integrated device
Prior art date
Application number
PCT/JP2006/311127
Other languages
English (en)
French (fr)
Inventor
Makoto Ishida
Kazuaki Sawada
Daisuke Akai
Kyosuke Hirabayashi
Original Assignee
National University Corporation Toyohashi University Of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National University Corporation Toyohashi University Of Technology filed Critical National University Corporation Toyohashi University Of Technology
Priority to US11/921,481 priority Critical patent/US20090278212A1/en
Priority to JP2007520083A priority patent/JP5002815B2/ja
Publication of WO2006132161A1 publication Critical patent/WO2006132161A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/09Devices sensitive to infrared, visible or ultraviolet radiation
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00015Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
    • B81C1/00222Integrating an electronic processing unit with a micromechanical structure
    • B81C1/00246Monolithic integration, i.e. micromechanical structure and electronic processing unit are integrated on the same substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N39/00Integrated devices, or assemblies of multiple devices, comprising at least one piezoelectric, electrostrictive or magnetostrictive element covered by groups H10N30/00 – H10N35/00
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C2203/00Forming microstructural systems
    • B81C2203/07Integrating an electronic processing unit with a micromechanical structure
    • B81C2203/0707Monolithic integration, i.e. the electronic processing unit is formed on or in the same substrate as the micromechanical structure
    • B81C2203/0742Interleave, i.e. simultaneously forming the micromechanical structure and the CMOS circuit

Definitions

  • the present invention relates to an integrated device.
  • Patent Document 1 and Patent Document 2 describe examples in which a ⁇ -alumina layer is epitaxially grown on a silicon substrate and a pyroelectric infrared sensor or an ultrasonic sensor is formed using the ⁇ -alumina layer. Yes.
  • Patent Document 3 discloses an infrared detection circuit including a sensor and its switch circuit on one silicon substrate.
  • a silicon oxide film is formed on a silicon substrate, and a sensor and a switch circuit are formed on the basis of the silicon oxide film, that is, as a common insulating film.
  • the infrared detection circuit described in Patent Document 3 is a circuit in which an infrared detection capacitor and a transistor are connected, and the output signal is processed by an external signal processing circuit.
  • Patent Document 1 Japanese Patent Application Laid-Open No. 2004-281742
  • Patent Document 2 JP-A-9-89651
  • Patent Document 3 Japanese Patent Laid-Open No. 11 271141
  • a sensor based on a ⁇ -alumina layer may be used. Since a powerful sensor is built on a single board, in order to function as a sensor, it must be assembled with discrete elements for peripheral circuits. Most of the manufacturing costs of such integrated devices are spent on the assembly cost. Means for solving the problem
  • the present invention has been made to solve the above problems.
  • the first aspect of the present invention is defined as follows.
  • Wiring means for connecting the first functional area and the second functional area
  • An integrated device comprising:
  • a ⁇ -alumina film is epitaxially grown on a silicon substrate, and the first functional region can be formed using the ⁇ -alumina film.
  • the second functional region can be formed in the region without the ⁇ -alumina film on the silicon substrate.
  • a sensor can be employed as the first functional area, and a signal processing circuit (peripheral circuit) of the sensor can be formed as the second functional area.
  • the sensor of the integrated device of the present invention is formed using a soot -alumina film epitaxially grown on a silicon substrate as a base, it has completely different characteristics from a sensor based on a silicon oxide film.
  • the first surface of the region of the silicon substrate that forms the first functional region forms the second functional region. Higher than the second surface of the region.
  • the first region and the second region are clearly determined, so that it is easy to confirm the circuit arrangement and the like. If the heights of the first region and the second region in the silicon substrate are made different, the distance between the first region and the second region becomes longer than when the first region and the second region are on the same plane. This is particularly true when the first functional region contains a substance having high diffusibility with respect to the silicon substrate such as Pb, as defined in the fifth aspect of the present invention. The ability to eliminate the impact more reliably is preferred.
  • the difference in height between the first surface and the second surface is preferably 0.1 to 1.0 m as defined in the fourth aspect of the present invention. If the difference between the two is less than 0.1 l ⁇ m, as described later, a layer doped with aluminum remains on the second surface of the silicon substrate, while the difference between the two is 1.0 m. Exceeding this is inconvenient for metal wiring formation and is not preferable for each.
  • the ⁇ -alumina layer is preferably a thin film from the viewpoint of heat dissipation and the like.
  • the thickness of the ⁇ -alumina layer in the integrated circuit is preferably 10 to: LOOnm.
  • the substance contained in the first functional region may easily flow into the silicon substrate.
  • the lead contained in the layer passes through the ⁇ -alumina layer and diffuses into the silicon substrate. If this lead diffuses to the first functional area, the circuit formed there may be adversely affected.
  • the first region force is also increased.
  • the distance to the second area is increased. As a result, even if the first region force or Pb or the like is diffused, the effect is less likely to appear on the surface of the second region.
  • Another aspect of the present invention relates to a method for manufacturing the integrated circuit, and is defined as follows.
  • a method for manufacturing an integrated device is a method for manufacturing an integrated device.
  • the integrated device described in the first to fourth aspects described above can be easily manufactured.
  • the second etching step it is preferable to remove a portion of the silicon substrate containing aluminum diffused during the formation of the ⁇ -alumina film.
  • aluminum diffuses to the surface of the silicon substrate. Since aluminum is a ⁇ -type dopant for silicon, the conductivity of the surface of the silicon substrate on which aluminum has diffused becomes ⁇ -.
  • the strong and highly doped silicon substrate is not suitable for circuit formation by doping it with various dopants. Therefore, it is preferable to remove the surface portion of the silicon substrate on which the film is diffused to expose a silicon substrate in a conductive state suitable for circuit formation.
  • the first etching step for removing the ⁇ -alumina film preferably employs anisotropic etching such as ICP-RIE (Inductively Coupled Plasma Reactive Ion Etching).
  • ICP-RIE Inductively Coupled Plasma Reactive Ion Etching
  • the ⁇ -alumina film can be removed by a method such as etching with a chemical solution containing hydrofluoric acid after Si ions are implanted into the alumina film to make it amorphous.
  • the second etching process performed after removing the ⁇ -alumina film preferably employs RIE. This is because the surface of the silicon substrate after etching is kept smooth and the formation of the second functional region is facilitated.
  • the surface of the silicon substrate can be removed by a method such as forming a thermal oxide film and then etching the thermal oxide film with a solution containing hydrofluoric acid.
  • the integrated device defined in the first and second aspects of the present invention can also be obtained by the following manufacturing method. Good fall,
  • a method for manufacturing an integrated device is a method for manufacturing an integrated device.
  • FIG. 1 is a cross-sectional view showing a configuration of an integrated device according to a first embodiment of the present invention.
  • FIG. 2 is also a plan view.
  • FIG. 3 is a flowchart showing a manufacturing method of the integrated device of the first embodiment.
  • FIG. 4 is a schematic view of the production method.
  • FIG. 5 is a cross-sectional view showing a configuration of an integrated device according to a second embodiment of the present invention.
  • FIG. 6 is a flowchart showing a manufacturing method of the integrated device of the second embodiment.
  • FIG. 7 is a schematic view of the production method.
  • FIG. 1 is a cross-sectional view showing a configuration of an integrated device 1 according to an embodiment of the present invention.
  • Fig. 2 is a plan view.
  • the integrated device 1 of the embodiment includes a sensor 10 as a first functional area and a signal processing circuit 20 as a second functional area. These two regions 10 and 20 both have a common silicon substrate 3 and are insulated from each other by an insulating region 5 made of silicon oxide.
  • the sensor region 10 is composed of a ⁇ -alumina layer 11 epitaxially grown on a silicon substrate 3 and a platinum layer 13, a high dielectric material layer 15 and a platinum layer 17 stacked to form a pyroelectric element. To do.
  • the configuration of the powerful sensor 10 can be arbitrarily selected on the assumption that it is based on the ⁇ -alumina layer 11.
  • a part of the silicon substrate in the sensor 10 is removed by etching.
  • a FET 21 and a MOS 23 are formed in the signal processing circuit 20 by a general-purpose forming method.
  • An arbitrary circuit can be formed in the signal processing circuit 20 by an arbitrary method.
  • step 1 the region where the sensor 10 is to be formed on the silicon substrate 3 (first region 10 ⁇ ) is covered with the first protective film 31 (see FIG. 4 ⁇ ).
  • the first protective film 31 for example, an oxide film can be used as the first protective film.
  • the circuit 20 is formed on the exposed silicon substrate region (second region 20 mm) by a conventional method.
  • step 3 the circuit 20 is covered with the second protective film 33 and the first protective film 31 is removed.
  • an oxide film can be adopted as the second protective film 33.
  • the ⁇ -alumina layer 35 is epitaxially grown on the first region 10A exposed by removing the first protective film 31.
  • the conditions for epitaxy growth are, for example, the growth temperature of chemical vapor deposition using gas and oxygen gas. This can be realized by setting the temperature to 900 to 1000 ° C.
  • the film thickness of ⁇ -alumina layer 35 is lOnm
  • Step 7 the sensor 10 is formed on the ⁇ -alumina layer 35.
  • a platinum layer is sputter-grown on the ⁇ -alumina layer 35, and sol-gel soot is applied and cured. Then, a platinum layer is sputtered again. Each layer is etched into a predetermined shape by photolithography.
  • step 9 the second protective film is removed by etching with RIE or chemical solution, and metal wiring 37 is formed by patterning (step 11).
  • the wiring 37 can be made of aluminum or copper.
  • step 13 at least the sensor 10 is protected by a third protective film 39 (material: oxide film or nitride film), and a predetermined portion of the first region 10A is etched on the back side of the silicon substrate 3. (See step 15, Figure 4 (E)).
  • a third protective film 39 material: oxide film or nitride film
  • FIG. 5 shows an integrated device 101 according to the second embodiment of the present invention. Note that the same elements as those in FIG. 5
  • a difference is provided in the surface height of the silicon substrate 3 forming the sensor 10 and the signal processing circuit 20.
  • the distance from the PZT 15 containing diffusible Pb to the circuit 20 becomes longer than in the example of FIG. 1 without this difference.
  • the influence of the Pb on the region of the circuit 20 can be eliminated as much as possible.
  • the ⁇ -alumina layer 110 is epitaxially grown on the entire surface of the silicon substrate 3.
  • the growth conditions for the ⁇ -alumina layer 110 are a growth temperature of 900 to 1000 ° C. in a chemical vapor deposition method using soot gas and oxygen gas.
  • the film thickness of the ⁇ -alumina layer 35 is lOnm ⁇ : LOOnm.
  • step 23 the ⁇ -alumina layer 110 corresponding to the first region 10A of the silicon substrate The region is protected by the first protective film 112.
  • Silicon nitride can be used for the first protective film 112. That is, a silicon nitride film is grown on the entire area of the ⁇ -alumina layer 110 by a method such as sputtering.
  • step 25 the other portions of the silicon nitride layer and the ⁇ -alumina layer 110 are etched by photolithography, leaving the first region 10A. It is preferable to use ICP-RIE having a high etching rate as an etching method at this time.
  • step 27 the second region 20 ⁇ of the silicon substrate exposed in step 25 is etched by RIE.
  • the second region 20 mm of the silicon substrate can be made smooth.
  • aluminum diffuses into the second region 20 and its conductivity changes!
  • step 29 the circuit 20 is formed in the second region having the original characteristics of the silicon substrate 3 in this way (see FIG. 7D).
  • step 31 as shown in FIG. 7E, the circuit 20 is protected by the protective film 114, the first protective film 112 is removed by etching, and the ⁇ -alumina layer 110 is exposed.
  • Step 33 the sensor 20 is formed by laminating platinum and platinum on the surface of the exposed ⁇ -alumina layer 110 in the same manner as in Example 1.
  • step 35 the second protective film 114 is removed by etching, and in step 37, a metal wiring 116 is formed between the sensor 10 and the circuit 20 (see FIG. 7G).
  • step 39 at least the sensor 10 is protected with a third protective film (material: oxide film is present / has a nitride film), and a predetermined part of the first region is on the back side of the silicon substrate 3. Force etch away (step 41).
  • a third protective film material: oxide film is present / has a nitride film

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Photometry And Measurement Of Optical Pulse Characteristics (AREA)
  • Pressure Sensors (AREA)

Abstract

シリコン基板の上にエピタキシャル成長させたγ-アルミナ層に形成されるセンサ等を備えた集積装置を安価に提供する。この集積装置は、シリコン基板と、該シリコン基板の一部にエピタキシャル成長されたγ-アルミナ膜上に形成される第1の機能領域と、シリコン基板において前記γ-アルミナ膜が成長された以外の領域に形成される第2の機能領域と、第1の機能領域と前記第2の機能領域とを接続する配線手段とを備えてなる。

Description

明 細 書
集積装置
技術分野
[0001] 本発明は集積装置に関する。
背景技術
[0002] シリコン基板上に γ アルミナ層をェピタキシャル成長させて、当該 γ アルミナ 層を用いて焦電型赤外線センサや超音波センサを形成する例が特許文献 1及び特 許文献 2に記載されている。
1つのシリコン基板上にセンサとそのスィッチ回路とを備える赤外線検出回路が特 許文献 3に開示されている。この検出回路ではシリコン基板上にシリコン酸ィ匕膜が形 成され、このシリコン酸ィ匕膜をベースとして、即ち共通の絶縁膜としてセンサとスイツ チ回路とが形成されている。
なお、特許文献 3に記載の赤外線検出回路は赤外線検出用のコンデンサとトランジ スタを連結したものであり、その出力信号は外部の信号処理回路により処理されてい る。
[0003] 特許文献 1:特開 2004— 281742号公報
特許文献 2:特開平 9— 89651号公報
特許文献 3 :特開平 11 271141号公報
発明の開示
発明が解決しょうとする課題
[0004] 昨今、センサには様々な特性が要求されており、シリコン酸ィ匕膜をベースとするセン サではその要求に充分対応できな 、場合がある。
そのため、特許文献 1に開示されるように、 γ アルミナ層をベースにするセンサが 使用されることがある。力かるセンサは 1つの基板に作り込まれているため、センサと して機能させるには、これを周辺回路用ディスクリート素子とアッセンプリする必要が ある。力かる集積装置において製造コストのほとんどが当該アッセンプリ代に費やさ れている。 課題を解決するための手段
[0005] この発明は上記課題を解決するためになされたものである。
即ち、この発明の第 1の局面は次のように規定される。
シリコン基板と、
該シリコン基板の一部にェピタキシャル成長された γ—アルミナ膜上に形成される 第 1の機能領域と、
前記シリコン基板において前記 γ —アルミナ膜が成長された以外の領域に形成さ れる第 2の機能領域と、
前記第 1の機能領域と前記第 2の機能領域とを接続する配線手段と、
を備えてなる集積装置。
[0006] このように構成された集積装置によれば、シリコン基板に γ—アルミナ膜がェピタキ シャル成長されてこの γ —アルミナ膜を用いて第 1の機能領域を形成することができ る。他方、シリコン基板において γ —アルミナ膜の無い領域には第 2の機能領域を形 成することができる。この発明の第 2の局面で規定されるように、当該第 1の機能領域 としてセンサを採用し、第 2の機能領域として当該センサの信号処理回路 (周辺回路 )を形成することができる。そしてセンサとその信号処理回路とを配線手段により接続 することにより、 1つのシリコン基板に 2つの機能 (例えば、センサとその周辺回路)を 作り込むことが可能となる。これにより、アッセンプリ作業が不要となるので製造コスト を低減することができる。
この発明の集積装置のセンサは、シリコン基板上にェピタキシャル成長された Ύ - アルミナ膜をベースとして用いて形成されるので、シリコン酸ィ匕膜をベースとしたセン サと全く異なる特性を有する。
[0007] この発明の第 3の局面は次の様に規定される。
即ち、第 1又は第 2の局面で規定される集積回路において、前記第 1の機能領域を 形成する前記シリコン基板の領域の第 1の表面は前記第 2の機能領域を形成する前 記シリコン基板の領域の第 2の表面より高 、位置にある。
このように構成された第 3の局面に規定の発明によれば、第 1の領域と第 2の領域 が明確に確定されるので、回路の配置等の確認が容易になる。 シリコン基板における第 1の領域と第 2の領域とでその高さを異ならしめると、第 1の 領域と第 2の領域とが同一平面上にある場合に比べて、両者の間隔が長くなる。この ことは、特にこの発明の第 5の局面で規定されるように、第 1の機能領域に Pb等のシ リコン基板に対して拡散性の高い物質が含まれている場合に、当該物質の影響をよ り確実に排除する見地力 好まし 、。
シリコン基板において第 1の表面と第 2の表面との高さの差は、この発明の第 4の局 面で規定されるように、 0. 1〜1. 0 mであることが好ましい。両者の差が 0. l ^ m 未満であると、後述するようにシリコン基板第 2の表面にアルミニウムがドーピングされ た層が残存している状態であり、他方、両者の差が 1. 0 mを超えると金属配線形 成に不都合であり、それぞれ好ましくない。
[0008] ここに、 γ—アルミナ層は放熱等の関係から薄膜とすることが好ましい。本発明者ら の検討によれば集積回路において γ—アルミナ層の膜厚は、 10〜: LOOnmとするこ とが好ましい。
このように γ —アルミナ層が薄膜になると、第 1の機能領域に含まれる物質が容易 にシリコン基板へ流入するおそれがある。例えば赤外線センサに ΡΖΤ (チタン酸ジル コン酸鉛)層を用いた場合、当該層に含まれる鉛が γ—アルミナ層を通過してシリコ ン基板へ拡散する。この鉛が第 1の機能領域まで拡散するとそこに形成される回路に 悪影響を与えるおそれがある。
シリコン基板において第 1の機能領域を形成する第 1の領域の表面高さと第 2の機 能領域を形成する第 2の領域の表面高さとの間に差を設けることにより、第 1の領域 力も第 2の領域までの距離が長くなる。これにより、第 1の領域力も Pb等が拡散されて も、その影響が第 2の領域の表面に現れ難くなる。
[0009] この発明の他の局面は上記集積回路の製造方法に関し、次のように規定される。
即ち、シリコン基板の表面に γ —アルミナ膜をェピタキシャル成長させるステップと、 前記 γ —アルミナ膜の一部を除去して前記シリコン基板を表出させる第 1のエッチ ングステップと、
前記第 1のエッチングステップを経て表出されたシリコン基板の表面を除去する第 2 のエッチングステップと、 前記 γ アルミナ膜上に第 1の機能領域を形成するステップと、
前記第 2のエッチングステップを経て表出された前記シリコン基板へ第 2の機能領 域を形成するステップと、
前記第 1の機能領域と前記第 2の機能領域とを配線するステップと、
を含む集積装置の製造方法。
このように構成された製造方法によれば、既述の第 1〜第 4の局面に記載の集積装 置を容易に製造することができる。
[0010] 上記において、第 2のエッチングステップでは、 γ アルミナ膜の形成時に拡散し たアルミニウムを含む前記シリコン基板の部分を除去することが好ましい。 γ アルミ ナ膜をェピタキシャル成長させるとき、アルミニウムがシリコン基板の表面へ拡散する 。アルミニウムはシリコンに対して ρ型のドーパントであるため、アルミニウムが拡散した シリコン基板の表面の導電性は Ρ-となる。力かる高ドープ状態のシリコン基板はそこ へ各種のドーパントをドープして回路を作り込むことに適していない。そこで、当該ァ ルミ-ゥムが拡散したシリコン基板の表面部分を除去し、回路の作り込みに適した導 電状態のシリコン基板を表出させることが好ましい。
本発明者らの検討によれば、 y—アルミナ膜によりシリコン基板の表面より約 0. 1 〜1. O /z mの深さまでアルミニウムが拡散していることを見出した。従って、当該深さ を第 2のエッチングステップにお 、て除去すれば、回路等の第 2の機能領領域を形 成することに適したシリコン基板の表面を得ることができる。
[0011] γ—アルミナ膜を除去する第 1のエッチングステップは、 ICP— RIE(Inductively Co upled Plasma Reactive Ion Etching)等の異方性エッチングを採用することが好ましい 。その他、アルミナ膜へ Siイオンを注入しアモルファス化させた後フッ酸を含む化学溶 液によるエッチング等の方法で γ—アルミナ膜を除去することができる。
γ—アルミナ膜を除去した後に実行する第 2のエッチングプロセスは RIEを採用す ることが好ましい。エッチング後のシリコン基板の表面が平滑に保たれ、第 2の機能領 域の形成が容易になるからである。その他、熱酸化膜を形成したのちその熱酸化膜 をフッ酸を含む溶液によりエッチングする等の方法でシリコン基板の表面を除去する ことができる。 [0012] この発明の第 1及び第 2の局面で規定される集積装置はまた次の製造方法によつ ても得ることができる。良卩ち、
シリコン基板の一部に第 2の機能領域を形成するステップと、
該第 2の機能領域を第 2の保護膜で保護して前記シリコン基板の表面に γ —アルミ ナ膜をェピタキシャル成長させるステップと、
前記 γ —アルミナ基板の上に第 1の機能領域を形成するステップと、
該第 1の機能領域を第 1の保護膜で保護して、前記第 2の保護膜を剥離するステツ プと、
前記第 1の保護膜を剥離して前記第 1の機能領域と前記第 2の機能領域とを配線 するステップと、
を含む集積装置の製造方法。
図面の簡単な説明
[0013] [図 1]図 1はこの発明の第 1の実施例の集積装置の構成を示す断面図である。
[図 2]図 2は同じく平面図である。
[図 3]図 3は第 1の実施例の集積装置の製造方法を示すフローチャートである。
[図 4]図 4は同じく製造方法の概略図である。
[図 5]図 5はこの発明の第 2の実施例の集積装置の構成を示す断面図である。
[図 6]図 6は第 2の実施例の集積装置の製造方法を示すフローチャートである
[図 7]図 7は同じく製造方法の概略図である。
符号の説明
[0014] 1、 101 集積装置
3 シリコン基板
10 センサ
11、 35、 110 γ—アルミナ膜
20 信号処理回路
10A 第 1の領域
20Α 第 2の領域
実施例 [0015] (実施例 1)
次にこの発明の実施例を説明する。
図 1はこの発明の実施例の集積装置 1の構成を示す断面図である。同じく図 2は平 面図である。
実施例の集積装置 1は第 1の機能領域としてのセンサ 10と第 2の機能領域としての 信号処理回路 20とを備えてなる。これら 2つの領域 10、 20はともに共通のシリコン基 板 3を有し、また酸ィ匕シリコン力 なる絶縁領域 5で相互に絶縁されている。
センサ領域 10はシリコン基板 3にェピタキシャル成長された γ—アルミナ層 11をべ ースとして、白金層 13、高誘電体物質層 15及び白金層 17を積層してなり、焦電素 子を構成する。
力かるセンサ 10の構成は、 γ—アルミナ層 11をベースとすることを前提として、任 意に選択することができる。
なお、この実施例では、センサ 10においてシリコン基板の一部がエッチングにより 除去されている。
[0016] 信号処理回路 20に ίお FET21と MOS23が汎用的な形成方法により形成されてい る。信号処理回路 20には任意の回路を任意の方法で作り込むことができる。
[0017] 次に、図 1の集積装置 1の製造方法について、図 3のフローチャート及び図 4を参照 して説明をする。
ステップ 1では、シリコン基板 3においてセンサ 10を形成すべき領域 (第 1の領域 10 Α)を第 1の保護膜 31で被覆する(図 4Α参照)。この第 1の保護膜として例えば酸ィ匕 膜を用いることができる。
次に、表出されたシリコン基板の領域 (第 2の領域 20Α)へ定法により回路 20を形 成する。
[0018] ステップ 3では(図 4 (B)参照)、回路 20を第 2の保護膜 33で被覆し、第 1の保護膜 31を除去する。ここに第 2の保護膜 33として酸ィ匕膜を採用することができる。
続いて、ステップ 5において、第 1の保護膜 31が除去されることにより表出した第 1 の領域 10Aへ γ —アルミナ層 35をェピタキシャル成長させる。ェピタキシャル成長さ せる条件は例えば、 ΤΜΑガスと酸素ガスを用いたィ匕学気相成長法にぉ ヽて成長温 度 900〜1000°Cとすることで実現できる。また、 γ—アルミナ層 35の膜厚は lOnm
〜100nmとすることが好ましい。
[0019] ステップ 7では(図 4 (C)参照)、 γ —アルミナ層 35の上にセンサ 10を形成する。こ の実施例では、 γ —アルミナ層 35の上に、白金層をスパッタ成長させ、さらにゾルゲ ル状態の ΡΖΤを塗布して硬化させる。そして、再度白金層をスパッタ成長させる。な お、各層はフォトリソグラフィにより所定の形状にエッチングされる。
ステップ 9では(図 4 (D)参照)、 RIEあるいは化学溶液によるエッチングにより第 2の 保護膜を除去して、金属配線 37をパターユングにより形成する (ステップ 11)。この配 線 37にはアルミニウム、銅を用いることができる。
[0020] ステップ 13では少なくともセンサ 10を第 3の保護膜 39 (材質:酸ィ匕膜あるいは窒化 膜)で保護して、第 1の領域 10Aの所定の部分をシリコン基板 3の裏面側力 エッチ ングして除去する (ステップ 15、図 4 (E)参照)。
その後、第 3の保護膜 39を除去して、図 1に示す集積装置 1を得ることができる。
[0021] (実施例 2)
図 5はこの発明の第 2の実施例の集積装置 101を示す。なお、図 1と同一の要素に は同一の符号を付してその説明を省略する。
この実施例の集積装置 101では、センサ 10と信号処理回路 20とを形成するシリコ ン基板 3の表面高さに差 Ηが設けられて 、る。
力かる高さに差を設けることにより、この差のない図 1の例に比べて、拡散性のある Pbを含む PZT15から回路 20までの距離が長くなる。これにより、回路 20の領域に対 する当該 Pbの影響を出来る限り排除することができる。
[0022] 図 5の集積装置 101の製造方法について、図 6のフローチャート及び図 7を参照し て説明する。
ステップ 21では、シリコン基板 3の全表面に γ —アルミナ層 110をェピタキシャル成 長させる。この γ —アルミナ層 110の成長条件は、 ΤΜΑガスと酸素ガスを用いた化 学気相成長法において成長温度 900〜1000°Cとする。また、 γ—アルミナ層 35の 膜厚は lOnm〜: LOOnmとする。
ステップ 23では、シリコン基板の第 1の領域 10Aに対応する γ —アルミナ層 110の 領域を第 1の保護膜 112で保護する。第 1の保護膜 112には窒化シリコンを用いるこ とが出来る。即ち、 γ—アルミナ層 110の全域に窒化シリコン膜をスパッタ等の方法 で成長させる。ステップ 25では、フォトリソグラフィにより、第 1の領域 10Aを残して他 の部分の窒化シリコン層及び γ—アルミナ層 110をエッチングする。このときのエッチ ング方法としてエッチングレートの高い ICP—RIEを採用することが好ましい。
[0023] ステップ 27では(図 7 (C)参照)、ステップ 25により表出したシリコン基板の第 2の領 域 20Αを RIEによりエッチングする。これにより、シリコン基板の第 2の領域 20Αを平 滑にすることができる。また、第 2の領域 20にはアルミニウムが拡散してその導電性が 変化して!/、る(ρ型化して 、る)。当該ステップ 27にお!/、て第 2の領域 20Αの表面をェ ツチングすることにより、当該導電性の変化した部分が除去され、シリコン基板 3の本 来の特性を用いることが可能となる。
ステップ 29では、このようにシリコン基板 3の本来の特性を有する第 2の領域へ回路 20を作り込む(図 7 (D)参照)。
[0024] ステップ 31では、図 7 (E)に示すように、回路 20を保護膜 114で保護して、第 1の 保護膜 112をエッチングにより除去し、 γ—アルミナ層 110を表出させる。ステップ 33 では、表出した γ—アルミナ層 110の表面に、実施例 1と同様にして、白金 ΖΡΖΤΖ 白金を積層してセンサ 20を形成する。
ステップ 35では第 2の保護膜 114をエッチングにより除去し、ステップ 37において センサ 10と回路 20との間に金属配線 116を形成する(図 7 (G)参照)。
[0025] ステップ 39では少なくともセンサ 10を第 3の保護膜 (材質:酸ィ匕膜ある!/ヽは窒化膜) で保護して、第 1の領域の所定の部分をシリコン基板 3の裏面側力 エッチングして 除去する (ステップ 41)。
その後、第 3の保護膜を除去して、図 5に示す集積装置 101を得ることができる。

Claims

請求の範囲
[1] シリコン基板と、
該シリコン基板の一部にェピタキシャル成長された γ—アルミナ膜上に形成される 第 1の機能領域と、
前記シリコン基板において前記 γ —アルミナ膜が成長された以外の領域に形成さ れる第 2の機能領域と、
前記第 1の機能領域と前記第 2の機能領域とを接続する配線手段と、
を備えてなる集積装置。
[2] 前記第 1の機能領域にはセンサが形成され、前記第 2の機能領域には前記センサ の信号処理回路が形成されている、ことを特徴とする請求項 1に記載の集積装置。
[3] 前記第 1の機能領域を形成する前記シリコン基板の領域の第 1の表面は前記第 2 の機能領域を形成する前記シリコン基板の領域の第 2の表面より高い位置にある、こ とを特徴とする請求項 1に記載の集積装置。
[4] 前記第 1の表面と第 2の表面との高さの差は 0. 1〜1. 0 mである、ことを特徴とす る請求項 3に記載の集積回路。
[5] 前記第 1の機能領域には前記シリコン基板に対して拡散性の高い物質が含まれて
V、る、ことを特徴とする請求項 3又は 4の 、ずれかに記載の集積装置。
[6] 前記拡散性の高い物質は Pb又はその化合物である、ことを特徴とする請求項 5に 記載の集積装置。
[7] 前記第 1の機能領域はチタン酸ジルコン酸鉛を含む、ことを特徴とする請求項 6に 記載の集積回路。
[8] 前記第 1の機能領域にはセンサが形成され、前記第 2の機能領域には前記センサ の信号処理回路が形成されている、ことを特徴とする請求項 3〜7のいずれかに記載 の集積装置。
[9] シリコン基板の表面に γ —アルミナ膜をェピタキシャル成長させるステップと、 前記 γ —アルミナ膜の一部を除去して前記シリコン基板を表出させる第 1のエッチ ングステップと、
前記第 1のエッチングステップを経て表出されたシリコン基板の表面を除去する第 2 のエッチングステップと、
前記 γ —アルミナ膜上に第 1の機能領域を形成するステップと、
前記第 2のエッチングステップを経て表出された前記シリコン基板へ第 2の機能領 域を形成するステップと、
前記第 1の機能領域と前記第 2の機能領域とを配線するステップと、
を含む集積装置の製造方法。
[10] 前記第 2のエッチングステップにより、前記 γ —アルミナ膜の形成時に拡散したアル ミニゥムを含む前記シリコン基板の部分を除去する、ことを特徴とする請求項 9に記載 の製造方法。
[11] 前記第 2のエッチングステップにより、前記シリコン基板の表面を 0. 1〜1. O /z mの 厚さで除去する、ことを特徴とする請求項 10に記載の製造方法。
[12] 前記第 1のエッチングステップは誘導結合プラズマ反応性イオンエッチング (ICP— RIE)を実行し、前記第 2のエッチングステップは反応性イオンエッチング (RIE)を実 行する、ことを特徴とする請求項 9〜11の ヽずれかに記載の製造方法。
[13] 前記 γ —アルミナ膜を第 1の保護膜で保護した後に前記第 2の機能領域を形成し 、該第 2の機能領域を第 2の保護膜で保護した後に前記第 1の保護膜を剥離して前 記 γ —アルミナ膜の上に前記第 1の機能領域を形成し、前記第 2の保護膜を剥離し て前記第 1の機能領域と前記第 2の機能領域とを配線する、ことを特徴とする請求項 9〜 12のいずれかに記載の製造方法。
[14] シリコン基板の一部に第 2の機能領域を形成するステップと、
該第 2の機能領域を第 2の保護膜で保護して前記シリコン基板の表面に γ —アルミ ナ膜をェピタキシャル成長させるステップと、
前記 γ —アルミナ基板の上に第 1の機能領域を形成するステップと、
該第 1の機能領域を第 1の保護膜で保護して、前記第 2の保護膜を剥離するステツ プと、
前記第 1の保護膜を剥離して前記第 1の機能領域と前記第 2の機能領域とを配線 するステップと、
を含む集積装置の製造方法。
PCT/JP2006/311127 2005-06-04 2006-06-02 集積装置 WO2006132161A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US11/921,481 US20090278212A1 (en) 2005-06-04 2006-06-02 Integrated Device
JP2007520083A JP5002815B2 (ja) 2005-06-04 2006-06-02 集積装置とその製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005192798 2005-06-04
JP2005-192798 2005-06-04

Publications (1)

Publication Number Publication Date
WO2006132161A1 true WO2006132161A1 (ja) 2006-12-14

Family

ID=37498361

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/311127 WO2006132161A1 (ja) 2005-06-04 2006-06-02 集積装置

Country Status (3)

Country Link
US (1) US20090278212A1 (ja)
JP (1) JP5002815B2 (ja)
WO (1) WO2006132161A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011179953A (ja) * 2010-03-01 2011-09-15 Rohm Co Ltd 赤外線センサ

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01136035A (ja) * 1987-11-24 1989-05-29 Hamamatsu Photonics Kk 焦電型検出素子の製造方法
JPH04158583A (ja) * 1990-10-22 1992-06-01 Matsushita Electric Works Ltd 赤外線検出素子
JPH0989651A (ja) * 1995-09-20 1997-04-04 Horiba Ltd 薄膜赤外線センサ
JP2000088640A (ja) * 1998-09-14 2000-03-31 Mitsubishi Electric Corp 熱型赤外線検出器アレイおよびその製造方法
JP2002261249A (ja) * 2001-03-01 2002-09-13 Makoto Ishida 半導体記憶素子
JP2004281742A (ja) * 2003-03-17 2004-10-07 Japan Science & Technology Agency 半導体素子、半導体センサーおよび半導体記憶素子

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100473871B1 (ko) * 2000-11-13 2005-03-08 주식회사 엠에스솔루션 박막 필터

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01136035A (ja) * 1987-11-24 1989-05-29 Hamamatsu Photonics Kk 焦電型検出素子の製造方法
JPH04158583A (ja) * 1990-10-22 1992-06-01 Matsushita Electric Works Ltd 赤外線検出素子
JPH0989651A (ja) * 1995-09-20 1997-04-04 Horiba Ltd 薄膜赤外線センサ
JP2000088640A (ja) * 1998-09-14 2000-03-31 Mitsubishi Electric Corp 熱型赤外線検出器アレイおよびその製造方法
JP2002261249A (ja) * 2001-03-01 2002-09-13 Makoto Ishida 半導体記憶素子
JP2004281742A (ja) * 2003-03-17 2004-10-07 Japan Science & Technology Agency 半導体素子、半導体センサーおよび半導体記憶素子

Also Published As

Publication number Publication date
US20090278212A1 (en) 2009-11-12
JPWO2006132161A1 (ja) 2009-01-08
JP5002815B2 (ja) 2012-08-15

Similar Documents

Publication Publication Date Title
JP5172700B2 (ja) トレンチ・キャパシタとトレンチ抵抗器とを含む半導体構造物
US7678601B2 (en) Method of forming an acceleration sensor
JPH10221128A (ja) センサ素子及びその製造方法
US6703666B1 (en) Thin film resistor device and a method of manufacture therefor
US20030077843A1 (en) Method of etching conductive layers for capacitor and semiconductor device fabrication
JP2008119817A (ja) Memsデバイスおよびその製造方法
JP2003158002A (ja) チップ型電子部品とその製造方法
JP2000353803A5 (ja)
JP3514207B2 (ja) 強誘電体薄膜素子ならびにセンサ、および強誘電体薄膜素子の製造方法
JP4271751B2 (ja) 電子装置および電子装置のためのメンブレンを形成する方法
EP1600530A4 (en) METHOD FOR PRODUCING A (001) ORIENTED PEROVSKIT FILM AND DEVICE WITH PEROVSKIT FILM
JP2005028504A (ja) Mems素子及びその製造方法
JP4338490B2 (ja) 光半導体集積回路装置の製造方法
US7989894B2 (en) Fusion bonding process and structure for fabricating silicon-on-insulation (SOI) semiconductor devices
WO2006132161A1 (ja) 集積装置
JP2010280055A (ja) Memsデバイスおよびその製造方法
JP2005051690A (ja) 超音波アレイセンサの製造方法および超音波アレイセンサ
JP5419139B2 (ja) 半導体集積装置およびその作製方法
TW200832527A (en) Silicide formation on a wafer
JP2008010961A (ja) 音響感応装置
JP2009170805A (ja) 半導体装置の製造方法
KR100619478B1 (ko) 원형 진동판을 갖는 마이크로 음향소자 및 그 제조 방법
JP3170254B2 (ja) キャパシタ
JP2008100325A (ja) Mems・半導体複合回路及びその製造方法
JPH01208831A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2007520083

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 06756948

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 11921481

Country of ref document: US