WO2006057106A1 - ラジオ用半導体装置の回路ブロックへの電源供給方法及びラジオ用半導体装置 - Google Patents

ラジオ用半導体装置の回路ブロックへの電源供給方法及びラジオ用半導体装置 Download PDF

Info

Publication number
WO2006057106A1
WO2006057106A1 PCT/JP2005/017971 JP2005017971W WO2006057106A1 WO 2006057106 A1 WO2006057106 A1 WO 2006057106A1 JP 2005017971 W JP2005017971 W JP 2005017971W WO 2006057106 A1 WO2006057106 A1 WO 2006057106A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
radio
semiconductor device
digital
stereo demodulation
Prior art date
Application number
PCT/JP2005/017971
Other languages
English (en)
French (fr)
Inventor
Takashi Aoyama
Hiroshi Miyagi
Original Assignee
Kabushiki Kaisha Toyota Jidoshokki
Niigata Seimitsu Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kabushiki Kaisha Toyota Jidoshokki, Niigata Seimitsu Co., Ltd. filed Critical Kabushiki Kaisha Toyota Jidoshokki
Priority to US11/791,576 priority Critical patent/US20080106153A1/en
Publication of WO2006057106A1 publication Critical patent/WO2006057106A1/ja

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking

Definitions

  • the present invention relates to a radio semiconductor device and a power supply method to a circuit block thereof.
  • a block is configured for each function of the circuit, and a power line and a ground line of each circuit block are collectively connected to one or more power pads and a ground pad. It is desirable that the digital circuit and the analog circuit also supply separate power sources to prevent noise contamination.
  • Patent Document 1 in an electronic circuit having a plurality of power supply systems, a power supply line or a ground line of a different system is connected on a substrate so that latch-up or the like does not occur due to a difference in rise time of each power supply system. It is described that the connection is made through a resistor or a high resistance wiring formed in the above.
  • Patent Document 2 discloses that the ground terminal of the local oscillation signal buffer amplifier that amplifies the local oscillation signal and the ground terminal of the mixer circuit are different from each other, so that the potential of the ground terminal due to the current flowing through the mixer circuit is different. It is described that the fluctuation of the signal does not affect the local signal buffer amplifier circuit.
  • Patent Document 1 Japanese Patent Application Laid-Open No. 5-292663
  • Patent Document 2 JP 2000-91848 A
  • An object of the present invention is to reduce noise in an analog circuit of a radio semiconductor device.
  • the present invention is a method of supplying power to a circuit block of a radio semiconductor device comprising at least a low noise amplifier, a digital circuit, and a stereo demodulation circuit, comprising: a pilot signal detection circuit in the stereo demodulation circuit; A power supply line and a ground line of a subcarrier generation circuit for generating a carrier signal are separated from a power supply line and a ground line of an analog circuit of the low noise amplifier and the stereo demodulation circuit.
  • the pilot signal detection circuit which is a digital circuit in the stereo demodulation circuit, the power line and the ground line of the subcarrier generation circuit, and the power line of the analog circuit of the low noise amplifier and the stereo demodulation circuit
  • the pilot signal detection circuit By separating the ground line and the ground line, noise generated in the digital circuit of the stereo demodulation circuit can be prevented from flowing into the signal line of the analog circuit.
  • a guard ring is formed so as to surround each of the pilot signal detection circuit and the subcarrier generation circuit of the digital circuit and the stereo demodulation circuit, and the guard ring and the semiconductor substrate This is a configuration in which no contact is provided.
  • a guard ring is formed so as to surround the digital signal, the pilot signal detection circuit of the stereo demodulation circuit, and the subcarrier generation circuit, and the guard ring and the semiconductor substrate Has a resistance value greater than or equal to a predetermined value.
  • the noise generated in the pilot signal detection circuit and the subcarrier generation circuit of the digital circuit and the stereo demodulation circuit passes through the circuit board and the analog circuit of the stereo demodulation circuit. Inflow to the signal line can be prevented.
  • the pilot signal detection circuit includes an offset cancel circuit that operates based on the clock signal supplied with the digital circuit power.
  • the power line and ground line of the pilot signal detection circuit are connected to the power line and analog circuit of the analog circuit.
  • the noise generated by the offset cancel circuit included in the stereo signal detection circuit of the stereo demodulation circuit is possible to prevent the noise generated by the offset cancel circuit included in the stereo signal detection circuit of the stereo demodulation circuit from affecting the low noise amplifier.
  • the pilot signal detection circuit, the sub-carrier wave generation circuit, the digital circuit power supply line and the ground line, and the analog circuit power supply line and the ground line of the stereo demodulation circuit are respectively connected to different pads. Connect to.
  • FIG. 1 is an explanatory diagram of a method for supplying power to a circuit block of a semiconductor integrated circuit according to an embodiment.
  • FIG. 2 is a diagram showing a circuit model used for the simulation.
  • FIG. 1 is an explanatory diagram of a method of supplying power to a circuit block of a radio semiconductor integrated circuit (semiconductor device) 11 of an embodiment.
  • the radio semiconductor integrated circuit 11 includes a P-channel MOS transistor and an n-channel MOS transistor formed on a P-type circuit board.
  • a low noise amplifier (LNA) 12 amplifies a radio signal received by an antenna (not shown) and outputs it to a mixer circuit (MIX) 13.
  • the mixer circuit 13 mixes the local oscillation signal generated by the local oscillation circuit (LO) 14 and the received signal and converts them into an intermediate frequency signal.
  • the intermediate frequency signal is amplified and detected by the IF unit 15 and demodulated into a stereo signal by the stereo demodulation circuit (MPX unit) 16.
  • the stereo demodulation circuit 16 is a digital signal such as an MPXPLL (subcarrier generation circuit) 17 that extracts a stereo subcarrier signal as well as a stereo composite signal power, and a pilot signal detection circuit (PDET) 18 that detects a pilot signal from the stereo composite signal. Including circuit.
  • MPXPLL subcarrier generation circuit
  • PDET pilot signal detection circuit
  • MPXPLL17 has a voltage controlled oscillator, and noise is generated by this voltage controlled oscillator. To be born.
  • the pilot signal detection circuit 18 has an offset cancel circuit that operates based on the clock signal output from the digital circuit 19. This offset cancel circuit is also a noise source.
  • the digital circuit 19 also has circuit power such as a logic circuit and a frequency synthesizer that generates a signal having a reference frequency.
  • the signal generated by the digital circuit 19 or the oscillation of the stereo demodulation circuit 16 such as a voltage-controlled oscillator I found it related to frequency. Furthermore, we found that the noise generated in the MPXPLL17 and the pilot signal detection circuit 18 that generate the stereo subcarrier of the stereo demodulation circuit 16 is affected.
  • the analog demodulator circuit 16 as a whole has been supplied with the analog power supply voltage as well, but the analog demodulator circuit 16 analog circuit power line and ground line are the analog power supply power pad and ground pad.
  • the power supply voltage is supplied from an analog power supply, not shown, and the MPXPLL 17 and pilot signal detection circuit 18 power lines and ground lines of the digital circuit are connected to the power and ground pads of the digital power supply. Then, the digital power supply voltage is supplied, not shown.
  • the analog circuit of the low-noise amplifier 12, the mixer circuit 13, the IF unit 15, and the stereo demodulation circuit 16 that are circuit blocks of the analog circuit shown in white in FIG. Supply it.
  • the MPXPLL 17 and the pilot signal detection circuit 18 of the digital circuit 19 and the stereo demodulation circuit 16 indicated by hatching in FIG. 1 are supplied with a power supply voltage from a digital power supply separate from the analog power supply. .
  • the MPXPLL 17 and the pilot signal detection circuit 18 that are estimated to be noise sources are connected to the digital power supply, and the analog circuit is connected to the analog power supply.
  • the power and ground wires of those circuits are completely separated.
  • noise is further suppressed by reducing the size of the buffer of the digital circuit and reducing the through current of the buffer.
  • the frequency of the clock signal inside the digital circuit 19 is made as low as possible to suppress noise mixed in the frequency band of radio broadcasting.
  • FIG. 2 is a diagram schematically showing a simulation circuit for examining the influence of the radio IC 32 on the noise of the P circuit board.
  • the low noise amplifier 33 is connected to the ground pad PAD1 by the ground line L1, and the ground node PAD1 is connected to the ground of the printed circuit board 31 by the wire resistor R1.
  • the via resistance R1 indicates the resistance value of the wire between the ground pad PAD1 and the external connection terminal of the IC32.
  • the ground pad PAD1 corresponds to the power supply ground of the analog circuit in Figure 1.
  • the digital circuit 34 is connected to the ground pad PAD2 by the ground line L2, and the ground pad PAD2 is connected to the ground of the printed circuit board 31 through the wire resistor R2 and the ground line L3.
  • Wire resistance R2 indicates the resistance value of the wire between the ground pad PAD2 and the external connection terminal of IC32.
  • the ground pad PAD2 corresponds to the ground of the digital circuit 19 in FIG.
  • Resistor R3 represents the equivalent resistance value of the P-type circuit board (which becomes the ground of IC32) between the ground pads PAD1 and PAD2.
  • the input noise of the low noise amplifier 33 is also reduced when the resistance values of the wire resistances Rl and R2 are reduced. The size becomes smaller.
  • the present invention is more effective in a radio semiconductor device having two or three external power supply terminals.
  • noise can be reduced, sensitivity can be improved, and a low-cost single-chip IC can be realized.
  • the present invention it is possible to prevent noise generated in the digital signal or in the pilot signal detection circuit of the stereo demodulation circuit and the subcarrier generation circuit from flowing into the analog circuit of the low noise amplifier and the stereo demodulation circuit. . Further, by preventing the guard ring formed around the digital circuit or the like from being connected to the circuit board, noise transmission through the circuit board can be suppressed.
  • the present invention is not limited to the embodiment described above, and may be configured as follows, for example.
  • the embodiment describes the case where the power of MPXPLL17 of the stereo demodulation circuit 16 and the pilot signal detection circuit 18 is supplied from a power source different from the power supply for the analog circuit.
  • the present invention is not limited to such a circuit, but can be similarly applied to digital circuits included in other circuit blocks.
  • connection resistance value between the guard ring and the circuit board may be increased (for example, 40 ⁇ more than).
  • the connection between the guard ring of the analog circuit and the circuit board may be eliminated to prevent noise propagation.

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Amplifiers (AREA)
  • Stereo-Broadcasting Methods (AREA)
  • Noise Elimination (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Logic Circuits (AREA)

Abstract

 ラジオ用半導体装置のアナログ回路のノイズを低減することを目的とする。低雑音増幅器12,ステレオ復調回路16の一部の回路は、アナログ用電源から電源電圧が供給される。デジタル回路19,ステレオ復調回路16のMPXPLL17及びパイロット信号検出回路18には、アナログ用電源とは別のデジタル用電源から電源電圧が供給される。これにより、ステレオ復調回路の中のデジタル回路で発生するノイズがアナログ回路に伝搬するのを防止できる。

Description

ラジオ用半導体装置の回路ブロックへの電源供給方法及びラジオ用半導 体装置
技術分野
[0001] 本発明は、ラジオ用半導体装置及びその回路ブロックへの電源供給方法に関する 背景技術
[0002] 半導体集積回路を設計する場合、回路の機能別にブロックを構成し、各回路ブロッ クの電源線と接地線をまとめて 1または複数の電源パッドとグランドパッドに接続する ことが行われる。デジタル回路とアナログ回路は、ノイズの混入を防止するためにそ れぞれ別の電源力も供給することが望まし 、。
[0003] 特許文献 1には、複数の電源系統を持つ電子回路において、各電源系統の立ち 上がり時間のずれによりラッチアップ等が生じないように、異なる系統の電源線または 接地線を、基板上に形成した抵抗または高抵抗の配線を介して接続することが記載 されている。
[0004] また、特許文献 2には、局部発振信号を増幅する局発信号バッファ増幅器の接地 端子と、ミキサ回路の接地端子を異なる端子にすることで、ミキサ回路を流れる電流 による接地端子の電位の変動が局発信号バッファ増幅回路に影響を与えないように することが記載されている。
[0005] 従来、デジタルの回路ブロックとアナログの回路ブロックの電源線と接地線を分離 することは行われている。ラジオ用 ICで機能別に回路ブロックを構成した場合に、 1 つの機能の回路ブロックの中にアナログ回路とデジタル回路が混在する場合があり、 そのような場合に、アナログ回路が同一の回路ブロックの中の他の回路のノイズの影 響を受ける力否かにっ 、てはあまり考慮されて 、なかった。
[0006] また、デジタル回路の回路ブロックの周りにガードリングを形成し、そのガードリング を回路基板に接続して接地することが行われていた。し力しながら、上記のガードリン グを用いてもアナログ回路のノイズが必ずしも低減できな力つた。 特許文献 1:特開平 5 - 292663号公報
特許文献 2 :特開 2000— 91848号公報
発明の開示
[0007] 本発明の課題は、ラジオ用半導体装置のアナログ回路のノイズを低減することであ る。
本発明は,少なくとも低雑音増幅器とデジタル回路とステレオ復調回路とを備えるラ ジォ用半導体装置の回路ブロックへの電源供給方法であって、前記ステレオ復調回 路の中のパイロット信号検出回路と副搬送波信号を生成する副搬送波発生回路の 電源線及び接地線と、前記低雑音増幅器及びステレオ復調回路のアナログ回路の 電源線及び接地線とを分離した。
[0008] この発明によれば、ステレオ復調回路の中のデジタル回路であるパイロット信号検 出回路と副搬送波発生回路の電源線及び接地線と、低雑音増幅器とステレオ復調 回路のアナログ回路の電源線及び接地線とを分離することで、ステレオ復調回路の デジタル回路等で発生するノイズがアナログ回路の信号線に流入するのを防止でき る。
[0009] 上記の電源供給方法の他の態様は、前記デジタル回路とステレオ復調回路のパイ ロット信号検出回路と副搬送波発生回路をそれぞれ囲むようにガードリングを形成し 、該ガードリングと半導体基板とのコンタクトを設けな 、構成である。
[0010] 上記の電源供給方法の他の態様は、前記デジタル回路とステレオ復調回路のパイ ロット信号検出回路と副搬送波発生回路をそれぞれ囲むようにガードリングを形成し 、該ガードリングと半導体基板とが所定以上の抵抗値を有する構成である。
[0011] このように構成することで、デジタル回路とステレオ復調回路のパイロット信号検出 回路と副搬送波発生回路で発生するノイズが、回路基板を通って低雑音増幅器ゃス テレオ復調回路のアナログ回路の信号線に流入するのを防止できる。
[0012] 上記の電源供給方法の他の態様は、前記パイロット信号検出回路は、前記デジタ ル回路力 供給されるクロック信号に基づいて動作するオフセットキャンセル回路を 有する。
このようにパイロット信号検出回路の電源線及び接地線をアナログ回路の電源線及 び接地線と分離することで、ステレオ復調回路のノ ィロット信号検出回路に含まれる オフセットキャンセル回路で発生するノイズが、低雑音増幅器等に影響するのを防止 できる。
[0013] 上記の電源供給方法は、前記ステレオ復調回路のパイロット信号検出回路と副搬 送波発生回路とデジタル回路の電源線及び接地線と、アナログ回路の電源線及び 接地線をそれぞれ別のパッドに接続する。
[0014] このように構成することで、デジタル回路、あるいはステレオ復調回路の中のデジタ ル回路で発生するノイズが、低雑音増幅器及びステレオ復調回路のアナログ回路に 流入するのを防止できる。
図面の簡単な説明
[0015] [図 1]実施の形態の半導体集積回路の回路ブロックへの電源供給方法の説明図であ る。
[図 2]シミュレーションに用いた回路モデルを示す図である。
発明を実施するための最良の形態
[0016] 以下、本発明の実施の形態を図面を参照して説明する。図 1は、実施の形態のラジ ォ用半導体集積回路 (半導体装置) 11の回路ブロックへの電源供給方法の説明図 である。
このラジオ用半導体集積回路 11は、 P型の回路基板上に形成された Pチャネル M OSトランジスタと nチャネル MOSトランジスタとからなる。
[0017] 図 1において、低雑音増幅器 (LNA) 12は、アンテナ(図示せず)で受信された無 線信号を増幅しミキサ回路 (MIX) 13に出力する。ミキサ回路 13は、局部発振回路( LO) 14で生成される局部発振信号と受信信号を混合して中間周波信号に変換する 。中間周波信号は IF部 15で増幅、検波されステレオ復調回路 (MPX部) 16でステレ ォ信号に復調される。
[0018] ステレオ復調回路 16は、ステレオ複合信号力もステレオ副搬送波信号を抽出する MPXPLL (副搬送波発生回路) 17と、ステレオ複合信号からパイロット信号を検出 するパイロット信号検出回路 (PDET) 18等のデジタル回路を含んで 、る。
[0019] MPXPLL17は電圧制御発振器を有しており、この電圧制御発振器でノイズが発 生する。また、パイロット信号検出回路 18は、デジタル回路 19から出力されるクロック 信号に基づ 、て動作するオフセットキャンセル回路を有する。このオフセットキャンセ ル回路もノイズ発生源となって 、る。
[0020] デジタル (Digital)回路 19は、論理回路や基準となる周波数の信号を生成する周 波数シンセサイザ等の回路力もなる。
我々は、上記のラジオ用半導体集積回路 11の低雑音増幅器 12のノイズを分析し、 そのノイズの周波数力 デジタル回路 19で生成される信号、あるいはステレオ復調回 路 16内部の電圧制御発振器等の発振周波数と関連性があることを見いだした。さら に、ステレオ復調回路 16のステレオ副搬送波を生成する MPXPLL17とパイロット信 号検出回路 18で発生するノイズが影響して 、ることを見 、だした。
[0021] そこで、従来、ステレオ復調回路 16全体にアナログ用電源力も電圧を供給していた のを、ステレオ復調回路 16のアナログ回路の電源線及び接地線は、アナログ用電源 の電源パッド及びグランドパッドに接続して、図示しな ヽアナログ電源から電源電圧 供給するようにし、デジタル回路の MPXPLL 17及びパイロット信号検出回路 18の電 源線及び接地線は、デジタル用電源の電源パッド及びグランドパッドに接続して、図 示しな 、デジタル電源力 電源電圧を供給するようにした。
[0022] 具体的には、図 1に白で示すアナログ回路の回路ブロックである低雑音増幅器 12 ,ミキサ回路 13、 IF部 15及びステレオ復調回路 16のアナログ回路にはアナログ用 電源から電源電圧を供給して ヽる。
[0023] 図 1に斜線で示すデジタル回路 19及びステレオ復調回路 16の MPXPLL 17とパイ ロット信号検出回路 18には、アナログ用電源とは別のデジタル用電源カゝら電源電圧 を供給している。
[0024] さらに、図 1に横線で示す回路ブロックの局部発振器 14には、別の電源力も電源電 圧を供給している。
すなわち、同じステレオ復調回路 16に属する回路であっても、ノイズ発生源と推定 される MPXPLL 17とパイロット信号検出回路 18はデジタル用電源に接続し、アナ口 グ回路はアナログ用電源に接続し、それらの回路の電源線と接地線を完全に分離す るよつにした。 [0025] これにより、デジタル回路 19から出力される信号に基づくノイズ、あるいは電圧制御 発振器等を有する回路で発生するノイズが、低雑音増幅器 12等のアナログ回路に 伝搬するの抑え、受信信号のノイズを抑制することができた。低雑音増幅器 12の入 力側のノイズレベルを下げることで、受信可能な信号レベルを低くできるので受信感 度を向上させることができる。
[0026] なお、この実施の形態では、デジタル回路のバッファのサイズを小さくし、バッファの 貫通電流を少なくすることでさらにノイズを抑制している。また、デジタル回路 19の内 部のクロック信号の周波数を極力低くしてラジオ放送の周波数帯に混入するノイズを 抑制している。
[0027] 次に、ラジオ用半導体集積回路 11における、 P型回路基板によるノイズの伝搬の影 響を調べるため以下のような回路モデルを用いてシミュレーションを行った。
図 2は、ラジオ用 IC32の P回路基板のノイズに対する影響を調べるためのシミュレ ーシヨン用回路を模式的に示す図である。
[0028] 低雑音増幅器 33は、グランド線 L1によりグランドパッド PAD1に接続され、グランド ノ ッド PAD1は、ワイヤ抵抗 R1によりプリント基板 31のグランドに接続されている。ヮ ィャ抵抗 R1は、グランドパッド PAD1と IC32の外部接続端子との間のワイヤの抵抗 値を示している。グランドパッド PAD1は、図 1のアナログ回路の電源のグランドに該 当する。
[0029] デジタル回路 34は、グランド線 L2によりグランドパッド PAD2に接続されており、グ ランドパッド PAD2は、ワイヤ抵抗 R2とグランド線 L3を介してプリント基板 31のグラン ドに接続されている。ワイヤ抵抗 R2は、グランドパッド PAD2と IC32の外部接続端子 との間のワイヤの抵抗値を示している。グランドパッド PAD2は、図 1のデジタル回路 19のグランドに該当する。また、抵抗 R3は、グランドパッド PAD1と PAD2間の P型 回路基板 (IC32のグランドとなる)の等価抵抗値を表して!/ヽる。
[0030] 上記の回路において、 P型回路基板の等価抵抗 R3の値を変化させて、デジタル回 路 32を動作させて低雑音増幅器 33の入力ノイズを測定すると、抵抗値 R3が大きい ほど低雑音増幅器 33の入力側のノイズは少なくなる。
また、ワイヤ抵抗 Rl, R2の抵抗値を小さくした場合も、低雑音増幅器 33の入力ノィ ズは小さくなる。
[0031] これは、デジタル回路 34で発生するノイズが P型回路基板を通って低雑音増幅器 3
3の入力側に伝搬して 、ることを示して 、る。
すなわち、上記の結果からは、ノイズ発生源のデジタル回路の周りのガードリングを 回路基板に接続しな!ヽ方が、ノイズの伝搬を少なくできる。
[0032] そこで、本実施の形態では、ノイズの発生源となる図 1のデジタル回路 19、ステレオ 復調回路 16の MPXPLL 17及びパイロット信号検出回路 18の周りに形成するガード リングと P型回路基板とのコンタクトを形成しないようにした。
[0033] これにより、デジタル回路 19や MPXPLL17等で発生するノイズ力 型回路基板を 通って低雑音増幅器 12やその他のアナログ回路に伝搬されるのを防止できる。従つ て、低雑音増幅器 12等のアナログ回路のノイズレベルを下げ、受信感度を向上させ ることがでさる。
[0034] 本発明は、 2または 3系統の外部電源端子を有するラジオ用半導体装置において、 より効果を得ることができる。すなわち、外部電源端子が 2または 3系統の半導体装置 において、ノイズを低減し、感度を向上させ、かつ低コストの 1チップ ICを実現できる。
[0035] 本発明によれば、デジタル回路、あるいはステレオ復調回路のノ ィロット信号検出 回路と副搬送波発生回路で発生するノイズが、低雑音増幅器及びステレオ復調回路 のアナログ回路に流入するのを防止できる。さらに、デジタル回路等の周りに形成す るガードリングを回路基板に接続しないようにすることで回路基板を介したノイズの伝 搬を抑えることができる。
[0036] 本発明は、上述した実施の形態に限らず、例えば、以下のように構成しても良い。
(1)実施の形態は、ステレオ復調回路 16の MPXPLL17とパイロット信号検出回路 1 8の電源を、アナログ回路用電源と別の電源カゝら供給する場合について説明したが、 ステレオ復調回路 16に含まれる回路に限らず、他の回路ブロックに含まれるデジタ ル回路についても同様に適用できる。
(2)ノイズ発生源の回路ブロックのガードリングと回路基板とのコンタクトを無くす方法 に限らず、ガードリングと回路基板との間の接続抵抗値が大きくなるようにしても良い (例えば、 40 Ω以上)。 (3)デジタル回路のガードリングと回路基板との接続を無くすことに代え、アナログ回 路のガードリングと回路基板との接続を無くしてノイズの伝搬を防止するようにしても 良い。

Claims

請求の範囲
[1] 少なくとも低雑音増幅器とデジタル回路とステレオ復調回路とを備えるラジオ用半 導体装置の回路ブロックへの電源供給方法であって、
前記ステレオ復調回路のパイロット信号検出回路及び副搬送波信号を生成する副 搬送波発生回路の電源線及び接地線と、前記低雑音増幅器及びステレオ復調回路 のアナログ回路の電源線及び接地線とを分離したラジオ用半導体装置の回路ブロッ クへの電源供給方法。
[2] 前記デジタル回路とステレオ復調回路のパイロット信号検出回路及び副搬送波発 生回路をそれぞれ囲むようにガードリングを形成し、該ガードリングと半導体基板との コンタクトを設けないようにした請求項 1記載のラジオ用半導体装置の回路ブロックへ の電源供給方法。
[3] 前記デジタル回路とステレオ復調回路のパイロット信号検出回路と副搬送波発生 回路をそれぞれ囲むようにガードリングを形成し、該ガードリングと半導体基板とが所 定以上の抵抗値を有する請求項 1記載のラジオ用半導体装置の回路ブロックへの電 源供給方法。
[4] 前記パイロット信号検出回路は、前記デジタル回路力 供給されるクロック信号に 基づいて動作するオフセットキャンセル回路を有する請求項 1記載のラジオ用半導体 装置の回路ブロックへの電源供給方法。
[5] 前記ステレオ復調回路のパイロット信号検出回路と副搬送波発生回路とデジタル 回路の電源線及び接地線と、アナログ回路の電源線及び接地線を、それぞれ別の パッドに接続する請求項 1記載のラジオ用半導体装置の回路ブロックへの電源供給 方法。
[6] 低雑音増幅器とデジタル回路とステレオ復調回路とを備えるラジオ用半導体装置 であって、
前記ステレオ復調回路のパイロット信号検出回路及び副搬送波信号を生成する副 搬送波発生回路の電源線及び接地線と、前記低雑音増幅器及びステレオ復調回路 のアナログ回路の電源線と接地線とを分離し、それぞれ別の電源から電圧を供給す るラジオ用半導体装置。 前記デジタル回路とステレオ復調回路のパイロット信号検出回路と副搬送波発生 回路をそれぞれ囲むようにガードリングを形成し、該ガードリングと半導体基板とのコ ンタクトを設けな 、ようにした請求項 6記載のラジオ用半導体装置。
PCT/JP2005/017971 2004-11-29 2005-09-29 ラジオ用半導体装置の回路ブロックへの電源供給方法及びラジオ用半導体装置 WO2006057106A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US11/791,576 US20080106153A1 (en) 2004-11-29 2005-09-29 Power Supply Method for Circuit Block of Radio-Use Semiconductor Apparatus and Radio-Use Semiconductor Apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004-344744 2004-11-29
JP2004344744A JP2006156684A (ja) 2004-11-29 2004-11-29 ラジオ用半導体装置の回路ブロックへの電源供給方法及びラジオ用半導体装置

Publications (1)

Publication Number Publication Date
WO2006057106A1 true WO2006057106A1 (ja) 2006-06-01

Family

ID=36497850

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/017971 WO2006057106A1 (ja) 2004-11-29 2005-09-29 ラジオ用半導体装置の回路ブロックへの電源供給方法及びラジオ用半導体装置

Country Status (5)

Country Link
US (1) US20080106153A1 (ja)
JP (1) JP2006156684A (ja)
CN (1) CN101065841A (ja)
TW (1) TW200629760A (ja)
WO (1) WO2006057106A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019179840A (ja) * 2018-03-30 2019-10-17 ラピスセミコンダクタ株式会社 半導体装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010157901A (ja) 2008-12-26 2010-07-15 Sony Corp 信号処理装置、信号処理方法およびプログラム
CN112637735B (zh) * 2020-12-08 2022-04-26 珠海全志科技股份有限公司 一种模拟信号的板级噪声消除电路及音频输出设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06120424A (ja) * 1992-10-01 1994-04-28 Nec Corp 半導体集積回路装置
JPH11317667A (ja) * 1998-03-04 1999-11-16 Fujitsu Ltd 混合信号回路及び集積回路装置
JP2000332629A (ja) * 1999-05-20 2000-11-30 Tif:Kk 受信機
JP2003152666A (ja) * 2001-11-13 2003-05-23 Niigata Seimitsu Kk パイロット信号抽出回路
JP2004311655A (ja) * 2003-04-04 2004-11-04 Sharp Corp 集積回路

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DK0469255T3 (da) * 1990-07-31 1996-03-04 Tandberg Data Fremgangsmåde og system til undertrykkelse af elektrostatisk udladningsstøj til elektronisk apparat
US6617686B2 (en) * 2002-02-08 2003-09-09 Robert B. Davies Semiconductor device and method of isolating circuit regions
US7196271B2 (en) * 2002-03-13 2007-03-27 Belden Cdt (Canada) Inc. Twisted pair cable with cable separator
US7033213B2 (en) * 2004-03-10 2006-04-25 Hewlett-Packard Development Company, L.P. Connector for shielded cable assembly

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06120424A (ja) * 1992-10-01 1994-04-28 Nec Corp 半導体集積回路装置
JPH11317667A (ja) * 1998-03-04 1999-11-16 Fujitsu Ltd 混合信号回路及び集積回路装置
JP2000332629A (ja) * 1999-05-20 2000-11-30 Tif:Kk 受信機
JP2003152666A (ja) * 2001-11-13 2003-05-23 Niigata Seimitsu Kk パイロット信号抽出回路
JP2004311655A (ja) * 2003-04-04 2004-11-04 Sharp Corp 集積回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019179840A (ja) * 2018-03-30 2019-10-17 ラピスセミコンダクタ株式会社 半導体装置
JP7020981B2 (ja) 2018-03-30 2022-02-16 ラピスセミコンダクタ株式会社 半導体装置

Also Published As

Publication number Publication date
CN101065841A (zh) 2007-10-31
TW200629760A (en) 2006-08-16
JP2006156684A (ja) 2006-06-15
US20080106153A1 (en) 2008-05-08

Similar Documents

Publication Publication Date Title
US20090102488A1 (en) Ground fault detection circuit for use in high voltage motor drive applications
US7675375B2 (en) Electrical oscillator circuit and an integrated circuit
WO2007114126A1 (ja) ノイズ低減回路及び方法
WO2006057106A1 (ja) ラジオ用半導体装置の回路ブロックへの電源供給方法及びラジオ用半導体装置
JP2015142278A (ja) アンテナ検査回路
US6836152B2 (en) Analog/digital mixed integrated circuit
JPWO2010125617A1 (ja) 半導体集積回路及び放送受信機
US7523431B2 (en) Semiconductor integrated circuit
US7793132B2 (en) Integrated circuit having frequency dependent noise avoidance
US20060043425A1 (en) Semiconductor integrated circuit device which restricts an increase in the area of a chip, an increase in the number of lead terminals of a package, and can reduce parasitic inductance
JP2000101021A (ja) 半導体集積回路
US20060142062A1 (en) Communication device for connection to an external acoustic transducer
US9960756B1 (en) Bypass techniques to protect noise sensitive circuits within integrated circuit chips
Kiaei et al. Noise considerations for mixed‐signal RF IC transceivers
JPH0794952A (ja) 周波数変換回路
JP4665740B2 (ja) リセット検出装置
JPS6254950A (ja) 半導体集積回路
US20040145376A1 (en) Network for facilitating determination of one or more characteristics of signal propagated via transmission line
JPWO2003003561A1 (ja) 周波数混合回路
JP3387240B2 (ja) 混成集積回路装置
JPH05308121A (ja) 半導体集積回路装置
EP1267482A1 (en) An electrical oscillator circuit and an integrated circuit
JPH05292663A (ja) 電子回路及び半導体回路
KR20080069360A (ko) 반도체 집적 회로 장치
JP2019110293A (ja) 半導体装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KM KP KR KZ LC LK LR LS LT LU LV LY MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU LV MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 200580040725.2

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 11791576

Country of ref document: US

122 Ep: pct application non-entry in european phase

Ref document number: 05788097

Country of ref document: EP

Kind code of ref document: A1

WWP Wipo information: published in national office

Ref document number: 11791576

Country of ref document: US