WO2004090991A1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2004090991A1
WO2004090991A1 PCT/JP2004/004700 JP2004004700W WO2004090991A1 WO 2004090991 A1 WO2004090991 A1 WO 2004090991A1 JP 2004004700 W JP2004004700 W JP 2004004700W WO 2004090991 A1 WO2004090991 A1 WO 2004090991A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor device
insulating film
gate insulating
film
silicon substrate
Prior art date
Application number
PCT/JP2004/004700
Other languages
English (en)
French (fr)
Inventor
Tadahiro Ohmi
Akinobu Teramoto
Hidetoshi Wakamatsu
Yasuo Kobayashi
Original Assignee
Tokyo Electron Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Limited filed Critical Tokyo Electron Limited
Priority to EP04724878A priority Critical patent/EP1617483A4/en
Priority to US10/551,843 priority patent/US7521324B2/en
Publication of WO2004090991A1 publication Critical patent/WO2004090991A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/518Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28202Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation in a nitrogen-containing ambient, e.g. nitride deposition, growth, oxynitridation, NH3 nitridation, N2O oxidation, thermal nitridation, RTN, plasma nitridation, RPN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02247Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by nitridation, e.g. nitridation of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02252Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by plasma treatment, e.g. plasma oxidation of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28194Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation by deposition, e.g. evaporation, ALD, CVD, sputtering, laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/318Inorganic layers composed of nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD

Definitions

  • the present invention relates to an improvement in semiconductor packaging using a high dielectric constant (high-k) film as a gate insulating film.
  • polysilicon has been the mainstream electrode material formed on a silicon substrate.
  • silicon oxide Sio 2
  • silicon oxynitride Si ON
  • silicon nitride Si 3 N 4
  • E Zd the gate insulating film
  • Japanese Patent Application Laid-Open No. 2000-294550 discloses a method of directly oxidizing, nitriding, or oxynitriding the surface of the wafer W using plasma to form an insulating film having an equivalent oxide film thickness of 1 nm or less. Have been.
  • the conventional High-K film is formed of an oxide, an oxidizing species always exists when the oxide is formed.
  • a high-temperature heat treatment step is required in an atmosphere of an oxidizing species or an inert gas species.
  • Si 0 2 (or a mixture of Si, O, and the metal that composes High-K) is formed on the surface of Si or on the surface of the oxide High_K film, Films with low capacitance are formed in series, and the original purpose of increasing the capacity cannot be achieved.
  • the present invention has been made in view of the above situation, and has as its object to provide a semiconductor device having good characteristics by maintaining a high dielectric constant of a High-K insulating film. And It is another object of the present invention to provide a method for manufacturing a semiconductor device capable of maintaining a high dielectric constant of a High- ⁇ insulating film in a high state.
  • a semiconductor device comprises a silicon substrate; a gate electrode layer; and a gate insulating film disposed between the silicon substrate and the gate electrode layer.
  • the gate insulating film is a high dielectric constant (high-k) film formed by nitriding a mixture of metal and silicon. That is, by the H IgH _ K film itself nitride, it is possible to prevent the occurrence of S i 0 2.
  • the gate insulating film is formed by a plasma CVD technique. Further, when a silicon nitride film is disposed as a barrier layer between the silicon substrate and the gate insulating film, the film thickness hardly increases during the formation of the high-k material, and the capacity reduction is suppressed. it can. This is based on the fact that the silicon nitride film is less likely to increase in thickness than the oxide film.
  • the silicon nitride film can be formed by a direct nitriding technique using plasma.
  • a more stable insulating film can be obtained by forming a multilayer structure in which silicon nitride films and the gut insulating films are alternately formed on the silicon substrate.
  • an alumina (A 1 2 0 3) single crystal By forming a film, the dielectric constant of one buffer layer can be raised to about 9, so that the capacity can be further increased.
  • the alumina single crystal film can be formed by a plasma CVD technique.
  • the above-mentioned gate insulating film may have a composition selected from the following:
  • FIG. 1 is a schematic view (cross-sectional view) showing an example of the configuration of the plasma processing apparatus according to the present invention.
  • FIG. 2 is a sectional view showing the structure of the semiconductor device according to the present invention.
  • FIG. 3 is a schematic diagram showing a structure of a main part of the semiconductor device according to the first embodiment of the present invention.
  • FIG. 4 is a schematic diagram showing a structure of a main part of a semiconductor device according to a second embodiment of the present invention.
  • FIG. 5 is a schematic diagram showing a structure of a main part of a semiconductor device according to a third embodiment of the present invention.
  • FIG. 6 is a schematic diagram showing a structure of a main part of a semiconductor device according to a fourth embodiment of the present invention.
  • FIG. 7 is a schematic diagram showing a structure of a main part of a semiconductor device according to a fifth embodiment of the present invention.
  • FIG. 8 is a schematic diagram showing a structure of a main part of a semiconductor device according to a sixth embodiment of the present invention. Mode of discretion for carrying out the invention
  • FIG. 1 shows an example of a schematic configuration of a plasma processing apparatus 10 used in the present invention.
  • the plasma processing apparatus 10 has a processing container 11 provided with a substrate holding table 12 for holding a silicon wafer W as a substrate to be processed.
  • the gas (gas) in the processing container 11 is exhausted from the exhaust ports MIA and 11B via an exhaust pump, not shown.
  • the substrate holder 12 has a heater function of heating the silicon wafer W.
  • a gas baffle plate (partition plate) 26 made of aluminum is arranged around the substrate holding table 12. Quartz or SiC cover 28 is provided on the upper surface of gas paffle plate 26.
  • a planar antenna 14 is disposed above the dielectric plate 13 (outside the processing vessel 11).
  • the planar antenna 14 is formed with a plurality of slots for transmitting electromagnetic waves supplied from the waveguide.
  • a wavelength shortening plate 15 and a waveguide 18 are arranged.
  • the cooling plate 16 is arranged outside the processing vessel 11 so as to cover the upper part of the wavelength shortening plate 15. Inside the cooling plate 16, a refrigerant passage 16a through which the refrigerant flows is provided.
  • a gas supply port 22 for introducing a gas during plasma processing is provided on the inner side wall of the processing container 11.
  • the gas supply port 22 may be provided for each gas to be introduced.
  • a mass flow controller (not shown) is provided for each supply port as flow rate adjusting means.
  • the gas to be introduced may be mixed and sent in advance, and the supply port 22 may be a single nozzle.
  • is not shown, the flow rate of the introduced gas is adjusted by a flow control valve or the like in the mixing stage.
  • a coolant channel 24 is formed inside the inner wall of the processing container 11 so as to surround the entire container.
  • the plasma substrate processing apparatus 10 used in the present invention is provided with an electromagnetic wave generator (not shown) that generates several gigahertz electromagnetic waves for exciting plasma.
  • the microwave generated by this electromagnetic wave generator propagates through the waveguide 15 and enters the processing vessel 11 be introduced.
  • FIG. 2 is a cross-sectional view illustrating a structure of a semiconductor device (MIS FET) according to the present invention.
  • the present invention relates to the composition and structure of the gate insulating film 50, and each embodiment will be described later in detail.
  • 100 is a silicon substrate; 50 is a gate insulating film; 52 is a gate electrode; 54 is a source / drain layer (diffusion layer);
  • FIGS. Each figure generally corresponds to the broken line in FIG.
  • FIG. 3 is a schematic diagram showing a structure of a main part of the semiconductor device according to the first embodiment of the present invention.
  • a nitride-based high-K film 104 is formed on a silicon substrate 100 as a gut insulating film (50).
  • a silicon nitride film (Si 3 N 4 layer) 102 is formed between the silicon substrate 100 and the high-K film 104.
  • Tal ⁇ O 6 as a gate electrode (52) is formed by sputtering.
  • the High_K film 104 is formed by a plasma CVD technique using the plasma processing apparatus 10 described above.
  • the silicon nitride film 102 is formed by direct radical nitridation using the same plasma processing apparatus 10 and plays a role in lowering the interface state on the surface of the silicon substrate 100.
  • the following yarn can be used:
  • a silicon substrate 100 to be processed is first processed by a processing saw 1 Introduce within 1, Set it on the substrate holder 1 2. Thereafter, the air inside the processing vessel 11 is exhausted through the exhaust ports 11A and 1IB, and the inside of the processing vessel 11 is set to a predetermined processing pressure. Next, nitrogen gas and an inert gas are introduced into the processing container 11 from the gas supply port 22.
  • the microwave having a frequency of several GHz generated by the electromagnetic wave generator is supplied to the processing container 11 through the waveguide 15.
  • This microwave is introduced into the processing container 11 via the planar antenna 14 and the dielectric plate 13.
  • the microwaves excite the plasma and produce nitrogen radicals.
  • the wafer temperature at the time of the plasma processing generated in this way is 500 ° C. or less.
  • the high-density plasma generated by the microwave excitation in the processing chamber 11 forms a nitride film Si 3 N 4 on the surface of the silicon substrate 100.
  • FIG. 4 is a schematic diagram showing a structure of a main part of a semiconductor device according to a second embodiment of the present invention.
  • the same or corresponding components as those in FIG. 3 are denoted by the same reference numerals, and redundant description will be omitted.
  • a Si 3 N 4 layer 102 a is formed between the high-K film 104 and the silicon substrate 100.
  • Si 3 Njfl 102 b is formed between the High-K film 104 and the TAN layer 106. Thereby, the reactivity with the gate electrode ( ⁇ 06) is suppressed, and a stable film can be formed.
  • FIG. 5 is a schematic diagram showing a structure of a main part of a semiconductor device according to a third embodiment of the present invention.
  • the same or corresponding components as those in FIGS. 3 and 4 are denoted by the same reference numerals, and redundant description will be omitted.
  • a high-K film 104 is formed between the above-described silicon substrate 100 and the good electrode layer (TaN layer).
  • No other layer such as a Si 3 N 4 layer is formed between the K film 104 and the High-K film and the TAN layer 106.
  • FIG. 6 is a schematic diagram showing a structure of a main part of a semiconductor device according to a fourth embodiment of the present invention. In FIG.
  • a buffer layer 110 is formed between the above-described silicon substrate 100 and High-KH104. Note that another layer such as a Si 3 N 4 layer should not be formed between the High K film and the TaN layer 106! / ,.
  • the buffer layer 110 is formed by changing the gas composition supplied into the processing container 11 in the same process as the formation of the high-K film 104.
  • the buffer layer 110 has a merit that the dielectric constant is higher than that of the Si 3 N 4 layer and the interface state can be lowered.
  • FIG. 7 is a schematic diagram showing a structure of a main part of a semiconductor device according to a fifth embodiment of the present invention.
  • the same or corresponding components as those in FIGS. 3 to 6 are denoted by the same reference numerals, and duplicate description is omitted.
  • the structure of this embodiment is such that, on a silicon substrate 100, three Si 3 N 4 layers 102a, 102b, 102c and two high-K films 104a, 104b are alternately laminated. are doing. Thereby, a more stable insulating film can be obtained. '
  • FIG. 8 is a schematic diagram showing a structure of a main part of a semiconductor device according to a sixth embodiment of the present invention.
  • the same or corresponding components as those in FIGS. 3 to 6 are denoted by the same reference numerals, and redundant description will be omitted.
  • alumina dielectric constant higher than N 4 (A 1 2 0 3 ) single-crystal film 114 between the silicon substrate 100 and the H igh- K film 104 to form a S i 3 alumina dielectric constant higher than N 4 (A 1 2 0 3 ) single-crystal film 114 .
  • Alumina (A 1 2 0 3) single-crystal film 1 14 using the apparatus shown in FIG. 1, leaving at be formed by a plasma CVD technique.

Abstract

High−K絶縁膜の比誘電率を高い状態で維持することによって特性の良好な半導体装置を提供し、或いはHigh−K絶縁膜の比誘電率を高い状態で維持可能な半導体装置の製造方法を提供するため、シリコン基板と:ゲート電極層と;前記シリコン基板と前記ゲート電極層との間に配置されたゲート絶縁膜とを備える。そして、前記ゲート絶縁膜を、メタルとシリコンの混合物を窒化処理してなる高比誘電率(high−k)膜とする。High−K膜自体を窒化物にすることにより、SiO2の発生を防止することが可能となる。

Description

半導体装置及びその製造方法 技術分野
本発明は、 ゲート絶縁膜として高比誘電率 (h i gh-k) 膜を用いた半導体 装遣の改良に関する。 背景技術
従来、 シリコン基板上に形成される電極材料としてはポリシリコン (P o l y — S i) が主流であつた。 また、 シリコン基板とポリシリコン電極材料との間に 配置されるゲート絶縁膜としては、酸化シリコン(S i o2)、酸窒化シリコン(S i ON), 窒化シリコン (S i 3N4) が用いられていた。 ところで、 ゲート絶縁 膜の容量 ( EZd、 尚 εは誘電率を示し、 dは膜圧を示す) を大きくするため に、従来は、 ゲート絶縁膜 (S ί02(ε =3. 9)) の膜厚を薄くして対応してい た。
特開 2000— 294550号公報には、 プラズマを用いて前記ウェハ W表面 に直接に酸化、 窒化、 又は酸窒化を施して酸化膜相当換算膜厚で lnm以下の絶 縁膜を形成する方法が開示されている。
一方、 ゲート絶縁膜の膜厚を薄くするにも限界があるため、 現在では比誘電率の 大きな材料 (H i gh— K、 尚 は£と同義語) を用い、 物理的な膜厚をある程 度厚くできる方法が提案されている。 発明の開示
しかしながら、 従来の H i gh- K膜は酸化物で成形されているため、 酸化物 を形成するときに酸化種が必ず存在する。 また、 酸化物の結晶性を安定化させる ために、酸化種あるいは不活性ガス種の雰囲気中で高温熱処理工程が必要である。 その結果、 S i 02 (あるいは S iと Oと H i g h— Kを構成するメタルの混合 物) が S i表面あるいは、 酸化物系 H i g h_K膜表面にできてしまレ、、 誘電率 が低い膜が直列に形成されてしまい、 容量の増加という本来の目的を達成できな いこととなる。
そこで、 シリコン窒化膜 = 7程度) を S iと H i g h— K材料の間に挟む ことにより、 s i o 2膜を形成し難くする方法も提案されているが、 やはり、 H i g h—K膜形成中にシリコン窒化膜が酸ィ匕され、 誘電率の高レヽ膜のみを形成す るのが困難であった。
本発明は、 上記のような状況に鑑みてなされたものであり、 H i g h—K絶縁 膜の比誘電率を高 ヽ状態で維持することにより、 特性の良好な半導体装置を » することを目的とする。 また、 H i g h—Κ絶縁膜の比誘電率を高い状態で維持 可能な半導体装置の製造方法を提供することを他の目的とする。
上記目的を達成するために、 本発明の第 1の態様に係る半導体装置は、 シリコ ン基板;ゲート電極層;及び前記シリコン基板と前記ゲート電極層との間に配置 されたゲート絶縁膜とを備える。 そして、 前記ゲート絶縁膜を、 メタルとシリコ ンの混合物を窒化処理してなる高比誘電率(h i g h— k )膜とする。すなわち、 H i g h _ K膜自体を窒化物にすることにより、 S i 02の発生を防止すること が可能となる。
Iff!己ゲート絶縁膜はプラズマ C VD技術によって成膜することが好ましい。 ま た、 前記シリコン基板と前記ゲート絶縁膜との間に、 バリア層としてシリコン窒 化膜を配置した場合には、 H i g h—K材料形成中に膜厚増加が起き難くなり、 容量低下を抑制できる。 これは、 シリコン窒化膜が酸化膜に比べ膜厚が増加し難 いという事実に基づく。 なお、 前記シリコン窒化膜はプラズマによる直接窒化技 術によつて形成することができる。
また、 前記ゲート絶縁膜の上にシリコン窒化膜を配置することにより、 ゲート 電極との反応を抑制できる。
また、 前記シリコン基板上において、 シリコン窒化膜と前記グート絶縁膜とを 交互に積層形成した多層構造とすれば、 より安定した絶縁膜が得られる。
また、 前記シリコン基板と前記ゲート絶縁膜との間に、 バッファ一層を形成す ることにより、 界面特性が向上し、 良好な F E T特性が得られる。
前記シリコン基板と前記ゲート絶縁膜との間に、 アルミナ (A 1 203) 単結晶 膜を形成することにより、 バッファ一層の誘電率を 9程度まで上げられるので、 さらに容量を増加できる。 なお、 前記アルミナ単結晶膜は、 プラズマ CVD技術 による形成することができる。
上述したゲート絶縁膜としては、 以下に示すものから選択される組成のものを 採用することができる:
M3S i (M=L a、 Ce、 Pr、 Nd、 Sm) ;
M2S i 5N8 (M=C a、 S r、 B a、 Eu) ;
MYb S i 4N7 (M=S r、 : B a、 Eu) ;
B a S i 4N7
B a 2Nd 7S i 1:lN23 図面の簡単な説明
図 1は本発明に係るプラズマ処理装置の構成の一例を示す概略図 (断面図) で ある。
図 2は本発明に係る半導体装置の構造を示す断面図である。
図 3は、 本発明の第 1実施例に係る半導体装置の要部の構造を示す概略図であ る。
図 4は、 本発明の第 2実施例に係る半導体装置の要部の構造を示す概略図であ る。
図 5は、 本発明の第 3実施例に係る半導体装置の要部の構造を示す概略図であ る。
図 6は、 本発明の第 4実施例に係る半導体装置の要部の構造を示す概略図であ る。
図 7は、 本発明の第 5実施例に係る半導体装置の要部の構造を示す概略図であ る。
図 8は、 本発明の第 6実施例に係る半導体装置の要部の構造を示す概略図であ る。 発明を実施するための裁量の形態
図 1は、 本発明に用いられるプラズマ処理装置 1 0の概略構成の例を示す。 プ ラズマ処理装置 1 0は、 被処理基板としてのシリコンウェハ Wを保持する基板保 持台 1 2が備えられた処理容器 1 1を有する。 処理容器 1 1内の気体 (ガス) は 排気ポー M l Aおよび 1 1 Bから図示されなレ、排気ポンプを介して排気される。 なお、基板保持台 1 2は、シリコンウェハ Wを加熱するヒータ機能を有している。 基板保持台 1 2の周囲には、 アルミニゥムからなるガスバッフノレ板 (仕切り板) 2 6が配置されている。 ガスパッフル板 2 6の上面には石英あるいは S i Cカバ 一 2 8が設けられている。
処理容器 1 1の装置上方には、 基板保持台 1 2上のシリコンゥェハ Wに対応し て開口部が設けられている. この開口部は、石英や A 1 203、 A 1 N, S i 3 N4 力 らなる誘電体板 1 3により塞がれている。 誘電体板 1 3の上部 (処理容器 1 1 の外側)には、平面アンテナ 1 4が配置されている。この平面アンテナ 1 4には、 導波管から供給された電磁波が透過するための複数のスロットが形成されている。 平面アンテナ 1 4の更に上部 (外側) には、 波長短縮板 1 5と導波管 1 8が配置 されている。 波長短縮板 1 5の上部を覆うように、 冷却プレート 1 6が処理容器 1 1の外側に配置されている。 冷却プレート 1 6の内部には、 冷媒が流れる冷媒 路 1 6 aが設けられている。
処理容器 1 1の内部側壁には、 プラズマ処理の際にガスを導入するためのガス 供給口 2 2が設けられている。 このガス供給口 2 2は、 導入されるガス毎に設け られていても良い。 この場合、 図示されないマスフローコントローラが流量調整 手段として供給口ごとに設けられている。 一方、 導入されるガスが予め混合され て送られ、 供給口 2 2は一つのノズルとなっていても良い。 この:^も図示され ないが、 導入されるガスの流量調整は、 混合段階に流量調整弁などで為される。 また、 処理容器 1 1の内壁の内側には、 容器全体を囲むように冷媒流路 2 4が 形成されている。
本発明に用いられるプラズマ基板処理装置 1 0には、 プラズマを励起するため の数ギガへルツの電磁波を発生する図示されな 、電磁波発生器が備えられている。 この電磁波発生器で発生したマイクロ波が、 導波管 1 5を伝播し処理容器 1 1に 導入される。
図 2は、本発明に係る半導体装置 (MI S FET)の構造を示す断面図である。 本発明は、 ゲート絶縁膜 50の組成、 構造に関するものであり、 各実施例につい ては後に詳述する。図 2において、 1 00がシリコン基板; 50がゲート絶縁膜; 5 2がゲート電極; 54がソース/ドレイン層(拡散層); 56がサイドウォーノレ を示す。
以下、 図 3〜図 8を参照して、 本発明の第 1〜第 5実施例に係るゲート絶縁膜 構造について説明する。 なお、 各図は概ね図 2の破線部分に対応する。
図 3は、 本発明の第 1実施例に係る半導体装置の要部の構造を示す概略図であ る。 本実施例の半導体装置においては、 シリコン基板 1 00上に窒化物系の H i g h— K膜 1 04をグート絶縁膜 ( 50 ) として形成する。 シリコン基板 1 00 と H i g h— K膜 1 04との間には、 シリコン窒化膜 (S i 3N4層) 1 0 2が形 成される。 また、 H i g h— K漠 1 04の上には、 ゲート電極 (52) としての T al^ l O 6がスパッタリングによって形成される。 H i g h_K膜 1 04は、 上述したプラズマ処理装置 1 0を用レ、、プラズマ C V D技術によつて成膜される。 シリコン窒化膜 1 02は、 同様のプラズマ処理装置 1 0を用い、 直接ラジカル窒 化処理によって成膜されるものであり、 シリコン基板 1 00表面の界面準位を下 げる役割を果たす。
H i g h— K膜 1 04としては、 例えば、 以下の糸且成のものを採用することが できる:
M3S i 6ΝΧ 1 (M= L a , C e, P r, Nd, Sm);
M2S i 5N8 (M= C a , S r, B a, Eu)
MYb S i 4N7 (M= S r , B a, Eu);
Figure imgf000007_0001
B a 2N d7S i 11N23 図 1に示すプラズマ処理装置 1 0を用いて、 第 1実施例に係る構造を形成する 際には、 まず、 処理対象となるシリコン基板 1 00を処理容鋸 1 1内に導入し、 基板保持台 1 2上にセットする。 その後、 排気ポート 1 1 A, 1 I Bを介して処 理容器 1 1内部の空気の排気が行われ、 処理容器 1 1の内部が所定の処理圧に設 定される。 次に、 ガス供給口 2 2から、 窒素ガス及び不活性ガスを処理容器 1 1 内に導入する。
一方、 電磁波発生器で発生された数 GH zの周波数のマイクロ波は、 導波管 1 5を通って処理容器 1 1に供給される。 平面アンテナ 1 4、 誘電体板 1 3を介し て、 このマイクロ波が処理容器 1 1中に導入される。 このマイクロ波によりブラ ズマが励起され、 窒素ラジカルが生成される。 この様に生成されたプラズ 'マ処理 時のウェハ温度は 5 0 0 °C以下である。 処理容器 1 1内でのマイクロ波励起によ つて生成された高密度プラズマは、 シリコン基板 1 0 0の表面に窒化膜 S i 3N4 を形成させる。
S i 3N4膜 1 0 2が形成されたシリコン基板 1 0 0は、処理容器 1 1から取り 出される。 その後、 H i g h -K^ l 0 4を形成する際には、 再び基板を処理容 器 1 1内にセットし、 周知の CVD技術によって窒化物系膜 1 0 4を形成する。 図 4は、 本発明の第 2実施例に係る半導体装置の要部の構造を示す概略図であ る。 図 4において、 図 3と同一又は対応する構成要素については、 同一の参照符 号を付し、 重複した説明は省略する。 本実施例の構造においては、 上述した第 1 実施例と同様に、 H i g h— K膜 1 0 4とシリコン基板 1 0 0との間に S i 3N4 層 1 0 2 aを形成するとともに、 H i g h— K膜 1 0 4と T a N層 1 0 6との間 にも S i 3Njf l 0 2 bを形成する。 これにより、ゲート電極 (Τ α Νϋ Ι 0 6 ) との反応性が抑制され安定な膜が形成できる。
図 5は、 本発明の第 3実施例に係る半導体装置の要部の構造を示す概略図であ る。 図 5において、 図 3及ぴ図 4と同一又は対応する構成要素については、 同一 の参照符号を付し、 重複した説明は省略する。 本実施例の構造においては、 上述 したシリコン基板 1 0 0とグート電極層 (T a N層) との間に H i g h— K膜 1 0 4を形成するが、 シリコン基板 1 0 0と H i g h— K膜 1 0 4との間や H i g h— K膜と T a N層 1 0 6との間には、 S i 3N4層等の他の層を形成しない。 図 6は、 本発明の第 4実施例に係る半導体装置の要部の構造を示す概略図であ る。 図 6において、 図 3〜図 5と同一又は対応する構成要素については、 同一の 参照符号を付し、 重複した説明は省略する。 本実施例の構造においては、 上述し たシリコン基板 100と H i g h-KHl 04との間にバッファ一層 110を形 成している。 なお、 H i g h— K膜と TaN層 106との間には、 S i 3N4層等 の他の層を开$成されな!/、。
パッファー層 110は、 H i g h— K膜 104の形成と同じプロセスの中で、 処理容器 11内に供給されるガス組成を変えることによって形成される。 バッフ ァ一層 110は、 S i 3N4層よりも誘電率が高く、 且つ、 界面準位を低くできる というメリットがある。
図 7は、 本発明の第 5実施例に係る半導体装置の要部の構造を示す概略図であ る。 図 7において、 図 3〜図 6と同一又は対応する構成要素については、 同一の 参照符号を付し、 重複した説明は省賂する。 本実施例の構造は、 シリコン基板 1 00上において、 3層の S i 3N4層 102 a, 102b, 102 cと 2層の H i gh— K膜 104 a, 104 bとを交互に積層している。 これにより、 より安定 した絶縁膜が得られる。 '
図 8は、 本発明の第 6実施例に係る半導体装置の要部の構造を示す概略図であ る。 図 8において、 図 3〜図 6と同一又は対応する構成要素については、 同一の 参照符号を付し、 重複した説明は省略する。 本実施例の構造では、 シリコン基板 100と H i g h— K膜 104との間に、 S i 3N4よりも誘電率が高いアルミナ (A 1203) 単結晶膜 114を形成している。 アルミナ (A 1203) 単結晶膜 1 14は、 図 1に示す装置を用い、 プラズマ CVD技術によって成膜することがで さる。
以上、 本発明の実施の形態例及び実施例について幾つかの例に基づいて説明し たが、 本発明はこれらの実施例に何ら限定されるものではなく、 以下の請求の範 囲に示された技術的思想の範疇において様々な変更が可能である。
本願は 2003年 4月 3日に出願された特願 2003— 100170号を基礎 としており、 ここで引用することでその内容をここに組み入れるものとする。

Claims

請求の範囲
1 . シリコン基板と;
ゲート電極層と;
前記シリコン基板と前記ゲート電極層との間に配置されたゲ一ト絶縁膜とを備 え、
前記ゲート絶縁膜は、 メタルとシリコンとの混合物を窒化処理してなる高比誘 電率 (h i g h - k ) 膜であることを特徴とする半導体装置。
2. tiHBゲート絶縁膜はプラズマ C VD技術によって成膜されることを特徴と する請求の範囲 1に記載の半導体装置。
3. 前記シリコン基板と前記ゲート絶縁膜との間に、 パリア層としてシリコン 窒化膜を配置することを特徴とする請求の範囲 1に記載の半導体装置。
4. 前記シリコン窒化膜はプラズマによる直接窒化技術によって形成されるこ とを特徴とする請求の範囲 3に記載の半導体装置。
5 . 前記ゲート絶縁膜の上にシリコン窒化膜を配置することを特徴とする請求 の範囲 1に記載の半導体装置。
6 . 前記シリコン基板上において、 シリコン窒化膜と前記ゲート絶縁膜とを交 互に配置形成した多層構造とすることを特徴とする請求の範囲 5に記載の半導体
7. 前記シリコン基板と前記ゲート絶縁膜との間に、 バッファ一層を形成する ことを特徴とする請求の範囲 1に記載の半導体装置。
8. 前記シリコン基板と前記ゲート絶縁膜との間に、 アルミナ (A 1 203) 単 結晶膜を形成することを特徴とする請求の範囲 1に記載の半導体装置。
9. 編己アルミナ単結晶膜は、 ブラズマ C V D技術によつて形成されることを 特徴とする請求の範囲 8に記載の半導体装置。
10. 前記ゲート絶縁膜は、 以下に示すものから選択される組成を有すること を特徴とする請求の範囲 1に記載の半導体装置:
M3S i 6N1X (M=La, C e, P r, Nd, Sm);
M2S i 5N8 (M=Ca, S r, B a, Eu);
MYb S i 4N7 (M=S r, B a, Eu);
B a S i4N7
B a 2Nd7S i uN23
11. シリコン基板上に、 メタルとシリコンとの混合物を窒化処理してなる高 比誘電率 (h i gh-k) 膜からなるゲート絶縁膜を形成し、
前記ゲート絶縁膜上にゲート電極層を形成することを特徴とする半導体装置の 製造方法。
12. 前記ゲート絶縁膜は、 プラズマ CVD技術によって成膜されることを特 徴とする請求の範囲 11に記載の半導体装置の製造方法。
13. 前記シリコン基板と前記ゲート絶縁膜との間に、 パリア層としてシリコ ン窒化膜を形成することを特徴とする請求の範囲 11に記載の半導体装置の製造 方法。
14. 前記シリコン窒化膜は、 プラズマによる直接窒化技術によつて形成され ることを特徴とする請求の範囲 13に記載の半導体装置の製造方法。
15. 前記ゲート絶縁膜の上にシリコン窒化膜を配置することを特徴とする請 求の範囲 11に記載の半導体装置の製造方法。
16. 前記シリコン基板上において、 シリコン窒化膜と前記ゲート絶縁膜とを 交互に積層形成した多層構造とすることを特徴とする請求の範囲 15に記載の半 導体装置の製造方法。
17· 前記シリコン基板と前記ゲート絶縁膜との間に、 バッファ一層を形成す ることを特徴とする請求の範囲 11に記載の半導体装置の製造方法。
18. 前記シリコン基板と前記ゲート絶縁膜との間に、 アルミナ (A 1203) 単結晶膜を形成することを特徴とする請求の範囲 11に記載の半導体装置の製造 方法。
19. 前記アルミナ単結晶膜は、 プラズマ CVD技術によって形成されること を特徴とする請求の範囲 18に記載の半導体装置の製造方法。
20. 前記ゲート絶縁膜は、 以下に示すものから選択される組成を有すること を特徴とする請求の範囲 11に記載の半導体装置の製造方法:
M3S i 6ΝΧ1 (M= L a , Ce, Pr, Nd, Sm) ;
M2S i 5N8 (M=C a, S r, B a, Eu) ;
MYb S i 4N7 (M=S r, Ba, Eu);
B a S i 4N7
B a 2Nd 7S i uN23
PCT/JP2004/004700 2003-04-03 2004-03-31 半導体装置及びその製造方法 WO2004090991A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP04724878A EP1617483A4 (en) 2003-04-03 2004-03-31 SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME
US10/551,843 US7521324B2 (en) 2003-04-03 2004-03-31 Semiconductor device and method for manufacturing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003100170A JP4536333B2 (ja) 2003-04-03 2003-04-03 半導体装置及び、その製造方法
JP2003-100170 2003-04-03

Publications (1)

Publication Number Publication Date
WO2004090991A1 true WO2004090991A1 (ja) 2004-10-21

Family

ID=33156718

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/004700 WO2004090991A1 (ja) 2003-04-03 2004-03-31 半導体装置及びその製造方法

Country Status (7)

Country Link
US (1) US7521324B2 (ja)
EP (1) EP1617483A4 (ja)
JP (1) JP4536333B2 (ja)
KR (1) KR100721733B1 (ja)
CN (1) CN1768431A (ja)
TW (1) TWI241624B (ja)
WO (1) WO2004090991A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013127060A (ja) * 2011-11-15 2013-06-27 Mitsubishi Chemicals Corp 水分吸着した窒化物蛍光体とその製造方法
JP2013127061A (ja) * 2011-11-15 2013-06-27 Mitsubishi Chemicals Corp 窒化物蛍光体とその製造方法

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060270066A1 (en) 2005-04-25 2006-11-30 Semiconductor Energy Laboratory Co., Ltd. Organic transistor, manufacturing method of semiconductor device and organic transistor
US7410839B2 (en) 2005-04-28 2008-08-12 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor and manufacturing method thereof
US8318554B2 (en) 2005-04-28 2012-11-27 Semiconductor Energy Laboratory Co., Ltd. Method of forming gate insulating film for thin film transistors using plasma oxidation
US7785947B2 (en) 2005-04-28 2010-08-31 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device comprising the step of forming nitride/oxide by high-density plasma
TWI408734B (zh) 2005-04-28 2013-09-11 Semiconductor Energy Lab 半導體裝置及其製造方法
US7608490B2 (en) 2005-06-02 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7838347B2 (en) 2005-08-12 2010-11-23 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of display device
US8466502B2 (en) 2011-03-24 2013-06-18 United Microelectronics Corp. Metal-gate CMOS device
US8710596B2 (en) 2011-05-13 2014-04-29 United Microelectronics Corp. Semiconductor device
US8765561B2 (en) 2011-06-06 2014-07-01 United Microelectronics Corp. Method for fabricating semiconductor device
US8853013B2 (en) 2011-08-19 2014-10-07 United Microelectronics Corp. Method for fabricating field effect transistor with fin structure
US8477006B2 (en) 2011-08-30 2013-07-02 United Microelectronics Corp. Resistor and manufacturing method thereof
US8921238B2 (en) 2011-09-19 2014-12-30 United Microelectronics Corp. Method for processing high-k dielectric layer
US8741784B2 (en) 2011-09-20 2014-06-03 United Microelectronics Corp. Process for fabricating semiconductor device and method of fabricating metal oxide semiconductor device
US8507350B2 (en) 2011-09-21 2013-08-13 United Microelectronics Corporation Fabricating method of semiconductor elements
US8426277B2 (en) 2011-09-23 2013-04-23 United Microelectronics Corp. Semiconductor process
US8497198B2 (en) 2011-09-23 2013-07-30 United Microelectronics Corp. Semiconductor process
US9000568B2 (en) 2011-09-26 2015-04-07 United Microelectronics Corp. Semiconductor structure and fabrication method thereof
US8633549B2 (en) 2011-10-06 2014-01-21 United Microelectronics Corp. Semiconductor device and fabrication method thereof
US8802579B2 (en) 2011-10-12 2014-08-12 United Microelectronics Corp. Semiconductor structure and fabrication method thereof
US8722501B2 (en) 2011-10-18 2014-05-13 United Microelectronics Corp. Method for manufacturing multi-gate transistor device
US8871575B2 (en) 2011-10-31 2014-10-28 United Microelectronics Corp. Method of fabricating field effect transistor with fin structure
US9006092B2 (en) 2011-11-03 2015-04-14 United Microelectronics Corp. Semiconductor structure having fluoride metal layer and process thereof
US8975672B2 (en) 2011-11-09 2015-03-10 United Microelectronics Corp. Metal oxide semiconductor transistor and manufacturing method thereof
KR20140098751A (ko) * 2011-11-15 2014-08-08 미쯔비시 가가꾸 가부시끼가이샤 질화물 형광체와 그 제조 방법
US8440511B1 (en) 2011-11-16 2013-05-14 United Microelectronics Corp. Method for manufacturing multi-gate transistor device
US8921206B2 (en) 2011-11-30 2014-12-30 United Microelectronics Corp. Semiconductor process
US9698229B2 (en) 2012-01-17 2017-07-04 United Microelectronics Corp. Semiconductor structure and process thereof
US8987096B2 (en) 2012-02-07 2015-03-24 United Microelectronics Corp. Semiconductor process
US8536072B2 (en) 2012-02-07 2013-09-17 United Microelectronics Corp. Semiconductor process
US9006107B2 (en) 2012-03-11 2015-04-14 United Microelectronics Corp. Patterned structure of semiconductor device and fabricating method thereof
US9142649B2 (en) 2012-04-23 2015-09-22 United Microelectronics Corp. Semiconductor structure with metal gate and method of fabricating the same
US9478627B2 (en) 2012-05-18 2016-10-25 United Microelectronics Corp. Semiconductor structure and process thereof
US8501636B1 (en) 2012-07-24 2013-08-06 United Microelectronics Corp. Method for fabricating silicon dioxide layer
US9012300B2 (en) 2012-10-01 2015-04-21 United Microelectronics Corp. Manufacturing method for a shallow trench isolation
US9064931B2 (en) 2012-10-11 2015-06-23 United Microelectronics Corp. Semiconductor structure having contact plug and metal gate transistor and method of making the same
US8927388B2 (en) 2012-11-15 2015-01-06 United Microelectronics Corp. Method of fabricating dielectric layer and shallow trench isolation
US9117878B2 (en) 2012-12-11 2015-08-25 United Microelectronics Corp. Method for manufacturing shallow trench isolation
US8883621B2 (en) 2012-12-27 2014-11-11 United Microelectronics Corp. Semiconductor structure and method of fabricating MOS device
US9076870B2 (en) 2013-02-21 2015-07-07 United Microelectronics Corp. Method for forming fin-shaped structure
US9196352B2 (en) 2013-02-25 2015-11-24 United Microelectronics Corp. Static random access memory unit cell structure and static random access memory unit cell layout structure
US9214395B2 (en) 2013-03-13 2015-12-15 United Microelectronics Corp. Method of manufacturing semiconductor devices
US8753902B1 (en) 2013-03-13 2014-06-17 United Microelectronics Corp. Method of controlling etching process for forming epitaxial structure
US9093285B2 (en) 2013-03-22 2015-07-28 United Microelectronics Corp. Semiconductor structure and process thereof
US9147747B2 (en) 2013-05-02 2015-09-29 United Microelectronics Corp. Semiconductor structure with hard mask disposed on the gate structure
US9230812B2 (en) 2013-05-22 2016-01-05 United Microelectronics Corp. Method for forming semiconductor structure having opening
US9349812B2 (en) 2013-05-27 2016-05-24 United Microelectronics Corp. Semiconductor device with self-aligned contact and method of manufacturing the same
US8993433B2 (en) 2013-05-27 2015-03-31 United Microelectronics Corp. Manufacturing method for forming a self aligned contact
US9064814B2 (en) 2013-06-19 2015-06-23 United Microelectronics Corp. Semiconductor structure having metal gate and manufacturing method thereof
US8951884B1 (en) 2013-11-14 2015-02-10 United Microelectronics Corp. Method for forming a FinFET structure
KR102260807B1 (ko) * 2016-11-30 2021-06-07 가부시키가이샤 리코 산화물 또는 산질화물 절연체 막 형성용 도포액, 산화물 또는 산질화물 절연체 막, 전계 효과형 트랜지스터 및 이들의 제조 방법
CN111073645B (zh) * 2019-12-28 2021-03-19 中国科学院长春光学精密机械与物理研究所 一种宽带荧光粉、及其制备方法、宽带荧光粉的应用及发光器件

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000004018A (ja) * 1998-03-27 2000-01-07 Texas Instr Inc <Ti> Si(111)上にゲ―ト誘電体用の極薄結晶質シリコン窒化物を生成する方法
JP2001332547A (ja) * 2000-03-17 2001-11-30 Toshiba Corp 半導体装置及び半導体装置の製造方法
JP2002343790A (ja) * 2001-05-21 2002-11-29 Nec Corp 金属化合物薄膜の気相堆積方法及び半導体装置の製造方法
JP2003008004A (ja) * 2001-06-22 2003-01-10 Fujitsu Ltd 半導体装置及びその製造方法
JP2003017687A (ja) * 2001-06-29 2003-01-17 Hitachi Ltd 半導体装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH077826B2 (ja) * 1983-08-25 1995-01-30 忠弘 大見 半導体集積回路
US5876788A (en) * 1997-01-16 1999-03-02 International Business Machines Corporation High dielectric TiO2 -SiN composite films for memory applications
US6013553A (en) * 1997-07-24 2000-01-11 Texas Instruments Incorporated Zirconium and/or hafnium oxynitride gate dielectric
JP2000246882A (ja) * 1999-03-02 2000-09-12 Hitachi Maxell Ltd 夜光写真
JP4255563B2 (ja) 1999-04-05 2009-04-15 東京エレクトロン株式会社 半導体製造方法及び半導体製造装置
JP2001150289A (ja) * 1999-11-26 2001-06-05 Amada Co Ltd 回収処理装置
WO2001066832A2 (en) * 2000-03-07 2001-09-13 Asm America, Inc. Graded thin films
JP2003100170A (ja) 2001-09-21 2003-04-04 Seiko Precision Inc スイッチユニット
US20030111678A1 (en) * 2001-12-14 2003-06-19 Luigi Colombo CVD deposition of M-SION gate dielectrics
JP2004079729A (ja) * 2002-08-15 2004-03-11 Renesas Technology Corp 半導体装置
DE60311016T2 (de) * 2003-07-30 2007-08-02 Infineon Technologies Ag Dielektrischer film mit hohem k, herstellungsverfahren dafür und diesbezügliches halbleiterbauelement

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000004018A (ja) * 1998-03-27 2000-01-07 Texas Instr Inc <Ti> Si(111)上にゲ―ト誘電体用の極薄結晶質シリコン窒化物を生成する方法
JP2001332547A (ja) * 2000-03-17 2001-11-30 Toshiba Corp 半導体装置及び半導体装置の製造方法
JP2002343790A (ja) * 2001-05-21 2002-11-29 Nec Corp 金属化合物薄膜の気相堆積方法及び半導体装置の製造方法
JP2003008004A (ja) * 2001-06-22 2003-01-10 Fujitsu Ltd 半導体装置及びその製造方法
JP2003017687A (ja) * 2001-06-29 2003-01-17 Hitachi Ltd 半導体装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013127060A (ja) * 2011-11-15 2013-06-27 Mitsubishi Chemicals Corp 水分吸着した窒化物蛍光体とその製造方法
JP2013127061A (ja) * 2011-11-15 2013-06-27 Mitsubishi Chemicals Corp 窒化物蛍光体とその製造方法

Also Published As

Publication number Publication date
TWI241624B (en) 2005-10-11
TW200509183A (en) 2005-03-01
EP1617483A4 (en) 2008-03-05
KR100721733B1 (ko) 2007-05-28
JP2004311562A (ja) 2004-11-04
EP1617483A1 (en) 2006-01-18
JP4536333B2 (ja) 2010-09-01
US20070052042A1 (en) 2007-03-08
US7521324B2 (en) 2009-04-21
KR20050116840A (ko) 2005-12-13
CN1768431A (zh) 2006-05-03

Similar Documents

Publication Publication Date Title
JP4536333B2 (ja) 半導体装置及び、その製造方法
KR100746120B1 (ko) 반도체 디바이스의 제조 방법, 플라즈마 처리 방법, 및게이트 절연막 형성 방법
KR100639147B1 (ko) 플라즈마 처리 방법
US7374635B2 (en) Forming method and forming system for insulation film
JP4408653B2 (ja) 基板処理方法および半導体装置の製造方法
CN100576464C (zh) 等离子体处理方法
JP4694108B2 (ja) 酸化膜形成方法、酸化膜形成装置および電子デバイス材料
TW200836262A (en) Method for forming insulating film and method for manufacturing semiconductor device
US20060214224A1 (en) Semiconductor device and process for producing the same
WO2006106667A1 (ja) 絶縁膜の製造方法および半導体装置の製造方法
JPWO2005083795A1 (ja) 半導体装置の製造方法及びプラズマ酸化処理方法
KR20040108697A (ko) 전자 디바이스 재료의 제조 방법
JP3578155B2 (ja) 被処理体の酸化方法
KR100729989B1 (ko) 게이트 절연막의 형성 방법
KR20050091790A (ko) 반도체 장치의 제조방법 및 반도체 제조장치
JP2004296536A (ja) 半導体装置およびその製造方法、ならびに金属化合物薄膜の製造方法
WO2004109790A1 (ja) 半導体装置およびその製造方法
KR20180043836A (ko) 게르마늄 함유 반도체 디바이스 및 그 형성 방법
WO2004070815A1 (ja) プラズマ酸化処理方法及び半導体基板
KR20060115915A (ko) 반도체 장치의 제조 방법 및 플라즈마 산화 처리 방법

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

DPEN Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed from 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1020057018630

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 2004724878

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 20048092099

Country of ref document: CN

WWP Wipo information: published in national office

Ref document number: 1020057018630

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2004724878

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2007052042

Country of ref document: US

Ref document number: 10551843

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 10551843

Country of ref document: US