WO2004051877A1 - ディジタル放送受信装置 - Google Patents

ディジタル放送受信装置 Download PDF

Info

Publication number
WO2004051877A1
WO2004051877A1 PCT/JP2002/012711 JP0212711W WO2004051877A1 WO 2004051877 A1 WO2004051877 A1 WO 2004051877A1 JP 0212711 W JP0212711 W JP 0212711W WO 2004051877 A1 WO2004051877 A1 WO 2004051877A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
signal
frequency
semiconductor integrated
received signal
Prior art date
Application number
PCT/JP2002/012711
Other languages
English (en)
French (fr)
Inventor
Takashi Imai
Original Assignee
Renesas Technology Corp.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Technology Corp. filed Critical Renesas Technology Corp.
Priority to PCT/JP2002/012711 priority Critical patent/WO2004051877A1/ja
Priority to TW092100047A priority patent/TW200412726A/zh
Publication of WO2004051877A1 publication Critical patent/WO2004051877A1/ja

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0261Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
    • H04W52/0274Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof
    • H04W52/028Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof switching on or off only a part of the equipment circuit blocks
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Definitions

  • the present invention relates to a receiver for digital audio broadcasting and a technology effective when applied to low power consumption of the receiver.
  • the present invention relates to a receiver for processing a received signal having an amplifier circuit for amplifying a received signal and a mixer for frequency conversion.
  • radio broadcasting is AM sound broadcasting of the AM modulation method and FM sound broadcasting of the FM modulation method.
  • digital audio broadcasting for transmitting sound information as digital signals has been put into practical use.
  • a single radio wave can transmit not only voice information but also multiple service information such as news and traffic information.
  • control information is transmitted on the same radio wave so that desired information can be obtained from a signal including the plurality of pieces of information.
  • a receiver that receives a digital audio broadcast signal selects the desired service from the multiple services included in the received signal based on the control information included in the received signal. For playback (decoding).
  • each component is required to consume as low power as possible.
  • the receiver does not process signals of services other than the desired service, and stops the operation of the amplifier circuit and frequency conversion circuit that constitute the receiver during this time, thereby reducing power consumption. be able to.
  • Japanese Patent Application Laid-Open No. 11-313002 discloses that a timing signal is obtained from a predetermined circuit block constituting a receiver, and an RF amplification unit and a frequency conversion unit are used during a period other than a period in which selected data can be received.
  • An invention is disclosed in which a predetermined circuit block such as an IF amplifier, an AD converter, a quadrature demodulator, and an FFT differential demodulator is configured to be in a non-operating state.
  • the present inventors have made the RF amplifier, the frequency converter, and the IF amplifier into a semiconductor integrated circuit, and also used a system control circuit.
  • the controller and a semiconductor integrated circuit for amplifying and frequency-converting a received signal are connected to, for example, an IIC bus (also referred to as an I 2 C bus).
  • IIC bus also referred to as an I 2 C bus
  • a transmission frame of a digital audio broadcast has a configuration as shown in FIG. 2 (A), and such a frame is transmitted continuously as shown in FIG. 2 (B).
  • the first control information channel FIC To detect the position of the desired service S2, as shown in Fig.
  • An object of the present invention is to amplify a received signal and reduce a frequency when a circuit constituting a digital audio broadcast receiver is configured by a plurality of semiconductor integrated circuits and connected by a bus such as an IIC bus to reduce the size.
  • the operation of the semiconductor integrated circuit having the conversion function can be easily and instantaneously stopped during a period other than the reception period of the selected service, thereby reducing the power consumption of the digital audio broadcasting receiver more effectively. It is to provide a control technology that can be used.
  • Another object of the present invention is to amplify a reception signal constituting a digital audio broadcast receiver capable of receiving signals in a plurality of frequency bands including L-band and Band-III.
  • An object of the present invention is to provide a control technique capable of reducing the total power consumption by operating or not operating a circuit inside a semiconductor integrated circuit for frequency conversion according to a selection band.
  • Still another object of the present invention is to selectively operate a predetermined circuit in a semiconductor integrated circuit for amplifying and frequency-converting a reception signal constituting a digital audio broadcast receiver in accordance with a reception period of a desired service. It is an object of the present invention to provide a control technology that can reduce the total power consumption by making the device inactive or inactive.
  • a register having bits that correspond to the internal circuit whose operation is to be controlled in a 1: 1 ratio, And an operation control circuit for generating a signal for controlling the operation of the internal circuit in accordance with the set value and the on / off control signal from the system controller.
  • the operation of a desired circuit is stopped only by an on / off control signal from the system controller. Will be able to do that.
  • the most effective internal circuits that are stopped in response to the selected service are an amplifier circuit that amplifies the received signal and a mixer that converts the frequency of the received signal. Furthermore, if an oscillator circuit for generating a predetermined frequency signal mixed with the received signal by the mixer is included in the circuit to be stopped, a more desirable result in reducing power consumption can be obtained.
  • the registers in the semiconductor integrated circuit are set by the system controller. If a c- parallel path, which may be a serial path or a parallel bus, is used, the on / off control signal is unnecessary by setting an on / off control bit in the register. .
  • the setting of this on / off control bit may be performed simultaneously with the setting of the bit corresponding to the internal circuit in a ratio of 1: 1, or may be configured to be performed independently.
  • the present invention relates to a semiconductor integrated circuit for amplifying and frequency-converting a received signal constituting a digital audio broadcast receiver capable of receiving signals in a plurality of frequency bands including L-band and Band-III.
  • the total power consumption can be further reduced by appropriately operating or deactivating the circuit according to the selection band.
  • FIG. 1 is a block diagram showing a configuration example of a digital audio broadcasting receiver to which the present invention is applied.
  • FIG. 2A is a diagram illustrating a configuration example of a transmission frame used for digital audio broadcasting
  • FIG. 2B is a diagram illustrating a state in which frames are continuously transmitted.
  • FIG. 3 is a block diagram showing a specific embodiment of an RFIC operation control circuit and a circuit for stopping operation according to the control signal.
  • FIG. 4 is a block diagram illustrating a circuit that stops operating when the RFIC receives a Band-III signal and a circuit that operates according to the embodiment.
  • FIG. 5 is a block diagram showing another embodiment of the RFIC to which the present invention is applied.
  • FIG. 6 is a diagram showing the timing of an on / off control signal supplied from the system controller to the RFIC of the embodiment to stop the operation of the internal circuit.
  • FIG. 7 is a diagram showing the timing of an on / off command supplied from the system controller to the RFIC to stop the operation of the internal circuit examined prior to the present invention.
  • FIG. 1 c diagram 1 showing a structural example of a digital audio O broadcasting receiver according to the present invention, 1 00 antenna for receiving broadcast radio waves transmitted from the broadcast station, 1 1 0
  • the first Pando (L -band) signal and the signal of the second band (Band-III) are automatically separated (selective tuning unit).
  • 1 2 1 is a filter that passes the signal of the 1 band frequency band
  • 200 is an RF IC that amplifies the signal that has passed through the filters 121 and 122, and performs frequency conversion (down-conversion)
  • 130 is an RF IC
  • An AD converter that converts 200 analog outputs to digital signals
  • 300 is a baseband decoder that demodulates and decodes AD converted signals by digital processing
  • 400 is a system controller that controls the entire system
  • 500 is an operator (User) is the system It is a man-machine I interface consisting of a display unit 5 20 for or to check the key input operation unit 5 1 0 and the operating status issues instructions for the roller.
  • the RF IC 200 amplifies the low-noise amplifiers (LNA) 211 and 212, which amplify the received signals that have passed through the filters 121 and 122, respectively, and one low-noise amplifier (LNA) 211
  • the first mixer 231 that mixes the converted signal with the oscillation signal ⁇ 1 from the first oscillator 2 21 and converts it into a signal of Band-III frequency, and the frequency-converted received signal or the other low noise
  • a second mixer 2 32 that mixes the received signal amplified by the amplifier (LNA) 2 1 2 with an oscillation signal ⁇ 2 from the second oscillator 2 2 2 and converts it into a signal of a first intermediate frequency;
  • a fixed gain amplifier 241 and a variable gain amplifier 242 that amplify the converted signal, and an amplified signal and an oscillation signal ⁇ 3 from the RF synthesizer 25 1 are mixed and converted to a second intermediate frequency signal.
  • a third mixer 2 3 3 and an amplifier 243 that widens the
  • the RF IC 200 receives the reference oscillation signal ⁇ i »ref supplied from the reference oscillator 260 having an external crystal oscillator and the feedback from the first oscillator 221.
  • An RF synthesizer 251 which generates a control voltage that matches the frequency by comparing the oscillation signal to be generated and gives it to the first oscillator 221, and a feedback from the reference oscillation signal ⁇ ref and the second oscillator 2 22
  • An IF synthesizer 252 that generates a control voltage that matches the frequency by comparing the generated oscillation signal and gives the control voltage to the second oscillator 222 is provided.
  • Synthesizers 25 1 and 25 2 are composed of frequency dividers, phase comparators, charge pumps, loop filters, etc., and each of the PLL loops is fed back by the oscillation signals of oscillators 22 1 and 22 2. Constitute.
  • the oscillators 22 1 and 22 2 for example, a voltage controlled oscillator (VCO) that oscillates at a frequency according to the control voltage is used.
  • VCO voltage controlled oscillator
  • the RFIC 200 includes a shift register 261, which captures a command code serially supplied from the system controller 400, and a command decoder 26, which decodes the captured command and generates an internal control signal. And a control register 263 for holding a control code corresponding to the command code, and an internal circuit according to the set value of the register 263 and the on / off control signal 0N / 0FF from the system controller 400. And an operation control circuit 264 for generating a signal for controlling the operation.
  • the baseband decoder 300 performs quadrature demodulation on the signal converted by the AD converter 130 to generate an I signal and a Q signal, and a demodulated I and Q signal.
  • FFT demodulation circuit 320 that performs fast Fourier transform processing on the signal
  • Dinterleave circuit 330 that performs the interleave processing of the FFT-transformed signal
  • Viterbi decoding circuit that performs error correction by the maximum likelihood decoding method
  • a high-efficiency compression / decoding circuit 350 for decompressing data compressed by high-efficiency encoding processing such as the MPEG audio standard.
  • the data decoded by the FFT demodulation circuit 320 and the Viterbi decoding circuit 340 is supplied to the system controller 400 to extract the control information contained in the control information channel section, and to input the control information and the key.
  • the selection control of the service specified by the user is performed based on the command input from the operation unit 5110.
  • the data (bit stream) decoded by the decoding circuit 340 is supplied to the high-efficiency compression / decoding circuit 350, expanded and output.
  • the music data expanded by the high-efficiency compression / decoding circuit 350 is converted to an analog signal by a DA converter, amplified by an amplifier, supplied to a speaker, and output as reproduced sound. Is done.
  • data other than music data is decoded by a data decoder (not shown) and displayed on a display device 500 or a monitor for displaying image data (not shown). Will be displayed.
  • FIG. 2 (A) shows a configuration example of a transmission frame used for digital audio broadcasting.
  • the transmission frame has a no-signal part NULL indicating the beginning of the frame, a synchronization channel part SYNC for synchronizing the frame, and a transmission channel necessary for selecting and decoding services. It consists of a control information channel section FIC containing information and a main service channel section MSC containing specific service contents.
  • the main service channel section MSC can contain up to 64 contents of multiple services.
  • the number of services included in the main service channel section MSC is not fixed, and if the amount of data included in any of the services is large, the number of services that can be transmitted in one frame decreases.
  • the European digital audio broadcasting standard defines four transmission modes as shown in Table 1, depending on the transmission speed and frame configuration.
  • FIG. 2 (A) shows the number of symbols and the time of each channel in the mode 2 frame among the four transmission modes.
  • the number of symbols per frame is "76", and in Mode 3, the number of symbols per frame is "153".
  • the number of symbols in the control information channel section FIC and the main service channel section MSC in one frame is ⁇ 3 ”and 772, respectively, and in mode 3, the symbols of FIC and MSC are The numbers are "8" and "1 4 4", respectively.
  • the control information channel section FIC has a CU (Capacitor) in which the location of the service content contained in the main service channel section MSC is 64 bits. Unit) value,
  • the transmission mode is determined from the null signal period of the received signal and the period of the synchronization channel section SYNC, and the position of the service desired by the user is determined from the CU value in the control information channel section FIC. Can be controlled to select the content.
  • the transmission mode can be determined from the information since information indicating which transmission mode is included in the control information channel section FIC, the transmission mode can be determined from the information.
  • the control information channel section FIC is 72 symbols and 864 CUs.
  • the CU value per symbol is “1 2”.
  • the service prior to the desired service S2 is only S1 of 140 units, and in the control information channel section, the service S1 in the FIC is a CU value in the MSC from "0" to "139" Since the desired service S2 contains information indicating that the desired service S2 is stored in the CU value of MS C ⁇ from “1 40” to “3 35”, this information Since the number of symbols of FIC and FIC is “3” and the CU value per symbol is “1 2”, the desired service exists from the 16th symbol to the 32nd symbol You can see that.
  • the controller 400 can control (transmit a command) such that the RFIC 200 operates in accordance with the reception timing of a desired service.
  • differential modulation is used to modulate the transmission data, it is necessary to operate the circuit inside the RF IC 200 from the symbol immediately before the first symbol corresponding to the service desired by the user. is there.
  • Figure 3 shows a specific example of the operation control circuit 264 of the RFIC 200, which is configured so that the operation of the internal circuit can be stopped by a control command from the controller 400, and the circuit that stops operation by its control signal. Examples are shown. Note that the same circuits as those shown in FIG. 1 are denoted by the same reference numerals, and redundant description will be omitted.
  • the register 263 has a bit corresponding to 1: 1 for a circuit whose operation is to be controlled.
  • the first and second bits of the register 263 correspond to the low noise amplifiers (LNA) 211 and 212, and the third to fifth bits correspond to the mixer 231
  • the 6th and 7th bits correspond to the oscillators 221, 222
  • the 8th and 9th bits correspond to the synthesizers 251, 252
  • Bits 0 to 12 correspond to the amplifiers 24 1 to 24 3.
  • the setting of each bit of the register 263 is performed by transmitting a control command from the system controller 400 to the RFIC 200 via the IIC bus according to the user's key input operation or initial setting at power-on. This is performed by the decoder 262 decoding the command code.
  • the operation control circuit 264 receives the signals of the respective bits of the register 263 and the on / off control signal 0N / 0FF supplied from the system controller 400 as inputs.
  • G3 Each circuit whose operation is to be controlled is provided with power supply switches SW1, SW2, SW3,... Between the power supply voltage terminals, and these switches SW1, SW2, SW3,. 1, G2, G3, ..., and are configured to be turned on or off by the output of 80 gates 01, G2, G3, ....
  • the on-Z-off control signal 0N / 0FF supplied from the system controller 400 is set to a high level.
  • the signal of each bit of the register 26 3 is supplied to the power switches SW 1, SW 2, SW 3 via AND gates G 1, G 2, G 3....
  • the power switch of the circuit corresponding to the bit with "1" of 3 is on, and the power switch of the circuit corresponding to the bit with "1" of register 263 is off.
  • the ON / OFF control signal 0N / 0FF is set to low level, all the circuits corresponding to the bits of the register 263 are stopped, and the bits of the register 263 are not supported.
  • the circuit (for example, the control circuit such as the reference oscillator circuit 260 and the shift register 2601) continues to operate.
  • the RFIC 200 of this embodiment when receiving the signal of Band-III, a control command to stop the operation of the circuits with meshes in FIG. 4 and to operate the other circuits is given by the system command.
  • the signal is transmitted from the controller 400 to the RFIC 2 Q0 and is taken into the shift register 261, and each bit of the register 263 is set by the command decoder 262.
  • the Band-III signal received by the antenna 100 is amplified by the low noise amplifier (LNA) 212 and converted to the signal of the first intermediate frequency by the second mixer 232, Amplify with amplifiers 2 4 1 and 2 4 2.
  • LNA low noise amplifier
  • the third mixer 233 since the third mixer 233 is set not to operate, the signal converted to the signal of the first intermediate frequency is not converted by the third mixer 233 to the signal of the second intermediate frequency.
  • the signal of the intermediate frequency is amplified and output by the amplifier 243.
  • some types of baseband decoders composing the system require a signal input of the second intermediate frequency, in which case the third mixer 233 operates and the amplifiers 241, 24
  • the received signal amplified by 2 is converted into a signal of the second intermediate frequency by the third mixer 233, amplified by the amplifier 243, and output.
  • a control command to stop only the operation of the low-noise amplifier (LNA) 212 is supplied from the system controller 400 and the setting of each bit of the register 2663 is performed. Done.
  • the L-band signal received by antenna 100 is amplified by low-noise amplifier (LNA) 211, converted to Band-III frequency signal by first mixer 231, and further converted to second-band signal.
  • the signal is converted into a signal of the first intermediate frequency by the mixer 2 32 and then amplified by the amplifiers 24 1 and 24 2.
  • the signal is converted into a signal of the second intermediate frequency by the third mixer 233, amplified by the amplifier 243, and output.
  • the system controller 400 transmits the baseband decoder. Based on the signal demodulated in 300, the control information channel section operates the circuit in RFIC 200 only during the reception period of the desired service S2 from the CU value of each service included in FIC.
  • the on / off control signal 0N / 0FF which changes at the timing shown in Fig. 6 (B), is generated to prevent the circuits in the RFIC 200 from operating during the reception period of other services. And output.
  • the AND gates G 1, G 2, G 3... constituting the operation control circuit 2 64 in the RF IC 200 are controlled by the on / off control signal 0N / 0FF, and the unselected service is controlled.
  • the signal of each bit of the register 263 is cut off, the power switches SW1, SW2, SW3 ... are turned off, the power supply to all the circuits to be controlled is cut off, and those circuits are turned off. Operation is stopped.
  • the ON / OFF control signal 0N / 0FF is changed to a high level in accordance with the reception timing of the selection service, the output of the 8 1 ⁇ 0 gate 01, G 2, G 3...
  • the reference oscillator 260 operates and outputs an oscillation signal even during the reception period of the non-selected service, so that the circuit operates immediately before the start of the reception of the selected service. Even if it does, the signal can be received accurately.
  • the operations of the VCOs 21 1 and 22 2 and the synthesizers 25 1 and 25 2 are stopped during the reception period of the unselected service, but the loop of the PLL circuit is stabilized. It takes some time, so the operation of the VCOs 21 2 and 22 2 and the synthesizers 2 5 1 and 2 5 2 can be stopped without stopping the low-noise amplifiers (LNA) 2 1 1 and 2 1 2 Only the operation of the mixers 2 3 1 to 2 3 3 and the amplifiers 2 4 1 to 2 4 3 may be stopped.
  • LNA low-noise amplifiers
  • FIG. 5 shows another embodiment of RFIC 200 to which the present invention is applied.
  • a RFIC 200 and a system controller 400 are connected by using a parallel path P-BUS instead of a serial bus such as the IIC path. It is.
  • a command register 265 is provided which captures a command code supplied from the system controller 400, and a part of this register includes the operation of each circuit in the RFIC 200 and the non-operation. And an on / off control bit B0.
  • bit B of the register 2 65 0 is set to "0"
  • bit B0 is set to "1” immediately before the start of the second service S2
  • bit B0 is set to "0" immediately before the start of the third service S3. If the bit B0 is set to "1" immediately before the end of the last service Sn, only the desired service S2 can be received and demodulated.
  • a bit corresponding to bit B0 of register 2665 shown in Fig. 5 is provided in register 263, and the signal of this bit is supplied from system controller 400.
  • the control may be supplied to AND gates G1, G2, G3,. In this case, change the serial interface slightly so that, for example, the first bit of serial data is "0" (or "1" is acceptable) or several bits from the first
  • a circuit constituting a digital audio broadcasting receiver when a circuit constituting a digital audio broadcasting receiver is constituted by a plurality of semiconductor integrated circuits and connected and controlled by a bus such as an IIC path, the received signal is amplified and frequency-converted.
  • the operation of the internal circuit of the semiconductor integrated circuit can be stopped easily and in a short time during a period other than the reception period of the selected service, thereby reducing the power consumption of the digital audio broadcasting receiver more effectively. it can.
  • the internal circuit of the semiconductor integrated circuit that amplifies the received signal that constitutes the digital audio broadcasting receiver capable of receiving signals in multiple frequency bands including L-band and Band-III and converts the frequency is selected band. Can be activated or deactivated according to the power consumption, thereby reducing the total power consumption. Furthermore, total power consumption is reduced by selectively operating or deactivating a predetermined circuit inside the semiconductor integrated circuit that amplifies the received signal and converts the frequency according to the reception period of the desired service. There is an effect that can be.
  • the present invention is not limited to the above-described embodiments, and it is needless to say that various modifications can be made without departing from the gist of the invention.
  • the position of the service desired by the user is calculated by the system controller 400, but a circuit having such a function is provided in the baseband decoder 300. Is also good.
  • the on-Zoff control signal 0N / 0FF for the operation of the circuit inside the RFIC may be output from the baseband decoder 300 instead of the system controller 400.
  • the operation / non-operation of each circuit in the RFIC 200 is specified. It is assumed that a register 2663 is provided and a command is sent from the system controller 400 to set this register.However, the circuit to be operated is almost fixed once the reception band is determined. Instead of providing 2 63, a ROM storing the same contents (pattern) set in register 26 3 is provided, and the contents of this ROM are operated by an operation control circuit 2 AND 4 gates G 1 to G n And the system controller 400 supplies the RFIC 200 with a selection signal that specifies the pattern in the ROM and an on / off control signal 0N / 0FF that instructs whether to pass or block the output of the ROM. You may comprise so that it may be.
  • the oscillation signal mixed by the mixer 233 is supplied to the mixer 233 from the RF synthesizer 251 common to the mixer 231, but the mixer 233 It may be possible to separately provide an oscillator corresponding to the above.
  • the oscillation signal mixed by the mixer 233 is supplied from the RF synthesizer 251 to the mixer 233 because the oscillation signal mixed by the mixer 233 is This is because the frequency is an integer fraction of the frequency of the oscillation signal mixed by the mixer 231, and can be obtained by frequency division.
  • the present invention is applied to the RFIC which amplifies the received signal and converts the frequency is described.
  • the present invention can also be applied to a semiconductor integrated circuit in which the RFIC and the baseband decoder are integrated. Industrial applicability

Description

明 細 書 ディジタル放送受信装置 技術分野
本発明は、 ディジタルオーディオ放送用の受信機さらには受信機の低消費電 力化に適用して有効な技術に関し、 例えば受信信号を増幅する増幅回路と周波 数変換するミキサを有する受信信号処理用の半導体集積回路に利用して有効な 技術に関する。 背景技術
現在、 ラジオ放送は A M変調方式の A M音声放送と F M変調方式の F M音声 放送が主流であるが、 近年音声情報をディジタル信号で送信するディジタル オーディォ放送の実用化が進められている。 ディジタルオーディオ放送では、 1つの電波で音声情報のみならずニュースや交通情報など複数のサービス情報 が伝送可能となる。 また、 かかる複数の情報を含む信号から所望の情報を得る ことができるようにするため、 制御情報も同一電波にのせて伝送される。
ディジタルオーディォ放送の信号を受信する受信機では、 受信信号に含まれ る制御情報に基づいて、 受信信号に含まれる複数のサービスの中から、 サービ スの提供を受けるユーザーが希望するサービスを選択して再生 (デコード) す ることができる。
ところで、 ディジタルオーディオ放送用受信機を電池で動作する携帯機器と して構成する場合、 各構成部品はできるだけ低消費電力であることが要求され る。 かかる要求を満たすため、 受信機では、 希望するサービス以外のサービス の信号は処理せずに、 この間受信機を構成する増幅回路や周波数変換回路など の動作を停止させることで消費電力の低減を図ることができる。
従来、 ディジタルオーディオ放送用の受信機において、 受信機の低消費電力 化を図るため受信信号の一部に含まれているデータの位置情報に基づいて R F チューナへの電力の供給を遮断するようにした発明が提案されている (特開 2 0 0 1— 6 9 0 2 3号公報参照)。 しかしながら、 この先願の公報には、 具体的 な R Fチューナへの電力の供給遮断の仕方が開示されていない。
また、 特開平 1 1一 3 3 1 0 0 2号公報には、 受信機を構成する所定の回路 ブロックからタイミング信号を得て、 選択データ受信可能期間以外の期間は R F増幅部や周波数変換部、 I F増幅部、 A D変換部、 直交復調部、 F F T差動 復調部など所定の回路プロックを非動作状態にさせるように構成された発明が 開示されている。
しかし、 いずれの先願発明においても、 L- bandと Band- IIIのいずれのパンド の信号も受信可能なシステムにおいて、 いずれか一方のバンドの信号を選択す る場合の各回路プロックの動作制御については開示されていない。 そのため、 2つのバンドの信号を受信可能なシステムにおける低消費電力化を充分に達成 することができない。
また、 例えば周波数変換部のように発振信号を生成する発振器を有する回路 では、 回路をオフからオン状態へ切り替える際に発振器の出力が安定するまで に時間がかかるため起動タイミングを早くする必要があり、 上記いずれの先願 発明を適用したとしても、 結局トータルの停止時間が短くなって充分な低消費 電力化を達成することができないことが考えられる。
一方、 本発明者等は、 ディジタルオーディオ放送用受信機の部品点数を減ら し小型化を図るため、 R F増幅部と周波数変換部および I F増幅部を半導体集 積回路化するとともに、 システム制御回路として同じく半導体集積回路化され たコントローラを使用して、 該コントローラと受信信号を増幅し周波数変換す る半導体集積回路 (以下、 R F I Cと称する) とを、 例えば I I Cバス ( I 2 Cバスとも呼ばれる) のようなシリアルパスにより接続し、 コントローラで R F I Cを制御するようにした受信機について検討した。 コントローラと R F I Cとを I I Cバスで接続したシステムでは、 I I Cバスを介してコントローラ から R F I Cへコマンドコードを送ってやることで R F I Cの動作を制御する ことができる。 ところで、 ディジタルオーディオ放送の伝送フレームは図 2 (A) に示すよ うな構成を備えており、 かかるフレームが図 2 (B) に示すように連なって伝 送される。 I I Cバスを有するシステムにおいて、 このような構成のフレーム の中のメインサービスチャネル (MS C) に含まれる複数のサービスのうち例 えばサービス S 2を選択したい場合を考えると、 最初の制御情報チャネル F I Cを解読して所望のサービス S 2の位置を検出し、 図 7に示すように不用な サービス S 1の先頭でオフコマンド CMDoff を、 また選択サービス S 2の先頭 でオンコマンド CMDon を、 さらに次の不用サービス S 3の先頭でオフコマン ド CMDoff をコントローラから RF I Cへそれぞれ送ることにより、 RF I C の消費電力を低減することが可能となる。
しかしながら、 コントローラと R F I Cとを I I Cパスで接続した受信シス テムでは、 オフコマンド CMDoff により動作を停止させる回路を指定するため のコードも送る必要があるので、 コントローラから R F I Cに供給すべきコマ ンドコードの長さが 1 0 0ビット程度の長さになってしまう。 また、 連続して 送信される複数のフレームの各フレーム毎に、 選択サービス期間に R F I じの 動作をオンさせ非選択のサービスの期間に R F I Cの動作を一時停止させるに は、 その都度コマンドを送る必要がある。 そのため、 I I Cバスを用いた場合、 コマンドの転送及び処理に要する時間が長くなり、 充分な低消費電力化の効果 が得られないという不具合があることが明らかになった。 この発明の目的は、 ディジタルオーディオ放送用受信機を構成する回路を複 数の半導体集積回路で構成し、 I I Cバス等のバスで接続して小型化を図る場 合に、 受信信号を増幅し周波数変換する機能を有する半導体集積回路の動作を 選択サービスの受信期間以外の期間に容易かつ瞬時に停止させることができ、 これによりディジタルオーディオ放送用受信機の消費電力をより効果的に低減 することができる制御技術を提供することにある。
この発明の他の目的は、 L- bandと Band- IIIを含む複数の周波数バンドの信号 を受信可能なディジタルオーディオ放送用受信機を構成する受信信号を増幅し 周波数変換する半導体集積回路内部の回路を選択パンドに応じて動作させたり 非動作にさせたりすることでトータルの消費電力を低減することができる制御 技術を提供することにある。
この発明のさらに他の目的は、 ディジタルオーディオ放送用受信機を構成す る受信信号を増幅し周波数変換する半導体集積回路内部の所定の回路を、 所望 のサービスの受信期間に応じて選択的に動作させたり非動作にさせたりするこ とでトータルの消費電力を低減することができる制御技術を提供することにあ る。
この発明の前記ならぴにそのほかの目的と新規な特徴については、 本明細書 の記述および添付図面から明らかになるであろう。
発明の開示
本願において開示される発明のうち代表的なものの概要を説明すれば、 下記 のとおりである。
すなわち、 ディジタルオーディオ放送用受信機を構成する受信信号を増幅し 周波数変換する半導体集積回路内に、 動作制御をしたい内部回路に 1 : 1で対 応されたビッ トを備えたレジスタと、 該レジスタの設定値とシステムコント ローラからのオン/オフ制御信号に応じて内部回路の動作を制御する信号を生 成する動作制御回路とを設けるようにしたものである。
上記した手段によれば、 動作を停止させたい回路を指定する値を予めパスを 介してレジスタに設定しておけば、 その後システムコントローラからのオン ォフ制御信号のみで所望の回路の動作を停止させることができるようになる。 選択サービスに応じて動作停止される内部回路として最も有効な回路は、 受信 信号を増幅する増幅回路と受信信号を周波数変換するミキサである。 さらに、 このミキサで受信信号と混合される所定の周波数信号を発生する発振回路を動 作停止対象回路に含ませると、 消費電力を低減させる上でより望ましい結果が 得られる。
また、 システムコントローラにより上記半導体集積回路内のレジスタを設定 するためのパスは、 シリアルパスまたはパラレルバスのいずれであっても良い c パラレルパスを使用する場合には、 前記レジスタにオン オフ制御ビットを設 けることにより、 オン/オフ制御信号は不要になる。 このオン/オフ制御ビッ トの設定は、 内部回路に 1 : 1で対応されたビットへの設定と同時でも良いし、 単独で行なうように構成することも可能である。
さらに、 本発明は、 L- bandと Band- IIIを含む複数の周波数バンドの信号を受 信可能なディジタルオーディオ放送用受信機を構成する受信信号を増幅し周波 数変換する半導体集積回路において、 内部回路を選択パンドに応じて適宜動作 させたり非動作にさせたりすることでより一層トータルの消費電力を低減させ ることができる。 図面の簡単な説明
図 1は、 本発明を適用したディジタルオーディォ放送用受信機の構成例を示 すブロック図である。
図 2は、 (A) はディジタルオーディオ放送に用いられる伝送フレームの構成 例を示す図、 (B ) はフレームが連続して送信される様子を示す図である。
図 3は、 R F I Cの動作制御回路とその制御信号により動作を停止する回路 の具体的な実施例を示すプロック図である。
図 4は、 実施例の R F I Cが Band- III の信号を受信するときに動作が停止さ れる回路と動作する回路とを示すブロック図である。
図 5は、 本発明を適用した R F I Cの他の実施例を示すプロック図である。 図 6は、 内部回路の動作を停止させるためにシステムコントローラから実施 例の R F I Cに対し供給されるオン/オフ制御信号のタイミングを示す図であ る。
図 7は、 本発明に先立って検討した内部回路の動作を停止させるためにシス テムコントローラから R F I Cに対し供給されるオン/オフコマンドのタイミ ングを示す図である。 発明を実施するため最良の形態
以下、 本発明の好適な実施例を図面に基づいて説明する。
図 1は本発明を適用したディジタルオーディォ放送用受信機の構成例を示す c 図 1において、 1 00は放送局から送信された放送電波を受信するアンテナ、 1 1 0は第 1パンド (L- band) の信号と第 2パンド (Band- III) の信号を自動 的に振り分ける分波器 (選択同調部)、 1 2 1は第 1バンドの周波数帯の信号を 通過させるフィルタ、 1 2 2は第 2パンドの周波数帯の信号を通過させるフィ ルタ、 2 0 0はフィルタ 1 2 1 , 1 2 2を通過した信号を増幅し周波数変換 (ダウンコンバート) する RF I C、 1 3 0は RF I C 200のアナログ出力 をディジタル信号に変換する AD変換器、 3 00は AD変換された信号をディ ジタル処理により復調、 復号するベースバンドデコーダ、 400はシステム全 体を制御するシステムコントローラ、 5 00はオペレータ (ユーザー) がシス テムコントローラに対する指令を与えるキー入力操作部 5 1 0や動作状態を確 認したりするための表示部 5 20などからなるマンマシン ·ィンタフェースで ある。
RF I C 200は、 フィルタ 1 2 1, 1 22を通過した受信信号をそれぞれ 増幅する低雑音アンプ (LNA) 2 1 1 , 2 1 2と、 一方の低雑音アンプ (L NA) 2 1 1により増幅された信号と第 1発振器 2 2 1からの発振信号 φ 1と をミキシングして Band- III の周波数の信号に変換する第 1ミキサ 23 1と、 周 波数変換された受信信号または他方の低雑音アンプ (LNA) 2 1 2により增 幅された受信信号と第 2発振器 2 2 2からの発振信号 φ 2とをミキシングして 第 1中間周波数の信号に変換する第 2ミキサ 2 3 2と、 周波数変換された信号 を増幅する固定利得アンプ 24 1および可変利得アンプ 242と、 増幅された 信号と RFシンセサイザ 2 5 1からの発振信号 φ 3とをミキシングして第 2中 間周波数の信号に変換する第 3ミキサ 2 3 3と、 周波数変換された信号を增幅 するアンプ 243とを備えている。
また、 RF I C 200は、 外付けの水晶振動子を備えた基準発振器 26 0か ら供給される基準発振信号 <i»ref と上記第 1発振器 22 1からフィードバックさ れる発振信号とを比較して周波数を一致させるような制御電圧を生成して第 1 発振器 2 2 1に与える R Fシンセサイザ 2 5 1と、 基準発振信号 φ ref と上記第 2発振器 2 2 2からフィードバックされる発振信号とを比較して周波数を一致 させるような制御電圧を生成して第 2発振器 2 2 2に与える I Fシンセサイザ 2 5 2を備えている。 シンセサイザ 2 5 1および 2 5 2は、 分周回路や位相比 較回路、 チャージポンプ、 ループフィルタなどで構成され、 発振器 2 2 1, 2 2 2の発振信号が帰還されることでそれぞれ P L Lループを構成する。 発振器 2 2 1 , 2 2 2は、 例えば制御電圧に応じた周波数で発振する電圧制御発振器 ( V C O ) が用いられる。
さらに、 R F I C 2 0 0は、 システムコントローラ 4 0 0からシリアルに供 給されるコマンドコードを取り込むシフトレジスタ 2 6 1と、 取り込んだコマ ンドをデコードして内部制御信号を生成するコマンドデコーダ 2 6 2と、 コン マドコードに応じた制御コードなどを保持するコントロールレジスタ 2 6 3と、 該レジスタ 2 6 3の設定値とシステムコントローラ 4 0 0からのオン Zオフ制 御信号 0N/0FF に応じて内部回路の動作を制御する信号を生成する動作制御回路 2 6 4とを備えている。
ベースバンドデコーダ 3 0 0は、 A D変換器 1 3 0で変換された信号に対し て直交復調を行ない I信号と Q信号を生成する直交復調回路 3 1 0と、 復調さ れた I, Q信号に対して高速フーリエ変換処理を行なう F F T復調回路 3 2 0 と、 F F T変換された信号のディンターリーブ処理を行なうディンターリーブ 回路 3 3 0と、 尤最復号法によるエラー訂正を行なうビタビ復号回路 3 4 0と、 M P E Gオーディオ規格のような高能率符号化処理により圧縮されたデータを 伸長する高能率圧縮復号回路 3 5 0などから構成されている。
F F T復調回路 3 2 0とビタビ復号回路 3 4 0で復号されたデータはシステ ムコントローラ 4 0 0へ供給されて制御情報チャネル部に含まれている制御情 報の抽出と該制御情報とキー入力操作部 5 1 0から入力された指令とに基づい てユーザーにより指定されたサービスの選択制御が行なわれる。
ユーザーにより指定されたサービスが音楽サービスであった場合、 ビタビ復 号回路 3 4 0で復号されたデータ (ビットス トリーム) は高能率圧縮復号回路 3 5 0へ供給され伸長され出力される。 図 1には示されていないが、 高能率圧 縮復号回路 3 5 0で伸長された音楽データは D A変換器でアナログ信号に変換 され、 アンプで増幅されてスピーカに供給されて再生音として出力される。 ま た、 ベースバンドデコーダ 3 0 0で'復調、 復号処理された受信データのうち音 楽データ以外のデータは、 図示しないデータデコーダでデコードされて表示器 5 2 0もしくは図示しない画像データ表示用モニタに表示される。
図 2 ( A ) には、 ディジタルオーディオ放送に用いられる伝送フレームの構 成例が示されている。 図 2 ( A ) に示されているように、 伝送フレームは、 フ レームの先頭を示す無信号部 N U L Lと、 フレームの同期をとるための同期 チャネル部 S Y N Cと、 サービスの選択やデコードに必要な情報が入っている 制御情報チャネル部 F I Cと、 具体的なサービスのコンテンツが入っているメ ィンサービスチャネル部 M S Cとから構成されている。 メインサービスチヤネ ル部 M S Cには、 複数のサービスのコンテンツを最大 6 4個まで含ませること ができる。 メインサービスチャネル部 M S Cに含まれるサービスの数は固定で はなく、 いずれかのサービスに含まれるデータ量が大きい場合には 1つのフ レームで伝送可能なサービスの数は少なくなる。
また、 欧州のディジタルオーディオ放送規格では、 伝送速度とフレーム構成 に応じて表 1に示されているような 4つの伝送モードが規定されている。 図 2 ( A) には、 この 4つの伝送モードのうちモード 2のフレームにおける各チヤ ネルのシンボル数と時間が示されている。 表 1に示されているように、 モード 1, 2および 4は 1フレーム当りのシンボル数が 「7 6」 であり、 モード 3は 1フレーム当りのシンポノレ数が 「 1 5 3」 である。 さらに、 モード 1 , 2およ ぴ 4は 1フレーム内の制御情報チャネル部 F I Cとメインサービスチャネル部 M S Cのシンポル数がそれぞれ Γ 3」 と 「7 2」 であり、 モード 3は F I Cと M S Cのシンボル数がそれぞれ 「8」 と 「1 4 4」 である。
制御情報チャネル部 F I Cには、 メインサービスチャネル部 M S Cに含まれ ているサービスのコンテンツの位置が、 6 4ビット単位とする C U (Capacitor Unit) 値で示されている,
Figure imgf000011_0001
表 1から分かるように、 伝送モードにより無信号期間 NUL Lおよび各同期 チャネル部 SYNCの時間の長さが異なる一方、 1 CU当りの期間は伝送モー ドにかかわらず一定である。 従って、 受信した信号の無信号期間 NUL Lおよ ぴ同期チャネル部 SYNCの期間から伝送モードを、 また制御情報チャネル部 F I C内の CU値からユーザーが希望しているサービスの位置を知り、 その サービスのコンテンツを選択するように制御することができる。 また、 制御情 報チャネル部 F I C内にもいずれの伝送モードであるかを示す情報が含まれて いるので、 その情報から伝送モードを判定することができる。
例えば、 図 2に示されている伝送フレームの中の 2番目のサービス S 2を ユーザーが希望している場合を考えると、 制御情報チャネル部 F I Cは 7 2シ ンボル、 8 64 CUであるため、 1シンボル当りの CU値は 「1 2」 となる。 希望するサービス S 2よりも前のサービスは 1 40ュニットの S 1のみで、 制 御情報チャネル部 F I C内にはサービス S 1が MS C内の CU値で 「0」 から 「1 3 9」 までに格納されていること、 また希望するサービス S 2は MS C內 の CU値で 「1 40」 から 「3 3 5」 までに格納されていることを示す情報が 入っているので、 これらの情報と F I Cのシンボル数が 「3」 であることおよ び 1シンボル当りの CU値が 「1 2」 であることから、 希望するサービスは 1 6番目のシンポルから 3 2番目のシンボルまでに存在することが分かる。
従って、 コントローラ 400は希望するサービスの受信タイミングに合わせ て R F I C 200を動作させるような制御 (コマンドの送信) が可能である。 なお、 送信データの変調に差動変調が使用されている場合には、 ユーザーが希 望するサービスに相当する最初のシンボルの 1つ前のシンポルから RF I C 2 00内部の回路を動作させる必要がある。
図 3には、 コントローラ 4 0 0からの制御コマンドにより内部回路の動作が 停止可能に構成された R F I C 2 0 0の動作制御回路 2 6 4とその制御信号に より動作を停止する回路の具体的な実施例が示されている。 なお、 図 1に示さ れている回路と同一の回路には同一の符号を付して重複した説明は省略する。 この実施例では、 レジスタ 2 6 3は動作を制御したい回路に 1 : 1対応され たビットを備えている。 具体的には、 レジスタ 2 6 3の第 1ビットと第 2ビッ トは低雑音アンプ (L NA) 2 1 1, 2 1 2に対応され、 第 3ビッ ト〜第 5 ビットはミキサ 2 3 1〜 2 3 3に対応され、 第 6ビットと第 7ビットは発振器 2 2 1 , 2 2 2に対応され、 第 8ビットと第 9ビットはシンセサイザ 2 5 1 , 2 5 2に対応され、 第 1 0ビット〜第 1 2ビットはアンプ 2 4 1〜2 4 3に対 応されている。 レジスタ 2 6 3の各ビッ トの設定は、 ユーザーのキー入力操作 または電源投入時の初期設定等により、 システムコントローラ 4 0 0から I I Cバスを介して R F I C 2 0 0へ制御コマンドが送信されてコマンドデコーダ 2 6 2がコマンドコードをデコードすることにより行なわれる。
動作制御回路 2 6 4は、 上記レジスタ 2 6 3の各ビットの信号とシステムコ ントローラ 4 0 0から供給されるオン オフ制御信号 0N/0FF とを入力とする A NDゲート G l , G 2 , G 3……により構成されている。 また、 動作を制御し たい各回路には電源電圧端子との間に電源スィッチ SW1 , SW2, SW3〜 …が設けられており、 これらのスィッチ SW1 , SW2 , S W3……が上記 A NDゲートG 1, G 2, G 3……に対応され、 八 0ゲート01, G 2 , G 3 ……の出力によりオン状態またはオフ状態に設定されるように構成されている。 具体的には、 R F I C 2 0 0を動作させるときは、 システムコントローラ 4 00から供給されるオン Zオフ制御信号 0N/0FF がハイレベルにされる。 これに より、 レジスタ 2 6 3の各ビッ トの信号が ANDゲ ト G 1, G 2 , G 3…… を介して電源スィッチ S W 1, S W2 , S W3 に供給され、 レジスタ 2 6 3の " 1 " が立っているビットに対応する回路の電源スィッチはオン状態に、 またレジスタ 2 6 3の " 1 " が立っているビットに対応する回路の電源スイツ チはオフ状態にされる。 また、 オン オフ制御信号 0N/0FFがロウレベルにされ ると、 レジスタ 2 6 3の各ビットに対応されている全ての回路の動作が停止さ れ、 レジスタ 2 6 3の各ビットに対応されていない回路 (例えば基準発振回路 2 6 0のィンパータゃシフトレジスタ 2 6 1などの制御回路) は動作を続ける。 この実施例の R F I C 2 0 0では、 Band - III の信号を受信するときは、 図 4 においてメッシュが付されている回路の動作を停止させそれ以外の回路を動作 させるような制御コマンドが、 システムコントローラ 4 0 0から R F I C 2 Q 0へ送信されてシフ トレジスタ 2 6 1 に取り込まれ、 コマンドデコーダ 2 6 2 によりレジスタ 2 6 3の各ビッ トの設定が行なわれる。 これにより、 アンテナ 1 0 0で受信された Band- III の信号は低雑音アンプ (L N A) 2 1 2で増幅さ れ、 第 2ミキサ 2 3 2で第 1中間周波数の信号に変換されてから、 アンプ 2 4 1 , 2 4 2で増幅さる。 この例では第 3ミキサ 2 3 3は非動作しない設定と なっている為、 第 1中間周波数の信号に変換された信号は第 3ミキサ 2 3 3で 第 2中間周波数の信号に変換されず第 1中間周波数の信号のまま、 アンプ 2 4 3によって増幅されて出力される。
なお、 システムを構成するベースバンドデコーダの種類によっては、 第 2中 間周波数の信号入力を要求するものがあり、 その場合には第 3ミキサ 2 3 3が 動作し、 アンプ 2 4 1, 2 4 2で増幅された受信信号は、 第 3ミキサ 2 3 3に よって第 2中間周波数の信号に変換され、 アンプ 2 4 3で増幅されて出力され る。
L-band の信号を受信するときは、 低雑音アンプ (L N A) 2 1 2の動作のみ 停止させるような制御コマンドがシステムコントローラ 4 0 0から供給されて レジスタ 2 6 3の各ビッ トの設定が行なわれる。 これにより、 アンテナ 1 0 0 で受信された L - band の信号は低雑音アンプ (L N A) 2 1 1で増幅され、 第 1 ミキサ 2 3 1で Band - III の周波数の信号に変換されさらに第 2ミキサ 2 3 2で 第 1中間周波数の信号に変換されてから、 アンプ 2 4 1, 2 4 2で増幅され、 第 3ミキサ 2 3 3で第 2中間周波数の信号に変換され、 アンプ 24 3によって 増幅されて出力される。
ユーザーによりいずれかのバンドが選択され、 さらにメインサービスチヤネ ル部 MS Cに含まれているサービスのうち例えば第 2サービス S 2が選択され た場合には、 システムコントローラ 4 0 0がベースパンドデコーダ 3 0 0で復 調された信号に基づいて制御情報チャネル部 F I C内に含まれている各サービ スの CU値から希望するサービス S 2の受信期間中のみ R F I C 2 0 0内の回 路を動作させそれ以外のサービスの受信期間中は R F I C 2 0 0内の回路を動 作させないようにするため、 図 6 (B) に示すようなタイミングで変化するォ ン/オフ制御信号 0N/0FFを生成し出力する。
すると、 このオン Zオフ制御信号 0N/0FF によって RF I C 2 0 0内の動作制 御回路 2 6 4を構成する ANDゲート G 1, G 2 , G 3……が制御されて、 非 選択のサービスの受信期間中はレジスタ 2 6 3の各ビットの信号が遮断されて 電源スィッチ SW1, SW2 , S W3……がオフされ、 制御対象のすべての回 路への電源供給が遮断されてそれらの回路の動作が停止される。 そして、 選択 サービスの受信タイミングに合わせてオン Zオフ制御信号 0N/0FF がハイレベル に変化されると、 八1^0ゲート01 , G 2 , G 3……の出力がレジスタ 2 6 3 の各ビッ トの信号に応じて決定され、 それが電源スィッチ SW1, SW2, S W3……に供給されて " 1 " が立っているビットに対応した回路の電源スイツ チをオン状態にさせるため、 回路が動作状態にされ選択サービスの信号を增幅 し周波数変換してベースパンドデコーダ 3 0 0へ渡し復調させることができる。 しかもこの実施例では、 非選択のサービスの受信期間中であっても基準とな る発振器 2 6 0は動作していて発振信号を出力しているため、 選択サービスの 受信開始直前に回路を動作させても正確に信号を受信することができる。 なお、 この実施例では、 非選択のサービスの受信期間中 VCO 2 2 1 , 2 2 2とシン セサイザ 2 5 1 , 2 5 2の動作を停止させているが、 P L L回路のループが安 定するには若干の時間がかかるので V CO 2 2 1, 2 2 2とシンセサイザ 2 5 1, 2 5 2の動作を停止させずに、 低雑音アンプ (LNA) 2 1 1, 2 1 2と ミキサ 2 3 1〜2 3 3およびアンプ 2 4 1〜2 4 3の動作のみ停止させるよう に構成しても良い。
図 5には、 本発明を適用した R F I C 2 0 0の他の実施例を示す。 この実施 例は、 I I Cパスのようなシリアルバスの代わりにパラレルパス P— BU Sを 用いて R F I C 2 0 0とシステムコントローラ 4 0 0とを接続するようにした ディジタルオーディオ放送受信システムを構成する R F I Cである。 この実施 例の R F I Cにおいては、 システムコントローラ 4 0 0から供給されるコマン ドコードを取り込むコマンドレジスタ 2 6 5が設けられ、 このレジスタの一部 に、 R F I C 2 0 0内の各回路の動作 Z非動作を指定するビット B 1〜B nと、 オン/オフ制御ビット B 0とが設けられている。
このオン オフ制御ビット B 0力 S " 1 " にセットされるとビット B l〜B n のうち " 1 " が立っているビットに対応された回路のみ動作が許可される。 ォ ン/オフ制御ビット B 0が "0" にセットされると制御対象の回路はすべて非 動作状態にされる。 制御ビット B 0力 S "0" のときビット B l〜B nは無効で あり、 " 1" または "0" のいずれが設定されていても構わない。
従って、 例えば第 2サービス S 2がユーザーによって選択された場合には、 図 6 (C) のように、 システムコントローラ 4 0 0から第 1サービス S 1の開 始直前にレジスタ 2 6 5のビット B 0に " 0" をセットし、 第 2サービス S 2 の開始直前にビット B 0に " 1 " をセッ トし、 第 3サービス S 3の開始直前に ビッ ト B 0に " 0 " をセットし、 最終サービス S nの終了直前にビッ ト B 0に " 1 " をセットするようにすれば、 所望のサービス S 2のみ受信して復調する ことができる。
なお、 I I Cパスを使用した図 3のシステムにおいて、 レジスタ 2 6 3に図 5のレジスタ 2 6 5のビット B 0に相当するビットを設けて、 このビットの信 号をシステムコントローラ 4 0 0から供給されるオン オフ制御信号 ON/OFF の 代わりに ANDゲート G 1, G 2 , G 3……に供給して制御するようにしても よい。 この場合、 シリアルインタフェースを若干変更して、 例えばシリアル データの先頭ビットが "0" (または " 1 " でも可) もしくは先頭から数ビット が所定のパターンのときは直ちにレジスタ 2 6 3のビット B 0がセットもしく はリセットされるように回路を構成しておくことにより、 1 0 0ビッ トのよう な制御コマンドすべての送信終了を待たずに、 R F I C 2 0 0内の一部の回路 の動作を停止させることができる。
本願において開示される発明のうち代表的なものによって得られる効果を簡 単に説明すれば下記のとおりである。
すなわち、 本発明に従うと、 ディジタルオーディオ放送用受信機を構成する 回路を複数の半導体集積回路で構成し、 I I Cパス等のバスで接続して制御す る場合に、 受信信号を増幅し周波数変換する半導体集積回路の内部回路の動作 を選択サービスの受信期間以外の期間に容易かつ短時間に停止させることがで き、 これによりディジタルオーディオ放送用受信機の消費電力をより効果的に 低減することができる。
また、 L- bandと Band- IIIを含む複数の周波数バンドの信号を受信可能なディ ジタルオーディオ放送用受信機を構成する受信信号を増幅し周波数変換する半 導体集積回路の内部回路を、 選択バンドに応じて動作させたり非動作にさせた りすることができ、 これにより トータルの消費電力を低減することができる。 さらに、 受信信号を増幅し周波数変換する半導体集積回路内部の所定の回路を、 所望のサービスの受信期間に応じて選択的に動作させたり非動作にさせたりす ることでトータルの消費電力を低減することができるという効果がある。
以上本発明者によってなされた発明を実施例に基づき具体的に説明したが、 本発明は上記実施例に限定されるものではなく、 その要旨を逸脱しない範囲で 種々変更可能であることはいうまでもない。 例えば、 前記実施例では、 ユー ザ一が希望するサービスの位置の算出をシステムコントローラ 4 0 0で行なう としたが、 ベースパンドデコーダ 3 0 0にそのような機能を有する回路を設け るようにしても良い。 また、 その場合、 R F I C内部の回路の動作のオン Zォ フ制御信号 0N/0FF を、 システムコントローラ 4 0 0でなくベースパンドデコー ダ 3 0 0から出力させるように構成しても良い。
また、 実施例においては、 R F I C 2 0 0内の各回路の動作/非動作を指定 するレジスタ 2 6 3を設け、 システムコントローラ 4 0 0からコマンドを送つ てこのレジスタ 2 6 3の設定を行なうとしたが、 動作させたい回路は受信バン ドが決まればほぼ固定されるので、 レジスタ 2 6 3を設ける代わりにレジスタ 2 6 3に設定する内容 (パターン) と同じ内容を記憶した R O Mを設けて、 こ の R O Mの内容を A N Dゲート G 1〜 G nからなる動作制御回路 2 6 4に入力 させ、 システムコントローラ 4 0 0からは R O M内のパターンを指定する選択 信号と R O Mの出力を通過させるか遮断させるか指示するオン//オフ制御信号 0N/0FFを R F I C 2 0 0に供給するように構成しても良い。
さらに、 実施例の R F I Cにおいては、 ミキサ 2 3 3で混合される発振信号 をミキサ 2 3 1と共通の R Fシンセサイザ 2 5 1からミキサ 2 3 3へ与えるよ うにしているが、 ミキサ 2 3 3に対応した発振器を別途設けるようにしても良 レ、。 因みに、 実施例の R F I Cにおいて、 ミキサ 2 3 3で混合される発振信号 を R Fシンセサイザ 2 5 1からミキサ 2 3 3へ与えるようにしているのは、 ミ キサ 2 3 3で混合される発振信号の周波数がミキサ 2 3 1で混合される発振信 号の周波数の整数分の 1であり、 分周により得ることができるためである。 また、 実施例では、 受信信号を増幅し周波数変換する R F I Cに適用した場 合を説明したが、 R F I Cとベースバンドデコーダとが一体となった半導体集 積回路にも適用することができる。 産業上の利用可能性
以上の説明では主として本発明者によってなされた発明をその背景となった 利用分野であるディジタルオーディオ放送用の受信機に適用した場合を説明し たが、 本発明はそれに限定されるものでなく、 1つのフレームに複数のデータ を含ませて送信するディジタル信号の受信機一般に利用することができる。

Claims

請求の範囲
1 . 受信信号を増幅し周波数変換する第 1の半導体集積回路と、 該第 1の 半導体集積回路により増幅、 周波数変換された受信信号を復調し復号する第 2 の半導体集積回路と、 前記第 1および第 2の半導体集積回路を制御する制御装 置とを備えたディジタル放送受信装置であって、
前記第 1の半導体集積回路は、 動作を制御したい回路に対応されたビットを 備えたレジスタと、 該レジスタの設定値と前記制御装置からのオン/オフ制御 信号に応じて内部回路の動作を制御する信号を生成する動作制御回路とを備え、 前記制御装置は、 受信した伝送フレーム中に含まれる制御情報に基づいて伝 送フレーム中に含まれる複数のサービスの中から指定されたサービスの受信タ ィミングを検出し、 該受信タイミングに応じて前記オン Zオフ制御信号を生成 して前記第 1の半導体集積回路へ出力するよう構成されてなることを特徴とす るディジタル放送受信装置。
2 . 前記第 1の半導体集積回路と前記制御装置とはシリアルバスで接続さ れ、 該シリアルパスを介した前記制御装置から前記第 1の半導体集積回路への 制御コードの伝達により前記レジスタの設定が可能にされ、 前記オン オフ制 御信号の出力前に前記レジスタの設定が行なわれることを特徴とする請求項 1 に記載のディジタル放送受信装置。
3 . 前記動作制御回路により動作が停止される回路は、 受信信号を増幅す る増幅回路と受信信号を周波数変換するミキサであることを特徴とする請求項 1または 2に記載のディジタル放送受信装置。
4 . 前記動作制御回路により動作が停止される回路は、 受信信号を増幅す る増幅回路と受信信号を周波数変換するミキサと該ミキサで受信信号と混合さ れる周波数信号を生成する回路であることを特徴とする請求項 1または 2に記 載のディジタル放送受信装置。
5 . 前記第 1の半導体集積回路は、 第 1周波数帯の受信信号を増幅する第 1増幅回路と、 第 1周波数帯の受信信号と第 1周波数信号とを混合して周波数 変換を行なう第 1 ミキサと、 前記第 1周波数信号を生成する第 1発振回路と、 第 2周波数帯の受信信号を増幅する第 2増幅回路と、 前記第 1 ミキサにより周 波数変換された信号または第 2周波数帯の受信信号と第 2周波数信号とを混合 して周波数変換を行なう第 2ミキサと、 前記第 2周波数信号を生成する第 2発 振回路と、 前記第 2ミキサにより周波数変換された信号を増幅する第 3増幅回 路を備え、
前記第 1周波数帯の受信信号の伝送フレーム中に含まれる複数のサービスの 中から指定されたサービスを選択する際には、 前記第 1増幅回路と第 1ミキサ と第 1発振回路と第 2ミキサと第 2発振回路と第 3増幅回路とが、 前記動作制 御回路により非選択サービスの受信タイミングに応じて動作停止され、 前記第 2増幅回路は連続して動作停止状態とされ、
前記第 2周波数帯の受信信号の伝送フレーム中に含まれる複数のサービスの 中から指定されたサービスを選択する際には、 前記第 2増幅回路と第 2ミキサ と第 2発振回路と第 3増幅回路とが、 前記動作制御回路により非選択サービス の受信タイミングに応じて動作停止され、 前記第 1増幅回路と第 1ミキサは連 続して動作停止状態とされるように構成されていることを特徴とする請求項 1 または 2に記載のディジタル放送受信装置。
6 . 受信信号を増幅し周波数変換する第 1の半導体集積回路と、 該第 1の 半導体集積回路により増幅、 周波数変換された受信信号を復調し復号する第 2 の半導体集積回路と、 前記第 1および第 2の半導体集積回路を制御する制御装 置とを備えたディジタル放送受信装置であって、
前記第 1の半導体集積回路は、 動作を制御したい回路に対応されたビットを 備えたレジスタと、 該レジスタの所定のビットの状態と前記動作を制御したい 回路に対応されたビットに設定されている値とに応じて内部回路の動作を制御 する信号を生成する動作制御回路とを備え、
前記制御装置は、 受信した伝送フレーム中に含まれる制御情報に基づいて伝 送フレーム中に含まれる複数のサービスの中から指定されたサービスの受信タ ィミングを検出し、 該受信タイミングに応じて前記レジスタの所定のビットの 状態を設定するよう構成されてなることを特徴とするディジタル放送受信装置 c
7 . 前記第 1の半導体集積回路と前記制御装置とはパラレルバスで接続さ れ、 該パラレルバスを介した前記制御装置から前記第 1の半導体集積回路への 制御コードの伝達により前記レジスタの設定が可能にされ、 前記所定ビットと 該所定ビット以外のビットの設定が同時に行なわれることを特徴とする請求項 6に記載のディジタル放送受信装置。
8 . 前記第 1の半導体集積回路と前記制御装置とはシリアルバスで接続さ れ、 該シリアルバスを介した前記制御装置から前記第 1の半導体集積回路への 制御コードの伝達により前記レジスタの設定が可能にされ、 前記所定ビッ トの 設定前に前記レジスタの前記動作を制御したい回路に 1 : 1対応されたビット の設定が行なわれることを特徴とする請求項 6に記載のディジタル放送受信装
9 . 前記動作制御回路により動作が停止される回路は、 受信信号を増幅す る増幅回路と受信信号を周波数変換するミキサであることを特徴とする請求項 7または 8に記載のディジタル放送受信装置。
1 0 . 前記動作制御回路により動作が停止される回路は、 受信信号を増幅 する増幅回路と受信信号を周波数変換するミキサと該ミキサで受信信号と混合 される周波数信号を生成する回路であることを特徴とする請求項 7または 8に 記載のディジタル放送受信装置。
PCT/JP2002/012711 2002-12-04 2002-12-04 ディジタル放送受信装置 WO2004051877A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
PCT/JP2002/012711 WO2004051877A1 (ja) 2002-12-04 2002-12-04 ディジタル放送受信装置
TW092100047A TW200412726A (en) 2002-12-04 2003-01-02 Digital broadcasting receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2002/012711 WO2004051877A1 (ja) 2002-12-04 2002-12-04 ディジタル放送受信装置

Publications (1)

Publication Number Publication Date
WO2004051877A1 true WO2004051877A1 (ja) 2004-06-17

Family

ID=32449001

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2002/012711 WO2004051877A1 (ja) 2002-12-04 2002-12-04 ディジタル放送受信装置

Country Status (2)

Country Link
TW (1) TW200412726A (ja)
WO (1) WO2004051877A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7777471B2 (en) 2008-09-30 2010-08-17 Telefonaktiebolaget Lm Ericsson (Publ) Automated sleep sequence

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1724955A3 (en) 2005-05-17 2007-01-03 Samsung Electronics Co.,Ltd. Method for taking a telephone call while receiving a broadcast service, and digital multimedia broadcasting terminal using this method

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0799461A (ja) * 1993-09-27 1995-04-11 Sony Corp 集積回路システム
JPH11252186A (ja) * 1998-03-04 1999-09-17 Mitsubishi Electric Corp Dcオフセット除去装置およびdcオフセット除去装置を適用した受信機
JP2000082261A (ja) * 1998-09-04 2000-03-21 Nec Corp 復号化装置及び復号化装置のスタンバイ制御方法
JP2000134170A (ja) * 1998-07-16 2000-05-12 Alcatel 通信ネットワ―クの受信機
JP2000244348A (ja) * 1999-02-22 2000-09-08 Sharp Corp デジタル音声放送受信装置
JP2001237731A (ja) * 2000-02-24 2001-08-31 Matsushita Electric Ind Co Ltd デジタル音声放送受信装置
JP2002043974A (ja) * 2000-07-28 2002-02-08 Kenwood Corp Pll周波数シンセサイザ式無線装置の給電方法、pll周波数シンセサイザ式無線装置
JP2002314448A (ja) * 2001-03-14 2002-10-25 Texas Instr Inc <Ti> デジタル・ラジオ受信機のための二重モード自動利得制御システム及びその方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0799461A (ja) * 1993-09-27 1995-04-11 Sony Corp 集積回路システム
JPH11252186A (ja) * 1998-03-04 1999-09-17 Mitsubishi Electric Corp Dcオフセット除去装置およびdcオフセット除去装置を適用した受信機
JP2000134170A (ja) * 1998-07-16 2000-05-12 Alcatel 通信ネットワ―クの受信機
JP2000082261A (ja) * 1998-09-04 2000-03-21 Nec Corp 復号化装置及び復号化装置のスタンバイ制御方法
JP2000244348A (ja) * 1999-02-22 2000-09-08 Sharp Corp デジタル音声放送受信装置
JP2001237731A (ja) * 2000-02-24 2001-08-31 Matsushita Electric Ind Co Ltd デジタル音声放送受信装置
JP2002043974A (ja) * 2000-07-28 2002-02-08 Kenwood Corp Pll周波数シンセサイザ式無線装置の給電方法、pll周波数シンセサイザ式無線装置
JP2002314448A (ja) * 2001-03-14 2002-10-25 Texas Instr Inc <Ti> デジタル・ラジオ受信機のための二重モード自動利得制御システム及びその方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7777471B2 (en) 2008-09-30 2010-08-17 Telefonaktiebolaget Lm Ericsson (Publ) Automated sleep sequence

Also Published As

Publication number Publication date
TW200412726A (en) 2004-07-16

Similar Documents

Publication Publication Date Title
US20050215226A1 (en) Method for receiving a multi-carrier radio frequency (RF) signal and RF receiver
US7369823B2 (en) Reception apparatus
US20070202814A1 (en) Wireless communication semiconductor integrated circuit device and wireless communication system
US5584056A (en) Dual-bandwidth cellular telephone switching apparatus
KR100725405B1 (ko) Pll 주파수 합성기를 구비하지 않은 무선 수신 장치 및이를 이용한 무선 수신 방법
US8107562B2 (en) Combining soft decisions in a weather band radio
JP4904906B2 (ja) 受信装置とこれを用いた電子機器
JP4287855B2 (ja) モバイルのテレビジョン受信機用集積回路
JP2002027340A (ja) テレビジョンチューナ及び該テレビジョンチューナを用いた映像機器
JP2008053836A (ja) 受信回路及び受信機
US7383031B2 (en) Receiving circuit for radio-wave clock broadcast wave
JP2006141022A (ja) デジタルマルチメディア放送用直接変換受信機
US7050779B2 (en) Semiconductor integrated circuit device
JP2001237727A (ja) 集積同報通信受信回路を備えた移動無線受信機
WO2004051877A1 (ja) ディジタル放送受信装置
KR100365359B1 (ko) 지상 및 위성 방송용 콤비 튜너
JP2005117611A (ja) Dmb用二重帯域支援受信機
US20090278994A1 (en) Method and system for an integrated multi-standard audio/video receiver
JP3589886B2 (ja) 放送受信機
KR100755595B1 (ko) 복합형 튜너
JP3565739B2 (ja) テレビジョンチューナ
KR100550865B1 (ko) 싱글 위상동기루프를 갖는 듀얼밴드용 원칩 디지털 오디오방송 튜너
JP2002300061A (ja) 放送受信装置
JP2007336294A (ja) バッファ回路及びその制御方法、チューナ回路、受信機
JPH1022856A (ja) 放送受信機

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP KR SG US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR IE IT LU MC NL PT SE SK TR

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: JP

WWW Wipo information: withdrawn in national office

Country of ref document: JP