WO1997048131A1 - Structure de composant electronique - Google Patents

Structure de composant electronique Download PDF

Info

Publication number
WO1997048131A1
WO1997048131A1 PCT/JP1997/001990 JP9701990W WO9748131A1 WO 1997048131 A1 WO1997048131 A1 WO 1997048131A1 JP 9701990 W JP9701990 W JP 9701990W WO 9748131 A1 WO9748131 A1 WO 9748131A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor element
metal
bump
electrode
inner lead
Prior art date
Application number
PCT/JP1997/001990
Other languages
English (en)
French (fr)
Inventor
Norihito Tsukahara
Original Assignee
Matsushita Electric Industrial Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co., Ltd. filed Critical Matsushita Electric Industrial Co., Ltd.
Priority to EP97924372A priority Critical patent/EP0844656A4/en
Publication of WO1997048131A1 publication Critical patent/WO1997048131A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/86Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using tape automated bonding [TAB]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/1134Stud bumping, i.e. using a wire-bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/118Post-treatment of the bump connector
    • H01L2224/1183Reworking, e.g. shaping
    • H01L2224/1184Reworking, e.g. shaping involving a mechanical process, e.g. planarising the bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13075Plural core members
    • H01L2224/1308Plural core members being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13075Plural core members
    • H01L2224/1308Plural core members being stacked
    • H01L2224/13082Two-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/13124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/14104Disposition relative to the bonding areas, e.g. bond pads, of the semiconductor or solid-state body
    • H01L2224/1411Disposition relative to the bonding areas, e.g. bond pads, of the semiconductor or solid-state body the bump connectors being bonded to at least one common bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys

Definitions

  • the present invention relates to an electronic component assembly in which an electrode of a semiconductor element and an inner lead of a tape carrier are connected using a low-melting alloy such as solder, and in particular, a metal ball formed at the tip of a metal wire is used for the semiconductor element.
  • the present invention relates to an electronic component structure in which bumps are formed by bonding to electrodes and are connected to inner leads of a tape carrier. Background art
  • FIGS. 25 to 29 As an electronic component structure in which electrodes of a semiconductor element are connected to inner leads of a tape carrier, for example, those shown in FIGS. 25 to 29 can be mentioned. That is, as shown in FIG. 25, bumps 3 such as S ⁇ and solder are formed on the electrodes 2 of the semiconductor element 1 by an electric plating method.
  • Reference numeral 4 denotes a passivation film for protecting the active surface of the semiconductor element 1.
  • the inner leads 6 of the table carrier 5 are positioned on the bumps 3 formed on the respective electrodes 2 so as to face each other. Thereafter, as shown in FIG. 27, the tips of the inner leads 6 are pressed at once by a heated bonding tool 7. As a result, as shown in FIG. 28, the plating layer 8 such as S ⁇ and solder formed on the surface of each inner lead 6 is melted, and the bump 3 and the inner lead 6 are interposed through the alloy layer 9.
  • the connected electronic component structure is formed However, as shown in FIG. 25, since the maximum height H of the bump 3 that can be formed by the electric plating method is as low as about 20 ⁇ m, the plating layer 8 is melted as shown in FIG.
  • the gap between the inner lead 6 and the semiconductor element 1 is smaller than the amount of the molten alloy layer 9 and excessively large.
  • alloy layer 9 a ends up contacting the edge portion of the semiconductor element 1, there is a problem of causing operation failure of the semiconductor device 1.
  • the bumps are formed by a wire bonding method, as shown in FIGS. 30 to 34, separately from the electric plating method. There is a conventional example using bumps 11 to be formed. In other words, in FIG.
  • a metal wire 12 made of gold, copper, aluminum, solder, or the like is passed through a cabillary 13 made of ceramic coulby and passed through the metal. Discharge occurs between the tip of the wire 12 and an electrode 14 called a torch, and a metal ball 15 is formed.
  • the metal ball 15 is pressed onto the electrode 2 of the semiconductor element 1 that has been preheated, and ultrasonic vibration is applied.
  • the metal ball 15 is joined to the electrode 2 of the semiconductor device 1.
  • the capillary 13 is raised in the vertical direction, and as shown in (d), the metal wire 12 is pulled off to form a bump 11 made of a metal ball.
  • each electrode 2 of the semiconductor element 1 After the bumps 11 are formed one by one on the upper surface, as shown in FIG. 32, the inner leads 6 of the table carrier 5 are positioned on the bumps 11 so as to face each other, as shown in FIG. The tip of each of the inner leads 6 is pressed at once by the bonding tip 7 heated to a predetermined temperature. As a result, the plating layer 8 such as Sn or solder formed on the surface of each inner lead 6 was melted, and the bump 11 made of a metal ball and the inner lead 6 were connected via the alloy layer 9. An electronic component structure is formed.
  • the maximum height H of the bump 11 that can be formed by the wire bonding method is about 50 / m
  • the bump H of FIG. 25 formed by the electric plating method is approximately 50 / m. It can be formed relatively high.
  • the contact area between the bump 11 and the alloy layer 9 is small as shown in FIG. 34, so that the force for holding the molten alloy layer 9 is small.
  • the problem that the excessive alloy layer 9a flows into and contacts the edge portion of the semiconductor element 1 and causes a malfunction of the semiconductor element 1 has not been solved.
  • the present invention has been made in view of the above-mentioned problems, and has as its object to provide an electronic component structure that can reliably connect an electrode of a semiconductor element to an inner lead of a tape carrier. Disclosure of the invention
  • a metal is provided on the electrode of the semiconductor element. According to the present invention, it is possible to join the electrode of the semiconductor element and the inner lead of the tape carrier with high reliability.
  • the invention according to claim 1 of the present invention is characterized in that, when a semiconductor element is joined to an inner lead of a tape carrier, a metal ball formed by melting a tip of a metal wire is formed on an electrode of the semiconductor element. Forming a bump on the surface of the inner lead, forming a bump layer on the surface of the inner lead, and melting the lead layer with the inner lead aligned with the bump of the semiconductor element to form an alloy layer.
  • the metal ball formed on the electrode of the semiconductor element has a plurality of bumps.
  • the tip of the inner leads After positioning the inner leads so that they face each other, press the tip of the inner leads with a heated bonding tool to When the metal layer formed on the surface is melted and a bump made of one metal ball is formed on the electrode of the semiconductor element when connecting the bump and the inner lead via a metal layer.
  • the contact area between the bump and the alloy layer is increased, the force for holding the molten alloy layer is increased, and the role of the plurality of bumps as resistance to prevent the flow of the molten alloy layer is increased. Therefore, it is possible to prevent the alloy layer from flowing to and contacting the edge portion of the semiconductor element, and it is possible to join the electrode of the semiconductor element and the inner lead of the table carrier with high reliability.
  • the semiconductor element is mounted on an inner surface of a tape carrier.
  • a metal ball formed by melting a tip of a metal wire is bonded to the electrode of the semiconductor device to form a bump on the electrode of the semiconductor device, and a bump is formed on the electrode of the semiconductor device.
  • a metal ball formed at the tip of a metal wire is further bonded to the bump, and the metal ball is bonded to the bump, on a bump made of the metal ball formed on an electrode of the semiconductor element.
  • the above-mentioned metal wire is torn off so that it remains in a state of being formed, and at least two or more steps of metal ball bumps are formed on the electrodes of the semiconductor element. According to this, after positioning the inner lead to the electrode of the semiconductor element, the front end of the inner lead is pressed by a heated bonding tool, and the metal formed on the surface of the inner lead is pressed.
  • the bumps formed by the electric plating method on the electrodes of the semiconductor element and the bumps formed by one metal ball on the electrodes are formed.
  • the gap between the inner lead and the semiconductor element is wider than in the case where it is possible to increase the amount of alloy layer required for bonding, preventing the excessive alloy layer from contacting the edge of the semiconductor element.
  • the semiconductor device electrode and the tape carrier inner lead can be bonded with high reliability.
  • the bump forms a metal ball at the tip of the metal wire by melting the tip of the metal wire passing through the cavity.
  • Moving the cavities positioning the metal balls on the electrodes of the semiconductor element, joining the metal balls to the electrodes of the semiconductor element, raising the cavities, shifting the cavities sideways, and lowering the metal layers;
  • the metal wire is bonded to a metal ball bonded to the electrode of the semiconductor element, the cavities are raised again, and the metal wire is cut off so as to leave the metal ball bonded to the electrode of the semiconductor element.
  • This is a two-stage protrusion-shaped bump formed by the metal ball formed on the electrode of the semiconductor device. According to this, the height of the plurality of bumps formed on the electrode of the semiconductor element becomes uniform.
  • the inner lead contacts each bump evenly and securely.
  • the lead is securely connected via the alloy layer.
  • the contact area between the bump and the alloy layer is increased, the force holding the molten alloy layer is increased, and a plurality of bumps serve as resistors to prevent the flow of the molten alloy layer.
  • the alloy layer can be prevented from flowing and contacting the edge of the semiconductor element, and the electrode of the semiconductor element and the inner lead of the tape carrier can be bonded with high reliability.
  • the bump melts the tip of the metal wire passing through the cavity to form a metal ball at the tip of the metal wire, and moves the cavity to move the metal ball to a semiconductor element. And bonding the metal ball to the electrode of the semiconductor element. Raising the cavities, shifting the cavities down, lowering the cavities, bonding the metal wires on metal balls bonded to the electrodes of the semiconductor device, raising the cabries again, and connecting the metal poles to the electrodes of the semiconductor devices.
  • the metal wire is torn apart so that it remains in a bonded state on the two-stage projection-shaped bump formed on the electrode of the semiconductor device. At least two levels of metal balls are used to form bumps in the form of two-step projections.
  • the height of the bumps stacked in at least two levels becomes uniform, so that the electrodes of the semiconductor element are formed.
  • the tip of the inner leads was pressed with a heated bonding tool to form the inner leads on the surface of the inner leads.
  • each inner lead uniformly and surely contacts the bump on each electrode of the semiconductor element.
  • the leads are securely connected via the alloy layer.
  • the gap between the inner lead and the semiconductor element is increased, the amount of the alloy layer required for bonding can be increased, and the excessive alloy layer is prevented from coming into contact with the edge of the semiconductor element, thereby achieving high reliability.
  • the electrode of the semiconductor element and the inner lead of the tape carrier can be joined with good properties.
  • FIG. 1 is a perspective view of a bump formed on an electrode of a semiconductor element of an electronic component structure according to Embodiment 1 of the present invention.
  • Figure 2 shows the structure of a bump formed on the electrode of a semiconductor element in an electronic component structure.
  • FIG. FIG. 3 is a view showing a state where the bump formed on the electrode of the semiconductor element of the electronic component structure and the inner lead of the tape carrier are joined.
  • FIG. 4 is a view showing a state in which a bump formed on an electrode of a semiconductor element of an electronic component structure and a tape carrier inner lead are joined together.
  • FIG. 5 is an electronic component according to Embodiment 2 of the present invention.
  • FIG. 3 is a perspective view of bumps formed in two steps on electrodes of a semiconductor element having a structure.
  • FIG. 6 is a front view of a bump formed on an electrode of a semiconductor element of the electronic component structure.
  • FIG. 7 is a view showing a state where the bump formed on the electrode of the semiconductor element of the electronic component structure and the inner lead of the table carrier are joined.
  • FIG. 8 is a view showing a state in which the bump formed on the electrode of the semiconductor element of the electronic component structure is joined to the inner lead of the table carrier.
  • Fig. 9 shows a three-stage structure formed on the electrodes of a semiconductor element in an electronic component structure. It is a front view of a bump.
  • FIG. 10 is a diagram showing variations in the height of a plurality of tear bumps formed on the electrodes of the semiconductor element.
  • FIG. 11 is a view showing a state in which a plurality of tearing bumps formed on the electrodes of the semiconductor element are joined to the inner leads of the table carrier.
  • FIG. 12 is a view showing a state in which a plurality of tear-off bumps formed on the electrodes of the semiconductor element are joined to an inner lead of a tape carrier.
  • FIG. 13 is a view showing an electron in Embodiment 3 of the present invention.
  • FIG. 7A is a diagram f illustrating a method of forming a bump having a two-step projection formed on an electrode of a semiconductor element of a component structure.
  • FIG. 14 is a front view of a two-step projection-shaped bump formed on the electrode of the semiconductor element of the electronic component structure.
  • FIG. 15 is a front view in which a plurality of bumps having a two-step protrusion are formed on the electrode.
  • Fig. 16 shows the bonding of the two-step projection-shaped bumps formed on the electrodes of the semiconductor element of the electronic component structure to the inner leads of the tape carrier. It is a diagram showing a state when Ru 1 Q.
  • FIG. 17 is a view showing a state in which a two-step projection-shaped bump formed on the electrode of the semiconductor element of the electronic component structure and the inner lead of the tape carrier are joined together.
  • FIG. 18 is a diagram showing variations in the height of the tear-off bumps formed in two steps on the electrodes of the semiconductor element.
  • FIG. 19 is a diagram showing a state in which a tear-off bump formed in two steps on an electrode of a semiconductor element and a female carrier's inner lead are joined.
  • FIG. 20 is a diagram showing a state in which the tear-off bumps formed in two steps on the electrodes of the semiconductor element are joined to the inner leads of the table carrier.
  • FIG. 21 is a front view of a two-stage projection-shaped bump formed in two stages on an electrode of a semiconductor element of an electronic component structure according to Embodiment 4 of the present invention.
  • FIG. 22 is a front view of a two-step projection-shaped bump formed in two steps on the electrode of the semiconductor element of the electronic component structure.
  • Fig. 23 shows the same two-stage formation on the electrodes of the semiconductor element of the electronic component structure.
  • FIG. 9 is a diagram showing a state in which the bump having a two-step projection shape and the inner lead of the tape carrier are joined.
  • FIG. 24 is a view showing a state in which a two-step projection-shaped bump formed in two steps on the electrode of the semiconductor element of the electronic component structure and the inner lead of the tape carrier are joined.
  • FIG. 25 is a front view of a conventional bump formed on an electrode of a semiconductor element by an electric plating method.
  • FIG. 26 is a perspective view of the same bump formed by the electric plating method.
  • FIG. 27 shows a state in which the bump formed by the electric plating method and the inner lead of the tape carrier are joined.
  • FIG. 28 is a view showing a state in which the bump formed by the electric plating method and the inner lead of the tape carrier are joined together.
  • FIG. 29 is a view showing a problem when the bump formed by the electric plating method and the tape carrier inner lead are joined.
  • FIG. 30 shows a conventional method of forming a bump using a metal ball.
  • FIG. 31 is a front view of a metal ball bump formed on an electrode of a semiconductor device.
  • FIG. 32 is a perspective view of a metal ball bump formed on the electrode of the semiconductor device.
  • FIG. 33 is a view showing a state where the bump formed on the electrode of the semiconductor element of the electronic component structure and the inner lead of the tape carrier are joined.
  • FIG. 34 is a view showing a problem when a bump made of a metal ball is bonded to an inner lead of a tape carrier.
  • an electrode 2 and a passivation film 4 for protecting the active surface are formed on the active surface of the semiconductor device 1.
  • a plurality of bumps 11 made of metal balls formed by using a wire bonding method are formed on the electrode 2 of the semiconductor element 1.
  • the wire bonding method has been described in the prior art with reference to (a) to (d) of FIG. 30 and will not be described here.
  • Form multiple bumps 11 on each electrode 2 by wire bonding method After that, as shown in Fig. 3, the tape carrier 5 is positioned so that the lead 1 of the tape carrier 5 faces the plurality of bumps 11, and the tip of the lead 6 is heated by the heated bonding tool 7.
  • the pressing is performed at once, and the plating layer 8 such as Sn or solder formed on the surface of the inner lead 6 is melted.
  • the plating layer 8 such as Sn or solder formed on the surface of the inner lead 6 is melted.
  • the electrodes 2 of the semiconductor element 1 since a plurality of bumps 11 made of metal balls are formed on the electrodes 2 of the semiconductor element 1, only one bump 11 made of metal balls as shown in FIG. 34 is provided on each electrode 2.
  • the contact area between the bump 11 and the alloy layer 9 is increased as compared with the case where it is formed, and the force for holding the molten alloy layer 9 is increased.
  • the plurality of bumps 11 serve as resistors to prevent the flow of the melted alloy layer 9, the alloy layer 9 can be prevented from flowing to and contacting the edge of the semiconductor element 1, with high reliability.
  • the electrode 2 of the semiconductor element 1 and the inner lead 6 of the tape carrier 5 can be joined.
  • a bump 11 made of a metal ball is formed on the electrode 2 of the semiconductor element 1 by the wire bonding method, and then the bump 11 is formed on the bump 11 by the wire bonding method.
  • the bumps 11 are formed, and the bumps 11 are stacked in two layers. That is, the metal ball 15 formed at the tip of the metal wire 12 is further positioned on the first-stage bump 11 of the metal ball formed on the electrode 2, and thermocompression or thermocompression combined with ultrasonic wave is performed.
  • Metal ball 15 Bond to bump 1 1, tear off metal wire 1 2 so that metal ball 1 5 remains in contact with first bump 1 1, and attach second ball to first bump 1 1 Bumps 11 are formed.
  • the lead 6 of the tape carrier 5 is positioned so as to face the two bumps 11 and the lead is heated by the heated bonding tool 7. 6 are pressed at once to melt the plating layer 8 such as Sn or solder formed on the surface of the inner lead 6.
  • the plating layer 8 such as Sn or solder formed on the surface of the inner lead 6.
  • the height H is at most about 20 im
  • the bump 11 is formed by the wire bonding method shown in FIG.
  • the height H is about 50 m
  • the gap between the inner lead 6 and the semiconductor element 1 is increased, as shown in FIG. 8, and the amount of the alloy layer 9 required for bonding can be increased. This prevents the alloy layer from contacting the edge of the semiconductor element 1 and the electrode 2 of the semiconductor element 1 and the inner lead 6 of the tape carrier 5 can be joined with high reliability.
  • the number of bumps 11 to be stacked is not limited to two, and may be three or more as shown in FIG.
  • the inner leads 6 are positioned so as to face the plurality of bumps 11 and the tips of the inner leads 6 are collectively brought together by the heated bonding tool 7.
  • the plating layer 8 such as Sn and solder formed on the surface of the inner lead 6
  • bumps 11 that do not contact the inner lead 6 are generated due to the variation h of the height H.
  • FIG. 12 after bonding, bumps 11 that do not contact the inner leads 6 via the alloy layer 9 may be generated.
  • each bump is formed in a two-step projection shape in order to make the height of each bump uniform.
  • a metal wire 12 made of gold, copper, aluminum, solder, or the like is passed through a cabinet 13 made of ceramic ruby, and the metal passed therethrough is passed through. Discharge occurs between the tip of the wire 12 and an electrode 14 called a torch to form a metal ball 15.
  • the metal ball 15 is pressed onto the electrode 2 of the semiconductor element 1 that has been preheated, and ultrasonic vibration is applied.
  • the metal balls 15 Bonded to electrode 2 of child 1.
  • the cabillary 13 is raised vertically, and as shown in (d), the cabillary 13 is shifted sideways down, as shown in (e).
  • the metal wire 12 is brought into contact with the metal pole 15, and the metal wire 12 is joined to the metal ball 15 by the action of temperature and pressure (or temperature, pressure and ultrasonic vibration).
  • the cavities 13 are raised again and the metal wires 12 are torn off, thereby forming the bumps 20 having a two-step projection shape.
  • the two-step projection-shaped bump 2 is formed on the electrode 2 of the semiconductor element 1 as shown in FIG.
  • the height H of each bump 20 becomes uniform.
  • the variation h of each height H is 2 m, which is within a problem-free range.
  • each bump 20 when the inner lead 6 is pressed by the bonding tool 7, each bump 20 surely comes into contact with the inner lead 6, and as a result, as shown in FIG.
  • each bump 20 and the inner lead 6 are evenly and reliably joined via the alloy layer 9, and a plurality of bumps 20 are formed in the same manner as in the above-described (Embodiment 1). Therefore, the alloy layer 9 can be prevented from flowing to the edge of the semiconductor element 1, and the electrode 2 of the semiconductor element 1 and the inner lead 6 of the table carrier 5 can be joined with high reliability. it can.
  • the bumps 11 are formed in two stages by using a wire bonding method. Even when the stacked components are provided on each of the electrodes 2, there is a possibility that the height H of each of the bumps 11 varies as shown in FIG.
  • each inner lead 6 is positioned so as to face the bump 11 formed on each electrode 2, and the tip of each inner lead 6 is heated by the bonding tool 7.
  • the metal chips 8 such as Sn and solder formed on the surface of the inner lead 6 are melted and pressed, the bumps 11 that do not contact the inner lead 6 are generated due to the variation h of the height H.
  • FIG. 20 there is a possibility that bumps 11 that do not come into contact with the inner leads 6 via the alloy layer 9 after bonding may occur.
  • each bump has a two-stage protrusion shape. That is, the method of forming the bumps 20 having the two-step projection shape is the same as that of the above-described (Embodiment 3). According to this, as shown in FIG. H becomes uniform. Therefore, as shown in FIG. 23, when each of the inner leads 6 is pressed by the bonding tool 7, the bump 20 on each of the electrodes 2 surely comes into contact with each of the inner leads 6, and as a result, as shown in FIG. As shown in FIG.
  • each of the bumps 20 and each of the inner leads 6 are evenly and surely joined via the alloy layer 9, and the bumps 20 are stacked in the same manner as in (Embodiment 2) described above.
  • the height H of the bump 20 is increased, the gap between the inner lead 6 and the semiconductor element 1 is increased, and the amount of the alloy layer 9 required for bonding can be increased.
  • the electrode 2 of the semiconductor element 1 and the inner lead 6 of the tape carrier 5 can be joined with high reliability.
  • the number of bumps 20 to be stacked is not limited to two, but may be three or more.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)

Description

χ 明 細 書 電 子 部 品 構 体 技術分野
本発明は、 半導体素子の電極とテープキヤリアのィンナーリ一ド とが、 半田等の低融点合金を用いて結線された電子部品構体に関し 、 特に、 金属ワイヤの先端に形成した金属ボールを半導体素子の電 極に接合してバンプを形成し、 テープキヤリアのインナーリードと 結線された電子部品構体に関するものである。 背景技術
従来、 半導体素子の電極とテープキヤリアのインナーリードとが 結線された電子部品構体としては、 例えば図 2 5〜図 2 9に示され るものが挙げられる。 すなわち、 図 2 5に示すように半導体素子 1 の電極 2上に電気メツキ法により S ηや半田等のバンプ 3が形成さ れている。 4は半導体素子 1のァクティブ面を保護するパシベーシ ョン膜である。
そして、 図 2 6に示すように、 前記各電極 2上に形成されたバン ブ 3上にテ一ブキャリア 5の各インナ一リード 6が対向するように 位置決めする。 その後、 図 2 7に示すように、 加熱されたボンディ ングツール 7にて各インナ一リード 6の先端部を一括して押圧する 。 その結果、 図 2 8に示すように、 各インナ一リード 6の表面に形 成された S ηや半田等のメツキ層 8が溶融され、 バンプ 3とインナ —リード 6とが合金層 9を介して結線された電子部品構体が形成さ れる しかしながら、 図 2 5に示すように電気メツキ法で形成可能なバ ンブ 3の最大高さ Hは約 2 0〃mと低いため、 図 2 9に示すように 、 前記メツキ層 8を溶融して、 合金層 9を介してバンズ 3とインナ 一リード 6とを結線する際に、 溶融した合金層 9の量と比較して、 ィンナ一リード 6と半導体素子 1 との隙間が狭く、 過剰な合金層 9 aが半導体素子 1のエッジ部に接触してしまい、 半導体素子 1の動 作不良を引き起こすという問題があった。 また、 上記の電気メツキ法により形成されたバンプ 3よりも背の 高いバンプを形成するために、 電気メツキ法とは別に、 図 3 0〜図 3 4に示すように、 ワイヤボンディ ング法により形成されるバンプ 1 1を用いた従来例が挙げられる。 すなわち、 図 3 0において、 ( a ) で示すように、 金、 銅、 アルミニウム、 半田等で製作された金 属ワイヤ 1 2をセラミヅクゃルビーで作られたキヤビラリ一 1 3に 通し、 通した金属ワイヤ 1 2の先端とトーチと呼ばれる電極 1 4と の間で放電し、 金属ボール 1 5を形成する。
次に、 (b ) で示すように、 予熱されている半導体素子 1の電極 2の上に前記金属ボール 1 5を押圧し、 超音波振動を加え、 温度、 圧力、 超音波振動の作用によって、 前記金属ボール 1 5を半導体素 子 1の電極 2に接合する。 その後、 ( c ) で示すように、 キヤビラ リ一 1 3を鉛直方向に上昇させ、 (d ) で示すように、 金属ワイヤ 1 2を引きちきって金属ボールによるバンプ 1 1 を形成する。
このようにして、 図 3 1に示すように、 半導体素子 1の各電極 2 上にバンプ 1 1を 1個ずつ形成した後、 図 3 2に示すように、 前記 バンプ 1 1上にテ一ブキャリア 5のインナ一リード 6が対向するよ うに位置決めし、 図 3 3に示すように加熱されたボンディングッ一 ル 7にて各ィンナ一リード 6の先端部を一括して押圧する。 その結 果、 各インナ一リード 6の表面に形成された S nや半田等のメツキ 層 8が溶融され、 金属ボールによるバンプ 1 1 とィンナ一リード 6 とが合金層 9を介して結線された電子部品構体が形成される。
これによると、 図 3 1に示すように、 ワイヤボンディング法で形 成可能なバンプ 1 1の最大高さ Hは約 5 0 / mとなり、 電気メツキ 法により形成された図 2 5のバンプ 3と比較して高く形成すること ができる。 しかしながら、 ワイヤボンディング法で形成されたバンプ 1 1で は、 図 3 4に示すように、 バンプ 1 1 と合金層 9との接触面積が小 さいため、 溶融した合金層 9を保持する力が小さく、 過剰な合金層 9 aが半導体素子 1のエッジ部に流れて接触してしまい、 半導体素 子 1の動作不良を引き起こすという問題が依然として解決できなか つた。 本発明は、 上記の問題点に鑑み、 半導体素子の電極とテープキヤ リアのィンナーリードとを高い信頼性をもって接合できる電子部品 構体の提供を目的としている。 発明の開示
本発明の電子部品構体においては、 半導体素子の電極上に、 金属 ボールによるバンプを複数個形成したものであり、 この本発明によ れば、 半導体素子の電極とテープキヤリァのィンナ一リ一ドとを高 い信頼性をもって接合できる。
本発明の請求項 1に記載の発明は、 半導体素子をテープキャリア のィンナ一リードに接合するに際して、 前記半導体素子の電極には 、 金属ワイヤの先端を溶融して形成した金属ボールを前記半導体素 子の電極上に接合してバンプを形成し、 前記インナーリードの表面 にはメツキ層を形成し、 前記ィンナ一リードを半導体素子のバンプ に位置合わせした状態で前記メツキ層を溶融して合金層を介して半 導体素子を前記ィンナーリードに接合した電子部品構体において、 半導体素子の電極上に形成される前記金属ボールによるバンプが複 数個であるものであり、 これによると、 半導体素子の電極にインナ 一リードが対向するように位置決めした後、 加熱されたボンディン グツールにてインナ一リードの先端を押圧し、 インナーリードの表 面に形成されたメツキ層を溶融し、 バンプとインナ一リードとを合 金層を介して結線する際において、 半導体素子の電極上に 1個の金 属ボールによるバンプが形成されている場合と比較して、 バンプと 合金層との接触面積が拡大し、 溶融した合金層を保持する力が大き くなり、 さらに複数のバンプが抵抗となって溶融した合金層の流れ を阻止する役目を果たすため、 合金層が半導体素子のエッジ部に流 れて接触することを防止でき、 高い信頼性をもって半導体素子の電 極とテ一ブキャリアのインナ一リードとを接合することができる。
請求項 2に記載の発明は、 半導体素子をテープキャリアのインナ —リードに接合するに際して、 前記半導体素子の電極には、 金属ヮ ィャの先端を溶融して形成した金属ボールを前記半導体素子の電極 上に接合してバンプを形成し、 前記ィンナ一リードの表面にはメヅ キ層を形成し、 前記ィンナーリードを半導体素子のバンプに位置合 わせした状態で前記メツキ層を溶融して合金層を介して半導体素子 を前記ィンナ一リードに接合した電子部品構体において、 前記半導 体素子の電極上に形成された前記金属ボールによるバンプ上にさら に、 金属ワイヤの先端に形成された金属ボールを前記バンプに接合 し、 前記金属ボールを前記バンプ上に接合した状態で残すように前 記金属ワイヤを引きちぎって、 半導体素子の電極上に少なく とも 2 段以上の金属ボールによるバンプを形成するものであり、 これによ ると、 半導体素子の電極にィンナ一リードが対向するように位置決 めした後、 加熱されたボンディングツールにてィンナーリードの先 端を押圧し、 ィンナ一リードの表面に形成されたメツキ層を溶融し 、 バンプとインナ一リードとを合金層を介して結線する際において 、 半導体素子の電極に電気メツキ法により形成したバンプや電極に 対して 1個の金属ボールによるバンプが形成されている場合と比較 して、 インナ一リードと半導体素子との隙間が広くなるため、 接合 に要する合金層の量を拡大することができ、 過剰な合金層が半導体 素子のエッジに接触することを防ぎ、 高い信頼性をもって半導体素 子の電極とテープキヤリアのインナ一リードとを接合することがで きる。 請求項 3に記載の発明は、 バンプは、 キヤビラリ一を通した金属 ワイヤの先端を溶融して前記金属ワイヤの先端に金属ボールを形成 し、 前記キヤビラリーを移動して前記金属ボールを半導体素子の電 極上に位置決めし、 前記金属ボールを半導体素子の電極に接合し、 前記キヤビラリ一を上昇させ、 横にずらして下降させ、 前記金属ヮ ィャを半導体素子の電極に接合した金属ボール上に接合し、 前記キ ャビラリ一を再度上昇させ、 前記金属ボールを半導体素子の電極に 接合した状態で残すように前記金属ワイヤを引きちぎって半導体素 子の電極上に形成される前記金属ボールによる 2段突起形状のバン ブであるものであり、 これによると、 半導体素子の電極上に形成さ れた複数のバンプの高さが均一となるため、 半導体素子の電極にィ ンナ一リードが対向するように位置決めした後、 加熱されたボンデ ィ ングツールにてィンナーリ一ドの先端を押圧し、 インナーリード の表面に形成されたメツキ層を溶融し、 バンプとインナーリードと を合金層を介して結線する際において、 ィンナ一リードが各バンプ に均等かつ確実に接触するため、 各金属ボールによるバンプとィン ナ一リードとが合金層を介して確実に結線される。 さらに、 バンプ と合金層との接触面積が拡大し、 溶融した合金層を保持する力が大 きくなり、 複数のバンプが抵抗となって溶融した合金層の流れを阻 止する役目を果たすため、 合金層が半導体素子のエッジ部に流れて 接触することを防止でき、 高い信頼性をもって半導体素子の電極と テープキヤリアのインナ一リードとを接合することができる。 請求項 4に記載の発明は、 バンプは、 キヤビラ リ一を通した金属 ワイヤの先端を溶融して前記金属ワイヤの先端に金属ボールを形成 し、 前記キヤビラリーを移動して前記金属ボールを半導体素子の電 極上に位置決めし、 前記金属ボールを半導体素子の電極に接合し、 前記キヤビラリ一を上昇させ、 横にずらして下降させ、 前記金属ヮ ィャを半導体素子の電極に接合した金属ボール上に接合し、 前記キ ャビラリーを再度上昇させ、 前記金属ポールを半導体素子の電極に 接合した状態で残すように前記金属ワイヤを引きちぎつて半導体素 子の電極上に形成された 2段突起形状のバンプの上に > さらに別の 2段突起形状のバンプを積み重ねて、 電極上に少なく とも 2段以上 の金属ボールによる 2段突起形状のバンプを形成するものであり、 これによると、 少なく とも 2段以上に積み重ねられたバンプの高さ が均一となるため、 半導体素子の電極にィンナーリードが対向する ように位置決めした後、 加熱されたボンディングツールにてインナ 一リードの先端を押圧し、 ィンナーリ一ドの表面に形成されたメッ キ層を溶融し、 バンプとインナーリードとを合金層を介して結線す る際において、 各ィンナーリードが半導体素子の各電極上のバンプ に均等かつ確実に接触するため、 各バンプと各ィンナ一リードとが 合金層を介して確実に結線される。 さらに、 インナーリードと半導 体素子との隙間が広くなるため、 接合に要する合金層の量を拡大す ることができ、 過剰な合金層が半導体素子のエッジに接触すること を防ぎ、 高い信頼性をもって半導体素子の電極とテープキヤリアの インナーリードとを接合することができる。 図面の簡単な説明
図 1は本発明の実施の形態 1における電子部品構体の半導体素子 の電極上に形成されたバンプの斜視図である。 図 2は同、 電子部品構体の半導体素子の電極上に形成されたバン g プの正面図である。 図 3は同、 電子部品構体の半導体素子の電極上に形成されたバン ブとテープキャリアのィンナーリードとを接合する際の状態を示し た図である。 図 4は同、 電子部品構体の半導体素子の電極上に形成されたバン ブとテープキヤリアのィンナ一リードとを接合した状態を示す図で め 図 5は本発明の実施の形態 2における電子部品構体の半導体素子 の電極上に 2段に形成されたバンプの斜視図である。 図 6は同、 電子部品構体の半導体素子の電極上に形成されたバン プの正面図である。 図 7は同、 電子部品構体の半導体素子の電極上に形成されたバン ブとテ一ブキャリアのインナ一リードとを接合する際の状態を示し た図である。 図 8は同、 電子部品構体の半導体素子の電極上に形成されたバン ブとテ一ブキャリアのィンナ一リードとを接合した状態を示す図で める。 図 9は同、 電子部品構体の半導体素子の電極上に 3段に形成され たバンプの正面図である。 図 1 0は半導体素子の電極上に形成された複数の引きちぎりバン プの高さのバラツキを示す図である。 図 1 1は半導体素子の電極上に形成された複数の引きちぎりバン ブとテ一ブキャリアのインナーリ一ドとを接合する際の状態を示し た図である。 図 1 2は半導体素子の電極上に形成された複数の引きちぎりバン ブとテープキヤリアのィンナーリ一ドとを接合した状態を示す図で め O 図 1 3は本発明の実施の形態 3における電子部品構体の半導体素 子の電極上に形成される 2段突起形状のバンプの形成方法を示す図 fあ 。 図 1 4は同、 電子部品構体の半導体素子の電極上に形成された 2 段突起形状のバンプの正面図である。 図 1 5は同、 2段突起形状のバンプを電極上に複数形成した正面 図である。 図 1 6は同、 電子部品構体の半導体素子の電極上に形成された 2 段突起形状のバンプとテープキヤリアのインナーリードとを接合す 1 Q る際の状態を示した図である。 図 1 7は同、 電子部品構体の半導体素子の電極上に形成された 2 段突起形状のバンプとテープキヤリアのインナ一リードとを接合し た状態を示す図である。 図 1 8は半導体素子の電極上に 2段に形成された引きちぎりバン ブの高さのバラツキを示す図である。 図 1 9は半導体素子の電極上に 2段に形成された引きちぎりバン ブとテ一ブキヤリアのィンナ一リードとを接合する際の状態を示し た図である。 図 2 0は半導体素子の電極上に 2段に形成された引きちぎりバン ブとテ一ブキヤリアのィンナ一リードとを接合した状態を示す図で める。 図 2 1は本発明の実施の形態 4における電子部品構体の半導体素 子の電極上に 2段に形成された 2段突起形状のバンプの正面図であ る。 図 2 2は同、 電子部品構体の半導体素子の電極上に 2段に形成さ れた 2段突起形状のバンプの正面図である。 図 2 3は同、 電子部品構体の半導体素子の電極上に 2段に形成さ れた 2段突起形状のバンプとテープキヤリアのインナ一リードとを 接合する際の状態を示した図である。 図 2 4は同、 電子部品構体の半導体素子の電極上に 2段に形成さ れた 2段突起形状のバンプとテープキヤリアのインナ一リードとを 接合した状態を示す図である。 図 2 5は従来、 半導体素子の電極上に電気メツキ法により形成さ れたバンプの正面図である。 図 2 6は同、 電気メツキ法により形成されたバンプの斜視図であ る ο 図 2 7は同、 電気メツキ法により形成されたバンプとテープキヤ リアのィンナーリードとを接合する際の状態を示した図である。 図 2 8は同、 電気メツキ法により形成されたバンプとテープキヤ リアのインナ一リードとを接合した状態を示す図である。 図 2 9は同、 電気メツキ法により形成されたバンプとテープキヤ リアのィンナ一リードとを接合した際の問題点を示す図である。 図 3 0は従来、 金属ボールによるバンプの形成方法を示す図であ ο 図 3 1は同、 半導体素子の電極上に形成された金属ボールによる バンプの正面図である。 図 3 2は同、 半導体素子の電極上に形成された金属ボールによる バンプの斜視図である。 図 3 3は同、 電子部品構体の半導体素子の電極上に形成されたバ ンブとテープキャリアのインナーリードとを接合した状態を示す図 である。 図 3 4は同、 金属ボールによるバンプとテープキヤリアのインナ 一リードとを接合した際の問題点を示す図である。 発明を実施するための最良の形態
以下、 本発明の実施の形態について図 1から図 2 4を用いて説明 する。
(実施の形態 1 )
図 1、 図 2に示すように、 半導体素子 1のアクティブ面には電極 2と前記ァクティブ面を保護するパシベ一シヨン膜 4とが形成され ている。 半導体素子 1の電極 2上には、 ワイヤボンディング法を用 いて形成した金属ボールによるバンプ 1 1が複数形成されている。 尚、 前記ワイヤボンディング法は先の従来の技術において図 3 0の ( a ) 〜 (d ) を用いて説明したため、 ここでの説明は省略する。 ワイヤボンディング法により各電極 2上に複数のバンプ 1 1を形 成した後、 図 3に示すように、 複数のバンプ 1 1上にテープキヤリ ァ 5のィンナ一リード 6が対向するように位置決めし、 加熱された ボンディングツール 7にてィンナ一リード 6の先端部を一括して押 圧し、 インナ一リード 6の表面に形成された S nや半田等のメツキ 層 8を溶融する。 その結果、 図 4に示すように、 複数のバンプ 1 1 とィンナ一リード 6とが合金層 9を介して結線された電子部品構体 が形成される。
これによれば、 半導体素子 1の電極 2上に金属ボールによるバン ブ 1 1が複数形成されているため、 図 3 4に示すような金属ボール によるバンプ 1 1が各電極 2上に 1個だけ形成されている場合と比 較して、 バンプ 1 1 と合金層 9との接触面積が拡大し、 溶融した合 金層 9を保持する力が大きくなる。 また複数のバンプ 1 1が抵抗と なって溶融した合金層 9の流れを阻止する役目を果たすため、 合金 層 9が半導体素子 1のエッジ部に流れて接触することを防止でき、 高い信頼性をもって半導体素子 1の電極 2とテープキャリア 5のィ ンナ一リード 6とを接合することができる。
(実施の形態 2 )
図 5、 図 6に示すように、 ワイヤボンディ ング法により、 半導体 素子 1の電極 2上に金属ボールによるバンプ 1 1を形成した後、 さ らに、 そのバンプ 1 1上にワイヤボンディ ング法でバンプ 1 1を形 成し、 バンプ 1 1が 2段に積み重ねられている。 すなわち、 電極 2 上に形成された金属ボールによる 1段目のバンプ 1 1上にさらに、 金属ワイヤ 1 2の先端に形成された金属ボール 1 5を位置決めし、 熱圧着もしくは超音波併用熱圧着により金属ボール 1 5を 1段目の バンプ 1 1に接合し、 金属ボール 1 5を 1段目のバンプ 1 1上に接 合した状態で残すように金属ワイヤ 1 2を引きちぎって、 1段目の バンプ 1 1上に 2段目のバンプ 1 1を形成している。
その後、 図 7に示すように、 前記 2段のバンプ 1 1上にテープキ ャリア 5のィンナ一リ一ド 6が対向するように位置決めし、 加熱さ れたボンディングツール 7にてィンナ一リ一ド 6の先端部を一括し て押圧し、 ィンナーリード 6の表面に形成された S nや半田等のメ ツキ層 8を溶融する。 その結果、 図 8に示すように、 2段のバンプ 1 1 とィンナ一リード 6とが合金層 9を介して結線された電子部品 構体が形成される。
これによれば、 図 2 5に示した電気メツキ法によりバンプ 3を形 成した場合、 その高さ Hは最大約 2 0 i m、 また、 図 3 1に示した ワイヤボンディ ング法によりバンプ 1 1を 1個だけ形成した場合、 その高さ Hは約 5 0 mであるのに対して、 図 6に示すようにワイ ャボンディング法によりバンプ 1 1を 2段に積み重ねた場合で約 1 0 0〃m以上の高さ Hとなるため、 図 8に示すように、 インナ一リ —ド 6と半導体素子 1 との隙間が広くなり、 接合に要する合金層 9 の量を拡大することができ、 過剰な合金層が半導体素子 1のエッジ に接触することを防ぐことができ、 高い信頼性をもって半導体素子 1の電極 2とテープキャリア 5のインナーリード 6とを接合するこ とができる。
なお、 積み重ねるバンプ 1 1は、 2段に限定されず、 図 9に示す ように 3段でも、 或はそれ以上でも良い。
(実施の形態 3 ) 先に述べた (実施の形態 1 ) において、 ワイヤボンディング法を 用いてバンプ 1 1 (一般に引きちぎりバンプと呼ばれている) を電 極 2上に複数設ける場合、 図 3 0の ( c ) と (d ) に示すように金 属ボール 1 5から金属ワイヤ 1 2が引きちぎられる加減によって、 図 1 0に示すように、 各バンプ 1 1の高さ Hにバラツチ hが発生す る恐れがあった。 たとえば、 高さ Hが 4 5 / mのバンプ 1 1を複数 形成すると、 その高さのバラヅキ hは約 ± 1 0〃mとなる。
したがって、 図 1 1に示すように、 複数個のバンプ 1 1上にイン ナ一リード 6が対向するように位置決めし、 加熱されたボンディン グツール 7にてインナ一リード 6の先端部を一括して押圧し、 イン ナ一リード 6の表面に形成された S nや半田等のメツキ層 8を溶融 する際、 高さ Hのバラツキ hによってインナ一リード 6に接触しな いバンプ 1 1が発生し、 その結果、 図 1 2に示すように、 接合後、 合金層 9を介してインナーリード 6と接触しないバンプ 1 1が発生 する可能性がある。
このようなことから、 (実施の形態 3 ) では、 複数のバンブを設 ける際、 各バンプの高さを均一にするため、 各バンプを 2段突起形 状に形成したものである。 すなわち、 図 1 3において、 (a ) で示 すように、 金、 銅、 アルミニウム、 半田等で製作された金属ワイヤ 1 2をセラミックゃルビーで作られたキヤビラリ一 1 3に通し、 通 した金属ワイヤ 1 2の先端と トーチと呼ばれる電極 1 4との間で放 電し、 金属ボール 1 5を形成する。
次に、 (b ) で示すように、 予熱されている半導体素子 1の電極 2の上に前記金属ボール 1 5を押圧し、 超音波振動を加え、 温度、 圧力、 超音波振動の作用によって、 前記金属ボール 1 5を半導体素 子 1の電極 2に接合する。 その後、 ( c ) で示すように、 キヤビラ リー 1 3を鉛直方向に上昇させ、 さらに (d ) で示すように、 キヤ ビラリー 1 3を横にずらして下降させ、 ( e ) で示すように、 金属 ワイヤ 1 2を金属ポール 1 5上に接触させ、 温度、 圧力 (或いは、 温度、 圧力、 超音波振動) の作用によって金属ワイヤ 1 2を金属ボ —ル 1 5に接合し、 ( f ) で示すように、 キヤビラリ一 1 3を再度 上昇させ、 金属ワイヤ 1 2を引きちぎることにより、 2段突起形状 のバンプ 2 0が形成される。 このようにして形成される 2段突起形 状のバンプ 2 0は高さ Hが均一になるため、 図 1 5に示すように、 半導体素子 1の電極 2上に、 2段突起形状のバンプ 2 0を複数形成 すると、 各バンプ 2 0の高さ Hは均一となる。 たとえば、 高さ Hが 4 5 z mの 2段突起形状のバンプ 2 0を複数形成した場合、 各高さ Hのバラツキ hは土 2 mとなり問題のない範囲におさまる。
したがって、 図 1 6に示すように、 ボンディングツール 7でィン ナ一リード 6を押圧した際、 各バンプ 2 0が確実にインナ一リード 6に接触し、 その結果、 図 1 Ίに示すように、 各バンプ 2 0とイン ナ一リード 6とが合金層 9を介して均等かつ確実に接合され、 さら に、 先述した (実施の形態 1 ) と同様に、 バンプ 2 0が複数形成さ れているため、 合金層 9が半導体素子 1のエッジ部に流れるのを防 ぐことができ、 高い信頼性をもって半導体素子 1の電極 2とテ一ブ キャリア 5のインナ一リード 6とを接合することができる。
(実施の形態 4 )
先に述べた (実施の形態 2 ) のようにワイヤボンディング法を用 いてバンプ 1 1 (一般に引きちぎりバンプと呼ばれている) を 2段 に積み重ねたものを各電極 2上に設ける場合においても、 図 1 8に 示すように、 各バンプ 1 1の高さ Hにバラツキ hが発生する恐れが あった。
したがって、 図 1 9に示すように、 各電極 2上に形成されたバン プ 1 1上に各インナーリード 6が対向するように位置決めし、 加熱 されたボンディングツール 7にて各ィンナーリード 6の先端部を一 括して押圧し、 ィンナーリード 6の表面に形成された S nや半田等 のメ ツキ屑 8を溶融する際、 高さ Hのバラツキ hによってインナ一 リード 6に接触しないバンプ 1 1が発生し、 その結果、 図 2 0に示 すように、 接合後、 合金層 9を介してインナーリード 6と接触しな いバンプ 1 1が発生する可能性がある。
このようなことから、 (実施の形態 4 ) では、 2段に積み重ねた バンプを半導体素子 1の各電極 2上に設ける際、 各バンプを 2段突 起形状にしたものである。 すなわち、 2段突起形状のバンプ 2 0 の形成方法は先述した (実施の形態 3 ) と同様であり、 これによる と、 図 2 2に示すように、 2段に積み重ねた各バンプ 2 0の高さ H が均一となる。 したがって、 図 2 3に示すように、 ボンディングッ —ル 7で各ィンナ一リード 6を押圧した際、 各電極 2上のバンプ 2 0が確実に各インナ一リード 6に接触し、 その結果、 図 2 4に示す ように、 各バンプ 2 0と各インナーリード 6とが合金層 9を介して 均等かつ確実に接合され、 さらに、 先述した (実施の形態 2 ) と同 様に、 バンプ 2 0を積み重ねたことによりバンプ 2 0の高さ Hが高 くなつて、 インナ一リード 6と半導体素子 1 との隙間が広くなり、 接合に要する合金層 9の量を拡大することができ、 過剰な合金層が 半導体素子 1のエッジに接触することを防ぐことができるため、 高 い信頼性をもって半導体素子 1の電極 2とテープキヤリア 5のイン ナ一リード 6とを接合することができる。
なお、 積み重ねるバンプ 2 0は、 2段に限定されず、 3段でも、 或はそれ以上でも良い。

Claims

請 求 の 範 囲
1. 半導体素子 ( 1 ) をテープキャリア (5) のインナーリード (6) に接合するに際して、 前記半導体素子 ( 1 ) の電極 (2) に は、 金属ワイヤ ( 1 2) の先端を溶融して形成した金墀ボール ( 1 5 ) を前記半導体素子 ( 1 ) の電極 ( 2 ) 上に接合してバンプ ( 1 1 ) を形成し、 前記インナ一リード (6) の表面にはメツキ層 (8 ) を形成し、 前記インナ一リード (6) を半導体素子 ( 1 ) のバン ブ ( 1 1 ) に位置合わせした状態で前記メツキ層 ( 8 ) を溶融して 合金層 ( 9 ) を介して半導体素子 ( 1 ) を前記インナ一リード ( 6 ) に接合した電子部品構体において、 半導体素子 ( 1 ) の電極 (2 ) 上に形成される前記金属ボール ( 1 5 ) によるバンプ ( 1 1 ) が 複数個であることを特徴とする電子部品構体。
2. 半導体素子 ( 1 ) をテープキャリア (5 ) のインナ一リード (6 ) に接合するに際して、 前記半導体素子 ( 1 ) の電極 (2) に は、 金属ワイヤ ( 1 2) の先端を溶融して形成した金属ボール ( 1 5) を前記半導体素子 ( 1 ) の電極 (2) 上に接合してバンプ ( 1 1 ) を形成し、 前記インナ一リード ( 6 ) の表面にはメヅキ層 (8 ) を形成し、 前記インナ一リード (6 ) を半導体素子 ( 1 ) のバン ブ ( 1 1 ) に位置合わせした状態で前記メツキ層 ( 8) を溶融して 合金層 (9) を介して半導体素子 ( 1 ) を前記インナ一リード ( 6 ) に接合した電子部品構体において、 前記半導体素子 ( 1 ) の電極 (2) 上に形成された前記金属ボール ( 1 5 ) によるバンプ ( 1 1 ) 上にさらに、 金属ワイヤ ( 1 2 ) の先端に形成された金属ボール ( 1 5 ) を前記バンプ ( 1 1 ) に接合し、 前記金属ボール ( 1 5 ) を前記バンプ ( 1 1 ) 上に接合した状態で残すように前記金属ワイ ャ ( 1 2 ) を引きちきって、 半導体素子 ( 1 ) の電極 ( 2 ) 上に少 なく とも 2段以上の金属ボール ( 1 5 ) によるバンプ ( 1 1 ) を形 成することを特徴とする電子部品構体。
3. バンプ ( 1 1 ) は、 キヤビラリ一 ( 1 3 ) を通した金属ワイ ャ ( 1 2 ) の先端を溶融して前記金属ワイヤ ( 1 2 ) の先端に金属 ボール ( 1 5 ) を形成し、 前記キヤビラリー ( 1 3 ) を移動して前 記金属ボール ( 1 5 ) を半導体素子 ( 1 ) の電極 ( 2 ) 上に位置決 めし、 前記金属ボール ( 1 5 ) を半導体素子 ( 1 ) の電極 ( 2 ) に 接合し、 前記キヤビラリ一 ( 1 3 ) を上昇させ、 横にずらして下降 させ、 前記金属ワイヤ ( 1 2 ) を半導体素子 ( 1 ) の電極 ( 2 ) に 接合した金属ボール ( 1 5 ) 上に接合し、 前記キヤビラリー ( 1 3 ) を再度上昇させ、 前記金属ボール ( 1 5 ) を半導体素子 ( 1 ) の 電極 ( 2 ) に接合した状態で残すように前記金属ワイヤ ( 1 2 ) を 引きちぎって半導体素子 ( 1 ) の電極 ( 2 ) 上に形成される前記金 属ボール ( 1 5 ) による 2段突起形状のバンプ ( 2 0 ) であること を特徴とする請求項 1記載の電子部品構体。
4. バンプ ( 1 1 ) は、 キヤビラリ一 ( 1 3 ) を通した金属ワイ ャ ( 1 2 ) の先端を溶融して前記金属ワイヤ ( 1 2 ) の先端に金属 ボール ( 1 5 ) を形成し、 前記キヤビラリー ( 1 3 ) を移動して前 記金属ボール ( 1 5 ) を半導体素子 ( 1 ) の電極 ( 2 ) 上に位置決 めし、 前記金属ボール ( 1 5 ) を半導体素子 ( 1 ) の電極 ( 2 ) に 接合し、 前記キヤビラリー ( 1 3 ) を上昇させ、 横にずらして下降 させ、 前記金属ワイヤ ( 1 2 ) を半導体素子 ( 1 ) の電極 ( 2 ) に 接合した金属ボール ( 1 5 ) 上に接合し、 前記キヤビラリ一 ( 1 3 ) を再度上昇させ、 前記金属ボール ( 1 5 ) を半導体素子 ( 1 ) の 電極 ( 2 ) に接合した状態で残すように前記金属ワイヤ ( 1 2 ) を 引きちぎって半導体素子 ( 1 ) の電極 ( 2 ) 上に形成された 2段突 起形状のバンプ ( 2 0 ) の上に、 さらに別の 2段突起形状のバンプ ( 2 0 ) を積み重ねて、 電極 ( 2 ) 上に少なくとも 2段以上の金属 ボール ( 1 5 ) による 2段突起形状のバンプ ( 2 0 ) を形成するこ とを特徴とする請求項 2記載の電子部品構体。
PCT/JP1997/001990 1996-06-10 1997-06-09 Structure de composant electronique WO1997048131A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
EP97924372A EP0844656A4 (en) 1996-06-10 1997-06-09 ELECTRONIC MODULE STRUCTURE

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP14692196A JP3558449B2 (ja) 1996-06-10 1996-06-10 電子部品構体
JP8/146921 1996-06-10

Publications (1)

Publication Number Publication Date
WO1997048131A1 true WO1997048131A1 (fr) 1997-12-18

Family

ID=15418588

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1997/001990 WO1997048131A1 (fr) 1996-06-10 1997-06-09 Structure de composant electronique

Country Status (6)

Country Link
US (1) US20020014685A1 (ja)
EP (1) EP0844656A4 (ja)
JP (1) JP3558449B2 (ja)
KR (1) KR19990036180A (ja)
CN (1) CN1195423A (ja)
WO (1) WO1997048131A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220001475A1 (en) * 2018-11-06 2022-01-06 Mbda France Method for connection by brazing enabling improved fatigue resistance of brazed joints

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1999004424A1 (en) * 1997-07-15 1999-01-28 Hitachi, Ltd. Semiconductor device, mounting structure thereof and method of fabrication thereof
TW465064B (en) * 2000-12-22 2001-11-21 Advanced Semiconductor Eng Bonding process and the structure thereof
JP3727615B2 (ja) * 2002-06-26 2005-12-14 株式会社新川 ワイヤボンディング用ワイヤのイニシャルボール形成方法およびワイヤボンディング装置
US7115998B2 (en) * 2002-08-29 2006-10-03 Micron Technology, Inc. Multi-component integrated circuit contacts
US20070200234A1 (en) * 2006-02-28 2007-08-30 Texas Instruments Incorporated Flip-Chip Device Having Underfill in Controlled Gap
CN101924046A (zh) * 2009-06-16 2010-12-22 飞思卡尔半导体公司 在半导体器件中形成引线键合的方法
US10411085B2 (en) * 2016-12-29 2019-09-10 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and a method for fabricating the same
JP6858939B2 (ja) * 2017-04-28 2021-04-14 東北マイクロテック株式会社 外部接続機構、半導体装置及び積層パッケージ
US10535644B1 (en) * 2018-06-29 2020-01-14 Taiwan Semiconductor Manufacturing Co., Ltd. Manufacturing method of package on package structure
US20200203243A1 (en) * 2018-12-19 2020-06-25 Texas Instruments Incorporated Universal leaded/leadless chip scale package for microelecronic devices

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06268013A (ja) * 1993-03-15 1994-09-22 Hitachi Ltd 半導体装置とそれに用いられるキャリアテープの製造方法
JPH06302645A (ja) * 1993-04-15 1994-10-28 Fuji Xerox Co Ltd 電子部品の端子接続方法とこの接続方法で接続した電子機器およびその端子接続用バンプ
JPH07183303A (ja) * 1992-09-16 1995-07-21 Matsushita Electron Corp バンプ電極の形成方法およびバンプ電極を含む半導体装置の製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5025348A (en) * 1987-11-20 1991-06-18 Casio Computer Co., Ltd. Bonding structure of an electronic device and a method for manufacturing the same
US5014111A (en) * 1987-12-08 1991-05-07 Matsushita Electric Industrial Co., Ltd. Electrical contact bump and a package provided with the same
JP3184014B2 (ja) * 1993-07-26 2001-07-09 株式会社東芝 半導体装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07183303A (ja) * 1992-09-16 1995-07-21 Matsushita Electron Corp バンプ電極の形成方法およびバンプ電極を含む半導体装置の製造方法
JPH06268013A (ja) * 1993-03-15 1994-09-22 Hitachi Ltd 半導体装置とそれに用いられるキャリアテープの製造方法
JPH06302645A (ja) * 1993-04-15 1994-10-28 Fuji Xerox Co Ltd 電子部品の端子接続方法とこの接続方法で接続した電子機器およびその端子接続用バンプ

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0844656A4 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220001475A1 (en) * 2018-11-06 2022-01-06 Mbda France Method for connection by brazing enabling improved fatigue resistance of brazed joints
US12070812B2 (en) * 2018-11-06 2024-08-27 Mbda France Method for connection by brazing enabling improved fatigue resistance of brazed joints

Also Published As

Publication number Publication date
EP0844656A4 (en) 2000-03-29
EP0844656A1 (en) 1998-05-27
US20020014685A1 (en) 2002-02-07
JP3558449B2 (ja) 2004-08-25
JPH09330949A (ja) 1997-12-22
CN1195423A (zh) 1998-10-07
KR19990036180A (ko) 1999-05-25

Similar Documents

Publication Publication Date Title
JP3407275B2 (ja) バンプ及びその形成方法
JP5629580B2 (ja) 二重ポスト付きフリップチップ相互接続
US7221045B2 (en) Flat chip semiconductor device and manufacturing method thereof
WO2002007219A1 (fr) Dispositif semi-conducteur et son procede de fabrication
JP2003133508A (ja) 半導体装置
WO1997048131A1 (fr) Structure de composant electronique
JP3308855B2 (ja) 半導体装置の製造方法
JP2839019B2 (ja) 半導体装置の製造方法
JP2005026364A (ja) 混成集積回路
JP2670098B2 (ja) ろう付きリードフレーム
JP3456576B2 (ja) 半導体装置およびその製造方法
JP2003297874A (ja) 電子部品の接続構造及び接続方法
JP3210456B2 (ja) 金属ワイヤにおけるボールの形成方法
JPH10261735A (ja) 半導体装置およびその製造方法
JPH0620891A (ja) 固体電解コンデンサー
JP3383727B2 (ja) 半導体素子のバンプ形成方法
JP2001094004A (ja) 半導体装置、外部接続端子構造体及び半導体装置の製造方法
JP3459277B2 (ja) 固体電解コンデンサー
JPH08148496A (ja) 半導体装置及び半導体装置用バンプ
JPH08236575A (ja) 半導体装置及びその製造方法
JP2006310415A (ja) モジュール
JPH09167771A (ja) バンプ構造
JPH04356935A (ja) 半導体装置のバンプ電極形成方法
JPH06244342A (ja) 複合リードフレームおよびその製造方法
JP2002368038A (ja) フリップチップ実装方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 97190679.3

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): CN KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE

WWE Wipo information: entry into national phase

Ref document number: 1019980700848

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 09011039

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1997924372

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 1997924372

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1019980700848

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: 1997924372

Country of ref document: EP

WWR Wipo information: refused in national office

Ref document number: 1019980700848

Country of ref document: KR