TWM589899U - 薄膜覆晶封裝結構及其軟性電路板 - Google Patents

薄膜覆晶封裝結構及其軟性電路板 Download PDF

Info

Publication number
TWM589899U
TWM589899U TW108212042U TW108212042U TWM589899U TW M589899 U TWM589899 U TW M589899U TW 108212042 U TW108212042 U TW 108212042U TW 108212042 U TW108212042 U TW 108212042U TW M589899 U TWM589899 U TW M589899U
Authority
TW
Taiwan
Prior art keywords
predetermined bending
electronic substrate
packaging structure
circuit board
flexible circuit
Prior art date
Application number
TW108212042U
Other languages
English (en)
Inventor
魏兆璟
龐規浩
Original Assignee
頎邦科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 頎邦科技股份有限公司 filed Critical 頎邦科技股份有限公司
Priority to TW108212042U priority Critical patent/TWM589899U/zh
Priority to CN201921679938.5U priority patent/CN210692527U/zh
Publication of TWM589899U publication Critical patent/TWM589899U/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15172Fan-out arrangement of the internal vias
    • H01L2924/15173Fan-out arrangement of the internal vias in a single layer of the multilayer substrate

Landscapes

  • Wire Bonding (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

一薄膜覆晶封裝結構具有一晶片及一軟性電路板,該軟性電路板藉由複數個外引腳及複數個內引腳分別接合一電子基板及該晶片,一防焊層顯露該些外引腳及該些內引腳,鄰近該些外引腳之該防焊層具有複數個凸部及複數個凹部,各該凸部頂端及各該凹部底端之間定義有一彎折預定區,該薄膜覆晶封裝結構電性連接該電子基板後,該彎折預定區被彎折,使該電子基板之一邊線垂直投影於該彎折預定區內。

Description

薄膜覆晶封裝結構及其軟性電路板
本創作關於一種薄膜覆晶封裝結構,特別是一種具有良好彎折能力的薄膜覆晶封裝結構。
載有驅動IC的薄膜覆晶封裝(Chip on Film, COF)為LCD螢幕的重要元件,由於行動裝置及顯示器日漸朝向窄邊框螢幕發展,一般非窄邊框螢幕的COF應用於窄邊框螢幕時,COF會被彎折於未受到防焊層保護的線路層,容易造成線路層受損,進而影響電氣性能,但若為了解決上述缺點而覆蓋防焊層於彎折區域的線路層,則會限縮異方性導電膜(Anisotropic Conductive Film, ACF)的溢流空間,溢流空間不足會導致ACF在接合時受到擠壓而產生高度段差,且為了因應窄邊框螢幕的空間配置,COF接合於面板後必須沿著面板側邊彎折,過大的彎折角度會使COF產生較大的反彈力而發生彎折不良的情形,進而影響LCD螢幕的良率及壽命。
本創作之目的在於提供一種薄膜覆晶封裝結構,於鄰近外引腳的防焊層形成凸部及凹部,可增加導電膠溢流空間,並同時提昇薄膜覆晶封裝結構的彎折能力。
本創作之一種薄膜覆晶封裝結構包含一晶片及一軟性電路板,該軟性電路板具有一薄膜基板、複數個導線及一防焊層,該薄膜基板具有一表面,該表面定義有一外接合區及一內接合區,該晶片設置於該內接合區,該些導線形成於該表面且各具有一導線本體、一外引腳及一內引腳,該外引腳排列於該外接合區,該內引腳排列於該內接合區,該防焊層覆蓋該導線本體且顯露該外引腳及該內引腳,該外引腳用以接合一電子基板,該內引腳接合該晶片,鄰近該外接合區之該防焊層具有複數個凸部及複數個凹部,該些凸部及該凹部間隔排列,各該凸部之一頂端及各該凹部之一底端之間定義有一彎折預定區,該彎折預定區用以被彎折,使該電子基板之一邊線垂直投影於該彎折預定區內。
本創作之一種軟性電路板包含一薄膜基板、複數個導線及一防焊層,該薄膜基板具有一表面,該表面定義有一外接合區,該些導線形成於該表面且各具有一導線本體及一外引腳,該外引腳排列於該外接合區,該防焊層覆蓋該導線本體且顯露該外引腳,該外引腳用以接合一電子基板,鄰近該外接合區之該防焊層具有複數個凸部及複數個凹部,該些凸部及該凹部間隔排列,各該凸部之一頂端及各該凹部之一底端之間定義有一彎折預定區,該彎折預定區用以被彎折,使該電子基板之一邊線垂直投影於該彎折預定區內。
本創作係於鄰近該外接合區之該防焊層形成該些凸部及該些凹部,當該薄膜覆晶封裝結構接合該電子基板時,該些凸部及該些凹部可增加導電膠的溢流空間,避免該薄膜覆晶封裝結構因反彈力過大而造成彎折不良,亦可避免導電膠因溢流空間不足而產生高度段差的情形發生。
請參閱第1圖,本創作揭露一種軟性電路板110,其用以電性連接一電子基板,該軟性電路板110具有一薄膜基板111及複數個導線112,該薄膜基板111具有一表面111a,該表面111a定義有一外接合區111b及一內接合區111c,該外接合區111b位於該薄膜基板111之一邊緣,該些導線112形成於該表面111a,各該導線112具有一導線本體112a、一外引腳112b及一內引腳112c,該外引腳112b及該內引腳112c位於該導線本體112a的兩端,該些導線112之該外引腳112b排列於該外接合區111b,該些導線112之該內引腳112c排列於該內接合區111c,較佳地,該薄膜基板111為聚醯亞胺(Polyimide, PI)薄膜,該些導線112為銅導線。
請參閱第2圖,該軟性電路板110另具有一防焊層113,該防焊層113形成於該薄膜基板111之該表面111a,但未形成於該外接合區111b及該內接合區111c,因此該防焊層113覆蓋該些導線本體112a且顯露該些外引腳112b及該些內引腳112c,該防焊層113用以保護該些導線本體112a,以避免該些導線本體112a於後續製程中受到損害,而未被該防焊層113覆蓋之該些外引腳112b及該些內引腳112c分別用以接合一電子基板及一晶片。
請參閱第2圖,該外接合區111b為該防焊層113及該薄膜基板111邊緣之間的區域,該內接合區111c為該防焊層113之一開口顯露的區域,鄰近該外接合區111b之該防焊層113具有複數個凸部113a及複數個凹部113b,在本實施例中,該些凸部113a及該些凹部113b等距間隔排列,且輪廓為半橢圓形,但本創作不以此為限,該些凸部113a及該些凹部113b能以不同間距間隔排列,且該些凸部113a及該些凹部113b之輪廓可為其他幾何形狀,其中各該凸部113a之一頂端113a’及各該凹部113b之一底端1113b’之間定義有一彎折預定區114,該彎折預定區114用以被彎折。
請參閱第3圖,本創作另揭露一種薄膜覆晶封裝結構100,該薄膜覆晶封裝結構100包含上述之該軟性電路板110及一晶片120,該晶片120設置於該軟性電路板110之該內接合區111c,請參閱第4圖,較佳地,該晶片120具有複數個凸塊121,該晶片120藉由該些凸塊121覆晶接合於該軟性電路板110上之該些內引腳112c。
請參閱第4及5圖,本創作另揭露一種電子裝置A,該電子裝置A包含上述之該薄膜覆晶封裝結構100、一電子元件200及一導電膠300,該電子元件200具有一電子基板210,較佳地,該電子基板210為一玻璃基板,該導電膠300為異方性導電膠膜(Anisotropic Conductive Film, ACF),但本創作不以此為限制,該電子基板210之材質可為高分子或其他材料,而該導電膠300可為異方性導電接著劑(Anisotropic Conductive Adhesive, ACA)。
請參閱第4及5圖,該薄膜覆晶封裝結構100之一側為該防焊層113顯露之該些外引腳112b,該些外引腳112b藉由該導電膠300電性連接該電子基板210,而該薄膜覆晶封裝結構100之另一側外引腳藉由導電膠(圖未繪出)電性連接一印刷電路板400,在本實施例中,該電子裝置A為窄邊框顯示器,而該電子元件200另具有一液晶面板220,設置於該電子基板210上。
請參閱第4及5圖,較佳地,該電子基板210具有複數個導接墊211、一導接面212及一側面213,該些導接墊211設置於該導接面212,該導電膠300用以電性連接該軟性電路板110上的該些外引腳112b及該電子基板210上的該些導接墊211,於壓合該軟性電路板110及該電子基板210前,該導電膠300係設置於該軟性電路板110之該外接合區111b或該電子基板210之該導接面212,當壓合該軟性電路板110及該電子基板210時,該導電膠300可均勻流動以完整覆蓋該外接合區111b。
請參閱第4及5圖,為了配合該電子元件200及該印刷電路板400的空間配置,連接該薄膜覆晶封裝結構100及該電子元件200後,將該軟性電路板110朝向該電子基板210之該側面213彎折,使該薄膜覆晶封裝結構100之另一側外引腳得以連接該印刷電路板400,彎折該軟性電路板110後,該電子基板210之一邊線214垂直投影於該彎折預定區114內,其中該導接面212連接該側面213,且該邊線214位於該導接面212及該側面213之間。
請參閱第3至5圖,較佳地,該軟性電路板110上定義有一彎折預定線114a,該軟性電路板110係沿著該彎折預定線114a朝向該電子基板210之該側面213彎折,其中該彎折預定線114a係由該電子基板210之該邊線214垂直影投影於該彎折預定區114所定義,因此該彎折預定線114a位於該彎折預定區114內,該防焊層113之該些凸部113a位於該彎折預定線114a之一側,該防焊層113之該些凹部113b位於該彎折預定線114a之另一側,較佳地,當該軟性電路板110接合該電子基板210且朝向該電子基板210之該側面213彎折時,該防焊層113之該些凸部113a面向該電子基板210之該導接面212並接觸該導接面212(如第4圖所示),而該防焊層113之該些凹部113b係面向該電子基板210之該側面213(如第5圖所示)。
請參閱第3圖,各該凸部113a之該頂端113a’至該彎折預定線114a之最短距離為一第一距離D1,各該凹部113b之該底端113b’至該彎折預定線114a之最短距離為一第二距離D2,較佳地,該第一距離D1大於或等於該第二距離D2,在本實施例中,該第一距離D1實質上等於該第二距離D2。
請參閱第6圖,其為本創作薄膜覆晶封裝結構之另一實施例,在本實施例中,該防焊層113之該些凸部113a及該些凹部113b輪廓為矩形,其餘元件與上述實施例相同,在此不贅述。
當該薄膜覆晶封裝結構100應用於窄邊框顯示器時,必須限縮該外接合區111b及該些外引腳112b以連接該電子基板210,為了避免該薄膜覆晶封裝結構100彎折時產生過大的反彈力而造成彎折不良,本創作於鄰近該外接合區112b之該防焊層113設置該些凸部113a及該些凹部113b,以增加該導電膠300的溢流空間,因此可防止該薄膜覆晶封裝結構100反彈而脫離該電子基板210,進而增加該薄膜覆晶封裝結構100的彎折能力(即提昇該薄膜覆晶封裝結構100的耐折次數),此外,本創作之該薄膜覆晶封裝結構100提供充足的溢流空間,可防止該導電膠300因溢流空間不足受到擠壓,而於該外接合區111b產生高度段差。
本創作之保護範圍當視後附之申請專利範圍所界定者為準,任何熟知此項技藝者,在不脫離本創作之精神和範圍內所作之任何變化與修改,均屬於本創作之保護範圍。
100‧‧‧薄膜覆晶封裝結構 110‧‧‧軟性電路板 111‧‧‧薄膜基板 111a‧‧‧表面 111b‧‧‧外接合區 111c‧‧‧內接合區 112‧‧‧導線 112a‧‧‧導線本體 112b‧‧‧外引腳 112c‧‧‧內引腳 113‧‧‧防焊層 113a‧‧‧凸部 113a’‧‧‧頂端 113b‧‧‧凹部 113b’‧‧‧底端 114‧‧‧彎折預定區 114a‧‧‧彎折預定線 120‧‧‧晶片 121‧‧‧凸塊 200‧‧‧電子元件 210‧‧‧電子基板 211‧‧‧導接墊 212‧‧‧導接面 213‧‧‧側面 214‧‧‧邊線 300‧‧‧導電膠 400‧‧‧印刷電路板 A‧‧‧電子裝置 D1‧‧‧第一距離 D2‧‧‧第二距離
第1圖:依據本創作之一實施例,一軟性電路板之上視圖。 第2圖:依據本創作之一實施例,一軟性電路板之上視圖。 第3圖:依據本創作之一實施例,一薄膜覆晶封裝結構之上視圖。 第4圖:依據本創作之一實施例,一電子裝置之剖視圖。 第5圖:依據本創作之一實施例,一電子裝置之剖視圖。 第6圖:依據本創作之另一實施例,一薄膜覆晶封裝結構之上視圖。
100‧‧‧薄膜覆晶封裝結構
110‧‧‧軟性電路板
111‧‧‧薄膜基板
111a‧‧‧表面
111b‧‧‧外接合區
112b‧‧‧外引腳
113‧‧‧防焊層
113a‧‧‧凸部
113a’‧‧‧頂端
113b‧‧‧凹部
113b’‧‧‧底端
114‧‧‧彎折預定區
114a‧‧‧彎折預定線
120‧‧‧晶片
D1‧‧‧第一距離
D2‧‧‧第二距離

Claims (10)

  1. 一種薄膜覆晶封裝結構,用以電性連接一電子基板,其包含: 一晶片;以及 一軟性電路板,具有: 一薄膜基板,具有一表面,該表面定義有一外接合區及一內接合區,該晶片設置於該內接合區; 複數個導線,形成於該表面,各該導線具有一導線本體、一外引腳及一內引腳,該外引腳排列於該外接合區,該內引腳排列於該內接合區;以及 一防焊層,覆蓋該導線本體且顯露該外引腳及該內引腳,該外引腳用以接合該電子基板,該內引腳接合該晶片,鄰近該外接合區之該防焊層具有複數個凸部及複數個凹部,該些凸部及該凹部間隔排列,各該凸部之一頂端及各該凹部之一底端之間定義有一彎折預定區,該彎折預定區用以被彎折,使該電子基板之一邊線垂直投影於該彎折預定區內。
  2. 如申請專利範圍第1項所述之薄膜覆晶封裝結構,其中一彎折預定線由該電子基板之該邊線垂直投影於該彎折預定區所定義,該些凸部位於該彎折預定線之一側,該些凹部位於該彎折預定線之另一側,該軟性電路板沿著該彎折預定線用以被彎折。
  3. 如申請專利範圍第2項所述之薄膜覆晶封裝結構,其中該些凸部用以面向該電子基板之一導接面,該些凹部用以面向該電子基板之一側面,該電子基板之該邊線位於該導接面及該側面之間。
  4. 如申請專利範圍第3項所述之薄膜覆晶封裝結構,其中該外接合區用以設置一導電膠,使該些導線之該外引腳電性連接複數個導接墊,該些導接墊設置於該電子基板之該導接面。
  5. 如申請專利範圍第2項所述之薄膜覆晶封裝結構,其中各該凸部之該頂端至該彎折預定線之最短距離為一第一距離,各該凹部之該底端至該彎折預定線之最短距離為一第二距離,該第一距離大於或等於該第二距離。
  6. 一種薄膜覆晶封裝結構之軟性電路板,用以電性連接一電子基板,其包含: 一薄膜基板,具有一表面,該表面定義有一外接合區; 複數個導線,形成於該表面,各該導線具有一導線本體及一外引腳,該外引腳排列於該外接合區;以及 一防焊層,覆蓋該導線本體且顯露該外引腳,該外引腳用以接合該電子基板,鄰近該外接合區之該防焊層具有複數個凸部及複數個凹部,該些凸部及該凹部間隔排列,各該凸部之一頂端及各該凹部之一底端之間定義有一彎折預定區,該彎折預定區用以被彎折,使該電子基板之一邊線垂直投影於該彎折預定區內。
  7. 如申請專利範圍第6項所述之薄膜覆晶封裝結構之軟性電路板,其中一彎折預定線由該電子基板之該邊線垂直投影於該彎折預定區所定義,該些凸部位於該彎折預定線之一側,該些凹部位於該彎折預定線之另一側,該軟性電路板沿著該彎折預定線用以被彎折。
  8. 如申請專利範圍第7項所述之薄膜覆晶封裝結構之軟性電路板,其中該些凸部用以面向該電子基板之一導接面,該些凹部用以面向該電子基板之一側面,該電子基板之該邊線位於該導接面及該側面之間。
  9. 如申請專利範圍第8項所述之薄膜覆晶封裝結構之軟性電路板,其中該外接合區用以設置一導電膠,使該些導線之該外引腳電性連接複數個導接墊,該些導接墊設置於該電子基板之該導接面。
  10. 如申請專利範圍第7項所述之薄膜覆晶封裝結構之軟性電路板,其中各該凸部之該頂端至該彎折預定線之最短距離為一第一距離,各該凹部之該底端至該彎折預定線之最短距離為一第二距離,該第一距離大於或等於該第二距離。
TW108212042U 2019-09-10 2019-09-10 薄膜覆晶封裝結構及其軟性電路板 TWM589899U (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108212042U TWM589899U (zh) 2019-09-10 2019-09-10 薄膜覆晶封裝結構及其軟性電路板
CN201921679938.5U CN210692527U (zh) 2019-09-10 2019-10-09 薄膜覆晶封装结构及其软性电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108212042U TWM589899U (zh) 2019-09-10 2019-09-10 薄膜覆晶封裝結構及其軟性電路板

Publications (1)

Publication Number Publication Date
TWM589899U true TWM589899U (zh) 2020-01-21

Family

ID=69944750

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108212042U TWM589899U (zh) 2019-09-10 2019-09-10 薄膜覆晶封裝結構及其軟性電路板

Country Status (2)

Country Link
CN (1) CN210692527U (zh)
TW (1) TWM589899U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111446227A (zh) * 2020-05-19 2020-07-24 华进半导体封装先导技术研发中心有限公司 一种封装结构及封装方法
CN113534513A (zh) * 2020-04-21 2021-10-22 咸阳彩虹光电科技有限公司 半导体封装结构和显示装置
TWI761962B (zh) * 2020-09-21 2022-04-21 友達光電股份有限公司 顯示面板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113534513A (zh) * 2020-04-21 2021-10-22 咸阳彩虹光电科技有限公司 半导体封装结构和显示装置
CN111446227A (zh) * 2020-05-19 2020-07-24 华进半导体封装先导技术研发中心有限公司 一种封装结构及封装方法
TWI761962B (zh) * 2020-09-21 2022-04-21 友達光電股份有限公司 顯示面板

Also Published As

Publication number Publication date
CN210692527U (zh) 2020-06-05

Similar Documents

Publication Publication Date Title
US7186584B2 (en) Integrated circuit chip, electronic device and method of manufacturing the same, and electronic instrument
TWI381464B (zh) The bump structure and its making method
TWM589899U (zh) 薄膜覆晶封裝結構及其軟性電路板
US20090102047A1 (en) Flip chip package structure and carrier thereof
TWI646637B (zh) 薄膜覆晶封裝結構及其可撓性基板
KR20070019358A (ko) 구멍이 형성된 테이프 배선기판과, 그를 이용한 테이프패키지 및 평판 표시 장치
TWI567892B (zh) 薄膜覆晶封裝結構及封裝模組
TWI262347B (en) Electrical conducting structure and liquid crystal display device comprising the same
WO2017045358A1 (zh) 柔性基板和显示装置
WO2008072551A1 (ja) Icチップ実装パッケージ、及びこれを備えた画像表示装置
TWI662672B (zh) 薄膜覆晶封裝結構
US7247936B2 (en) Tape circuit substrate having wavy beam leads and semiconductor chip package using the same
TWI726427B (zh) 元件基板
JPH10233401A (ja) 半導体装置
US7125746B2 (en) Flip-chip sub-assembly, methods of making same and device including same
JP4995883B2 (ja) 半導体フリップチップ構造体
JPH10270499A (ja) Icチップ搭載基板
JP2006245396A (ja) 半導体装置及びその製造方法
JP2000315855A (ja) フェイスダウン実装基板及びフェイスダウン実装方法
TWI446499B (zh) 具方向性電性連接之半導體覆晶裝置及其使用之基板
JP3759703B2 (ja) Cofフィルムを用いた半導体装置及びその製造方法
TWI257657B (en) Chip module having a flip chip mounted on a metal film (COM), a chip card and the metal film carrier
TWI240340B (en) Ball grid array package structure, package substrate and solder-ball pad structure thereon
KR20080061602A (ko) 탭 패키지용 반도체 칩
TWM513452U (zh) 半導體裝置之凸塊結構

Legal Events

Date Code Title Description
MC4K Revocation of granted utility model