TWM446969U - 半導體結構及其封裝構造 - Google Patents
半導體結構及其封裝構造 Download PDFInfo
- Publication number
- TWM446969U TWM446969U TW101211792U TW101211792U TWM446969U TW M446969 U TWM446969 U TW M446969U TW 101211792 U TW101211792 U TW 101211792U TW 101211792 U TW101211792 U TW 101211792U TW M446969 U TWM446969 U TW M446969U
- Authority
- TW
- Taiwan
- Prior art keywords
- bearing
- portions
- gold
- bumps
- thickness
- Prior art date
Links
Landscapes
- Wire Bonding (AREA)
Description
本創作係有關於一種半導體結構,特別係有關於一種具有鈕扣狀凸塊之半導體結構。
習知半導體封裝結構係具有基板、晶片及銲料,其中習知半導體封裝結構係藉由銲料使晶片之凸塊與基板之連接墊電性接合,然而由於目前之電子產品體積越來越小,因此晶片上之凸塊間距也越來越小,於此情形下,銲料在回焊時容易溢流至鄰近凸塊而產生短路之情形,影響產品之良率。
本創作之主要目的係在於提供一種半導體結構,其包含一載體以及複數個鈕扣狀凸塊,該載體係具有一表面及複數個形成於該表面之凸塊下金屬層,該些鈕扣狀凸塊係形成於該些凸塊下金屬層上,各該鈕扣狀凸塊係具有一承載部及一連接該承載部之接合部,各該承載部係具有一承載面,各該承載面係具有一第一區及一第二區,各該接合部係覆蓋各該承載面之該第一區,且各該承載部係具有一第一厚度,各該接合部係具有一第二厚度。由於該些鈕扣狀凸塊係具有該些承載部及些接合部,因此與基板結合時,基板上之銲料可承載及限位於該些承載部上,防止銲料溢流至鄰近鈕扣狀凸塊而導致電性失效之情形。
請參閱第1及2A至2H圖,其係本創作之一較佳實施例,一種半導體製程係包含下列步驟:首先,請參閱第1及2A圖,提供一載體110,該載體110係具有一表面111及一形成於該表面111之金屬層A,該金屬層A係具有複數個基底區A1及複數個位於基底區A1外側之外側區A2;接著,請參閱第1及2B圖,形成一第一光阻層P1於該金屬層A,該第一光阻層P1係具有複數個第一開口O1;之後,請參閱第1及2C圖,形成複數個承載部121於該些第一開口O1,該些承載部121之材質係可選自於金、鎳或銅等;接著,請參閱第1及2D圖,移除該第一光阻層P1以顯露出該些承載部121,各該承載部121係具有一承載面121a,各該承載面121a係具有一第一區121b及一第二區121c;之後,請參閱第1及2E圖,形成一第二光阻層P2於該金屬層A,且該第二光阻層P2係覆蓋該些承載部121,該第二光阻層P2係具有複數個第二開口O2且該些第二開口O2係顯露該些承載面121a之該些第一區121b;接著,請參閱第1及2F圖,形成複數個接合部122於該些第二開口O2,且該些接合部122係覆蓋該些承載面121a之該些第一區121b,以使各該接合部122連接各該承載部121且形成一鈕扣狀凸塊(snap bump)120,該些接合部122之材質係可選自於金、鎳或銅等,其中該些承載部121及該些接合部122之材質係可相同或不相同;之後,請參閱第1及2G圖,移除該第二光阻層P2以顯露出該些鈕扣狀凸塊120,在本實施例中,各該承載部121係具有一第一厚度H1,各該接合部122係具有一第二厚度H2,該第二厚度H2係大於該第一厚度H1;最後,請參閱第1及2H圖,移除該金屬層A之該些外側區A2,以使該金屬層A之該些基底區A1形成複數個凸塊下金屬層112以形成一半導體結構100,該些凸塊下金屬層112之材質係可選自於鈦/銅、鈦鎢/銅或鈦鎢/金等。
請再參閱第2H圖,其係為本創作第一實施例之一種半導體結構100,該半導體結構100係至少包含有一載體110以及複數個鈕扣狀凸塊(snap bump)120,該載體110係具有一表面111及複數個形成於該表面111之凸塊下金屬層112,該些鈕扣狀凸塊120係形成於該些凸塊下金屬層112上,各該鈕扣狀凸塊120係具有一承載部121及一連接該承載部121之接合部122,各該承載部121係具有一承載面121a,各該承載面121a係具有一第一區121b及一第二區121c,各該接合部122係覆蓋各該承載面121a之該第一區121b。由於該些鈕扣狀凸塊120係具有該些承載部121及些接合部122,因此與基板結合時,基板上之銲料可承載及限位於該些承載部121上,防止銲料溢流至鄰近鈕扣狀凸塊120而導致電性失效之情形。
另,請參閱第3圖,其係為本創作第二實施例之一種半導體結構100,該半導體結構100係至少包含有一載體110以及複數個鈕扣狀凸塊(snap bump)120,第二實施例與第一實施例不同處在於各該承載部121係包含有一第一承載層121'及一第二承載層121'',其係在形成複數個承載部121於該些第一開口O1之步驟中,先形成各該第一承載層121',之後在各該第一承載層121'上形成各該第二承載層121'',在本實施例中,各該第二承載層121''係具有各該承載面121a。
接著,請參閱第4圖,其係為本創作第三實施例之一種半導體結構100,該半導體結構100係至少包含有一載體110、複數個鈕扣狀凸塊120以及一鍍金層130,其中第三實施例與第一實施例不同處在於該半導體結構100係包含有該鍍金層130,該鍍金層130係包覆各該鈕扣狀凸塊120,且在本實施例中,各該凸塊下金屬層112係具有一環壁112a,該鍍金層130係亦包覆該些環壁112a以防止該些鈕扣狀凸塊120及該些凸塊下金屬層112氧化或受潮。
此外,請參閱第5圖,其係應用本創作第一實施例所形成之一種半導體封裝結構200,其包含有一半導體結構100以及一基板210,該半導體結構100係包含一載體110以及複數個鈕扣狀凸塊120,該載體110係具有一表面111及複數個形成於該表面111之凸塊下金屬層112,該些鈕扣狀凸塊120係形成於該些凸塊下金屬層112上,各該鈕扣狀凸塊120係具有一承載部121及一連接該承載部121之接合部122,各該承載部121係具有一承載面121a,各該承載面121a係具有一第一區121b及一第二區121c,各該接合部122係覆蓋各該承載面121a之該第一區121b,該基板210係具有複數個連接元件211、複數個銲料212及複數個金屬環213,各該連接元件211係具有一外側壁211a,各該銲料212係形成於各該連接元件211上,各該金屬環213係包覆各該外側壁211a,該些金屬環213之材質係為金,該些連接元件211係結合於該些鈕扣狀凸塊120之該些接合部122,該些銲料212係包覆該些接合部122且該些銲料212係連接該些承載部121及該些連接元件211,在本實施例中,該些銲料212係承載且限位於該些承載面121a之該些第二區121c。
本創作之保護範圍當視後附之申請專利範圍所界定者為準,任何熟知此項技藝者,在不脫離本創作之精神和範圍內所作之任何變化與修改,均屬於本創作之保護範圍。
請再參閱第2H圖,其係為本創作第一實施例之一種半導體結構100,該半導體結構100係至少包含有一載體110以及複數個鈕扣狀凸塊(snap bump)120,該載體110係具有一表面111及複數個形成於該表面111之凸塊下金屬層112,該些鈕扣狀凸塊120係形成於該些凸塊下金屬層112上,各該鈕扣狀凸塊120係具有一承載部121及一連接該承載部121之接合部122,各該承載部121係具有一承載面121a,各該承載面121a係具有一第一區121b及一第二區121c,各該接合部122係覆蓋各該承載面121a之該第一區121b。由於該些鈕扣狀凸塊120係具有該些承載部121及些接合部122,因此與基板結合時,基板上之銲料可承載及限位於該些承載部121上,防止銲料溢流至鄰近鈕扣狀凸塊120而導致電性失效之情形。
另,請參閱第3圖,其係為本創作第二實施例之一種半導體結構100,該半導體結構100係至少包含有一載體110以及複數個鈕扣狀凸塊(snap bump)120,第二實施例與第一實施例不同處在於各該承載部121係包含有一第一承載層121'及一第二承載層121'',其係在形成複數個承載部121於該些第一開口O1之步驟中,先形成各該第一承載層121',之後在各該第一承載層121'上形成各該第二承載層121'',在本實施例中,各該第二承載層121''係具有各該承載面121a。
接著,請參閱第4圖,其係為本創作第三實施例之一種半導體結構100,該半導體結構100係至少包含有一載體110、複數個鈕扣狀凸塊120以及一鍍金層130,其中第三實施例與第一實施例不同處在於該半導體結構100係包含有該鍍金層130,該鍍金層130係包覆各該鈕扣狀凸塊120,且在本實施例中,各該凸塊下金屬層112係具有一環壁112a,該鍍金層130係亦包覆該些環壁112a以防止該些鈕扣狀凸塊120及該些凸塊下金屬層112氧化或受潮。
此外,請參閱第5圖,其係應用本創作第一實施例所形成之一種半導體封裝結構200,其包含有一半導體結構100以及一基板210,該半導體結構100係包含一載體110以及複數個鈕扣狀凸塊120,該載體110係具有一表面111及複數個形成於該表面111之凸塊下金屬層112,該些鈕扣狀凸塊120係形成於該些凸塊下金屬層112上,各該鈕扣狀凸塊120係具有一承載部121及一連接該承載部121之接合部122,各該承載部121係具有一承載面121a,各該承載面121a係具有一第一區121b及一第二區121c,各該接合部122係覆蓋各該承載面121a之該第一區121b,該基板210係具有複數個連接元件211、複數個銲料212及複數個金屬環213,各該連接元件211係具有一外側壁211a,各該銲料212係形成於各該連接元件211上,各該金屬環213係包覆各該外側壁211a,該些金屬環213之材質係為金,該些連接元件211係結合於該些鈕扣狀凸塊120之該些接合部122,該些銲料212係包覆該些接合部122且該些銲料212係連接該些承載部121及該些連接元件211,在本實施例中,該些銲料212係承載且限位於該些承載面121a之該些第二區121c。
本創作之保護範圍當視後附之申請專利範圍所界定者為準,任何熟知此項技藝者,在不脫離本創作之精神和範圍內所作之任何變化與修改,均屬於本創作之保護範圍。
10‧‧‧提供一載體,該載體係具有一表面及一形成於該表面之金屬層
11‧‧‧形成一第一光阻層於該金屬層
12‧‧‧形成複數個承載部
13‧‧‧移除該第一光阻層以顯露出該些承載部
14‧‧‧形成一第二光阻層於該金屬層
15‧‧‧形成複數個接合部
16‧‧‧移除該第二光阻層
17‧‧‧移除該金屬層
100‧‧‧半導體結構
110‧‧‧載體
111‧‧‧表面
112‧‧‧凸塊下金屬層
112a‧‧‧環壁
120‧‧‧鈕扣狀凸塊
121‧‧‧承載部
121'‧‧‧第一承載層
121''‧‧‧第二承載層
121a‧‧‧承載面
121b‧‧‧第一區
121c‧‧‧第二區
122‧‧‧接合部
130‧‧‧鍍金層
200‧‧‧半導體封裝結構
210‧‧‧基板
211‧‧‧連接元件
211a‧‧‧外側壁
212‧‧‧銲料
213‧‧‧金屬環
A‧‧‧金屬層
A1‧‧‧基底區
A2‧‧‧外側區
H1‧‧‧第一厚度
H2‧‧‧第二厚度
O1‧‧‧第一開口
O2‧‧‧第二開口
P1‧‧‧第一光阻層
P2‧‧‧第二光阻層
11‧‧‧形成一第一光阻層於該金屬層
12‧‧‧形成複數個承載部
13‧‧‧移除該第一光阻層以顯露出該些承載部
14‧‧‧形成一第二光阻層於該金屬層
15‧‧‧形成複數個接合部
16‧‧‧移除該第二光阻層
17‧‧‧移除該金屬層
100‧‧‧半導體結構
110‧‧‧載體
111‧‧‧表面
112‧‧‧凸塊下金屬層
112a‧‧‧環壁
120‧‧‧鈕扣狀凸塊
121‧‧‧承載部
121'‧‧‧第一承載層
121''‧‧‧第二承載層
121a‧‧‧承載面
121b‧‧‧第一區
121c‧‧‧第二區
122‧‧‧接合部
130‧‧‧鍍金層
200‧‧‧半導體封裝結構
210‧‧‧基板
211‧‧‧連接元件
211a‧‧‧外側壁
212‧‧‧銲料
213‧‧‧金屬環
A‧‧‧金屬層
A1‧‧‧基底區
A2‧‧‧外側區
H1‧‧‧第一厚度
H2‧‧‧第二厚度
O1‧‧‧第一開口
O2‧‧‧第二開口
P1‧‧‧第一光阻層
P2‧‧‧第二光阻層
第1圖:依據本創作之第一較佳實施例,一種半導體製程之流程圖。
第2A至2H圖:依據本創作之第一較佳實施例,該半導體製程之截面示意圖。
第3圖:依據本創作之第二較佳實施例,另一種半導體結構之截面示意圖。
第4圖:依據本創作之第三較佳實施例,另一種半導體結構之截面示意圖。
第5圖:依據本創作之第一較佳實施例,一種半導體封裝結構之截面示意圖。
第2A至2H圖:依據本創作之第一較佳實施例,該半導體製程之截面示意圖。
第3圖:依據本創作之第二較佳實施例,另一種半導體結構之截面示意圖。
第4圖:依據本創作之第三較佳實施例,另一種半導體結構之截面示意圖。
第5圖:依據本創作之第一較佳實施例,一種半導體封裝結構之截面示意圖。
100‧‧‧半導體結構
110‧‧‧載體
111‧‧‧表面
112‧‧‧凸塊下金屬層
120‧‧‧鈕扣狀凸塊
121‧‧‧承載部
121a‧‧‧承載面
121b‧‧‧第一區
121c‧‧‧第二區
122‧‧‧接合部
Claims (16)
- 一種半導體結構,其至少包含:
一載體,其係具有一表面及複數個形成於該表面之凸塊下金屬層;以及
複數個鈕扣狀凸塊(snap bump),其係形成於該些凸塊下金屬層上,各該鈕扣狀凸塊係具有一承載部及一連接該承載部之接合部,各該承載部係具有一承載面,各該承載面係具有一第一區及一第二區,各該接合部係覆蓋各該承載面之該第一區,且各該承載部係具有一第一厚度,各該接合部係具有一第二厚度。 - 如申請專利範圍第1項所述之半導體結構,其另包含有一鍍金層,該鍍金層係包覆各該鈕扣狀凸塊。
- 如申請專利範圍第2項所述之半導體結構,其中各該凸塊下金屬層係具有一環壁,該鍍金層係包覆該些環壁。
- 如申請專利範圍第1項所述之半導體結構,其中該第二厚度係大於該第一厚度。
- 如申請專利範圍第1項所述之半導體結構,其中各該承載部係包含有一第一承載層及一第二承載層。
- 如申請專利範圍第1項所述之半導體結構,其中該些承載部之材質係可選自於金、鎳或銅等。
- 如申請專利範圍第1項所述之半導體結構,其中該些接合部之材質係可選自於金、鎳或銅等。
- 如申請專利範圍第1項所述之半導體結構,其中該些凸塊下金屬層之材質係可選自於鈦/銅、鈦鎢/銅或鈦鎢/金等。
- 一種半導體封裝結構,其至少包含:
一半導體結構,其包含:
一載體,其係具有一表面及複數個形成於該表面之凸塊下金屬層;及
複數個鈕扣狀凸塊(snap bump),其係形成於該些凸塊下金屬層上,各該鈕扣狀凸塊係具有一承載部及一連接該承載部之接合部,各該承載部係具有一承載面,各該承載面係具有一第一區及一第二區,各該接合部係覆蓋各該承載面之該第一區,且各該承載部係具有一第一厚度,各該接合部係具有一第二厚度;以及
一基板,其係具有複數個連接元件及複數個銲料,各該銲料係形成於各該連接元件上,該些連接元件係結合於該些鈕扣狀凸塊之該些接合部,該些銲料係包覆該些接合部且該些銲料係連接該些承載部及該些連接元件。 - 如申請專利範圍第9項所述之半導體封裝結構,其中該些銲料係限位於該些承載面之該些第二區。
- 如申請專利範圍第9項所述之半導體封裝結構,其中各該連接元件係具有一外側壁,該基板係另具有複數個金屬環,各該金屬環係包覆各該外側壁。
- 如申請專利範圍第11項所述之半導體封裝結構,其中該些金屬環之材質係為金。
- 如申請專利範圍第9項所述之半導體封裝結構,其中該第二厚度係大於該第一厚度。
- 如申請專利範圍第9項所述之半導體封裝結構,其中該些承載部之材質係可選自於金、鎳或銅等。
- 如申請專利範圍第9項所述之半導體封裝結構,其中該些接合部之材質係可選自於金、鎳或銅等。
- 如申請專利範圍第9項所述之半導體封裝結構,其中該些凸塊下金屬層之材質係可選自於鈦/銅、鈦鎢/銅或鈦鎢/金等。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101211792U TWM446969U (zh) | 2012-06-19 | 2012-06-19 | 半導體結構及其封裝構造 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101211792U TWM446969U (zh) | 2012-06-19 | 2012-06-19 | 半導體結構及其封裝構造 |
Publications (1)
Publication Number | Publication Date |
---|---|
TWM446969U true TWM446969U (zh) | 2013-02-11 |
Family
ID=48194380
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101211792U TWM446969U (zh) | 2012-06-19 | 2012-06-19 | 半導體結構及其封裝構造 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWM446969U (zh) |
-
2012
- 2012-06-19 TW TW101211792U patent/TWM446969U/zh not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6110437B2 (ja) | 半導体のパッケージング方法 | |
JP5658442B2 (ja) | 電子部品とその製造方法 | |
TWI582921B (zh) | 半導體封裝結構及其製作方法 | |
TWI567908B (zh) | 半導體基板及具有半導體基板之半導體封裝結構 | |
TWI721038B (zh) | 封裝結構、疊層封裝元件及其形成方法 | |
TWI651788B (zh) | 電子結構以及電子結構陣列 | |
US8697566B2 (en) | Bump structure and manufacturing method thereof | |
US20120115323A1 (en) | Semiconductor device manufacturing method and semiconductor device | |
US9524944B2 (en) | Method for fabricating package structure | |
US20160126176A1 (en) | Package substrate, package structure and fabrication method thereof | |
JP6072510B2 (ja) | 半導体装置の製造方法及び半導体装置 | |
TWI471898B (zh) | 半導體製程、半導體結構及其封裝構造 | |
JP2011249564A (ja) | 半導体装置の製造方法及び実装構造 | |
TWM446969U (zh) | 半導體結構及其封裝構造 | |
TWI590407B (zh) | 半導體封裝結構及其製作方法 | |
TWI473216B (zh) | 半導體製程及其半導體結構 | |
US20140120715A1 (en) | Semiconductor manufacturing method, semiconductor structure and package structure thereof | |
JP6328741B2 (ja) | 半導体装置 | |
JP5941737B2 (ja) | 半導体装置の製造方法 | |
US20150214162A1 (en) | Passive component structure and manufacturing method thereof | |
TWI596678B (zh) | 半導體封裝結構及其製作方法 | |
TWI488273B (zh) | 半導體製程及其半導體結構 | |
CN107403770B (zh) | 电子结构以及电子结构阵列 | |
TWI575619B (zh) | 半導體封裝結構及其製作方法 | |
TWI582864B (zh) | 半導體封裝結構及其製作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4K | Annulment or lapse of a utility model due to non-payment of fees |